--- /srv/rebuilderd/tmp/rebuilderdbZuw3N/inputs/qemu-system-sparc_10.2.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbZuw3N/out/qemu-system-sparc_10.2.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-19 20:33:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1356 2026-03-19 20:33:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2105696 2026-03-19 20:33:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 2104768 2026-03-19 20:33:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-sparc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x186f69 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x5613ac 0x005613ac 0x005613ac 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x5613f4 0x005613f4 0x005613f4 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x5613d8 0x5613d8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x561420 0x561420 R E 0x10000 │ │ │ │ LOAD 0x566b08 0x00576b08 0x00576b08 0xd67f0 0x11b334 RW 0x10000 │ │ │ │ DYNAMIC 0x58c550 0x0059c550 0x0059c550 0x001b8 0x001b8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x5613b8 0x005613b8 0x005613b8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x561400 0x00561400 0x00561400 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x566b08 0x00576b08 0x00576b08 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x566b08 0x00576b08 0x00576b08 0x294f8 0x294f8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 000715f4 0715f4 08941b 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 000faa10 0faa10 009688 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00104098 104098 000390 00 A 5 16 4 │ │ │ │ [ 8] .rel.dyn REL 00104428 104428 07b2c8 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0017f6f0 17f6f0 001ab8 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 001811a8 1811a8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 001811b4 1811b4 0029b4 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00183b68 183b68 2e7230 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 0046ad98 46ad98 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 0046ada0 46ada0 0f660c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 005613ac 5613ac 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 005613b4 5613b4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 005613b8 5613b8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00183b68 183b68 2e7278 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 0046ade0 46ade0 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 0046ade8 46ade8 0f660c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 005613f4 5613f4 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 005613fc 5613fc 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00561400 561400 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00576b08 566b08 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00576b08 566b08 00045c 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00576f64 566f64 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00576f68 566f68 0255e8 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 0059c550 58c550 0001b8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 0059c708 58c708 0038f4 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 005a0000 590000 0ad2f8 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -875,219 +875,219 @@ │ │ │ │ 871: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 872: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 873: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 874: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 875: 00690bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 876: 002501e9 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 877: 00642284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 878: 0034abd9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 878: 0034ac21 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 879: 005a1bb4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 880: 0032ce5d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 880: 0032cea5 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 881: 00690f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 882: 00647b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 883: 0064d7f4 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 884: 00645414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 885: 005a8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 886: 0068fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 887: 003d4281 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 888: 0032672d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 889: 004230c5 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 887: 003d42c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 888: 00326775 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 889: 0042310d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 890: 00690554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 891: 00691250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 892: 0063fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 893: 005933d0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 894: 00690a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 895: 003d688d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 895: 003d68d5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 896: 001ac439 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 897: 00691490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 898: 006907ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 899: 00647bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 900: 004136ad 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 901: 003eefcd 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 900: 004136f5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 901: 003ef015 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 902: 0063ce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 903: 0040d1e1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 903: 0040d229 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 904: 00690104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ - 905: 003dd07d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 905: 003dd0c5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 906: 001ba5b9 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 907: 00642804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 908: 0044227d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 908: 004422c5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 909: 0069102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 910: 00649084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 911: 0068fc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 912: 0042dddd 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 912: 0042de25 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 913: 00646bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 914: 0064be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 915: 003d0705 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 915: 003d074d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 916: 00590870 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 917: 0064a91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 918: 00690548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 919: 00690970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 920: 0063c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ - 921: 00351429 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 921: 00351471 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 922: 00690c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 923: 0069076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 924: 0063d160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 925: 006900dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 926: 00645a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 927: 00221045 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 928: 00642334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 929: 00690b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 930: 003c6625 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 931: 0040b451 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 930: 003c666d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 931: 0040b499 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 932: 00690ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 933: 0025c601 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 934: 00642554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 935: 00225b3d 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 936: 003d3109 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 936: 003d3151 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 937: 0068fe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 938: 00691224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 939: 001dc43d 44 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 940: 004648a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 940: 004648e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 941: 006911de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 942: 00690724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 943: 0063be04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 944: 002c5361 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 945: 002c3b7d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 946: 003f87f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 947: 003b9409 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ - 948: 003630dd 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 946: 003f8841 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 947: 003b9451 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 948: 00363125 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 949: 002a4c21 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 950: 001be111 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 951: 0066ecb8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 952: 00232775 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 953: 00417479 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 953: 004174c1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 954: 006397e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 955: 0069036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 956: 00410271 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 956: 004102b9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 957: 002d750d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 958: 00690e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 959: 006917ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 960: 006911c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 961: 003f08fd 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 962: 00462661 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ - 963: 003b8109 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 961: 003f0945 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 962: 004626a9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 963: 003b8151 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 964: 006910ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 965: 0026d981 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 966: 0068fc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 967: 00649780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 968: 00225951 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 969: 0063eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 970: 0063cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 971: 00462f79 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 971: 00462fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 972: 001e7d2d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 973: 0034cc19 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 973: 0034cc61 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 974: 0025e7e5 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 975: 0044011d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 975: 00440165 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 976: 0063b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 977: 0064a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DFAULT_EVENT │ │ │ │ 978: 00690944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 979: 00690edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 980: 002392d9 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 981: 0069021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 982: 0058959c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 983: 0063ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 984: 001d7711 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 985: 006916c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 986: 00640534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 987: 0064775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 988: 00188789 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 989: 00406ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 989: 00406b29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 990: 00690a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 991: 0063e2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 992: 00642a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 993: 006909c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 994: 0064bab8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 995: 00690c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 996: 005aacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 997: 0069012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 998: 00213181 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 999: 0068f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1000: 0040a699 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1000: 0040a6e1 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1001: 0063dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1002: 002969e9 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1003: 004327f5 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1004: 003fde39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1003: 0043283d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1004: 003fde81 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1005: 0063d190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ - 1006: 00437375 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1007: 00543b80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1006: 004373bd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1007: 00543bc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1008: 006906f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1009: 00690eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1010: 0032b2c9 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1010: 0032b311 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1011: 006910da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1012: 0064c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1013: 003d1db1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1013: 003d1df9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1014: 001e3675 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1015: 0040beb5 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1016: 003ca151 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1015: 0040befd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1016: 003ca199 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1017: 0064aed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1018: 0023ad35 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1019: 0068ff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1020: 006912d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1021: 002bfb05 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1022: 0068f972 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1023: 004155e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1023: 0041562d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1024: 00296e31 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1025: 0021268d 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1026: 001b01c5 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1027: 001af4c1 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1028: 002d42c9 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1029: 003fd6b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1029: 003fd6f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1030: 005a7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1031: 0030ef75 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1031: 0030efbd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1032: 0068faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1033: 00382c11 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1033: 00382c59 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1034: 00691192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1035: 001e28a5 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1036: 006904aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1037: 006497e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1038: 0063e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1039: 002da349 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1040: 0068fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1041: 003c376d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1042: 002f202d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1043: 00419dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1041: 003c37b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1042: 002f2075 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1043: 00419e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1044: 001f05f5 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1045: 003c21a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1045: 003c21e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1046: 00292b09 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1047: 00642224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1048: 0064cc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1049: 0030b7ad 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1049: 0030b7f5 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1050: 0068fe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1051: 0044efe5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1051: 0044f02d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1052: 0069138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1053: 0063ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1054: 00429ea5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1054: 00429eed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1055: 002af589 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1056: 003f771d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1056: 003f7765 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1057: 00639c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1058: 003fd4e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1058: 003fd529 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1059: 00647ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1060: 0068fd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ - 1061: 00351805 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1061: 0035184d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1062: 006423f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1063: 001dc4e9 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1064: 0068fe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1065: 0064c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1066: 0039803d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1066: 00398085 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1067: 0063dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1068: 006441d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1069: 00690fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1070: 003eb381 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1070: 003eb3c9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1071: 0063b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1072: 001c6fad 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1073: 0064a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1074: 00690b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1075: 00335655 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1075: 0033569d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1076: 0064842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1077: 0063e908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1078: 00400755 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1078: 0040079d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1079: 00201b51 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1080: 00592490 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1081: 00643a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1082: 0040ef75 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1082: 0040efbd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1083: 0063b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1084: 0063e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ 1085: 006903e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1086: 001b65a1 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1087: 0063a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1088: 00690e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1089: 0063f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1099,220 +1099,220 @@ │ │ │ │ 1095: 0066f798 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1096: 0068fefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1097: 00691e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1098: 001b8e89 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1099: 00690b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1100: 006901d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1101: 002da0f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ - 1102: 00330a31 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1103: 004604a5 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1104: 003481a5 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1105: 003e5a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1102: 00330a79 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1103: 004604ed 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1104: 003481ed 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1105: 003e5ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1106: 00592c9c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1107: 0068f934 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1108: 00691406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1109: 002bfeed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1110: 0023ce49 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1111: 0042572d 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1111: 00425775 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1112: 00640554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1113: 002decd9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1114: 004429a5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1114: 004429ed 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1115: 006910f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1116: 002bc29d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1117: 0034aec1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1117: 0034af09 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1118: 001b63a5 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1119: 0069105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1120: 001fdd05 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1121: 00644d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_READL_EVENT │ │ │ │ 1122: 00691daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1123: 003e0f81 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1123: 003e0fc9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1124: 0068fdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1125: 003f8961 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1125: 003f89a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1126: 006904fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1127: 003e6d11 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1127: 003e6d59 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1128: 002dae2d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1129: 00294df1 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1130: 003ed791 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1130: 003ed7d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1131: 002574ad 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1132: 00644b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1133: 0064678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1134: 00690c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1135: 00645184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1136: 00233081 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1137: 0064b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1138: 001f4c1d 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1139: 0063c094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1140: 0064d258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1141: 00254ef1 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1142: 003da4dd 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1142: 003da525 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1143: 00640114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1144: 0064cf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1145: 0063adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1146: 006906b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1147: 00690e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1148: 0032ecb5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1149: 00408d29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1148: 0032ecfd 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1149: 00408d71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1150: 0063d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1151: 002389f5 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ 1152: 002e7bfd 28 FUNC GLOBAL DEFAULT 12 helper_rdasr17 │ │ │ │ - 1153: 00543be0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1153: 00543c28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1154: 006408c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1155: 005a5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1156: 002af4c5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1157: 00272a11 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1158: 00691a64 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ - 1159: 0040884d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1160: 003029b1 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ - 1161: 002f0019 76 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ - 1162: 00349e25 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1163: 0045ae91 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1164: 00457545 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1159: 00408895 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1160: 003029f9 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1161: 002f0061 76 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ + 1162: 00349e6d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1163: 0045aed9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1164: 0045758d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1165: 00690e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1166: 00644918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1167: 00690dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1168: 00691680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1169: 003d0c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1169: 003d0c95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1170: 001ba271 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1171: 002f6439 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1171: 002f6481 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1172: 00690124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1173: 00647078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ - 1174: 004211b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1174: 004211fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1175: 00691796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1176: 0069010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1177: 00690f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1178: 006905b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1179: 0069056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1180: 0040f521 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1180: 0040f569 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1181: 00690f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1182: 0063fab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1183: 00691384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1184: 002ab685 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1185: 00450911 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1185: 00450959 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1186: 00691702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1187: 00309dc5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1188: 00437501 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1187: 00309e0d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1188: 00437549 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1189: 00639700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1190: 005a3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1191: 00691138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1192: 00336c21 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1192: 00336c69 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1193: 0063cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1194: 002ddfb1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1195: 00305bbd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1195: 00305c05 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1196: 006912ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1197: 006916e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1198: 0063d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1199: 005a79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1200: 006905c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1201: 0030f191 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1201: 0030f1d9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1202: 002e6509 70 FUNC GLOBAL DEFAULT 12 helper_fsubd │ │ │ │ 1203: 00641974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1204: 0068fd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1205: 0034c3d5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1206: 0046633d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1207: 003e3e4d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1205: 0034c41d 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1206: 00466385 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1207: 003e3e95 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1208: 00647c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1209: 00644d84 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ - 1210: 00458ca9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1211: 00437c89 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1212: 0035133d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1210: 00458cf1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1211: 00437cd1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1212: 00351385 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1213: 002e66b5 212 FUNC GLOBAL DEFAULT 12 helper_fsubq │ │ │ │ - 1214: 003ea595 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1214: 003ea5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1215: 002ce9f1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1216: 002e640d 58 FUNC GLOBAL DEFAULT 12 helper_fsubs │ │ │ │ 1217: 00220f35 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1218: 002260b1 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1219: 006910ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1220: 0063d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ - 1221: 004010b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1222: 004158d9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1221: 004010f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1222: 00415921 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1223: 006466dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1224: 0063ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1225: 00413c71 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1225: 00413cb9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1226: 0066e5ec 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1227: 0068fb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1228: 0069087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1229: 002d7431 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1230: 0027a9ed 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1231: 0069131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1232: 00210a5d 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1233: 0069078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1234: 002de171 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1235: 0038134d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1236: 003e3a7d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1235: 00381395 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1236: 003e3ac5 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1237: 00642fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1238: 005ae5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtd │ │ │ │ 1239: 002de5a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1240: 0059297c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1241: 00690ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1242: 00647cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1243: 00642944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1244: 00403001 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1244: 00403049 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1245: 0064c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1246: 00350f05 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1246: 00350f4d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1247: 00226f01 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1248: 0043ad61 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1248: 0043ada9 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1249: 0064614c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1250: 0033f10d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1251: 003daeed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1250: 0033f155 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1251: 003daf35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1252: 006917b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1253: 002d6109 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1254: 00691478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1255: 00227ff1 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1256: 002e70c5 102 FUNC GLOBAL DEFAULT 12 helper_fnaddd │ │ │ │ 1257: 001ac4e9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1258: 003154f5 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1258: 0031553d 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ 1259: 005ae680 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtq │ │ │ │ - 1260: 003d2449 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1260: 003d2491 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1261: 005ad054 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrts │ │ │ │ 1262: 006396a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1263: 00295931 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1264: 0040c4fd 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1264: 0040c545 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1265: 00690b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1266: 00690f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1267: 00245cd1 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1268: 00691696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1269: 005a5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ - 1270: 003cc59d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1270: 003cc5e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1271: 001e9235 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1272: 00253cad 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1273: 00643be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1274: 006917e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1275: 002e7031 74 FUNC GLOBAL DEFAULT 12 helper_fnadds │ │ │ │ - 1276: 003d53fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1277: 0041ecd1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1276: 003d5445 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1277: 0041ed19 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1278: 001b8f75 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1279: 006909a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1280: 0068fce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1281: 0063ffa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1282: 00691604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1283: 0024f1e5 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1284: 00691630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1285: 006911e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1286: 003c0715 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1286: 003c075d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1287: 0068fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1288: 00257221 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1289: 006907b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1290: 0063e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1291: 0063ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1292: 0068ffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ - 1293: 003dce41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1293: 003dce89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1294: 0063fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1295: 002c15c9 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1296: 003f9b05 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1296: 003f9b4d 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1297: 006911ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1298: 0032608d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1298: 003260d5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1299: 0059c238 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1300: 003a8c11 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1300: 003a8c59 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1301: 002aee6d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1302: 0042c9e1 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1302: 0042ca29 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1303: 00644938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1304: 0063e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1305: 004620a9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1305: 004620f1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1306: 00690b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1307: 00432a15 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1307: 00432a5d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1308: 0063e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1309: 0063cd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1310: 001ac389 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1311: 0063a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1312: 002de8e5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1313: 001b1129 6 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1314: 00690a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ @@ -1322,49 +1322,49 @@ │ │ │ │ 1318: 006907aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_DSTATE │ │ │ │ 1319: 0064d2f8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1320: 00691278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1321: 00691254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1322: 001f1dd9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1323: 001e2f55 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1324: 001b0b81 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ - 1325: 00433ad5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1325: 00433b1d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1326: 00690e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1327: 0069168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1328: 0063d0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1329: 00646e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1330: 00642b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1331: 0063e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1332: 002c7ad9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1333: 00690440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1334: 006914d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1335: 0026b095 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1336: 00226771 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1337: 006907f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1338: 0069025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1339: 00464a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1339: 00464a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1340: 0064abec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1341: 0069051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1342: 002fd631 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1343: 003ea685 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1342: 002fd679 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1343: 003ea6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1344: 0064b898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1345: 002c8375 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1346: 0042b92d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1346: 0042b975 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1347: 00645234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1348: 0064810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1349: 00642ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1350: 00416585 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1350: 004165cd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1351: 0064a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_EVENT │ │ │ │ 1352: 0063e2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1353: 003e08cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1353: 003e0915 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1354: 00691454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ - 1355: 00351ef9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1355: 00351f41 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1356: 00644c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1357: 0040fe09 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1358: 0030c265 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1359: 00441f05 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1357: 0040fe51 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1358: 0030c2ad 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1359: 00441f4d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1360: 006904c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1361: 00226df9 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1362: 00690efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1363: 00690ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1364: 006915b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1365: 00645dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1366: 00690d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1375,2483 +1375,2483 @@ │ │ │ │ 1371: 0023c889 532 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1372: 00641ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1373: 00690d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1374: 00644158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1375: 006911f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1376: 0063d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1377: 006907ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1378: 00416309 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1378: 00416351 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1379: 005a437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1380: 006487ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1381: 006461ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1382: 002f95cd 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1382: 002f9615 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1383: 00647e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1384: 00690224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1385: 0021ba85 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1386: 00414ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1386: 00414b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1387: 0068fe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1388: 0068ffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1389: 00407645 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ - 1390: 0045a281 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1389: 0040768d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1390: 0045a2c9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1391: 001ad519 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1392: 0063d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1393: 00188749 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1394: 004250d9 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ - 1395: 0034b295 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1394: 00425121 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1395: 0034b2dd 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1396: 00690166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1397: 00639ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1398: 003ec2d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1399: 0030b9fd 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1398: 003ec31d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1399: 0030ba45 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1400: 0069015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1401: 0064c28c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1402: 003af9b5 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1402: 003af9fd 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1403: 002a7b09 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1404: 00690a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1405: 003c1931 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1405: 003c1979 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1406: 0068fcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ - 1407: 003fcca9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1407: 003fccf1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1408: 00244d6d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1409: 0063ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1410: 0068fc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1411: 004012bd 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1411: 00401305 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1412: 00690f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1413: 0064b298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1414: 00640384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1415: 001e4d85 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1416: 004486c1 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1417: 0041550d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1416: 00448709 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1417: 00415555 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1418: 00690378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1419: 0043c2e5 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1420: 003cdcdd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1421: 003f9fa1 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1422: 0032c535 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1419: 0043c32d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1420: 003cdd25 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1421: 003f9fe9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1422: 0032c57d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1423: 00649580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1424: 001e7ef5 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1425: 0068ff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1426: 0068ff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1427: 001afc15 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1428: 001e2c19 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1429: 00302431 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1429: 00302479 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1430: 006903b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1431: 00642994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1432: 00691304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1433: 001aa975 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1434: 00406d31 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1435: 0040152d 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1434: 00406d79 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1435: 00401575 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1436: 00639420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1437: 0063f2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1438: 003c18f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1439: 0030a28d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1438: 003c193d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1439: 0030a2d5 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1440: 00691212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1441: 0045eec9 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1441: 0045ef11 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1442: 00690314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1443: 00643e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1444: 0039abc9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1444: 0039ac11 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1445: 001bddc5 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1446: 0058954c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1447: 00691020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1448: 00690270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1449: 0064c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ - 1450: 00458a8d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1451: 003725ed 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1450: 00458ad5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1451: 00372635 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1452: 006450b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1453: 004129c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1453: 00412a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1454: 00214be9 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1455: 00691386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1456: 005903a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1457: 003421a1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1457: 003421e9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1458: 00293135 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1459: 002f9fc1 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1460: 004226a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1461: 003e66fd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1459: 002fa009 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1460: 004226e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1461: 003e6745 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1462: 0064bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1463: 0063fa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1464: 0064828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1465: 00469ea1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1465: 00469ee9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1466: 00233be5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ - 1467: 00458fc5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1468: 003c37e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1467: 0045900d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1468: 003c382d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1469: 00643928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1470: 001887b9 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1471: 00645464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1472: 00210afd 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1473: 003ee2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1473: 003ee319 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1474: 001a84ed 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1475: 0068fe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1476: 003dcf6d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1477: 00335d61 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1476: 003dcfb5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1477: 00335da9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1478: 002daaad 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1479: 006917a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1480: 0063fff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1481: 0040aa49 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1481: 0040aa91 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1482: 002caf2d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1483: 0064860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1484: 002bd1a5 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1485: 0063b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1486: 00284761 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1487: 001ee17d 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1488: 00642514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1489: 003f11b1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1489: 003f11f9 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1490: 0066de08 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1491: 00202025 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1492: 0068fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1493: 00691832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1494: 001b9159 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1495: 0064c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1496: 00642f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1497: 00690f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1498: 006464bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1499: 003d6035 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1499: 003d607d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1500: 0063ffb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1501: 00690bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1502: 005963f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1503: 001a7fe9 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1504: 00690b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1505: 00639254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1506: 00423799 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ - 1507: 003e1be5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1508: 002f5559 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1506: 004237e1 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1507: 003e1c2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1508: 002f55a1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1509: 00284df1 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1510: 00639bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1511: 002d1f11 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1512: 0063ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ - 1513: 00352249 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1513: 00352291 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1514: 0063a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1515: 006911da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1516: 002de179 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1517: 00645384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1518: 004114c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1519: 0040d099 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1520: 00336405 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1521: 00332e9d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1518: 00411509 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1519: 0040d0e1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1520: 0033644d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1521: 00332ee5 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1522: 006912a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1523: 001c3eb1 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1524: 005a7478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1525: 0063f2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1526: 004664dd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1526: 00466525 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1527: 00690482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1528: 001887c9 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1529: 006911fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1530: 003b6e89 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1530: 003b6ed1 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1531: 006916fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1532: 00244181 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1533: 00642194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1534: 00691434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ - 1535: 00543b08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1536: 0034b2e1 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1535: 00543b50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1536: 0034b329 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1537: 0063e8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1538: 006916c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1539: 0064a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1540: 00432b31 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1540: 00432b79 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1541: 0068fed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1542: 0064a9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1543: 001b5bbd 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1544: 002b7679 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1545: 0026aa2d 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1546: 00691126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1547: 00690782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1548: 002cafa9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1549: 001aaa2d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1550: 0068fd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1551: 00690610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1552: 00401209 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1553: 00442279 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1552: 00401251 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1553: 004422c1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1554: 0064a0a4 96 OBJECT GLOBAL DEFAULT 24 target_sparc_trace_events │ │ │ │ 1555: 006902cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1556: 0064b908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1557: 003cc4dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1557: 003cc525 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1558: 0063af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1559: 00329051 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1559: 00329099 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1560: 00690f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1561: 00690ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1562: 003c2d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1563: 003d37bd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1562: 003c2d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1563: 003d3805 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1564: 001ebdfd 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1565: 002aad11 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1566: 003f8e91 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1566: 003f8ed9 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1567: 006913fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1568: 006905d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1569: 003c6ded 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1570: 004690bd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1569: 003c6e35 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1570: 00469105 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1571: 00643b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1572: 0068f980 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1573: 0069115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1574: 00593738 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1575: 0063e878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1576: 00458879 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1576: 004588c1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1577: 006914f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1578: 0028b965 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1579: 0025f861 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1580: 001a85cd 232 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ 1581: 0064a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1582: 00691714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1583: 00691202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1584: 006903e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1585: 001e00d5 220 FUNC GLOBAL DEFAULT 12 sun4m_fdctrl_init │ │ │ │ 1586: 002be0bd 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1587: 003bfea5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1587: 003bfeed 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1588: 0063ef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ - 1589: 002f0065 138 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ + 1589: 002f00ad 138 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ 1590: 005a73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1591: 0064ca80 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1592: 002d9349 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1593: 0064788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1594: 00690154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1595: 00691378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1596: 002f2071 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1597: 0032bf4d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1596: 002f20b9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1597: 0032bf95 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1598: 0068f95a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1599: 0068f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1600: 0068fe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1601: 00690c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1602: 002f7715 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1602: 002f775d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1603: 002be3b1 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1604: 0068f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1605: 00643d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1606: 002d6689 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ - 1607: 002fb985 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1608: 003d4761 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1607: 002fb9cd 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1608: 003d47a9 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1609: 0064b918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1610: 0069011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1611: 004680ad 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1611: 004680f5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1612: 0063b450 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1613: 00405a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1614: 004212a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1613: 00405ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1614: 004212ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1615: 0020ef55 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1616: 001f6075 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1617: 001a80d9 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1618: 00691472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1619: 003815c5 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1619: 0038160d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1620: 002be939 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1621: 0068f968 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1622: 0063fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1623: 003f7959 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1623: 003f79a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1624: 0064d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1625: 0035106d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1626: 00453031 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1625: 003510b5 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1626: 00453079 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1627: 00645214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1628: 00690e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1629: 0064b748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1630: 00593824 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1631: 00646edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1632: 00645f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1633: 006914ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_RESET_INTERRUPT_DSTATE │ │ │ │ - 1634: 00379aad 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1635: 003866b9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1634: 00379af5 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1635: 00386701 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1636: 00690d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1637: 002cd741 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1638: 002ddfbd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1639: 003cc531 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1640: 00348f79 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ - 1641: 0044cb71 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1642: 003c48c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1643: 0044ca61 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1639: 003cc579 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1640: 00348fc1 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1641: 0044cbb9 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1642: 003c4911 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1643: 0044caa9 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1644: 0063efc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1645: 006914e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1646: 001f4d91 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1647: 0034807d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1647: 003480c5 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1648: 006916e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1649: 006901cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1650: 002cb029 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1651: 002d91c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1652: 00231e9d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1653: 0026d719 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1654: 002fc4b1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1654: 002fc4f9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1655: 00690d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1656: 002beec9 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1657: 0069080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1658: 00639d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1659: 00648fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1660: 0063e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 1661: 0063a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1662: 00690932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1663: 001b9425 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1664: 00641f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1665: 006916be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1666: 0063da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1667: 0023cb15 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1668: 0058f418 1152 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 1669: 002fb56d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1669: 002fb5b5 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1670: 0064a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1671: 001ba249 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1672: 002adfe5 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1673: 004619e9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1674: 0034a559 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1675: 0045cc1d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1676: 00349bf1 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ - 1677: 0041c9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1678: 00442599 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1673: 00461a31 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1674: 0034a5a1 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1675: 0045cc65 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1676: 00349c39 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1677: 0041ca2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1678: 004425e1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1679: 006486ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1680: 0069149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1681: 003fb7c1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1681: 003fb809 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1682: 0063bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1683: 00690064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ - 1684: 0045149d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1685: 00355955 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1684: 004514e5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1685: 0035599d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1686: 006913ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1687: 00419f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1687: 00419f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1688: 001b8b2d 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1689: 006915ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1690: 006488ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1691: 00309b2d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1691: 00309b75 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1692: 001cac6d 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1693: 0064dc58 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1694: 0063c8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1695: 006904e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1696: 00353839 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1696: 00353881 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1697: 00642664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1698: 00691dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 1699: 006900e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 1700: 0045438d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1700: 004543d5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1701: 005b0c34 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1702: 0063ef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1703: 006438b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1704: 005a7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1705: 005adf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_rett │ │ │ │ 1706: 001b9001 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1707: 003ed521 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1708: 00455a21 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1707: 003ed569 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1708: 00455a69 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 1709: 002a4fc5 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1710: 00335695 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1710: 003356dd 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1711: 002c6b69 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 1712: 002d99f5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1713: 00691712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1714: 00596490 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1715: 006908a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1716: 00645c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1717: 001f11d1 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1718: 00690dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1719: 00645304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 1720: 0063b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 1721: 0068f964 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ - 1722: 003e9d35 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1723: 003cf511 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1722: 003e9d7d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1723: 003cf559 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1724: 00642684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1725: 003e1f55 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1725: 003e1f9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1726: 006453c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 1727: 0069083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1728: 0064c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 1729: 0024f6d5 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1730: 0068ff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1731: 00257785 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1732: 00593044 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1733: 0068fd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 1734: 0068f6c5 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 1735: 003f9d65 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1735: 003f9dad 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1736: 0064662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1737: 0066f5d4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1738: 006900b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 1739: 0068fbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1740: 001e7b25 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1741: 0063a7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1742: 00691e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1743: 00691544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1744: 003cc795 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1744: 003cc7dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1745: 006906ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1746: 00592944 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1747: 00691dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1748: 002f8c35 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1748: 002f8c7d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1749: 0068fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1750: 006917ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1751: 003c2ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1751: 003c2d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1752: 006905cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1753: 0043fa69 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1754: 00520e0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1753: 0043fab1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1754: 00520e54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1755: 00691dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1756: 00690ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 1757: 0064a8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1758: 003be531 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1759: 004267c5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1760: 0043b515 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1758: 003be579 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1759: 0042680d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1760: 0043b55d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1761: 00642854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1762: 0032bf5d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1763: 00458305 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1762: 0032bfa5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1763: 0045834d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1764: 001b1159 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1765: 0064874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1766: 0063dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1767: 002602dd 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1768: 005a7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1769: 00646b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 1770: 004202a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 1770: 004202ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 1771: 0068fc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 1772: 004426f5 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 1772: 0044273d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 1773: 006907f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 1774: 0063f008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 1775: 002ddeb5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 1776: 003f38f9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 1777: 00349e09 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 1776: 003f3941 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 1777: 00349e51 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 1778: 006411d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 1779: 001a0f45 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 1780: 00690624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 1781: 006905c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 1782: 0063b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 1783: 006487ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 1784: 001fb2d5 2 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 1785: 0042f635 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 1785: 0042f67d 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 1786: 006435d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 1787: 00351661 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 1787: 003516a9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 1788: 00690dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 1789: 002c6be9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 1790: 00324445 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 1791: 0034af7d 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 1790: 0032448d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 1791: 0034afc5 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 1792: 0024d79d 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 1793: 006481bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 1794: 006916de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 1795: 00443e25 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 1795: 00443e6d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 1796: 00690642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 1797: 002441ed 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 1798: 0063fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 1799: 00649b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 1800: 0069063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 1801: 0068fd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 1802: 00297845 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 1803: 0027de7d 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 1804: 002d7d49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 1805: 00644138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 1806: 004690c1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 1806: 00469109 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 1807: 002d7ac5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 1808: 0064c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 1809: 001ac9b1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 1810: 0040362d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 1810: 00403675 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 1811: 002e0165 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 1812: 00690976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 1813: 0068fd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 1814: 00426c61 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 1814: 00426ca9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 1815: 00691046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 1816: 0064615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 1817: 004450e9 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 1818: 003fbc3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 1819: 003f2115 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 1817: 00445131 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 1818: 003fbc85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 1819: 003f215d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 1820: 0068fb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 1821: 0064846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 1822: 00432be9 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 1822: 00432c31 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 1823: 00644a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 1824: 0032b339 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 1825: 0034a8f1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 1826: 0032ac79 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 1824: 0032b381 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 1825: 0034a939 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 1826: 0032acc1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 1827: 0069051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 1828: 00400b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 1828: 00400b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 1829: 0063c084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 1830: 00265fa9 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 1831: 00640194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 1832: 006912fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 1833: 00649890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 1834: 00690470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 1835: 00295a19 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 1836: 0069057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 1837: 00203191 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 1838: 00690bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 1839: 00349731 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ - 1840: 00423999 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 1839: 00349779 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 1840: 004239e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 1841: 0069139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 1842: 003e68b5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ - 1843: 0043ba2d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 1844: 004134ad 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 1845: 003c3641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 1846: 004601e1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 1842: 003e68fd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 1843: 0043ba75 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 1844: 004134f5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 1845: 003c3689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 1846: 00460229 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 1847: 00642b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 1848: 0040ec5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 1848: 0040eca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 1849: 006912fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 1850: 001ed91d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 1851: 006902de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 1852: 002c02bd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 1853: 0069152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 1854: 003f2dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 1854: 003f2e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 1855: 0068f708 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 1856: 00691412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 1857: 002d675d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 1858: 0064cb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 1859: 0063fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 1860: 001ade99 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 1861: 006408a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 1862: 00245731 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 1863: 00690b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 1864: 002abcad 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 1865: 00690342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 1866: 00641874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 1867: 00309d65 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 1867: 00309dad 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 1868: 0066dfc4 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 1869: 0063e958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 1870: 0063c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 1871: 005a06e4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 1872: 00690a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 1873: 00462139 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 1873: 00462181 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 1874: 002b66e5 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 1875: 00404abd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 1876: 005538b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 1875: 00404b05 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 1876: 005538fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 1877: 002d584d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 1878: 0064b9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 1879: 002de3b9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 1880: 002259dd 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 1881: 00690fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ - 1882: 0033fe71 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 1882: 0033feb9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 1883: 0068fd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 1884: 00690ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 1885: 002fcfed 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 1885: 002fd035 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 1886: 00690568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 1887: 00458da5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 1888: 003e125d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 1887: 00458ded 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 1888: 003e12a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 1889: 00647bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 1890: 00412911 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 1890: 00412959 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 1891: 00642584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 1892: 0069111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 1893: 0063c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 1894: 003ee475 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 1894: 003ee4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 1895: 0021c825 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 1896: 0063c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 1897: 0064a74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 1898: 00420add 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ - 1899: 0030ec91 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 1898: 00420b25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 1899: 0030ecd9 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 1900: 0064c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 1901: 00690d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 1902: 002c6c61 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 1903: 0064793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 1904: 00358701 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 1905: 00441cc5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 1904: 00358749 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 1905: 00441d0d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 1906: 00645cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 1907: 006902ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 1908: 00690f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 1909: 0069098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 1910: 003fbc4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ - 1911: 00441121 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 1912: 003f0f6d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 1913: 003fb269 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 1910: 003fbc95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 1911: 00441169 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 1912: 003f0fb5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 1913: 003fb2b1 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 1914: 006916a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 1915: 0064804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 1916: 006480ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 1917: 0068fcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 1918: 0064ae94 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 1919: 00690594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 1920: 0069140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 1921: 0064c3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 1922: 006907a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 1923: 00414a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 1924: 0040afb1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 1925: 003c99bd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 1926: 00439a45 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 1927: 003e5845 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 1923: 00414ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 1924: 0040aff9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 1925: 003c9a05 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 1926: 00439a8d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 1927: 003e588d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 1928: 006909be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 1929: 0064a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_EVENT │ │ │ │ 1930: 006917f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 1931: 002a4ebd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 1932: 002603dd 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 1933: 001db041 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 1934: 00347979 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 1934: 003479c1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 1935: 00640884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 1936: 006497d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 1937: 00438d51 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 1937: 00438d99 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 1938: 00691d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 1939: 0063e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 1940: 001ebd6d 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 1941: 00690696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 1942: 00690a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 1943: 003406a1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 1943: 003406e9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 1944: 0063d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 1945: 00691700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 1946: 0063c978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 1947: 001b55cd 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 1948: 003bea7d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 1948: 003beac5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 1949: 002c8a65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 1950: 00428465 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 1950: 004284ad 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 1951: 00691dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 1952: 006917a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 1953: 00228069 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 1954: 00690092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 1955: 00342951 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 1955: 00342999 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 1956: 00691d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 1957: 002bd479 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 1958: 00645bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 1959: 00256d99 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 1960: 00691892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 1961: 0064d128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 1962: 00690c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 1963: 0069119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 1964: 006462cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 1965: 002d8699 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 1966: 00691130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 1967: 001da715 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 1968: 002f398d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 1969: 0034845d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 1968: 002f39d5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 1969: 003484a5 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 1970: 0064bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 1971: 0026cc51 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 1972: 00272a71 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 1973: 0045fa11 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 1973: 0045fa59 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 1974: 002b00a1 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 1975: 0063d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 1976: 003f08f9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 1976: 003f0941 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 1977: 00229229 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 1978: 0064bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 1979: 00690d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 1980: 002334ad 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 1981: 0020dee9 6 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 1982: 003c4b0d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 1982: 003c4b55 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 1983: 00644038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 1984: 00647b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 1985: 00445975 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 1985: 004459bd 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 1986: 00640734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 1987: 0068fe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 1988: 003acf7d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 1989: 003e0c35 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 1988: 003acfc5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 1989: 003e0c7d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 1990: 002dec39 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 1991: 0030fe21 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 1991: 0030fe69 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 1992: 0063dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 1993: 00639fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 1994: 00691d5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 1995: 003f2125 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 1995: 003f216d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 1996: 00649f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 1997: 003f3ae5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 1998: 003ffbc1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 1997: 003f3b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 1998: 003ffc09 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 1999: 00690daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2000: 003244e1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2000: 00324529 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2001: 001e7efd 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2002: 006913ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2003: 0069040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2004: 003d13c5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2005: 003f35a5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2004: 003d140d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2005: 003f35ed 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2006: 002c1f3d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2007: 001b42bd 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2008: 0068fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2009: 0064a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_GREGSET_ERROR_EVENT │ │ │ │ 2010: 0068f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2011: 002d1c85 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2012: 005a0634 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2013: 0044d955 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2013: 0044d99d 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2014: 0069125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2015: 005a0654 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2016: 001d9bd5 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2017: 00424929 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2017: 00424971 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2018: 005a0694 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2019: 0025c55d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2020: 006466fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2021: 00455ae9 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2021: 00455b31 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2022: 00643788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2023: 0022596d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ - 2024: 003ccb01 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2024: 003ccb49 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2025: 0064863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2026: 002df535 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2027: 0064c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2028: 0045e225 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2028: 0045e26d 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2029: 002d8459 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2030: 00245141 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2031: 00641b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2032: 00412b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2032: 00412bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2033: 00690ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ - 2034: 00336989 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2035: 00455cc9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2034: 003369d1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2035: 00455d11 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2036: 00642124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2037: 00370501 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2037: 00370549 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2038: 001f5e15 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2039: 002ac5a1 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2040: 0023cad9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2041: 0020df45 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2042: 003cfd0d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ - 2043: 003f21f1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2042: 003cfd55 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2043: 003f2239 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2044: 0068f97d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2045: 00541fb0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2045: 00541ff8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2046: 00641204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2047: 00691262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2048: 003c8785 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2049: 002fb281 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2048: 003c87cd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2049: 002fb2c9 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2050: 0064629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2051: 002d496d 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2052: 002303e9 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2053: 0064b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2054: 002e7ce5 1344 FUNC GLOBAL DEFAULT 12 helper_ld_asi │ │ │ │ 2055: 00646dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2056: 002c3f69 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2057: 00690250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2058: 005a836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2059: 00691398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2060: 00649c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2061: 00408631 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2061: 00408679 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2062: 00243bd1 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2063: 002e7689 96 FUNC GLOBAL DEFAULT 12 cpu_put_fsr │ │ │ │ 2064: 0064bfa0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2065: 0026ce4d 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2066: 006900fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2067: 00425a09 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2068: 0041b379 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2067: 00425a51 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2068: 0041b3c1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2069: 001b4ef5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2070: 00211b39 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2071: 004431ad 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ - 2072: 0041bb65 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2071: 004431f5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2072: 0041bbad 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2073: 00644b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2074: 006912aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2075: 0063ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2076: 006495b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2077: 00690286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2078: 006498a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2079: 002bd4f9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2080: 0069020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2081: 0040d3b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2081: 0040d3f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2082: 00690f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2083: 00224fb5 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2084: 0041f1f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2085: 00411ca9 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2084: 0041f241 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2085: 00411cf1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2086: 005ac464 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2087: 0068fe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2088: 004253d9 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2088: 00425421 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2089: 00690756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2090: 003d399d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ - 2091: 0034260d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2092: 0031672d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2090: 003d39e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2091: 00342655 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2092: 00316775 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2093: 006912ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2094: 003403a5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2095: 002f3d49 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2094: 003403ed 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2095: 002f3d91 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2096: 00592904 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2097: 001bc2ed 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2098: 0064d288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2099: 002b5ed9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2100: 0032c6e9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2100: 0032c731 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2101: 001cb085 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2102: 00593174 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2103: 00407dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2104: 00309925 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2103: 00407e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2104: 0030996d 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2105: 006445a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2106: 00649740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2107: 00355969 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2107: 003559b1 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2108: 00691452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2109: 00596378 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2110: 00644998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2111: 0063c8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2112: 0041e0e1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2113: 00443705 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2112: 0041e129 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2113: 0044374d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2114: 00690296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2115: 0066e3ac 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2116: 00593538 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2117: 005a9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2118: 00691164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2119: 006913c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2120: 00416399 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2121: 00340bf1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2120: 004163e1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2121: 00340c39 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2122: 006908dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2123: 00186721 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2124: 006905d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2125: 003fc6d9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2125: 003fc721 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2126: 00648a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2127: 0063d0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2128: 0069028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2129: 00641d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2130: 00596558 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2131: 0024512d 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2132: 0059396c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2133: 00639590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2134: 00691804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2135: 0034a2c1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2135: 0034a309 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2136: 0069102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2137: 001b86a5 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2138: 006904ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2139: 001ad899 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2140: 006914aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_GREGSET_ERROR_DSTATE │ │ │ │ 2141: 0064b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2142: 006438d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2143: 0064b738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2144: 001b11c1 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2145: 00543ad8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2145: 00543b20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2146: 002d79dd 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2147: 00647008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2148: 004082ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2148: 004082f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2149: 002b10cd 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2150: 00644888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2151: 00639c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2152: 00690b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2153: 00690d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2154: 00691356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2155: 00643938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2156: 002bf7d9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2157: 0063ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2158: 003831f1 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2158: 00383239 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2159: 0063d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2160: 0064a8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2161: 006906a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2162: 00690fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2163: 00641314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2164: 003e23a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2164: 003e23e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2165: 0068fbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2166: 001f046d 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2167: 002d7031 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2168: 0037add1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2169: 0042f555 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2168: 0037ae19 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2169: 0042f59d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2170: 006917e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2171: 0063c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2172: 0045fa79 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2172: 0045fac1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2173: 005aba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2174: 003aaa7d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2174: 003aaac5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2175: 0064a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2176: 0068fd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2177: 00266b55 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2178: 00690b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2179: 0058cbdc 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ - 2180: 00553870 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2180: 005538b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2181: 0069033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2182: 0063c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2183: 002326c5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ - 2184: 003f62e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2184: 003f632d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2185: 001b10d9 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2186: 002fa2fd 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2186: 002fa345 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2187: 0064801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2188: 0063fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2189: 003c9771 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2189: 003c97b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2190: 00211ef5 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2191: 0064d2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2192: 00442405 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2193: 00422a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2192: 0044244d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2193: 00422ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2194: 0063b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2195: 003a9a75 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2196: 00361d29 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2195: 003a9abd 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2196: 00361d71 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2197: 0063aed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ - 2198: 003df4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2198: 003df4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2199: 0059295c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2200: 00462e09 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2200: 00462e51 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2201: 0064785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2202: 001d8731 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2203: 0069116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2204: 0069116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2205: 002d4645 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2206: 0064639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2207: 00641cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2208: 00462815 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2208: 0046285d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2209: 00641e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2210: 0021b4ed 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2211: 0023eab9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2212: 00334ac5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2212: 00334b0d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2213: 005a9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2214: 001fb309 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2215: 005aad30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2216: 00413afd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2216: 00413b45 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2217: 00592d4c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2218: 00464bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2219: 003ac239 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2218: 00464bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2219: 003ac281 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2220: 001d9c75 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2221: 005937b0 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2222: 0063ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2223: 0068fe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2224: 0068ffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2225: 00647d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2226: 004016f5 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2226: 0040173d 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2227: 0069085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2228: 0064b024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2229: 0068f508 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2230: 006453d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2231: 00404ead 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2231: 00404ef5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2232: 006496b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2233: 00690a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2234: 00690bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2235: 00647a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2236: 0064c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2237: 00427815 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2238: 0040b58d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2237: 0042785d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2238: 0040b5d5 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2239: 00644728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2240: 0045f389 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2241: 003e4a75 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2240: 0045f3d1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2241: 003e4abd 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2242: 00220fed 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2243: 00351679 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2244: 00351ae1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2245: 00419d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2243: 003516c1 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2244: 00351b29 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2245: 00419de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2246: 006910c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2247: 00691216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2248: 00419ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2248: 0041a03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2249: 0020de99 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2250: 0063b0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2251: 0063efb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2252: 0063d090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2253: 00690750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2254: 00443521 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2255: 00468249 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2256: 0041c725 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2257: 0045a171 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2254: 00443569 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2255: 00468291 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2256: 0041c76d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2257: 0045a1b9 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2258: 00265e45 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2259: 00690ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2260: 00641524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2261: 003be315 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2261: 003be35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2262: 002b8aed 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2263: 002d4781 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2264: 0068fdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2265: 0063a64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2266: 00592c84 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2267: 001aff25 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2268: 00639480 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2269: 00690712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2270: 0064d2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2271: 00642f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2272: 003ee9f5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2272: 003eea3d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2273: 0064c33c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2274: 0024648d 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2275: 00429ab1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2275: 00429af9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2276: 00691354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2277: 003f8a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2277: 003f8a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2278: 00243de9 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2279: 003b9e8d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2279: 003b9ed5 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2280: 0064898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2281: 001eb7c1 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2282: 00351925 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2283: 00447b25 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2282: 0035196d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2283: 00447b6d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2284: 0064797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2285: 00593d84 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2286: 00288339 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2287: 0063eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2288: 0022679d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2289: 0063e2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ 2290: 0063c338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2291: 00647b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2292: 002c5d11 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2293: 006904a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2294: 001dc491 4 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2295: 006392a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2296: 006396f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2297: 00432e4d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2298: 002f20a9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2297: 00432e95 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2298: 002f20f1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2299: 00690f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2300: 0064bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2301: 00690c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2302: 0063dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2303: 00641dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2304: 006906fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2305: 0063b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2306: 003be71d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2306: 003be765 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2307: 0068fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2308: 00690db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2309: 00225f5d 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2310: 0064a86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2311: 00641934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2312: 0042cb8d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2312: 0042cbd5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2313: 00643968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2314: 0063b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2315: 00690212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2316: 00350f65 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2317: 003c1ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2316: 00350fad 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2317: 003c1f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2318: 006900f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2319: 0068fd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2320: 0026dc2d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2321: 0069099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2322: 0040ad25 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2323: 004115ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2322: 0040ad6d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2323: 00411635 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2324: 00690410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2325: 00690c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2326: 001b12b1 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2327: 0068fbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2328: 00353b8d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2329: 003ec03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2328: 00353bd5 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2329: 003ec085 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2330: 0064697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ 2331: 002e6a85 56 FUNC GLOBAL DEFAULT 12 helper_fitod │ │ │ │ - 2332: 00437c51 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2332: 00437c99 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2333: 0063ef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2334: 006909d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2335: 001b8fdd 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2336: 001f0c1d 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2337: 00645aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2338: 002d4b71 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2339: 0063d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2340: 0040a5d5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2340: 0040a61d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2341: 00647b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2342: 0032bd85 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2342: 0032bdcd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2343: 0063e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2344: 00189811 3352 FUNC GLOBAL DEFAULT 12 print_insn_sparc │ │ │ │ 2345: 0068feb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2346: 0040fc81 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2347: 004523d9 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2346: 0040fcc9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2347: 00452421 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2348: 00296e29 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2349: 006916d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2350: 0064674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2351: 0022e635 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2352: 0063b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ 2353: 002e6abd 140 FUNC GLOBAL DEFAULT 12 helper_fitoq │ │ │ │ - 2354: 005538c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2354: 00553910 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2355: 005a49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2356: 002e6a51 52 FUNC GLOBAL DEFAULT 12 helper_fitos │ │ │ │ 2357: 005aaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2358: 003ac2f1 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2358: 003ac339 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2359: 001c6bed 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2360: 001dc475 4 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2361: 001bcd75 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2362: 00347fa5 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2362: 00347fed 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2363: 002bf349 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2364: 002d5c0d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2365: 0027b375 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2366: 00265c11 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2367: 00333905 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2367: 0033394d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2368: 00691396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2369: 0064a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2370: 005a416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2371: 00642034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2372: 002c3369 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2373: 0043d3f1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2373: 0043d439 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2374: 00690f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2375: 003fad3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2375: 003fad85 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2376: 006909f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2377: 0019ab5d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2378: 003f3775 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2378: 003f37bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2379: 0068fb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2380: 0030b7dd 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2380: 0030b825 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2381: 001a9529 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2382: 006906f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ - 2383: 00328e31 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2383: 00328e79 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2384: 00649e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2385: 00691376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2386: 00690078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2387: 0032c069 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2387: 0032c0b1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2388: 0064ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2389: 003efc21 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2390: 0041e45d 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2389: 003efc69 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2390: 0041e4a5 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2391: 0020c005 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2392: 00690a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2393: 0063fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2394: 006917dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2395: 00690f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2396: 00644118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2397: 00445b11 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2397: 00445b59 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2398: 0069175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2399: 00690412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2400: 0064ad94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2401: 0028f651 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2402: 00691188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2403: 0063eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2404: 00342381 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2404: 003423c9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2405: 00644d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_EVENT │ │ │ │ 2406: 0068ff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2407: 00690faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2408: 0064b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2409: 001cfa9d 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2410: 00416aed 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2410: 00416b35 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2411: 006436a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2412: 0064d2f8 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 2413: 0030a691 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2413: 0030a6d9 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2414: 00641754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2415: 00596328 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2416: 0069062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2417: 001bdfe9 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2418: 0068feba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2419: 0068fef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2420: 00645b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2421: 006903e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2422: 0069073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2423: 005a20b4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2424: 00647cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2425: 00690524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2426: 00445431 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2426: 00445479 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2427: 002b18e1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2428: 003fcbb1 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2428: 003fcbf9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2429: 00690fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2430: 00646ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2431: 00643948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2432: 0063a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2433: 004174dd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2433: 00417525 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2434: 0063ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2435: 006450c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2436: 0068f994 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2437: 00645fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2438: 005a83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2439: 00463999 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2439: 004639e1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2440: 002e4941 64 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 2441: 00640854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2442: 003f5ecd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2442: 003f5f15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2443: 00690a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2444: 00268125 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2445: 006426d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2446: 00420ef5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2447: 003c8bdd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2448: 003a8361 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2446: 00420f3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2447: 003c8c25 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2448: 003a83a9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2449: 0063ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2450: 0021ce81 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2451: 0041f431 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2452: 00432db5 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ - 2453: 0041ab91 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ - 2454: 003bfa31 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2455: 002f3eed 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2456: 003bba29 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2451: 0041f479 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2452: 00432dfd 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 2453: 0041abd9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2454: 003bfa79 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2455: 002f3f35 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2456: 003bba71 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2457: 0064bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2458: 00403eb1 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2458: 00403ef9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2459: 002db255 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2460: 0063a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2461: 006445c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2462: 00642fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2463: 003df52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2463: 003df575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2464: 00690048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2465: 00691468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2466: 0064b9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2467: 0064651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2468: 00412549 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2469: 003025f1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2468: 00412591 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2469: 00302639 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2470: 0063adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2471: 00437789 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2471: 004377d1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2472: 006907d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2473: 0064ceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2474: 00264169 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2475: 0043ab31 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2476: 0044efa5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2475: 0043ab79 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2476: 0044efed 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2477: 00643cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2478: 0063b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2479: 0068f97e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ - 2480: 004607cd 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 2480: 00460815 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 2481: 006905b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2482: 0041a0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2482: 0041a12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 2483: 00690644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 2484: 002fcb09 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2484: 002fcb51 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2485: 00690ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2486: 0064ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2487: 001e31a1 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2488: 0069015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 2489: 002d5cb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2490: 00426a2d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2491: 004436ad 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2490: 00426a75 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2491: 004436f5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2492: 00690256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2493: 006484ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ - 2494: 00335735 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2494: 0033577d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2495: 005a90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ 2496: 00641bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2497: 00639610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2498: 0018a839 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2499: 00691440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2500: 003c8a89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2501: 0043c261 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2502: 003334a9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2500: 003c8ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2501: 0043c2a9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2502: 003334f1 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2503: 00690214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ - 2504: 00444d6d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2504: 00444db5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 2505: 00691460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 2506: 002ce6f1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 2507: 004628a5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 2507: 004628ed 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 2508: 00647e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2509: 003baff1 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2510: 0030ffbd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2509: 003bb039 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2510: 00310005 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2511: 00691dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2512: 00690b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2513: 0030960d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2513: 00309655 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2514: 006427c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2515: 00458691 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2515: 004586d9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2516: 002961ed 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2517: 0068f6b4 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ - 2518: 0032ce11 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2518: 0032ce59 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2519: 002c89e5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2520: 00643aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2521: 001d5cbd 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 2522: 002aefe5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2523: 0064889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2524: 001bad09 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2525: 0068fbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2526: 00408799 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2526: 004087e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2527: 0063ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2528: 00690b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2529: 0042b2d9 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2530: 003d2385 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2529: 0042b321 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2530: 003d23cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 2531: 002b67f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2532: 00642954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2533: 0040149d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2534: 00349f1d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2535: 00427185 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2536: 003eb7fd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2533: 004014e5 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2534: 00349f65 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2535: 004271cd 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2536: 003eb845 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2537: 001b8d4d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2538: 00270f71 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2539: 0063d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 2540: 002dfdf5 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2541: 0068ffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2542: 003d0015 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2543: 0041eb79 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2544: 003edbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2542: 003d005d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2543: 0041ebc1 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2544: 003edc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2545: 0058a34c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2546: 0063be14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2547: 003a8795 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2547: 003a87dd 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2548: 0068ffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2549: 004180c9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2550: 003c2471 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2551: 002fd7ed 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2552: 0034ad49 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2549: 00418111 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2550: 003c24b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2551: 002fd835 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2552: 0034ad91 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2553: 005907f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2554: 006443c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2555: 00691538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2556: 001892b5 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 2557: 0027b0c1 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2558: 0063d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2559: 00645bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2560: 002264ed 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2561: 001cbf95 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2562: 0063ce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2563: 00691dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2564: 005aba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 2565: 0068fcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2566: 0068faf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2567: 003c1c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2567: 003c1c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 2568: 0064653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2569: 006914fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2570: 0063a7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2571: 0063b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2572: 006915aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2573: 00351979 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2573: 003519c1 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 2574: 0023995d 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2575: 003c9835 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2576: 00362bb5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2575: 003c987d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2576: 00362bfd 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2577: 0063b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2578: 006909b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2579: 00641964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2580: 0064c940 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 2581: 006415c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 2582: 004161dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2582: 00416225 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2583: 002493b5 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2584: 00690f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2585: 00690550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2586: 0069084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2587: 00691864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2588: 005af054 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2589: 0040e0a9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2589: 0040e0f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2590: 0064a5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2591: 003098bd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2592: 00403795 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2591: 00309905 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2592: 004037dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2593: 00647048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2594: 00641324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2595: 00347f2d 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2595: 00347f75 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2596: 006912e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2597: 00592a18 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2598: 0063e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2599: 00690b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2600: 001a5961 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2601: 00403b41 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2601: 00403b89 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2602: 0063dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2603: 0043f389 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2603: 0043f3d1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2604: 001b9b51 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2605: 004211f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2605: 00421239 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 2606: 005a9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 2607: 00419cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2607: 00419cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2608: 005aadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2609: 00285ecd 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 2610: 002583ad 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2611: 00690a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ - 2612: 003bfbcd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2613: 003102f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2612: 003bfc15 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2613: 00310339 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2614: 0069101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2615: 0064b368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2616: 00691430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2617: 00643678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2618: 00589c8c 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2619: 00441821 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2619: 00441869 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2620: 0069016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2621: 00642184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2622: 00418779 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2622: 004187c1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 2623: 0066e3bc 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2624: 00253c9d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2625: 0069043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2626: 003b1409 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2626: 003b1451 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2627: 002602b9 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2628: 0063e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2629: 006915b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 2630: 00231605 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2631: 0058b118 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2632: 00212e35 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2633: 00409741 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2634: 00411539 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ - 2635: 00448fcd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2633: 00409789 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2634: 00411581 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2635: 00449015 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2636: 006917fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 2637: 002aef5d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2638: 0063dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 2639: 002130e1 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 2640: 003f2039 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2641: 003c867d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2642: 003ade35 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2640: 003f2081 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2641: 003c86c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2642: 003ade7d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 2643: 002d8d3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 2644: 0023db41 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 2645: 002ab78d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2646: 00690108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2647: 003b6475 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2647: 003b64bd 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2648: 0064d188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2649: 003d2f41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2650: 003ed935 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2651: 0044fdd1 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2652: 0030adf1 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2649: 003d2f89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2650: 003ed97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2651: 0044fe19 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2652: 0030ae39 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 2653: 002b15e9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2654: 00293d45 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2655: 00434019 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2655: 00434061 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2656: 001af489 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2657: 00691dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2658: 0069005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2659: 005925e8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2660: 006914e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2661: 00691dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2662: 001e4191 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2663: 00691d5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 2664: 0068fc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 2665: 002aa225 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2666: 00691738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2667: 0068fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2668: 0063fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2669: 00648f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2670: 00324e5d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2670: 00324ea5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2671: 005a0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2672: 0026d3c5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2673: 00437991 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2673: 004379d9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2674: 001a9dd1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2675: 00453be5 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2675: 00453c2d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2676: 0068ffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2677: 0045f865 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2677: 0045f8ad 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2678: 0064b478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2679: 00690454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2680: 006911be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2681: 0068fc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2682: 00353261 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2682: 003532a9 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2683: 00691536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2684: 002ddaa5 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2685: 00690800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2686: 0069029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2687: 00690954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2688: 0064bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2689: 0064a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_SWITCH_PSTATE_EVENT │ │ │ │ 2690: 00639740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2691: 00690be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2692: 004241b5 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2693: 003b6f09 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2694: 003761d5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2692: 004241fd 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2693: 003b6f51 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2694: 0037621d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2695: 0024586d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2696: 0068f941 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2697: 00347c81 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2698: 00403885 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2699: 00441b75 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 2700: 00407189 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2697: 00347cc9 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2698: 004038cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2699: 00441bbd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 2700: 004071d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 2701: 00690b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 2702: 003f8d09 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 2702: 003f8d51 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 2703: 0063c9b8 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 2704: 0068fcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 2705: 004417d1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 2706: 0033c1f5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 2707: 00416345 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 2705: 00441819 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 2706: 0033c23d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 2707: 0041638d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 2708: 00645abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 2709: 00642894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 2710: 0026adc5 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 2711: 006915b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 2712: 00417e39 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 2712: 00417e81 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 2713: 002cd595 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 2714: 00414c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 2715: 003f128d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 2714: 00414c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 2715: 003f12d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 2716: 00292c95 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 2717: 00690356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 2718: 0063d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 2719: 003c1d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 2719: 003c1db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 2720: 001ee561 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 2721: 0063e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 2722: 0063b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 2723: 00442919 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ - 2724: 004456a1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 2723: 00442961 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 2724: 004456e9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 2725: 0023afed 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 2726: 005aaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 2727: 0063c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ 2728: 00690b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 2729: 0064b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 2730: 0023a6dd 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 2731: 002d4ea1 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 2732: 0064ce18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 2733: 003bac25 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 2733: 003bac6d 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 2734: 00642de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 2735: 0058d04c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 2736: 00642af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 2737: 002c29c1 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 2738: 0069060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 2739: 002b6a19 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 2740: 003b7331 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 2740: 003b7379 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 2741: 0063b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 2742: 0063c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 2743: 00691dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 2744: 0069065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 2745: 004328e1 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 2745: 00432929 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 2746: 00235681 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 2747: 00690450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 2748: 006901ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 2749: 003eab8d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 2749: 003eabd5 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 2750: 002aeecd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 2751: 00649f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 2752: 00649650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 2753: 00690994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 2754: 00284b41 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 2755: 003029b5 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 2755: 003029fd 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 2756: 006905d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ 2757: 001f8b51 196 FUNC GLOBAL DEFAULT 12 grlib_ahb_pnp_add_entry │ │ │ │ - 2758: 00323dfd 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 2758: 00323e45 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 2759: 00690528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 2760: 00257add 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 2761: 0068fc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 2762: 0044df59 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 2762: 0044dfa1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 2763: 006414f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 2764: 00452bdd 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 2765: 0041a65d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 2764: 00452c25 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 2765: 0041a6a5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 2766: 00690e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ - 2767: 002f023d 492 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ + 2767: 002f0285 492 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ 2768: 00285f55 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 2769: 003be4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 2769: 003be53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 2770: 0069014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 2771: 003a8aa5 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 2771: 003a8aed 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 2772: 0063c678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 2773: 00690c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 2774: 00641a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 2775: 0064c92c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 2776: 00691322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 2777: 00690258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 2778: 003f163d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 2779: 00424681 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 2778: 003f1685 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 2779: 004246c9 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 2780: 0018b17d 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 2781: 00645d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 2782: 002ada55 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 2783: 00691e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 2784: 00690d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 2785: 0041a8cd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 2785: 0041a915 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 2786: 0063a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 2787: 0064601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 2788: 00405b31 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 2788: 00405b79 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 2789: 0018b231 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 2790: 001f0a11 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 2791: 002501d9 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 2792: 003e2f99 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 2793: 0030b779 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 2794: 003ccf39 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 2792: 003e2fe1 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 2793: 0030b7c1 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 2794: 003ccf81 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 2795: 005a689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 2796: 00644a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 2797: 0063c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 2798: 0068ffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 2799: 00594044 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 2800: 00438bbd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 2800: 00438c05 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 2801: 002908e1 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 2802: 00188949 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ - 2803: 004382bd 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 2804: 003dad1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 2803: 00438305 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 2804: 003dad65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 2805: 005a647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 2806: 002ce895 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 2807: 003c1841 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 2807: 003c1889 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 2808: 002643b9 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 2809: 006911a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 2810: 004559f1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 2810: 00455a39 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 2811: 0069124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 2812: 0025f805 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 2813: 001891b1 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 2814: 00311e7d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 2815: 003c268d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 2814: 00311ec5 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 2815: 003c26d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 2816: 0063ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 2817: 002d75d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 2818: 0030c125 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 2819: 0053fe48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ - 2820: 003c0389 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 2818: 0030c16d 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 2819: 0053fe90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 2820: 003c03d1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 2821: 00691df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 2822: 0068ffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 2823: 002fbffd 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 2824: 002f71c1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 2823: 002fc045 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 2824: 002f7209 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 2825: 006914ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_DSTATE │ │ │ │ - 2826: 0053fe40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 2826: 0053fe88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 2827: 00645124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 2828: 00691044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 2829: 0063c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 2830: 0030b5d5 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 2830: 0030b61d 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 2831: 00641904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 2832: 001af359 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 2833: 003f4a4d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 2833: 003f4a95 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 2834: 006914c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_DSTATE │ │ │ │ 2835: 002444ad 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 2836: 002ca061 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 2837: 00644278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 2838: 00690340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 2839: 00434fb1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 2839: 00434ff9 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 2840: 00691094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 2841: 0064837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 2842: 003ce109 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 2842: 003ce151 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 2843: 00246ea5 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 2844: 0040ac61 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 2844: 0040aca9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 2845: 00284a61 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 2846: 00260e31 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 2847: 002fb659 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 2847: 002fb6a1 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 2848: 0068f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 2849: 00680144 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 2850: 0068ffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 2851: 0041e015 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 2852: 0031ceb1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 2851: 0041e05d 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 2852: 0031cef9 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 2853: 00644028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 2854: 002d4861 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 2855: 004127f1 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 2855: 00412839 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 2856: 005b603c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 2857: 00448aed 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 2857: 00448b35 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 2858: 0068fc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 2859: 00690f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 2860: 004430d5 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 2860: 0044311d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 2861: 00691362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 2862: 00649510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 2863: 00690946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 2864: 001b5569 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 2865: 00449ca9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 2865: 00449cf1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 2866: 006902ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 2867: 0063bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 2868: 0068fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 2869: 00690b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 2870: 002a2495 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 2871: 00690d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 2872: 006910b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 2873: 0068fd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 2874: 00690bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 2875: 0069149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 2876: 00649610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 2877: 0023369d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 2878: 002d59b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 2879: 00370535 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 2880: 00433651 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 2879: 0037057d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 2880: 00433699 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 2881: 005b11d8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 2882: 00593580 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 2883: 0068fd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 2884: 00648d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 2885: 00649c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 2886: 0068fd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 2887: 004375a1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 2887: 004375e9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 2888: 002bc6c1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 2889: 00690682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 2890: 006496c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 2891: 0064606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 2892: 001f18f9 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 2893: 0063a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 2894: 0044f171 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 2894: 0044f1b9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 2895: 006447b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 2896: 0022af1d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 2897: 00329e2d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 2897: 00329e75 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 2898: 0068fbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 2899: 00398cad 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 2899: 00398cf5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 2900: 001db365 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 2901: 0063d010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 2902: 002ca0e5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 2903: 0043982d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 2904: 003f2201 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 2903: 00439875 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 2904: 003f2249 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 2905: 0068fd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 2906: 00254f79 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 2907: 0031026d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 2907: 003102b5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 2908: 0063c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 2909: 00691730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 2910: 002f69a5 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 2910: 002f69ed 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 2911: 002d49d1 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 2912: 00690f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 2913: 002c3015 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 2914: 0045946d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 2914: 004594b5 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 2915: 001b8bb9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 2916: 00646ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 2917: 00236641 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 2918: 00690f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 2919: 003da735 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 2919: 003da77d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 2920: 0068fd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 2921: 001ec8b5 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 2922: 0020eec9 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 2923: 00690666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 2924: 003d8b8d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 2924: 003d8bd5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 2925: 001ff7ed 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 2926: 0044b8bd 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 2926: 0044b905 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 2927: 0063e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 2928: 003f8a8d 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 2928: 003f8ad5 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 2929: 002550a5 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 2930: 0064b858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 2931: 00460f4d 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 2931: 00460f95 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 2932: 0069033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 2933: 0025d5b5 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 2934: 0018b2cd 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 2935: 0069132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 2936: 00433691 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 2936: 004336d9 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 2937: 002e00d1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 2938: 00423c49 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 2938: 00423c91 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 2939: 0026e62d 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 2940: 00691e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 2941: 0041cd45 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 2941: 0041cd8d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 2942: 0059081c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 2943: 0064ade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 2944: 00592620 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 2945: 005924d0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 2946: 0019b55d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 2947: 003ead91 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 2947: 003eadd9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 2948: 0063c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 2949: 0063db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 2950: 006902a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 2951: 003aa739 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 2952: 003d95bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 2951: 003aa781 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 2952: 003d9605 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 2953: 0064c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 2954: 00646dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 2955: 00690e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 2956: 00407fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ - 2957: 00451e8d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 2956: 00407fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 2957: 00451ed5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 2958: 002c07ed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 2959: 00690dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 2960: 0064bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 2961: 00646f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 2962: 003c3c69 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 2962: 003c3cb1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 2963: 0021c9a5 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 2964: 0063a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 2965: 00412a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 2965: 00412a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 2966: 002c3be1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 2967: 00690798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 2968: 002c0791 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 2969: 0059264c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 2970: 006905b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 2971: 0064b7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 2972: 0063c918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 2973: 00645f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 2974: 0068fdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 2975: 00691672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 2976: 00326b39 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 2976: 00326b81 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 2977: 002cf031 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 2978: 00642824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 2979: 0024d2e9 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 2980: 005926b4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 2981: 00691dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 2982: 00691462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ - 2983: 00458669 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 2983: 004586b1 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 2984: 0063a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 2985: 0027a50d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 2986: 00690a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 2987: 00408c51 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 2987: 00408c99 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 2988: 00691168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 2989: 002d5dad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 2990: 0069174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 2991: 0045f199 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 2991: 0045f1e1 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 2992: 0063d180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 2993: 00210291 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 2994: 00690e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 2995: 00690e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 2996: 00691108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 2997: 006488ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 2998: 006917c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 2999: 0068fe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ - 3000: 003cf6c9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3000: 003cf711 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3001: 002e059d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3002: 00690fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3003: 0068fe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3004: 0064b054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3005: 0064875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3006: 005a8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3007: 0064af2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 3008: 004233d1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3008: 00423419 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3009: 0021da35 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3010: 003ed971 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3010: 003ed9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3011: 006902fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3012: 0063ef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3013: 003c733d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3013: 003c7385 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3014: 0063e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3015: 003beed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3015: 003bef21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3016: 0069065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3017: 0069019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3018: 002ca16d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3019: 002328dd 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3020: 00641354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3021: 006914c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_DSTATE │ │ │ │ 3022: 0064c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3023: 0063e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3024: 005a7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3025: 00691084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3026: 0069162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3027: 00640234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3028: 0064a8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3029: 003f85a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3029: 003f85e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3030: 001b62f5 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3031: 006905fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3032: 0063d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3033: 002c53c5 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3034: 0068ffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3035: 00639750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3036: 0063fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3037: 0063a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3038: 00690348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3039: 001bdae9 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3040: 00691552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 3041: 0034ac5d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3041: 0034aca5 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3042: 00690f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3043: 00646d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3044: 002f201d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3044: 002f2065 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3045: 00641e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3046: 005af04c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3047: 003aef19 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3047: 003aef61 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3048: 00643668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3049: 0063fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3050: 002b73d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3051: 0064d304 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3052: 00690e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3053: 00643eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3054: 002fa7ad 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3055: 00351f81 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3056: 004523bd 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3054: 002fa7f5 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3055: 00351fc9 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3056: 00452405 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3057: 00294035 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3058: 002d47f1 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3059: 003be405 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3059: 003be44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3060: 0063d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3061: 00647fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3062: 002d6cd5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3063: 001dbfe1 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ - 3064: 00406b55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3064: 00406b9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3065: 00648f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3066: 0063f118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3067: 0064866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3068: 001af49d 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3069: 00643748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3070: 006420f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3071: 00593694 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3072: 00691132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3073: 002dba81 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3074: 0028f4c5 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3075: 003fce7d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3075: 003fcec5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3076: 001b7d81 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3077: 00690db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3078: 00296e25 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3079: 0069068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3080: 00643e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3081: 0063edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3082: 0063bfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3083: 00690ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3084: 003f64f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3084: 003f6539 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3085: 00691332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3086: 00643848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3087: 005a6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3088: 0063b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3089: 00645a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3090: 005a07b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3091: 006904a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3092: 005a0834 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3093: 0063e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3094: 005a0844 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ - 3095: 0036ed15 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ - 3096: 003cf229 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3095: 0036ed5d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3096: 003cf271 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3097: 0064b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3098: 003e94b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3099: 003103d5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3100: 003ea151 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3098: 003e94f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3099: 0031041d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3100: 003ea199 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3101: 00265d1d 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3102: 0063d7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3103: 00254ffd 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3104: 005a5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3105: 003428f5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3105: 0034293d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3106: 00294e7d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ - 3107: 00315499 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3107: 003154e1 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3108: 0063fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3109: 001b95d1 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3110: 002888f5 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3111: 00645d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3112: 003ad615 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3112: 003ad65d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3113: 0068fc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3114: 00641154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3115: 003406e9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3115: 00340731 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3116: 00649880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3117: 00639620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3118: 00641184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3119: 0046805d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3119: 004680a5 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3120: 0063b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3121: 003d1f0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3121: 003d1f55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3122: 0025dffd 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ - 3123: 00433481 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3123: 004334c9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3124: 0025f69d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3125: 006447e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3126: 0068feae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3127: 005abba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3128: 00293f65 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3129: 0041794d 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3129: 00417995 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3130: 002c21d1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3131: 006484dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3132: 00255b95 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3133: 0068fb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3134: 0068f971 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3135: 00691638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3136: 005936fc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ - 3137: 002f1b31 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3137: 002f1b79 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3138: 0063f178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3139: 00691140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3140: 0069033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3141: 001a9749 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3142: 00690a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3143: 00648c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3144: 00645344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3145: 00690f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3146: 006910b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3147: 00592570 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3148: 0044226d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3148: 004422b5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3149: 0066ece0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3150: 001885c5 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3151: 00690050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3152: 004528e5 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3152: 0045292d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3153: 00644ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3154: 005a9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3155: 002d1b11 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3156: 002c8ce5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3157: 006449b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3158: 0063b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3159: 00690f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3160: 001b6239 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3161: 002dc805 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3162: 0068fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3163: 006915d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3164: 00421365 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3165: 00458f0d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3164: 004213ad 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3165: 00458f55 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3166: 00648dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3167: 0019fe11 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3168: 005aecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuld │ │ │ │ 3169: 00690ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3170: 003d6915 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3170: 003d695d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3171: 006440d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3172: 001dcfa5 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3173: 0069086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3174: 003ccc35 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3174: 003ccc7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3175: 001b1109 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3176: 005aeb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuls │ │ │ │ - 3177: 0044fbc9 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3177: 0044fc11 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3178: 006429c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3179: 0068fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3180: 00690b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3181: 0063f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3182: 001876a1 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3183: 006916d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3184: 0063f238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3185: 003e293d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3185: 003e2985 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3186: 002180c5 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3187: 001fb301 4 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3188: 00239551 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3189: 005a6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3190: 0026436d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3191: 00321195 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3191: 003211dd 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3192: 00690b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3193: 001ab9b5 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3194: 003df9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3194: 003dfa25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3195: 00643cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3196: 00645eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3197: 0068fcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3198: 00641834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 3199: 0034746d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3200: 0045727d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3201: 0035073d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3199: 003474b5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3200: 004572c5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3201: 00350785 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3202: 0069172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3203: 002493f5 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3204: 0063b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3205: 006440a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3206: 002d7681 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3207: 00649024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3208: 00690432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3209: 005a2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3210: 00690766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3211: 0041ddcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3211: 0041de15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3212: 0068ff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3213: 00189149 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3214: 006443b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3215: 003f1f5d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3215: 003f1fa5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3216: 0064adf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3217: 00415ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3217: 00415f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3218: 0064aff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3219: 001be9c5 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3220: 00641ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3221: 0064ce28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3222: 002c8fe9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3223: 003dccd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3223: 003dcd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3224: 0064a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3225: 00408889 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3225: 004088d1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3226: 0064657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3227: 0063ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3228: 00690446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3229: 00641c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3230: 003cc679 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ - 3231: 004474f1 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3230: 003cc6c1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3231: 00447539 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3232: 00690142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3233: 00648c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3234: 003fc4f5 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3234: 003fc53d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3235: 002c8d65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3236: 00284ac1 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3237: 00644928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3238: 002cbce5 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3239: 003dd63d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3239: 003dd685 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3240: 0064a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3241: 004317a9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3242: 003ebc55 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3243: 003172f5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3241: 004317f1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3242: 003ebc9d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3243: 0031733d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3244: 0069090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3245: 00645e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3246: 00225ff1 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3247: 002f6a19 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3247: 002f6a61 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3248: 001ab7d5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3249: 0064cc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3250: 006906b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3251: 0023cb51 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3252: 0068f98b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3253: 0024f339 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3254: 0068f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3255: 00691678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3256: 006493a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3257: 0025e211 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3258: 0023ca9d 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3259: 00588c94 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ - 3260: 00445181 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3261: 004013dd 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3262: 0044cf31 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3260: 004451c9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3261: 00401425 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3262: 0044cf79 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3263: 0023ce09 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 3264: 0040ec99 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 3264: 0040ece1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 3265: 0028b7d5 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3266: 0063aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3267: 00408bc1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 3268: 003e405d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3267: 00408c09 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 3268: 003e40a5 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3269: 0068fdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3270: 00690f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3271: 002e6dd1 58 FUNC GLOBAL DEFAULT 12 helper_fdtoi │ │ │ │ 3272: 0069006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3273: 00592ac0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3274: 0068f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3275: 00690d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3276: 00690e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 3277: 002d74f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 3278: 0023cd49 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3279: 00690b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 3280: 0022f709 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3281: 0063cda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3282: 005a2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3283: 00355535 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3284: 00461039 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3283: 0035557d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3284: 00461081 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3285: 0064b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3286: 002e6d0d 144 FUNC GLOBAL DEFAULT 12 helper_fdtoq │ │ │ │ 3287: 0064a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3288: 00645b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ 3289: 002e6b49 58 FUNC GLOBAL DEFAULT 12 helper_fdtos │ │ │ │ - 3290: 0040380d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3290: 00403855 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3291: 005aafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 3292: 0023cdc9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3293: 0068fb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3294: 00592780 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3295: 00643b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3296: 003ceca1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3296: 003cece9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3297: 0024ffa5 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3298: 00649460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3299: 001bab41 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3300: 003e9bbd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3301: 003fd2d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3300: 003e9c05 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3301: 003fd31d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3302: 0063b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3303: 00690024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3304: 003c2f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3304: 003c2fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3305: 0064a85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3306: 0064a97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3307: 00333b29 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3307: 00333b71 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3308: 006917c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3309: 0068ff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3310: 006490c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3311: 002c906d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3312: 004226dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3312: 00422725 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3313: 00649920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ - 3314: 003c468d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3315: 003d2cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3314: 003c46d5 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3315: 003d2d45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3316: 006463cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3317: 003bef51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3317: 003bef99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3318: 0064af1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3319: 00690850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3320: 00647d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3321: 0069081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3322: 00640664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3323: 003c41cd 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3323: 003c4215 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3324: 00592db4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3325: 00691352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 3326: 0068fd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 3327: 003b73c1 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3327: 003b7409 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3328: 00690ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3329: 003f66fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ - 3330: 003e5ad9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3331: 003fda95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3332: 00520b7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3329: 003f6745 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3330: 003e5b21 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3331: 003fdadd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3332: 00520bc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3333: 006489ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3334: 003df389 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3334: 003df3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3335: 0064c408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3336: 00445bd9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3336: 00445c21 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3337: 00225ae5 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3338: 003f8439 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3338: 003f8481 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3339: 006407e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3340: 005a38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3341: 0063f2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3342: 00252925 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3343: 004247e1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3343: 00424829 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3344: 00691646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 3345: 002c9315 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3346: 00256e75 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3347: 00443039 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3347: 00443081 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3348: 00644a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3349: 003debf9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3349: 003dec41 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3350: 00640454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 3351: 0022a1bd 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3352: 00690c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3353: 00412ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3353: 00412afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3354: 00690b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3355: 0066e680 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3356: 00691510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3357: 0068ffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3358: 0021c1f5 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3359: 0045a9a1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3359: 0045a9e9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3360: 00643a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3361: 006900a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 3362: 00642784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3363: 0068fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3364: 001deeed 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 3365: 0064ae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3366: 001e91cd 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3367: 0064cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3368: 005a84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3369: 00407eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3370: 0043cee1 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3369: 00407f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3370: 0043cf29 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3371: 006904be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3372: 002da42d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 3373: 00643738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3374: 00691d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3375: 003be83d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3375: 003be885 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3376: 00240f79 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3377: 0024485d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3378: 00644d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_EVENT │ │ │ │ 3379: 00641514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3380: 0063fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ - 3381: 00411211 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3381: 00411259 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3382: 0063c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ - 3383: 00427e25 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3384: 0053fe20 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3383: 00427e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3384: 0053fe68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3385: 0063a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3386: 00644908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3387: 001b91b5 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3388: 00450641 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3388: 00450689 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 3389: 001dba5d 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3390: 0063b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3391: 0044ecf1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3392: 003ab3a1 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3393: 002fbd35 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ - 3394: 003d5cad 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3395: 00356755 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3396: 003344dd 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3391: 0044ed39 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3392: 003ab3e9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3393: 002fbd7d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3394: 003d5cf5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3395: 0035679d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3396: 00334525 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3397: 006910d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3398: 004559b5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3399: 00347ac9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3400: 0040d5e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3401: 00425fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3402: 00442339 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3398: 004559fd 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3399: 00347b11 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3400: 0040d631 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3401: 00426015 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3402: 00442381 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3403: 0064bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3404: 00280acd 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3405: 0040f1c5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ - 3406: 00407301 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3405: 0040f20d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3406: 00407349 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3407: 0068f993 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3408: 0066dde0 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3409: 0069184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 3410: 00641af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 3411: 002a2491 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3412: 0068f6b8 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 3413: 0021dad1 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3414: 004320a9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3414: 004320f1 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3415: 005a2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3416: 0068fbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3417: 0069003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3418: 0064cbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3419: 001b1d19 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3420: 0045e2b9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3420: 0045e301 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3421: 0064b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3422: 00468221 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ - 3423: 003dce7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3422: 00468269 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3423: 003dcec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3424: 006421c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3425: 0063ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3426: 00347d25 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3426: 00347d6d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3427: 0020fd2d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3428: 0021b451 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3429: 0045c57d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3429: 0045c5c5 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 3430: 002c2181 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3431: 00690b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3432: 00244645 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3433: 006908e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3434: 0068fb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3435: 00690c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3436: 002de415 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3437: 00592eb8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3438: 0064a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3439: 006913aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3440: 00691870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3441: 003509b1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3441: 003509f9 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3442: 00641264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3443: 00419e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3443: 00419ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3444: 00639670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3445: 002c9399 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3446: 002f8c51 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3446: 002f8c99 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3447: 0063d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 3448: 00349d39 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3448: 00349d81 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3449: 006907f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3450: 00690e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3451: 00358cc5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3452: 00412b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3451: 00358d0d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3452: 00412b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3453: 0064b7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3454: 0040455d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 3454: 004045a5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 3455: 0064a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3456: 003dcd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3457: 003e6355 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3458: 00442ee5 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3456: 003dcdd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3457: 003e639d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3458: 00442f2d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3459: 002ddc09 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3460: 0069045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3461: 003eedd9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3462: 00350a99 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3461: 003eee21 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3462: 00350ae1 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3463: 00260139 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 3464: 002c2ce9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 3465: 00462759 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ - 3466: 00553854 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3465: 004627a1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 3466: 0055389c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3467: 0068ff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3468: 0069110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 3469: 002322b9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 3470: 00232bf1 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3471: 00641454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3472: 0063a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3473: 003ab071 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3473: 003ab0b9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3474: 0063e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3475: 003ab1f9 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3475: 003ab241 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3476: 00641574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3477: 001df5e1 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 3478: 006906de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3479: 0063d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3480: 00690aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3481: 0063a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3482: 0044f7dd 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3482: 0044f825 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3483: 006917fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3484: 0021c925 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3485: 006902d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3486: 0068fb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3487: 004522c9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3488: 00347711 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3489: 00411575 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3487: 00452311 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3488: 00347759 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3489: 004115bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3490: 0063aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3491: 002f0431 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3491: 002f0479 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3492: 006902c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3493: 00690dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3494: 00690632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 3495: 00640264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3496: 003b71d1 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3496: 003b7219 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3497: 0064bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3498: 00249d61 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3499: 0066e7d0 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3500: 0042d1a1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3501: 003f1895 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3500: 0042d1e9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3501: 003f18dd 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 3502: 002c2c29 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 3503: 002a24dd 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3504: 0063f228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3505: 0069185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3506: 00690808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3507: 003aa0f5 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3507: 003aa13d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3508: 0063d170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3509: 00377ae9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3509: 00377b31 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3510: 005abb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3511: 006800c4 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3512: 0064b8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3513: 00690864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3514: 0063efd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3515: 00690d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3516: 0064c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3517: 006904bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3518: 003c2b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3518: 003c2b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3519: 00639b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 3520: 00641654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 3521: 0044be79 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3521: 0044bec1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3522: 00643c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3523: 0063a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3524: 003e1bf5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3524: 003e1c3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3525: 00642914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3526: 0063f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3527: 00553894 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3528: 003c2fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3527: 005538dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3528: 003c3035 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3529: 0064aa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3530: 00327119 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3530: 00327161 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3531: 0064af68 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ 3532: 0068fd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3533: 0041cae1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3533: 0041cb29 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3534: 0064d1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3535: 003f2f0d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3535: 003f2f55 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 3536: 00649ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 3537: 004348d1 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3537: 00434919 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 3538: 001e9445 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 3539: 003cf445 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3540: 00306fd1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3541: 0041edcd 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3539: 003cf48d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3540: 00307019 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3541: 0041ee15 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 3542: 002d4ce1 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3543: 00690e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 3544: 005a9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3545: 00643cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3546: 00691dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3547: 001ad7e1 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 3548: 002b1909 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3549: 006418f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3550: 0068fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3551: 00690344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3552: 00639d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3553: 0069110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3554: 0064789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3555: 00421b41 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3555: 00421b89 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3556: 005ac35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3557: 00256f21 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 3558: 003eef41 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 3558: 003eef89 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 3559: 00690a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3560: 0068f960 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 3561: 0064af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3562: 00691134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3563: 001f5e75 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3564: 0043c9f9 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3564: 0043ca41 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3565: 00691154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3566: 003e7f99 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3566: 003e7fe1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3567: 0068fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 3568: 003d74d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3568: 003d7519 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 3569: 00690626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 3570: 0030b5a1 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3570: 0030b5e9 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 3571: 00231ccd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3572: 00690346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3573: 002c59c5 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3574: 002b6bd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3575: 00241015 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3576: 0066e3c0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3577: 00691640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 3578: 0069095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3579: 00649c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3580: 0043b919 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3581: 003b12d1 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3580: 0043b961 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3581: 003b1319 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3582: 0064c3b8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3583: 00691150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3584: 0069139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3585: 005a24a0 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3586: 00690130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3587: 005ad684 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 3588: 006908d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3589: 00645b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3590: 0063fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3591: 002d6989 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3592: 006466ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3593: 001b71e9 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3594: 001b8935 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3595: 00408f21 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3596: 00427ffd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3595: 00408f69 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3596: 00428045 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3597: 0063d0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3598: 00649500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 3599: 0041acb5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 3600: 003ee8d1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 3599: 0041acfd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 3600: 003ee919 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 3601: 002accbd 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 3602: 0069034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 3603: 00460bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 3603: 00460c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 3604: 00643bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ - 3605: 0034c98d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 3605: 0034c9d5 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 3606: 002d5a79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 3607: 0034080d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 3607: 00340855 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 3608: 0019b179 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 3609: 00691746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 3610: 00644718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 3611: 003c37a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 3611: 003c37f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 3612: 006912e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 3613: 0068fb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 3614: 002317bd 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 3615: 0064c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 3616: 00336815 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 3616: 0033685d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 3617: 001bcbe9 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 3618: 002d941d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 3619: 003e5935 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 3619: 003e597d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 3620: 0028b919 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 3621: 0064688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 3622: 003af9e1 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 3622: 003afa29 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 3623: 002714b9 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 3624: 001bd9d9 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 3625: 00279bc9 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 3626: 00412401 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 3627: 00458cdd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 3626: 00412449 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 3627: 00458d25 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 3628: 0064839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 3629: 002c6cf1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ - 3630: 00359645 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 3631: 003299b9 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 3632: 0042c461 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 3633: 0040a8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 3630: 0035968d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 3631: 00329a01 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 3632: 0042c4a9 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 3633: 0040a905 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 3634: 001a2121 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 3635: 00640444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 3636: 0024432d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 3637: 001c5809 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 3638: 00691420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 3639: 002f2019 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 3639: 002f2061 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 3640: 0059090c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 3641: 0064776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 3642: 00295165 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 3643: 006401c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 3644: 00351399 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 3644: 003513e1 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 3645: 00649970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3646: 00411665 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 3647: 003ee3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 3646: 004116ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 3647: 003ee409 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 3648: 00645dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 3649: 001f5279 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 3650: 002150ad 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 3651: 002fabf5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 3651: 002fac3d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 3652: 00691782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 3653: 0041d075 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 3653: 0041d0bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 3654: 0063a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 3655: 002f94f1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 3655: 002f9539 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 3656: 0029513d 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 3657: 0029d765 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 3658: 002f20b1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 3658: 002f20f9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 3659: 006401a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 3660: 003c2fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 3660: 003c2ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 3661: 0064818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 3662: 001b9d39 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 3663: 00642154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 3664: 003c1ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 3665: 0046145d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 3664: 003c1b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 3665: 004614a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 3666: 00691566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 3667: 002e773d 78 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc │ │ │ │ 3668: 0064b328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 3669: 005a7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 3670: 0019af69 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 3671: 002d6749 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 3672: 0063d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 3673: 003dceb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 3673: 003dcf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 3674: 005ac254 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 3675: 006441e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 3676: 001e2c49 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 3677: 0063b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 3678: 005ab048 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 3679: 0023cd89 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ - 3680: 003f0dd1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 3680: 003f0e19 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 3681: 0063eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 3682: 00690420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 3683: 003a8b79 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 3684: 00444199 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 3683: 003a8bc1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 3684: 004441e1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 3685: 002da8bd 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 3686: 0068febe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 3687: 001a8799 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 3688: 006392f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 3689: 0027035d 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 3690: 0068fff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 3691: 00690380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 3692: 003dcf31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ - 3693: 004010d1 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 3694: 003f1dfd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 3692: 003dcf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 3693: 00401119 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 3694: 003f1e45 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 3695: 00214c3d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 3696: 00260271 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 3697: 00639314 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 3698: 002c5ac1 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 3699: 00592f4c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 3700: 006903e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 3701: 00691086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 3702: 00639540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 3703: 003ee5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 3703: 003ee625 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 3704: 006911c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 3705: 0063c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 3706: 003f1111 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 3706: 003f1159 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 3707: 00641e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 3708: 002aa4a9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 3709: 0068fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 3710: 0043d5ed 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 3710: 0043d635 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 3711: 0063aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 3712: 003c410d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 3713: 003cf929 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 3712: 003c4155 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 3713: 003cf971 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 3714: 00646eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 3715: 0032560d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 3715: 00325655 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 3716: 002aed1d 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 3717: 00412d51 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 3718: 0032cad5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 3719: 00350e4d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 3720: 00458275 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 3721: 003c76c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 3717: 00412d99 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 3718: 0032cb1d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 3719: 00350e95 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 3720: 004582bd 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 3721: 003c7709 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 3722: 00690c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 3723: 00187799 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 3724: 00427b15 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 3724: 00427b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 3725: 00643e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 3726: 006909ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 3727: 002fdfd1 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 3728: 003d7abd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 3727: 002fe019 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 3728: 003d7b05 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ 3729: 0068fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 3730: 001f133d 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 3731: 0064cf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 3732: 003567ad 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 3732: 003567f5 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 3733: 0068fb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 3734: 004ff910 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 3735: 003fe52d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 3736: 00412881 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 3734: 004ff958 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 3735: 003fe575 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 3736: 004128c9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 3737: 0063e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 3738: 00416645 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 3738: 0041668d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 3739: 0063c498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 3740: 0069027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 3741: 00226c65 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 3742: 0042dd65 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 3742: 0042ddad 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 3743: 00200bf9 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 3744: 00427b99 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 3745: 00449c21 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 3744: 00427be1 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 3745: 00449c69 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 3746: 002264a5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 3747: 0068fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 3748: 006903f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 3749: 0026270d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 3750: 002493e1 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 3751: 003fb3a5 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 3751: 003fb3ed 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 3752: 006914fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 3753: 00643958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 3754: 0066e68c 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 3755: 0064850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 3756: 0064621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 3757: 00645364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 3758: 0022898d 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 3759: 0063c034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 3760: 00464775 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 3760: 004647bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 3761: 0024f271 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 3762: 0063a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 3763: 0068fed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 3764: 006900d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 3765: 006406b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 3766: 00649e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 3767: 00335fd5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 3768: 00407eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 3769: 00409e89 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 3767: 0033601d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 3768: 00407ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 3769: 00409ed1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 3770: 001875b5 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 3771: 0063d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ - 3772: 003beb9d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 3772: 003bebe5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 3773: 0069017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 3774: 0036733d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 3774: 00367385 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 3775: 0069078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 3776: 003d7031 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 3776: 003d7079 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 3777: 00690566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 3778: 0045a681 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 3778: 0045a6c9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 3779: 0063bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 3780: 00354d11 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 3780: 00354d59 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 3781: 001dc47d 14 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ - 3782: 00437459 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 3783: 00326b29 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 3782: 004374a1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 3783: 00326b71 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 3784: 006418a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 3785: 0063feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 3786: 00245c71 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 3787: 00690f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 3788: 006424b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 3789: 0044c525 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 3789: 0044c56d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 3790: 00690d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 3791: 00433821 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 3791: 00433869 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 3792: 0019aa21 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 3793: 006901fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 3794: 0067ff68 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 3795: 002de5b5 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 3796: 0068ffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 3797: 00351449 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 3798: 003a8ca9 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 3799: 003be5fd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 3797: 00351491 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 3798: 003a8cf1 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 3799: 003be645 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 3800: 0022a1f9 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 3801: 002d45f1 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 3802: 00691062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 3803: 002415a1 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 3804: 006905ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 3805: 00690fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 3806: 002adc09 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 3807: 003e5881 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 3808: 0043398d 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 3807: 003e58c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 3808: 004339d5 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 3809: 0063c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 3810: 00690066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 3811: 00644cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_SET_IRQ_EVENT │ │ │ │ - 3812: 00348fed 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 3812: 00349035 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 3813: 0063fa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 3814: 00690ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 3815: 003edd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 3816: 003f7309 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 3815: 003eddb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 3816: 003f7351 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 3817: 005b0fd0 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 3818: 00350bcd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 3819: 0032be81 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 3818: 00350c15 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 3819: 0032bec9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 3820: 0068fe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 3821: 0068fef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 3822: 001f1035 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 3823: 001cbc91 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 3824: 0030c3b1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 3824: 0030c3f9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 3825: 001bb0e1 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 3826: 003e7b19 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 3826: 003e7b61 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 3827: 0069076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 3828: 0068fd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 3829: 0032b711 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 3829: 0032b759 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 3830: 00201ee9 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 3831: 0068fc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 3832: 0026000d 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 3833: 00641bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 3834: 003ee079 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 3834: 003ee0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 3835: 0063ea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 3836: 00690806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 3837: 00639cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 3838: 003166a5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 3838: 003166ed 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 3839: 006451e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 3840: 00643ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 3841: 003edf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 3841: 003edf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 3842: 0023f649 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 3843: 00690aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 3844: 00377251 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 3844: 00377299 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 3845: 002c1879 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 3846: 0040ffd1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 3846: 00410019 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 3847: 00231d45 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 3848: 006904f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 3849: 006466cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 3850: 0068f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 3851: 006905a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 3852: 0063a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 3853: 00649e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_EVENT │ │ │ │ @@ -3859,703 +3859,703 @@ │ │ │ │ 3855: 0063ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 3856: 00691312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 3857: 00690182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 3858: 0027aca5 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 3859: 00644328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 3860: 00690658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 3861: 0027aaad 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 3862: 002f6505 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 3862: 002f654d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 3863: 00647b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 3864: 00450fd5 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 3864: 0045101d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 3865: 002c022d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 3866: 004083d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 3866: 00408421 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 3867: 00643fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 3868: 0068ff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 3869: 0063dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 3870: 00690824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 3871: 005abe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 3872: 00412ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 3873: 004571b9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 3872: 00412bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 3873: 00457201 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ 3874: 0063ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 3875: 006911e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 3876: 0063f1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 3877: 002fc671 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 3878: 003c3335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ - 3879: 00456401 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 3877: 002fc6b9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 3878: 003c337d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 3879: 00456449 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 3880: 005934d0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 3881: 006917f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 3882: 0068feb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 3883: 00370401 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 3883: 00370449 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 3884: 00295df1 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 3885: 00691314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 3886: 00690f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 3887: 001b1dc9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 3888: 005895c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 3889: 003cea8d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 3889: 003cead5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 3890: 006917aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 3891: 00642ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 3892: 005a3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 3893: 00643838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 3894: 006911ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ - 3895: 0032ef61 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 3896: 0040c439 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 3895: 0032efa9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 3896: 0040c481 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 3897: 002d590d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 3898: 003c6581 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 3898: 003c65c9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 3899: 00691da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 3900: 0064aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 3901: 0068f8f0 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 3902: 00305829 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 3903: 00553868 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 3902: 00305871 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 3903: 005538b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 3904: 00244d81 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 3905: 006913dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 3906: 00640954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 3907: 001ccc29 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 3908: 003def69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 3908: 003defb1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 3909: 0069145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 3910: 00302899 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 3910: 003028e1 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 3911: 002d983d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 3912: 0043b235 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 3912: 0043b27d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 3913: 00649930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3914: 00422539 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 3915: 004114fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 3914: 00422581 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 3915: 00411545 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 3916: 005ab570 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 3917: 003093f1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 3917: 00309439 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 3918: 00640844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ - 3919: 00543c40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 3919: 00543c88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 3920: 00643608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 3921: 0064787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ - 3922: 0040c281 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 3922: 0040c2c9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 3923: 001b82d1 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ - 3924: 00452951 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 3924: 00452999 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 3925: 0068f983 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 3926: 00594080 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 3927: 00690458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 3928: 00649a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 3929: 0063a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 3930: 00690384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 3931: 00691204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 3932: 00593520 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 3933: 003d1b1d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 3934: 002f9d21 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 3933: 003d1b65 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 3934: 002f9d69 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 3935: 0068fbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 3936: 00643658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 3937: 00690298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 3938: 003ef7b1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 3938: 003ef7f9 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 3939: 00644808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 3940: 0063e838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 3941: 00644fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 3942: 005000f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 3943: 003f54f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 3942: 00500138 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 3943: 003f5541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 3944: 002328a1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 3945: 003c2921 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 3945: 003c2969 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 3946: 0068fc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ 3947: 00187a19 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 3948: 0063d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 3949: 0031514d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 3950: 004094d1 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 3949: 00315195 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 3950: 00409519 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 3951: 006414a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 3952: 0068f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 3953: 002f0dfd 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 3953: 002f0e45 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 3954: 0068fe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ 3955: 00225685 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ - 3956: 00351699 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 3956: 003516e1 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 3957: 0063c3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 3958: 00691d59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 3959: 003e41f5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 3960: 004616a1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 3959: 003e423d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 3960: 004616e9 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 3961: 006901a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 3962: 0063e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 3963: 0063c628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 3964: 003c2b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 3965: 00356559 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 3964: 003c2bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 3965: 003565a1 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 3966: 00690822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 3967: 005a72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 3968: 0068fed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 3969: 003c1fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 3970: 005538d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 3971: 003e6bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 3969: 003c2009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 3970: 00553918 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 3971: 003e6c05 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 3972: 006903dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 3973: 006904c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 3974: 0063c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 3975: 0023eaf9 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 3976: 002b5edd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 3977: 002dabb5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 3978: 0043fadd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 3979: 003c7519 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 3978: 0043fb25 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 3979: 003c7561 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 3980: 0069152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 3981: 006914da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 3982: 0069172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 3983: 00592f20 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 3984: 0068fb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 3985: 003c196d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 3985: 003c19b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 3986: 001b9a75 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 3987: 0030b9f9 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 3988: 004225ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 3987: 0030ba41 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 3988: 00422635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 3989: 001b6e4d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 3990: 001a22b1 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 3991: 001f0521 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 3992: 003bf879 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 3993: 00460529 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ - 3994: 00356731 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 3992: 003bf8c1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 3993: 00460571 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 3994: 00356779 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 3995: 001ca609 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 3996: 00691808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 3997: 001bf6fd 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 3998: 0064c4b4 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 3999: 00239539 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 4000: 0040a985 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4000: 0040a9cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4001: 001b9889 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4002: 003c3db5 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4002: 003c3dfd 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4003: 00642064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4004: 00645eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4005: 00241449 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4006: 00645a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4007: 006404f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4008: 0068fdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4009: 0063b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 4010: 0069082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4011: 00691082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4012: 00643d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4013: 0063b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4014: 003f12f1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4014: 003f1339 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4015: 00690d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4016: 006904fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4017: 003f17d1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ - 4018: 0043e601 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4017: 003f1819 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4018: 0043e649 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4019: 001b11f1 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4020: 0064849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4021: 003c73c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4021: 003c740d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4022: 0063b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 4023: 0068fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4024: 001e2b29 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4025: 003ca1e9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ - 4026: 0040c071 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4025: 003ca231 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4026: 0040c0b9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 4027: 002aabfd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4028: 0063a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4029: 0044c5ad 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4029: 0044c5f5 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4030: 00644988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ - 4031: 0044c625 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4031: 0044c66d 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4032: 0063c3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ - 4033: 003fb679 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4034: 003ee1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4033: 003fb6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4034: 003ee1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4035: 00641724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4036: 00691e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4037: 0019fddd 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4038: 001bd1d5 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4039: 00434021 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4039: 00434069 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4040: 00645064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 4041: 00642a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4042: 003487bd 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4042: 00348805 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4043: 00691d10 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4044: 003fff85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4044: 003fffcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4045: 00645a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4046: 001b665d 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4047: 002f67ad 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 4048: 003d0be9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4049: 00441a5d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4050: 003ba021 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4047: 002f67f5 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 4048: 003d0c31 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4049: 00441aa5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4050: 003ba069 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4051: 00642ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4052: 00333c49 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4052: 00333c91 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4053: 0066dfdd 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4054: 00642d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4055: 00690228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4056: 0063b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4057: 0063d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4058: 0022ee91 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4059: 00690366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4060: 00423e1d 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4060: 00423e65 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4061: 005908ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4062: 004451ad 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4062: 004451f5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4063: 00690b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4064: 006436f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 4065: 002acd6d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 4066: 006912b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 4067: 0042410d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4067: 00424155 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4068: 0063e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4069: 0064888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4070: 005a0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ - 4071: 003e1321 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4071: 003e1369 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4072: 00691774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4073: 0068faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4074: 00649b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4075: 002443e9 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4076: 0068fe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4077: 006417b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4078: 00354e31 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4079: 0043b9ad 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4078: 00354e79 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4079: 0043b9f5 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4080: 00644778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4081: 001e6d69 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4082: 0064893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 4083: 00643df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4084: 00644a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4085: 00691514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 4086: 006912c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 4087: 003ee12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4087: 003ee175 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4088: 006469ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4089: 006908c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 4090: 002bfdc1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4091: 001c5c21 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4092: 001ae3e9 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4093: 0068fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4094: 001fb401 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4095: 0064c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 4096: 002accc5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4097: 003fb159 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4098: 003ef319 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4099: 003c2bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4100: 003ac479 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4097: 003fb1a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4098: 003ef361 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4099: 003c2bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4100: 003ac4c1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4101: 0068fc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4102: 0063a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4103: 00690ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4104: 00353ef9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4104: 00353f41 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4105: 0064a64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4106: 0063fe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ - 4107: 002f4ef9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4107: 002f4f41 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4108: 006910d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4109: 003c6cb9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4109: 003c6d01 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4110: 00690738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4111: 005aee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmpd │ │ │ │ 4112: 006419e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4113: 0069041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4114: 0069164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4115: 0044f6c5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4115: 0044f70d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4116: 006401b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4117: 00690148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4118: 001b2829 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4119: 0069109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4120: 00641764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 4121: 005ae998 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc_noftt │ │ │ │ - 4122: 003eaee1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4122: 003eaf29 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4123: 00640174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 4124: 0022dcd1 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4125: 005aeec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmps │ │ │ │ 4126: 00691716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4127: 004133ed 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4127: 00413435 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4128: 005908a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4129: 005aa364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4130: 0032b4a9 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4131: 00348059 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4130: 0032b4f1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4131: 003480a1 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 4132: 002ade71 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 4133: 00230405 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4134: 001aed95 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4135: 00640104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4136: 0064835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4137: 0063cdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ - 4138: 003cdc51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 4139: 00464b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 4138: 003cdc99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4139: 00464bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 4140: 00691734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4141: 0068fef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4142: 00690ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4143: 006917be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4144: 003c20ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4144: 003c2135 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4145: 006449f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4146: 00647eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4147: 004315bd 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4148: 003e5665 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4147: 00431605 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4148: 003e56ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4149: 001b419d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4150: 00690672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ - 4151: 003c30dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4151: 003c3125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4152: 00642b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4153: 00456c81 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4153: 00456cc9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4154: 001ae91d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4155: 00649a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 4156: 00690716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4157: 003f4d7d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4157: 003f4dc5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 4158: 002b72c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4159: 00446d7d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4160: 003c0e75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4161: 0043af5d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4162: 003c45b1 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4163: 003ee529 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 4164: 00374ef9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4159: 00446dc5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4160: 003c0ebd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4161: 0043afa5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4162: 003c45f9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4163: 003ee571 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 4164: 00374f41 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4165: 00690ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4166: 0021600d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4167: 0068ff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 4168: 002b1481 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4169: 006915da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4170: 0064831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4171: 0063d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4172: 00590804 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4173: 0025aa61 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ - 4174: 003c47ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4174: 003c4835 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4175: 006909ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ - 4176: 00455dc9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4177: 0043fa09 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4176: 00455e11 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4177: 0043fa51 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4178: 001ee3a5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4179: 00593cd4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4180: 0068fede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4181: 00335bf5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4181: 00335c3d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4182: 0063e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4183: 006900fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4184: 00400191 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4184: 004001d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4185: 0064b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4186: 00647afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4187: 00644b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ - 4188: 00347f8d 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4188: 00347fd5 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4189: 00642934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4190: 00649570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4191: 0064771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4192: 0019af01 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4193: 0063d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ - 4194: 003de459 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4194: 003de4a1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4195: 002643c9 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 4196: 0063da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 4197: 00643a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 4198: 002b1411 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4199: 003fb73d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4199: 003fb785 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4200: 0068fc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4201: 00232005 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 4202: 002c7bf1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4203: 0041221d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4203: 00412265 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4204: 00294345 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4205: 00641a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4206: 0045ef21 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 4206: 0045ef69 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 4207: 002ab17d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4208: 0064808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4209: 001885a9 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4210: 00404f6d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4210: 00404fb5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 4211: 0022c4e1 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4212: 0064624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4213: 0068f951 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4214: 003eb7ed 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4214: 003eb835 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4215: 002c8499 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4216: 0032f059 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4216: 0032f0a1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4217: 002de4ad 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4218: 001bdf15 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 4219: 00645354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 4220: 00340dd1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4220: 00340e19 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4221: 00188c11 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4222: 00690616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 4223: 003c1c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 4223: 003c1cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 4224: 00690a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ - 4225: 0040bae5 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4225: 0040bb2d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4226: 0068fd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4227: 0068ff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4228: 0063d0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4229: 002394bd 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4230: 00644be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4231: 00590888 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4232: 00690fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 4233: 002dac9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 4234: 0042dc59 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4234: 0042dca1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4235: 0064c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4236: 0069142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4237: 006901f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4238: 006905e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4239: 00323d59 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ - 4240: 003cae55 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4239: 00323da1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4240: 003cae9d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4241: 002842c9 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4242: 0063a4c0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4243: 0064bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4244: 0041b0a1 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4244: 0041b0e9 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4245: 0020e075 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4246: 001e4df1 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ - 4247: 003ca33d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4248: 004376a1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4247: 003ca385 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4248: 004376e9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4249: 006903a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4250: 00259f59 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 4251: 002d6399 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4252: 0053fe74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4253: 004621f9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4254: 003cddc1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4252: 0053febc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4253: 00462241 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4254: 003cde09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4255: 00642114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4256: 0044db8d 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4256: 0044dbd5 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4257: 001dd4ed 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4258: 0053fe6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4259: 0043cdf9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4258: 0053feb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4259: 0043ce41 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4260: 0064b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4261: 00645dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4262: 003c6ed5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4263: 0053fe64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4262: 003c6f1d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4263: 0053feac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4264: 006910e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4265: 0030fb01 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4265: 0030fb49 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4266: 001af015 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4267: 00691320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4268: 003865f9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4268: 00386641 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4269: 00279d65 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4270: 00294271 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4271: 00640514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4272: 0063b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4273: 0068fb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4274: 003ea7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4275: 00423d09 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4276: 00421d95 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4274: 003ea7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4275: 00423d51 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4276: 00421ddd 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4277: 001d8521 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4278: 00309a11 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4278: 00309a59 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4279: 0063a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4280: 001ebd65 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4281: 00639660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4282: 00691236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4283: 001b1e59 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4284: 003f150d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4284: 003f1555 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4285: 006913de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4286: 0037c88d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4286: 0037c8d5 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 4287: 002d1ad5 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4288: 005a0904 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4289: 00409d49 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4289: 00409d91 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4290: 005a0974 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4291: 0068f93b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4292: 005a0a04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4293: 006442d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 4294: 00312261 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 4294: 003122a9 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 4295: 006423a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4296: 00322211 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4296: 00322259 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4297: 00690a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4298: 00691172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4299: 00691222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4300: 003c24e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 4301: 003f7dd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 4300: 003c2531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4301: 003f7e19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 4302: 0064895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 4303: 00239549 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4304: 00690df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4305: 0068f933 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4306: 00647fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4307: 0021c78d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4308: 00328e41 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4308: 00328e89 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4309: 0069066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4310: 004637c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 4310: 0046380d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 4311: 00233181 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4312: 00643c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4313: 0064cb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4314: 0063dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 4315: 002d5f65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 4316: 001fb2e1 2 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 4317: 003806c1 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4317: 00380709 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4318: 0064aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 4319: 002ae569 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4320: 0045a9cd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ - 4321: 004575f5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4320: 0045aa15 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4321: 0045763d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4322: 00691186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4323: 002ca921 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4324: 006414e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4325: 005b0fdc 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4326: 0040af01 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4327: 003aec7d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 4328: 002fd899 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4326: 0040af49 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4327: 003aecc5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4328: 002fd8e1 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4329: 0064cf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4330: 0018935d 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 4331: 003c3245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4332: 00382ecd 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4331: 003c328d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4332: 00382f15 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4333: 0064aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4334: 00641d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4335: 003f2fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4336: 00355229 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4335: 003f3005 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4336: 00355271 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4337: 006911c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4338: 006910c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4339: 005b6028 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4340: 0066e3dc 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4341: 0068fdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 4342: 0063c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4343: 0063cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4344: 00639b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4345: 00642ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4346: 003d3859 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4346: 003d38a1 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4347: 00642c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 4348: 0023a411 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4349: 0068fb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4350: 0068fc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4351: 006903fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4352: 0044219d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4352: 004421e5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4353: 006909bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4354: 002f3eb1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4355: 0041cfe5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 4356: 00424be5 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4354: 002f3ef9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4355: 0041d02d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4356: 00424c2d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4357: 006915e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4358: 00450ca5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4358: 00450ced 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4359: 005a63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4360: 002c3c21 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4361: 00644568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4362: 003ce411 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4362: 003ce459 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4363: 0064a77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4364: 0033589d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4365: 0045244d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4364: 003358e5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4365: 00452495 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4366: 006426f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4367: 002c8965 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4368: 0069053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4369: 006425c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4370: 006901ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4371: 0069096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4372: 00644288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4373: 001b8aa1 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 4374: 0029d15d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4375: 0064c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4376: 00260031 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4377: 004115b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4378: 003edb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4377: 004115f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4378: 003edbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4379: 00690434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4380: 006908b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 4381: 00690cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 4382: 0045a4f5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4382: 0045a53d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4383: 0063c104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4384: 00690938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ - 4385: 0043b549 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4386: 0040963d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4385: 0043b591 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4386: 00409685 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4387: 005934a4 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4388: 00690552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4389: 00310ba1 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4390: 0032d3ad 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4389: 00310be9 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4390: 0032d3f5 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4391: 00690144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4392: 00690d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4393: 0063a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4394: 0064ac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4395: 00256da9 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4396: 0069133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4397: 002dc7ad 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 4398: 00690d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 4399: 003c34d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4399: 003c3521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4400: 00642e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 4401: 002ca99d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4402: 002569b1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4403: 006918dc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4404: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4405: 0030c3c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4405: 0030c40d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4406: 006916b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4407: 0063bfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4408: 003eb685 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4408: 003eb6cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4409: 00639780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4410: 005a7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ 4411: 002da5f1 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ - 4412: 0034cb9d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4412: 0034cbe5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4413: 00690da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4414: 00466585 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4414: 004665cd 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4415: 0068fbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4416: 003af8f9 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4417: 00432ef5 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4416: 003af941 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4417: 00432f3d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4418: 00690ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ - 4419: 003517e5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4419: 0035182d 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4420: 00284045 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4421: 0064cbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4422: 0066dfdc 1 OBJECT GLOBAL DEFAULT 25 pci_available │ │ │ │ 4423: 0063c054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4424: 004542e1 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4425: 0045c51d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4424: 00454329 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4425: 0045c565 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4426: 00690a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4427: 00690c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 4428: 006917e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4429: 003d6c3d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4429: 003d6c85 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4430: 0063a7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4431: 0063a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4432: 0031d715 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4432: 0031d75d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4433: 001bd97d 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4434: 003b98e1 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4434: 003b9929 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4435: 0068ffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4436: 00690622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4437: 005a6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4438: 00691da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ - 4439: 0041ca5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4439: 0041caa5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4440: 001a7f15 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4441: 00639ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4442: 002cd73d 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4443: 0069007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4444: 00643f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4445: 006477bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4446: 00645dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 4447: 00419aa1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 4447: 00419ae9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ 4448: 002e72fd 92 FUNC GLOBAL DEFAULT 12 helper_fcmped │ │ │ │ - 4449: 003ddad5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4449: 003ddb1d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4450: 00294621 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4451: 0069157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 4452: 00400fb5 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4452: 00400ffd 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4453: 00288aed 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4454: 004248a5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4454: 004248ed 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4455: 005a52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4456: 002e16a9 196 FUNC GLOBAL DEFAULT 12 sparc_cpu_get_phys_page_debug │ │ │ │ 4457: 00690d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4458: 00641fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 4459: 001e29c5 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ 4460: 002e73ed 148 FUNC GLOBAL DEFAULT 12 helper_fcmpeq │ │ │ │ - 4461: 003cede9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4461: 003cee31 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4462: 00641f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4463: 002e7251 80 FUNC GLOBAL DEFAULT 12 helper_fcmpes │ │ │ │ 4464: 00691dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4465: 00641924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4466: 006909de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 4467: 006904e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4468: 001d763d 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 4469: 006900c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 4470: 0045924d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4470: 00459295 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4471: 0069128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4472: 00691032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4473: 0069158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4474: 003f129d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4475: 0040bfad 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4474: 003f12e5 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4475: 0040bff5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4476: 00212531 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4477: 0025003d 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ - 4478: 003e0af5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ - 4479: 004219c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4478: 003e0b3d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4479: 00421a09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4480: 00641be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4481: 006401e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4482: 00690630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 4483: 00690abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4484: 00409339 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4484: 00409381 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4485: 00643ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4486: 00690ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4487: 005a7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4488: 0043c379 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4488: 0043c3c1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4489: 00690be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ 4490: 002e8bfd 228 FUNC GLOBAL DEFAULT 12 helper_ld_code │ │ │ │ - 4491: 0055388c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4491: 005538d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4492: 00690870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4493: 0063d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 4494: 0063b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 4495: 00332c2d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ - 4496: 00301a75 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4495: 00332c75 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4496: 00301abd 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4497: 00691214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4498: 001a9311 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4499: 003dfb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4499: 003dfb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4500: 0063e9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4501: 0068fc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4502: 0064618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 4503: 00690c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 4504: 004151ad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4504: 004151f5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4505: 006496a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4506: 00691210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4507: 0063be54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4508: 001f5f59 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4509: 00400ef5 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 4510: 002fb03d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4509: 00400f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 4510: 002fb085 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 4511: 0018b395 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 4512: 00690364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 4513: 00645314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 4514: 002da365 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 4515: 0064b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 4516: 002caa1d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ - 4517: 00417805 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 4517: 0041784d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 4518: 002c28d5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 4519: 00648ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 4520: 002fcc7d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 4520: 002fccc5 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 4521: 006914c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DMISS_DSTATE │ │ │ │ - 4522: 003f26e5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 4522: 003f272d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 4523: 00690422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 4524: 0040f015 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 4525: 0041179d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 4526: 0045edf9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 4524: 0040f05d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 4525: 004117e5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 4526: 0045ee41 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 4527: 0063ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 4528: 0024f1a1 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 4529: 0063d240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 4530: 0034a171 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 4530: 0034a1b9 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 4531: 002958c1 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 4532: 003f906d 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 4532: 003f90b5 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 4533: 002de709 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 4534: 00314fb1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 4534: 00314ff9 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 4535: 0069101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 4536: 00690b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 4537: 0021248d 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 4538: 00645074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 4539: 0043500d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 4540: 003d4bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 4539: 00435055 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 4540: 003d4c0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 4541: 00297611 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 4542: 003f312d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 4542: 003f3175 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 4543: 005a62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 4544: 0043d3ed 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 4545: 00462929 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 4544: 0043d435 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 4545: 00462971 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 4546: 00690f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 4547: 00329a49 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 4548: 0040a521 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 4547: 00329a91 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 4548: 0040a569 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 4549: 00286351 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 4550: 003ec205 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 4550: 003ec24d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ 4551: 002c0ba9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 4552: 0063cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 4553: 006915fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 4554: 0068fb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 4555: 0068fdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 4556: 0066f5d0 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 4557: 006908c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ @@ -4564,426 +4564,426 @@ │ │ │ │ 4560: 006497a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 4561: 0025e0f5 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 4562: 0063d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 4563: 002a4f25 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 4564: 006915f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 4565: 005a24b0 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 4566: 006915e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 4567: 002f1ed9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 4567: 002f1f21 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 4568: 00265ff9 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 4569: 0026d019 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 4570: 002c0d55 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 4571: 0063f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 4572: 0069153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 4573: 00690ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 4574: 002f92d9 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 4574: 002f9321 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 4575: 002c0f29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 4576: 001b1e7d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 4577: 0063f358 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ - 4578: 0041fae9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 4578: 0041fb31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 4579: 002863f9 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 4580: 00353efd 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 4580: 00353f45 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 4581: 00690c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 4582: 0023976d 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 4583: 00690c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 4584: 0041f03d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 4584: 0041f085 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 4585: 00645264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 4586: 001bd255 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 4587: 001f187d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 4588: 001c1d11 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 4589: 003830e5 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 4589: 0038312d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 4590: 00271ce1 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 4591: 00690896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 4592: 0040f80d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 4592: 0040f855 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 4593: 005a857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 4594: 00415d01 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 4594: 00415d49 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 4595: 006424f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 4596: 005a7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 4597: 003e0f3d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 4598: 0032507d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 4597: 003e0f85 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 4598: 003250c5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 4599: 00690eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 4600: 00649bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 4601: 0064ae84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 4602: 00288981 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 4603: 00353dfd 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 4604: 0043791d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 4603: 00353e45 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 4604: 00437965 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 4605: 00690e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 4606: 001bf55d 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 4607: 0067ffc0 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 4608: 00646b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 4609: 0063a7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 4610: 002f9e39 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 4610: 002f9e81 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 4611: 0068f98d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 4612: 00420099 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 4613: 00442f49 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 4614: 003216e9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 4612: 004200e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 4613: 00442f91 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 4614: 00321731 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 4615: 001b7f85 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 4616: 004010c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 4616: 00401109 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 4617: 0064b388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 4618: 00690486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 4619: 006912da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 4620: 0068f94f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 4621: 002c7435 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 4622: 001e3635 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 4623: 00649800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 4624: 0068fc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 4625: 00649810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 4626: 0063c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 4627: 00690af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 4628: 0045b095 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 4629: 0043c97d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 4630: 00442ae5 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 4628: 0045b0dd 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 4629: 0043c9c5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 4630: 00442b2d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 4631: 0068f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 4632: 0063d1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 4633: 003d5dc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 4633: 003d5e0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 4634: 006910b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 4635: 00646afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 4636: 00463199 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 4637: 00347709 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 4638: 00422629 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 4636: 004631e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 4637: 00347751 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 4638: 00422671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 4639: 006906da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 4640: 006485cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 4641: 00640644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 4642: 001dfb2d 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 4643: 002c592d 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 4644: 004334d9 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 4644: 00433521 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 4645: 0068f864 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 4646: 006908f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 4647: 00590b40 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 4648: 003864f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 4649: 00389759 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 4648: 00386541 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 4649: 003897a1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 4650: 006909d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 4651: 00295d5d 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 4652: 006908f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 4653: 00292dd1 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 4654: 0068fb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 4655: 006908a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 4656: 001bdaf9 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 4657: 003eb695 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 4657: 003eb6dd 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 4658: 002d95b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 4659: 001fb311 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ - 4660: 003b947d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 4660: 003b94c5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 4661: 005927c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 4662: 00691d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 4663: 0063fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 4664: 0068fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 4665: 002c5cf5 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 4666: 0068f6b0 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 4667: 0025f441 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 4668: 0063bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 4669: 00431745 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 4669: 0043178d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 4670: 0019d901 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 4671: 006910c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 4672: 00292371 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 4673: 006917b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 4674: 006915f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 4675: 002dece1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 4676: 003e79f1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 4676: 003e7a39 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 4677: 0069149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 4678: 0034211d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 4678: 00342165 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 4679: 0069156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 4680: 00649e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 4681: 002d3f49 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 4682: 00350d05 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 4683: 003af3cd 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 4684: 003c2309 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 4685: 0034a349 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 4682: 00350d4d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 4683: 003af415 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 4684: 003c2351 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 4685: 0034a391 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 4686: 006909ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 4687: 00340765 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 4687: 003407ad 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 4688: 00690a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 4689: 0066de0c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 4690: 0063edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 4691: 00432bb1 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 4691: 00432bf9 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 4692: 0064791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 4693: 006915de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 4694: 00644428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 4695: 00691036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 4696: 00245091 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 4697: 00690b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 4698: 00543af0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 4698: 00543b38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 4699: 0068fc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 4700: 0068ff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 4701: 002c23a5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 4702: 00690c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 4703: 002fda29 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 4703: 002fda71 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 4704: 0068fe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 4705: 00646b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 4706: 002d465d 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 4707: 0069120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 4708: 00644ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_BAD_ADDR_EVENT │ │ │ │ 4709: 0063d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 4710: 001875dd 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 4711: 0064b258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 4712: 003551e5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 4712: 0035522d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 4713: 00212739 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 4714: 006490e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 4715: 005abca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 4716: 0025f709 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 4717: 003e098d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 4717: 003e09d5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 4718: 00210311 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 4719: 0044d6d1 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 4719: 0044d719 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 4720: 00690f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 4721: 006405e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 4722: 005a91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 4723: 001ae2d5 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 4724: 00691008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 4725: 0063d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 4726: 00414531 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 4726: 00414579 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 4727: 002c1afd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 4728: 00691586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 4729: 006905da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 4730: 00290a15 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 4731: 00644188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 4732: 00423afd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 4732: 00423b45 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 4733: 0066ecc8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 4734: 0064bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 4735: 002f3d29 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 4735: 002f3d71 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 4736: 00259c99 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 4737: 003e9565 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 4737: 003e95ad 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 4738: 00690a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 4739: 00403add 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 4739: 00403b25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 4740: 0069128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 4741: 0068fe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 4742: 003c2129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 4742: 003c2171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 4743: 0027e55d 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 4744: 0044fdb9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 4744: 0044fe01 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 4745: 002a6a39 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 4746: 0069163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 4747: 006917d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 4748: 002d935d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 4749: 0026e0b5 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 4750: 003e1cd1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 4750: 003e1d19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 4751: 0063fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 4752: 002a263d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ - 4753: 00455771 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 4753: 004557b9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 4754: 0068ffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 4755: 0064ad50 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 4756: 002de40d 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 4757: 005a9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 4758: 00641c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 4759: 00450665 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ - 4760: 002fcf9d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 4761: 003c4721 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 4759: 004506ad 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 4760: 002fcfe5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 4761: 003c4769 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 4762: 0063d810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 4763: 00690462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 4764: 002f2aa5 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 4764: 002f2aed 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 4765: 0063f1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 4766: 0068fe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 4767: 002f64a9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 4768: 00300871 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 4767: 002f64f1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 4768: 003008b9 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 4769: 00690fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 4770: 0068fbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 4771: 00412edd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 4771: 00412f25 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 4772: 0069061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 4773: 001b1c19 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 4774: 0045226d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 4775: 003bf1b9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 4774: 004522b5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 4775: 003bf201 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 4776: 001af7ad 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 4777: 0018a979 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 4778: 0069173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 4779: 006917ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 4780: 006911ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 4781: 002c0c09 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 4782: 00646fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 4783: 0063bfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 4784: 00690cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 4785: 00225721 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ - 4786: 00469211 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 4786: 00469259 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 4787: 00639f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 4788: 0066e2d8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 4789: 0020f141 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 4790: 0068fbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 4791: 00642bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 4792: 00371cd9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 4792: 00371d21 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 4793: 0068fb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 4794: 003dc2fd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 4794: 003dc345 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 4795: 0064c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 4796: 002c0d99 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ - 4797: 003679e5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 4797: 00367a2d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 4798: 002c0f8d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 4799: 00690cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 4800: 006902b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 4801: 002aba99 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 4802: 0063a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 4803: 00690ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 4804: 0063d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 4805: 0069064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 4806: 002d8b8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 4807: 006449a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 4808: 003f8475 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 4809: 003c29d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 4808: 003f84bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 4809: 003c2a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 4810: 0064ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ - 4811: 003ba8f9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 4811: 003ba941 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 4812: 00690caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 4813: 003dce05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 4813: 003dce4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 4814: 00690332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 4815: 00691470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 4816: 00421739 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 4816: 00421781 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 4817: 00691dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 4818: 002c7215 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 4819: 002c6e75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 4820: 00691e34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 4821: 00649f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 4822: 006906ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 4823: 004210c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 4824: 003e5d6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 4825: 0037b1f9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 4823: 0042110d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 4824: 003e5db5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 4825: 0037b241 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 4826: 002c53a1 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 4827: 00691736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 4828: 006912be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 4829: 00642a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 4830: 006450f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 4831: 0064c664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 4832: 003d00d9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 4832: 003d0121 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 4833: 0068f948 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 4834: 00691550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 4835: 005aa700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 4836: 003f8c4d 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 4836: 003f8c95 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 4837: 002863c9 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 4838: 00690044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 4839: 003c3ecd 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 4839: 003c3f15 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 4840: 00644ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 4841: 0068f9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 4842: 001da811 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 4843: 0068fb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 4844: 00294d61 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 4845: 0063cdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 4846: 00640094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 4847: 005538a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 4847: 005538f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ 4848: 0064a9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 4849: 005927d4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 4850: 00296e1d 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 4851: 0023d989 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 4852: 003e0e5d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 4852: 003e0ea5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 4853: 006906dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 4854: 0041def9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 4854: 0041df41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 4855: 0063afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 4856: 0064a89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 4857: 001f1745 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 4858: 0034a8a1 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 4858: 0034a8e9 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 4859: 002125c5 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 4860: 0027a979 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 4861: 0069051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 4862: 002ddfcd 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 4863: 0030c001 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 4863: 0030c049 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 4864: 00189419 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 4865: 0025f9e9 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 4866: 0064853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 4867: 006903de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 4868: 006915c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 4869: 00458745 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 4870: 003359ad 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 4869: 0045878d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 4870: 003359f5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 4871: 002258ed 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 4872: 003d37ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 4873: 0032cccd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 4872: 003d37f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 4873: 0032cd15 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 4874: 006902ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 4875: 00315559 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 4876: 003fe339 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 4875: 003155a1 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 4876: 003fe381 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 4877: 0063bee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 4878: 006452c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 4879: 00250141 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 4880: 0030a7b1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 4881: 0031cfa9 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 4880: 0030a7f9 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 4881: 0031cff1 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 4882: 002d7d5d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 4883: 00294bc1 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 4884: 0046ada0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 4884: 0046ade8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 4885: 0068f8c4 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 4886: 003be225 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 4886: 003be26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 4887: 006901e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 4888: 0068feca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 4889: 00441239 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 4889: 00441281 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 4890: 006900f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 4891: 00690d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 4892: 005ab0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 4893: 00691a70 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 4894: 002861d1 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 4895: 0068fd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 4896: 002e8225 2520 FUNC GLOBAL DEFAULT 12 helper_st_asi │ │ │ │ 4897: 006412a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 4898: 00646f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 4899: 001ad3b9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 4900: 00643d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 4901: 006486bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 4902: 003230bd 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 4902: 00323105 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 4903: 0068fe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 4904: 0063d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 4905: 0018afbd 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 4906: 005a3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 4907: 0063e868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 4908: 00690216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 4909: 0069070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 4910: 002bcfd5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 4911: 00644338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 4912: 0063a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 4913: 0063cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 4914: 002afefd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 4915: 00296b95 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 4916: 001ee7e1 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 4917: 003d6671 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 4917: 003d66b9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 4918: 006440f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 4919: 0063a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 4920: 0022ba15 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 4921: 0068fa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 4922: 00690392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ - 4923: 00439389 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 4923: 004393d1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 4924: 006912c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 4925: 0033484d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 4925: 00334895 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 4926: 002512ad 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 4927: 0064bd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 4928: 00649670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 4929: 003c5e1d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 4929: 003c5e65 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 4930: 0068fd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 4931: 006409f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 4932: 005b0c90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 4933: 0027b30d 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 4934: 0029cfb1 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 4935: 0068f6c4 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 4936: 0064b044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 4937: 0063baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 4938: 0063cde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 4939: 001b0dd9 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 4940: 00460c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 4940: 00460c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 4941: 00641234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 4942: 0064ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 4943: 004433f1 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 4944: 0040a45d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ - 4945: 003ed629 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 4943: 00443439 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 4944: 0040a4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 4945: 003ed671 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 4946: 00647cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 4947: 00646c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 4948: 00427745 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 4949: 00316fdd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 4950: 003c6209 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 4948: 0042778d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 4949: 00317025 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 4950: 003c6251 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 4951: 00643778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 4952: 00691e37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 4953: 002a2561 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 4954: 006437b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 4955: 003b8089 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 4955: 003b80d1 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 4956: 006910ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 4957: 003d2525 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 4957: 003d256d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 4958: 0063ea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 4959: 006909c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ - 4960: 003cf5ed 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 4960: 003cf635 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 4961: 00642aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 4962: 00641b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 4963: 0064699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 4964: 003ed831 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 4964: 003ed879 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 4965: 006906e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 4966: 005a8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 4967: 00647c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 4968: 0069037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 4969: 0063a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 4970: 0064a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 4971: 00641334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 4972: 00690128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 4973: 00641e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 4974: 00691764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 4975: 0068fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 4976: 0069018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 4977: 005adbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuld │ │ │ │ - 4978: 003e2bad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 4978: 003e2bf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 4979: 00690686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 4980: 005a7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 4981: 0063c0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 4982: 0069007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 4983: 0069019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 4984: 005a5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 4985: 00647e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -4992,970 +4992,970 @@ │ │ │ │ 4988: 00691788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 4989: 0064a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 4990: 00279a3d 2 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 4991: 00232629 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 4992: 0064891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 4993: 00296b01 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 4994: 0064c488 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 4995: 003af23d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 4996: 003ee0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 4997: 003ec4f5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 4998: 00450ed5 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 4995: 003af285 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 4996: 003ee0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 4997: 003ec53d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 4998: 00450f1d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 4999: 005adc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmulq │ │ │ │ 5000: 0021c34d 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 5001: 00431705 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 5001: 0043174d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 5002: 005adb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuls │ │ │ │ 5003: 002504e9 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 5004: 002e0095 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 5005: 0068fd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 5006: 0040866d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 5006: 004086b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 5007: 00690618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 5008: 00690fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 5009: 006437a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 5010: 00649b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 5011: 00349d99 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 5011: 00349de1 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 5012: 0023e9f9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 5013: 0064aa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 5014: 003336a9 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 5014: 003336f1 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 5015: 0063b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 5016: 00279a71 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 5017: 003cae45 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 5018: 0030267d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 5017: 003cae8d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 5018: 003026c5 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 5019: 006490d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 5020: 003323d1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 5020: 00332419 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 5021: 00691d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 5022: 0063fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 5023: 001c6b45 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 5024: 00690b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 5025: 00690e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ - 5026: 00302925 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 5026: 0030296d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 5027: 0064642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 5028: 0025ec3d 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 5029: 00295a8d 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 5030: 002c0ad9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 5031: 00649ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 5032: 0069125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 5033: 00648dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 5034: 002c218d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 5035: 0063f1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 5036: 0069007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 5037: 0068fd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 5038: 00408109 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 5038: 00408151 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 5039: 006444e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 5040: 00326559 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 5040: 003265a1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 5041: 0064832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 5042: 0068feb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 5043: 0063d030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 5044: 0069067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 5045: 005b0cd8 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 5046: 00284c01 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 5047: 00639b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 5048: 0063a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 5049: 006483ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 5050: 001bf385 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 5051: 00639530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 5052: 00690bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 5053: 003e21f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 5053: 003e2241 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 5054: 00690b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 5055: 001b1c71 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ - 5056: 00464955 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 5056: 0046499d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 5057: 006908a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 5058: 003f9e59 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 5058: 003f9ea1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 5059: 006426a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 5060: 0064b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 5061: 0026036d 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 5062: 00417ebd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 5063: 0043d369 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 5062: 00417f05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 5063: 0043d3b1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 5064: 00640754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 5065: 006900d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 5066: 001bdcf1 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 5067: 0043bd3d 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 5067: 0043bd85 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 5068: 0068fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 5069: 0021b5c1 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 5070: 006907e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 5071: 00315141 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 5071: 00315189 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 5072: 00646bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 5073: 0063a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 5074: 00645d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 5075: 0068ff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 5076: 0063d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 5077: 0069003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 5078: 00690d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 5079: 0040781d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 5079: 00407865 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 5080: 00590e14 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 5081: 006909b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 5082: 00407e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 5082: 00407e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 5083: 00690538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5084: 00302725 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5084: 0030276d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5085: 002df54d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5086: 0042fe35 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5086: 0042fe7d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5087: 00645c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5088: 0034143d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5088: 00341485 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5089: 00645c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5090: 001c5a65 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 5091: 002a7a81 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5092: 0030f235 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5092: 0030f27d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5093: 001dc7b1 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 5094: 005abc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5095: 00691494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5096: 00592d38 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5097: 002103f5 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 5098: 005a9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 5099: 004567a5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5099: 004567ed 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5100: 0025f535 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5101: 00690c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5102: 0069071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5103: 00361c65 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5103: 00361cad 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5104: 0059c430 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5105: 00643878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5106: 00421821 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5107: 002fab09 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5108: 003c4e31 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 5109: 003359fd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5110: 003c8a35 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 5111: 002f164d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5106: 00421869 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5107: 002fab51 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5108: 003c4e79 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5109: 00335a45 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5110: 003c8a7d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5111: 002f1695 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5112: 002956a9 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5113: 005538b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5113: 00553900 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5114: 0068fb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 5115: 002360f5 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5116: 0028f5a1 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5117: 003dab45 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5118: 0034860d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5117: 003dab8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5118: 00348655 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5119: 0063fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5120: 005a9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 5121: 006426b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5122: 0064c93c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5123: 0069074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5124: 0064610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5125: 00419271 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5125: 004192b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5126: 001b7ced 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 5127: 002bc54d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5128: 003acb11 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5128: 003acb59 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5129: 0068f6c0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5130: 002ca20d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 5131: 002dba65 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 5132: 003d27dd 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5133: 003019e9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5132: 003d2825 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5133: 00301a31 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5134: 0063e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5135: 003e7e0d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5136: 00462ccd 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 5135: 003e7e55 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5136: 00462d15 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 5137: 00239275 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ - 5138: 004039b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5138: 004039f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5139: 0063a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5140: 0022634d 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5141: 00593370 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5142: 002d9d4d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 5143: 0068ff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5144: 006444a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5145: 00691330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5146: 0063e9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5147: 00641b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5148: 003231bd 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5148: 00323205 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5149: 001b92a1 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5150: 0068fc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5151: 00296841 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5152: 002439f1 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 5153: 00231ce1 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5154: 003b6165 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5154: 003b61ad 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5155: 006483cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 5156: 002c0b49 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5157: 0064d198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5158: 00690972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5159: 0063da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 5160: 0024543d 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5161: 0063eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5162: 00691776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5163: 001aa0c9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5164: 0069008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5165: 003e9ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5165: 003e9b2d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5166: 0068fe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5167: 001b4755 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5168: 00647dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5169: 00592668 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ - 5170: 0036e045 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5170: 0036e08d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5171: 0026195d 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5172: 0063a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5173: 001f0bb9 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5174: 0063b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 5175: 002c0d11 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5176: 00690bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5177: 005a6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 5178: 002c0ec5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 5179: 003d675d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5179: 003d67a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5180: 0069148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5181: 0063c398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5182: 003e13a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5182: 003e13ed 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5183: 00690fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5184: 00356471 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5185: 0032bf31 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5184: 003564b9 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5185: 0032bf79 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 5186: 0029cd99 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5187: 001f1dc9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5188: 00422881 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5188: 004228c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5189: 0068facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5190: 0063b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5191: 0068fc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5192: 006903e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5193: 00302789 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5193: 003027d1 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5194: 00690f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 5195: 0023a4fd 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5196: 00690266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 5197: 00648cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5198: 003d1555 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5198: 003d159d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 5199: 006913f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 5200: 003ca88d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5200: 003ca8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5201: 00690a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5202: 0063d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 5203: 0043db89 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5203: 0043dbd1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5204: 00639840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5205: 00691d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5206: 0063b2e4 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5207: 00401889 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5207: 004018d1 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5208: 0063b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5209: 006906a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5210: 003e1951 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5211: 00438da5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5210: 003e1999 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5211: 00438ded 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5212: 0063a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5213: 002534d1 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5214: 0059367c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5215: 0069114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5216: 0041b7ed 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5216: 0041b835 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5217: 00642dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5218: 001bc861 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5219: 00639680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5220: 001f1969 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5221: 00644b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5222: 006911fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5223: 00406ea1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5223: 00406ee9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5224: 0064b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5225: 0028b3f9 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5226: 0029542d 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5227: 001e7875 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5228: 006915a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 5229: 00647a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5230: 0041140d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5230: 00411455 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5231: 006910de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5232: 006439b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 5233: 00690ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5234: 0063ea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ - 5235: 003aefd5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5235: 003af01d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5236: 00254709 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 5237: 002aa62d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5238: 003dcef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 5239: 00419689 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ - 5240: 003a7a89 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5238: 003dcf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5239: 004196d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 5240: 003a7ad1 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5241: 002db859 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 5242: 00224e6d 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5243: 00335a59 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5243: 00335aa1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5244: 001b4615 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5245: 003c1bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5246: 0044e77d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5245: 003c1c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5246: 0044e7c5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5247: 0063b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5248: 0019ae19 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ - 5249: 003ae5f1 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5249: 003ae639 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5250: 00690c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 5251: 00690284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 5252: 002acf71 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5253: 00640184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5254: 00647c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5255: 00691690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5256: 0068fec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5257: 00691148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 5258: 006416c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 5259: 00309865 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5259: 003098ad 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5260: 00227e2d 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5261: 0069175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5262: 00453bbd 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5262: 00453c05 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5263: 005ab150 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5264: 0064ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5265: 006493e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5266: 006908ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5267: 002123ed 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5268: 0064bcec 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5269: 0044d2a5 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5269: 0044d2ed 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5270: 00643bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5271: 001bf4e5 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 5272: 004087d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 5272: 0040881d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 5273: 00690164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 5274: 00284b75 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5275: 0053fe28 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5275: 0053fe70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5276: 006465ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5277: 0063d220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5278: 006901fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5279: 004218e9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5279: 00421931 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5280: 0064b7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5281: 006907ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5282: 006423e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5283: 00401ee9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5283: 00401f31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5284: 00690120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5285: 001edce1 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5286: 002162a5 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 5287: 0023ea39 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5288: 0064ae74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5289: 004483d9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5289: 00448421 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5290: 0027b165 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5291: 001ee371 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5292: 00642c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5293: 006489cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5294: 003e97bd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5294: 003e9805 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5295: 006909aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5296: 00425af1 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5297: 00350565 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5298: 003b9e0d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5299: 0044036d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5300: 00438d09 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5296: 00425b39 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5297: 003505ad 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5298: 003b9e55 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5299: 004403b5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5300: 00438d51 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5301: 0063fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5302: 006397f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5303: 006902e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5304: 00691040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5305: 0063a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5306: 0068fc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5307: 003f0e1d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5307: 003f0e65 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5308: 0068ffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 5309: 00690c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 5310: 005ae2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_code │ │ │ │ - 5311: 0045a659 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5312: 003483bd 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5311: 0045a6a1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5312: 00348405 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5313: 002e0069 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5314: 0068fbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5315: 00642884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5316: 0064bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5317: 0019ad31 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5318: 0069097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5319: 00422971 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5319: 004229b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5320: 005937e4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5321: 001bee01 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5322: 0063a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5323: 00424df9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5323: 00424e41 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5324: 00217fad 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5325: 00647068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5326: 0064aa4c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5327: 0064acf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5328: 006918c0 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5329: 006904d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5330: 0027d741 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5331: 0063d110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5332: 0068fcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5333: 0064c368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5334: 00310aed 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5335: 00446091 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5334: 00310b35 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5335: 004460d9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5336: 002ab081 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5337: 004571ad 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5337: 004571f5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5338: 006476dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5339: 00690254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5340: 0064877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5341: 005ac5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5342: 0066e3c8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5343: 003040f9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5344: 00314b45 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5343: 00304141 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5344: 00314b8d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5345: 00691438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5346: 0064c638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 5347: 0069099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5348: 0064a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5349: 00690e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 5350: 00644ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 5351: 00417c79 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5351: 00417cc1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5352: 006908fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5353: 0068fd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 5354: 002ad86d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5355: 006428a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5356: 0045c189 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5356: 0045c1d1 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5357: 00690428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5358: 006400a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5359: 001b7d29 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5360: 001a24e9 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5361: 00690ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5362: 00691e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5363: 002c6e59 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5364: 001b872d 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5365: 0045e689 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5365: 0045e6d1 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5366: 0069117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5367: 002ad3b5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5368: 00691112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 5369: 0045233d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5369: 00452385 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5370: 006904ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5371: 0043309d 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5372: 003e4b4d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5371: 004330e5 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5372: 003e4b95 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5373: 002720a1 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5374: 00644d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_EVENT │ │ │ │ 5375: 0063aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5376: 0063f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5377: 0025a8ad 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5378: 006902dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5379: 001a8bad 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 5380: 002a490d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5381: 0069172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5382: 003c47fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5382: 003c4845 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5383: 00590304 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5384: 006901d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5385: 0068fba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 5386: 00690474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5387: 00217fc1 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5388: 0043d3d9 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5388: 0043d421 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5389: 0068fd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5390: 003f99b1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5391: 003d998d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5390: 003f99f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5391: 003d99d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 5392: 006452b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 5393: 002d8eed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5394: 00691114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5395: 003b7ac5 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5395: 003b7b0d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5396: 0068fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5397: 003e92a9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5397: 003e92f1 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5398: 00691704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5399: 00293dfd 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5400: 00639d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5401: 00643b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5402: 0068f996 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5403: 006914f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 5404: 0063a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ - 5405: 003d28e9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5405: 003d2931 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5406: 00649c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5407: 00645e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5408: 00253cbd 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5409: 006411c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5410: 006910aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5411: 00188e55 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5412: 003c20b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5413: 00347831 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5412: 003c20f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5413: 00347879 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5414: 001cfb19 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5415: 004515b5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5415: 004515fd 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5416: 002dfd95 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ 5417: 0064a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DPROT_EVENT │ │ │ │ - 5418: 003c2ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ - 5419: 00403d49 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5418: 003c2f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5419: 00403d91 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5420: 002c6969 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5421: 002c6ded 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5422: 004085f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5422: 0040863d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5423: 0064b8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5424: 005a5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5425: 003ee935 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5425: 003ee97d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5426: 00257a69 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5427: 003e7129 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5427: 003e7171 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5428: 0024ca95 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5429: 0040132d 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5430: 0045cd61 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5431: 0032c2dd 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5432: 0035452d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5429: 00401375 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5430: 0045cda9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5431: 0032c325 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5432: 00354575 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 5433: 00690db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 5434: 006903d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 5435: 002ad981 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 5436: 005a6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 5437: 00690a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 5438: 006446c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 5439: 00642c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 5440: 002449fd 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 5441: 005a4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 5442: 00326b4d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 5442: 00326b95 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 5443: 00231f99 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 5444: 001fed5d 1064 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 5445: 00639400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 5446: 00244c69 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 5447: 0032dde9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 5448: 00325585 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 5447: 0032de31 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 5448: 003255cd 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 5449: 0058bff0 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 5450: 00690a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 5451: 006909d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 5452: 00283291 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 5453: 003d2aa9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 5453: 003d2af1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 5454: 00690b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 5455: 00691718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 5456: 006910ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 5457: 0063ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 5458: 00641f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 5459: 005aca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 5460: 00690ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 5461: 00335bc1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 5461: 00335c09 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 5462: 00648abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 5463: 00691344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 5464: 00690562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 5465: 001cfc61 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 5466: 001fb2cd 2 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 5467: 0063b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 5468: 0021d961 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 5469: 0064671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ - 5470: 0030f305 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 5470: 0030f34d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 5471: 00645284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 5472: 003f1b71 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ - 5473: 0045eed9 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 5472: 003f1bb9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 5473: 0045ef21 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 5474: 0024f435 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ - 5475: 00442775 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 5476: 003cc7e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 5475: 004427bd 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 5476: 003cc831 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 5477: 006901c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 5478: 0068f989 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 5479: 00224a05 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 5480: 0045f40d 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 5480: 0045f455 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 5481: 002a49d1 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 5482: 00348f6d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 5482: 00348fb5 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 5483: 00691d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 5484: 00691342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 5485: 00411eb9 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 5486: 002f8c89 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 5485: 00411f01 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 5486: 002f8cd1 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 5487: 0068ffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 5488: 00642604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 5489: 0066f750 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 5490: 002c69e9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 5491: 00690960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 5492: 00690968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 5493: 00217fd1 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 5494: 002af1f5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 5495: 00642ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 5496: 0064bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 5497: 003c6f65 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 5497: 003c6fad 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 5498: 00592638 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 5499: 0069142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 5500: 00646aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 5501: 002dab99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 5502: 001b950d 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 5503: 005a0a54 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 5504: 005a0ab4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 5505: 0064aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 5506: 00255889 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 5507: 005a0ad4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 5508: 006905a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 5509: 003093dd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 5509: 00309425 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 5510: 00690c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 5511: 0064827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 5512: 00382c05 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 5512: 00382c4d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 5513: 0063be44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 5514: 00239535 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 5515: 003d5281 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 5515: 003d52c9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 5516: 0063ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 5517: 00380041 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 5517: 00380089 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 5518: 00691606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 5519: 0024813d 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 5520: 00641fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 5521: 0064abdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 5522: 00646c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 5523: 00641744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 5524: 002281f1 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 5525: 002f54ad 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 5525: 002f54f5 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 5526: 006462dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 5527: 0063a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 5528: 0064cb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 5529: 0068f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 5530: 0064c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ - 5531: 003c123d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 5531: 003c1285 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 5532: 0063b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 5533: 00642f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 5534: 001fb2ed 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 5535: 002c6d69 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 5536: 0044758d 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 5536: 004475d5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 5537: 00681c68 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ - 5538: 0045e671 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 5538: 0045e6b9 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 5539: 006910c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 5540: 0023b145 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 5541: 00201555 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 5542: 0068fc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 5543: 00644758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 5544: 0063fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 5545: 00439281 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 5545: 004392c9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 5546: 00645004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 5547: 0068fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 5548: 00646fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 5549: 0069037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 5550: 002b70a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 5551: 003c0049 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 5551: 003c0091 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 5552: 002d8905 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 5553: 00217721 4 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 5554: 0068fbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 5555: 00690fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 5556: 00690f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 5557: 00347a79 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 5557: 00347ac1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 5558: 002dcf3d 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 5559: 005ab990 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 5560: 00691528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 5561: 001dc661 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 5562: 004320a5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 5563: 003d6159 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 5562: 004320ed 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 5563: 003d61a1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 5564: 0025f7e1 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 5565: 006902be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 5566: 0064612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 5567: 006916da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 5568: 00644668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 5569: 00420ce9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 5570: 003df5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 5569: 00420d31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 5570: 003df5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 5571: 0068ffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 5572: 00341099 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 5572: 003410e1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 5573: 00643998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 5574: 0063eff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 5575: 005ac800 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 5576: 001b8785 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 5577: 002dae11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 5578: 00690b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 5579: 00642ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 5580: 002c95a5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 5581: 006902d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ - 5582: 003edde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ - 5583: 0034a07d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 5582: 003ede2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 5583: 0034a0c5 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 5584: 006402e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 5585: 002d462d 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 5586: 003e67bd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 5586: 003e6805 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 5587: 001b6ee1 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 5588: 003de119 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 5588: 003de161 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 5589: 0068fb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 5590: 0063d98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 5591: 0068fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 5592: 0064635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 5593: 00690930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 5594: 0068fcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 5595: 002faea9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 5595: 002faef1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 5596: 0068fbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 5597: 005924b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 5598: 0068fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 5599: 003cce75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 5599: 003ccebd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 5600: 002c6a5d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 5601: 003255a9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 5601: 003255f1 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 5602: 0064a6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 5603: 006415d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 5604: 00247f99 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 5605: 002af39d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 5606: 00690c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 5607: 002fb8bd 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 5607: 002fb905 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 5608: 0068fd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ - 5609: 00456f3d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 5609: 00456f85 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 5610: 001e91c5 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 5611: 0029ce8d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 5612: 00401c81 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 5612: 00401cc9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 5613: 001d82ad 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 5614: 005abd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 5615: 003505dd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 5616: 00445fcd 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 5615: 00350625 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 5616: 00446015 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 5617: 00296db1 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 5618: 00690fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 5619: 0063ef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 5620: 003ee30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 5620: 003ee355 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 5621: 00691120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 5622: 00292485 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 5623: 0064862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 5624: 003c8ebd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 5624: 003c8f05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 5625: 0064668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 5626: 001b2c0d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 5627: 0044211d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 5627: 00442165 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 5628: 0069026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 5629: 001e8da1 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 5630: 001ba76d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 5631: 003e2509 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 5631: 003e2551 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 5632: 0063cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 5633: 005a3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 5634: 00439175 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 5634: 004391bd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 5635: 0063db2c 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 5636: 00463965 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 5636: 004639ad 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 5637: 0063cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 5638: 00639af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 5639: 00690150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 5640: 00235665 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 5641: 003ae799 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 5641: 003ae7e1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 5642: 002aba59 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 5643: 0043744d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 5643: 00437495 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 5644: 0066f510 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 5645: 0063b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 5646: 001b1179 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 5647: 006489ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 5648: 003e3a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 5648: 003e3a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 5649: 001b5269 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 5650: 003af389 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 5650: 003af3d1 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 5651: 0068fefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 5652: 001cfadd 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 5653: 0064c0c4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 5654: 003242b5 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 5655: 0043c9b9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 5654: 003242fd 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 5655: 0043ca01 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 5656: 002c8ae5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 5657: 002f26f9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 5657: 002f2741 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 5658: 002d86ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 5659: 005a92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 5660: 003e1b19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 5661: 0030fe91 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 5660: 003e1b61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 5661: 0030fed9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 5662: 0063bde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 5663: 00593110 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 5664: 0029d241 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 5665: 003c9e49 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 5665: 003c9e91 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 5666: 0069114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 5667: 002c9625 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 5668: 003b06f5 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 5668: 003b073d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 5669: 006913ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 5670: 00691554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 5671: 003c28a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 5671: 003c28f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 5672: 0063d0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 5673: 00644078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5674: 0064609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 5675: 003befc9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 5676: 003c49a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 5675: 003bf011 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 5676: 003c49ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 5677: 00690668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 5678: 002bf141 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 5679: 00690390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 5680: 0027d309 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 5681: 00403aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 5681: 00403ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 5682: 001b46e9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 5683: 0044e4f1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 5684: 00541c18 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 5685: 003c3899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 5683: 0044e539 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 5684: 00541c60 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 5685: 003c38e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 5686: 0068ff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 5687: 006915a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 5688: 0063b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 5689: 0064b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 5690: 002fba41 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 5690: 002fba89 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 5691: 0069004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 5692: 0063c938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 5693: 0069061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 5694: 002f95bd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 5694: 002f9605 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 5695: 001b0d29 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 5696: 00410721 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 5696: 00410769 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 5697: 0063aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 5698: 006915e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 5699: 005a3590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 5700: 0023ed99 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 5701: 00690a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 5702: 00646eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 5703: 00443025 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 5703: 0044306d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 5704: 006914a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_DONE_DSTATE │ │ │ │ - 5705: 0040f629 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 5705: 0040f671 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 5706: 0063c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 5707: 00690986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 5708: 0069115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 5709: 001a963d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 5710: 005aea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_fsr │ │ │ │ 5711: 0064c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 5712: 00213461 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 5713: 002f9199 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 5713: 002f91e1 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 5714: 001f48b5 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 5715: 003d1bcd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 5715: 003d1c15 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 5716: 0063c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 5717: 00414655 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 5718: 00423ff9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 5717: 0041469d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 5718: 00424041 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 5719: 006901c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 5720: 003ec2e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 5720: 003ec32d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 5721: 006461cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 5722: 0031685d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 5723: 00414b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 5722: 003168a5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 5723: 00414b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 5724: 001c750d 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 5725: 00352381 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 5725: 003523c9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 5726: 0063ce60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 5727: 006911cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 5728: 004294f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 5728: 0042953d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 5729: 00691298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 5730: 006476fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 5731: 005aef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc │ │ │ │ 5732: 00645114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 5733: 002c8b65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 5734: 00691220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 5735: 006439c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 5736: 00690628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 5737: 002d603d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 5738: 0034818d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 5738: 003481d5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 5739: 0064765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ - 5740: 003cad1d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 5741: 003d3e25 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 5740: 003cad65 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 5741: 003d3e6d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 5742: 0068f96c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 5743: 003897c5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 5743: 0038980d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 5744: 00690c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 5745: 0064be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 5746: 002afeed 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 5747: 0063f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 5748: 00649ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 5749: 0063c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 5750: 0063ce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 5751: 00648ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 5752: 001b7cf5 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 5753: 001b1311 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 5754: 0063b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 5755: 005a3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 5756: 003430ad 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 5756: 003430f5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 5757: 00589664 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 5758: 003ac3c1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 5759: 003486fd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 5758: 003ac409 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 5759: 00348745 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 5760: 00645a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 5761: 006917e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 5762: 0068fc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 5763: 00437565 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 5763: 004375ad 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 5764: 00691636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 5765: 003c2615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 5765: 003c265d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 5766: 00259ead 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 5767: 0063ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 5768: 0064a93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 5769: 003e0ab1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 5770: 00386639 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 5771: 00413dcd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 5769: 003e0af9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 5770: 00386681 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 5771: 00413e15 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 5772: 0063ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 5773: 0026e83d 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 5774: 0068fd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 5775: 0068feee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 5776: 00314c31 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ - 5777: 0034cc0d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 5776: 00314c79 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 5777: 0034cc55 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ 5778: 006914cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DFAULT_DSTATE │ │ │ │ - 5779: 00361c6d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 5779: 00361cb5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 5780: 00271a11 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 5781: 00233339 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 5782: 00642fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 5783: 0027210d 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 5784: 0068fbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 5785: 001e2fb1 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 5786: 00309425 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 5786: 0030946d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 5787: 0022eed5 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 5788: 002d7045 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 5789: 003ece3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 5789: 003ece85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 5790: 0029409d 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 5791: 00438f55 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 5791: 00438f9d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 5792: 00690a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ - 5793: 0042d309 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 5793: 0042d351 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 5794: 0063fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 5795: 00639b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 5796: 0068fec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 5797: 00406ba9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 5798: 0032db2d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 5797: 00406bf1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 5798: 0032db75 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 5799: 00690862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 5800: 00294db5 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 5801: 00639c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 5802: 00422755 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 5803: 002fa58d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 5802: 0042279d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 5803: 002fa5d5 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 5804: 006904dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 5805: 0063b698 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 5806: 001b1fc1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 5807: 00691424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 5808: 001e37ed 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 5809: 003edda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 5809: 003eddf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 5810: 0064d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 5811: 00691266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 5812: 003b62e1 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 5813: 0031cef1 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 5814: 004084c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 5812: 003b6329 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 5813: 0031cf39 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 5814: 00408511 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 5815: 00649bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 5816: 003bbbad 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 5816: 003bbbf5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 5817: 00648d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 5818: 0064a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 5819: 003d1e01 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 5820: 003a79e9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 5819: 003d1e49 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 5820: 003a7a31 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 5821: 00228005 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 5822: 005a350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 5823: 0034a121 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 5824: 0040faa9 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 5825: 00428cdd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 5823: 0034a169 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 5824: 0040faf1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 5825: 00428d25 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 5826: 00646d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 5827: 006905c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 5828: 006405d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 5829: 0068fed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 5830: 0068f6b9 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 5831: 00641224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 5832: 00245105 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ - 5833: 00342305 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 5834: 00469bbd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 5833: 0034234d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 5834: 00469c05 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 5835: 0069167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 5836: 00690174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 5837: 001ba3f5 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 5838: 001db1b1 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 5839: 0064844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 5840: 002600f1 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 5841: 002802e9 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 5842: 001e310d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 5843: 00259891 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 5844: 002dcec5 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 5845: 002265e9 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 5846: 0068fe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 5847: 00642204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ - 5848: 003f2e89 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 5849: 0035355d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 5848: 003f2ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 5849: 003535a5 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 5850: 0063f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 5851: 001bdd3d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 5852: 006910cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 5853: 006907a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 5854: 006910ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 5855: 003e7329 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 5855: 003e7371 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 5856: 001e2a3d 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 5857: 003fb0d5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 5858: 00459899 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 5857: 003fb11d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 5858: 004598e1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 5859: 006467cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 5860: 00690638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 5861: 005895ec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 5862: 002c6179 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 5863: 003e1a3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 5864: 003331e1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 5863: 003e1a85 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 5864: 00333229 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 5865: 00592458 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 5866: 00691874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 5867: 002f55bd 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 5867: 002f5605 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 5868: 0021cb2d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 5869: 003496b9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 5869: 00349701 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 5870: 0063fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 5871: 0063ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 5872: 00639ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 5873: 00645bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 5874: 0041337d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 5875: 003e5755 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5874: 004133c5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 5875: 003e579d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 5876: 00640374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 5877: 002fa459 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 5877: 002fa4a1 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 5878: 00691d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 5879: 004086a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 5879: 004086f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 5880: 006902a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 5881: 0063dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 5882: 002ce2f5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 5883: 003ab521 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 5883: 003ab569 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 5884: 001e8c41 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 5885: 00233005 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 5886: 00641884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 5887: 0068fe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 5888: 00212b81 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 5889: 0044596d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 5889: 004459b5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 5890: 0063e828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 5891: 0068fe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 5892: 0063f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 5893: 0063fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 5894: 00188ef1 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 5895: 002fca99 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 5895: 002fcae1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 5896: 0064620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 5897: 002b6f91 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 5898: 002d882d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 5899: 003b6d89 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 5900: 00438449 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 5901: 00377a19 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 5902: 00415445 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 5899: 003b6dd1 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 5900: 00438491 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 5901: 00377a61 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 5902: 0041548d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 5903: 00645474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 5904: 003df839 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 5904: 003df881 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 5905: 006905be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 5906: 00253c81 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 5907: 0032b141 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 5908: 003dcdc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 5907: 0032b189 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 5908: 003dce11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ 5909: 002176ed 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 5910: 00649e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 5911: 00690e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 5912: 0063ce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 5913: 00690fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 5914: 0022762d 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 5915: 0035176d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 5916: 0043cd41 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 5917: 003c295d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 5915: 003517b5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 5916: 0043cd89 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 5917: 003c29a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 5918: 00225df5 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 5919: 0063beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 5920: 00642534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 5921: 00641dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 5922: 0068feb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 5923: 00690f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 5924: 00645f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 5925: 0064b8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 5926: 00644058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 5927: 003cdbcd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 5928: 002fc7d9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 5927: 003cdc15 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 5928: 002fc821 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 5929: 00691810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 5930: 00644c68 60 OBJECT GLOBAL DEFAULT 24 hw_sparc_trace_events │ │ │ │ 5931: 002c61f1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 5932: 00284d1d 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 5933: 002abe2d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ - 5934: 003c3821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 5934: 003c3869 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 5935: 00643828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ 5936: 00294801 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 5937: 00200fc1 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 5938: 001ec9fd 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 5939: 00372f05 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 5939: 00372f4d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 5940: 00690a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 5941: 0069086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 5942: 006900a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 5943: 001e3449 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 5944: 002c04b5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 5945: 00265ce5 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 5946: 0063f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 5947: 00240db1 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 5948: 00210e21 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 5949: 0064b62c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ - 5950: 00433041 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 5950: 00433089 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 5951: 00227421 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 5952: 00236ad5 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 5953: 002d9e99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 5954: 00645c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 5955: 00641994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 5956: 00244d95 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 5957: 00648d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ @@ -5965,637 +5965,637 @@ │ │ │ │ 5961: 00649860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 5962: 00690bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 5963: 001e92f1 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 5964: 001890c9 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 5965: 006408e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 5966: 00646b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 5967: 001b1119 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 5968: 003efa61 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 5968: 003efaa9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 5969: 00690c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_DSTATE │ │ │ │ - 5970: 003f37c9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 5970: 003f3811 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 5971: 0063b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 5972: 002923fd 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 5973: 0068f944 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 5974: 0063c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 5975: 0064c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 5976: 006913e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 5977: 001a7b6d 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 5978: 0064a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 5979: 00644958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 5980: 0024f2e5 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ - 5981: 002f0e09 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 5982: 004143d5 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ - 5983: 00412989 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 5984: 003f1c35 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 5981: 002f0e51 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 5982: 0041441d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 5983: 004129d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 5984: 003f1c7d 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 5985: 001e4545 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 5986: 006900e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 5987: 006916ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 5988: 0068ff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 5989: 003778c1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 5989: 00377909 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 5990: 00643f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 5991: 00245c2d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 5992: 002efa61 232 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ - 5993: 003cfafd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 5994: 002f4e0d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 5992: 002efaa9 232 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ + 5993: 003cfb45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 5994: 002f4e55 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 5995: 005a2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 5996: 003ceba1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 5997: 0045fafd 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 5998: 00416d75 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 5996: 003cebe9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 5997: 0045fb45 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 5998: 00416dbd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 5999: 00295ea1 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 6000: 00642144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 6001: 00215d5d 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 6002: 0069035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 6003: 00690744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 6004: 001bc8dd 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 6005: 00414d79 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 6005: 00414dc1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 6006: 0068fec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 6007: 003e59ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 6007: 003e59f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 6008: 0068fbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 6009: 0034eb0d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 6009: 0034eb55 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 6010: 00690fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 6011: 0027dd89 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 6012: 00643bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 6013: 0042612d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 6013: 00426175 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 6014: 0068f956 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 6015: 002180e1 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 6016: 00690d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ - 6017: 002fcc29 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 6017: 002fcc71 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 6018: 0026e251 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 6019: 00452145 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 6019: 0045218d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 6020: 005a9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 6021: 0022952d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 6022: 00643718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 6023: 001b1281 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 6024: 0063c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 6025: 0023328d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 6026: 002f2051 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 6027: 002f26d1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ - 6028: 002efe55 218 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ + 6026: 002f2099 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 6027: 002f2719 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 6028: 002efe9d 218 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ 6029: 0063b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 6030: 0069030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 6031: 006907fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 6032: 006911ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 6033: 003ef39d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 6033: 003ef3e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 6034: 0063b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 6035: 0032f0e1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 6036: 003bf77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 6035: 0032f129 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 6036: 003bf7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 6037: 00214fcd 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 6038: 0068fe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 6039: 0063b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 6040: 00647dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 6041: 00434f6d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 6041: 00434fb5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 6042: 006436b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 6043: 0063ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 6044: 0063f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 6045: 0064a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_RETRY_EVENT │ │ │ │ 6046: 002b66e1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 6047: 001b1761 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 6048: 006917de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 6049: 00690fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 6050: 006917a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 6051: 002c626d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 6052: 0020dee1 6 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 6053: 002b0269 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 6054: 001e394d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 6055: 0041c695 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ - 6056: 00464919 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 6055: 0041c6dd 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 6056: 00464961 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 6057: 0064b268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 6058: 0063a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 6059: 0063a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 6060: 002dbf19 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 6061: 0069066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 6062: 0069114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 6063: 0044f12d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 6063: 0044f175 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 6064: 006903ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 6065: 00690f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 6066: 00690c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 6067: 002252c1 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 6068: 002f1f71 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 6069: 00438c21 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 6070: 004626f1 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 6071: 0043aa25 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 6068: 002f1fb9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 6069: 00438c69 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 6070: 00462739 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 6071: 0043aa6d 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 6072: 001ba645 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 6073: 002f8d3d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 6073: 002f8d85 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 6074: 00690464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 6075: 002d9ac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 6076: 0064622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 6077: 001b10f9 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 6078: 00214e31 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 6079: 006406d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 6080: 00301cd5 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 6080: 00301d1d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 6081: 005a2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 6082: 00590354 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 6083: 0030a2bd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 6083: 0030a305 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 6084: 00232535 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 6085: 00690360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 6086: 001ee649 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 6087: 0033660d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 6087: 00336655 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 6088: 002569d9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 6089: 001dc375 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 6090: 0064d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 6091: 00691e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 6092: 00325575 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ - 6093: 00349ee1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 6092: 003255bd 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 6093: 00349f29 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 6094: 0069136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 6095: 003557f5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 6096: 004430c5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 6095: 0035583d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 6096: 0044310d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 6097: 0064a92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 6098: 003e1961 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 6099: 0045fecd 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 6100: 0042cbfd 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 6101: 003f3091 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 6098: 003e19a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 6099: 0045ff15 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 6100: 0042cc45 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 6101: 003f30d9 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 6102: 0068fcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 6103: 002f6eed 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 6104: 00358d3d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 6103: 002f6f35 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 6104: 00358d85 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 6105: 00279ca5 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 6106: 0069131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 6107: 0063b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6108: 00691d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6109: 00641bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6110: 001ad281 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6111: 00647dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6112: 00419d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6113: 004038fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6112: 00419da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6113: 00403945 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6114: 001b7b5d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 6115: 002ac915 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6116: 0068fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6117: 0068f999 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6118: 00639580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6119: 00593858 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6120: 00350f4d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6120: 00350f95 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6121: 002c7105 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 6122: 004204b1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 6122: 004204f9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 6123: 0064cfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6124: 0069100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6125: 0063b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6126: 00309c69 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6126: 00309cb1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 6127: 0063dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 6128: 0045c2b5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6129: 003b61c1 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6128: 0045c2fd 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6129: 003b6209 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6130: 001ad309 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6131: 00639234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6132: 0064ac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6133: 0068fffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6134: 006493b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6135: 0064b958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6136: 00690ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6137: 001b453d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6138: 00690ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6139: 00372cf1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6139: 00372d39 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6140: 0063c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6141: 006904b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6142: 00247e55 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 6143: 00236719 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6144: 002c74b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6145: 00690c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6146: 002134f1 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6147: 0063b340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6148: 0043756d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6148: 004375b5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6149: 002da9c5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 6150: 00644098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6151: 00386539 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6152: 004690e5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6151: 00386581 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6152: 0046912d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6153: 00639294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6154: 00690324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6155: 00642704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6156: 00644538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6157: 00590f64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6158: 0043750d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6158: 00437555 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6159: 00690ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 6160: 002951bd 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6161: 00690958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6162: 003df3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6162: 003df40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6163: 00644a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6164: 0063edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6165: 003d6999 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6165: 003d69e1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6166: 0025065d 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6167: 0020d5fd 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6168: 00691218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6169: 00414d7d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6170: 0040c1bd 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6169: 00414dc5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6170: 0040c205 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6171: 006904f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6172: 003b975d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6172: 003b97a5 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6173: 00691336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6174: 006914d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6175: 0030bfa9 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6175: 0030bff1 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6176: 006911ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6177: 006916b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ 6178: 00690be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6179: 0063c898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6180: 003d01e1 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6180: 003d0229 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6181: 001b6a21 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6182: 003ede5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6182: 003edea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6183: 00282941 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6184: 001b20e1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6185: 005a2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6186: 00690cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 6187: 0064800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6188: 00649730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6189: 00690c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 6190: 00690f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6191: 00690aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6192: 003e4531 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6193: 003c5905 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6194: 0033655d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6192: 003e4579 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6193: 003c594d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6194: 003365a5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6195: 005a5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6196: 0068f97f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6197: 0068f959 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ - 6198: 00424f95 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6198: 00424fdd 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6199: 005a581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6200: 002f0cad 192 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ - 6201: 0039d819 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6200: 002f0cf5 192 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ + 6201: 0039d861 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6202: 0063e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6203: 0063dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6204: 00437d71 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6205: 004342d5 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6204: 00437db9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6205: 0043431d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6206: 0027a0ed 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6207: 006917c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6208: 00642b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6209: 00691078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6210: 00690f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ - 6211: 003e4c61 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6212: 00324759 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6211: 003e4ca9 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6212: 003247a1 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6213: 006447d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6214: 003e90bd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6214: 003e9105 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6215: 00690136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6216: 00690cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 6217: 00270b49 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6218: 0041776d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6218: 004177b5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6219: 0019acc5 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 6220: 0064b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 6221: 003167b9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6221: 00316801 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6222: 006901d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6223: 00434fb9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6223: 00435001 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6224: 006478ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6225: 0063948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6226: 005928a4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6227: 0031045d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6228: 00444181 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6227: 003104a5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6228: 004441c9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6229: 001b0b8d 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 6230: 002b0251 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6231: 001b1ea1 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6232: 003c918d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6232: 003c91d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6233: 006451d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 6234: 00200fc9 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6235: 0064a3e0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6236: 002f5125 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6236: 002f516d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6237: 0068fea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6238: 0068ff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6239: 00543ce8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6239: 00543d30 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 6240: 001a9071 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6241: 00409591 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6242: 004324d9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6243: 0045fd01 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6241: 004095d9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6242: 00432521 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6243: 0045fd49 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 6244: 002d62d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6245: 0064625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6246: 003e4795 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6246: 003e47dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 6247: 00691842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 6248: 0044eea9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6248: 0044eef1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6249: 002291fd 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6250: 0068fae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6251: 00643ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6252: 001a8c9d 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6253: 0064b278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6254: 00690d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6255: 002dc4ed 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6256: 003f9a35 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6256: 003f9a7d 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6257: 0064ada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6258: 003d9171 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6259: 004441f5 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 6260: 00462ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 6258: 003d91b9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6259: 0044423d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6260: 00462b29 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 6261: 0068ff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6262: 00245bd1 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6263: 0040e285 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6263: 0040e2cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6264: 00592e9c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6265: 0064bd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6266: 006905ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6267: 003269ad 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6267: 003269f5 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6268: 00690e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 6269: 00648e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 6270: 00451ddd 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6271: 0032c975 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ - 6272: 00425015 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6270: 00451e25 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6271: 0032c9bd 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6272: 0042505d 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6273: 0063eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 6274: 00691568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ - 6275: 003c3029 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6276: 00380985 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6277: 003d9d2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6275: 003c3071 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6276: 003809cd 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6277: 003d9d75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6278: 0063a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6279: 0041a71d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6280: 004558e9 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6279: 0041a765 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6280: 00455931 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6281: 00649ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 6282: 00690d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6283: 006903ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6284: 0068fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6285: 0037d6c1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6285: 0037d709 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6286: 0025f631 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6287: 006464fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6288: 00691234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6289: 0066f49c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 6290: 001baa75 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6291: 006906d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6292: 00272ab1 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6293: 0068fe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6294: 00412a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6294: 00412a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6295: 002c5861 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6296: 001b1539 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6297: 00437b79 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6297: 00437bc1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6298: 0063be24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 6299: 002bd1a9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6300: 005538c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6300: 00553908 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6301: 0063d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6302: 006904d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6303: 006463ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6304: 0064bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6305: 006477fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6306: 001b1151 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6307: 003b0709 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6307: 003b0751 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6308: 002708ed 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6309: 006905c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 6310: 0029d02d 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 6311: 0027a7f5 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6312: 00690a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6313: 006913b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6314: 0066e3b8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6315: 003c7dd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6315: 003c7e21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6316: 0025a305 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6317: 001fe541 2 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6318: 0068fbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6319: 0068f977 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6320: 00690b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 6321: 002b6591 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6322: 00690cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 6323: 0063d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6324: 003ac525 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6325: 003c84e5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6324: 003ac56d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6325: 003c852d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6326: 002df53d 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6327: 0064bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6328: 00225989 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6329: 002de071 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6330: 0063ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6331: 00293459 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6332: 0063b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6333: 00690eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6334: 002daf05 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 6335: 0069108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6336: 0044288d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6336: 004428d5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 6337: 0063acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 6338: 00250cd9 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 6339: 002c3ec5 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 6340: 0063efe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 6341: 00690f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 6342: 00437451 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 6342: 00437499 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 6343: 00691d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 6344: 0063b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 6345: 0064b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 6346: 003104c1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 6346: 00310509 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 6347: 00642444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 6348: 002f2a89 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 6348: 002f2ad1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 6349: 005a9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 6350: 0026d7d9 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 6351: 00224a5d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 6352: 001cfa2d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 6353: 001a8e01 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 6354: 004038c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 6355: 0041a199 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 6356: 003e23b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 6354: 00403909 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 6355: 0041a1e1 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 6356: 003e23f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 6357: 0063aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 6358: 004321f9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 6358: 00432241 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 6359: 0069074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 6360: 002704a1 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 6361: 0040ecd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 6361: 0040ed1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 6362: 001b46b5 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 6363: 0066dfbc 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 6364: 0063fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 6365: 0069160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 6366: 00691728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 6367: 006917b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ - 6368: 003e58bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 6368: 003e5905 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 6369: 0063f308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 6370: 00642ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 6371: 005adec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 6372: 00357ac5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 6372: 00357b0d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 6373: 006909fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ 6374: 002de191 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 6375: 0026da61 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 6376: 0033fe7d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 6376: 0033fec5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 6377: 0063bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 6378: 0041bea5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 6378: 0041beed 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 6379: 00690308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 6380: 001b8c6d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 6381: 0064646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 6382: 003f9ab9 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 6382: 003f9b01 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 6383: 00691634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 6384: 00305501 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 6384: 00305549 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 6385: 001f4171 196 FUNC GLOBAL DEFAULT 12 espdma_memory_write │ │ │ │ 6386: 00292fc9 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 6387: 00690928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 6388: 0064cec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 6389: 006447a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 6390: 00644458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 6391: 002c6361 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 6392: 0069143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 6393: 00690086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 6394: 0069032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 6395: 00457241 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 6395: 00457289 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 6396: 0069035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 6397: 00639dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 6398: 00336bad 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 6398: 00336bf5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 6399: 005ad2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstod │ │ │ │ 6400: 001ba8b1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 6401: 0068f932 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 6402: 001ba8f1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 6403: 00350961 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 6403: 003509a9 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 6404: 0064af3c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 6405: 0068fd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 6406: 00458071 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 6406: 004580b9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 6407: 00690184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 6408: 005ad474 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoi │ │ │ │ - 6409: 0034857d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 6409: 003485c5 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 6410: 00226611 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 6411: 00271501 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 6412: 0064816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 6413: 0063bf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 6414: 00419f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 6415: 002f3f51 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 6416: 00425581 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 6414: 00419f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 6415: 002f3f99 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 6416: 004255c9 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 6417: 0022613d 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 6418: 00690032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 6419: 0036f701 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 6419: 0036f749 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ 6420: 005ad3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoq │ │ │ │ - 6421: 003dc88d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 6422: 0033c261 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ - 6423: 003c2435 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 6421: 003dc8d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 6422: 0033c2a9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 6423: 003c247d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 6424: 00690c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 6425: 002d8e01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 6426: 00448459 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 6426: 004484a1 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 6427: 00690ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 6428: 0068fb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 6429: 0063fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 6430: 0069134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 6431: 0063eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 6432: 0034c7c5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 6433: 0036e855 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 6432: 0034c80d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 6433: 0036e89d 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 6434: 0023b9bd 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 6435: 001db0d1 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 6436: 0068fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 6437: 006915d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 6438: 006460dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 6439: 00424a91 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 6439: 00424ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 6440: 005a7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 6441: 002e1401 292 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 6442: 006449d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 6443: 0043ac05 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 6444: 00450955 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 6443: 0043ac4d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 6444: 0045099d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 6445: 001f1dd5 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 6446: 003b7561 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 6446: 003b75a9 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 6447: 00690b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 6448: 0064ac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 6449: 005935f4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 6450: 001b10e9 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 6451: 001dc4a1 4 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 6452: 0068fcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 6453: 00691d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 6454: 002f2065 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 6454: 002f20ad 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 6455: 00640474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 6456: 0069165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 6457: 0034c7bd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 6457: 0034c805 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 6458: 00233929 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 6459: 006442c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 6460: 0063eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 6461: 0068fc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 6462: 0041cc89 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 6462: 0041ccd1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 6463: 0068fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 6464: 00690ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 6465: 006914ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DPROT_DSTATE │ │ │ │ 6466: 00642094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 6467: 006484cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 6468: 00690d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 6469: 006461bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 6470: 002f2875 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 6470: 002f28bd 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 6471: 0064cbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 6472: 00691098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ - 6473: 00426209 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 6474: 002f6769 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 6473: 00426251 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 6474: 002f67b1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 6475: 002c63e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ - 6476: 0032ce01 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 6476: 0032ce49 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 6477: 002acb2d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 6478: 00642f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 6479: 0019cb41 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 6480: 0069025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 6481: 00690efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 6482: 004613a1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 6482: 004613e9 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 6483: 00690a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 6484: 003fc905 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 6484: 003fc94d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 6485: 00690912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 6486: 00422a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 6486: 00422a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 6487: 00641d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 6488: 00691600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 6489: 002d56cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 6490: 001e36ad 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 6491: 00691444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ 6492: 006416a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 6493: 003ba97d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 6493: 003ba9c5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 6494: 002de3fd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 6495: 0064b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 6496: 002c7c79 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 6497: 0069038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 6498: 0068ff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 6499: 0064beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 6500: 00645444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 6501: 00189489 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 6502: 00323131 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 6502: 00323179 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 6503: 00592bc0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 6504: 006907ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 6505: 00690828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 6506: 00646fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 6507: 00641394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 6508: 00690318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 6509: 006909ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 6510: 002c8521 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 6511: 00690350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 6512: 0052109c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 6513: 0040b38d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 6514: 00378359 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 6515: 003e55ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 6512: 005210e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 6513: 0040b3d5 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 6514: 003783a1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 6515: 003e5635 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 6516: 0063e858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 6517: 001b611d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 6518: 002d9049 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 6519: 005a71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 6520: 004381e5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 6520: 0043822d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 6521: 0025b829 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 6522: 003ac5d5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 6522: 003ac61d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 6523: 00649c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 6524: 00690dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 6525: 003fbe51 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 6525: 003fbe99 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 6526: 0064a87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 6527: 00408055 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 6527: 0040809d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 6528: 00690a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 6529: 00376fd9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 6529: 00377021 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 6530: 0063bf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 6531: 0064a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_EVENT │ │ │ │ 6532: 00690866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 6533: 005ac56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 6534: 00690e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 6535: 0069177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 6536: 002d409d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 6537: 0069077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 6538: 003dd4f5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 6538: 003dd53d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 6539: 00690388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 6540: 0043797d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 6540: 004379c5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 6541: 006406f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 6542: 00649dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 6543: 003e1469 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 6543: 003e14b1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 6544: 0064d178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 6545: 00647e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 6546: 0069067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 6547: 0045b159 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 6547: 0045b1a1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 6548: 006468ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 6549: 003e99f9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 6549: 003e9a41 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 6550: 0023d7ed 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 6551: 0068fe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 6552: 00690d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 6553: 00589614 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 6554: 00647dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 6555: 00427101 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 6556: 0044e0d9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 6555: 00427149 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 6556: 0044e121 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 6557: 00645bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 6558: 0063f288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 6559: 0063fa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 6560: 00262dd9 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 6561: 003eaca1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 6561: 003eace9 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 6562: 002dc419 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 6563: 006477cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 6564: 003363f5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 6564: 0033643d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 6565: 00231db1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 6566: 006498f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 6567: 002d5611 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 6568: 0026263d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 6569: 0063c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 6570: 003d4389 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 6570: 003d43d1 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 6571: 001b7269 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 6572: 0069119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 6573: 001be08d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 6574: 003eb4f5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 6574: 003eb53d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 6575: 0068fcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 6576: 0063aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 6577: 0064a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_MMU_FAULT_EVENT │ │ │ │ 6578: 00641404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 6579: 0063a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 6580: 006906aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 6581: 00520cc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 6581: 00520d0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 6582: 006912c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 6583: 0027e419 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 6584: 006400b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 6585: 0064b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 6586: 0069165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 6587: 00648e4c 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 6588: 0041b1f9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 6588: 0041b241 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 6589: 002c6471 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 6590: 0037040d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 6590: 00370455 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 6591: 0063fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 6592: 002aec05 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 6593: 00263c8d 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 6594: 0064a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 6595: 001ec86d 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 6596: 0068fe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 6597: 001b1171 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -6603,327 +6603,327 @@ │ │ │ │ 6599: 0058bee8 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 6600: 00187851 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 6601: 006442e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 6602: 0024cb49 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 6603: 0068fbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 6604: 001b1161 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 6605: 0029cf31 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 6606: 002fb351 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 6606: 002fb399 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 6607: 0063fa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 6608: 00690b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 6609: 00690752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 6610: 00641ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 6611: 0034cb8d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 6611: 0034cbd5 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 6612: 00690c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 6613: 0027a745 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 6614: 001ba9b1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 6615: 006908e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 6616: 00645e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 6617: 00639690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 6618: 0063f158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 6619: 002fe329 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 6619: 002fe371 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 6620: 00690b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 6621: 00416fd1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 6622: 003e1799 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 6621: 00417019 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 6622: 003e17e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 6623: 00647a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 6624: 00691242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 6625: 002b6d71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 6626: 0068faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 6627: 00253589 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 6628: 0063a5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 6629: 005a7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 6630: 00201a4d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 6631: 006441b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 6632: 0068f98e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 6633: 00690288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 6634: 0053fe30 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 6635: 0030beb9 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ - 6636: 002efd35 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ + 6634: 0053fe78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 6635: 0030bf01 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 6636: 002efd7d 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ 6637: 006915d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 6638: 0064856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 6639: 0019ab15 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 6640: 0031017d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 6640: 003101c5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 6641: 0068fe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 6642: 0063e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 6643: 00690194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 6644: 00227ccd 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 6645: 0068fe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 6646: 002532ed 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 6647: 0069092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 6648: 002c2d49 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 6649: 0068ffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 6650: 003b9ec5 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ - 6651: 00421101 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 6650: 003b9f0d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 6651: 00421149 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 6652: 006912d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 6653: 005a9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 6654: 003aa8d5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 6654: 003aa91d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 6655: 0068f945 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ - 6656: 0042d735 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 6656: 0042d77d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 6657: 00216319 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 6658: 0023e731 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 6659: 0068fcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 6660: 0041a9b5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 6661: 003788c5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 6662: 003428b5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 6660: 0041a9fd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 6661: 0037890d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 6662: 003428fd 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 6663: 0068fe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 6664: 001ec8b1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 6665: 00690260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 6666: 002273d5 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 6667: 0023363d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ - 6668: 003b6ef1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 6669: 0032ae61 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 6670: 004314e5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 6668: 003b6f39 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 6669: 0032aea9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 6670: 0043152d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 6671: 0069154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 6672: 00645d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 6673: 0068fbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 6674: 00690ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 6675: 00590e74 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 6676: 00422f59 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 6676: 00422fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 6677: 0018b171 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 6678: 00690908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 6679: 0069127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 6680: 002c2c89 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 6681: 0063b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 6682: 003bf275 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 6682: 003bf2bd 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 6683: 001b0719 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 6684: 0063b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 6685: 00225bf1 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 6686: 00245d59 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ - 6687: 00316169 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 6687: 003161b1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 6688: 00649114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 6689: 0063e918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 6690: 003dfacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 6690: 003dfb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 6691: 0063e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 6692: 002f1889 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 6693: 003ddd39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 6692: 002f18d1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 6693: 003ddd81 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 6694: 0064812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 6695: 006438a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 6696: 003ea865 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 6697: 0033b2b5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 6696: 003ea8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 6697: 0033b2fd 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 6698: 00287785 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 6699: 006874e0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ - 6700: 003d6b05 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 6701: 00351669 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 6700: 003d6b4d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 6701: 003516b1 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 6702: 0069167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 6703: 0063ae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 6704: 00690248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 6705: 006903ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 6706: 001da7e1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 6707: 006910a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 6708: 0063afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 6709: 001acef9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 6710: 0040ff4d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 6711: 00358659 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 6710: 0040ff95 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 6711: 003586a1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 6712: 00648dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 6713: 00691142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 6714: 005a4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 6715: 0064d2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 6716: 006911fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 6717: 003ca509 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 6717: 003ca551 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 6718: 0024c84d 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 6719: 003c966d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 6719: 003c96b5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 6720: 0069000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 6721: 00645a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 6722: 0030b67d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 6722: 0030b6c5 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 6723: 0069024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 6724: 006913b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 6725: 001bdb51 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 6726: 001f14f5 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 6727: 006437f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 6728: 00464c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 6729: 0045e735 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 6728: 00464c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 6729: 0045e77d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 6730: 00269879 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 6731: 006404e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 6732: 0068fc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 6733: 0063ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 6734: 0069170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 6735: 0063d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 6736: 005a4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 6737: 006903bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 6738: 00690f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 6739: 0063cdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 6740: 005908d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 6741: 0042d82d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 6741: 0042d875 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 6742: 005a0ae4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 6743: 003e9af5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 6743: 003e9b3d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 6744: 0068fc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 6745: 005a0b04 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 6746: 005a0b44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 6747: 0069093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 6748: 003ac999 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 6748: 003ac9e1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 6749: 0064bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 6750: 0043e7b5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 6751: 003e276d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 6750: 0043e7fd 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 6751: 003e27b5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 6752: 00639380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 6753: 0068fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 6754: 006450d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 6755: 004327f1 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 6755: 00432839 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 6756: 001f40ad 196 FUNC GLOBAL DEFAULT 12 espdma_memory_read │ │ │ │ 6757: 002b184d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 6758: 006482bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 6759: 001e28fd 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 6760: 001ab5c1 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 6761: 003e3c09 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 6761: 003e3c51 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 6762: 0064befc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 6763: 00334239 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 6763: 00334281 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 6764: 002ab41d 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 6765: 00691df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ - 6766: 003359b5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 6767: 0045e69d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ - 6768: 003c1661 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 6766: 003359fd 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 6767: 0045e6e5 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 6768: 003c16a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 6769: 0068ff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 6770: 0025f57d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 6771: 00643a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 6772: 0030bfa1 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 6772: 0030bfe9 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 6773: 006453e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 6774: 00643fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 6775: 003c23bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 6775: 003c2405 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 6776: 001f4d49 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 6777: 00646a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 6778: 00691258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 6779: 00691792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 6780: 0045e5f1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 6781: 004590d9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 6780: 0045e639 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 6781: 00459121 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 6782: 0063ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 6783: 00427511 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 6783: 00427559 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 6784: 0069143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 6785: 0063fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 6786: 0064af10 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 6787: 00644518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 6788: 0068fe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 6789: 002c8709 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 6790: 001acfa9 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 6791: 003ede99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 6792: 003dfbbd 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 6791: 003edee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 6792: 003dfc05 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 6793: 002967ad 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 6794: 004317f5 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 6794: 0043183d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 6795: 001b99b5 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 6796: 00432719 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 6797: 0033427d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 6796: 00432761 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 6797: 003342c5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 6798: 00691886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 6799: 0068fb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 6800: 0069042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 6801: 0069018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 6802: 0063e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 6803: 001af889 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 6804: 00690ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 6805: 001bd341 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ - 6806: 00409201 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 6806: 00409249 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 6807: 00639f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 6808: 0066e828 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 6809: 0064603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 6810: 0041b8e9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 6810: 0041b931 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 6811: 00690466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 6812: 0064a69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 6813: 003e5be1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 6814: 003adb01 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 6813: 003e5c29 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 6814: 003adb49 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 6815: 0022943d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 6816: 00690a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 6817: 002bf1d5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 6818: 0045072d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 6818: 00450775 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 6819: 002259f5 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 6820: 001d91f5 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ - 6821: 00445145 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 6822: 004039ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 6823: 003bf04d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 6824: 003cf865 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 6821: 0044518d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 6822: 00403a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 6823: 003bf095 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 6824: 003cf8ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 6825: 0064b948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 6826: 00593980 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 6827: 002b6991 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 6828: 0064a7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 6829: 006487bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 6830: 002aa139 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 6831: 00642b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 6832: 00398905 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ - 6833: 003ba831 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 6832: 0039894d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 6833: 003ba879 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 6834: 0068fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 6835: 00640004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 6836: 005a94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 6837: 00419ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 6837: 00419f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 6838: 00691456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 6839: 0029d601 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 6840: 0069060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 6841: 0063a66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 6842: 001e85ad 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 6843: 0068fee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 6844: 00690e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 6845: 0069118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 6846: 006909dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 6847: 006427a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 6848: 00226191 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 6849: 0042d91d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 6850: 003fc145 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 6849: 0042d965 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 6850: 003fc18d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 6851: 001bd511 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 6852: 00427d4d 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 6852: 00427d95 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 6853: 00641a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 6854: 0032a165 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 6854: 0032a1ad 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 6855: 0064c01c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 6856: 003c5019 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 6856: 003c5061 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 6857: 00594094 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 6858: 006908c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 6859: 0064c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 6860: 005a770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 6861: 002dbc9d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 6862: 00355e69 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 6862: 00355eb1 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 6863: 005a8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 6864: 00690fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 6865: 00403d59 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 6865: 00403da1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 6866: 002dcb51 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 6867: 0068fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 6868: 00411fa1 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 6868: 00411fe9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 6869: 00690a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 6870: 0063f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 6871: 001eb6ad 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 6872: 002ae82d 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 6873: 006910d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 6874: 004634c1 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 6875: 0040de71 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 6874: 00463509 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 6875: 0040deb9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 6876: 00258ead 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 6877: 0068fee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 6878: 005a791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 6879: 00553890 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 6879: 005538d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 6880: 00691de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 6881: 00641494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 6882: 00691644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 6883: 0068f93c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 6884: 006900a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 6885: 0064c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 6886: 0040039d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 6886: 004003e5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ 6887: 0063b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 6888: 0063e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 6889: 003e3dc9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 6889: 003e3e11 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 6890: 0064803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 6891: 003356dd 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 6891: 00335725 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 6892: 0064779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 6893: 00690040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 6894: 00442fa1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 6894: 00442fe9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 6895: 0063d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 6896: 003fc775 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 6897: 003d93b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 6898: 003f3c39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 6896: 003fc7bd 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 6897: 003d93f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 6898: 003f3c81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 6899: 00642494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 6900: 0063c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 6901: 006480fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 6902: 00690158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 6903: 006437e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 6904: 00464be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 6904: 00464c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 6905: 001ad055 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 6906: 002d8219 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 6907: 00467f15 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 6907: 00467f5d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 6908: 0069046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 6909: 00644818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 6910: 0033ec1d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 6910: 0033ec65 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 6911: 002b1ae5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 6912: 00690b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 6913: 00269b21 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 6914: 0032a145 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 6914: 0032a18d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 6915: 0068fca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 6916: 0068fc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 6917: 002c1e41 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 6918: 003ee619 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 6918: 003ee661 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 6919: 00645204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 6920: 0064676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 6921: 006902f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 6922: 00639f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 6923: 0069144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 6924: 00690736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 6925: 001bd475 74 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -6931,582 +6931,582 @@ │ │ │ │ 6927: 00645d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 6928: 00690210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 6929: 002601d9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 6930: 00645e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 6931: 0069156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6932: 001bfd35 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 6933: 006494b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 6934: 00334d49 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 6934: 00334d91 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 6935: 00644fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 6936: 0031ce1d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 6936: 0031ce65 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 6937: 006402f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 6938: 002c24e5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 6939: 0063a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 6940: 006913ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 6941: 0068ff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 6942: 00691252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 6943: 00647088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 6944: 0036fb21 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 6945: 0032c835 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 6946: 003eb1dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 6944: 0036fb69 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 6945: 0032c87d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 6946: 003eb225 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 6947: 002ad0d9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 6948: 003e4279 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 6948: 003e42c1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 6949: 0068fcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 6950: 0041debd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 6951: 0045ac21 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 6950: 0041df05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 6951: 0045ac69 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 6952: 00284bb9 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 6953: 003f0441 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 6954: 0041a33d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 6953: 003f0489 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 6954: 0041a385 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 6955: 0064774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 6956: 0044df51 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 6956: 0044df99 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 6957: 0064bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 6958: 00691e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 6959: 00690582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 6960: 006906fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 6961: 00418b95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 6961: 00418bdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 6962: 002c2169 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 6963: 00690830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 6964: 0064c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 6965: 00284895 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 6966: 001ba6e9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 6967: 00284245 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 6968: 0063dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 6969: 00639de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 6970: 00553898 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 6970: 005538e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 6971: 0063fa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 6972: 00649e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 6973: 00691658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 6974: 00690802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 6975: 00690316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 6976: 0063ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 6977: 0025df25 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 6978: 0023a379 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 6979: 00314b35 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 6979: 00314b7d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 6980: 0063bf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 6981: 004191b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 6981: 004191f9 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 6982: 0069002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 6983: 00641614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 6984: 001b2ef5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 6985: 002c1b71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 6986: 005929c8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 6987: 006916ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 6988: 00333ae5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 6988: 00333b2d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 6989: 00640244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 6990: 00690028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 6991: 003f8655 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 6992: 0041579d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 6991: 003f869d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 6992: 004157e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 6993: 001bec5d 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 6994: 003cf735 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 6994: 003cf77d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 6995: 001b98fd 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 6996: 003ea8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 6997: 0040e839 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 6998: 00422845 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 6996: 003ea925 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 6997: 0040e881 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 6998: 0042288d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 6999: 0064ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 7000: 001e2c21 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 7001: 00647f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 7002: 0045fd55 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 7002: 0045fd9d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 7003: 001d51ad 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 7004: 001ccb25 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 7005: 004647b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 7005: 004647f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 7006: 001baf7d 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 7007: 002ac95d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 7008: 0044c31d 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 7008: 0044c365 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 7009: 002cab25 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 7010: 0045eb49 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 7010: 0045eb91 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 7011: 0022ec39 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 7012: 003424a1 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 7013: 004190f9 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 7012: 003424e9 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 7013: 00419141 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 7014: 00691546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 7015: 001a7d61 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 7016: 00229519 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 7017: 001f5eed 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 7018: 001afdc5 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 7019: 002bfc75 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 7020: 0069154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 7021: 00296a4d 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 7022: 002dbf49 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 7023: 00690c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 7024: 005a6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 7025: 00647ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 7026: 003474e5 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 7026: 0034752d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 7027: 0063cce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 7028: 0034294d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 7028: 00342995 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 7029: 006914d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 7030: 00691530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 7031: 00639f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 7032: 006903c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 7033: 0063acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 7034: 00649a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 7035: 00461d19 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 7036: 003f25a9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 7037: 003dcd15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 7035: 00461d61 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 7036: 003f25f1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 7037: 003dcd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 7038: 00648bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 7039: 0068f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ - 7040: 0034245d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 7040: 003424a5 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 7041: 005a61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 7042: 003de095 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 7042: 003de0dd 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 7043: 0063f278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 7044: 0063e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 7045: 003c4cdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 7045: 003c4d25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 7046: 0063dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 7047: 0068fe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 7048: 001e2651 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 7049: 00690c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 7050: 003107cd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 7050: 00310815 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 7051: 002b0261 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 7052: 0042d9b1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 7053: 00433165 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 7052: 0042d9f9 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 7053: 004331ad 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 7054: 006909a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 7055: 002b1a99 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 7056: 00409a15 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ - 7057: 0055385c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 7058: 00452011 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 7056: 00409a5d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 7057: 005538a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 7058: 00452059 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 7059: 0063b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 7060: 0019c041 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 7061: 006901b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 7062: 006902ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 7063: 0063a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 7064: 001ab439 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 7065: 001abd49 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 7066: 00592fe0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 7067: 003f52ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 7068: 004150d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 7067: 003f5335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 7068: 0041511d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 7069: 006910bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 7070: 0064b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 7071: 00643e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 7072: 005a0e94 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 7073: 0063da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 7074: 00216131 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 7075: 00225691 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 7076: 003f0a69 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 7076: 003f0ab1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 7077: 006901d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 7078: 0031d58d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 7078: 0031d5d5 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 7079: 006901a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 7080: 002d72b9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 7081: 0042666d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 7081: 004266b5 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 7082: 002caba1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 7083: 0041a3f9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 7083: 0041a441 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 7084: 005892b8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 7085: 002e6ea1 60 FUNC GLOBAL DEFAULT 12 helper_fsqrtd │ │ │ │ 7086: 002d7ba5 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 7087: 00432865 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 7087: 004328ad 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 7088: 0026cf05 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 7089: 00644088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 7090: 00444201 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 7090: 00444249 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 7091: 00690620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 7092: 001fcf4d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 7093: 006905e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 7094: 00690f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 7095: 00255b7d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 7096: 002c2965 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 7097: 0063bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 7098: 0041cec1 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 7098: 0041cf09 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 7099: 001b039d 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 7100: 0028b549 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 7101: 002f2049 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 7101: 002f2091 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 7102: 00690442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 7103: 002e6edd 180 FUNC GLOBAL DEFAULT 12 helper_fsqrtq │ │ │ │ 7104: 0068ff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 7105: 002e6e6d 52 FUNC GLOBAL DEFAULT 12 helper_fsqrts │ │ │ │ 7106: 00691280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 7107: 003486ad 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 7107: 003486f5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 7108: 005a6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 7109: 0063b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 7110: 0064cc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 7111: 002f0e49 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 7111: 002f0e91 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 7112: 006414d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 7113: 00310019 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 7113: 00310061 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 7114: 006446a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 7115: 0068fc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 7116: 0068f992 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 7117: 0064694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 7118: 00215af1 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 7119: 005afa80 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ - 7120: 00410e35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 7120: 00410e7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 7121: 001ee445 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 7122: 00643708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 7123: 00649cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 7124: 0064c938 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 7125: 002f28f9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 7126: 00406151 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 7125: 002f2941 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 7126: 00406199 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 7127: 005a6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 7128: 0063d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 7129: 002b0259 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 7130: 0042644d 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 7130: 00426495 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 7131: 0059087c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 7132: 00232265 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 7133: 006480ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 7134: 001dc611 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 7135: 003fdfd1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 7136: 002f0db5 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 7137: 002fc3e9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 7135: 003fe019 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 7136: 002f0dfd 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 7137: 002fc431 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 7138: 00592aa8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 7139: 00426d25 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7140: 00400acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7141: 004376dd 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 7139: 00426d6d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7140: 00400b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7141: 00437725 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7142: 006913cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7143: 002c3c51 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7144: 0069135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ - 7145: 0040bb69 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7145: 0040bbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7146: 001ba6a9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7147: 00381069 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7147: 003810b1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 7148: 00690634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 7149: 003480cd 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7149: 00348115 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7150: 0019ac01 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7151: 005acfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrpsr │ │ │ │ 7152: 001bd1c1 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7153: 0069133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7154: 001fe57d 44 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7155: 00405e79 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7155: 00405ec1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7156: 0068fe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 7157: 002c2035 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7158: 003ce791 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7159: 003af839 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7158: 003ce7d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7159: 003af881 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7160: 0064c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7161: 003f8709 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7161: 003f8751 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 7162: 0023aec5 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7163: 001e47b9 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7164: 00645034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 7165: 00466435 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7165: 0046647d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7166: 002ca8a5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7167: 0069118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7168: 0063d800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7169: 00644a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7170: 00690372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7171: 0064762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7172: 00690924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7173: 00642594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7174: 002f6f99 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7174: 002f6fe1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7175: 0020fc2d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7176: 001b8cb9 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7177: 006905b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7178: 001fd089 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7179: 00641854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7180: 0068fda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ - 7181: 00450a05 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7181: 00450a4d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7182: 0068f908 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7183: 001f4f95 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7184: 00640034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ 7185: 00690d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7186: 00690e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7187: 00644fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 7188: 00213529 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7189: 003fb2bd 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7190: 00414f79 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ - 7191: 003ee385 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7192: 003e5a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7189: 003fb305 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7190: 00414fc1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7191: 003ee3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7192: 003e5aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 7193: 002c2ae9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7194: 0068fd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7195: 003aad6d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7195: 003aadb5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7196: 005ada20 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubd │ │ │ │ 7197: 0068fee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7198: 0068ff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7199: 0068fce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7200: 00649760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7201: 0026d305 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7202: 006467ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7203: 0030ef85 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7204: 00443061 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ - 7205: 0044e321 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7206: 00408541 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7203: 0030efcd 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7204: 004430a9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7205: 0044e369 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7206: 00408589 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7207: 0063e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7208: 00455121 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7208: 00455169 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7209: 006422f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7210: 0064c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7211: 002cac21 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7212: 00690bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 7213: 005adaa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubq │ │ │ │ - 7214: 002f8cf1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7214: 002f8d39 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7215: 00270f45 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 7216: 005ad99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubs │ │ │ │ - 7217: 003e3835 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7218: 0036fd35 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7217: 003e387d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7218: 0036fd7d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7219: 00690790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7220: 001b91c1 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 7221: 004631a9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 7221: 004631f1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 7222: 006908fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7223: 006911c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7224: 0066e678 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7225: 0064805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 7226: 003e74a9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7226: 003e74f1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7227: 00640424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7228: 002c5c89 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7229: 003db62d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ - 7230: 0039872d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7229: 003db675 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7230: 00398775 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7231: 0063d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7232: 0063d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7233: 003d5e51 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7233: 003d5e99 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7234: 001bd1d1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7235: 0053fe14 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7235: 0053fe5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7236: 001b08fd 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7237: 0045fbb5 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ - 7238: 00422bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7239: 0045ffb1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7237: 0045fbfd 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7238: 00422c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7239: 0045fff9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7240: 001f6081 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7241: 002fa169 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ - 7242: 003cc5ed 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7241: 002fa1b1 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7242: 003cc635 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7243: 0068fd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7244: 001d4c01 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7245: 00351959 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7246: 003edfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7245: 003519a1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7246: 003ee00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7247: 005a6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7248: 001f5f61 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7249: 003be38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7249: 003be3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 7250: 0022e605 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7251: 0063c948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7252: 0059380c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7253: 002fdf51 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7253: 002fdf99 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7254: 00690df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7255: 00644748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7256: 0041e995 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7256: 0041e9dd 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 7257: 001fb319 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 7258: 0063b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 7259: 001f65c1 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 7260: 005a60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 7261: 0063a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 7262: 00352461 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 7263: 00335b51 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 7262: 003524a9 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 7263: 00335b99 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 7264: 0063a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 7265: 0068fc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 7266: 002d1c91 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 7267: 00641d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 7268: 0064880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 7269: 00303fbd 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 7269: 00304005 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 7270: 00285df9 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 7271: 00295d75 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 7272: 0064c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 7273: 00691726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 7274: 0040b6c9 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 7275: 003ce045 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 7276: 0042ca6d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 7277: 003ea955 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 7274: 0040b711 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 7275: 003ce08d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 7276: 0042cab5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 7277: 003ea99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 7278: 00640894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 7279: 0063e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 7280: 00348e01 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 7281: 003a9db1 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 7282: 003b6c99 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 7280: 00348e49 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 7281: 003a9df9 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 7282: 003b6ce1 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 7283: 00690a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 7284: 0064ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 7285: 004051b9 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 7285: 00405201 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 7286: 00691d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 7287: 0045a5d1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 7287: 0045a619 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 7288: 0068fffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 7289: 002957d1 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 7290: 0068fffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 7291: 00442fc9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 7291: 00443011 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 7292: 005ae050 132 OBJECT GLOBAL DEFAULT 24 helper_info_restore │ │ │ │ - 7293: 004690dd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 7294: 00434a05 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 7293: 00469125 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 7294: 00434a4d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 7295: 00292759 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 7296: 00455911 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 7296: 00455959 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 7297: 002de96d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 7298: 00422fdd 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 7298: 00423025 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 7299: 0063b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 7300: 0063da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 7301: 001ee06d 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 7302: 0068fd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 7303: 0018b399 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 7304: 006905a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 7305: 0069073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 7306: 00691162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 7307: 0064b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 7308: 002da045 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 7309: 003e7735 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 7310: 0032b591 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 7309: 003e777d 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 7310: 0032b5d9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 7311: 001fd1c5 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 7312: 00283149 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 7313: 003ed5a5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 7314: 00422485 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 7313: 003ed5ed 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 7314: 004224cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 7315: 0064bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 7316: 005938ac 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 7317: 0064d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 7318: 00640394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 7319: 00691882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 7320: 00691410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 7321: 00640544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 7322: 003f87bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ - 7323: 002fd9c5 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 7322: 003f8805 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 7323: 002fda0d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 7324: 002acdc1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 7325: 00691d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 7326: 0069137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 7327: 003c7785 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 7327: 003c77cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 7328: 006912dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 7329: 002ad049 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 7330: 005a93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 7331: 0044fdcd 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 7331: 0044fe15 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 7332: 00690b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 7333: 002410a1 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 7334: 002c6ef5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 7335: 003ea8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 7336: 003eb29d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 7335: 003ea8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 7336: 003eb2e5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 7337: 0069039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 7338: 00553850 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 7338: 00553898 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 7339: 00238ac9 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 7340: 00690786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 7341: 00690e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 7342: 001ba565 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 7343: 00596350 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 7344: 00211a99 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 7345: 00644c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 7346: 00690dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ - 7347: 0046183d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 7347: 00461885 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 7348: 00642614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 7349: 00690132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 7350: 002864a5 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 7351: 0059356c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 7352: 00641824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 7353: 002c5c95 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 7354: 00691780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 7355: 002e52c5 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 7356: 00691890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 7357: 002976bd 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 7358: 003c8499 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 7358: 003c84e1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 7359: 002acd19 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 7360: 006917e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 7361: 00520a2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 7361: 00520a74 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 7362: 00642d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 7363: 005ac0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 7364: 00456c99 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 7365: 00312059 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 7364: 00456ce1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 7365: 003120a1 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 7366: 00639e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 7367: 0063dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 7368: 002fcf3d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 7369: 003363fd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 7368: 002fcf85 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 7369: 00336445 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 7370: 006487dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 7371: 00690d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 7372: 002fb49d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 7372: 002fb4e5 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 7373: 00691e3c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 7374: 0028b5f5 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 7375: 003d59e5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 7375: 003d5a2d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 7376: 001ab755 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 7377: 00691248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 7378: 003cd3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 7378: 003cd415 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 7379: 006499a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 7380: 003d8211 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 7380: 003d8259 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 7381: 0063eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 7382: 003d2221 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 7383: 00342171 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 7382: 003d2269 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 7383: 003421b9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 7384: 002de34d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 7385: 00649530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 7386: 0063b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ - 7387: 0045e585 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 7387: 0045e5cd 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 7388: 006488fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 7389: 006908d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 7390: 00691820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 7391: 003bb371 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 7391: 003bb3b9 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 7392: 0068fdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 7393: 003d4e61 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 7393: 003d4ea9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 7394: 002d9f7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 7395: 00691e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 7396: 0069086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 7397: 003f2851 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 7397: 003f2899 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 7398: 00690054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 7399: 002f5569 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 7399: 002f55b1 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 7400: 002c6565 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 7401: 00641eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 7402: 00690e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 7403: 002c20b1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 7404: 001baafd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 7405: 0063ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 7406: 00462ee1 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 7406: 00462f29 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 7407: 00690950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 7408: 0063ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ - 7409: 002efd5d 248 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ - 7410: 0043d225 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 7409: 002efda5 248 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ + 7410: 0043d26d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 7411: 00691db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 7412: 003c0ca5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 7412: 003c0ced 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 7413: 00690882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 7414: 00690e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 7415: 00644bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 7416: 00293609 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 7417: 006467bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 7418: 00691058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 7419: 0063a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 7420: 004603e1 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 7420: 00460429 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 7421: 0068ff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 7422: 0068f9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 7423: 006903a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 7424: 00690718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 7425: 00307065 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 7425: 003070ad 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 7426: 0063b5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 7427: 0068fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 7428: 006903d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 7429: 001fb2e5 2 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 7430: 0069070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 7431: 00425931 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 7431: 00425979 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 7432: 002b14b5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 7433: 00244d3d 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 7434: 0068f94a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 7435: 006903f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 7436: 002ad5ad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 7437: 0063e8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 7438: 003b9da5 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 7438: 003b9ded 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 7439: 0064a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 7440: 00267985 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 7441: 002f3ac5 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 7442: 002fe011 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 7441: 002f3b0d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 7442: 002fe059 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 7443: 0063badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 7444: 00280321 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 7445: 0068ff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 7446: 003d54bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 7446: 003d5505 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 7447: 001b6fb9 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 7448: 0063cd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 7449: 0068fecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 7450: 0023f7c9 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 7451: 003c7e9d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 7451: 003c7ee5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 7452: 0064778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 7453: 00690bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 7454: 002b1449 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 7455: 00643b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 7456: 005ac044 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 7457: 002c65dd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 7458: 00446dd9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 7458: 00446e21 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 7459: 0063d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 7460: 00641444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 7461: 0064c944 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 7462: 0063efa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 7463: 006907dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 7464: 00691e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 7465: 00649a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 7466: 003c3d29 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 7466: 003c3d71 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 7467: 0063b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 7468: 0063d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 7469: 00690232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 7470: 002f2029 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 7470: 002f2071 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 7471: 002db309 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 7472: 004273cd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 7472: 00427415 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 7473: 002caeb1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 7474: 001aa699 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 7475: 004336f1 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 7475: 00433739 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 7476: 0063ffc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 7477: 001a5819 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 7478: 0063c174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 7479: 00649d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 7480: 003d035d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 7480: 003d03a5 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 7481: 0063c348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 7482: 00459545 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 7482: 0045958d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 7483: 00691664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 7484: 001f6049 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 7485: 0064876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 7486: 0064687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 7487: 001b1dc1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 7488: 0034b0b1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 7488: 0034b0f9 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 7489: 00645bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 7490: 0045eb0d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 7490: 0045eb55 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 7491: 00690a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 7492: 00691656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 7493: 0024ccc9 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 7494: 001cbb7d 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 7495: 006905ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 7496: 001fb361 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 7497: 006914e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 7498: 00690cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 7499: 001ecfbd 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 7500: 002864ed 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 7501: 003fafa5 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 7501: 003fafed 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 7502: 0063e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 7503: 006902d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 7504: 00691416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 7505: 006907c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 7506: 0026d425 196 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 7507: 002a55ad 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 7508: 001bde4d 112 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ @@ -7515,139 +7515,139 @@ │ │ │ │ 7511: 0063dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 7512: 006906ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 7513: 00691e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 7514: 0068fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 7515: 00645fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 7516: 0064a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_CLEAR_SOFTINT_EVENT │ │ │ │ 7517: 006482ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 7518: 00375c19 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 7519: 0032f245 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 7520: 004557dd 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 7518: 00375c61 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 7519: 0032f28d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 7520: 00455825 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 7521: 002a47fd 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 7522: 003d3bf9 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 7522: 003d3c41 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 7523: 0069084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 7524: 001a5629 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 7525: 00646a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 7526: 001d8445 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 7527: 00225ab5 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 7528: 002dbeb1 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 7529: 002d911d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 7530: 0025a099 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 7531: 0064a5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 7532: 005936c4 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 7533: 0063f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 7534: 0064c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 7535: 0023958d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 7536: 0030bcf9 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 7537: 002f205d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 7536: 0030bd41 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 7537: 002f20a5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 7538: 006494d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 7539: 0022702d 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 7540: 001aa751 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 7541: 0040b2e1 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 7542: 0030ff01 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 7541: 0040b329 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 7542: 0030ff49 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 7543: 00691328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 7544: 005a5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 7545: 00419ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 7545: 00419d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 7546: 00690478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 7547: 006917d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 7548: 0037c1bd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 7549: 003cb235 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 7548: 0037c205 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 7549: 003cb27d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 7550: 002aa551 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 7551: 0064bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 7552: 0069024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 7553: 0041a06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 7553: 0041a0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 7554: 00691748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 7555: 00416255 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ - 7556: 00432471 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 7557: 004240b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 7555: 0041629d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 7556: 004324b9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 7557: 00424101 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 7558: 006413e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 7559: 001ca5c9 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 7560: 0068fc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 7561: 0068fd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 7562: 005a51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 7563: 006909b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 7564: 006910fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 7565: 00593f34 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 7566: 00647dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 7567: 002c6659 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 7568: 00690ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ - 7569: 0045f5dd 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 7569: 0045f625 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 7570: 0069104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 7571: 002d1f35 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 7572: 00641f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 7573: 004249ad 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 7574: 00462a01 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 7573: 004249f5 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 7574: 00462a49 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 7575: 0068fcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 7576: 002943a9 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 7577: 00349e49 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 7577: 00349e91 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 7578: 00647bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 7579: 002db099 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 7580: 00359739 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 7580: 00359781 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 7581: 002293c5 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 7582: 0063a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 7583: 0063ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 7584: 002f20a5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 7584: 002f20ed 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 7585: 002c9829 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 7586: 00590840 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ - 7587: 0040b755 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 7588: 003f4291 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 7587: 0040b79d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 7588: 003f42d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 7589: 0063c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 7590: 002f969d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 7590: 002f96e5 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 7591: 005ae914 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdpsr │ │ │ │ 7592: 0063b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 7593: 00640824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 7594: 00648a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 7595: 002fa745 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 7595: 002fa78d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ 7596: 0064a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_WRPIL_EVENT │ │ │ │ 7597: 0063c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 7598: 002aa679 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 7599: 002fa6a9 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 7599: 002fa6f1 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 7600: 00690438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 7601: 0068fb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 7602: 00690292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 7603: 00252fa1 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 7604: 001cfcc5 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 7605: 006401d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 7606: 00644f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 7607: 00464865 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 7608: 004064c1 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 7607: 004648ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 7608: 00406509 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 7609: 00690c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 7610: 0068f987 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 7611: 0045e865 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 7611: 0045e8ad 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 7612: 002d905d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 7613: 003263d1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 7613: 00326419 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 7614: 00647e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 7615: 0044da75 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 7615: 0044dabd 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 7616: 0064644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 7617: 00421cd5 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 7618: 003c2bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 7619: 00428939 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 7617: 00421d1d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 7618: 003c2c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 7619: 00428981 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 7620: 00648f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 7621: 0064ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 7622: 00240e05 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 7623: 00455dbd 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 7623: 00455e05 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 7624: 006914a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_DSTATE │ │ │ │ 7625: 00690418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 7626: 00690c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ - 7627: 004170e5 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 7627: 0041712d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 7628: 00691374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 7629: 001b1a9d 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 7630: 00202b5d 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 7631: 003c5b9d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 7632: 004059c1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 7633: 004593e1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 7631: 003c5be5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 7632: 00405a09 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 7633: 00459429 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 7634: 006907b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 7635: 00296e39 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 7636: 0068fd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 7637: 00438b35 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 7637: 00438b7d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 7638: 00639500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 7639: 006913ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 7640: 00649990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 7641: 0022b759 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 7642: 0034d5bd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 7642: 0034d605 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 7643: 0068ff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 7644: 00644d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_EVENT │ │ │ │ 7645: 0064661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 7646: 00640014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 7647: 0063af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 7648: 00690646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 7649: 002bfb6d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ @@ -7657,74 +7657,74 @@ │ │ │ │ 7653: 002c9ab9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 7654: 001aa805 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 7655: 00640304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 7656: 002dfc49 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 7657: 00590534 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 7658: 0063e278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 7659: 00691d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 7660: 00402be1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 7660: 00402c29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 7661: 006439e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 7662: 002693dd 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 7663: 004ffd30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 7663: 004ffd78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 7664: 0063c688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 7665: 003f3e45 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 7665: 003f3e8d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 7666: 002ad7fd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 7667: 00262cc1 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 7668: 00690036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 7669: 001b9cb1 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 7670: 002c00dd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 7671: 006906f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ - 7672: 0045a1ed 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 7672: 0045a235 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 7673: 0063a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 7674: 002c7189 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 7675: 00690cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ - 7676: 003f97cd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 7677: 003ea6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 7676: 003f9815 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 7677: 003ea745 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 7678: 0068ff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 7679: 0053fe4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 7679: 0053fe94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 7680: 00690398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 7681: 00646d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 7682: 005a9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 7683: 0064673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 7684: 006902aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 7685: 0068fb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 7686: 0045a951 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 7687: 003c1a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 7686: 0045a999 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 7687: 003c1a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 7688: 00691324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 7689: 006902e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 7690: 001b6095 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 7691: 00295809 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 7692: 00691560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 7693: 0069170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 7694: 006414c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 7695: 00422ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 7696: 00419f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 7695: 00422b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 7696: 00419fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 7697: 002022a9 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 7698: 001ee5c1 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 7699: 002de805 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 7700: 0031d061 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 7700: 0031d0a9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 7701: 00213219 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 7702: 00690722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 7703: 0069150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 7704: 002dfb81 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ 7705: 0063a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 7706: 00415f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 7706: 00415fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 7707: 00645fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 7708: 002adcc1 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 7709: 00645164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 7710: 0041d571 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 7710: 0041d5b9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 7711: 00690bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 7712: 0045117d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 7712: 004511c5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 7713: 0064d2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 7714: 00690c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 7715: 003e406d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 7715: 003e40b5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 7716: 00690910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ - 7717: 00380f9d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 7718: 00467fc9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 7719: 00425f09 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 7717: 00380fe5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 7718: 00468011 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 7719: 00425f51 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 7720: 001adde9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 7721: 0068fec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 7722: 005b10e0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 7723: 0069108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 7724: 002d7e25 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 7725: 0068f95d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 7726: 00690afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ @@ -7732,537 +7732,537 @@ │ │ │ │ 7728: 0069001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 7729: 0023a4c9 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 7730: 0068ff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 7731: 00644b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 7732: 00690b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 7733: 002c5695 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 7734: 0069092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 7735: 003ba8ed 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 7735: 003ba935 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 7736: 0027ae21 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 7737: 004441b9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 7737: 00444201 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 7738: 001b8829 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 7739: 0064be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 7740: 0036f995 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 7740: 0036f9dd 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 7741: 0068f940 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 7742: 00646b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 7743: 0063d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 7744: 004500f5 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ - 7745: 004630d1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 7746: 00398e3d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 7747: 00412f61 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 7744: 0045013d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 7745: 00463119 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 7746: 00398e85 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 7747: 00412fa9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 7748: 006902b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 7749: 006469dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 7750: 004031e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 7751: 00324701 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 7750: 00403231 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 7751: 00324749 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 7752: 00648d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ - 7753: 0041b9ad 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 7753: 0041b9f5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 7754: 005a3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 7755: 00293b6d 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 7756: 002c9d59 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 7757: 002cd6d9 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 7758: 0063e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 7759: 0069080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 7760: 0025f5e9 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 7761: 00232d6d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 7762: 0024fe45 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 7763: 002ab719 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 7764: 0069135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 7765: 0034c995 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 7765: 0034c9dd 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 7766: 0068fdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 7767: 00690eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 7768: 0064604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ - 7769: 00438af1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 7769: 00438b39 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 7770: 00690aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 7771: 00690c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 7772: 0068faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 7773: 0068fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 7774: 0045e5e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 7774: 0045e631 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 7775: 00189225 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 7776: 00232d7d 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 7777: 001ca5ed 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 7778: 00421811 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 7778: 00421859 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 7779: 0068fcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 7780: 002bfbd5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 7781: 00647c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 7782: 00296961 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 7783: 0064c094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 7784: 0063a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 7785: 00642fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 7786: 00691662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 7787: 0043eb11 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 7788: 00347b21 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 7787: 0043eb59 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 7788: 00347b69 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 7789: 0064cee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 7790: 0019b75d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 7791: 004323e5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 7791: 0043242d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 7792: 0064c8f8 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 7793: 006415e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 7794: 00691ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 7795: 001fe141 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 7796: 0041e1e9 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 7796: 0041e231 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 7797: 0019b2f9 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 7798: 005963a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 7799: 00646e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 7800: 006917ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 7801: 0043b54d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 7801: 0043b595 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 7802: 001b6769 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 7803: 002ace15 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 7804: 002c0019 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 7805: 00441c2d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 7806: 003cba15 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 7805: 00441c75 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 7806: 003cba5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 7807: 00691d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 7808: 003474f5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 7808: 0034753d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 7809: 0020e329 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 7810: 0067ff70 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 7811: 00649134 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 7812: 0044f169 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 7812: 0044f1b1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 7813: 00642834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 7814: 006915d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 7815: 005b0b88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 7816: 0069170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 7817: 006417a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 7818: 00646bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 7819: 005a39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 7820: 003cc9f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 7820: 003cca41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 7821: 00244c15 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 7822: 0064d1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 7823: 002da4d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 7824: 0068f94e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 7825: 00323d89 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 7826: 003d3e79 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 7825: 00323dd1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 7826: 003d3ec1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 7827: 006906e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 7828: 006914de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 7829: 006910f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 7830: 002bcde9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 7831: 0032b215 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 7831: 0032b25d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 7832: 0069009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 7833: 00436d1d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 7834: 00422b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 7833: 00436d65 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 7834: 00422b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 7835: 00691c88 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 7836: 00592ba8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 7837: 00449e09 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 7837: 00449e51 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 7838: 001a2621 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 7839: 0063a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 7840: 0041b5f1 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 7840: 0041b639 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 7841: 005a3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 7842: 00424459 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 7842: 004244a1 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 7843: 0068f98a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 7844: 002d2059 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 7845: 00447b39 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 7846: 0030ca0d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 7845: 00447b81 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 7846: 0030ca55 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 7847: 005a0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 7848: 0068ff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 7849: 006914ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 7850: 003c439d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 7850: 003c43e5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 7851: 0019af71 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 7852: 00400b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 7852: 00400bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 7853: 0063a65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 7854: 002d78fd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 7855: 0044e6c1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 7855: 0044e709 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 7856: 001bdebd 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 7857: 00212769 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 7858: 005ade40 132 OBJECT GLOBAL DEFAULT 24 helper_info_power_down │ │ │ │ 7859: 00643e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 7860: 003fc24d 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ - 7861: 002f4bad 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 7860: 003fc295 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 7861: 002f4bf5 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 7862: 0064b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 7863: 006435c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 7864: 00646efc 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 7865: 006917ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 7866: 001bd03d 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 7867: 0059365c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 7868: 002f5485 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 7868: 002f54cd 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 7869: 006902e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 7870: 006903b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 7871: 006900ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 7872: 00265f11 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 7873: 00414351 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 7873: 00414399 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 7874: 00690ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ - 7875: 00350951 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 7876: 00426061 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 7875: 00350999 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 7876: 004260a9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 7877: 001ff6d5 156 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 7878: 0069157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 7879: 006446b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 7880: 003e3ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 7880: 003e3f19 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 7881: 0063d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 7882: 002aee9d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 7883: 003cc5dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 7884: 00324fa9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ - 7885: 003c5ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 7883: 003cc625 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 7884: 00324ff1 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 7885: 003c5b21 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 7886: 00690ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 7887: 00247e91 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 7888: 00690704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 7889: 00641f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 7890: 0040f351 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 7890: 0040f399 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 7891: 0064bedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ - 7892: 003bbd85 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 7892: 003bbdcd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 7893: 002cc529 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 7894: 002c58c9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 7895: 00690362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 7896: 003f5cc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 7896: 003f5d09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 7897: 0068f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 7898: 00202d61 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 7899: 003ae2f9 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 7899: 003ae341 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 7900: 001fd319 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 7901: 00405509 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 7901: 00405551 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 7902: 005a37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 7903: 0068fc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 7904: 003511d5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 7905: 0043cd3d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 7904: 0035121d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 7905: 0043cd85 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 7906: 00690456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 7907: 002d5d99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 7908: 002c8681 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 7909: 002b14e9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 7910: 00439a95 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 7911: 003ec079 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 7910: 00439add 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 7911: 003ec0c1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 7912: 00690d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 7913: 00351561 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 7913: 003515a9 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 7914: 002de0d1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 7915: 00690d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 7916: 001dd2cd 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 7917: 00435f5d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 7917: 00435fa5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 7918: 0064a8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 7919: 006903c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 7920: 00690a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 7921: 006402c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 7922: 002da1b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_le │ │ │ │ 7923: 00690ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 7924: 005a392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 7925: 00278475 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 7926: 001ba101 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 7927: 003e2db9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 7928: 003eed55 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 7929: 00310011 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 7930: 003c49b5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 7927: 003e2e01 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 7928: 003eed9d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 7929: 00310059 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 7930: 003c49fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 7931: 00643fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 7932: 002f1df5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 7932: 002f1e3d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 7933: 0064cf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 7934: 003f04a9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 7934: 003f04f1 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 7935: 0063fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 7936: 00691dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 7937: 003325bd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 7937: 00332605 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 7938: 001fb2dd 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 7939: 00691366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 7940: 00425169 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 7940: 004251b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 7941: 00690574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 7942: 001fe325 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 7943: 006904ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 7944: 0063ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 7945: 00691004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 7946: 0027e479 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 7947: 003b9eb1 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 7947: 003b9ef9 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 7948: 002d7695 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 7949: 0023973d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 7950: 00690a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 7951: 0063f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 7952: 005a40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 7953: 0068fe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 7954: 00225a4d 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 7955: 00641914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 7956: 0063b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 7957: 003efe11 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 7957: 003efe59 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 7958: 0020de71 40 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 7959: 006404b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 7960: 0068fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 7961: 0064664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 7962: 00644b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ - 7963: 00428649 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 7963: 00428691 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 7964: 00643b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 7965: 0063a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 7966: 0068f7bc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 7967: 00329e99 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 7967: 00329ee1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 7968: 0064b2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 7969: 0063ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 7970: 006427d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 7971: 005a0b84 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 7972: 005a0ba4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 7973: 005a0c14 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 7974: 00285c31 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 7975: 00377041 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 7976: 003c1b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 7977: 003e7ca5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 7975: 00377089 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 7976: 003c1bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 7977: 003e7ced 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 7978: 0069117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 7979: 00425281 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 7980: 0032b971 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 7979: 004252c9 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 7980: 0032b9b9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 7981: 0068fe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 7982: 00236a45 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 7983: 0069183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 7984: 0024800d 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 7985: 00690ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 7986: 00406215 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 7986: 0040625d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 7987: 0068ff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 7988: 0063f218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 7989: 0042b795 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 7990: 003fc7dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 7989: 0042b7dd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 7990: 003fc825 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 7991: 00649750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 7992: 0018767d 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 7993: 003e0415 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 7993: 003e045d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 7994: 00643918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 7995: 002d6461 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 7996: 00388171 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 7996: 003881b9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 7997: 002aa5dd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 7998: 001bac85 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 7999: 00690936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 8000: 00348305 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 8000: 0034834d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 8001: 001b873d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 8002: 00639c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 8003: 002d6e8d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 8004: 0045effd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 8004: 0045f045 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 8005: 00690ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 8006: 0068f954 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 8007: 001b9615 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 8008: 0034c40d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 8008: 0034c455 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 8009: 005929b0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 8010: 002c40ed 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 8011: 0068fbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 8012: 006425f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 8013: 0032f331 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 8013: 0032f379 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 8014: 006907ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 8015: 0068fc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 8016: 0063b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 8017: 003c394d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 8017: 003c3995 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 8018: 0063e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 8019: 006487cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 8020: 0045ba45 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 8020: 0045ba8d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 8021: 00643ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 8022: 00691294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 8023: 006904ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 8024: 0066e690 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 8025: 0068fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 8026: 0066e66c 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 8027: 005a371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 8028: 004134f5 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 8028: 0041353d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 8029: 0069022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 8030: 005aa04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 8031: 002b1769 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 8032: 00691770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 8033: 0042613d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 8033: 00426185 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 8034: 00639f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 8035: 00596508 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ 8036: 006914b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_CLEAR_SOFTINT_DSTATE │ │ │ │ - 8037: 003ed1dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 8037: 003ed225 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 8038: 006483fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 8039: 002866f9 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 8040: 006906d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 8041: 002c0551 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 8042: 00444175 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 8042: 004441bd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 8043: 002bf781 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 8044: 0036f981 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 8044: 0036f9c9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 8045: 002ac345 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 8046: 00464595 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 8046: 004645dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 8047: 002d6db5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ - 8048: 003d5059 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 8048: 003d50a1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 8049: 001c6c79 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 8050: 0042dae5 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 8050: 0042db2d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 8051: 0063c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 8052: 001d917d 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 8053: 0022a30d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 8054: 002c5c21 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 8055: 00690aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 8056: 00431ff1 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 8056: 00432039 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 8057: 002a4599 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 8058: 00691284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 8059: 0022a355 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 8060: 0064c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 8061: 003ed8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 8062: 005452a8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 8061: 003ed941 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 8062: 005452f0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 8063: 0064c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 8064: 003232e9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 8064: 00323331 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 8065: 00691244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 8066: 003237ad 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 8066: 003237f5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 8067: 005aa784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 8068: 00649dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 8069: 00690f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 8070: 0068f96b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 8071: 0068fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ - 8072: 003c178d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 8072: 003c17d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 8073: 00691d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 8074: 002ca445 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ - 8075: 003ec001 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 8076: 003d5b5d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 8077: 00553888 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 8075: 003ec049 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 8076: 003d5ba5 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 8077: 005538d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 8078: 0069106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 8079: 0063b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 8080: 003c2525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 8080: 003c256d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 8081: 0068fbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 8082: 00416a2d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 8082: 00416a75 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 8083: 002aac79 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 8084: 002d7111 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 8085: 006424d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 8086: 003edc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 8086: 003edc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 8087: 001ed601 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 8088: 00336991 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 8089: 0043d6e9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 8088: 003369d9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 8089: 0043d731 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 8090: 006482fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 8091: 00641a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 8092: 002bff51 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 8093: 0063e978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 8094: 00410ae1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 8094: 00410b29 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 8095: 00593784 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 8096: 0040b5e1 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 8097: 004229ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 8098: 0043a429 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 8096: 0040b629 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 8097: 004229f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 8098: 0043a471 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 8099: 0063e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 8100: 003e22d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 8101: 003ef901 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 8102: 00350b51 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 8100: 003e231d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 8101: 003ef949 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 8102: 00350b99 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 8103: 00690544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 8104: 0042cd59 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 8105: 003c822d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 8104: 0042cda1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 8105: 003c8275 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 8106: 00644478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 8107: 005a2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 8108: 0063b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 8109: 0069125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 8110: 006916c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 8111: 002bddd9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 8112: 00639db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 8113: 006408f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 8114: 002aee41 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 8115: 005928e8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 8116: 0064a6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 8117: 003db28d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 8118: 003d64cd 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 8117: 003db2d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 8118: 003d6515 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 8119: 00647018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 8120: 0069180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 8121: 006916fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 8122: 0045f105 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 8122: 0045f14d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 8123: 002c59e5 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 8124: 00642394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 8125: 0063a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 8126: 00437805 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 8127: 003aa589 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 8126: 0043784d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 8127: 003aa5d1 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 8128: 0068fc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 8129: 00332345 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ - 8130: 0043375d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 8129: 0033238d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 8130: 004337a5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 8131: 002a52fd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 8132: 0053fe50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 8132: 0053fe98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 8133: 0064633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 8134: 00641464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 8135: 001bb189 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 8136: 00691042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 8137: 003c9879 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 8137: 003c98c1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 8138: 00646abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 8139: 00259655 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 8140: 0063f268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 8141: 00690cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 8142: 00349f29 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 8142: 00349f71 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 8143: 00212329 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 8144: 00200e1d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 8145: 001bc9f1 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 8146: 00647ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 8147: 00691200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 8148: 0030a4bd 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ - 8149: 003f01b1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 8148: 0030a505 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 8149: 003f01f9 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 8150: 00202ef1 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 8151: 0063fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 8152: 004647ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 8152: 00464835 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 8153: 002b0e4d 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 8154: 003d6db9 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 8154: 003d6e01 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 8155: 00641d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 8156: 002d7369 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 8157: 00353801 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 8157: 00353849 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 8158: 002b74e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 8159: 002d3fdd 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 8160: 002c5c59 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 8161: 0043420d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 8162: 00387099 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 8163: 003c2efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 8161: 00434255 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 8162: 003870e1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 8163: 003c2f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 8164: 001a887d 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 8165: 00592c5c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 8166: 0068fd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 8167: 001ab071 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 8168: 00647fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 8169: 0069100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 8170: 003c567d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ - 8171: 00336741 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 8170: 003c56c5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 8171: 00336789 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 8172: 00690f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 8173: 003ec6fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 8174: 003bf951 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 8173: 003ec745 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 8174: 003bf999 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 8175: 0068fd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 8176: 006905a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 8177: 00643b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 8178: 0068ff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 8179: 006917fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 8180: 00691180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 8181: 00640484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 8182: 00423a59 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 8183: 0034cc01 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 8182: 00423aa1 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 8183: 0034cc49 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 8184: 006476ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 8185: 00690920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 8186: 00639f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 8187: 002adf39 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 8188: 002d7815 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 8189: 00326d21 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 8189: 00326d69 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 8190: 006903fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 8191: 0044c2b9 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 8191: 0044c301 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 8192: 0068f958 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 8193: 001be401 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 8194: 0068f9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 8195: 0069002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 8196: 004058fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 8196: 00405945 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 8197: 00691156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 8198: 0068f904 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 8199: 0069036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 8200: 002d4bd9 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ - 8201: 003e44f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 8201: 003e453d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 8202: 00593880 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 8203: 0023e979 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 8204: 006908cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 8205: 0037d70d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 8205: 0037d755 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 8206: 00690d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 8207: 0059392c 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 8208: 004298d1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 8208: 00429919 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 8209: 006914ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 8210: 001dd721 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 8211: 0063c3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ - 8212: 003cca7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 8213: 003e3429 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 8212: 003ccac5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 8213: 003e3471 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 8214: 00643c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 8215: 006900ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 8216: 00639b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 8217: 00690db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 8218: 00690e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 8219: 0064b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 8220: 003c00ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 8220: 003c00f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 8221: 0020f7e9 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 8222: 001b4595 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 8223: 006911ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 8224: 0027aba5 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 8225: 002d6029 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 8226: 0064abac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 8227: 0034cb31 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 8227: 0034cb79 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 8228: 00646c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 8229: 006412b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 8230: 00690190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 8231: 0023f5c5 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 8232: 00270321 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 8233: 006442a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 8234: 00690a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 8235: 002c5ae1 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 8236: 0063a62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 8237: 003c0ad5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 8238: 003cfb89 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 8237: 003c0b1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 8238: 003cfbd1 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 8239: 006900d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 8240: 00434ae5 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 8241: 003c3b69 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 8242: 0043cff5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 8240: 00434b2d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 8241: 003c3bb1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 8242: 0043d03d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 8243: 002a53a9 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 8244: 006424c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 8245: 0025e2ed 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 8246: 00225c55 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 8247: 002a5659 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 8248: 0068fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 8249: 0041cb65 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 8249: 0041cbad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 8250: 0063e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 8251: 002c1bf9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 8252: 001bebad 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ - 8253: 004227cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 8253: 00422815 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 8254: 00225a15 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 8255: 003e1d9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 8255: 003e1de5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 8256: 0026e451 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 8257: 003481b1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 8257: 003481f9 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 8258: 0059374c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 8259: 0064c674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 8260: 00691a58 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 8261: 00646c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 8262: 001e38ed 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 8263: 00642e24 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 8264: 0069073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ @@ -8272,415 +8272,415 @@ │ │ │ │ 8268: 002a4f8d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 8269: 005ab5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 8270: 001bcbb5 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 8271: 0027a2e5 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 8272: 0068fff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 8273: 00227201 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 8274: 0068fdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 8275: 00414c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 8276: 00347ec1 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 8275: 00414cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 8276: 00347f09 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 8277: 0063b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ - 8278: 00545bf4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 8278: 00545c3c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 8279: 0063f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 8280: 0064679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 8281: 001adac9 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 8282: 00691aa8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 8283: 00433769 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 8284: 002f2085 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 8285: 003edad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 8283: 004337b1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 8284: 002f20cd 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 8285: 003edb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 8286: 00691160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 8287: 003d2669 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 8287: 003d26b1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 8288: 001a89a1 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 8289: 00690196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ - 8290: 003f7fdd 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 8290: 003f8025 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 8291: 00649540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 8292: 0042c415 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 8293: 003fbaf5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 8294: 003aed09 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 8295: 0030a741 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 8292: 0042c45d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 8293: 003fbb3d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 8294: 003aed51 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 8295: 0030a789 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 8296: 006909da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ 8297: 0028b8d5 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 8298: 0068fdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 8299: 002597f9 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 8300: 0066e6a0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 8301: 0021b5b9 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 8302: 0068fc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 8303: 0063fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 8304: 003d089d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 8304: 003d08e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 8305: 006463dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 8306: 0068f9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 8307: 00212ab1 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 8308: 00382d49 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 8308: 00382d91 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 8309: 002945a5 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 8310: 001f3769 2 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ - 8311: 00452d91 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 8311: 00452dd9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 8312: 00645b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 8313: 00690240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 8314: 0068fd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 8315: 003d6619 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 8315: 003d6661 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 8316: 0064c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 8317: 0068fbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 8318: 002c75c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 8319: 00647d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 8320: 003be95d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 8320: 003be9a5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 8321: 005ad264 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitod │ │ │ │ 8322: 0068fb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 8323: 00593fe0 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 8324: 0040a0c5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 8324: 0040a10d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 8325: 0068fbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 8326: 0064b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 8327: 00293529 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 8328: 0068fc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 8329: 0059084c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 8330: 00690106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 8331: 002c62ed 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 8332: 002c7e51 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 8333: 0064799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 8334: 005ad36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitoq │ │ │ │ 8335: 00270e85 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 8336: 003b6369 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 8336: 003b63b1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 8337: 005ad0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitos │ │ │ │ - 8338: 003e4881 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 8338: 003e48c9 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 8339: 006916e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 8340: 0040461d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 8340: 00404665 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 8341: 005a0ed8 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 8342: 00642f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 8343: 0024cd89 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 8344: 002c5b8d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 8345: 0064881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 8346: 0068ffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 8347: 003fc009 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 8347: 003fc051 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 8348: 001e6b59 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 8349: 002f7321 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 8350: 00427681 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 8349: 002f7369 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 8350: 004276c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 8351: 00690bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 8352: 00690cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 8353: 005a50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 8354: 00639b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 8355: 003c9dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 8355: 003c9e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 8356: 00644fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 8357: 00639d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 8358: 00691524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 8359: 00639390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 8360: 003a78ad 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 8361: 0043ae01 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 8360: 003a78f5 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 8361: 0043ae49 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 8362: 002de189 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 8363: 003de299 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 8364: 003f11a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 8365: 00403a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 8366: 003368f5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 8363: 003de2e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 8364: 003f11e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 8365: 00403aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 8366: 0033693d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 8367: 0063b110 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 8368: 00213615 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 8369: 005a48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 8370: 00254785 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 8371: 0063b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 8372: 00690b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 8373: 00647f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 8374: 006913a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 8375: 006409c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 8376: 00361cb1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 8376: 00361cf9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 8377: 0063c968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 8378: 0025da89 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 8379: 00691418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 8380: 00411629 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 8380: 00411671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 8381: 00690d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 8382: 006909cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 8383: 003af2c1 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 8384: 002fb94d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 8385: 0032193d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 8383: 003af309 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 8384: 002fb995 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 8385: 00321985 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 8386: 00691190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 8387: 00229389 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 8388: 0055389c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 8388: 005538e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 8389: 005aa0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 8390: 002d94c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 8391: 006446d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 8392: 0063eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 8393: 001ebd79 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 8394: 0029559d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 8395: 00406af1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 8395: 00406b39 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 8396: 00690640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 8397: 00424231 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 8397: 00424279 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 8398: 001bf3f5 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 8399: 003e456d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 8400: 003c38d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 8401: 0032c931 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 8399: 003e45b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 8400: 003c391d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 8401: 0032c979 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 8402: 0064c898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ - 8403: 00450ef9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 8403: 00450f41 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 8404: 00690ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 8405: 003c48d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 8405: 003c4921 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 8406: 00590fa4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 8407: 00639b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 8408: 00432a1d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 8408: 00432a65 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 8409: 006489fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 8410: 004363f5 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 8410: 0043643d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 8411: 00645afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 8412: 00644008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 8413: 00690dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 8414: 003d4c49 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 8414: 003d4c91 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 8415: 00643858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 8416: 00690e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 8417: 005b6318 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 8418: 006420a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 8419: 002bfd09 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 8420: 00286a31 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 8421: 0023288d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 8422: 0032c00d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 8422: 0032c055 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 8423: 005aa808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 8424: 001d9df9 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 8425: 0069046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 8426: 00243bb5 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 8427: 003e2885 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 8428: 003c2075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 8427: 003e28cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 8428: 003c20bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 8429: 00641e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 8430: 002bfcd9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 8431: 004282ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 8431: 00428335 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 8432: 00640074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 8433: 003a75d1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 8433: 003a7619 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 8434: 0027d0c9 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 8435: 002369d1 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 8436: 00690964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 8437: 0025f72d 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 8438: 0064b2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 8439: 003b9fe1 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 8439: 003ba029 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 8440: 006483bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ - 8441: 0045fc71 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 8442: 0043a3c1 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 8441: 0045fcb9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 8442: 0043a409 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 8443: 001b7221 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 8444: 0068f97b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 8445: 003d370d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 8445: 003d3755 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 8446: 002a5b51 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 8447: 00592510 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 8448: 00425d29 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 8448: 00425d71 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 8449: 005b0cb4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 8450: 0069035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 8451: 002dbe7d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 8452: 0069166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 8453: 003e5e75 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 8453: 003e5ebd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 8454: 00690cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 8455: 00342319 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 8455: 00342361 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 8456: 00690726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 8457: 00642f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 8458: 003edf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 8458: 003edf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 8459: 0069106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 8460: 003fe8ed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 8461: 002fbd7d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 8460: 003fe935 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 8461: 002fbdc5 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 8462: 00691496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 8463: 00231f1d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 8464: 0063fa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 8465: 006911d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 8466: 001fb2f5 2 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 8467: 005a3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 8468: 001b0c79 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 8469: 006425d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 8470: 0068fc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 8471: 00356685 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 8472: 004397f5 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 8471: 003566cd 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 8472: 0043983d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 8473: 001e8f8d 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 8474: 0068fd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 8475: 00248141 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 8476: 00648a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 8477: 006913bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 8478: 006499e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 8479: 00640994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 8480: 0044362d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 8480: 00443675 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 8481: 00649c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 8482: 003ef1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 8482: 003ef205 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 8483: 0069054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 8484: 0063bcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 8485: 0032424d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 8486: 0043cc69 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 8485: 00324295 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 8486: 0043ccb1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 8487: 002c580d 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 8488: 0022b2ad 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 8489: 00639460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 8490: 0026cc89 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 8491: 0030f1e1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 8491: 0030f229 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 8492: 0068fbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 8493: 0068ff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 8494: 006479bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 8495: 001f1539 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 8496: 001fe635 44 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 8497: 00690996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 8498: 0030e705 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 8498: 0030e74d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 8499: 002e6599 70 FUNC GLOBAL DEFAULT 12 helper_fdivd │ │ │ │ - 8500: 0043395d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 8501: 003e2041 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 8500: 004339a5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 8501: 003e2089 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 8502: 002d9289 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 8503: 0046460d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 8503: 00464655 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 8504: 00690734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 8505: 0025f4ed 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 8506: 00644d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_EVENT │ │ │ │ 8507: 0064bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 8508: 006906e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 8509: 0025f6c1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 8510: 00646cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 8511: 0069087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 8512: 00690dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 8513: 0068f974 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 8514: 004173b9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 8514: 00417401 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 8515: 001e7f05 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 8516: 003d9795 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 8516: 003d97dd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 8517: 002e685d 212 FUNC GLOBAL DEFAULT 12 helper_fdivq │ │ │ │ 8518: 002d82ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 8519: 002e6485 58 FUNC GLOBAL DEFAULT 12 helper_fdivs │ │ │ │ 8520: 0020b891 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 8521: 00639be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 8522: 00225335 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 8523: 00690900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 8524: 003ee5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 8524: 003ee5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ 8525: 00647f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ - 8526: 0030fde9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 8527: 00425ded 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 8526: 0030fe31 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 8527: 00425e35 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 8528: 006429b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 8529: 002d6509 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 8530: 00690e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 8531: 006912cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 8532: 006478ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 8533: 0068fca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 8534: 004610f9 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 8534: 00461141 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 8535: 0068fc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 8536: 003db45d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 8536: 003db4a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 8537: 0069155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 8538: 00648a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 8539: 0044cca9 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ - 8540: 0044caed 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 8541: 003c5241 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 8542: 003ee169 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 8539: 0044ccf1 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 8540: 0044cb35 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 8541: 003c5289 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 8542: 003ee1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 8543: 005a3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 8544: 0063a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 8545: 001e6d39 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 8546: 006907a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 8547: 006902f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 8548: 0045efb1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 8548: 0045eff9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 8549: 0068fe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 8550: 002ace99 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 8551: 003d66f5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 8551: 003d673d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 8552: 00691064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 8553: 006468ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ - 8554: 00553860 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 8555: 0044f6bd 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 8554: 005538a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 8555: 0044f705 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 8556: 0068fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 8557: 0064c2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 8558: 001c5b25 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 8559: 006902bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 8560: 0063dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 8561: 0032a075 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 8561: 0032a0bd 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 8562: 006482ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 8563: 00639560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 8564: 003efe95 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 8564: 003efedd 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 8565: 001fae7d 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 8566: 0063fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 8567: 003e6975 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 8567: 003e69bd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 8568: 00232581 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 8569: 0069104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 8570: 0044ea25 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 8570: 0044ea6d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 8571: 00690b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 8572: 0040a1ed 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 8572: 0040a235 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 8573: 006909b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 8574: 0030ee61 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 8574: 0030eea9 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 8575: 0068ff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 8576: 00309871 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 8577: 0041d281 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 8576: 003098b9 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 8577: 0041d2c9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 8578: 00690354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 8579: 0063f068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 8580: 00590900 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 8581: 00232d5d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 8582: 005904bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 8583: 00649400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 8584: 0042534d 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 8584: 00425395 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 8585: 006901da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 8586: 0030543d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 8586: 00305485 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 8587: 00642b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 8588: 0064c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 8589: 0032eb8d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 8589: 0032ebd5 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 8590: 001e2aad 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 8591: 001888bd 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 8592: 003e3d45 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 8592: 003e3d8d 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 8593: 0068f868 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 8594: 00641124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 8595: 006909d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8596: 003d5f75 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 8596: 003d5fbd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 8597: 0064c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 8598: 004168ed 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 8599: 003bba59 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 8600: 00467e95 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 8598: 00416935 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 8599: 003bbaa1 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 8600: 00467edd 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 8601: 0063a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 8602: 006900d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 8603: 002259a5 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 8604: 003e6569 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 8604: 003e65b1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 8605: 0068f8f4 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ 8606: 0068fc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ - 8607: 0034958d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 8607: 003495d5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 8608: 006482dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 8609: 002dcf09 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 8610: 006906c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 8611: 006916d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 8612: 0063b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 8613: 003fb1e5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 8613: 003fb22d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 8614: 00643808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 8615: 0063fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 8616: 00690200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 8617: 006901dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 8618: 00457871 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 8618: 004578b9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 8619: 00272a41 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 8620: 00285941 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 8621: 00690d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 8622: 005894fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 8623: 00642004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 8624: 005a27f4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 8625: 0063ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 8626: 00412e59 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 8626: 00412ea1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 8627: 001bf1d5 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 8628: 001da3f9 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 8629: 0030bffd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 8630: 002fc589 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 8629: 0030c045 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 8630: 002fc5d1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 8631: 0063d7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 8632: 00425ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 8632: 00425bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 8633: 002dbb95 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 8634: 00283421 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 8635: 003d5c21 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 8635: 003d5c69 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 8636: 006907b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 8637: 00690a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 8638: 0064ae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 8639: 005ab678 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 8640: 00382dd5 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 8640: 00382e1d 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ 8641: 0064cb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 8642: 002ab0cd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 8643: 0032b2d1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 8643: 0032b319 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 8644: 00241f1d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 8645: 00690508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 8646: 00348479 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 8647: 002f2075 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 8646: 003484c1 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 8647: 002f20bd 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 8648: 00647a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 8649: 001876b1 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 8650: 00441965 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 8651: 00451f99 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 8650: 004419ad 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 8651: 00451fe1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 8652: 005a32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 8653: 006422b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 8654: 00691dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 8655: 0068fdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 8656: 006466ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 8657: 001ff2c1 676 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ 8658: 001d9d79 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 8659: 0020defd 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 8660: 0063d200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 8661: 00374d05 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 8661: 00374d4d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 8662: 0063e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 8663: 0069127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 8664: 006904b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ - 8665: 0031d709 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 8665: 0031d751 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 8666: 002ad269 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 8667: 0068fc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 8668: 003bf305 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 8668: 003bf34d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 8669: 006445e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 8670: 001e8df9 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 8671: 00641584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 8672: 006467dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 8673: 002f6f19 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 8673: 002f6f61 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 8674: 0068ff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 8675: 003b7c01 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 8675: 003b7c49 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 8676: 002b7811 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 8677: 00642ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 8678: 006911bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 8679: 002643d5 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 8680: 0063d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 8681: 002280dd 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 8682: 0063d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ @@ -8689,299 +8689,299 @@ │ │ │ │ 8685: 002b18b5 44 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 8686: 00690796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 8687: 0068f978 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 8688: 0069096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 8689: 001b2439 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 8690: 005a5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 8691: 0059046c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ - 8692: 00380101 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 8692: 00380149 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 8693: 00590444 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 8694: 0069153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 8695: 00643688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 8696: 0063f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 8697: 00353ed5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 8697: 00353f1d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 8698: 006906b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 8699: 00690cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 8700: 0064868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ - 8701: 00422e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 8701: 00422ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 8702: 0063a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 8703: 0068faca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 8704: 00691028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 8705: 00380629 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 8705: 00380671 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 8706: 0063aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 8707: 00220f61 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 8708: 006917ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 8709: 00271611 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 8710: 00292e29 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 8711: 00690a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 8712: 006915ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 8713: 00690804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 8714: 00645ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 8715: 003e801d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 8716: 003d35ad 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 8715: 003e8065 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 8716: 003d35f5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 8717: 006915ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 8718: 003c259d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 8718: 003c25e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 8719: 006409e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ - 8720: 00432061 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 8720: 004320a9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 8721: 0064cb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 8722: 00642b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 8723: 0068f988 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 8724: 00464a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 8725: 003ee721 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 8724: 00464a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 8725: 003ee769 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 8726: 00690f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 8727: 006483ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 8728: 006902da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 8729: 0064630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 8730: 00408ebd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 8731: 003cb6d1 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 8730: 00408f05 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 8731: 003cb719 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 8732: 001cbd81 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 8733: 0063a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ - 8734: 00427221 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 8734: 00427269 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 8735: 001bd519 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 8736: 0063b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 8737: 00225e6d 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 8738: 003359d5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 8738: 00335a1d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 8739: 0063bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 8740: 0063aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 8741: 006428f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 8742: 0064769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 8743: 0063b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 8744: 0069082a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 8745: 00690abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 8746: 001dc185 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 8747: 00284859 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 8748: 002ae3f1 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ - 8749: 002fa0ad 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ - 8750: 0033719d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 8749: 002fa0f5 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 8750: 003371e5 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 8751: 002d6bfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 8752: 0063f338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 8753: 002d8819 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 8754: 00690c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_DCACHE_FREEZE_DSTATE │ │ │ │ - 8755: 0045eeb9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 8755: 0045ef01 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 8756: 00639630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 8757: 002849e1 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 8758: 003dfa55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 8759: 003c32bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 8758: 003dfa9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 8759: 003c3305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 8760: 00690ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 8761: 003ef9dd 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 8761: 003efa25 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 8762: 00690ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 8763: 004103f1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 8763: 00410439 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 8764: 00294fb9 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 8765: 00646b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 8766: 00424e89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 8766: 00424ed1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 8767: 00690676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 8768: 00643ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 8769: 00244b31 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 8770: 006915fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8771: 003dddbd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 8771: 003dde05 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 8772: 0068fd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 8773: 00691408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 8774: 00592cf8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 8775: 00691364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 8776: 006424e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 8777: 00438f5d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 8777: 00438fa5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 8778: 002c5d89 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 8779: 0063bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 8780: 004122a9 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 8780: 004122f1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 8781: 00187701 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 8782: 0045524d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 8782: 00455295 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 8783: 0068fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 8784: 006397b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 8785: 00348001 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 8786: 0043423d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 8785: 00348049 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 8786: 00434285 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 8787: 006917b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 8788: 003e3fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 8789: 003e58f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 8788: 003e4021 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 8789: 003e5941 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 8790: 001ba1e1 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 8791: 00411cfd 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 8791: 00411d45 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 8792: 00641704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 8793: 006906e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ - 8794: 002f92cd 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 8795: 003415a5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 8794: 002f9315 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 8795: 003415ed 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 8796: 00640694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 8797: 0064806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 8798: 00589764 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 8799: 00640434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 8800: 006423d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 8801: 00691676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 8802: 005b0c00 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 8803: 0041a031 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 8803: 0041a079 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 8804: 00646dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 8805: 00295b95 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 8806: 00263ca1 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 8807: 00690a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 8808: 003b7b95 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ - 8809: 0045f315 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 8808: 003b7bdd 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 8809: 0045f35d 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 8810: 0068fcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 8811: 001ff671 98 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 8812: 0063ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 8813: 00691072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 8814: 0063d080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 8815: 003cfab1 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 8815: 003cfaf9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 8816: 0063ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 8817: 00642434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 8818: 0068f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 8819: 00260079 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 8820: 002c73b1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 8821: 0064bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 8822: 00593308 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 8823: 001b54ed 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 8824: 0069064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 8825: 0069123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 8826: 00249389 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 8827: 001b1101 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 8828: 00293929 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 8829: 005894d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 8830: 0045961d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ - 8831: 004335cd 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 8830: 00459665 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 8831: 00433615 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 8832: 0023bdc5 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 8833: 002134bd 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 8834: 00690172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 8835: 00690e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 8836: 00690dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 8837: 001dc49d 4 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 8838: 001b7e11 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 8839: 00351971 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 8839: 003519b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 8840: 0064b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 8841: 0069025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 8842: 00284ac9 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 8843: 003e5b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 8843: 003e5ba5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 8844: 0068f939 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 8845: 0063b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 8846: 0043d0d9 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 8846: 0043d121 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 8847: 0063d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 8848: 0068fcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 8849: 003c95a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 8849: 003c95f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 8850: 0069159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8851: 002c5e01 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 8852: 00691d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 8853: 0063ccb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 8854: 00451061 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 8854: 004510a9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 8855: 002d699d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 8856: 0023a92d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 8857: 0069095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 8858: 0025ffc5 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ - 8859: 002f4ec1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ - 8860: 0031b071 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 8859: 002f4f09 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 8860: 0031b0b9 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 8861: 0063ea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 8862: 00649840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 8863: 0059260c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 8864: 0064a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ - 8865: 0031068d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 8865: 003106d5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 8866: 0068fb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 8867: 003c7815 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 8867: 003c785d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 8868: 0063d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ - 8869: 002f500d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 8869: 002f5055 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 8870: 0068fe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 8871: 00647aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 8872: 002d8519 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 8873: 0068fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 8874: 0037bd1d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 8875: 0045c179 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 8874: 0037bd65 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 8875: 0045c1c1 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 8876: 0069171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 8877: 003d07c9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 8877: 003d0811 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 8878: 00639ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 8879: 001ee331 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ - 8880: 003534fd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 8880: 00353545 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 8881: 0068ffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 8882: 0030f289 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 8882: 0030f2d1 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 8883: 0068fc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 8884: 006916d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 8885: 006440b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 8886: 00642234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 8887: 00644688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 8888: 002f1da5 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 8888: 002f1ded 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 8889: 0068ffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 8890: 006913b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 8891: 00640254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 8892: 0026e6d5 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 8893: 002cbe39 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 8894: 005a0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 8895: 002cbe95 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 8896: 0068f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 8897: 001e9135 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 8898: 00690186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ - 8899: 003e94ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 8900: 003eee69 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 8899: 003e9535 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 8900: 003eeeb1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 8901: 00259da5 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 8902: 00690030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 8903: 0063d290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 8904: 0064c494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 8905: 003d4305 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 8905: 003d434d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 8906: 00641794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 8907: 006905bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 8908: 001d63b9 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 8909: 0068fe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 8910: 00690cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 8911: 003bf5cd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 8912: 00543c28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 8911: 003bf615 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 8912: 00543c70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 8913: 0069187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 8914: 0030976d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 8914: 003097b5 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 8915: 0023dcdd 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 8916: 00337475 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 8916: 003374bd 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 8917: 0068fd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 8918: 0037b32d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 8918: 0037b375 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 8919: 0063bea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 8920: 00645044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 8921: 0030ba15 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 8922: 003f89d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 8923: 00334305 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 8921: 0030ba5d 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 8922: 003f8a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 8923: 0033434d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 8924: 00690670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 8925: 003c3119 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 8926: 003e8eed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 8925: 003c3161 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 8926: 003e8f35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 8927: 001b4819 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 8928: 00452191 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 8929: 00411041 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 8928: 004521d9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 8929: 00411089 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 8930: 0025f7bd 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 8931: 003c6ffd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 8931: 003c7045 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 8932: 001afe75 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ - 8933: 00541fb8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 8934: 002fb0d5 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 8933: 00542000 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 8934: 002fb11d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 8935: 0063b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 8936: 00271b19 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ - 8937: 0030541d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 8938: 00405c85 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 8937: 00305465 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 8938: 00405ccd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 8939: 0064c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 8940: 0068f931 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 8941: 003c3155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 8942: 003ec2c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 8941: 003c319d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 8942: 003ec30d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 8943: 0063f098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 8944: 0064c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8945: 0032bee1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 8945: 0032bf29 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 8946: 0064ccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 8947: 0068f955 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 8948: 0027ad75 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 8949: 0025d4a1 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 8950: 003bf50d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 8951: 00445f01 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 8952: 003ca3cd 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 8950: 003bf555 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 8951: 00445f49 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 8952: 003ca415 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 8953: 006459ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 8954: 00641c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 8955: 0064a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 8956: 001e91d1 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 8957: 00690b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ - 8958: 00459029 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 8958: 00459071 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 8959: 00596418 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 8960: 001cfa49 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 8961: 001d4bc9 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 8962: 00690098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 8963: 005aedb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaddd │ │ │ │ - 8964: 00332fa9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 8965: 00445001 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 8964: 00332ff1 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 8965: 00445049 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 8966: 00690ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 8967: 001b5b0d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 8968: 003ec181 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 8968: 003ec1c9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 8969: 0064b9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 8970: 002e8ce1 48 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_transaction_failed │ │ │ │ 8971: 0063d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 8972: 00250345 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 8973: 00690dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 8974: 0044f6cd 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 8974: 0044f715 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 8975: 00645cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 8976: 0043eb01 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 8976: 0043eb49 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 8977: 0027fe29 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 8978: 005aa154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 8979: 00691e3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 8980: 00649630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 8981: 002deb1d 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 8982: 00236525 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 8983: 002c5e7d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ @@ -8992,51 +8992,51 @@ │ │ │ │ 8988: 0068f95b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 8989: 00691350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 8990: 001a941d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 8991: 0063d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 8992: 00691dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 8993: 00690584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 8994: 00690902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 8995: 00403939 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 8996: 0032b6a5 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 8997: 003df5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 8995: 00403981 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 8996: 0032b6ed 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 8997: 003df629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 8998: 005a7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 8999: 002bf92d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 9000: 0069159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9001: 00592fa0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 9002: 00433611 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 9003: 00351859 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 9002: 00433659 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 9003: 003518a1 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 9004: 002cd355 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 9005: 0068ff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 9006: 005aa88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 9007: 001b045d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 9008: 00691a68 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 9009: 0069163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 9010: 003781a9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 9010: 003781f1 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 9011: 002d4a0d 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 9012: 00424eed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 9012: 00424f35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 9013: 00238e05 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 9014: 00337401 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 9014: 00337449 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 9015: 0068fd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 9016: 0063e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 9017: 006417f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ - 9018: 002f95c5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 9018: 002f960d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 9019: 0023ea79 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 9020: 002e712d 92 FUNC GLOBAL DEFAULT 12 helper_fnmuld │ │ │ │ 9021: 00592c70 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 9022: 0069037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 9023: 002afb11 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 9024: 002fca41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 9024: 002fca89 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 9025: 00639d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 9026: 001f6085 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 9027: 0058b310 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 9028: 00690af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 9029: 006413a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 9030: 0023e501 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 9031: 004631fd 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 9031: 00463245 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 9032: 0063d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 9033: 0064c0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 9034: 0064a75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9035: 002e707d 72 FUNC GLOBAL DEFAULT 12 helper_fnmuls │ │ │ │ 9036: 006910f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 9037: 006913a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 9038: 0068ff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ @@ -9044,743 +9044,743 @@ │ │ │ │ 9040: 002600cd 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 9041: 00244a1d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 9042: 001be7c5 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 9043: 005ae578 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsmuld │ │ │ │ 9044: 002d1bc5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 9045: 0064c070 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 9046: 002d68dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 9047: 002efcc5 74 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ - 9048: 004520b5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 9047: 002efd0d 74 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ + 9048: 004520fd 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 9049: 0063d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 9050: 00690f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 9051: 00691e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 9052: 0023156d 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 9053: 004451d9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 9054: 003af169 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 9053: 00445221 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 9054: 003af1b1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 9055: 002dd0bd 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 9056: 0064b288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 9057: 002f208d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 9058: 004019d9 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 9057: 002f20d5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 9058: 00401a21 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 9059: 00643a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 9060: 0045b811 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 9060: 0045b859 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 9061: 0068fcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 9062: 0063c388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 9063: 00592a94 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 9064: 00245451 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 9065: 006460cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 9066: 00690eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 9067: 003f0cb5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 9067: 003f0cfd 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 9068: 0064655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 9069: 0069120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 9070: 0064bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 9071: 003e1b09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 9071: 003e1b51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 9072: 0064a7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 9073: 00455565 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 9073: 004555ad 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 9074: 0063e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 9075: 003e9529 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 9076: 003de1dd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 9075: 003e9571 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 9076: 003de225 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 9077: 00250a45 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 9078: 006909f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 9079: 00691d56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 9080: 004228f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 9080: 00422941 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 9081: 0063c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 9082: 001b810d 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 9083: 002c8791 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 9084: 00285431 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 9085: 0063e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 9086: 0063bc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 9087: 00691394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 9088: 0063c164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 9089: 00226685 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 9090: 002cc5bd 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 9091: 002fa3e9 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 9091: 002fa431 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 9092: 00691484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 9093: 0064a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_SET_SOFTINT_EVENT │ │ │ │ 9094: 00641b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 9095: 00691d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 9096: 0020b4e5 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 9097: 00690c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_DSTATE │ │ │ │ 9098: 00690652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 9099: 00644d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_EVENT │ │ │ │ 9100: 0063b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 9101: 001ad101 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 9102: 0064b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 9103: 002d6b1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 9104: 0063c074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 9105: 0045fe79 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 9105: 0045fec1 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 9106: 00645a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 9107: 0068fca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 9108: 00520834 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 9108: 0052087c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 9109: 0063e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 9110: 001b09c5 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 9111: 002c0739 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 9112: 00639264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 9113: 00643008 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 9114: 002f750d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 9114: 002f7555 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 9115: 00690868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 9116: 0044d0a9 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 9116: 0044d0f1 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 9117: 00690d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 9118: 001b4319 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 9119: 005938f8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 9120: 00642924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 9121: 006912a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 9122: 00646e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 9123: 0053fe78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 9123: 0053fec0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 9124: 00691502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 9125: 002b19f1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 9126: 0041294d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ - 9127: 0053fe70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 9128: 0040b8c1 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 9126: 00412995 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 9127: 0053feb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 9128: 0040b909 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 9129: 002afbf5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 9130: 00642984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 9131: 0027fe79 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 9132: 0020e995 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 9133: 0068fc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 9134: 00348199 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 9134: 003481e1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 9135: 00645c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 9136: 00690b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 9137: 006412f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 9138: 00284879 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 9139: 0068f6bc 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 9140: 003ce855 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ - 9141: 0045f231 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ + 9140: 003ce89d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 9141: 0045f279 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 9142: 001e5301 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 9143: 0064d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 9144: 00690f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 9145: 00690e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 9146: 0030ff6d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 9146: 0030ffb5 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 9147: 00232991 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 9148: 0042d119 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 9148: 0042d161 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 9149: 0063ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 9150: 0033363d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 9151: 003ef911 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 9150: 00333685 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 9151: 003ef959 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 9152: 0069091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 9153: 006904b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 9154: 0063d1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 9155: 0034ea21 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 9155: 0034ea69 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 9156: 0068fda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ - 9157: 003cac6d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 9157: 003cacb5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 9158: 001b89ed 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 9159: 003510c1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 9159: 00351109 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 9160: 002cc22d 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 9161: 0068fb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 9162: 0064645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 9163: 00189275 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 9164: 00362725 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 9164: 0036276d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 9165: 0063cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 9166: 0064c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 9167: 003ca065 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 9167: 003ca0ad 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 9168: 00647a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 9169: 006428c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 9170: 0063bf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 9171: 003edb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 9172: 003d1019 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 9171: 003edb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 9172: 003d1061 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 9173: 0068f541 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 9174: 00649044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ 9175: 0020df91 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 9176: 00691056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 9177: 0045f151 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 9177: 0045f199 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 9178: 0064781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 9179: 00645324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 9180: 006904ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 9181: 005ab258 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ - 9182: 003da969 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 9183: 003c90bd 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 9182: 003da9b1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 9183: 003c9105 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 9184: 0069098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 9185: 005a0c54 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 9186: 005a0cb4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 9187: 005a0cc4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 9188: 002cc069 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 9189: 002dd055 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 9190: 0030b9f1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 9190: 0030ba39 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 9191: 00640714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 9192: 00690272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 9193: 00690c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 9194: 00647f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 9195: 0064823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 9196: 00641a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 9197: 00250531 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 9198: 006900de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 9199: 005ab6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 9200: 00461741 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 9201: 0045eed5 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 9202: 003c2039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 9203: 00429c99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 9204: 003cbad9 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 9200: 00461789 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 9201: 0045ef1d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 9202: 003c2081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 9203: 00429ce1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 9204: 003cbb21 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 9205: 00690990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 9206: 00348329 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 9206: 00348371 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 9207: 0068fd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 9208: 003cd101 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 9209: 00398871 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 9210: 003eb465 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 9208: 003cd149 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 9209: 003988b9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 9210: 003eb4ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 9211: 0063e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 9212: 004509f9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 9212: 00450a41 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 9213: 001ad1c1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 9214: 001b8f0d 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 9215: 0069137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 9216: 0058cc64 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 9217: 001ebd71 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 9218: 0068fb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 9219: 00690fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 9220: 0068fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 9221: 0063c0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 9222: 00436395 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 9222: 004363dd 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 9223: 00649aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 9224: 0069177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 9225: 0063ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 9226: 0068ff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 9227: 004690c5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 9227: 0046910d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 9228: 005a5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 9229: 0063d1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 9230: 00646b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 9231: 005927f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 9232: 00401a2d 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 9233: 003aed89 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 9232: 00401a75 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 9233: 003aedd1 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 9234: 0063d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ - 9235: 004ff3b0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 9236: 003100b5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 9235: 004ff3f8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 9236: 003100fd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 9237: 002387cd 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 9238: 00690fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 9239: 005538bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 9240: 003e5c65 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 9239: 00553904 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 9240: 003e5cad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 9241: 0064d138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 9242: 00301a99 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 9242: 00301ae1 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 9243: 002e7ab1 128 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 9244: 0068fb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 9245: 00644f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ - 9246: 00401665 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 9246: 004016ad 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 9247: 002ce32d 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 9248: 005ad4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoi │ │ │ │ 9249: 0064be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 9250: 003ea60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 9250: 003ea655 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 9251: 00262655 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 9252: 0063fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 9253: 002f5b2d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 9253: 002f5b75 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 9254: 006908ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 9255: 00690f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 9256: 00408721 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 9256: 00408769 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 9257: 002598cd 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 9258: 006874d8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 9259: 0068fb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 9260: 002c2199 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 9261: 0020e10d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 9262: 005ae80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoq │ │ │ │ 9263: 005ad15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtos │ │ │ │ 9264: 006913c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 9265: 00649f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 9266: 00334375 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 9266: 003343bd 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 9267: 006906cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 9268: 0063dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ - 9269: 003df70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 9269: 003df755 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 9270: 00645b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 9271: 0064c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 9272: 002bf6f1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 9273: 0034a1f9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 9273: 0034a241 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 9274: 0064afe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 9275: 001893a9 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ - 9276: 003dd815 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 9276: 003dd85d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 9277: 002b1949 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 9278: 0068f8ed 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 9279: 0046184d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 9279: 00461895 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 9280: 0063bcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 9281: 0064c0f0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 9282: 0069083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 9283: 00428175 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 9283: 004281bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 9284: 0069069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 9285: 005908b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 9286: 00642134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 9287: 00284a31 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 9288: 00441eb9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ - 9289: 003e55b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 9288: 00441f01 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 9289: 003e55f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 9290: 0068feaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 9291: 00645edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 9292: 006913f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 9293: 00400ca5 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 9293: 00400ced 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 9294: 002a4ded 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 9295: 006907c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 9296: 002a79d1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 9297: 006900b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 9298: 006485fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 9299: 006902d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 9300: 002558f5 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 9301: 00690cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ - 9302: 003c26c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 9302: 003c2711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 9303: 0024cae5 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 9304: 00644768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 9305: 003abb3d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 9305: 003abb85 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 9306: 0068fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 9307: 002de9f5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 9308: 0063ee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 9309: 00645334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 9310: 0069126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 9311: 0063fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 9312: 00240e41 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 9313: 00691e39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 9314: 003a9c11 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 9314: 003a9c59 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 9315: 00690e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 9316: 00690742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 9317: 00690e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 9318: 00649f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 9319: 00442541 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 9319: 00442589 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 9320: 00690dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 9321: 005aa1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 9322: 00445945 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 9322: 0044598d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 9323: 001acd01 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 9324: 0064c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 9325: 00690f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9326: 00691176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 9327: 0068f979 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 9328: 0068fbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 9329: 001f1285 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 9330: 002369f9 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 9331: 00690f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 9332: 00406299 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 9333: 00441f65 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 9334: 003e8b35 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 9332: 004062e1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 9333: 00441fad 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 9334: 003e8b7d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 9335: 006900cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 9336: 0068fba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 9337: 006903ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 9338: 002b15b5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 9339: 004214d5 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 9339: 0042151d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 9340: 002c040d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 9341: 00211e5d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 9342: 001b61a5 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 9343: 0063c368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 9344: 002f204d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 9345: 003e756d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 9344: 002f2095 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 9345: 003e75b5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 9346: 0068fd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ 9347: 002952d9 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 9348: 00644368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 9349: 005a7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 9350: 00644878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 9351: 002c0891 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 9352: 0025df9d 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 9353: 00342799 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 9354: 003e45a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 9353: 003427e1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 9354: 003e45f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 9355: 001b6aa1 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 9356: 0034a4f1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 9356: 0034a539 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 9357: 00691556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 9358: 006487fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 9359: 004116a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 9359: 004116e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 9360: 00690f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 9361: 005aa910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 9362: 001c5ca5 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 9363: 00461dd9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 9363: 00461e21 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 9364: 00640914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 9365: 0064ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 9366: 002c0835 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 9367: 00259e99 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 9368: 003d51fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 9368: 003d5245 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 9369: 00690c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 9370: 00641844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 9371: 001e3139 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 9372: 00259c89 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 9373: 00690816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 9374: 00690c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 9375: 00641fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 9376: 00642164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 9377: 00690a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 9378: 0063b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 9379: 0069078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 9380: 00690ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 9381: 0026024d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 9382: 00408981 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 9383: 00445505 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 9382: 004089c9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 9383: 0044554d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 9384: 00691e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 9385: 003df7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 9385: 003df809 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 9386: 006499f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 9387: 001cfa39 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 9388: 002b17d1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 9389: 0063f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 9390: 0069132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 9391: 001f52bd 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 9392: 00647aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 9393: 00294ad1 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 9394: 00690d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 9395: 00691da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 9396: 006901b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 9397: 002fe571 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 9397: 002fe5b9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 9398: 00649c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 9399: 00645f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 9400: 00460265 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 9401: 003290f1 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 9400: 004602ad 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 9401: 00329139 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 9402: 001acda9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 9403: 0025d8f5 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 9404: 002fe1dd 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 9404: 002fe225 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 9405: 0068fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 9406: 0023955d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ - 9407: 004507f1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 9408: 003c1e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 9407: 00450839 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 9408: 003c1e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 9409: 0063dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 9410: 0063b090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 9411: 0063fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 9412: 001b4645 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ - 9413: 00405f09 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 9413: 00405f51 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 9414: 0063f188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 9415: 00642724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 9416: 002a4e55 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ - 9417: 0043cbb1 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 9417: 0043cbf9 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 9418: 00690d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 9419: 0019a9b9 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 9420: 0068f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 9421: 0063c134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 9422: 00690dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 9423: 0063ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 9424: 002a5df5 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 9425: 00592930 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 9426: 0064c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 9427: 006910c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 9428: 0044f16d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 9428: 0044f1b5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 9429: 0064ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 9430: 006404a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 9431: 0068f970 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 9432: 001bf5b5 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 9433: 003ec8cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 9433: 003ec915 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 9434: 00690886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 9435: 00690140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 9436: 00690a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 9437: 00279a39 2 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 9438: 003ea35d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 9439: 00434bf5 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 9438: 003ea3a5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 9439: 00434c3d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 9440: 00690f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 9441: 003ea739 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 9442: 003c42dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 9443: 002fb459 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 9441: 003ea781 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 9442: 003c4325 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 9443: 002fb4a1 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 9444: 0063d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 9445: 002135b1 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 9446: 0063eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 9447: 00443ba5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 9448: 00347f1d 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 9447: 00443bed 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 9448: 00347f65 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 9449: 002abc31 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 9450: 006907cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 9451: 0068fea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 9452: 00690d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 9453: 004530f5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 9453: 0045313d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 9454: 005897ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 9455: 00644bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 9456: 002af1c9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 9457: 0064825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 9458: 003f81f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 9458: 003f8239 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 9459: 0068fc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 9460: 00643d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 9461: 0064c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 9462: 0063ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 9463: 006422a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 9464: 003e1a2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 9464: 003e1a75 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 9465: 001b1111 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 9466: 002a4025 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 9467: 0040e9d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 9467: 0040ea19 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 9468: 006914b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_SET_SOFTINT_DSTATE │ │ │ │ - 9469: 003cfc49 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 9470: 003e56dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 9469: 003cfc91 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 9470: 003e5725 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 9471: 00690840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 9472: 00414d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 9472: 00414d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 9473: 002664b9 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 9474: 0064665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 9475: 006904fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 9476: 0068fbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 9477: 003cf305 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 9477: 003cf34d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 9478: 00641374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 9479: 00645f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 9480: 00691720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 9481: 0063f108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ - 9482: 002f8d8d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 9482: 002f8dd5 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 9483: 00232919 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 9484: 0023c035 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 9485: 00690608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 9486: 0063cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 9487: 0068fb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 9488: 00690dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ 9489: 00269b25 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 9490: 005ac908 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 9491: 001e32a1 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 9492: 00690062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 9493: 001ace51 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 9494: 001b2541 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 9495: 003be261 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 9496: 00409821 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 9495: 003be2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 9496: 00409869 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 9497: 0064b888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 9498: 00641ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 9499: 0069040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 9500: 0045e7d9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 9500: 0045e821 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 9501: 00599e40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 9502: 003af1c1 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 9502: 003af209 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 9503: 00691488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 9504: 003d3a61 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 9504: 003d3aa9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 9505: 0025e84d 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 9506: 0036ebad 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 9506: 0036ebf5 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 9507: 001a9f51 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 9508: 00642c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 9509: 0064782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 9510: 00442f31 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 9510: 00442f79 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 9511: 00690918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 9512: 004321b1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 9513: 0040b075 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 9512: 004321f9 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 9513: 0040b0bd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 9514: 00288665 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 9515: 00691422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 9516: 006904e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ - 9517: 003093c5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 9518: 0042ced1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 9519: 003c2e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 9520: 0032beb5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 9517: 0030940d 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 9518: 0042cf19 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 9519: 003c2e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 9520: 0032befd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 9521: 002d9ad5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 9522: 0063bef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 9523: 00232861 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 9524: 002b1abd 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 9525: 0040d15d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 9525: 0040d1a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 9526: 002d9eb5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 9527: 0068f6b6 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 9528: 0063bce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 9529: 005ab2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 9530: 00648bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 9531: 00690e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 9532: 0064c648 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 9533: 00690ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 9534: 00409f05 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 9534: 00409f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 9535: 0069056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 9536: 0027a5c5 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 9537: 003c542d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 9538: 0030c375 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 9539: 00348ee5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 9537: 003c5475 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 9538: 0030c3bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 9539: 00348f2d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 9540: 001aafb1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ - 9541: 004521e9 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 9541: 00452231 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 9542: 00691588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 9543: 006906c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ - 9544: 00418e55 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 9545: 00328df9 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 9546: 003ce559 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 9544: 00418e9d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 9545: 00328e41 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 9546: 003ce5a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 9547: 0064aa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 9548: 006452f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 9549: 002fa489 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 9550: 0043b84d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 9549: 002fa4d1 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 9550: 0043b895 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 9551: 00640084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 9552: 002bf85d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 9553: 0068f976 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 9554: 00229521 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 9555: 0069091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 9556: 00691136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 9557: 005ab780 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 9558: 002b06f5 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 9559: 0068fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 9560: 003ac821 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 9560: 003ac869 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 9561: 0064682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 9562: 001dc811 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 9563: 00691de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 9564: 0034cb41 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 9564: 0034cb89 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 9565: 00648b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 9566: 006415f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 9567: 002af2d1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 9568: 0068fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 9569: 002ac4a1 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 9570: 001885b5 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 9571: 001f5f89 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 9572: 00264da5 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 9573: 002c30c5 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 9574: 0063ff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 9575: 00419fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 9576: 003366e5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 9575: 0041a001 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 9576: 0033672d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 9577: 0068fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 9578: 00649a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 9579: 006912c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 9580: 0021d51d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 9581: 00200c7d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 9582: 0068fbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 9583: 0045b67d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 9584: 0034cc05 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 9583: 0045b6c5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 9584: 0034cc4d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 9585: 0064619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 9586: 00648a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 9587: 0069121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 9588: 006448b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 9589: 00641da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 9590: 001dc471 4 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 9591: 00200ad9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 9592: 002bfe25 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ - 9593: 004427f1 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 9593: 00442839 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 9594: 0069173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 9595: 006913a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 9596: 001ab2b1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 9597: 0069189c 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 9598: 0064be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 9599: 00592bd4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 9600: 0019b64d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 9601: 003515dd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 9601: 00351625 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 9602: 00648fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 9603: 00691610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 9604: 00646e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ - 9605: 0030ff35 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 9606: 003c1f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 9605: 0030ff7d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 9606: 003c1f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 9607: 006915cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 9608: 00643648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 9609: 005ac6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 9610: 002b7349 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 9611: 003dd6d1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 9611: 003dd719 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 9612: 002e1525 388 FUNC GLOBAL DEFAULT 12 sparc_cpu_memory_rw_debug │ │ │ │ - 9613: 00342861 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 9613: 003428a9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 9614: 0069146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 9615: 001b1141 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 9616: 00260295 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 9617: 00641274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 9618: 0030f87d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 9618: 0030f8c5 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 9619: 00649940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 9620: 0064792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 9621: 00690bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 9622: 003e520d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 9622: 003e5255 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 9623: 001ae911 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 9624: 00691854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ - 9625: 003d3f61 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 9625: 003d3fa9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 9626: 00271ff1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 9627: 00403b31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ - 9628: 003f60d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 9629: 003ea991 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 9627: 00403b79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 9628: 003f6121 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 9629: 003ea9d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 9630: 0064b878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 9631: 001faa81 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 9632: 004528ad 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 9632: 004528f5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 9633: 002e64c1 70 FUNC GLOBAL DEFAULT 12 helper_faddd │ │ │ │ 9634: 00690280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 9635: 006906a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 9636: 0068fcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 9637: 00459915 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 9637: 0045995d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 9638: 00649790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 9639: 006420b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 9640: 0063bc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 9641: 0068f8fc 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 9642: 0064ac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 9643: 0018ae8d 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 9644: 00642764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 9645: 00647e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 9646: 00690588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 9647: 00641ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 9648: 0068fe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 9649: 00649450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 9650: 00690b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 9651: 003c020d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 9652: 0043c479 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 9651: 003c0255 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 9652: 0043c4c1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 9653: 002e65e1 212 FUNC GLOBAL DEFAULT 12 helper_faddq │ │ │ │ 9654: 00647bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 9655: 002f2055 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 9655: 002f209d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 9656: 0069046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 9657: 002e63d1 58 FUNC GLOBAL DEFAULT 12 helper_fadds │ │ │ │ 9658: 0068f95c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 9659: 002e72a1 92 FUNC GLOBAL DEFAULT 12 helper_fcmpd │ │ │ │ 9660: 0063eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 9661: 0063fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 9662: 002cc1e5 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 9663: 0063b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 9664: 006906c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 9665: 001b70d9 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ - 9666: 0045424d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 9667: 003e5629 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 9666: 00454295 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 9667: 003e5671 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 9668: 00642024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 9669: 00642d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 9670: 00691590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 9671: 006900ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 9672: 00642524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 9673: 0069182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 9674: 002e7359 148 FUNC GLOBAL DEFAULT 12 helper_fcmpq │ │ │ │ 9675: 00690e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 9676: 002e7201 80 FUNC GLOBAL DEFAULT 12 helper_fcmps │ │ │ │ 9677: 00691a5c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 9678: 002b8b21 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 9679: 00347b89 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 9679: 00347bd1 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 9680: 006908f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 9681: 003c36f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 9682: 003cc23d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ - 9683: 0032bdc5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 9681: 003c373d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 9682: 003cc285 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 9683: 0032be0d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 9684: 0063ef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 9685: 003704cd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 9685: 00370515 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 9686: 0064c2e4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 9687: 0030f1a1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 9687: 0030f1e9 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 9688: 002b0fb1 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 9689: 006909a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 9690: 0068fba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 9691: 002ad421 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 9692: 0068ffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 9693: 001fbec5 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 9694: 00691732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 9695: 0064b318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 9696: 00690a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 9697: 00690bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 9698: 003c7cad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 9698: 003c7cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 9699: 00691104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 9700: 00326a49 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 9701: 00448ba1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 9700: 00326a91 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 9701: 00448be9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 9702: 006915ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 9703: 0068fea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 9704: 001d9081 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 9705: 00690b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 9706: 00450699 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 9706: 004506e1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 9707: 002d59cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 9708: 00644ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_DCACHE_FREEZE_EVENT │ │ │ │ - 9709: 004622f5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 9710: 002f5d35 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 9709: 0046233d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 9710: 002f5d7d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 9711: 00640684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 9712: 0068fc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 9713: 0045b265 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 9713: 0045b2ad 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 9714: 00690448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 9715: 00243cd1 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 9716: 003af031 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 9716: 003af079 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 9717: 00690ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 9718: 00452d1d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ - 9719: 003d9efd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 9718: 00452d65 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 9719: 003d9f45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 9720: 0019eca5 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 9721: 00646aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 9722: 00639ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 9723: 006916ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9724: 006913ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 9725: 00641ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 9726: 003f39b1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 9727: 004545fd 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 9726: 003f39f9 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 9727: 00454645 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 9728: 0063a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 9729: 0031d025 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 9729: 0031d06d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 9730: 00690cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 9731: 001bc441 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 9732: 003d77c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 9733: 0044b8dd 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 9732: 003d7809 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 9733: 0044b925 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 9734: 002aa10d 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 9735: 0023a8b5 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 9736: 0042dbc1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 9736: 0042dc09 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 9737: 00691516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 9738: 003c2705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 9739: 003c358d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 9738: 003c274d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 9739: 003c35d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 9740: 001b7155 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 9741: 0068f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 9742: 0041c241 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 9742: 0041c289 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 9743: 0063d1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 9744: 002df12d 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 9745: 003fc2d1 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 9745: 003fc319 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 9746: 0063e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ - 9747: 0043f1f1 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 9747: 0043f239 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 9748: 00691de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 9749: 00301839 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 9749: 00301881 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 9750: 006913ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 9751: 006907e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 9752: 0023cec9 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 9753: 004646c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ - 9754: 0044fb99 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 9753: 00464709 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 9754: 0044fbe1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 9755: 00641f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 9756: 003e080d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 9756: 003e0855 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 9757: 006912ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 9758: 005b0bd0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 9759: 0064af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 9760: 003ea919 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 9760: 003ea961 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 9761: 001b1131 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 9762: 00432381 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 9762: 004323c9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 9763: 00690d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 9764: 0068fcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 9765: 00690204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 9766: 0069067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 9767: 00593910 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 9768: 00649b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 9769: 002bd029 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 9770: 002677cd 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 9771: 004172fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ - 9772: 004523e9 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 9773: 00417db5 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 9771: 00417345 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 9772: 00452431 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 9773: 00417dfd 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 9774: 00284a49 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ - 9775: 003b0205 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 9775: 003b024d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 9776: 0063fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 9777: 002098e5 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 9778: 00639e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 9779: 00690826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 9780: 0068f93a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 9781: 002cc21d 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 9782: 0063c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -9789,1160 +9789,1160 @@ │ │ │ │ 9785: 00295fdd 432 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 9786: 006904f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 9787: 00690268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 9788: 0069167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 9789: 00644308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 9790: 0069036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 9791: 006910a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 9792: 00520a34 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 9792: 00520a7c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 9793: 0066e3e0 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 9794: 00592cb8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 9795: 006917cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 9796: 002c753d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 9797: 00641cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 9798: 00690c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 9799: 0068fe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 9800: 003121f1 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 9801: 0042da51 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 9800: 00312239 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 9801: 0042da99 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 9802: 0063e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 9803: 00294af9 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 9804: 00417351 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 9804: 00417399 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 9805: 002c66e9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 9806: 003d0571 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 9807: 00442c0d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 9806: 003d05b9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 9807: 00442c55 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 9808: 0063faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 9809: 0069059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 9810: 002c7dc5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 9811: 0068febc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 9812: 0041dd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 9812: 0041dd9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 9813: 0068fc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 9814: 003dd259 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 9814: 003dd2a1 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 9815: 0064b8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 9816: 0064aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 9817: 00452915 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 9817: 0045295d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 9818: 005936a8 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 9819: 00641e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 9820: 0023f715 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 9821: 002d876d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 9822: 0064b848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ - 9823: 00458c75 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 9823: 00458cbd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 9824: 00691e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 9825: 006903f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 9826: 00422d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 9826: 00422db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 9827: 005ae704 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdmulq │ │ │ │ - 9828: 00354ef9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 9828: 00354f41 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 9829: 0063e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 9830: 00446f71 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 9830: 00446fb9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 9831: 002c5a2d 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 9832: 00691dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 9833: 003f1a89 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 9834: 00520638 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 9835: 004455d5 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 9833: 003f1ad1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 9834: 00520680 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 9835: 0044561d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 9836: 00649620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 9837: 005925c0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 9838: 0069043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 9839: 0063a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 9840: 00594028 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 9841: 0042c34d 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ - 9842: 002fbb0d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 9841: 0042c395 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 9842: 002fbb55 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 9843: 00642a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 9844: 003dd139 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 9844: 003dd181 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 9845: 00690bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ - 9846: 003f22cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 9847: 00310305 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 9848: 00341379 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 9846: 003f2315 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 9847: 0031034d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 9848: 003413c1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 9849: 002abbe9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 9850: 0027dc01 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 9851: 00445981 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 9851: 004459c9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 9852: 001b1139 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 9853: 002c0909 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 9854: 005a82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 9855: 0064ced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 9856: 0064aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 9857: 0069045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 9858: 00691b68 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 9859: 0040f249 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 9859: 0040f291 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 9860: 0063ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 9861: 001d5f01 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 9862: 00690e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 9863: 0068fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 9864: 00642904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 9865: 003c1ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 9865: 003c2045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 9866: 00690e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 9867: 0068fd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 9868: 004225b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 9868: 004225f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 9869: 00225651 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 9870: 0063f038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 9871: 0063b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 9872: 00422719 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 9873: 004629ad 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 9872: 00422761 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 9873: 004629f5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 9874: 00691602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 9875: 00414315 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 9875: 0041435d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 9876: 00690d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 9877: 00690810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 9878: 00334f39 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 9879: 00418da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 9880: 0043ac6d 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 9878: 00334f81 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 9879: 00418de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 9880: 0043acb5 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 9881: 0069138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 9882: 0064cbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 9883: 00691122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 9884: 0034a9a1 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 9884: 0034a9e9 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 9885: 0064897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 9886: 00690966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 9887: 006436c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 9888: 002d58f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 9889: 002b1701 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 9890: 0064852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 9891: 005b0ba0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 9892: 00649440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 9893: 00416039 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 9893: 00416081 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 9894: 00649960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 9895: 005a7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 9896: 00690a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 9897: 0043bbb5 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 9897: 0043bbfd 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 9898: 0027aa39 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 9899: 0023adfd 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 9900: 0064a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 9901: 00421451 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 9901: 00421499 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 9902: 0064bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 9903: 003c1625 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 9904: 003801e9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 9903: 003c166d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 9904: 00380231 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 9905: 00642e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 9906: 00265de1 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 9907: 00644858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 9908: 00348ff9 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 9908: 00349041 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 9909: 00645434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 9910: 0063dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 9911: 005a6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 9912: 001affd5 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 9913: 0069183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ - 9914: 00441305 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 9914: 0044134d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 9915: 0063a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 9916: 002ce365 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 9917: 002cbf89 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 9918: 001a9e91 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 9919: 005855d4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 9920: 004242f1 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 9920: 00424339 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 9921: 006908d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 9922: 006916a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 9923: 00312175 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 9923: 003121bd 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 9924: 00640494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 9925: 006907c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 9926: 003dfb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 9926: 003dfbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 9927: 00278d91 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 9928: 00640984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 9929: 001b1989 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 9930: 006465dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 9931: 0069082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ 9932: 002e7551 240 FUNC GLOBAL DEFAULT 12 helper_flcmpd │ │ │ │ - 9933: 002f39a9 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 9933: 002f39f1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 9934: 0025f751 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 9935: 00419e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 9935: 00419e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 9936: 00690180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 9937: 0064c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 9938: 00690cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 9939: 0034006d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 9939: 003400b5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 9940: 00251339 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 9941: 00255155 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 9942: 00188a59 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 9943: 006914bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_INTERRUPT_DSTATE │ │ │ │ 9944: 00691464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 9945: 00426b45 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 9945: 00426b8d 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 9946: 0064bebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 9947: 0064a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 9948: 004020f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 9948: 0040213d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ 9949: 0020e029 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 9950: 00690e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 9951: 00286451 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 9952: 002e7481 208 FUNC GLOBAL DEFAULT 12 helper_flcmps │ │ │ │ 9953: 00690c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9954: 00465c59 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 9954: 00465ca1 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 9955: 00259ea5 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 9956: 00690fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 9957: 0069089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 9958: 003dd791 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 9959: 0032b515 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 9958: 003dd7d9 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 9959: 0032b55d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 9960: 00690068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 9961: 003f6b15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 9961: 003f6b5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 9962: 002c59a1 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 9963: 002dc5a1 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 9964: 00646b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 9965: 0034cadd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 9965: 0034cb25 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 9966: 0068fd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 9967: 0040ebe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 9968: 00462bb9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 9967: 0040ec2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 9968: 00462c01 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 9969: 00691178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 9970: 00690856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 9971: 002b008d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 9972: 00326089 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 9972: 003260d1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 9973: 002e0565 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 9974: 0020dd01 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 9975: 0045b1d1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 9975: 0045b219 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 9976: 002bc669 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 9977: 003edc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 9978: 00409fc9 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 9979: 0040ee19 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 9977: 003edc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 9978: 0040a011 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 9979: 0040ee61 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 9980: 005a6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 9981: 00691824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 9982: 00643618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 9983: 0063d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 9984: 0040857d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 9984: 004085c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 9985: 002d7801 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 9986: 002c8de5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 9987: 00457301 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 9987: 00457349 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 9988: 0064ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 9989: 006397c0 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 9990: 00691772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 9991: 003cdb09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 9991: 003cdb51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 9992: 0069181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9993: 003df8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 9993: 003df935 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 9994: 001ee0b1 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 9995: 003d0299 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 9995: 003d02e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 9996: 00691e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 9997: 001aeed5 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 9998: 002cbfe5 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 9999: 00410cc5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 9999: 00410d0d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 10000: 0064b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 10001: 006912d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 10002: 0064c298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 10003: 0063a67c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 10004: 003c1a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 10004: 003c1aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 10005: 0068fda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 10006: 006393e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 10007: 00691686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 10008: 00691534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 10009: 0063cd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 10010: 003edd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 10010: 003edd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 10011: 006441c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 10012: 0069028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 10013: 00690740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 10014: 00458395 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 10015: 00442b29 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 10014: 004583dd 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 10015: 00442b71 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 10016: 00644f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 10017: 0063f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 10018: 006446e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 10019: 006903a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 10020: 001b2209 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 10021: 00691858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 10022: 00260391 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 10023: 006910f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 10024: 00293059 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 10025: 0068fdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 10026: 003e3f55 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 10026: 003e3f9d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 10027: 001e9181 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 10028: 0064ac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ - 10029: 002efc09 138 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ + 10029: 002efc51 138 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ 10030: 002c64ed 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 10031: 00691578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 10032: 004266fd 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 10032: 00426745 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 10033: 0063fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 10034: 00690070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ - 10035: 00422031 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 10036: 00422665 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 10037: 0045f049 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 10035: 00422079 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 10036: 004226ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 10037: 0045f091 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 10038: 00690fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 10039: 0069122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 10040: 002f0d6d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 10040: 002f0db5 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 10041: 00647e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 10042: 001c6bfd 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 10043: 0063b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 10044: 0064d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 10045: 002c013d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 10046: 004399fd 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 10046: 00439a45 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 10047: 002c90f1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 10048: 001ad729 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 10049: 003b6c49 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 10050: 003fbf25 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 10051: 00421269 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ - 10052: 0031d445 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 10049: 003b6c91 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 10050: 003fbf6d 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 10051: 004212b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 10052: 0031d48d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 10053: 006910be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 10054: 006450e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 10055: 00309e25 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 10055: 00309e6d 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 10056: 00643f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 10057: 005924f0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 10058: 006423b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 10059: 001f10e9 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 10060: 00690e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 10061: 003c1cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 10061: 003c1cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 10062: 00233375 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 10063: 0063b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 10064: 006903aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 10065: 00680148 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 10066: 00386579 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 10066: 003865c1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 10067: 00690ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 10068: 00451679 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 10068: 004516c1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 10069: 0021d061 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 10070: 00691206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 10071: 003ed425 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 10071: 003ed46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 10072: 002501b9 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 10073: 00690112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 10074: 0041e749 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 10075: 003dc4d9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 10074: 0041e791 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 10075: 003dc521 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 10076: 0069002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 10077: 005ab90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 10078: 003dfe45 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 10078: 003dfe8d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 10079: 002c5a9d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 10080: 002841fd 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 10081: 0069000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 10082: 00690c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_ICACHE_FREEZE_DSTATE │ │ │ │ 10083: 00690114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 10084: 003e7ed5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 10084: 003e7f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 10085: 002210a9 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 10086: 001af4b5 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 10087: 0040f891 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 10087: 0040f8d9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 10088: 005ab360 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 10089: 002dbd89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 10090: 006478fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 10091: 003eae51 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 10091: 003eae99 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 10092: 002d75c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 10093: 005a6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 10094: 00639fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 10095: 0069160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 10096: 00647b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 10097: 0063a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 10098: 00690a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 10099: 002f5001 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 10099: 002f5049 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 10100: 00645374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 10101: 002807d9 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 10102: 002f2045 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 10102: 002f208d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 10103: 0063c988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 10104: 0020305d 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 10105: 0042a245 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 10105: 0042a28d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ 10106: 001fbae9 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 10107: 00294e31 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 10108: 002bf969 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 10109: 00295175 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 10110: 00641714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 10111: 00458e8d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 10112: 00301735 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 10113: 00442591 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 10114: 00310819 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 10111: 00458ed5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 10112: 0030177d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 10113: 004425d9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 10114: 00310861 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 10115: 0063b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 10116: 001b8bf5 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 10117: 0053fe2c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 10118: 003dd57d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 10117: 0053fe74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 10118: 003dd5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 10119: 0063d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 10120: 00227db5 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 10121: 00592b64 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 10122: 00446095 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 10122: 004460dd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 10123: 002606a5 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 10124: 006413f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 10125: 00690a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 10126: 00690708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 10127: 003f84b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 10127: 003f84f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 10128: 001bab85 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 10129: 004330b5 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 10129: 004330fd 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 10130: 001f6021 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 10131: 0021326d 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 10132: 00354cdd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 10132: 00354d25 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 10133: 005908f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 10134: 0025d705 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 10135: 00691888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 10136: 0069038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 10137: 002dff85 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 10138: 00593844 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 10139: 00691e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 10140: 00351019 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 10140: 00351061 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 10141: 0025ccc5 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 10142: 001e3775 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 10143: 0069079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 10144: 00426051 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 10144: 00426099 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 10145: 002d3da5 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 10146: 003ed821 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 10146: 003ed869 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 10147: 005ac3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 10148: 0019af79 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 10149: 004576a5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 10149: 004576ed 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 10150: 006906d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 10151: 0069017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 10152: 0063e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 10153: 00649af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 10154: 0063fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 10155: 00691740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ - 10156: 003f3251 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 10156: 003f3299 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 10157: 006908ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 10158: 00691da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 10159: 006464cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 10160: 003b9249 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 10160: 003b9291 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 10161: 00259be9 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 10162: 003aa269 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 10162: 003aa2b1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 10163: 0064a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 10164: 003f2b31 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 10164: 003f2b79 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 10165: 005925fc 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 10166: 00409c69 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 10166: 00409cb1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 10167: 0064c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 10168: 0041e165 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 10169: 002fa9ad 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 10168: 0041e1ad 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 10169: 002fa9f5 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 10170: 0069020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 10171: 0063a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ - 10172: 00411485 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 10173: 00459849 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 10172: 004114cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 10173: 00459891 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 10174: 002c941d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 10175: 005a3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 10176: 001a7e41 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ - 10177: 00321765 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 10177: 003217ad 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 10178: 001dc40d 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 10179: 006902c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 10180: 0019c389 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 10181: 00401b9d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 10182: 00348611 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 10183: 003af015 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 10181: 00401be5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 10182: 00348659 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 10183: 003af05d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 10184: 0064841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 10185: 00691584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 10186: 00409161 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 10186: 004091a9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 10187: 002887d1 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 10188: 00648b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 10189: 00642484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 10190: 00414d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 10190: 00414d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 10191: 0063a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 10192: 00347c35 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 10192: 00347c7d 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 10193: 00236145 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 10194: 006908da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 10195: 002c5f71 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 10196: 00691232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 10197: 00641ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 10198: 006910dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 10199: 00240061 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 10200: 0041de09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 10200: 0041de51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 10201: 00641f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 10202: 002c8c65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 10203: 00691018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 10204: 00255b09 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 10205: 005908e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 10206: 00690570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 10207: 001c73c9 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 10208: 001dba71 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 10209: 004327b1 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 10210: 00420699 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 10211: 003f2785 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 10209: 004327f9 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 10210: 004206e1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 10211: 003f27cd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 10212: 0063ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 10213: 003db7fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 10214: 0031075d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 10213: 003db845 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 10214: 003107a5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 10215: 0063e898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 10216: 0068fd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 10217: 00690814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 10218: 0043f2b9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 10218: 0043f301 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 10219: 0063c0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 10220: 0040a189 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 10221: 0030a9b1 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 10220: 0040a1d1 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 10221: 0030a9f9 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 10222: 00593c5c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 10223: 00441285 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 10223: 004412cd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 10224: 002e7665 36 FUNC GLOBAL DEFAULT 12 helper_get_fsr │ │ │ │ - 10225: 003356c1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 10225: 00335709 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 10226: 002444c5 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 10227: 00306d6d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 10228: 0030a441 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 10227: 00306db5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 10228: 0030a489 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 10229: 00293bdd 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 10230: 003c4561 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 10230: 003c45a9 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 10231: 002c7cf5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 10232: 001b7dc5 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 10233: 003fae01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 10233: 003fae49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 10234: 00645e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 10235: 001b1181 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 10236: 0063e2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 10237: 005a7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 10238: 0041a0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 10239: 00461731 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 10238: 0041a0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 10239: 00461779 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 10240: 00690530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 10241: 004481b9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 10241: 00448201 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 10242: 001b97c9 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 10243: 002c859d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 10244: 001f11e1 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 10245: 001e4139 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 10246: 003beddd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 10246: 003bee25 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 10247: 001e8e91 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 10248: 00217fe5 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ 10249: 005a3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 10250: 0064b308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 10251: 005ac98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 10252: 0068f95f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 10253: 0069176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 10254: 00643728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 10255: 001e7469 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 10256: 003ba2c5 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 10256: 003ba30d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 10257: 00691270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 10258: 00231af9 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 10259: 002fde4d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 10259: 002fde95 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 10260: 00639b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 10261: 00228989 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 10262: 00644f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 10263: 001e4b19 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 10264: 001b44ed 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 10265: 002f3e11 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 10265: 002f3e59 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 10266: 0063c3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 10267: 005a2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 10268: 005ac2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 10269: 00260301 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 10270: 0068fc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 10271: 0068fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 10272: 005a7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 10273: 00643818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 10274: 003e29a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 10275: 00422cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 10276: 00348885 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 10274: 003e29e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 10275: 00422d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 10276: 003488cd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 10277: 002c5ff9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 10278: 005a7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 10279: 006900aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 10280: 00644f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 10281: 006914f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 10282: 0063e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 10283: 002c8f69 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 10284: 0068fd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 10285: 0063f0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 10286: 0063a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 10287: 0063a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 10288: 00641214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ - 10289: 0045cbd9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 10289: 0045cc21 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 10290: 00642244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 10291: 00691632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 10292: 0068fb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 10293: 001dc879 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 10294: 00232a29 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 10295: 003fc361 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 10295: 003fc3a9 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 10296: 00642a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 10297: 00642454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 10298: 00279dfd 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 10299: 00295cc1 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 10300: 00543b50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 10300: 00543b98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 10301: 001b051d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 10302: 00592c00 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 10303: 002131e1 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 10304: 001b43f9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 10305: 00643de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 10306: 00292ee5 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 10307: 0063c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 10308: 00690ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 10309: 003e4439 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 10309: 003e4481 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 10310: 0063a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 10311: 006911ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 10312: 0063ea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 10313: 0068f995 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 10314: 00691dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ - 10315: 003e247d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 10315: 003e24c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 10316: 0068ff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 10317: 00649770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 10318: 00639c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 10319: 005a7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 10320: 0042c925 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 10320: 0042c96d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 10321: 00691866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 10322: 0063d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 10323: 00245075 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 10324: 00641f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 10325: 00467c15 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 10325: 00467c5d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 10326: 00642774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 10327: 00690a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 10328: 00422b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 10328: 00422b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 10329: 00641f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 10330: 0068fe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 10331: 00642da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 10332: 0063e8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 10333: 0069171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10334: 005908c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 10335: 0069140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 10336: 0064b838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 10337: 0024c75d 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 10338: 0029a3e5 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 10339: 001a994d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 10340: 00292935 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 10341: 00456c95 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 10341: 00456cdd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 10342: 00187959 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 10343: 00648b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 10344: 006901f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 10345: 0069080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 10346: 005a3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 10347: 0064bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 10348: 003edb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 10348: 003edb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 10349: 00642c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 10350: 003b6159 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 10350: 003b61a1 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 10351: 006462bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 10352: 0069186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 10353: 001afa45 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 10354: 003bed4d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 10354: 003bed95 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 10355: 0023de7d 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 10356: 00690aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 10357: 0068fd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 10358: 004329e9 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 10358: 00432a31 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 10359: 0063de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ - 10360: 0030bced 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ + 10360: 0030bd35 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ 10361: 006419f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 10362: 006902f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 10363: 00690d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 10364: 0064d268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 10365: 00690af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10366: 00332301 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 10366: 00332349 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 10367: 0064c3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 10368: 001e533d 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 10369: 001ba1d5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 10370: 004554f5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 10370: 0045553d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 10371: 0063bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 10372: 0021b895 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 10373: 0020e281 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 10374: 002d6b09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 10375: 001e3325 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 10376: 00639e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 10377: 002c98ad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 10378: 004528c5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 10378: 0045290d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 10379: 006902b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 10380: 003e4d6d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 10380: 003e4db5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 10381: 005ac77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ 10382: 002e778d 400 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_read_register │ │ │ │ - 10383: 003f9715 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 10384: 00408ff1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 10385: 003f3ba9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 10383: 003f975d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 10384: 00409039 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 10385: 003f3bf1 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 10386: 00640314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 10387: 003ddb95 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 10387: 003ddbdd 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 10388: 001e7179 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 10389: 003e01b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 10390: 003c277d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 10389: 003e01f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 10390: 003c27c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 10391: 00644f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 10392: 00443491 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 10392: 004434d9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 10393: 00640834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 10394: 006916e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 10395: 0068fcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 10396: 0041c9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 10396: 0041c9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 10397: 002a5889 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 10398: 00432d69 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 10398: 00432db1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 10399: 0022b7d1 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 10400: 002c6081 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 10401: 0063b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 10402: 0064648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 10403: 00639820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 10404: 004277c9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 10404: 00427811 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 10405: 0068faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 10406: 00690ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 10407: 002c9289 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 10408: 003d0961 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 10408: 003d09a9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 10409: 001f0979 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 10410: 005a6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 10411: 006436d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 10412: 00645d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 10413: 0069072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 10414: 003ee3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 10415: 0040bdf1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 10416: 003341dd 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 10414: 003ee445 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 10415: 0040be39 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 10416: 00334225 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 10417: 0069119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 10418: 00201b15 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 10419: 005a20d8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 10420: 0063b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 10421: 003c3191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 10421: 003c31d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 10422: 00271e35 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 10423: 006489dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 10424: 0069026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 10425: 0064830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 10426: 003cccb9 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 10426: 003ccd01 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 10427: 00284ea1 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 10428: 00450891 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 10428: 004508d9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 10429: 0063ea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 10430: 005a7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 10431: 00227e65 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 10432: 00647e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 10433: 003e7065 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 10433: 003e70ad 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 10434: 0064d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 10435: 00645c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 10436: 0020b691 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 10437: 006396d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 10438: 00690c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 10439: 0068fc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 10440: 0032bd15 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 10440: 0032bd5d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 10441: 001b7f01 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 10442: 003ce195 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 10442: 003ce1dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 10443: 0068ff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 10444: 0068fd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 10445: 002d8e15 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 10446: 002c9b39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ - 10447: 0042f5bd 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 10447: 0042f605 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 10448: 001bb14d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 10449: 00412a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 10449: 00412ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 10450: 00691a54 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 10451: 0032dd51 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 10451: 0032dd99 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 10452: 0064ac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 10453: 003f8565 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 10453: 003f85ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 10454: 002de1d1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 10455: 00649870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 10456: 006429d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 10457: 006915ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 10458: 004081f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 10458: 00408241 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 10459: 002d443d 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 10460: 0021313d 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 10461: 003c5fb9 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 10462: 00412af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 10461: 003c6001 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 10462: 00412b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 10463: 001bf4b9 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 10464: 0020ef29 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 10465: 0069144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 10466: 006483dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 10467: 002633a9 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 10468: 003adc9d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 10469: 00408235 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 10468: 003adce5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 10469: 0040827d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 10470: 00292bfd 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 10471: 003409c9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 10471: 00340a11 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 10472: 00640614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 10473: 005ab3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 10474: 001d9e61 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 10475: 005a69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 10476: 002da281 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 10477: 002d6809 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 10478: 0028b621 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 10479: 003cdf8d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 10480: 003aabf1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 10481: 0040fa21 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 10479: 003cdfd5 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 10480: 003aac39 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 10481: 0040fa69 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 10482: 0064798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 10483: 0069048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 10484: 00257301 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 10485: 003dfd6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 10486: 00423685 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 10487: 0040ed11 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 10485: 003dfdb5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 10486: 004236cd 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 10487: 0040ed59 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 10488: 0063edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 10489: 006909e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 10490: 006499c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 10491: 00691844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 10492: 003c9959 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 10492: 003c99a1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 10493: 00690794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 10494: 0063db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 10495: 00358fc5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 10495: 0035900d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 10496: 001882bd 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 10497: 001b1bc1 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 10498: 001e2ee1 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 10499: 003c7279 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 10499: 003c72c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 10500: 00690f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 10501: 006905dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 10502: 002c019d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 10503: 002fd509 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 10503: 002fd551 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 10504: 00690942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 10505: 00691368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 10506: 0042cdf1 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 10506: 0042ce39 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 10507: 0063e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 10508: 0069024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 10509: 00691e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 10510: 0069075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 10511: 004481d5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 10511: 0044821d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 10512: 0064b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10513: 006912f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 10514: 003e83d9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 10515: 003fbfe9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 10516: 003343c5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ - 10517: 003c2219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 10518: 0055fbf4 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 10514: 003e8421 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 10515: 003fc031 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 10516: 0033440d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 10517: 003c2261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 10518: 0055fc3c 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 10519: 00647b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 10520: 0041d7a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 10521: 002f740d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 10520: 0041d7f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 10521: 002f7455 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 10522: 0064b8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 10523: 0069182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 10524: 001b10e1 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 10525: 0063fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 10526: 0032993d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 10526: 00329985 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 10527: 00592690 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 10528: 0069090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 10529: 005924a4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 10530: 002f9769 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 10530: 002f97b1 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 10531: 0063d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 10532: 0064cbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 10533: 00690fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 10534: 0063a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 10535: 0030fb3d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 10536: 00314269 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ - 10537: 0035677d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 10538: 00433751 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 10535: 0030fb85 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 10536: 003142b1 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 10537: 003567c5 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 10538: 00433799 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 10539: 0064cc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 10540: 006913d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 10541: 0041db49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 10541: 0041db91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 10542: 0069011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 10543: 0063ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 10544: 0064a83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 10545: 0069188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 10546: 001f1139 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 10547: 0043d715 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 10547: 0043d75d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 10548: 0023a751 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 10549: 00691500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 10550: 0064a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 10551: 00590864 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 10552: 002b5ed5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 10553: 0064cb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 10554: 005ad600 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 10555: 00335abd 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 10555: 00335b05 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 10556: 00691576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 10557: 0068fde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 10558: 0023f00d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 10559: 00649104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 10560: 006913d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 10561: 002c9df9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 10562: 00463545 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 10563: 00445ba5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 10564: 00432ea1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 10562: 0046358d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 10563: 00445bed 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 10564: 00432ee9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 10565: 00690f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ - 10566: 0037bd9d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 10566: 0037bde5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 10567: 006462ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 10568: 006904e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 10569: 002f5401 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ - 10570: 0044f70d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 10571: 0045ed05 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 10572: 003cd1e9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 10573: 0042d3ed 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 10574: 00351961 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 10569: 002f5449 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 10570: 0044f755 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 10571: 0045ed4d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 10572: 003cd231 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 10573: 0042d435 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 10574: 003519a9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 10575: 005aa25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 10576: 0063a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 10577: 001b8f81 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 10578: 0068f9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 10579: 0068fb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 10580: 003c8575 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 10580: 003c85bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 10581: 0023b231 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ - 10582: 00460b91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 10582: 00460bd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 10583: 0027b009 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 10584: 001b8e45 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 10585: 003ea829 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 10585: 003ea871 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 10586: 00641484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 10587: 00690496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 10588: 003bf5dd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 10588: 003bf625 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 10589: 0064b2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 10590: 003fbbd1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 10590: 003fbc19 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 10591: 00643898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 10592: 00342879 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 10592: 003428c1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 10593: 00592468 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 10594: 005a6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 10595: 0041355d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 10596: 003ea7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 10595: 004135a5 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 10596: 003ea835 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 10597: 006909b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 10598: 0025e355 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 10599: 004262f5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 10599: 0042633d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 10600: 00225d59 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 10601: 0063c658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 10602: 00520b78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 10602: 00520bc0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 10603: 0063ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ - 10604: 0030f059 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 10604: 0030f0a1 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 10605: 006429e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 10606: 001b90b5 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 10607: 0064680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 10608: 002c7641 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 10609: 0064636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 10610: 005aa994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 10611: 0069156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 10612: 003f95d1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 10612: 003f9619 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 10613: 0063fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 10614: 0063eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 10615: 002bfa51 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 10616: 0032bd8d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 10617: 003e09d1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 10616: 0032bdd5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 10617: 003e0a19 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 10618: 0068fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 10619: 00690022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 10620: 002c7ecd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 10621: 00432025 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 10621: 0043206d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 10622: 00690f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 10623: 003c6d99 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 10623: 003c6de1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 10624: 0063da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 10625: 0037a84d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 10625: 0037a895 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 10626: 0024482d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 10627: 00690192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10628: 0038747d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 10628: 003874c5 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 10629: 006900b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 10630: 00641944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 10631: 0063e968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 10632: 006904c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 10633: 00691e3c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 10634: 00410109 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 10635: 0042d4cd 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 10634: 00410151 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 10635: 0042d515 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 10636: 00644588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 10637: 0064663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 10638: 0064623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 10639: 005a5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 10640: 0041bfcd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 10640: 0041c015 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 10641: 00642644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 10642: 003ba1a5 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 10642: 003ba1ed 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 10643: 0064ce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10644: 0064649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 10645: 0063d280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 10646: 0063c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 10647: 00285251 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 10648: 00690492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 10649: 0063d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 10650: 0064ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 10651: 002aa09d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 10652: 005a8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 10653: 00690f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 10654: 005a4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 10655: 0063aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 10656: 00324d21 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 10656: 00324d69 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 10657: 0063a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 10658: 0044c2dd 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 10658: 0044c325 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 10659: 00647d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 10660: 0069013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ - 10661: 0034a181 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 10661: 0034a1c9 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 10662: 0063ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 10663: 006900ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 10664: 00642be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 10665: 00646a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 10666: 0063b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 10667: 004333d1 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 10668: 003be4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 10667: 00433419 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 10668: 003be501 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 10669: 00639cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 10670: 006905fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 10671: 0044ed81 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 10671: 0044edc9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 10672: 001e3725 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 10673: 00445205 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 10674: 003d6e81 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 10673: 0044524d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 10674: 003d6ec9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 10675: 001e4651 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 10676: 00639b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 10677: 0064c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 10678: 003f754d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 10679: 003bf6a5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 10678: 003f7595 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 10679: 003bf6ed 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 10680: 0069141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 10681: 00691102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 10682: 0068fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 10683: 0063eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 10684: 00691710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 10685: 00348261 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ - 10686: 003022e1 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 10687: 00451591 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 10688: 00355345 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 10685: 003482a9 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 10686: 00302329 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 10687: 004515d9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 10688: 0035538d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 10689: 002df2f9 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 10690: 00644418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 10691: 001fb509 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 10692: 0026fe15 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 10693: 00593ce8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 10694: 00351241 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 10694: 00351289 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 10695: 006904b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 10696: 00691db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 10697: 00648f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 10698: 003c3281 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 10698: 003c32c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 10699: 00690c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_BAD_ADDR_DSTATE │ │ │ │ - 10700: 0045f1e5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ - 10701: 0032b0e1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 10700: 0045f22d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ + 10701: 0032b129 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 10702: 00645dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 10703: 0063b678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 10704: 0046998d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 10705: 0046096d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 10706: 00543c58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 10704: 004699d5 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 10705: 004609b5 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 10706: 00543ca0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 10707: 00691e3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 10708: 004482a5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 10708: 004482ed 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 10709: 006448a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 10710: 00690110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 10711: 0064840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 10712: 0064b448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ - 10713: 00415f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 10713: 00415f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 10714: 0021cded 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 10715: 0069021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 10716: 00301c99 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 10716: 00301ce1 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 10717: 0027db51 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ - 10718: 002f674d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 10718: 002f6795 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 10719: 00212f99 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 10720: 00691794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 10721: 00690a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 10722: 003ee815 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 10722: 003ee85d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 10723: 0068f93e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 10724: 00593640 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 10725: 0063bc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 10726: 0069070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 10727: 00641d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 10728: 0069140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 10729: 002c1ee9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 10730: 0068fcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 10731: 0064cb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 10732: 003fb879 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 10732: 003fb8c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 10733: 0068fe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 10734: 0044dc85 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 10735: 003f5ab5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 10734: 0044dccd 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 10735: 003f5afd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 10736: 00649ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 10737: 0063bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 10738: 0063a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 10739: 0069095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 10740: 006902c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 10741: 00690326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 10742: 0064a9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 10743: 00690888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 10744: 002b7239 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 10745: 0063dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 10746: 0042d5ad 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 10746: 0042d5f5 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 10747: 00691a6d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 10748: 00340c9d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 10748: 00340ce5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 10749: 002de435 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 10750: 00639730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 10751: 00643a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 10752: 0027a7d1 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 10753: 0064660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 10754: 00690fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 10755: 00690e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 10756: 004678d1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 10756: 00467919 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 10757: 001b7d25 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 10758: 003863f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 10758: 00386441 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 10759: 0063bc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 10760: 0068fc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 10761: 002e7b7d 80 FUNC GLOBAL DEFAULT 12 helper_tsubcctv │ │ │ │ - 10762: 002fe7bd 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 10762: 002fe805 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 10763: 00641134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ - 10764: 0044c055 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 10764: 0044c09d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 10765: 00271161 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 10766: 004609f1 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 10767: 00432b59 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 10766: 00460a39 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 10767: 00432ba1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 10768: 002d737d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 10769: 00641694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 10770: 00690138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 10771: 00257199 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 10772: 0068fe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 10773: 006903ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 10774: 0069111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 10775: 00464829 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 10775: 00464871 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 10776: 00690f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 10777: 00641674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 10778: 00648a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 10779: 00690084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 10780: 00642734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 10781: 00690f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 10782: 00333b81 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 10782: 00333bc9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 10783: 006900b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 10784: 002f6855 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 10784: 002f689d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 10785: 006905c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 10786: 00640804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 10787: 00690d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 10788: 00284fe9 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 10789: 00417ccd 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 10789: 00417d15 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 10790: 0023b761 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 10791: 002fd395 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 10791: 002fd3dd 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 10792: 005abeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 10793: 0059c260 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 10794: 00350ea1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 10795: 003c5569 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 10794: 00350ee9 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 10795: 003c55b1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 10796: 0068f973 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 10797: 006403e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 10798: 0064892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 10799: 006910fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 10800: 0064a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 10801: 00286855 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 10802: 0032bca5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 10803: 00403759 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 10804: 00464b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 10802: 0032bced 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 10803: 004037a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 10804: 00464b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 10805: 00690fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 10806: 00463371 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 10807: 0041ae31 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 10808: 003c9251 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 10806: 004633b9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 10807: 0041ae79 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 10808: 003c9299 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 10809: 005ab804 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 10810: 00309ead 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 10810: 00309ef5 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 10811: 006407a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 10812: 00643ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 10813: 0063b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 10814: 002c4151 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10815: 00644178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 10816: 003dfa19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 10817: 00309cdd 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 10818: 003ff07d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 10819: 00418f89 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 10816: 003dfa61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 10817: 00309d25 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 10818: 003ff0c5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 10819: 00418fd1 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 10820: 0063b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 10821: 00691306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 10822: 00349cf9 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ - 10823: 003dde79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 10822: 00349d41 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 10823: 003ddec1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 10824: 0068fb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 10825: 002fb3dd 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 10825: 002fb425 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 10826: 002b5ef5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 10827: 002f2021 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ - 10828: 00305e61 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 10827: 002f2069 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 10828: 00305ea9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 10829: 00690c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 10830: 00348945 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 10831: 0042c5dd 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 10832: 0045747d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 10830: 0034898d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 10831: 0042c625 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 10832: 004574c5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 10833: 0026b0b9 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ - 10834: 004421a5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 10834: 004421ed 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 10835: 00690cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 10836: 00284fa1 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 10837: 0069044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 10838: 001891f1 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 10839: 001ee881 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 10840: 00691372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 10841: 0025d579 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 10842: 00553878 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 10842: 005538c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 10843: 0068fe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 10844: 00256c8d 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 10845: 00642df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ - 10846: 003c8fd5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 10847: 003346b5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 10846: 003c901d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 10847: 003346fd 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 10848: 0025f339 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 10849: 00644708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 10850: 00432fe5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 10850: 0043302d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 10851: 0068fc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 10852: 00321401 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 10852: 00321449 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 10853: 0023d34d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 10854: 0068ffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 10855: 004175f5 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 10855: 0041763d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 10856: 00640164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 10857: 00690a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 10858: 006412d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 10859: 002b75f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 10860: 0064870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 10861: 0064a84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 10862: 0040ae3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 10862: 0040ae85 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 10863: 0063e948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 10864: 00336c75 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 10864: 00336cbd 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 10865: 0063ea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 10866: 00643ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 10867: 005b1228 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 10868: 00691628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 10869: 0068fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 10870: 00414475 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 10870: 004144bd 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 10871: 0064cb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 10872: 0063eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 10873: 002c77d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 10874: 0041ad75 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 10874: 0041adbd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 10875: 0063b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 10876: 0041df71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 10877: 00415bc5 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 10878: 0036fda9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 10876: 0041dfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 10877: 00415c0d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 10878: 0036fdf1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 10879: 00690302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 10880: 0043b7dd 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 10880: 0043b825 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 10881: 0063949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 10882: 003aeb19 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 10882: 003aeb61 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 10883: 001b8659 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 10884: 0030a40d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 10885: 003ff421 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 10884: 0030a455 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 10885: 003ff469 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 10886: 00691dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 10887: 00329fe9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 10887: 0032a031 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 10888: 002c8069 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 10889: 003cde85 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 10890: 00349fe9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 10889: 003cdecd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 10890: 0034a031 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 10891: 00296c61 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 10892: 0034725d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 10892: 003472a5 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 10893: 006435f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 10894: 0069131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 10895: 00690d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 10896: 00643f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 10897: 0063ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 10898: 00225e41 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 10899: 001e77e9 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 10900: 0064c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 10901: 003ca9a5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 10901: 003ca9ed 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 10902: 005a4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 10903: 0068f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 10904: 001b164d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 10905: 002501c9 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 10906: 003d1e51 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 10906: 003d1e99 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 10907: 005a2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 10908: 002458a9 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 10909: 0064c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 10910: 003ec439 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 10910: 003ec481 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 10911: 00648d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 10912: 0064cbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 10913: 00309509 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 10913: 00309551 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 10914: 0063b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 10915: 006911d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 10916: 0063e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 10917: 0069022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 10918: 0064a6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 10919: 005a4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ 10920: 005963c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 10921: 0069154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 10922: 00690b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10923: 00244535 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 10924: 0045eb45 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 10924: 0045eb8d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 10925: 0064824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 10926: 00691762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 10927: 0063d060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 10928: 00641474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 10929: 0064617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 10930: 0064ce38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10931: 006915ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 10932: 00455395 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 10933: 0046975d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 10932: 004553dd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 10933: 004697a5 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 10934: 0063b688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 10935: 001b7431 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 10936: 00690d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ - 10937: 0042122d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 10937: 00421275 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 10938: 0068f6c7 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 10939: 00690358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 10940: 002c1ded 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 10941: 001bcf69 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 10942: 0026d4e9 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 10943: 002401e1 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 10944: 00236705 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ @@ -10950,22 +10950,22 @@ │ │ │ │ 10946: 00249361 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 10947: 00690eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 10948: 006800c0 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 10949: 00691d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 10950: 0064b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 10951: 00644bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 10952: 00645454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 10953: 00439b11 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 10953: 00439b59 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 10954: 00644ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 10955: 00643b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 10956: 00690eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 10957: 0068fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 10958: 00417be9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 10958: 00417c31 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 10959: 006909a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 10960: 00446ed1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 10960: 00446f19 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 10961: 00691742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 10962: 0064a95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 10963: 00691dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 10964: 00643628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 10965: 0069104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 10966: 00690678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 10967: 00690ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ @@ -10973,634 +10973,634 @@ │ │ │ │ 10969: 002949c9 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 10970: 001f5fd5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 10971: 0064859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 10972: 0025fe39 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 10973: 005aaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 10974: 0063e9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 10975: 00691e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 10976: 00448f99 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 10976: 00448fe1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 10977: 0068fc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 10978: 0023d14d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 10979: 001b54d5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 10980: 0068fb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 10981: 00648ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 10982: 00283215 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 10983: 0025e1b5 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 10984: 00398c7d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 10984: 00398cc5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 10985: 0068fc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 10986: 00639ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 10987: 0064611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 10988: 003e56a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 10988: 003e56e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 10989: 0064b348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 10990: 001a9849 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 10991: 003d6a01 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 10992: 00462e19 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 10991: 003d6a49 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 10992: 00462e61 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 10993: 00215da1 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 10994: 001ab1f1 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 10995: 0068f9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 10996: 00690100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 10997: 00690b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 10998: 00457159 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 10998: 004571a1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 10999: 002010a1 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 11000: 00646fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 11001: 005925a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 11002: 0068fcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 11003: 00690bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 11004: 00690532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 11005: 00640354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 11006: 004646fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 11007: 0045f27d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 11008: 003ae471 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 11009: 00323d51 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 11006: 00464745 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 11007: 0045f2c5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 11008: 003ae4b9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 11009: 00323d99 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 11010: 00690e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 11011: 0063fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 11012: 00447141 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 11012: 00447189 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 11013: 001aca61 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 11014: 0033c5dd 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 11014: 0033c625 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 11015: 00691768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 11016: 00644978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 11017: 002928d5 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 11018: 0063cd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ - 11019: 002f7491 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 11019: 002f74d9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 11020: 0064bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 11021: 00646c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 11022: 0044c68d 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 11022: 0044c6d5 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 11023: 00690ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 11024: 006912b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 11025: 002a57b5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 11026: 006913fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ - 11027: 00411b5d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 11027: 00411ba5 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 11028: 001fe27d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 11029: 00643638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 11030: 0018933d 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 11031: 00227d4d 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ - 11032: 004513b1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 11032: 004513f9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 11033: 005930e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 11034: 00423935 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 11034: 0042397d 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 11035: 0024544d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 11036: 00271dd5 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 11037: 004573a1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 11037: 004573e9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 11038: 0064cc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 11039: 0058e28c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 11040: 00445ead 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 11040: 00445ef5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 11041: 0063c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 11042: 00296e2d 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 11043: 00382b29 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 11043: 00382b71 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 11044: 0064b438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 11045: 002aa101 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 11046: 001b8129 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 11047: 006915ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 11048: 002de44d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 11049: 002d9d39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 11050: 0064d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 11051: 00691582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 11052: 00408811 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 11052: 00408859 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 11053: 002c5a51 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 11054: 00691786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 11055: 0041f169 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 11055: 0041f1b1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 11056: 0063ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 11057: 006442f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 11058: 00590810 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 11059: 0034939d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 11059: 003493e5 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 11060: 002a4e89 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 11061: 0063c124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 11062: 0068fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 11063: 003e0539 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 11063: 003e0581 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 11064: 0069120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 11065: 00691414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 11066: 0069175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 11067: 003e8295 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 11067: 003e82dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 11068: 0069163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 11069: 00691d00 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 11070: 003c8701 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 11070: 003c8749 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 11071: 00691370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 11072: 003e4991 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 11073: 00434d49 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 11072: 003e49d9 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 11073: 00434d91 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 11074: 00690774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 11075: 0024f5f1 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 11076: 002c7961 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 11077: 0064899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 11078: 0018931d 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 11079: 0025d1c5 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 11080: 00690e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 11081: 006912f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 11082: 0064bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 11083: 00462af1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 11083: 00462b39 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 11084: 00642974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 11085: 0064abcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 11086: 002bc62d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 11087: 003c17c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 11087: 003c1811 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 11088: 0069008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 11089: 00690252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 11090: 00690b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 11091: 0063b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 11092: 001cad19 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 11093: 0068fd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 11094: 00292a6d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 11095: 00690082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 11096: 00423bbd 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 11097: 004257bd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 11096: 00423c05 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 11097: 00425805 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 11098: 00647a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 11099: 00690ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 11100: 00690af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 11101: 001fe605 44 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 11102: 002457f9 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 11103: 002c81f9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 11104: 006909e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 11105: 001ba7f1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 11106: 00307165 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ - 11107: 003e3665 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 11108: 002f6685 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 11106: 003071ad 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 11107: 003e36ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 11108: 002f66cd 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 11109: 0068fade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ - 11110: 00443df1 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 11111: 003ef551 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 11110: 00443e39 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 11111: 003ef599 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 11112: 006908d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 11113: 001fb2e9 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 11114: 0068fc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 11115: 001b0a8d 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 11116: 001dc469 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 11117: 00690f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 11118: 001f4c31 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 11119: 0064626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 11120: 002b6af9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 11121: 003473ed 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 11122: 00462529 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 11121: 00347435 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 11122: 00462571 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 11123: 00643c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 11124: 00252e2d 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 11125: 0068f7e4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 11126: 004645d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 11127: 00438c5d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 11126: 00464619 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 11127: 00438ca5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 11128: 00691090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 11129: 0066e3a8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 11130: 00272e5d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 11131: 0068fb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 11132: 002db629 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 11133: 006428b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 11134: 0068fc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 11135: 003e8d1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 11135: 003e8d65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 11136: 00649be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 11137: 0034c451 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 11137: 0034c499 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 11138: 0068fd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 11139: 003ef429 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 11139: 003ef471 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 11140: 00691446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 11141: 00647d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 11142: 002886cd 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 11143: 006469bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 11144: 003cc8b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 11145: 0043ea81 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 11146: 003c8cb1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 11144: 003cc8f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 11145: 0043eac9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 11146: 003c8cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 11147: 0069111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 11148: 002dc4a9 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 11149: 004325f9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 11149: 00432641 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 11150: 00690e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 11151: 002e084d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 11152: 003ec2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 11152: 003ec33d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 11153: 002a57e9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 11154: 002324a9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 11155: 00691256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 11156: 0063ce70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 11157: 0041947d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 11157: 004194c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 11158: 002df331 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 11159: 002bc731 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 11160: 00690e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 11161: 0063f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 11162: 003fcb21 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 11163: 003c3461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 11162: 003fcb69 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 11163: 003c34a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 11164: 002c584d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 11165: 002d4f11 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 11166: 00690480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 11167: 00250e95 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 11168: 003eb75d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 11168: 003eb7a5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 11169: 00644868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 11170: 006480bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 11171: 002db419 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 11172: 005a9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 11173: 0069178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 11174: 00648b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 11175: 00690cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 11176: 003a9f51 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 11177: 00310bb5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 11176: 003a9f99 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 11177: 00310bfd 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 11178: 002d1b79 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 11179: 0063d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 11180: 00259b9d 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 11181: 00649640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 11182: 00596468 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 11183: 0064c2b8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 11184: 00452111 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 11185: 00457f5d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 11184: 00452159 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 11185: 00457fa5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 11186: 0063e268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 11187: 002b7921 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 11188: 00690ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 11189: 00463039 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 11190: 0041aa75 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 11191: 00323049 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 11189: 00463081 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 11190: 0041aabd 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 11191: 00323091 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 11192: 0064795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 11193: 0064689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 11194: 0029d6a5 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 11195: 00646e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 11196: 003cf1a5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 11196: 003cf1ed 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 11197: 002bd245 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 11198: 00381745 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 11199: 00408451 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 11198: 0038178d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 11199: 00408499 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 11200: 0068fc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 11201: 002c2175 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 11202: 005ab888 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 11203: 003f88ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 11204: 0035861d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 11203: 003f88f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 11204: 00358665 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 11205: 00690094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 11206: 0068ff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 11207: 002d498d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 11208: 001c7541 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 11209: 00640124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 11210: 00690cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 11211: 002f2b41 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 11212: 003cf121 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 11211: 002f2b89 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 11212: 003cf169 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 11213: 0026dbd5 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 11214: 00690278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 11215: 0069113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 11216: 00691238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 11217: 0041e3bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 11217: 0041e405 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 11218: 00592d24 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 11219: 003a8ad5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 11220: 004296c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 11219: 003a8b1d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 11220: 0042970d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 11221: 0063fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 11222: 00639d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 11223: 006485dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 11224: 005a10cc 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 11225: 00315b6d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 11225: 00315bb5 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 11226: 00690576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 11227: 00649074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 11228: 00690096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 11229: 0063d260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 11230: 00593894 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 11231: 0026db99 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 11232: 00236175 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 11233: 00644408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 11234: 00639fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 11235: 00691184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 11236: 003c57b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 11236: 003c57f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 11237: 001dc46d 2 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 11238: 0025f885 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 11239: 00232f19 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 11240: 005a80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 11241: 0063c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 11242: 0043cd49 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 11243: 003b6e01 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 11244: 002f515d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 11242: 0043cd91 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 11243: 003b6e49 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 11244: 002f51a5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 11245: 0064b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 11246: 00450791 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 11247: 00351941 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 11246: 004507d9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 11247: 00351989 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 11248: 002c5efd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 11249: 0041bf09 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 11250: 005538b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 11251: 00410969 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 11249: 0041bf51 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 11250: 005538f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 11251: 004109b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 11252: 006905de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 11253: 002e1131 340 FUNC GLOBAL DEFAULT 12 sparc_cpu_tlb_fill │ │ │ │ 11254: 00691096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 11255: 006913e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 11256: 00642db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 11257: 001db165 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 11258: 005a9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 11259: 00690bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 11260: 00645c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 11261: 0068fdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 11262: 002fae25 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 11263: 00543b38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 11262: 002fae6d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 11263: 00543b80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 11264: 00690978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 11265: 00271c99 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 11266: 002f3c2d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 11266: 002f3c75 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 11267: 006435b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 11268: 00404b7d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 11268: 00404bc5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 11269: 00251349 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 11270: 0063a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 11271: 00593594 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 11272: 003f907d 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 11272: 003f90c5 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 11273: 0064b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 11274: 002dc565 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 11275: 00690c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 11276: 00302155 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ - 11277: 00422449 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 11276: 0030219d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 11277: 00422491 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 11278: 005a0ec8 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 11279: 00690acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 11280: 0033ec2d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 11280: 0033ec75 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 11281: 006904d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 11282: 00646a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 11283: 00691db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 11284: 0068f94d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ - 11285: 003b6f29 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 11285: 003b6f71 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 11286: 00690558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 11287: 00641cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 11288: 00448f71 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 11288: 00448fb9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 11289: 00691708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 11290: 00691828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 11291: 00227ce9 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 11292: 0045a609 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 11292: 0045a651 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 11293: 005aa3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 11294: 0069049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 11295: 00649dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 11296: 0045a1d9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 11296: 0045a221 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 11297: 001fe00d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 11298: 0045a351 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 11298: 0045a399 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ 11299: 0064a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_EVENT │ │ │ │ - 11300: 003027b1 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 11300: 003027f9 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 11301: 0063bc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 11302: 00340a3d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 11302: 00340a85 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 11303: 006421d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 11304: 006905ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 11305: 00645c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 11306: 0022610d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 11307: 0064ce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 11308: 0063a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 11309: 00402499 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 11309: 004024e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 11310: 001bac31 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 11311: 006435e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 11312: 0063c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 11313: 00295be9 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 11314: 006905f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 11315: 0044ee85 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 11316: 003ed49d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 11317: 003ce9fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 11315: 0044eecd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 11316: 003ed4e5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 11317: 003cea45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 11318: 0064a94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 11319: 00244759 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 11320: 004340b9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 11321: 003c55f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 11320: 00434101 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 11321: 003c5641 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 11322: 0064796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 11323: 00690876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 11324: 002261cd 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 11325: 0064ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 11326: 0024465d 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 11327: 00225f61 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 11328: 00640524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 11329: 0069083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 11330: 0063d0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 11331: 00437bf5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 11332: 00500204 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 11331: 00437c3d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 11332: 0050024c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 11333: 002c26c5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 11334: 00593f9c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 11335: 0068fd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 11336: 006914ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 11337: 00284d81 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 11338: 00690b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 11339: 006903da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 11340: 0020b45d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 11341: 00690058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 11342: 0064cfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 11343: 0068faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 11344: 002f3c6d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 11344: 002f3cb5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 11345: 001c5929 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 11346: 001b1121 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 11347: 002e0c01 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 11348: 0069011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 11349: 002ded45 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 11350: 00690004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 11351: 00639570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 11352: 002ab511 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 11353: 00691246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 11354: 0068f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 11355: 0064838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 11356: 0023e00d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 11357: 00460b81 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 11357: 00460bc9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 11358: 0064b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 11359: 00592c14 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 11360: 00251325 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 11361: 0063e8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 11362: 006915b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 11363: 00646cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 11364: 001d73cd 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 11365: 00416479 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 11365: 004164c1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 11366: 001b1189 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ 11367: 00691618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 11368: 00245559 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 11369: 003ee03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 11369: 003ee085 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 11370: 0068f982 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 11371: 0068fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 11372: 00443c25 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 11372: 00443c6d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 11373: 00691dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 11374: 00649560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 11375: 00690874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 11376: 0066e39c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 11377: 001b1bb9 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 11378: 0064684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 11379: 003e002d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 11380: 0041afdd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 11379: 003e0075 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 11380: 0041b025 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 11381: 006436e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 11382: 00691194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 11383: 0030282d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 11384: 003a89b1 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 11383: 00302875 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 11384: 003a89f9 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 11385: 00690160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 11386: 0032b3e9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 11386: 0032b431 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 11387: 00691d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 11388: 00646cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 11389: 00690b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 11390: 00690f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 11391: 001a8acd 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 11392: 003dbd75 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 11392: 003dbdbd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 11393: 006494f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 11394: 0068ff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 11395: 004384f5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 11395: 0043853d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 11396: 00691050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 11397: 0068f50c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 11398: 00423231 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ - 11399: 00500200 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 11398: 00423279 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 11399: 00500248 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 11400: 002ab875 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 11401: 006450a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 11402: 0064b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 11403: 001e30f1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 11404: 00690b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 11405: 006916a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 11406: 001bc341 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 11407: 002977f5 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 11408: 002538e5 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 11409: 0064638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 11410: 004116dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 11410: 00411725 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 11411: 0063ce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 11412: 00371951 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 11413: 003fcc2d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 11412: 00371999 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 11413: 003fcc75 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 11414: 00641864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 11415: 004161a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 11416: 0042ce61 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 11415: 004161e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 11416: 0042cea9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 11417: 00690858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 11418: 0064772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 11419: 006907ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 11420: 002c3321 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 11421: 003f1701 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 11421: 003f1749 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 11422: 002dfd61 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 11423: 00645adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 11424: 0045e521 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 11424: 0045e569 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 11425: 0069094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 11426: 00690162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 11427: 002945c1 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 11428: 0063f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 11429: 002173d5 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 11430: 002f92f1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 11430: 002f9339 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 11431: 00690d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 11432: 00639450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 11433: 006914b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_WRITE_SOFTINT_DSTATE │ │ │ │ 11434: 00648f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 11435: 006913c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 11436: 0064aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 11437: 003ccfe9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 11437: 003cd031 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 11438: 0069040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 11439: 0063e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 11440: 0044e97d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 11440: 0044e9c5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ 11441: 001af471 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 11442: 002720fd 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 11443: 002d85d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 11444: 00691400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 11445: 0063a0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 11446: 00414b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 11446: 00414be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 11447: 006906b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 11448: 006905aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 11449: 002860b5 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 11450: 001bcb7d 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 11451: 002f3ced 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 11451: 002f3d35 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 11452: 0069079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 11453: 002f93a5 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 11454: 003d48cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 11453: 002f93ed 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 11454: 003d4915 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 11455: 001caf75 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 11456: 001c5b31 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 11457: 00641bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 11458: 002ae925 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 11459: 0069118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 11460: 0041f0fd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 11460: 0041f145 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 11461: 006911e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 11462: 00641104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_EVENT │ │ │ │ 11463: 0068fba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 11464: 002f2011 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 11464: 002f2059 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 11465: 0063f048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 11466: 003c08f5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 11467: 0030c389 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 11466: 003c093d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 11467: 0030c3d1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 11468: 0063b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 11469: 0022ed79 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 11470: 001e7d9d 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 11471: 001e2df5 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 11472: 0068fb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 11473: 002f0435 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 11474: 004483f1 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 11473: 002f047d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 11474: 00448439 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 11475: 0069148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ - 11476: 00329d11 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 11476: 00329d59 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 11477: 0063dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 11478: 0064698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 11479: 00649094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 11480: 006466bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 11481: 0030b865 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ - 11482: 00302389 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 11481: 0030b8ad 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 11482: 003023d1 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 11483: 0064817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 11484: 001c68e1 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 11485: 0068f820 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 11486: 0030286d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 11486: 003028b5 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 11487: 002929d1 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 11488: 00644238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 11489: 006912a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 11490: 0044188d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 11491: 003c19a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 11490: 004418d5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 11491: 003c19f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 11492: 00228519 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 11493: 001e320d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 11494: 006903ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 11495: 0036eacd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 11496: 0032b5fd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 11495: 0036eb15 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 11496: 0032b645 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 11497: 00690ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 11498: 002aef2d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 11499: 00260349 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 11500: 003df61d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 11500: 003df665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 11501: 0068ff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 11502: 006424a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 11503: 0063a5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 11504: 00418e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 11504: 00418e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 11505: 0063b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 11506: 00690fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 11507: 00233ed1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 11508: 00326249 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 11508: 00326291 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 11509: 002da7b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 11510: 0030fb15 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 11510: 0030fb5d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 11511: 0064b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 11512: 00640784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 11513: 003ec2b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 11514: 00310205 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 11513: 003ec2fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 11514: 0031024d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 11515: 00292905 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 11516: 0068ff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 11517: 00645054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 11518: 00350955 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 11519: 00448795 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 11518: 0035099d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 11519: 004487dd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 11520: 00592afc 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 11521: 00593dd4 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 11522: 00640224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 11523: 0063c0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 11524: 0053fe38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 11524: 0053fe80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 11525: 006449c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 11526: 00375da9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 11526: 00375df1 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 11527: 00690b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 11528: 00400965 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 11529: 0055384c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 11530: 0053fe34 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ - 11531: 002f2871 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 11532: 0044681d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 11533: 003c1b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 11528: 004009ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 11529: 00553894 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 11530: 0053fe7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 11531: 002f28b9 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 11532: 00446865 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 11533: 003c1b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 11534: 00690636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 11535: 0034af0d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 11535: 0034af55 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 11536: 006917d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 11537: 0068fcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 11538: 00437455 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 11538: 0043749d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 11539: 0068f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 11540: 005a5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 11541: 0064c6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 11542: 006800a0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 11543: 002263c9 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 11544: 00324a49 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 11544: 00324a91 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 11545: 00690d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 11546: 002da5d5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 11547: 002132c1 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 11548: 0069151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 11549: 005a95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 11550: 006393c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 11551: 0063fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 11552: 00642174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 11553: 002ac1d9 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 11554: 00639360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 11555: 003017dd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 11555: 00301825 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 11556: 002ddbc1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 11557: 0068fff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 11558: 0063e998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 11559: 0068ffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 11560: 0023aa41 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 11561: 0069058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ - 11562: 003ee21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 11562: 003ee265 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 11563: 00641d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 11564: 00415a01 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 11564: 00415a49 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 11565: 005a7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 11566: 0063dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ - 11567: 00442b8d 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 11567: 00442bd5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 11568: 00690ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 11569: 0069077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 11570: 00691684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 11571: 001f51a1 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 11572: 006912e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 11573: 002d56b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 11574: 00649490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 11575: 00520a30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 11575: 00520a78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 11576: 001f1dcd 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 11577: 0068fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11578: 00292821 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 11579: 0041d3f9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 11579: 0041d441 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 11580: 00643dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 11581: 0041361d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 11581: 00413665 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 11582: 00294411 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 11583: 002e17e1 48 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 11584: 005b310c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 11585: 0064a7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 11586: 006909ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 11587: 00647c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 11588: 002aa45d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 11589: 003bef8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 11589: 003befd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 11590: 0018896d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 11591: 001b12e1 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 11592: 003f0edd 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 11593: 00411a9d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 11594: 0044f079 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 11595: 003029a9 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 11592: 003f0f25 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 11593: 00411ae5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 11594: 0044f0c1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 11595: 003029f1 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 11596: 00645d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 11597: 00250e89 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 11598: 002b7ad1 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 11599: 002de3c1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 11600: 006909a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 11601: 00649d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 11602: 002a60f1 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -11608,1017 +11608,1017 @@ │ │ │ │ 11604: 001baab9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 11605: 0068fc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 11606: 00644298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 11607: 00643db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 11608: 005a815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 11609: 0064d2f8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 11610: 0064783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 11611: 00415a9d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 11612: 003865b9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 11613: 00304091 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 11614: 003096d5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 11611: 00415ae5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 11612: 00386601 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 11613: 003040d9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 11614: 0030971d 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 11615: 006406c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 11616: 001fdea1 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 11617: 001b811d 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 11618: 005a9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 11619: 005925d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 11620: 002abf59 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 11621: 00690aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 11622: 00445061 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 11622: 004450a9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 11623: 00592b40 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 11624: 003ef295 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 11624: 003ef2dd 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 11625: 00690aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 11626: 0068fd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 11627: 00690a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 11628: 006911a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 11629: 003375b5 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 11629: 003375fd 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 11630: 0069052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ - 11631: 003f25fd 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 11631: 003f2645 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ 11632: 002b6e81 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 11633: 0068fe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 11634: 00642ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 11635: 004452a5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 11635: 004452ed 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 11636: 0068fd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 11637: 00691db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 11638: 002936b5 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 11639: 0044bd1d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 11639: 0044bd65 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 11640: 001da3c5 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 11641: 0063d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 11642: 002127d9 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 11643: 003fdca1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 11643: 003fdce9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 11644: 00645a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 11645: 003830b5 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 11645: 003830fd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 11646: 0063f1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 11647: 002f51c1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 11647: 002f5209 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 11648: 006493f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 11649: 0064bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 11650: 005a8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 11651: 00691476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 11652: 002d80c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 11653: 006441f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 11654: 0064a82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 11655: 002dfce5 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 11656: 0045e659 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 11656: 0045e6a1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 11657: 0063a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 11658: 00310115 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 11659: 00353835 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 11658: 0031015d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 11659: 0035387d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 11660: 002b0b45 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 11661: 0068ff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 11662: 005aa46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 11663: 0069020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 11664: 0043642d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 11664: 00436475 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 11665: 00691010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 11666: 00641304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 11667: 00231e1d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 11668: 00645394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 11669: 0040f5a5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 11670: 0045a1c9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 11671: 004262e5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 11669: 0040f5ed 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 11670: 0045a211 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 11671: 0042632d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 11672: 00231825 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 11673: 002f2af9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 11673: 002f2b41 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 11674: 0063c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 11675: 00589c4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 11676: 006913be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 11677: 006422e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 11678: 001a7465 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ - 11679: 003cc179 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 11679: 003cc1c1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 11680: 00691152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 11681: 003e9891 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 11681: 003e98d9 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 11682: 00259921 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 11683: 00690662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 11684: 0063c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 11685: 003cf7f9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 11685: 003cf841 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 11686: 0029412d 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 11687: 00639e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 11688: 001aaae5 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 11689: 0063bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 11690: 00639c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 11691: 00326c59 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 11691: 00326ca1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 11692: 0069106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 11693: 0063d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 11694: 001ba729 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 11695: 002ad78d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 11696: 001b9db9 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 11697: 00649660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 11698: 001b8275 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 11699: 00691868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 11700: 002dd429 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 11701: 0063fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 11702: 00649b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 11703: 00690880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 11704: 00691442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 11705: 003f9ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 11706: 00380bc5 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 11705: 003f9ced 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 11706: 00380c0d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 11707: 0063fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 11708: 002d62c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 11709: 002b659d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 11710: 003a77fd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 11710: 003a7845 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 11711: 0025a169 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 11712: 0034050d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 11712: 00340555 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 11713: 001f1089 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 11714: 002d65dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 11715: 0063ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 11716: 002f0439 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 11716: 002f0481 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 11717: 0059386c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ - 11718: 003c5a75 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 11718: 003c5abd 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 11719: 002ac071 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 11720: 006909ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 11721: 0069043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 11722: 0069186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 11723: 0064d1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 11724: 00353879 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 11725: 0039875d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 11726: 003f3445 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 11724: 003538c1 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 11725: 003987a5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 11726: 003f348d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 11727: 005b0ff4 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 11728: 006400f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 11729: 00690d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 11730: 00647c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 11731: 0030fb29 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 11731: 0030fb71 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 11732: 00639284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 11733: 002455a5 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 11734: 0068fdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 11735: 0063a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 11736: 001eb761 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 11737: 003df569 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 11737: 003df5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 11738: 006484ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 11739: 0068fc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 11740: 006463fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 11741: 002b05d9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 11742: 00426219 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 11742: 00426261 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 11743: 0063d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 11744: 0063d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 11745: 002d991d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 11746: 006915f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 11747: 005ab468 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 11748: 002f5d7d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 11748: 002f5dc5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 11749: 0063af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 11750: 00272de5 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 11751: 001ee3f5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 11752: 0034a175 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 11752: 0034a1bd 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 11753: 00691d55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 11754: 00333541 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 11754: 00333589 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 11755: 0068fb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 11756: 0063a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 11757: 00690500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 11758: 0064a71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 11759: 001e81d9 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 11760: 0069103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 11761: 00691198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 11762: 00412151 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 11762: 00412199 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 11763: 0063ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 11764: 003eda9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 11764: 003edae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 11765: 0068f991 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 11766: 002df895 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 11767: 001c1cad 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 11768: 002f6279 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 11768: 002f62c1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 11769: 006915c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 11770: 00691522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11771: 0064780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 11772: 0069072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 11773: 0068fef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 11774: 00639650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 11775: 00690bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 11776: 003af489 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 11776: 003af4d1 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 11777: 00690f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 11778: 0064c8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 11779: 00641ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 11780: 0064b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 11781: 002eff31 232 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ + 11781: 002eff79 232 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ 11782: 006906d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 11783: 00691826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 11784: 006914c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TFAULT_DSTATE │ │ │ │ 11785: 0063f328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 11786: 0064681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 11787: 001abf89 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 11788: 00422de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 11788: 00422e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 11789: 00690b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 11790: 006916cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 11791: 001d6639 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 11792: 001aabb1 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 11793: 00691504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11794: 00244b79 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 11795: 0068ffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 11796: 005a626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 11797: 002b7a55 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 11798: 00644248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 11799: 006445b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 11800: 0068f9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 11801: 00644cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_ICACHE_FREEZE_EVENT │ │ │ │ 11802: 001bac11 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 11803: 00417a7d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 11803: 00417ac5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 11804: 005ac1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 11805: 0068fb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 11806: 0063f058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 11807: 0021cbd1 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 11808: 003d1fd1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 11808: 003d2019 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 11809: 00642214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 11810: 0068fdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 11811: 0064d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 11812: 001db151 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 11813: 006411b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 11814: 001e7e65 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 11815: 003c0101 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 11816: 0045133d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 11815: 003c0149 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 11816: 00451385 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 11817: 002aa935 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 11818: 001f8c15 144 FUNC GLOBAL DEFAULT 12 grlib_apb_pnp_add_entry │ │ │ │ 11819: 006907fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 11820: 00641784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 11821: 002b09dd 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 11822: 0063c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 11823: 0068fdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 11824: 0069050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 11825: 001bce55 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 11826: 006907e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 11827: 003d2135 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ - 11828: 004263c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 11829: 0030590d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 11827: 003d217d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 11828: 00426409 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 11829: 00305955 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 11830: 00649c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 11831: 002dfc7d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 11832: 006465fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 11833: 003c2a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 11833: 003c2a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 11834: 00642a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 11835: 006408d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 11836: 002f5345 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 11837: 0040a981 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 11836: 002f538d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 11837: 0040a9c9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 11838: 0066e5e4 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ - 11839: 00443349 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 11840: 003bac91 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 11841: 003518d1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 11839: 00443391 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 11840: 003bacd9 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 11841: 00351919 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 11842: 0022e7a5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 11843: 003e6b19 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 11843: 003e6b61 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 11844: 001ad679 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 11845: 006874f9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 11846: 00456ac5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 11847: 0041900d 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 11846: 00456b0d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 11847: 00419055 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 11848: 00649a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 11849: 0064794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 11850: 002c8be5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 11851: 0043ba99 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 11851: 0043bae1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 11852: 0069164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 11853: 0069045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ - 11854: 0043796d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 11854: 004379b5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 11855: 0068f998 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 11856: 0027e1e1 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ - 11857: 004096fd 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 11857: 00409745 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 11858: 00639e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 11859: 00264045 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 11860: 0021284d 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 11861: 00691106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 11862: 00647058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 11863: 00644438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 11864: 00437bc9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 11864: 00437c11 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 11865: 0068f9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 11866: 006905ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 11867: 003c3065 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 11867: 003c30ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 11868: 0027af45 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 11869: 003bf0d1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 11869: 003bf119 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 11870: 001fcffd 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 11871: 002e6ca9 98 FUNC GLOBAL DEFAULT 12 helper_fqtod │ │ │ │ 11872: 002b161d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 11873: 00326495 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 11873: 003264dd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 11874: 0069169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 11875: 001aa47d 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 11876: 0068f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 11877: 00301bc5 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 11877: 00301c0d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 11878: 002e6e0d 96 FUNC GLOBAL DEFAULT 12 helper_fqtoi │ │ │ │ - 11879: 003f8835 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 11880: 00334759 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 11881: 00441351 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 11879: 003f887d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 11880: 003347a1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 11881: 00441399 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 11882: 0063b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 11883: 00641604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 11884: 0031d4a1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 11885: 003e994d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 11886: 0034a74d 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 11884: 0031d4e9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 11885: 003e9995 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 11886: 0034a795 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 11887: 0064b5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 11888: 0021d309 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 11889: 00647bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 11890: 00310ba9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 11890: 00310bf1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 11891: 002e6bbd 96 FUNC GLOBAL DEFAULT 12 helper_fqtos │ │ │ │ 11892: 00277b69 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 11893: 005aca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 11894: 00690778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 11895: 0063f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 11896: 00690da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 11897: 00690430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 11898: 00458a11 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 11898: 00458a59 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 11899: 001af6cd 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 11900: 00592d94 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 11901: 0069138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 11902: 006444d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 11903: 00690f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11904: 00463735 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 11904: 0046377d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 11905: 002abd61 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 11906: 003514b9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 11906: 00351501 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 11907: 0066e3a0 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 11908: 00648a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 11909: 00648e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 11910: 006906f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 11911: 003dfcdd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 11912: 00362ab9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 11913: 00452c89 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 11911: 003dfd25 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 11912: 00362b01 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 11913: 00452cd1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 11914: 00647f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 11915: 00639cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 11916: 003fa031 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 11917: 00422935 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 11916: 003fa079 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 11917: 0042297d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 11918: 005a7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 11919: 00690d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 11920: 00353f1d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 11921: 00442251 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 11920: 00353f65 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 11921: 00442299 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 11922: 00644558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 11923: 0064d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 11924: 00245ee9 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 11925: 005ac14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 11926: 00690aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 11927: 002c8ee5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 11928: 00461e79 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 11929: 003fbc5d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 11928: 00461ec1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 11929: 003fbca5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 11930: 001fe3ed 244 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 11931: 001e4a21 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 11932: 00690988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 11933: 00412dd5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 11933: 00412e1d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 11934: 005a5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 11935: 0063ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 11936: 00225ac9 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 11937: 001dc4ad 4 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 11938: 002adda1 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 11939: 00402a11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 11939: 00402a59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 11940: 001dc049 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 11941: 006910d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 11942: 00421e25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 11942: 00421e6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 11943: 00690700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 11944: 00432f41 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 11945: 00347929 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 11946: 003ba771 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 11944: 00432f89 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 11945: 00347971 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 11946: 003ba7b9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 11947: 00225f85 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 11948: 006903f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 11949: 0068fc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 11950: 003eee79 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 11950: 003eeec1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 11951: 001fd139 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 11952: 0068f97c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 11953: 00642cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 11954: 0063dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 11955: 00348531 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 11955: 00348579 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ 11956: 0068fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 11957: 002de2e5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 11958: 001dc4a9 4 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 11959: 002aa18d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 11960: 001aa535 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 11961: 0063bf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 11962: 00639da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 11963: 00690322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 11964: 00690560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 11965: 00648b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 11966: 0063f138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 11967: 0064bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 11968: 0058afac 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 11969: 001dbef5 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 11970: 00437cf1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 11971: 004117f1 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 11972: 003d0a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 11970: 00437d39 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 11971: 00411839 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 11972: 003d0aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 11973: 00690e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 11974: 0064bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 11975: 002392c1 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 11976: 006901c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 11977: 00644608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 11978: 002b6b81 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 11979: 0063b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 11980: 0043b51d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 11980: 0043b565 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 11981: 0068fb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 11982: 00691624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 11983: 0064879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 11984: 006463bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ 11985: 00690c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 11986: 00690d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 11987: 00213689 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 11988: 003c9f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 11988: 003c9f65 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 11989: 0063d120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 11990: 00691048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 11991: 0026d5f1 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 11992: 00428b0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ - 11993: 003e41b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 11994: 0046451d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 11995: 004235f9 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 11996: 003d29e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 11992: 00428b55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 11993: 003e4201 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 11994: 00464565 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 11995: 00423641 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 11996: 003d2a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 11997: 00691620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 11998: 00649c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ - 11999: 003a7981 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 11999: 003a79c9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 12000: 005a5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 12001: 003c2a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 12001: 003c2ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 12002: 005a0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 12003: 0019b7e9 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 12004: 005908dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 12005: 0064afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 12006: 00644cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_RESET_IRQ_EVENT │ │ │ │ 12007: 0064a72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12008: 00233161 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 12009: 005ac884 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 12010: 0063d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 12011: 00233fb1 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 12012: 005a8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 12013: 0041dfad 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 12013: 0041dff5 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 12014: 00691856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 12015: 0022ebe1 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 12016: 0027b279 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 12017: 0069096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 12018: 0028b9c5 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 12019: 0068fb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 12020: 0032ca31 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 12020: 0032ca79 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 12021: 002de871 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 12022: 00690684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 12023: 0064c684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 12024: 00337595 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 12024: 003375dd 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 12025: 00641ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 12026: 0069048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 12027: 0041a4b5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 12027: 0041a4fd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 12028: 0068fda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 12029: 002adbd9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 12030: 004ffb30 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 12030: 004ffb78 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 12031: 00590834 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 12032: 001a7c65 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ 12033: 006444c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 12034: 00640574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 12035: 003ff789 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 12035: 003ff7d1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 12036: 00241239 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 12037: 00649064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 12038: 0031206d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 12038: 003120b5 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 12039: 0069001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 12040: 002285d1 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 12041: 00236431 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 12042: 003e0d39 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 12043: 003ef735 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 12042: 003e0d81 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 12043: 003ef77d 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 12044: 0064a96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 12045: 00332d7d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 12045: 00332dc5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 12046: 00691da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 12047: 002c91f9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 12048: 0069151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 12049: 00690dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 12050: 003c5c2d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 12051: 003ff985 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 12050: 003c5c75 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 12051: 003ff9cd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 12052: 006912b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 12053: 0064be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 12054: 006917d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 12055: 003e4a85 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 12056: 003ea649 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 12055: 003e4acd 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 12056: 003ea691 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 12057: 0027e731 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 12058: 0068f6c6 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ - 12059: 004483e9 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 12060: 00398e99 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 12059: 00448431 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 12060: 00398ee1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 12061: 0063a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 12062: 00382ad9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 12063: 003375c5 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ - 12064: 0041de81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 12065: 0040a749 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 12062: 00382b21 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 12063: 0033760d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 12064: 0041dec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 12065: 0040a791 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 12066: 00593158 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 12067: 00691182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 12068: 00282fe9 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 12069: 0043e8b9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 12070: 00454599 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 12071: 003ecc6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 12069: 0043e901 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 12070: 004545e1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 12071: 003eccb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 12072: 00691348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 12073: 006912ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 12074: 00306fcd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 12075: 004435f9 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 12074: 00307015 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 12075: 00443641 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 12076: 00642074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 12077: 001fd285 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 12078: 0063c194 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 12079: 00225e85 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 12080: 0068ff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 12081: 002ad1f1 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 12082: 0068ff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 12083: 006911b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 12084: 001aa5e9 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 12085: 00309f41 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 12085: 00309f89 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 12086: 002d9751 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 12087: 00646d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 12088: 0027ac25 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 12089: 0063aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 12090: 003e1f65 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 12090: 003e1fad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 12091: 00643ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ - 12092: 003bb6fd 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 12093: 0053fe18 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 12094: 00329825 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 12095: 00301969 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 12092: 003bb745 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 12093: 0053fe60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 12094: 0032986d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 12095: 003019b1 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 12096: 006394f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 12097: 00434895 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 12098: 00438eb5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 12099: 003fb93d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 12097: 004348dd 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 12098: 00438efd 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 12099: 003fb985 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 12100: 001dc499 4 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 12101: 003ce255 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 12102: 003c1e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 12101: 003ce29d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 12102: 003c1edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 12103: 006905ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 12104: 003055fd 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 12105: 00301cb9 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ - 12106: 0033c6ed 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 12104: 00305645 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 12105: 00301d01 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 12106: 0033c735 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 12107: 001f08e5 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 12108: 002fd691 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 12108: 002fd6d9 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 12109: 00642544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 12110: 0069068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 12111: 0064836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 12112: 0068fb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 12113: 00690d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 12114: 00690d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 12115: 0063e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 12116: 00690a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 12117: 006915be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 12118: 0028b831 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 12119: 0063f128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 12120: 00335c75 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 12120: 00335cbd 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 12121: 00691334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 12122: 0063d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 12123: 00453159 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 12123: 004531a1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 12124: 002d95a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 12125: 00690f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 12126: 00690c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 12127: 005a9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 12128: 00691540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 12129: 006497c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 12130: 002c3dc9 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 12131: 003773b9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 12131: 00377401 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 12132: 0064768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 12133: 0064d1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 12134: 0027a669 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ 12135: 002e7a51 36 FUNC GLOBAL DEFAULT 12 helper_debug │ │ │ │ - 12136: 00543b68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 12136: 00543bb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 12137: 005ab4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 12138: 00690ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 12139: 0025f6e5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 12140: 005a5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 12141: 00452c75 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 12141: 00452cbd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 12142: 00691124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 12143: 002d7755 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 12144: 00641424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 12145: 00691df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 12146: 0063b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 12147: 00296e35 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 12148: 0063c8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 12149: 0064819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 12150: 00259bf9 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 12151: 00648b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 12152: 00442a45 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 12152: 00442a8d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 12153: 0069023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 12154: 0044de31 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 12155: 003ee69d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 12154: 0044de79 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 12155: 003ee6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 12156: 00227341 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 12157: 003e42fd 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 12157: 003e4345 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 12158: 0064ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 12159: 003e5419 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 12159: 003e5461 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 12160: 0064b084 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 12161: 00599fc0 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 12162: 00690818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 12163: 0063ed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 12164: 00690e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 12165: 0063c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 12166: 006482cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 12167: 00691e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 12168: 00333a51 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 12168: 00333a99 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 12169: 00690992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 12170: 00640934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 12171: 00348205 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 12171: 0034824d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 12172: 0069173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 12173: 001b53ed 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 12174: 00649e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 12175: 00690374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 12176: 00188709 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 12177: 00452ffd 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 12178: 0043cd45 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ - 12179: 003ca951 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 12177: 00453045 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 12178: 0043cd8d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 12179: 003ca999 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 12180: 0063ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 12181: 00642c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 12182: 00639ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 12183: 00691722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 12184: 003c64bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 12184: 003c6505 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 12185: 00188581 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 12186: 00424e99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ - 12187: 003e21e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 12186: 00424ee1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 12187: 003e2231 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 12188: 00284aa9 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 12189: 002b7019 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ - 12190: 00408181 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 12190: 004081c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 12191: 005ad78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tsubcctv │ │ │ │ 12192: 00224d51 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 12193: 0069017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 12194: 0023e361 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 12195: 0068faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 12196: 0068fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 12197: 00647adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 12198: 0027aea1 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 12199: 002853b1 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 12200: 0040e661 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 12200: 0040e6a9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 12201: 006403a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 12202: 0063e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 12203: 001c705d 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 12204: 00691e36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 12205: 0064b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 12206: 0063eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 12207: 0043aea9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 12207: 0043aef1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 12208: 00640464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 12209: 00641254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 12210: 005a9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 12211: 0066e3b0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ 12212: 0020def5 2 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 12213: 0063a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 12214: 005903f4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 12215: 003d34b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 12215: 003d34f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 12216: 0064659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 12217: 002c3fe9 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 12218: 00233169 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ - 12219: 003c1805 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 12220: 003f9df5 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 12221: 003bee61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 12222: 003bfe21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 12219: 003c184d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 12220: 003f9e3d 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 12221: 003beea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 12222: 003bfe69 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 12223: 00690820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 12224: 003df6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 12224: 003df719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 12225: 00231b5d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 12226: 0069005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 12227: 002e0585 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 12228: 0068fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 12229: 003fbff9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 12229: 003fc041 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 12230: 0064b074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ 12231: 001ae4e5 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 12232: 00225cc9 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 12233: 002a26e1 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 12234: 005a0f38 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 12235: 0064a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TMISS_EVENT │ │ │ │ 12236: 0068ff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 12237: 003feac1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 12237: 003feb09 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 12238: 001fb2c5 6 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 12239: 00690006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 12240: 00418301 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 12241: 0041e8d5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 12242: 0030ffcd 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 12240: 00418349 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 12241: 0041e91d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 12242: 00310015 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 12243: 00690244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 12244: 0068f96e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 12245: 0063c114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 12246: 00649dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ - 12247: 00350b45 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 12248: 00398d01 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 12249: 0042a075 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 12247: 00350b8d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 12248: 00398d49 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 12249: 0042a0bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 12250: 00228265 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 12251: 005aa4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 12252: 003ebbc5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 12252: 003ebc0d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 12253: 002e7bcd 48 FUNC GLOBAL DEFAULT 12 helper_power_down │ │ │ │ - 12254: 003517c1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 12254: 00351809 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 12255: 0064b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 12256: 00690c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 12257: 001ee8c1 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 12258: 00690f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 12259: 0068ff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 12260: 001e8f1d 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 12261: 0064a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 12262: 006906bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 12263: 00406bb9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ - 12264: 0040848d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 12263: 00406c01 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 12264: 004084d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 12265: 002dfc15 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 12266: 0068fd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 12267: 004420b1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 12268: 0030a6c5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 12267: 004420f9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 12268: 0030a70d 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 12269: 002c68f1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 12270: 002d61e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 12271: 001e6a65 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 12272: 0064c1bc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 12273: 002c1a95 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 12274: 00691392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 12275: 004105dd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 12275: 00410625 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 12276: 006907a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 12277: 0023953d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 12278: 0025d21d 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ 12279: 002691f9 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 12280: 0069107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 12281: 00286949 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 12282: 002c6101 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 12283: 003f83fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 12284: 00321399 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 12285: 00416129 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 12283: 003f8445 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 12284: 003213e1 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 12285: 00416171 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 12286: 0063a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 12287: 002c88e5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 12288: 00691230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 12289: 0043da79 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 12290: 00458f55 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 12289: 0043dac1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 12290: 00458f9d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 12291: 005a5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ - 12292: 003d89b9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 12292: 003d8a01 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 12293: 00649420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 12294: 00351755 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 12294: 0035179d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 12295: 0069006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 12296: 00349eb1 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 12297: 003ffda9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 12298: 003c6bf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 12296: 00349ef9 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 12297: 003ffdf1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 12298: 003c6c3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 12299: 00639e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 12300: 001aea35 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 12301: 00690262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 12302: 00244679 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 12303: 001d542d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 12304: 002cee8d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 12305: 0030efcd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 12306: 00543bc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 12305: 0030f015 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 12306: 00543c10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 12307: 00639430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 12308: 002288f1 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 12309: 002d4521 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 12310: 0069093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 12311: 005b0fc4 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ - 12312: 0037612d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 12313: 00386439 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 12312: 00376175 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 12313: 00386481 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 12314: 0029567d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 12315: 003c2dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 12315: 003c2e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 12316: 006915f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 12317: 00315bd9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 12317: 00315c21 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 12318: 00644208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 12319: 00691e38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 12320: 00639440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 12321: 006915bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 12322: 0026ea21 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 12323: 00423489 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 12324: 00341069 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 12323: 004234d1 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 12324: 003410b1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 12325: 0063b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 12326: 00232a69 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 12327: 0025a9ad 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 12328: 0063eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 12329: 0069032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ - 12330: 0043d511 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 12331: 00408a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 12332: 00353c51 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 12333: 002f67f1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 12334: 00328ee1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 12330: 0043d559 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 12331: 00408a85 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 12332: 00353c99 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 12333: 002f6839 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 12334: 00328f29 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 12335: 00648fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 12336: 006468fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 12337: 0024ce21 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 12338: 0068fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 12339: 0068feb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 12340: 00645a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 12341: 0063a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 12342: 00690008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 12343: 001adff9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 12344: 0040d299 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 12344: 0040d2e1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 12345: 001d5e21 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ - 12346: 002f545d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 12346: 002f54a5 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 12347: 00271659 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ - 12348: 0041a121 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 12349: 00407c25 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 12348: 0041a169 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 12349: 00407c6d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 12350: 00690c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 12351: 0069161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 12352: 004349a1 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 12352: 004349e9 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 12353: 002c72a1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 12354: 0063b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 12355: 004130f5 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 12355: 0041313d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 12356: 005a0eb8 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 12357: 0063a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 12358: 006438e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 12359: 00690ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ 12360: 0020dfdd 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 12361: 00302aa1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 12361: 00302ae9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 12362: 00649690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 12363: 001e3161 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 12364: 00647f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 12365: 004269a1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 12366: 0032bb8d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 12365: 004269e9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 12366: 0032bbd5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 12367: 002dc5f1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 12368: 0064afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 12369: 00456651 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 12369: 00456699 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 12370: 006914ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_DSTATE │ │ │ │ 12371: 00690a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 12372: 00647edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 12373: 00640324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 12374: 00690e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 12375: 002828b9 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 12376: 003504ed 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 12376: 00350535 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 12377: 00691e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 12378: 003d3575 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 12379: 003f58dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 12380: 003c169d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 12381: 003eaf59 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 12382: 003e8125 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 12378: 003d35bd 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 12379: 003f5925 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 12380: 003c16e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 12381: 003eafa1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 12382: 003e816d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 12383: 0063c958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 12384: 0068fe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 12385: 006900c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 12386: 00232a79 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 12387: 006481fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ - 12388: 0034742d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 12389: 003bf7f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 12390: 00400a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 12388: 00347475 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 12389: 003bf83d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 12390: 00400a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 12391: 00690170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 12392: 00437d1d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 12392: 00437d65 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 12393: 00639d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 12394: 002f73a1 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 12394: 002f73e9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 12395: 0063da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 12396: 0064c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 12397: 00333199 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 12397: 003331e1 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 12398: 001dd3f9 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 12399: 00592de0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 12400: 00690f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 12401: 00690980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 12402: 0068f94b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 12403: 003be68d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 12403: 003be6d5 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 12404: 001dd981 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 12405: 00211e55 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 12406: 00690490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 12407: 00434c85 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 12407: 00434ccd 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 12408: 00690bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 12409: 00645d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 12410: 001d4c39 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 12411: 003e8321 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 12411: 003e8369 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 12412: 0068fcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 12413: 003e3b01 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 12413: 003e3b49 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 12414: 00639520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 12415: 00647a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 12416: 001ebe71 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 12417: 0024cbc5 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 12418: 0040839d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 12418: 004083e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 12419: 00691e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 12420: 006902ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 12421: 00641c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 12422: 001af131 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 12423: 00646bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 12424: 00642314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 12425: 00188ff5 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 12426: 003c4439 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 12426: 003c4481 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 12427: 006902b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 12428: 00649b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 12429: 0068ff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 12430: 005aae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 12431: 0034a47d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 12431: 0034a4c5 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 12432: 001b4381 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 12433: 0068f6d1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 12434: 005b0c40 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 12435: 006915a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 12436: 0045996d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 12436: 004599b5 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 12437: 00690600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 12438: 002f200d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 12438: 002f2055 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 12439: 0063b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 12440: 00690b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 12441: 002bc179 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 12442: 00643a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 12443: 00645f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 12444: 006911b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 12445: 0068fc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 12446: 003cd451 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ - 12447: 00334e49 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 12448: 00461ac9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ - 12449: 00432289 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 12446: 003cd499 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 12447: 00334e91 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 12448: 00461b11 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 12449: 004322d1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 12450: 0068fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 12451: 0024cc0d 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 12452: 003c16d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 12452: 003c1721 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 12453: 0069069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 12454: 0028b411 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 12455: 0068f949 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 12456: 003df875 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 12456: 003df8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 12457: 0068fd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 12458: 00690c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 12459: 00593388 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 12460: 003ba32d 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 12461: 00460de9 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 12460: 003ba375 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 12461: 00460e31 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 12462: 0068fe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 12463: 003f104d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 12463: 003f1095 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 12464: 00592a04 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 12465: 00643af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 12466: 0043b731 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 12466: 0043b779 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 12467: 00592e34 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 12468: 00426e35 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 12469: 0032b091 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ - 12470: 004224fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 12471: 004600c5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 12468: 00426e7d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 12469: 0032b0d9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 12470: 00422545 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 12471: 0046010d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 12472: 00690f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 12473: 004510ad 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 12473: 004510f5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 12474: 006443d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 12475: 006910a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 12476: 00409255 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 12476: 0040929d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 12477: 0068fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 12478: 0023f199 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 12479: 00691596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 12480: 00690452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 12481: 0068f984 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 12482: 002d8aa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 12483: 002bd3d1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 12484: 003e6629 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 12485: 00311259 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 12486: 0032c205 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 12484: 003e6671 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 12485: 003112a1 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 12486: 0032c24d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 12487: 00691694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 12488: 0064a6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 12489: 006909d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 12490: 0064b808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 12491: 0068fc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 12492: 0064a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 12493: 00641554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 12494: 003c2831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 12494: 003c2879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 12495: 0023f4c5 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 12496: 003f3721 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 12496: 003f3769 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 12497: 002848dd 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 12498: 00593cbc 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 12499: 0068fe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 12500: 0044d951 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 12500: 0044d999 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 12501: 00263d45 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 12502: 0068fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 12503: 00641a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 12504: 00351765 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 12504: 003517ad 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 12505: 0063b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 12506: 0068f962 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 12507: 0064b928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 12508: 0059032c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 12509: 00642294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 12510: 002ddfc5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 12511: 0042d22d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 12511: 0042d275 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 12512: 00642d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 12513: 002f3ad1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 12513: 002f3b19 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 12514: 0063fa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 12515: 002c96a5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 12516: 0037365d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 12517: 00449a3d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 12516: 003736a5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 12517: 00449a85 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 12518: 00639ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 12519: 003e4621 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 12520: 00330a01 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 12521: 003512fd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 12519: 003e4669 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 12520: 00330a49 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 12521: 00351345 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 12522: 002d88f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 12523: 005a9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 12524: 0063b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ - 12525: 00415fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 12525: 00416009 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 12526: 0021cd39 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 12527: 003e7911 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 12527: 003e7959 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 12528: 00643868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 12529: 006911aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 12530: 006903ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 12531: 003f46a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 12531: 003f46f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 12532: 006494e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 12533: 00639830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 12534: 005928d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 12535: 0063a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 12536: 00264225 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ - 12537: 00380ca5 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 12537: 00380ced 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 12538: 00690de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 12539: 0025ed21 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 12540: 00691622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 12541: 00209991 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 12542: 00641434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 12543: 00411df1 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 12543: 00411e39 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 12544: 00690a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ 12545: 00641c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 12546: 00690dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 12547: 002ab909 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 12548: 00649cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ - 12549: 003eded5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 12550: 00450039 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 12549: 003edf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 12550: 00450081 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 12551: 0068fbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 12552: 006900f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 12553: 00640944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 12554: 0064baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 12555: 005a605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 12556: 002b6f09 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 12557: 0063e298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 12558: 00691790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 12559: 00543ca0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 12559: 00543ce8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 12560: 006910e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 12561: 002448b9 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 12562: 00691118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 12563: 00690660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 12564: 003243a9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 12564: 003243f1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 12565: 006900ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 12566: 002536dd 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 12567: 002c3acd 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 12568: 0021ca9d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 12569: 0068fb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 12570: 003d7fd1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ - 12571: 0030a9fd 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 12570: 003d8019 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 12571: 0030aa45 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 12572: 00640064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 12573: 00690564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 12574: 006498e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 12575: 0068fbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 12576: 00224ee1 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 12577: 00642f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 12578: 006915a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 12579: 00231a95 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 12580: 001f5371 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 12581: 00349f45 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 12581: 00349f8d 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 12582: 0023c059 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 12583: 00335b19 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 12583: 00335b61 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 12584: 0064ce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 12585: 006440e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 12586: 002734d1 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ - 12587: 003c8055 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 12587: 003c809d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 12588: 0023c289 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 12589: 00400bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 12589: 00400c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 12590: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 12591: 0063daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 12592: 0041f8a9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 12592: 0041f8f1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 12593: 006916ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 12594: 001d5325 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 12595: 002f68ed 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 12595: 002f6935 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 12596: 001be481 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 12597: 00690ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 12598: 002576c1 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 12599: 00282d39 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 12600: 00641b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 12601: 003eab01 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 12602: 003d4a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 12603: 004679dd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 12601: 003eab49 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 12602: 003d4ac5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 12603: 00467a25 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 12604: 005a9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 12605: 00233c45 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 12606: 004507e5 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 12606: 0045082d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 12607: 001e53f9 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 12608: 0068fc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 12609: 0063be84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 12610: 0068fe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 12611: 0068ff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 12612: 0023e7a9 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 12613: 0040c675 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 12613: 0040c6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 12614: 00267539 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 12615: 002de525 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 12616: 0068fdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 12617: 00691144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 12618: 00691282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 12619: 0068fc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 12620: 006905e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -12639,141 +12639,141 @@ │ │ │ │ 12635: 005aa574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 12636: 0068fe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 12637: 0069063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_DSTATE │ │ │ │ 12638: 002dcf39 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 12639: 0063e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 12640: 00645294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 12641: 00690a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 12642: 003e7bdd 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ - 12643: 0040f961 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 12642: 003e7c25 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 12643: 0040f9a9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 12644: 0026424d 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 12645: 0043ac09 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 12645: 0043ac51 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 12646: 00690fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 12647: 00592584 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ - 12648: 003e1dad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 12649: 003c1e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 12650: 0030f84d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 12651: 003d9b5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 12648: 003e1df5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 12649: 003c1ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 12650: 0030f895 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 12651: 003d9ba5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 12652: 002a7bb9 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 12653: 0069153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 12654: 00642874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 12655: 002afd5d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 12656: 00334961 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 12656: 003349a9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 12657: 00649950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 12658: 003408d9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 12658: 00340921 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 12659: 001c74a1 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 12660: 006906c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 12661: 0064d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 12662: 003bbcf5 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 12662: 003bbd3d 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 12663: 001ba4ad 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 12664: 00690854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 12665: 00315d09 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 12665: 00315d51 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 12666: 0069177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 12667: 00543ac0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 12667: 00543b08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 12668: 0063cdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 12669: 0068f967 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 12670: 003c50dd 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 12671: 00310101 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 12670: 003c5125 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 12671: 00310149 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 12672: 00690f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 12673: 0063fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 12674: 00244da5 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 12675: 00291bb1 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 12676: 00690d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 12677: 00690b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 12678: 00647a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 12679: 00644898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 12680: 0068fe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 12681: 00285949 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 12682: 003de659 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 12682: 003de6a1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 12683: 0064c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 12684: 00690020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 12685: 0069075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 12686: 006497b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 12687: 00690fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 12688: 003ed461 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 12688: 003ed4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 12689: 006913c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 12690: 0064a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 12691: 0064ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 12692: 0022b85d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 12693: 003cd309 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 12693: 003cd351 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 12694: 00690126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 12695: 0069186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 12696: 0068f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 12697: 003af8b9 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 12697: 003af901 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 12698: 0069168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 12699: 0063d7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 12700: 00643da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 12701: 00645d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 12702: 0036fc11 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 12702: 0036fc59 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 12703: 002d8c65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 12704: 0069169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 12705: 0063b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 12706: 003fbd8d 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 12707: 004446c5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 12708: 003d6b59 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 12706: 003fbdd5 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 12707: 0044470d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 12708: 003d6ba1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 12709: 0068ffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 12710: 001dd1e9 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 12711: 006904c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 12712: 002f207d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 12712: 002f20c5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 12713: 0068ffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 12714: 00438b29 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 12715: 002ffe89 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 12714: 00438b71 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 12715: 002ffed1 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 12716: 00690e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 12717: 001e6b15 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 12718: 00641634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 12719: 0068f930 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 12720: 006904f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 12721: 0063c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 12722: 0034a7e9 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 12722: 0034a831 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 12723: 0064c2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ - 12724: 002f9e3d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 12725: 00336515 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ - 12726: 003e0e19 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 12724: 002f9e85 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 12725: 0033655d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 12726: 003e0e61 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 12727: 0064652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 12728: 002d80b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 12729: 00225771 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 12730: 002ddfb5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 12731: 001c7435 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 12732: 00295865 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 12733: 001ee8f9 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 12734: 001b9259 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 12735: 0066f79c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 12736: 003c21dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 12737: 00520634 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 12736: 003c2225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 12737: 0052067c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 12738: 00219c61 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 12739: 0068fd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 12740: 0068f96a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 12741: 0024ca55 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 12742: 0068fe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 12743: 005907ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 12744: 0069145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 12745: 00644af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 12746: 00321801 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 12746: 00321849 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 12747: 00645094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 12748: 0064ce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 12749: 001fb315 2 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 12750: 0064c3e4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 12751: 00690f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 12752: 00648d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 12753: 00445979 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 12753: 004459c1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 12754: 0068fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 12755: 0063e848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 12756: 00642f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 12757: 006907d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 12758: 0064855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 12759: 001b1e15 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 12760: 00553858 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 12760: 005538a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 12761: 0068fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 12762: 0069152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 12763: 00453c69 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 12763: 00453cb1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 12764: 00691340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 12765: 003c8795 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 12765: 003c87dd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 12766: 00690ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 12767: 0018b33d 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 12768: 00444959 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 12768: 004449a1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 12769: 00690860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 12770: 00690cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 12771: 00241111 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 12772: 006906ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 12773: 0064871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 12774: 0027b211 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 12775: 001e8dcd 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ @@ -12782,62 +12782,62 @@ │ │ │ │ 12778: 00647acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 12779: 00647ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 12780: 00645134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 12781: 005a668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 12782: 00690916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 12783: 00690be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 12784: 0023a7d5 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 12785: 003ad121 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 12785: 003ad169 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 12786: 0023bfe1 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 12787: 00690e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 12788: 00419e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 12788: 00419e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 12789: 0068fb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 12790: 00233471 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 12791: 0055387c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 12791: 005538c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 12792: 002a45fd 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 12793: 00691754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 12794: 00691274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 12795: 003d26e1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 12795: 003d2729 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 12796: 00649014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 12797: 0064becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 12798: 00639720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 12799: 00418ea9 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 12800: 003fc8a1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 12799: 00418ef1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 12800: 003fc8e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 12801: 002634b5 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 12802: 0069117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 12803: 006901e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 12804: 003acc8d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 12804: 003accd5 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 12805: 006396b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 12806: 001bf095 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 12807: 00414c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 12807: 00414c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 12808: 0069055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 12809: 0022b8f1 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 12810: 0069122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 12811: 00649710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 12812: 001da1f1 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ - 12813: 003af111 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 12814: 00443141 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ - 12815: 00342549 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 12813: 003af159 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 12814: 00443189 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 12815: 00342591 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 12816: 006910b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 12817: 003e78cd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 12818: 0032d0dd 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 12817: 003e7915 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 12818: 0032d125 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 12819: 002d4939 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 12820: 0021b7fd 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 12821: 00348b79 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 12821: 00348bc1 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 12822: 0063d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 12823: 005a4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 12824: 00690336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 12825: 00247ed1 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 12826: 00641a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 12827: 00645104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 12828: 002d5a8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 12829: 003d379d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 12829: 003d37e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 12830: 00259bb5 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 12831: 00434ced 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 12832: 00408d39 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 12831: 00434d35 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 12832: 00408d81 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 12833: 005a4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 12834: 002de2a5 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 12835: 00639dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 12836: 0069027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 12837: 0059291c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 12838: 00282f49 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 12839: 00271069 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ @@ -12850,1829 +12850,1829 @@ │ │ │ │ 12846: 0063f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ 12847: 0022e6d9 204 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 12848: 00643e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 12849: 0069031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 12850: 00644f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 12851: 00646d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 12852: 0063a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12853: 00400bf9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 12854: 00407e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ - 12855: 0040b9fd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 12853: 00400c41 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 12854: 00407ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 12855: 0040ba45 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 12856: 0064628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 12857: 0041536d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 12857: 004153b5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 12858: 006407b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 12859: 00690ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 12860: 00326195 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 12860: 003261dd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 12861: 0025cbc1 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 12862: 001bcce9 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 12863: 002c8809 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 12864: 003e4135 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 12865: 003515ed 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 12864: 003e417d 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 12865: 00351635 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 12866: 002c8e65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 12867: 00649b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 12868: 00641164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 12869: 003ee4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 12869: 003ee535 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 12870: 006913fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 12871: 0063d740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 12872: 003f6909 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 12872: 003f6951 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 12873: 00641e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 12874: 00253459 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 12875: 0063b0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 12876: 00282e1d 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 12877: 005a81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 12878: 0064bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 12879: 00314531 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 12879: 00314579 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 12880: 0064ab68 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 12881: 0022912d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 12882: 0068fed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 12883: 003ed9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 12884: 002f8e89 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 12885: 0032918d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 12883: 003ed9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 12884: 002f8ed1 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 12885: 003291d5 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 12886: 0064632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 12887: 0068f985 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 12888: 001cfc19 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 12889: 003c2c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 12889: 003c2cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 12890: 002aa159 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 12891: 0063d130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 12892: 0064c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 12893: 002c0365 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 12894: 0063d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 12895: 001fdcc9 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 12896: 002de405 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ 12897: 0029d105 88 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 12898: 00648b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 12899: 002c06f1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 12900: 006908d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 12901: 002aadb5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 12902: 00690bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 12903: 00432c79 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 12903: 00432cc1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 12904: 0022b615 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 12905: 0064c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 12906: 0063c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 12907: 006405a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 12908: 00691898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 12909: 00690a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 12910: 0063ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 12911: 006912ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 12912: 002c0695 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 12913: 00691e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 12914: 00302ba1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 12914: 00302be9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 12915: 0063d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 12916: 002b6df9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 12917: 0063a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 12918: 001fb30d 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 12919: 00690748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 12920: 00309671 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 12921: 003c4711 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 12920: 003096b9 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 12921: 003c4759 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 12922: 0064ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 12923: 002c3e71 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 12924: 001e537d 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 12925: 0027a035 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 12926: 00434a7d 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 12926: 00434ac5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 12927: 002c9175 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 12928: 003cf371 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 12928: 003cf3b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 12929: 001fab09 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 12930: 00642044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 12931: 00691426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 12932: 0063eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 12933: 0063ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 12934: 006909c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 12935: 0030a821 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 12935: 0030a869 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 12936: 006902ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 12937: 0066e67c 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 12938: 00690bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 12939: 0063fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 12940: 00690fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 12941: 004179b9 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 12941: 00417a01 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 12942: 00295d09 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 12943: 002fb8b5 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 12943: 002fb8fd 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 12944: 00188a95 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 12945: 006393f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 12946: 006470a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 12947: 002c0ff1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 12948: 002446b1 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 12949: 0064675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 12950: 00645024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 12951: 006906a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 12952: 00690026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 12953: 006907ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 12954: 00690bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 12955: 002c2765 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 12956: 0022ee05 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 12957: 002f1699 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 12957: 002f16e1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 12958: 005ac4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 12959: 0063ef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 12960: 00690bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 12961: 005a8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 12962: 00451b1d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 12962: 00451b65 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 12963: 0069058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 12964: 0068fc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 12965: 00359699 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 12965: 003596e1 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 12966: 00641ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 12967: 00639304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 12968: 00691642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 12969: 002c2da9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 12970: 003bf6b5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 12970: 003bf6fd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 12971: 002be5dd 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 12972: 00691486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 12973: 003bae09 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 12973: 003bae51 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 12974: 0063cd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 12975: 00285075 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 12976: 0068fb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 12977: 0063aea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 12978: 00230415 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 12979: 002dbee5 50 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 12980: 00296d49 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 12981: 006907f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 12982: 0069116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 12983: 002ad121 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 12984: 00690688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 12985: 0063fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 12986: 003ce939 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 12987: 003af021 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 12988: 004576f9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 12986: 003ce981 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 12987: 003af069 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 12988: 00457741 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 12989: 0063bf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ - 12990: 0053fe5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 12990: 0053fea4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 12991: 006402a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 12992: 003d8dc1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 12992: 003d8e09 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 12993: 0068fd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 12994: 00210eb9 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 12995: 003ac6a5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 12996: 0053fe54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 12995: 003ac6ed 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 12996: 0053fe9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 12997: 00690e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 12998: 005b0cc0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 12999: 00406a1d 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 12999: 00406a65 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 13000: 006481ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 13001: 0063d140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 13002: 0063a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 13003: 00691288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 13004: 002ae0a5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 13005: 003c9d35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 13005: 003c9d7d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 13006: 00690cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ - 13007: 003c8f81 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 13008: 0042d265 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 13007: 003c8fc9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 13008: 0042d2ad 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 13009: 00645e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 13010: 003c7d71 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 13010: 003c7db9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 13011: 00690156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 13012: 00690234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 13013: 00691d57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 13014: 006900a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 13015: 00463401 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 13015: 00463449 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 13016: 00691380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 13017: 00213335 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 13018: 0064ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 13019: 00691542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 13020: 00639810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 13021: 005b0ccc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 13022: 00239581 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 13023: 00691d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 13024: 0064c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 13025: 002c94a1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 13026: 0068f966 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 13027: 0040eeb9 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 13028: 00460ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 13029: 0040f74d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 13027: 0040ef01 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 13028: 00460be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 13029: 0040f795 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 13030: 0064be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 13031: 00691034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 13032: 0063bca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 13033: 00691648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 13034: 003f34d9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 13034: 003f3521 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 13035: 001f1dd1 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 13036: 002d6a5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 13037: 0069126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 13038: 0063e288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 13039: 00284329 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 13040: 0068fc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ - 13041: 00419c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 13042: 00353d61 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 13041: 00419cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 13042: 00353da9 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 13043: 005ac674 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 13044: 006451f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 13045: 0068fbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 13046: 001adb49 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 13047: 006497f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 13048: 00690d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 13049: 006904a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 13050: 00645aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 13051: 0068f94c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 13052: 0068fcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 13053: 002d68c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 13054: 002fb8b9 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 13055: 002f1809 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 13054: 002fb901 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 13055: 002f1851 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 13056: 00592544 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 13057: 00648c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 13058: 004009a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 13059: 005538cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 13060: 0044e8e5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 13058: 004009e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 13059: 00553914 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 13060: 0044e92d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 13061: 0063f318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 13062: 00407471 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 13063: 0031001d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 13062: 004074b9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 13063: 00310065 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 13064: 00690402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 13065: 00690038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 13066: 006407c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ - 13067: 003dd17d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 13067: 003dd1c5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 13068: 00646a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 13069: 00362d41 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 13069: 00362d89 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 13070: 00643ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 13071: 0025f8b1 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 13072: 00690034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ - 13073: 00461189 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 13074: 0041a15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 13073: 004611d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 13074: 0041a1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 13075: 0068f99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 13076: 00414cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 13077: 004156c1 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 13078: 003cf5fd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 13076: 00414d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 13077: 00415709 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 13078: 003cf645 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 13079: 0063a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 13080: 0027e5f5 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 13081: 006911a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 13082: 0064869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 13083: 0064ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 13084: 00266205 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 13085: 00639244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 13086: 004268dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 13086: 00426925 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 13087: 0068fc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 13088: 0068fe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 13089: 006914d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 13090: 002c1d41 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 13091: 00445649 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 13092: 0045029d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 13093: 003ac15d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 13091: 00445691 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 13092: 004502e5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 13093: 003ac1a5 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 13094: 00250b65 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 13095: 006911d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 13096: 00643ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 13097: 00421c01 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 13097: 00421c49 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 13098: 00260229 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 13099: 00543cb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 13099: 00543d00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 13100: 00593764 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 13101: 003fb9cd 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 13101: 003fba15 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 13102: 00644a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 13103: 0023b7e5 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 13104: 00690da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 13105: 0042b6ed 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 13105: 0042b735 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 13106: 0063fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 13107: 002ac7b1 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 13108: 00690758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 13109: 0063fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 13110: 0069069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 13111: 004ffd34 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 13112: 004160b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 13111: 004ffd7c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 13112: 004160f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 13113: 001baa35 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 13114: 006394e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 13115: 002967bd 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 13116: 002709f9 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 13117: 00691448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 13118: 001ba831 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 13119: 002da1d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 13120: 00690c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 13121: 006420c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 13122: 00643e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 13123: 0068fcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 13124: 005a9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 13125: 0064a76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 13126: 003c85f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 13127: 00405615 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 13126: 003c8641 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 13127: 0040565d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 13128: 00690bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 13129: 002de05d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 13130: 00690b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ - 13131: 00351e71 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 13131: 00351eb9 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 13132: 00645acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 13133: 0068ff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 13134: 0068fb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 13135: 002f2015 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 13135: 002f205d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 13136: 0064c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 13137: 0063ffd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 13138: 004377ad 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 13138: 004377f5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 13139: 0069052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 13140: 0069004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 13141: 00691508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 13142: 003590bd 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 13142: 00359105 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 13143: 001b28a5 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 13144: 003baa7d 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 13144: 003baac5 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 13145: 0068f8e8 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 13146: 00269519 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 13147: 003c28e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 13147: 003c292d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 13148: 0068ff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 13149: 00355289 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 13149: 003552d1 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 13150: 0068ff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 13151: 0026e05d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ - 13152: 003f992d 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 13153: 0043ce41 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 13152: 003f9975 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 13153: 0043ce89 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 13154: 0068fcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 13155: 005b0c28 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 13156: 004056d5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 13157: 00431f65 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 13156: 0040571d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 13157: 00431fad 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 13158: 0063f2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 13159: 003f3241 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 13160: 003f8dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 13159: 003f3289 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 13160: 003f8e19 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ 13161: 006911f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 13162: 0068f936 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 13163: 00284a91 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 13164: 003256a5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 13164: 003256ed 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 13165: 0064790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 13166: 002c7851 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 13167: 0064878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 13168: 0064b8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 13169: 006911d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 13170: 0063a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 13171: 00691614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 13172: 00640974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 13173: 0041df35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 13173: 0041df7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 13174: 0069113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 13175: 00643a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 13176: 00690504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 13177: 002c80e5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 13178: 0068fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 13179: 00649a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 13180: 006908ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 13181: 0035194d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 13181: 00351995 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 13182: 0024d1cd 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 13183: 0068fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 13184: 0064cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 13185: 00690be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 13186: 00408c61 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 13186: 00408ca9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ 13187: 0063af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 13188: 00644c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 13189: 0063d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 13190: 006902fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 13191: 00690206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 13192: 0018b1e1 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 13193: 0063ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13194: 0044cecd 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 13194: 0044cf15 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 13195: 00593550 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 13196: 0020e0c1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 13197: 006903b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 13198: 002661a9 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 13199: 0068fc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 13200: 00314d29 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 13201: 003ba9c5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 13202: 003e0459 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 13203: 00401cfd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 13200: 00314d71 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 13201: 003baa0d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 13202: 003e04a1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 13203: 00401d45 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 13204: 005a4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 13205: 0069034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 13206: 003e9f45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 13206: 003e9f8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 13207: 0063c064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 13208: 00643a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 13209: 00690eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 13210: 0063a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 13211: 0069160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 13212: 002b1315 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 13213: 006916f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 13214: 0068f9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 13215: 0033c665 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 13215: 0033c6ad 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 13216: 0068fb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 13217: 005a8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 13218: 0038a449 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 13218: 0038a491 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 13219: 0063bfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 13220: 0064658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 13221: 00200c71 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 13222: 006419c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 13223: 005a4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 13224: 0069113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 13225: 0068fbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 13226: 003cd8fd 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 13226: 003cd945 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 13227: 0064802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 13228: 001ad5c9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 13229: 002b6ce9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 13230: 00690c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 13231: 002f4155 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 13232: 003c349d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 13233: 003edf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 13234: 0038a3a9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 13231: 002f419d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 13232: 003c34e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 13233: 003edfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 13234: 0038a3f1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 13235: 006451c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 13236: 00690e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 13237: 001acb09 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 13238: 003c25d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 13238: 003c2621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 13239: 00690adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 13240: 00648f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 13241: 003b64d5 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 13242: 003c23f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 13241: 003b651d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 13242: 003c2441 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 13243: 00691110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 13244: 00639d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 13245: 00690cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 13246: 00543c10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 13247: 00447a6d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 13246: 00543c58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 13247: 00447ab5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 13248: 0018ad51 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 13249: 0026262d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 13250: 0068ff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 13251: 003ff215 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 13251: 003ff25d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 13252: 0064a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_INTERRUPT_EVENT │ │ │ │ 13253: 00649e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 13254: 003c3515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 13254: 003c355d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 13255: 006901f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 13256: 00690526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 13257: 001e362d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 13258: 0053fe80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 13258: 0053fec8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 13259: 001ebd81 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 13260: 0023a90d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 13261: 00643b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 13262: 0064c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 13263: 00690d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 13264: 001ae7c1 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 13265: 001ebde1 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 13266: 005939b4 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 13267: 00413a3d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 13267: 00413a85 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 13268: 00690a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 13269: 001d5c19 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 13270: 00639bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 13271: 0069108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 13272: 0063adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 13273: 00691506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 13274: 006451a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 13275: 0040b13d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 13276: 00553848 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ - 13277: 0032c0e1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 13275: 0040b185 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 13276: 00553890 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 13277: 0032c129 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 13278: 00643cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 13279: 003eda61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 13279: 003edaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 13280: 00690bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ - 13281: 0041c14d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ - 13282: 002efb49 190 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ + 13281: 0041c195 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 13282: 002efb91 190 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ 13283: 00284db9 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 13284: 00649d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 13285: 0068fb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 13286: 00690518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 13287: 0063c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 13288: 00641a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 13289: 00296af5 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 13290: 00647f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 13291: 00648b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 13292: 0033c4b5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 13292: 0033c4fd 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 13293: 00690b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 13294: 006908ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ - 13295: 003e1139 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 13296: 0044225d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 13297: 003be1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 13295: 003e1181 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 13296: 004422a5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 13297: 003be231 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 13298: 0027208d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 13299: 002f042d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 13300: 0041723d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 13299: 002f0475 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 13300: 00417285 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 13301: 0069060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 13302: 00646d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 13303: 00640a04 1792 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 13304: 0064be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 13305: 00690e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 13306: 003c5edd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 13306: 003c5f25 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 13307: 00691612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 13308: 00352339 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 13309: 00408e1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ - 13310: 003ebdf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 13308: 00352381 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 13309: 00408e65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 13310: 003ebe3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 13311: 0064c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 13312: 00229401 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 13313: 0068ff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 13314: 001acbb1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 13315: 0064a6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 13316: 001caee9 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 13317: 003d87e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 13317: 003d8831 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 13318: 00690598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 13319: 00443d01 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 13319: 00443d49 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 13320: 0063d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 13321: 002f9075 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 13322: 004258ad 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 13323: 003f4be5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 13321: 002f90bd 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 13322: 004258f5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 13323: 003f4c2d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 13324: 0063c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ - 13325: 00553874 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 13325: 005538bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 13326: 0064cc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 13327: 00646fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 13328: 0019b63d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 13329: 00589574 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 13330: 00691482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 13331: 00260055 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 13332: 00232f71 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 13333: 005a6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 13334: 006401f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 13335: 00690656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 13336: 006413c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 13337: 0064640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 13338: 0032612d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 13338: 00326175 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 13339: 00225aa5 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 13340: 002cb0b5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 13341: 0036d18d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 13341: 0036d1d5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 13342: 0064cea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 13343: 00592a30 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 13344: 003eca9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 13344: 003ecae5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 13345: 00645b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 13346: 0063e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 13347: 004218f9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 13347: 00421941 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 13348: 00201be5 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 13349: 003ae965 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 13350: 0041409d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 13349: 003ae9ad 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 13350: 004140e5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 13351: 0063dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 13352: 00215799 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 13353: 006911ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 13354: 004176dd 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 13354: 00417725 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 13355: 00690832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 13356: 0043c96d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 13356: 0043c9b5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 13357: 00247ddd 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 13358: 00691d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 13359: 002d9c7d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 13360: 0064a73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13361: 003f7b95 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 13361: 003f7bdd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 13362: 002d555d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 13363: 0068fc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 13364: 00265f39 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 13365: 006901de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 13366: 00448fc9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 13366: 00449011 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 13367: 00691012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 13368: 0037c4d1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 13369: 0039b5a1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 13368: 0037c519 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 13369: 0039b5e9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 13370: 00648fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 13371: 003c367d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 13372: 00310eb9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 13371: 003c36c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 13372: 00310f01 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 13373: 0064c694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 13374: 00690000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 13375: 002fc759 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ - 13376: 002fc609 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 13375: 002fc7a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 13376: 002fc651 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 13377: 005a2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 13378: 003cd839 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 13378: 003cd881 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 13379: 002b7701 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 13380: 0030c3d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 13380: 0030c419 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 13381: 002de6e5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 13382: 0064c8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 13383: 0023d655 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 13384: 006403c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 13385: 001e92b5 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 13386: 003bfcd9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 13386: 003bfd21 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 13387: 001e93a9 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 13388: 0069188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 13389: 002cdf05 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 13390: 006917d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 13391: 00644b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 13392: 006426e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 13393: 00691896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 13394: 0068fcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 13395: 0022ee31 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 13396: 00690d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 13397: 00645c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 13398: 00690bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 13399: 003044ed 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 13399: 00304535 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 13400: 0022b7b9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 13401: 002dbb79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 13402: 00640334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 13403: 0042703d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 13403: 00427085 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 13404: 00691802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 13405: 0064764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 13406: 005a6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 13407: 006905f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 13408: 006415b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 13409: 0069055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 13410: 006907a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 13411: 004124c5 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 13412: 004475dd 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 13411: 0041250d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 13412: 00447625 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 13413: 005935bc 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 13414: 00690002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 13415: 00188771 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 13416: 0069075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 13417: 003c7f05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 13418: 003ed9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 13417: 003c7f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 13418: 003eda31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 13419: 0063b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 13420: 001bcedd 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ - 13421: 002f289d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 13421: 002f28e5 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 13422: 00690a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 13423: 006488cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 13424: 00643f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 13425: 00639d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 13426: 0063ecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 13427: 00646a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 13428: 00326b61 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 13428: 00326ba9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 13429: 006908aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 13430: 003344ed 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 13430: 00334535 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 13431: 00649ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 13432: 002b6909 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 13433: 0045a229 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 13434: 00415f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 13433: 0045a271 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 13434: 00415f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 13435: 00649700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ - 13436: 0043c4f9 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 13436: 0043c541 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 13437: 006403f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 13438: 00250b39 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 13439: 0063c8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 13440: 00415285 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 13440: 004152cd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 13441: 001acc59 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 13442: 0064cef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 13443: 00461995 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 13443: 004619dd 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 13444: 0064c6c4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 13445: 0069183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 13446: 006906b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 13447: 0029536d 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ - 13448: 0053f524 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 13448: 0053f56c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 13449: 0064d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 13450: 00450739 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 13450: 00450781 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 13451: 0063b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 13452: 0069057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 13453: 00641624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 13454: 0034cb69 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 13455: 004648dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 13454: 0034cbb1 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 13455: 00464925 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 13456: 00690e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 13457: 00441ec5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 13458: 0041eab9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 13459: 0035175d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 13457: 00441f0d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 13458: 0041eb01 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 13459: 003517a5 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 13460: 006495d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 13461: 006910e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 13462: 003df659 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 13462: 003df6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 13463: 00691d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 13464: 00402631 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 13464: 00402679 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 13465: 0069103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 13466: 004292e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 13466: 00429331 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 13467: 00690698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ - 13468: 00409991 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 13468: 004099d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 13469: 002d4dd1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 13470: 00690732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 13471: 004589a5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 13471: 004589ed 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 13472: 00690556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 13473: 006911b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 13474: 00644b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 13475: 0069133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 13476: 00639c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 13477: 003eda25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 13478: 0030bff1 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 13477: 003eda6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 13478: 0030c039 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 13479: 00215f4d 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 13480: 001e2ed5 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 13481: 00461199 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 13481: 004611e1 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 13482: 006908f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 13483: 0069147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 13484: 0064d158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 13485: 00690af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 13486: 003dfd7d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 13487: 00347c89 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 13486: 003dfdc5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 13487: 00347cd1 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 13488: 00256f71 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 13489: 0038a48d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 13489: 0038a4d5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 13490: 002c2445 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 13491: 002fb2c9 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ - 13492: 002f7645 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 13491: 002fb311 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 13492: 002f768d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 13493: 0064a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 13494: 006908e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 13495: 002de061 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 13496: 004413f9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 13497: 0030f77d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 13496: 00441441 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 13497: 0030f7c5 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 13498: 001df0f5 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 13499: 001ac599 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 13500: 001c6b5d 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 13501: 00690dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 13502: 0064c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 13503: 00691e3c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 13504: 006904e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 13505: 00648b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 13506: 001a6365 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 13507: 004320e5 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 13508: 003cf239 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13507: 0043212d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 13508: 003cf281 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 13509: 0063b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 13510: 0063a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 13511: 006914be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_MMU_FAULT_DSTATE │ │ │ │ 13512: 001e6ab9 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 13513: 0032d661 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 13514: 003cd0ad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 13513: 0032d6a9 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 13514: 003cd0f5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 13515: 006421a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 13516: 00398d55 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 13516: 00398d9d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 13517: 0068f953 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 13518: 006416e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 13519: 0069022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 13520: 006392e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 13521: 002c0941 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 13522: 005a6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 13523: 001b4445 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 13524: 0063ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 13525: 00691292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 13526: 003509bd 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 13526: 00350a05 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 13527: 00690a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 13528: 00690f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 13529: 00691382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 13530: 00690cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 13531: 002398c1 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 13532: 00690046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 13533: 00640724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 13534: 006902e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 13535: 002c0c89 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 13536: 006913f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 13537: 002c0dfd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 13538: 0063be94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 13539: 003ad965 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 13539: 003ad9ad 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 13540: 002dfcb1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 13541: 00642384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 13542: 0063ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 13543: 00691852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13544: 00690534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 13545: 006905f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 13546: 00690d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 13547: 00348cb1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 13547: 00348cf9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 13548: 0064c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 13549: 001b00d5 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 13550: 0064afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 13551: 00643c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 13552: 005aaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 13553: 002f7095 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 13553: 002f70dd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 13554: 0063b728 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 13555: 005964b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 13556: 00690f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 13557: 006462fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 13558: 00690d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 13559: 00593128 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 13560: 006901c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 13561: 0068ff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 13562: 0044e9e1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 13562: 0044ea29 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 13563: 00642a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 13564: 00644548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 13565: 0063afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 13566: 0068fe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 13567: 0026cc2d 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 13568: 002c3a69 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 13569: 00639bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 13570: 001b40e5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 13571: 00265db9 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 13572: 003d6da9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 13572: 003d6df1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 13573: 006912de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 13574: 0069000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 13575: 0068ffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ - 13576: 004326d5 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 13576: 0043271d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 13577: 0068f99a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 13578: 00248149 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 13579: 00690a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 13580: 0068f957 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 13581: 0025cf95 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 13582: 005a1078 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 13583: 0063e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 13584: 0063fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 13585: 0068fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 13586: 0069176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 13587: 0032457d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 13587: 003245c5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 13588: 001ebd89 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 13589: 003020d5 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 13590: 002f9031 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 13589: 0030211d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 13590: 002f9079 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 13591: 0018937d 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 13592: 003d3005 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 13593: 0034776d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 13592: 003d304d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 13593: 003477b5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 13594: 0063f1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 13595: 0064c930 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 13596: 0068fc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ 13597: 00691558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 13598: 003df43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 13598: 003df485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 13599: 00244a0d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 13600: 00422c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 13600: 00422cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 13601: 006917ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 13602: 002c9fd9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 13603: 00690f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 13604: 0069178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 13605: 006901f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 13606: 0063a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ 13607: 0063b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_EVENT │ │ │ │ 13608: 0063fa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 13609: 00293ec9 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 13610: 00647bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 13611: 0064767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 13612: 00691df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 13613: 0068fd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 13614: 00224aa5 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 13615: 00452981 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 13615: 004529c9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 13616: 001ab371 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 13617: 00401779 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 13617: 004017c1 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 13618: 0022ea81 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 13619: 00649ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 13620: 00649fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 13621: 006423c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 13622: 006916ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 13623: 001aec4d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 13624: 00596530 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 13625: 003abe51 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 13626: 00328dbd 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 13627: 003d85f9 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 13628: 003efcc1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 13625: 003abe99 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 13626: 00328e05 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 13627: 003d8641 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 13628: 003efd09 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 13629: 00690894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 13630: 00648cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 13631: 002d7125 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 13632: 0068fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 13633: 005a3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 13634: 003c32f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 13634: 003c3341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 13635: 00645d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 13636: 00443835 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 13637: 003dfa91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 13636: 0044387d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 13637: 003dfad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 13638: 0023ba91 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 13639: 002db96d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 13640: 005931ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 13641: 003dd435 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 13641: 003dd47d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 13642: 005a6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 13643: 00690488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 13644: 00639e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 13645: 002de5ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 13646: 0068fff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 13647: 0069187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 13648: 004322d9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 13648: 00432321 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 13649: 00229301 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 13650: 002c3a05 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 13651: 001dbeed 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 13652: 003c30a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 13653: 0045995d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 13652: 003c30e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 13653: 004599a5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 13654: 00641774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ 13655: 0064a9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 13656: 002fb821 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 13656: 002fb869 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 13657: 00690de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 13658: 001f069d 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ - 13659: 00401045 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 13659: 0040108d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 13660: 00642c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 13661: 00641954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 13662: 002fb711 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 13662: 002fb759 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 13663: 00641534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 13664: 0064d228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 13665: 00232a09 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 13666: 00690056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 13667: 0033035d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 13668: 00410025 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 13667: 003303a5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 13668: 0041006d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 13669: 00641b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 13670: 006910e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 13671: 001ae0a9 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 13672: 006909f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 13673: 00265f21 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 13674: 002d7ab1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 13675: 0063af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 13676: 00309ba1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 13676: 00309be9 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 13677: 0063cff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 13678: 004378bd 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 13678: 00437905 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 13679: 002cdfe5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 13680: 00358e55 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 13680: 00358e9d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 13681: 00691d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 13682: 004615e1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 13682: 00461629 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 13683: 0069071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 13684: 0063af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 13685: 00690238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 13686: 0064848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 13687: 0069155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 13688: 003477e5 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 13688: 0034782d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 13689: 0064826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 13690: 003c187d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 13690: 003c18c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 13691: 006917ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13692: 002c79e1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 13693: 0069098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 13694: 00690218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 13695: 0064dc54 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 13696: 006911a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 13697: 001d9c19 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 13698: 00690e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 13699: 0063a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 13700: 00690414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 13701: 005a53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 13702: 00272d01 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 13703: 0069010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 13704: 004320e9 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 13705: 0040371d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 13704: 00432131 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 13705: 00403765 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 13706: 006477ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 13707: 0068fb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 13708: 002c8281 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 13709: 002d78e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 13710: 0068fb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 13711: 005a9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 13712: 0064b998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 13713: 00325851 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 13713: 00325899 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 13714: 0023a971 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 13715: 00644618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 13716: 0069009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 13717: 001ee5cd 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 13718: 0063e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 13719: 002c0a0d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 13720: 006900da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 13721: 003223f9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 13721: 00322441 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 13722: 006906fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 13723: 0041b729 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 13723: 0041b771 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 13724: 002c50e1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 13725: 0063d1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 13726: 005a4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 13727: 0063c184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 13728: 00644bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 13729: 002c0ccd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 13730: 0068fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 13731: 002de595 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 13732: 002c0e61 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 13733: 00640764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 13734: 0045276d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 13734: 004527b5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 13735: 0064c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 13736: 0063d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 13737: 00691744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 13738: 00690f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 13739: 003d661d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 13740: 0041ac51 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 13739: 003d6665 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 13740: 0041ac99 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 13741: 006412e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 13742: 0023b8bd 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 13743: 002ce949 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 13744: 005a4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 13745: 0069003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 13746: 0063d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 13747: 0064bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13748: 002d83ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 13749: 00645404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 13750: 0064b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 13751: 003f9145 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 13752: 0040bc2d 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 13753: 003c2d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 13751: 003f918d 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 13752: 0040bc75 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 13753: 003c2da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 13754: 0059210c 840 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 13755: 006448f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 13756: 0063ef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 13757: 001b72dd 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 13758: 0042797d 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 13758: 004279c5 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 13759: 002dac81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 13760: 00649cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ - 13761: 003c33ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 13761: 003c33f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 13762: 0069087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 13763: 002de181 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 13764: 0063fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 13765: 001dc4b5 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 13766: 006915fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 13767: 00691674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 13768: 00349f35 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ - 13769: 003beb0d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 13768: 00349f7d 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 13769: 003beb55 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 13770: 00691548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 13771: 004033f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 13771: 0040343d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 13772: 00226355 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 13773: 0030ffc5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 13773: 0031000d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 13774: 00690998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 13775: 0063d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 13776: 00691682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 13777: 0064cb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 13778: 00647b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 13779: 00690892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 13780: 0068fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 13781: 0063d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 13782: 00464739 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 13782: 00464781 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 13783: 001e2bbd 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 13784: 00640874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 13785: 001b6929 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 13786: 005a9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 13787: 002c3c91 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 13788: 0023a345 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 13789: 0022518d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 13790: 0064616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 13791: 00437419 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 13791: 00437461 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 13792: 00690102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 13793: 00214fd1 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 13794: 005aed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnaddd │ │ │ │ 13795: 00690f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 13796: 003fb029 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 13796: 003fb071 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 13797: 002bfe89 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 13798: 003c2a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 13799: 00333b59 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 13798: 003c2a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 13799: 00333ba1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 13800: 006916c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 13801: 00690d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 13802: 003f84ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 13803: 003c9fe1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 13802: 003f8535 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 13803: 003ca029 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 13804: 0064807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 13805: 0069147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 13806: 0063ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 13807: 003491fd 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 13807: 00349245 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 13808: 0019b6d5 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 13809: 00644128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 13810: 003be9ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 13810: 003bea35 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 13811: 005aeba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnadds │ │ │ │ 13812: 00639410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 13813: 0069063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 13814: 003de395 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 13814: 003de3dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 13815: 00647a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 13816: 0068fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 13817: 0030c39d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 13817: 0030c3e5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 13818: 0026060d 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 13819: 005aa5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 13820: 003f85dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 13820: 003f8625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 13821: 0068fdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 13822: 0069097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 13823: 0025eb6d 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 13824: 001be031 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 13825: 00643dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 13826: 001f15ad 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 13827: 005a9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 13828: 001da08d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 13829: 0033f2c9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 13829: 0033f311 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 13830: 00649f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 13831: 004698a1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 13831: 004698e9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 13832: 00646b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 13833: 006905e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 13834: 00690a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 13835: 0068fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 13836: 006903f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 13837: 00592ae4 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 13838: 00641804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 13839: 0063d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 13840: 002403ed 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 13841: 002d3e6d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 13842: 00690e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 13843: 00422791 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 13844: 003df34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 13845: 0043c4c1 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 13846: 00400929 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 13843: 004227d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 13844: 003df395 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 13845: 0043c509 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 13846: 00400971 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 13847: 0064887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 13848: 00690a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 13849: 003c6fa9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 13850: 003c3209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 13849: 003c6ff1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 13850: 003c3251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 13851: 006418e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 13852: 0069053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 13853: 003f0bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 13854: 003e4819 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 13853: 003f0c39 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 13854: 003e4861 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 13855: 001e39ad 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 13856: 00690846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 13857: 006916bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 13858: 00296f51 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 13859: 006913d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 13860: 0068fc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 13861: 0069047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 13862: 00647038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ - 13863: 003520e9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 13864: 003e22c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 13863: 00352131 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 13864: 003e230d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 13865: 002a5df9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 13866: 0068fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 13867: 002a5e01 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 13868: 00690940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 13869: 006445f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 13870: 00200b99 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 13871: 002a5e2d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 13872: 001aba69 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 13873: 00690d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 13874: 002a5e99 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 13875: 002a5f09 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 13876: 003ee439 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 13876: 003ee481 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 13877: 002a5f7d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 13878: 006907e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 13879: 002a5ff5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 13880: 002aa091 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 13881: 003ec2a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 13881: 003ec2ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 13882: 002a6071 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 13883: 002a7b4d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 13884: 0063e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 13885: 00263621 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 13886: 0025e929 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 13887: 001b0621 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 13888: 0026e90d 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 13889: 002d71fd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 13890: 00406749 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 13890: 00406791 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 13891: 006915b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 13892: 002c09a1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 13893: 0068fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 13894: 0032c2c5 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 13894: 0032c30d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 13895: 0068fe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 13896: 002b5ee1 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 13897: 0068fe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 13898: 00256a39 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 13899: 0021c5c1 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 13900: 006902a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 13901: 00647d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ - 13902: 003c1715 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 13902: 003c175d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 13903: 0068fca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 13904: 00647f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 13905: 0063b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 13906: 006493c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 13907: 00416519 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 13908: 00302a5d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 13909: 002f00f1 332 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ - 13910: 00425669 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 13911: 004383b1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 13907: 00416561 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 13908: 00302aa5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 13909: 002f0139 332 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ + 13910: 004256b1 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 13911: 004383f9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 13912: 0068fb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 13913: 0034a405 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 13913: 0034a44d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 13914: 0069145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 13915: 00408271 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 13915: 004082b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 13916: 0063b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 13917: 003b9565 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 13918: 0043ea05 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 13919: 00437e15 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 13917: 003b95ad 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 13918: 0043ea4d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 13919: 00437e5d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 13920: 006476ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ - 13921: 00438041 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 13921: 00438089 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 13922: 005a1b38 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 13923: 00645ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 13924: 003eb0f1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 13924: 003eb139 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 13925: 002ad5f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 13926: 002c9931 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ - 13927: 0034b125 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 13927: 0034b16d 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 13928: 0063e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13929: 003c2345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 13929: 003c238d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 13930: 001da2e1 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 13931: 0064bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 13932: 00690386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 13933: 0068fd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 13934: 0064809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 13935: 0063c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 13936: 001cabe1 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 13937: 001e3a0d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 13938: 003dbba5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 13938: 003dbbed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 13939: 0063f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 13940: 001f6071 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 13941: 0064843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 13942: 0068fe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 13943: 003bec2d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 13943: 003bec75 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 13944: 001afb39 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ - 13945: 0030085d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 13945: 003008a5 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 13946: 00690460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13947: 003e59e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 13947: 003e5a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 13948: 00690176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 13949: 002bf285 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 13950: 005a31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 13951: 00640584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 13952: 00691146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 13953: 00272ed5 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 13954: 001abb21 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 13955: 00644ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 13956: 00349a85 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 13956: 00349acd 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 13957: 0064c210 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 13958: 00690674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 13959: 00690468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 13960: 00432b85 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 13960: 00432bcd 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 13961: 00691208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 13962: 0064bd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 13963: 00648dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 13964: 006901e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 13965: 005a2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 13966: 002de135 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 13967: 0030bc4d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 13967: 0030bc95 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 13968: 002a5455 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 13969: 00464cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 13970: 0053fe7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 13969: 00464d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 13970: 0053fec4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 13971: 0068f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 13972: 0063b11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 13973: 003f33c1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 13973: 003f3409 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 13974: 0064a9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 13975: 0044da55 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 13976: 0044f2cd 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 13975: 0044da9d 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 13976: 0044f315 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 13977: 006901bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 13978: 0064b3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 13979: 00690c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_DSTATE │ │ │ │ - 13980: 00436435 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ - 13981: 004232bd 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 13980: 0043647d 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 13981: 00423305 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 13982: 0068fcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 13983: 0068fece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 13984: 003c27f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 13984: 003c283d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 13985: 005938bc 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 13986: 00644b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 13987: 00309a69 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 13988: 00351395 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 13987: 00309ab1 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 13988: 003513dd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 13989: 00649054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 13990: 0063f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 13991: 00641144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 13992: 0023d1f9 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 13993: 006913a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 13994: 00690290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 13995: 0063d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 13996: 00643c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 13997: 0026d839 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 13998: 00644598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 13999: 0068fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 14000: 0019c2a9 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 14001: 002c9bb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 14002: 00460ac5 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 14003: 00400b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 14002: 00460b0d 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 14003: 00400b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 14004: 0069050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 14005: 0042d275 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 14005: 0042d2bd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 14006: 0064aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 14007: 006906ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 14008: 00690c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 14009: 00592ee8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 14010: 003d0d11 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 14011: 0033c529 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 14012: 00362631 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 14010: 003d0d59 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 14011: 0033c571 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 14012: 00362679 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 14013: 001adbf1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 14014: 002bc411 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 14015: 0037032d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 14016: 00405449 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 14015: 00370375 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 14016: 00405491 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 14017: 0063e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 14018: 00592f34 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 14019: 002dfa85 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 14020: 00398459 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 14021: 002fde39 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 14020: 003984a1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 14021: 002fde81 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 14022: 005a3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 14023: 00690768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 14024: 0068fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 14025: 006902a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 14026: 0063a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 14027: 0064ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 14028: 0063bc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 14029: 0023943d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 14030: 002f1905 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 14030: 002f194d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 14031: 00690328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 14032: 00690a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 14033: 006916c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 14034: 003864b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 14034: 00386501 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 14035: 006464ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 14036: 0021ceed 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 14037: 006444b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 14038: 001a5719 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 14039: 00375edd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 14040: 0044ffa5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 14039: 00375f25 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 14040: 0044ffed 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 14041: 005a2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 14042: 00640704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 14043: 0025ec7d 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 14044: 00442011 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 14045: 00340d3d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 14046: 0040c739 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 14044: 00442059 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 14045: 00340d85 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 14046: 0040c781 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 14047: 001fe661 44 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 14048: 002d6da1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 14049: 001dba61 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 14050: 0068fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 14051: 0069109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 14052: 0068ff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 14053: 006913a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 14054: 0063dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 14055: 003e6015 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 14055: 003e605d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 14056: 001f5f5d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 14057: 006901aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 14058: 0064b3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 14059: 00690a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 14060: 006409d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 14061: 00690578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 14062: 00691d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 14063: 0063c668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 14064: 00648f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 14065: 0063a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ - 14066: 003ee0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 14066: 003ee139 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 14067: 002bf2e9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 14068: 00690540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 14069: 001be50d 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 14070: 0068fbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 14071: 0069050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 14072: 0063eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 14073: 003eea85 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 14073: 003eeacd 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 14074: 001abbd5 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 14075: 001da849 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 14076: 00649dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 14077: 002d6be9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 14078: 003d58a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 14079: 00415435 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 14078: 003d58f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 14079: 0041547d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 14080: 0064a88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 14081: 005a980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 14082: 00645274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 14083: 00296e3d 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ - 14084: 00461751 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 14084: 00461799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 14085: 0068fb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 14086: 003be351 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 14086: 003be399 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 14087: 001ae5d9 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 14088: 004085b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 14088: 00408601 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 14089: 0064784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 14090: 001adc99 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 14091: 00691884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 14092: 003e61b5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 14092: 003e61fd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 14093: 006902f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 14094: 0064b064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 14095: 006903c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 14096: 002df7f5 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 14097: 003edc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 14097: 003edcc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 14098: 00690bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 14099: 003d4f21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 14099: 003d4f69 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 14100: 00691060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 14101: 0068fdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 14102: 00642a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 14103: 0063bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 14104: 00690072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 14105: 00690444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 14106: 003f1449 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 14106: 003f1491 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 14107: 0069030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 14108: 0068fe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 14109: 00691698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 14110: 003eb5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 14110: 003eb60d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 14111: 00641fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 14112: 005aeaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnsmuld │ │ │ │ - 14113: 003e4bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 14114: 00405791 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 14113: 003e4c25 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 14114: 004057d9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 14115: 00641344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 14116: 00639eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 14117: 001fce5d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 14118: 0040eba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 14119: 00436659 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 14118: 0040ebf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 14119: 004366a1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 14120: 002c9e99 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 14121: 002f4dbd 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ - 14122: 004467dd 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 14121: 002f4e05 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 14122: 00446825 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 14123: 00254e51 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 14124: 00690e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 14125: 0064667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 14126: 00648acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 14127: 00649124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 14128: 00690e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 14129: 006916ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 14130: 0069032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 14131: 006488dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 14132: 003be2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 14132: 003be321 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 14133: 00292d2d 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 14134: 003a7d85 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 14135: 003de4e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 14134: 003a7dcd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 14135: 003de531 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 14136: 005a30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 14137: 0064ab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 14138: 0064aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 14139: 006407f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 14140: 0063f258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 14141: 00690472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 14142: 002f7201 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 14143: 00462d49 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 14142: 002f7249 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 14143: 00462d91 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 14144: 002c2e31 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 14145: 0020893d 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 14146: 00690334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 14147: 001bd4c1 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 14148: 005a2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ - 14149: 003c24ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 14150: 003261ed 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 14149: 003c24f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 14150: 00326235 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 14151: 0064c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 14152: 001aeb41 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ - 14153: 00432d19 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 14154: 0044e5f1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 14153: 00432d61 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 14154: 0044e639 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 14155: 00642564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 14156: 00645fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 14157: 001dc479 4 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 14158: 005a9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 14159: 004ffedc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 14160: 00448215 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 14159: 004fff24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 14160: 0044825d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 14161: 006463ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 14162: 0063cea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 14163: 0020d8c5 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 14164: 0063be64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 14165: 0063d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 14166: 00646f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ - 14167: 004697f1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 14167: 00469839 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 14168: 0064abfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 14169: 00422c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 14169: 00422c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 14170: 0020efad 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 14171: 00644348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 14172: 0068fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 14173: 0068fda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 14174: 005a8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 14175: 00403975 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 14176: 003c7489 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 14175: 004039bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 14176: 003c74d1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 14177: 00649d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 14178: 00592c24 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 14179: 0064a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TFAULT_EVENT │ │ │ │ 14180: 0063ef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 14181: 003ee1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 14181: 003ee229 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 14182: 005aa67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ - 14183: 0041cbe9 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 14183: 0041cc31 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 14184: 006905fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 14185: 001add41 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 14186: 005a2090 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 14187: 0068fc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 14188: 003e1e89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 14188: 003e1ed1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 14189: 0029305d 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ - 14190: 003bfdbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 14190: 003bfe05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 14191: 00690974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 14192: 00335fc9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 14193: 0041e3cd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 14192: 00336011 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 14193: 0041e415 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 14194: 0063ce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 14195: 003e3a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 14195: 003e3a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 14196: 001d9f1d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 14197: 0063d250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 14198: 00690c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_DSTATE │ │ │ │ 14199: 00647b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 14200: 0022b9d1 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 14201: 0063c698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 14202: 00690c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_DSTATE │ │ │ │ 14203: 0068fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 14204: 0069027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 14205: 005af050 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 14206: 0068faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 14207: 00690904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 14208: 0045b219 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 14208: 0045b261 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 14209: 006447c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 14210: 002c09d9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 14211: 00352465 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 14211: 003524ad 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 14212: 00690304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 14213: 002fc8b1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 14214: 003c3371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 14213: 002fc8f9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 14214: 003c33b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 14215: 00690cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 14216: 00644318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 14217: 0032ce7d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 14217: 0032cec5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 14218: 0063e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 14219: 00458895 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 14219: 004588dd 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 14220: 006449e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 14221: 00444219 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 14221: 00444261 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 14222: 002a58c9 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 14223: 0064d168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 14224: 00642714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 14225: 00427349 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 14225: 00427391 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 14226: 0025e1f5 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 14227: 003e150d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 14227: 003e1555 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 14228: 001b5385 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 14229: 00690484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ - 14230: 003dd8f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 14230: 003dd93d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 14231: 002175b5 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 14232: 00639770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 14233: 0064833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 14234: 00239571 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 14235: 0063ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 14236: 006916a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 14237: 002f523d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 14237: 002f5285 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 14238: 0025e801 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 14239: 002d852d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 14240: 0069042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 14241: 0064c398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14242: 00691300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 14243: 006397a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 14244: 0046820d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 14245: 003d7c41 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 14244: 00468255 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 14245: 003d7c89 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 14246: 0064672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 14247: 006900bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 14248: 0063d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 14249: 004483cd 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 14250: 003499f1 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 14249: 00448415 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 14250: 00349a39 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 14251: 0069109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ - 14252: 002efd11 34 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ + 14252: 002efd59 34 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ 14253: 001af245 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 14254: 0024d5c9 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 14255: 0068fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 14256: 00690d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 14257: 002703ed 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 14258: 005538c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 14258: 0055390c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 14259: 00649520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 14260: 002afaad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 14261: 00252d09 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 14262: 00691db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 14263: 0034720d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 14263: 00347255 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 14264: 0068fe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 14265: 0063e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 14266: 003bf7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 14267: 003f24e5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 14266: 003bf801 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 14267: 003f252d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 14268: 0063ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 14269: 002fc15d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 14269: 002fc1a5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 14270: 00690784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 14271: 0026e985 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 14272: 0045a48d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 14272: 0045a4d5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 14273: 00648f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 14274: 00648c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 14275: 0066e5e8 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 14276: 006437d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 14277: 002c9525 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 14278: 002fcbd1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 14279: 003f012d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 14278: 002fcc19 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 14279: 003f0175 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 14280: 00690352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 14281: 001fe53d 4 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 14282: 00417091 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 14282: 004170d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 14283: 00690404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 14284: 00315661 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 14284: 003156a9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 14285: 0064894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 14286: 00593258 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 14287: 004528dd 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 14288: 0041fe8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 14289: 003c425d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 14287: 00452925 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 14288: 0041fed5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 14289: 003c42a5 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 14290: 005939c8 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 14291: 00642744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 14292: 0068fb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 14293: 004284d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 14293: 00428519 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 14294: 002e176d 38 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_unaligned_access │ │ │ │ 14295: 0020fbb9 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ - 14296: 0034a6f9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 14297: 003c2e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 14296: 0034a741 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 14297: 003c2e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 14298: 0063c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ - 14299: 004090b1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 14299: 004090f9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 14300: 006903cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 14301: 006907be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 14302: 006418b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 14303: 00690ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 14304: 006405c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 14305: 006907c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ - 14306: 004682f5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 14307: 0034b039 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 14308: 003abccd 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 14306: 0046833d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 14307: 0034b081 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 14308: 003abd15 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 14309: 0064683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 14310: 0063d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 14311: 00428ed1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 14311: 00428f19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 14312: 002c2305 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 14313: 00690370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 14314: 00691d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 14315: 003fc1c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 14315: 003fc211 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 14316: 002d9b99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 14317: 00643f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ - 14318: 00301f31 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 14318: 00301f79 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 14319: 0064beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 14320: 00645bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 14321: 0032ba11 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 14321: 0032ba59 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 14322: 00188c91 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 14323: 0068fdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 14324: 0030f7c9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 14325: 003c1419 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 14324: 0030f811 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 14325: 003c1461 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 14326: 006901a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 14327: 002b6881 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 14328: 004569bd 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 14328: 00456a05 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 14329: 006906e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 14330: 001e3371 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 14331: 0069042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 14332: 0068fdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 14333: 002bc451 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 14334: 002db729 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 14335: 0032a2b9 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 14335: 0032a301 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 14336: 0063d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 14337: 002bfc11 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 14338: 00690220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 14339: 002c76b9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 14340: 00690934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 14341: 00463675 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 14342: 00325f85 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 14341: 004636bd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 14342: 00325fcd 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 14343: 00690926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 14344: 00649590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 14345: 00649a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 14346: 00231935 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 14347: 006906a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 14348: 00690c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 14349: 00639e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 14350: 0063a63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 14351: 00690884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 14352: 002c7f45 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 14353: 001abc85 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 14354: 003cb60d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 14355: 004639dd 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 14354: 003cb655 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 14355: 00463a25 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 14356: 00690300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 14357: 0040b079 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 14357: 0040b0c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 14358: 00594068 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 14359: 003d015d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 14360: 003cc5cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 14359: 003d01a5 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 14360: 003cc615 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 14361: 0069044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 14362: 001dbaa1 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 14363: 0058963c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 14364: 002aaf19 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 14365: 002db519 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 14366: 001dc079 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 14367: 004208d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 14368: 00434959 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 14369: 0043cae9 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 14367: 00420919 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 14368: 004349a1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 14369: 0043cb31 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 14370: 0019b079 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 14371: 006411e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 14372: 0040f3dd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 14372: 0040f425 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 14373: 002d61f5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 14374: 00647a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 14375: 00690580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 14376: 005a4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 14377: 002a5821 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 14378: 0068ff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ - 14379: 00460859 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 14379: 004608a1 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 14380: 00649d40 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 14381: 00690602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 14382: 002af695 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 14383: 004212e1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 14383: 00421329 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 14384: 00690690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 14385: 006901ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 14386: 00690b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 14387: 00649410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 14388: 00453d29 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 14389: 0043a2c9 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 14390: 00442ced 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 14391: 0045a539 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 14388: 00453d71 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 14389: 0043a311 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 14390: 00442d35 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 14391: 0045a581 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 14392: 0069141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ - 14393: 003c35c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 14393: 003c3611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 14394: 0063e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 14395: 005a479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 14396: 003d4b41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 14397: 00460d25 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 14396: 003d4b89 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 14397: 00460d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 14398: 006910e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 14399: 003fec91 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 14400: 004428cd 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 14399: 003fecd9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 14400: 00442915 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 14401: 006902c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 14402: 003d4f75 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 14403: 0037cd31 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 14402: 003d4fbd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 14403: 0037cd79 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 14404: 00648dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 14405: 006909ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 14406: 00645224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 14407: 00690fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 14408: 0025c611 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 14409: 00645e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ - 14410: 0035ceb1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 14410: 0035cef9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 14411: 0063e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 14412: 0069179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 14413: 0025a9f5 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 14414: 006911e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 14415: 0045e365 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 14416: 003e5719 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 14417: 00357f81 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 14415: 0045e3ad 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 14416: 003e5761 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 14417: 00357fc9 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 14418: 006485bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 14419: 0063a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 14420: 00691894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 14421: 0064dc70 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 14422: 006452d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 14423: 006910a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ - 14424: 0041b2bd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 14425: 003f0755 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 14424: 0041b305 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 14425: 003f079d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 14426: 0069005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 14427: 001e40b1 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 14428: 003c5369 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 14428: 003c53b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 14429: 001dc4b1 4 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 14430: 001aa3c9 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 14431: 00596300 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 14432: 00690984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 14433: 0025f775 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 14434: 00639f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 14435: 00690cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 14436: 003c1751 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 14436: 003c1799 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 14437: 00691814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 14438: 00380b11 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 14439: 003fca39 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 14438: 00380b59 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 14439: 003fca81 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 14440: 002d419d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 14441: 0029ce15 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 14442: 00447785 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 14442: 004477cd 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 14443: 006911f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 14444: 0068ff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 14445: 0045d691 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 14445: 0045d6d9 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 14446: 0068fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 14447: 00640674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 14448: 002fc979 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 14448: 002fc9c1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 14449: 00690c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 14450: 003424a5 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 14450: 003424ed 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 14451: 00640214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 14452: 00641b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 14453: 0069158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14454: 0063d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 14455: 003c36b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 14455: 003c3701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 14456: 00202b05 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 14457: 0063e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 14458: 0063e8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 14459: 006900ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 14460: 006917f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 14461: 001b99a5 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 14462: 00645b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 14463: 001ba7b1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 14464: 002932d1 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 14465: 00690c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_READL_DSTATE │ │ │ │ 14466: 002c1ca1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 14467: 0043dc2d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 14467: 0043dc75 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 14468: 00642814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 14469: 0023a91d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 14470: 0068fbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ - 14471: 00422c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 14471: 00422c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 14472: 001dc615 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 14473: 005add38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivd │ │ │ │ 14474: 00648e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 14475: 001f17e1 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 14476: 0064c628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 14477: 0027ed3d 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 14478: 00690dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 14479: 0064c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14480: 002ae295 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 14481: 0064b3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 14482: 0069099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 14483: 00643908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 14484: 0068fbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14485: 0068fdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 14486: 003f28e1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ - 14487: 003c5481 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 14486: 003f2929 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 14487: 003c54c9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 14488: 001bd51d 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 14489: 005addbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivq │ │ │ │ 14490: 0064cc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 14491: 003cf05d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 14491: 003cf0a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 14492: 002014e1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 14493: 002868dd 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 14494: 005adcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivs │ │ │ │ 14495: 0069014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 14496: 003f70fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 14496: 003f7145 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 14497: 0067ffb8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 14498: 002e0241 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 14499: 00690b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 14500: 00643988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 14501: 00690236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 14502: 0068ffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 14503: 001ac901 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ - 14504: 003866f9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 14504: 00386741 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 14505: 001b7bc1 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 14506: 0064634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 14507: 0043f4ad 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 14508: 004ff7cc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 14509: 00441599 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 14510: 0032c2e5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 14507: 0043f4f5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 14508: 004ff814 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 14509: 004415e1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 14510: 0032c32d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 14511: 001a9ad1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 14512: 00264069 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 14513: 00452fed 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 14513: 00453035 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 14514: 00642f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 14515: 001b1425 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 14516: 001ac0c9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 14517: 00641c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 14518: 0066e5e0 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 14519: 006480cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 14520: 0068fb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 14521: 001b8d99 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 14522: 00224ca1 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 14523: 0063ffe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 14524: 0043f451 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 14524: 0043f499 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ 14525: 00690eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 14526: 0064811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 14527: 00645cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ - 14528: 003565e9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 14528: 00356631 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 14529: 0068f98f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 14530: 0068ff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 14531: 00644948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 14532: 0021c6f5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 14533: 00326101 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 14533: 00326149 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 14534: 00690ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 14535: 00640294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 14536: 0063ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 14537: 002395ad 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 14538: 003b02dd 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 14538: 003b0325 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 14539: 001e80f1 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 14540: 00322fad 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 14540: 00322ff5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 14541: 0021aa81 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 14542: 00248135 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 14543: 0064690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 14544: 003fd165 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 14545: 00416291 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 14544: 003fd1ad 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 14545: 004162d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 14546: 0063b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 14547: 005a8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 14548: 00414b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 14549: 00464a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 14550: 003d31cd 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 14548: 00414ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 14549: 00464ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 14550: 003d3215 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 14551: 002c7081 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 14552: 0063e818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 14553: 004125d5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 14553: 0041261d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 14554: 006916f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14555: 00592d68 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 14556: 004036e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 14556: 00403729 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 14557: 00690310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 14558: 006912f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 14559: 00647f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 14560: 006902a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 14561: 00644848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 14562: 005a8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 14563: 001ba9f5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 14564: 003c3911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 14564: 003c3959 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 14565: 0068feea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 14566: 00646ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 14567: 006495f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 14568: 00407fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 14568: 00408025 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 14569: 0068fc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 14570: 002c732d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 14571: 0041c4f9 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 14572: 003a8df5 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 14571: 0041c541 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 14572: 003a8e3d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 14573: 0063d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 14574: 00649d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 14575: 00433511 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 14575: 00433559 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 14576: 00644648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 14577: 006402b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 14578: 00422575 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 14578: 004225bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 14579: 00216231 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 14580: 00443ea9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 14580: 00443ef1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 14581: 0068f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 14582: 002d4955 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 14583: 00460ec1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 14584: 003c8b4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 14583: 00460f09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 14584: 003c8b95 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 14585: 00690aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 14586: 002029b9 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 14587: 00690dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 14588: 006392c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 14589: 0064686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 14590: 0033b349 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 14590: 0033b391 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 14591: 0059300c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 14592: 00690cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 14593: 00383259 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 14593: 003832a1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 14594: 002e02b5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 14595: 004414ed 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 14595: 00441535 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 14596: 005a5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 14597: 0069158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14598: 00641664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 14599: 006400d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 14600: 0030ad3d 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 14600: 0030ad85 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 14601: 00691338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 14602: 0068ffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ - 14603: 003102dd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 14604: 00348121 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 14605: 002fb1d9 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 14606: 003e074d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 14603: 00310325 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 14604: 00348169 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 14605: 002fb221 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 14606: 003e0795 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 14607: 005ae368 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_asi │ │ │ │ - 14608: 00309981 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 14608: 003099c9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 14609: 001f0589 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 14610: 0068fce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 14611: 0018abdd 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 14612: 0068fe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 14613: 006908fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 14614: 0063af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 14615: 003e1061 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 14616: 00348411 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 14615: 003e10a9 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 14616: 00348459 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 14617: 0063a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 14618: 003e6a01 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 14618: 003e6a49 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 14619: 00641de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 14620: 0064bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 14621: 004151bd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 14621: 00415205 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 14622: 00217631 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 14623: 00648fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 14624: 0064c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14625: 0064b5d8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 14626: 0068ffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 14627: 003e1715 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 14627: 003e175d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 14628: 0064820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 14629: 004287c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 14629: 00428809 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 14630: 00649f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 14631: 001fb305 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 14632: 0064ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 14633: 002bd0d9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 14634: 00691260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 14635: 0063aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 14636: 001b1169 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ - 14637: 004009dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 14637: 00400a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 14638: 0064bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 14639: 0044ea31 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 14640: 003dd379 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 14641: 003f5705 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 14639: 0044ea79 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 14640: 003dd3c1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 14641: 003f574d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 14642: 0068ffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 14643: 004412c5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 14643: 0044130d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 14644: 0068fe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 14645: 00690cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 14646: 0064c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 14647: 003d2dc1 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 14648: 003c2ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 14649: 003f8f29 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 14647: 003d2e09 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 14648: 003c2b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 14649: 003f8f71 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 14650: 00201131 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 14651: 00593f88 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 14652: 00301891 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 14652: 003018d9 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 14653: 00644638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 14654: 00259c21 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 14655: 005a70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 14656: 0064be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 14657: 00690146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 14658: 002d472d 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 14659: 006439f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 14660: 0063f088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 14661: 001c1a85 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 14662: 006901ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 14663: 002122c1 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 14664: 001cfbcd 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 14665: 0063bf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 14666: 002fada1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 14667: 003ced65 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 14666: 002fade9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 14667: 003cedad 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 14668: 00647098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 14669: 0069134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 14670: 005a5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 14671: 00646d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 14672: 005930f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 14673: 0068f969 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 14674: 0025f655 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ @@ -14681,955 +14681,955 @@ │ │ │ │ 14677: 00262d55 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 14678: 002c5c15 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 14679: 006908c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 14680: 0063bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 14681: 00690ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 14682: 0068feac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 14683: 006900e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 14684: 003b78b5 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 14685: 003515e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 14684: 003b78fd 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 14685: 0035162d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 14686: 00691580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 14687: 00642bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 14688: 0069121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 14689: 006901e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 14690: 00648b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 14691: 00411f91 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 14691: 00411fd9 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 14692: 002d8ed9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 14693: 0063be74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 14694: 006913e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 14695: 00208b6d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 14696: 00243a41 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 14697: 0063c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ - 14698: 004091f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ - 14699: 003405a9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 14698: 00409239 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 14699: 003405f1 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 14700: 00233af9 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 14701: 0069062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 14702: 00649680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 14703: 002da8a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 14704: 0043aba9 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 14704: 0043abf1 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 14705: 00243ec9 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 14706: 001fb295 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 14707: 004175a1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 14707: 004175e9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 14708: 005a4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 14709: 00642cf4 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 14710: 00347595 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 14711: 0039871d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 14712: 003dbf49 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 14710: 003475dd 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 14711: 00398765 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 14712: 003dbf91 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 14713: 001e7fe1 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 14714: 0064b9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 14715: 00543bf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 14715: 00543c40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 14716: 0021254d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 14717: 0069049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 14718: 00644378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 14719: 0030c3dd 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 14719: 0030c425 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 14720: 0069021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 14721: 006439d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 14722: 002c99b5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 14723: 00639c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 14724: 00691838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 14725: 005a4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 14726: 0045fdd9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 14727: 00347d9d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 14726: 0045fe21 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 14727: 00347de5 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 14728: 002b7459 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 14729: 005b0c9c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 14730: 002db83d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 14731: 00200a0d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 14732: 0063e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 14733: 00408325 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 14734: 003e210d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 14733: 0040836d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 14734: 003e2155 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 14735: 002321b9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 14736: 00690436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 14737: 006417d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 14738: 006429a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 14739: 0069185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 14740: 003a88b9 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 14740: 003a8901 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 14741: 002da6bd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 14742: 0064d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 14743: 003e71ad 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 14744: 004107f9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ - 14745: 00445991 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 14743: 003e71f5 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 14744: 00410841 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 14745: 004459d9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 14746: 00680140 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 14747: 00690424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ - 14748: 00325731 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 14748: 00325779 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 14749: 00641384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 14750: 0068ffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 14751: 0068f950 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 14752: 002f92dd 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 14753: 003d67b1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 14752: 002f9325 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 14753: 003d67f9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 14754: 00592798 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 14755: 0021d465 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 14756: 003e80a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 14757: 0042d091 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 14756: 003e80e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 14757: 0042d0d9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 14758: 00648f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 14759: 00691840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 14760: 00340b25 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 14761: 0042d641 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 14762: 00449675 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 14760: 00340b6d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 14761: 0042d689 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 14762: 004496bd 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 14763: 00251219 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 14764: 0068ffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 14765: 00690baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 14766: 003d71c9 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 14766: 003d7211 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 14767: 00641e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ - 14768: 003e465d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 14768: 003e46a5 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 14769: 005a29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ - 14770: 002f6fc5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 14770: 002f700d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 14771: 00690f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 14772: 0045aafd 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 14773: 00403e21 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 14772: 0045ab45 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 14773: 00403e69 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 14774: 00690664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 14775: 005a5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 14776: 0069041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 14777: 00690956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 14778: 003597e1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 14778: 00359829 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 14779: 00691196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 14780: 006414b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 14781: 00351951 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 14782: 003cac25 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 14781: 00351999 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 14782: 003cac6d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 14783: 0023b531 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 14784: 0030a31d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 14785: 003ad7b9 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 14784: 0030a365 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 14785: 003ad801 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 14786: 00690962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 14787: 0043e97d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 14787: 0043e9c5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 14788: 0064cc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 14789: 0063d000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 14790: 002941d9 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 14791: 002c5c31 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 14792: 006409a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 14793: 005932a4 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 14794: 00691492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 14795: 001fb2f9 6 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 14796: 00215719 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 14797: 006904ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ 14798: 00690b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 14799: 00690852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 14800: 003e57cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 14800: 003e5815 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 14801: 00690c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 14802: 003293e5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 14802: 0032942d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 14803: 006912f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 14804: 002e6fd9 86 FUNC GLOBAL DEFAULT 12 helper_fmaddd │ │ │ │ 14805: 00264ead 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 14806: 0068fc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 14807: 00691d4c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 14808: 00690a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 14809: 002c9c39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 14810: 0064bd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 14811: 006800cc 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 14812: 00644468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 14813: 0043bb19 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 14813: 0043bb61 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 14814: 0063cec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ 14815: 002977a1 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 14816: 00690a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 14817: 002e6f91 72 FUNC GLOBAL DEFAULT 12 helper_fmadds │ │ │ │ 14818: 00690cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 14819: 003cc975 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 14819: 003cc9bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 14820: 00690aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 14821: 002d63ad 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 14822: 003071b9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 14822: 00307201 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 14823: 002124b1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 14824: 0020ef81 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 14825: 005a3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 14826: 004586dd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 14827: 003484e1 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 14826: 00458725 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 14827: 00348529 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 14828: 0023a1fd 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 14829: 0066e3d8 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 14830: 00690a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 14831: 00648bec 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 14832: 006904b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 14833: 00543b20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 14834: 0040f2cd 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 14833: 00543b68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 14834: 0040f315 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 14835: 00640414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 14836: 0063ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 14837: 002ac885 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 14838: 0044246d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 14838: 004424b5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 14839: 00691654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 14840: 00416219 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 14840: 00416261 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 14841: 00262cf1 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 14842: 00646d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 14843: 0064bdb8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 14844: 005a2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 14845: 00646acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 14846: 00329f71 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 14846: 00329fb9 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 14847: 0064685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 14848: 0063f248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ - 14849: 0043c37d 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 14849: 0043c3c5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 14850: 00640924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 14851: 00325fe1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 14851: 00326029 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 14852: 00244e51 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 14853: 00691688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 14854: 0064a7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 14855: 006908b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 14856: 001f0659 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 14857: 0064896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 14858: 00547d20 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 14858: 00547d68 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 14859: 00641564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 14860: 00642374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 14861: 002c2585 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 14862: 001fb451 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 14863: 001b1221 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 14864: 0068fe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 14865: 005a1b60 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 14866: 0069029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 14867: 0030213d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 14867: 00302185 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 14868: 00690d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 14869: 006908ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 14870: 00424161 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 14870: 004241a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 14871: 006392d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 14872: 00306c51 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 14873: 004145d1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 14872: 00306c99 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 14873: 00414619 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 14874: 006916dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 14875: 002df615 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 14876: 00455905 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 14877: 002fc6f1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 14876: 0045594d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 14877: 002fc739 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 14878: 001cfb15 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 14879: 00315a05 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 14880: 003e493d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 14879: 00315a4d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 14880: 003e4985 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 14881: 0064ac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 14882: 002d5b4d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 14883: 005000f4 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 14884: 00448ea1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 14883: 0050013c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 14884: 00448ee9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 14885: 006907da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 14886: 00644a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 14887: 003be441 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 14887: 003be489 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 14888: 0063c144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 14889: 00649720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 14890: 003ec585 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 14890: 003ec5cd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 14891: 0064d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 14892: 002e6931 96 FUNC GLOBAL DEFAULT 12 helper_fsmuld │ │ │ │ 14893: 00255a6d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 14894: 003db9d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 14894: 003dba1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 14895: 0068fd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 14896: 00690572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 14897: 001a9b91 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 14898: 00644678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 14899: 005a3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 14900: 0069028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 14901: 0020e7f9 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 14902: 001b2949 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 14903: 0024c655 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 14904: 0063bcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 14905: 003f988d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 14905: 003f98d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 14906: 0064b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 14907: 003e5791 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 14907: 003e57d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 14908: 006901c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 14909: 00690fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 14910: 006905ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 14911: 003d41bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 14911: 003d4205 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 14912: 00640134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 14913: 001dbdf9 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 14914: 0063d100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 14915: 002d7c81 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 14916: 0036347d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 14917: 003cd941 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 14916: 003634c5 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 14917: 003cd989 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 14918: 0064c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 14919: 0063a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 14920: 00639274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 14921: 002c9f39 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 14922: 005a878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 14923: 006467fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 14924: 003fa719 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 14924: 003fa761 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ 14925: 00691498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 14926: 002cd669 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 14927: 0064696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 14928: 00646e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 14929: 00282d69 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 14930: 006464dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 14931: 006454a4 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 14932: 006422c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 14933: 0069132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 14934: 0064b468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 14935: 001ac851 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 14936: 003be3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 14936: 003be411 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 14937: 002c3bad 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 14938: 0068fb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 14939: 00225f65 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 14940: 00326625 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 14940: 0032666d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 14941: 00691d58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 14942: 00690516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 14943: 001a9a11 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 14944: 00691d54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 14945: 0043e6a5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 14945: 0043e6ed 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 14946: 0063c378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 14947: 00225dc1 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 14948: 0063c014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 14949: 002ca701 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 14950: 001b5441 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 14951: 0067f9a0 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 14952: 002c5909 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 14953: 0068ff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 14954: 002aa2a1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 14955: 001ab8c5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 14956: 00691296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 14957: 002aea6d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 14958: 00644c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 14959: 003e5971 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 14959: 003e59b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 14960: 006479dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 14961: 00691dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 14962: 0068fb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 14963: 00448ba9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 14963: 00448bf1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 14964: 005a28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 14965: 00594054 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 14966: 0064882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 14967: 00690512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 14968: 0027add9 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 14969: 0063d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 14970: 002dee35 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 14971: 00437665 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 14971: 004376ad 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 14972: 002d5319 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 14973: 0063aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 14974: 001a86b5 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 14975: 001f1de1 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 14976: 0068fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 14977: 00449591 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 14977: 004495d9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 14978: 00690604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 14979: 0063f018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 14980: 0044ffe1 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 14980: 00450029 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 14981: 0069187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 14982: 003caf21 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ - 14983: 00352139 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ - 14984: 0036c9dd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 14982: 003caf69 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 14983: 00352181 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 14984: 0036ca25 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 14985: 006427e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 14986: 002de59d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 14987: 003c2e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14987: 003c2ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14988: 002acf29 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 14989: 002ce305 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 14990: 00592528 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 14991: 0068fd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 14992: 0059313c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 14993: 0068ff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 14994: 0068fcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 14995: 003b7361 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 14996: 003e6ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 14995: 003b73a9 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 14996: 003e6f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 14997: 00691388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 14998: 003adfd5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 14998: 003ae01d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 14999: 0069126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 15000: 0068fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 15001: 00690b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 15002: 00691760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ - 15003: 00405851 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 15003: 00405899 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 15004: 001e934d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ - 15005: 003335b9 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 15005: 00333601 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 15006: 0069090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 15007: 0022ec79 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 15008: 006392b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 15009: 006912f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 15010: 0025743d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 15011: 0068f96f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 15012: 003fd8bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 15013: 003d2071 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 15012: 003fd905 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 15013: 003d20b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 15014: 002dafdd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 15015: 005a3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 15016: 00250559 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 15017: 006901ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 15018: 002ca77d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 15019: 0024f4f9 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 15020: 00314e15 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 15020: 00314e5d 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 15021: 006469cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 15022: 00691002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 15023: 00643d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 15024: 006914f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 15025: 0021a819 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 15026: 001e43d1 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 15027: 00690aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 15028: 00227575 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 15029: 0030ef21 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 15029: 0030ef69 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 15030: 00690836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 15031: 00644048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 15032: 00255319 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 15033: 00214bad 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 15034: 002dbda5 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 15035: 00645144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 15036: 00335c0d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 15037: 0040dc31 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ - 15038: 003ef0e5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 15036: 00335c55 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 15037: 0040dc79 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 15038: 003ef12d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 15039: 00593fb8 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 15040: 00641284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 15041: 001fb3b1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 15042: 002dd209 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 15043: 00645efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 15044: 00267919 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 15045: 0064abbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 15046: 005b0ce4 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 15047: 0063d210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 15048: 004155f5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 15048: 0041563d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 15049: 00592be8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 15050: 00649830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 15051: 005538ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 15051: 005538f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 15052: 00691316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 15053: 0069065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 15054: 00641504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 15055: 005ae890 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdasr17 │ │ │ │ - 15056: 00422809 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 15056: 00422851 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 15057: 0029cd7d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 15058: 0064a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 15059: 006486cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 15060: 006448d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 15061: 00461761 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 15062: 00371a51 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 15061: 004617a9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 15062: 00371a99 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 15063: 006912ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 15064: 001dc34d 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 15065: 00690d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 15066: 006465cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 15067: 00691026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 15068: 002ad6e1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 15069: 00645b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 15070: 0064854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 15071: 00690bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 15072: 00422d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 15072: 00422d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 15073: 00690df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 15074: 0064a79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 15075: 00645e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 15076: 00642fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 15077: 006413d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 15078: 0063aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 15079: 0026e739 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 15080: 00282b65 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 15081: 0068fe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 15082: 0028f2f9 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 15083: 00460035 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 15083: 0046007d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 15084: 00649470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 15085: 006911b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 15086: 003f88e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 15087: 0044cdd9 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 15086: 003f8931 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 15087: 0044ce21 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 15088: 0064873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 15089: 00340a89 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 15089: 00340ad1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 15090: 00690b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ - 15091: 00314525 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 15091: 0031456d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 15092: 005b0be8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 15093: 005927b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 15094: 0021af9d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 15095: 00644018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 15096: 00644f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 15097: 002ad345 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 15098: 0026678d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ - 15099: 003efcb1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 15099: 003efcf9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 15100: 0068f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 15101: 0033308d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 15102: 003da2a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 15101: 003330d5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 15102: 003da2e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 15103: 0025f929 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 15104: 001ba871 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 15105: 003cdf09 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 15105: 003cdf51 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 15106: 00280155 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 15107: 002acfb9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 15108: 006453f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 15109: 00690dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 15110: 004254f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 15110: 0042553d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 15111: 0027ad49 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 15112: 006468dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 15113: 0069016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 15114: 0019ac51 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 15115: 0069123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 15116: 0064d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 15117: 006904d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 15118: 002da9a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ 15119: 0063a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 15120: 002d9bad 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 15121: 006901ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 15122: 00649f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 15123: 00270e3d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 15124: 006494a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 15125: 0045ddc5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 15125: 0045de0d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 15126: 0063c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 15127: 006496d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 15128: 0064693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 15129: 00464685 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 15129: 004646cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 15130: 00642bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 15131: 0064adc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 15132: 002ce7f5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 15133: 00403669 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 15133: 004036b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 15134: 002ca7fd 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 15135: 002450a1 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 15136: 00690c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 15137: 00643b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 15138: 004401dd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 15139: 0034b20d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 15140: 0044eca9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 15138: 00440225 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 15139: 0034b255 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 15140: 0044ecf1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 15141: 00642654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 15142: 0068faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 15143: 002258a5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 15144: 00408361 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 15144: 004083a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 15145: 00224a3d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 15146: 006914b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_DSTATE │ │ │ │ 15147: 006486dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 15148: 004441e9 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 15148: 00444231 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 15149: 001e7711 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 15150: 001be301 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 15151: 00425c6d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 15152: 00553864 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 15151: 00425cb5 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 15152: 005538ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 15153: 0069061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 15154: 0063bdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 15155: 0063c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 15156: 002c2905 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 15157: 003f86cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 15158: 003c2381 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 15159: 00412079 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 15157: 003f8715 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 15158: 003c23c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 15159: 004120c1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 15160: 0020f005 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 15161: 006393d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 15162: 00691652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 15163: 00257175 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 15164: 006419d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 15165: 006490a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 15166: 00446ccd 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 15166: 00446d15 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 15167: 0063ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 15168: 00593c8c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 15169: 00227e8d 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 15170: 001f1495 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 15171: 00642674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 15172: 0023a69d 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 15173: 0032ed19 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 15173: 0032ed61 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 15174: 0068fc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 15175: 00690afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 15176: 0063dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 15177: 0063fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 15178: 00643e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 15179: 002729e5 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 15180: 001a8311 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 15181: 006495e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 15182: 006909c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 15183: 0043f3cd 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 15183: 0043f415 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 15184: 002d1b85 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 15185: 002412d9 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 15186: 006417c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 15187: 003be8cd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 15187: 003be915 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 15188: 0024fef5 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 15189: 0068fea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 15190: 0068fe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 15191: 0063b12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 15192: 0063d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 15193: 00589524 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 15194: 0064867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ - 15195: 00380e45 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 15195: 00380e8d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 15196: 0063f0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 15197: 00690b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 15198: 0023d4a5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 15199: 0027e53d 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 15200: 003c7fc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 15201: 00361c75 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 15200: 003c8011 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 15201: 00361cbd 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 15202: 001e8635 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 15203: 0042d255 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 15204: 00449eed 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ - 15205: 004086e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 15203: 0042d29d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 15204: 00449f35 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 15205: 0040872d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 15206: 002ccd4d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 15207: 005b0f00 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 15208: 0063ceb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 15209: 00187a5d 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 15210: 00690e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 15211: 0059394c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 15212: 0069053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 15213: 0063cca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 15214: 0022a159 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 15215: 003c2651 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 15215: 003c2699 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 15216: 001dc33d 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 15217: 002259c1 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ - 15218: 004418f9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 15218: 00441941 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 15219: 00645ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 15220: 00690bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 15221: 006493d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 15222: 0063f2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 15223: 002f2d49 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 15223: 002f2d91 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 15224: 002ad4fd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 15225: 00446fe9 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 15226: 003e45e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 15225: 00447031 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 15226: 003e462d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 15227: 006462ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 15228: 00690694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 15229: 0063ce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 15230: 003ee001 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 15230: 003ee049 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 15231: 0069004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 15232: 00690b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 15233: 0068fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 15234: 003c3425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 15234: 003c346d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 15235: 00639e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 15236: 0069010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 15237: 001aa011 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 15238: 006904cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 15239: 00649ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 15240: 006421b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 15241: 0029618d 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 15242: 005936e4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 15243: 003537c5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 15243: 0035380d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 15244: 00639470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 15245: 00649cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 15246: 003be7ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 15246: 003be7f5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 15247: 002267d5 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 15248: 003ab69d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 15249: 004693ed 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 15248: 003ab6e5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 15249: 00469435 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 15250: 00645a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 15251: 0031d86d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 15251: 0031d8b5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 15252: 002abfc5 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 15253: 006913da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 15254: 001a840d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 15255: 0068fbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 15256: 00348e11 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 15256: 00348e59 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 15257: 0063da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 15258: 0026dde1 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 15259: 005b0c4c 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ - 15260: 0037d621 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 15260: 0037d669 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 15261: 0063f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 15262: 004623b5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 15262: 004623fd 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 15263: 001e30c5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 15264: 0068f952 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 15265: 0068ff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 15266: 002b7789 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 15267: 00456485 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 15267: 004564cd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 15268: 002d4e39 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 15269: 002b5ef9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 15270: 0064c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 15271: 00691066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 15272: 0023f6c5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 15273: 0064766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 15274: 00691806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 15275: 0045dcc9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 15275: 0045dd11 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 15276: 006905e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 15277: 002d5b39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 15278: 0063fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 15279: 0064cb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 15280: 0068f95e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 15281: 0064627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 15282: 0069143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 15283: 00592c4c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 15284: 002c9725 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 15285: 006498d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 15286: 00690cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 15287: 00419d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 15287: 00419d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 15288: 00640284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ - 15289: 00543bb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 15289: 00543bf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 15290: 002d9829 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 15291: 005210a4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 15291: 005210ec 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 15292: 0068fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 15293: 003293f9 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 15294: 003c2c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 15293: 00329441 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 15294: 003c2c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 15295: 0063dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 15296: 001e72f9 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 15297: 005210a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 15297: 005210e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 15298: 00690770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 15299: 006470b8 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 15300: 003ea775 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 15300: 003ea7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 15301: 00690b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 15302: 00355775 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 15302: 003557bd 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 15303: 00691812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 15304: 00270ef9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 15305: 003d6d19 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 15306: 004474b1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 15305: 003d6d61 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 15306: 004474f9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 15307: 00641b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ - 15308: 004683ad 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ - 15309: 00408dc9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 15308: 004683f5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 15309: 00408e11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 15310: 0068f6bb 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 15311: 0064ca2c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 15312: 00520f54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 15312: 00520f9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 15313: 0026e671 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 15314: 00690f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 15315: 0063c408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 15316: 002d4c45 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 15317: 00260325 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 15318: 00691848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 15319: 006907c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 15320: 00448abd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 15321: 003f8529 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 15320: 00448b05 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 15321: 003f8571 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 15322: 001ba279 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 15323: 0064d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 15324: 002d9679 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 15325: 00691272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 15326: 003aa3dd 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 15326: 003aa425 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 15327: 001fad85 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 15328: 00647028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ - 15329: 00467c0d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 15329: 00467c55 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 15330: 0064ce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 15331: 0069089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 15332: 003c1f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 15332: 003c1fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 15333: 002d53e1 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 15334: 00436bdd 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 15334: 00436c25 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 15335: 002d4f8d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 15336: 0022e99d 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 15337: 003e28d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 15337: 003e2921 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 15338: 00691574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 15339: 0064c8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 15340: 001fabf5 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 15341: 003df7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 15341: 003df845 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 15342: 002660b1 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 15343: 00639d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 15344: 0025f799 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 15345: 0068ff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 15346: 0045073d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 15347: 00461c69 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 15346: 00450785 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 15347: 00461cb1 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 15348: 0059055c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 15349: 003fa655 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 15350: 0041d979 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 15351: 003af539 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 15349: 003fa69d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 15350: 0041d9c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 15351: 003af581 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 15352: 0063d230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 15353: 00348a65 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 15353: 00348aad 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 15354: 00690ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 15355: 003e7d49 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 15355: 003e7d91 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 15356: 0068f98c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 15357: 002decdd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 15358: 00691c10 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 15359: 001e4bf1 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 15360: 0064a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_EVENT │ │ │ │ 15361: 001dc3c1 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 15362: 0064b988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 15363: 0069093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 15364: 003df785 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 15364: 003df7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 15365: 002b09b5 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 15366: 006416d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 15367: 002f9eb5 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 15367: 002f9efd 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 15368: 00690c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 15369: 003674f5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 15369: 0036753d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 15370: 00690d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 15371: 0069162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 15372: 00310605 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 15372: 0031064d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 15373: 002d5ccd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 15374: 0040bd4d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 15374: 0040bd95 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 15375: 0064a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 15376: 003db0bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 15376: 003db105 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 15377: 006910ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 15378: 001a9d11 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 15379: 006902fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 15380: 0063ce50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 15381: 00301a7d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 15381: 00301ac5 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 15382: 006407d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 15383: 006904a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 15384: 00644198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 15385: 002b6265 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 15386: 00639510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 15387: 003c2741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 15387: 003c2789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 15388: 0068fd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 15389: 004027c9 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 15389: 00402811 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 15390: 00283079 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 15391: 0068f9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 15392: 00444f89 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 15392: 00444fd1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 15393: 0069148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 15394: 00643c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 15395: 0068f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 15396: 003fee71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 15396: 003feeb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 15397: 0064a78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 15398: 0064a81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 15399: 0030ff11 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 15399: 0030ff59 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 15400: 001bc281 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 15401: 003b6319 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 15402: 004614e1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 15401: 003b6361 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 15402: 00461529 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 15403: 002b6c61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 15404: 00641e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 15405: 0032491d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 15406: 003f899d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 15405: 00324965 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 15406: 003f89e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 15407: 0068fdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 15408: 005934ec 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 15409: 0041aef5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 15409: 0041af3d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 15410: 00292965 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 15411: 00643888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 15412: 0040b141 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 15413: 0043ffd9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 15414: 003e60a1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 15412: 0040b189 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 15413: 00440021 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 15414: 003e60e9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 15415: 00690b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 15416: 0022dd89 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 15417: 006480dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 15418: 003c1b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 15419: 002fd9e1 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 15418: 003c1b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 15419: 002fda29 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 15420: 00691474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 15421: 0064d1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 15422: 006404c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 15423: 0068fbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 15424: 0059255c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 15425: 00469369 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 15425: 004693b1 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 15426: 002369fd 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 15427: 0069039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 15428: 001ada09 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 15429: 0064a274 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 15430: 00642b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 15431: 002f70f1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 15431: 002f7139 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 15432: 00226ba1 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 15433: 003831e1 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 15433: 00383229 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 15434: 006917c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 15435: 00266251 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 15436: 006460fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 15437: 0064a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 15438: 00305acd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 15438: 00305b15 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 15439: 0058a7f0 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 15440: 00377ab5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ - 15441: 0042c4ed 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 15440: 00377afd 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 15441: 0042c535 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 15442: 001b4679 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 15443: 00403c8d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 15443: 00403cd5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 15444: 00646c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 15445: 003cad81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 15445: 003cadc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 15446: 00690b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 15447: 00358f0d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 15447: 00358f55 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 15448: 0069101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 15449: 0063c998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 15450: 0041682d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 15451: 004215c1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 15452: 003705cd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 15450: 00416875 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 15451: 00421609 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 15452: 00370615 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 15453: 0068fde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 15454: 00643698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 15455: 0063d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 15456: 003b63f5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 15456: 003b643d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 15457: 002cef21 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 15458: 00642d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 15459: 004259b5 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 15459: 004259fd 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 15460: 006476bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 15461: 0064d2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 15462: 00284671 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 15463: 00647eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 15464: 003c3f89 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15465: 004118d1 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 15464: 003c3fd1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15465: 00411919 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 15466: 0068fce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 15467: 0030f0d9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 15467: 0030f121 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ 15468: 006914b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_DSTATE │ │ │ │ - 15469: 0044f561 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 15469: 0044f5a9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 15470: 0063c908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 15471: 0068ff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 15472: 00643d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 15473: 00464c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 15473: 00464ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 15474: 0023310d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 15475: 003e7be1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ - 15476: 002f2091 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 15475: 003e7c29 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 15476: 002f20d9 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 15477: 00649fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 15478: 00414bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 15478: 00414c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 15479: 0063d150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 15480: 0068fb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 15481: 0027e371 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 15482: 003cee6d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 15483: 0044b931 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 15482: 003ceeb5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 15483: 0044b979 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 15484: 006912e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 15485: 00452571 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 15485: 004525b9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 15486: 00260115 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 15487: 0063fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 15488: 004138d1 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ - 15489: 0042c1f9 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 15488: 00413919 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 15489: 0042c241 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 15490: 002628e9 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 15491: 00464c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 15491: 00464ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 15492: 00690b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 15493: 003e73ed 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 15493: 003e7435 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 15494: 005a8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 15495: 0063ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 15496: 001bb0d9 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 15497: 00355875 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 15497: 003558bd 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 15498: 0064aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 15499: 001bef89 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 15500: 006396e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 15501: 0063d070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 15502: 00690276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 15503: 00648afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 15504: 001af495 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ - 15505: 00439bbd 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 15506: 0041ca21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 15505: 00439c05 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 15506: 0041ca69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 15507: 0063e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 15508: 0022ee1d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 15509: 004690cd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 15509: 00469115 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 15510: 0024c845 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 15511: 0068f938 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 15512: 0064c388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 15513: 0064bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 15514: 006906ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 15515: 003485c9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 15516: 003c2b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 15515: 00348611 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 15516: 003c2b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 15517: 00642694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 15518: 0025f5c5 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 15519: 003e25b9 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 15519: 003e2601 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 15520: 002d1b15 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 15521: 00641e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 15522: 0027fff1 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 15523: 00286745 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 15524: 002fbf65 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 15524: 002fbfad 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 15525: 002c2265 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 15526: 0044982d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 15526: 00449875 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 15527: 006909c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 15528: 00434b5d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 15529: 0033c551 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 15528: 00434ba5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 15529: 0033c599 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 15530: 002c05ed 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 15531: 0041ec11 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 15531: 0041ec59 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 15532: 0063a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 15533: 00641b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 15534: 001b5ca1 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 15535: 003c2291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 15535: 003c22d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 15536: 00643fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 15537: 003e292d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 15537: 003e2975 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ 15538: 001e3509 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 15539: 00424b55 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 15539: 00424b9d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 15540: 001face9 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 15541: 006478bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 15542: 00294489 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 15543: 00690948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 15544: 00646e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 15545: 002deea9 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 15546: 00640744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 15547: 00337625 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 15547: 0033766d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 15548: 001fab79 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 15549: 0063e9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 15550: 00639ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 15551: 006903a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 15552: 0069001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 15553: 004156d1 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 15554: 003eb951 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 15555: 002f2869 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 15556: 00405bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 15553: 00415719 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 15554: 003eb999 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 15555: 002f28b1 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 15556: 00405c09 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 15557: 006912c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 15558: 0020ac85 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 15559: 003ccb71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 15559: 003ccbb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 15560: 002a4ef1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 15561: 00690de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 15562: 00255005 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 15563: 00340971 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 15563: 003409b9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 15564: 001fa11d 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 15565: 00690c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 15566: 002c6e65 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 15567: 002931b9 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 15568: 0066ecdc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 15569: 00644828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 15570: 001b0ba5 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 15571: 004470dd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 15571: 00447125 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 15572: 00691458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 15573: 00642404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 15574: 002e76e9 84 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc_noftt │ │ │ │ 15575: 00691836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 15576: 00644cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_EVENT │ │ │ │ 15577: 002a9d39 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 15578: 0063ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 15579: 002a9d6d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 15580: 00461ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 15580: 00461bf1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 15581: 00691014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 15582: 002a9da5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 15583: 002a9e69 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 15584: 002a9ea9 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 15585: 00646bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 15586: 0064886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 15587: 002a9eed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 15588: 003ee565 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 15588: 003ee5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 15589: 00691228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 15590: 0064815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 15591: 0022ee09 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 15592: 00690e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 15593: 00310bb1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 15593: 00310bf9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 15594: 00646c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 15595: 006486fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 15596: 00644838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 15597: 0041c5d1 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 15598: 00464abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 15597: 0041c619 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 15598: 00464b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 15599: 006900e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ - 15600: 003e95e9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 15600: 003e9631 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 15601: 0063fa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 15602: 006916f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 15603: 002d1ba1 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 15604: 003ab815 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 15604: 003ab85d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 15605: 00269659 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 15606: 0068f9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 15607: 003ec0fd 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 15608: 0032b8d5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 15607: 003ec145 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 15608: 0032b91d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 15609: 00644788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 15610: 0063e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 15611: 006468cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 15612: 00406865 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 15612: 004068ad 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 15613: 00642ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 15614: 00648ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 15615: 00259c49 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 15616: 006915e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 15617: 001f13e5 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 15618: 001e8a5d 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 15619: 0063baec 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 15620: 00412141 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 15621: 00306f55 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 15620: 00412189 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 15621: 00306f9d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 15622: 00260181 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 15623: 00412be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 15624: 0034b199 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 15623: 00412c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 15624: 0034b1e1 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 15625: 00648cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 15626: 00642634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 15627: 0059328c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 15628: 00210e39 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 15629: 002a5b99 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 15630: 00690312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 15631: 006448c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ @@ -15639,159 +15639,159 @@ │ │ │ │ 15635: 006913d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 15636: 002bc14d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 15637: 006903c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 15638: 00291bf9 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 15639: 005ad894 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddd │ │ │ │ 15640: 0025e79d 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 15641: 0025f829 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 15642: 00408019 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 15642: 00408061 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 15643: 00690680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 15644: 00690502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 15645: 0068f963 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 15646: 00690cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 15647: 006900b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 15648: 0030fec9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 15649: 003211e9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 15650: 0046257d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 15648: 0030ff11 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 15649: 00321231 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 15650: 004625c5 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 15651: 005ad918 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddq │ │ │ │ - 15652: 0032b709 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 15652: 0032b751 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 15653: 0063e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 15654: 002d8b79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ 15655: 005ad810 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadds │ │ │ │ - 15656: 002f2909 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 15657: 00434cb9 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 15656: 002f2951 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 15657: 00434d01 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 15658: 005ae260 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpd │ │ │ │ 15659: 00691d51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 15660: 001cad6d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 15661: 0064c8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 15662: 0063b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 15663: 00648d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 15664: 003edcf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 15664: 003edd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 15665: 0069107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 15666: 003556a1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 15666: 003556e9 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 15667: 00690650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 15668: 003dc119 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 15668: 003dc161 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 15669: 005ae158 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpq │ │ │ │ 15670: 005ae4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmps │ │ │ │ - 15671: 004421a1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 15672: 00439045 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 15671: 004421e9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 15672: 0043908d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 15673: 00690df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 15674: 00640794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 15675: 002d9909 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 15676: 00690692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 15677: 00284179 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 15678: 0024fdcd 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 15679: 00310bad 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 15680: 0031b051 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 15679: 00310bf5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 15680: 0031b099 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 15681: 0064829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 15682: 002d89c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 15683: 0064d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 15684: 00649f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 15685: 0044f6c9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 15686: 002f5549 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 15685: 0044f711 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 15686: 002f5591 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 15687: 001ba1ed 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 15688: 002e6991 192 FUNC GLOBAL DEFAULT 12 helper_fdmulq │ │ │ │ 15689: 00639550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 15690: 0069134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 15691: 00355491 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 15691: 003554d9 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 15692: 00690e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 15693: 0028b40d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 15694: 0022e671 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 15695: 0040b9a9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 15695: 0040b9f1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 15696: 006393b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 15697: 006452e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 15698: 0069054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 15699: 0068fcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 15700: 006911f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 15701: 002ac8cd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 15702: 0063a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 15703: 00264289 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 15704: 00645244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 15705: 00690242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ - 15706: 003c286d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 15706: 003c28b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 15707: 001aad01 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 15708: 003478b1 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 15708: 003478f9 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 15709: 006908e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 15710: 00690f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 15711: 006417e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 15712: 0068fff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 15713: 00646cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 15714: 0068fe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 15715: 0064864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 15716: 00433589 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 15716: 004335d1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 15717: 0023954d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 15718: 00228111 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 15719: 00400e45 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 15719: 00400e8d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 15720: 00691030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 15721: 006907bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 15722: 00690e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 15723: 003255c9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 15723: 00325611 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 15724: 0068f560 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 15725: 00690914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 15726: 0063cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 15727: 003987d5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 15728: 003f5109 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ - 15729: 0040bc6d 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 15727: 0039881d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 15728: 003f5151 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 15729: 0040bcb5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 15730: 00649ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 15731: 0064845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 15732: 00401125 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 15733: 002f40a9 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 15732: 0040116d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 15733: 002f40f1 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 15734: 00590858 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 15735: 0063ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 15736: 0026d2a5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 15737: 00641f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 15738: 0063dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 15739: 006913d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 15740: 002a9a09 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 15741: 002387e1 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 15742: 00639fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 15743: 00467bb5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 15743: 00467bfd 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 15744: 00644a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 15745: 0063ccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 15746: 001f4591 320 FUNC GLOBAL DEFAULT 12 ledma_memory_read │ │ │ │ 15747: 00642d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 15748: 00265d69 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 15749: 00690ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ - 15750: 004162cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 15750: 00416315 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 15751: 00690c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 15752: 00422da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 15752: 00422df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 15753: 002aeb1d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 15754: 00639790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 15755: 006912d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 15756: 00347371 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 15757: 004512bd 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 15756: 003473b9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 15757: 00451305 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 15758: 0069026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 15759: 001b0f55 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 15760: 006437c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 15761: 0068f990 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 15762: 003212b9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 15762: 00321301 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 15763: 001fb65d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 15764: 006905d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 15765: 005a59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 15766: 0044c49d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 15766: 0044c4e5 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 15767: 002d578d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 15768: 00266a19 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 15769: 003fb50d 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 15769: 003fb555 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 15770: 00188e91 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 15771: 0023d1a9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 15772: 0068fc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 15773: 00642c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 15774: 00642a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 15775: 003f2bf5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 15775: 003f2c3d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 15776: 0064b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 15777: 0036336d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 15777: 003633b5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 15778: 0064a8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 15779: 00640634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 15780: 005964e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 15781: 001e4b51 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 15782: 00691436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 15783: 002df771 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 15784: 00406901 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 15784: 00406949 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 15785: 0064c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 15786: 003d3d61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 15786: 003d3da9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 15787: 006900f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 15788: 00186f69 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 15789: 0068f946 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 15790: 0068fba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 15791: 00592e08 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 15792: 0069141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 15793: 0069006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ @@ -15799,504 +15799,504 @@ │ │ │ │ 15795: 001a9c51 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 15796: 0063ccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 15797: 00239299 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 15798: 006440c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 15799: 0064c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 15800: 002de239 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 15801: 0069179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 15802: 0037bd6d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 15802: 0037bdb5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 15803: 001bf595 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 15804: 006905d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 15805: 00436db5 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 15805: 00436dfd 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 15806: 00691650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 15807: 0069097a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 15808: 00447121 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 15809: 004132a9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 15808: 00447169 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 15809: 004132f1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 15810: 0063ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 15811: 003e0bd5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 15811: 003e0c1d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 15812: 0068fb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 15813: 003ce319 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 15813: 003ce361 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 15814: 00639850 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 15815: 006910ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 15816: 003c3989 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 15816: 003c39d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 15817: 0068fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 15818: 00690306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 15819: 00690720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 15820: 001bc3c5 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 15821: 00370371 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 15821: 003703b9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 15822: 001c1d59 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 15823: 004251ed 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 15823: 00425235 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 15824: 0063d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 15825: 002c5cb5 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 15826: 003ea6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 15826: 003ea709 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 15827: 001dcd61 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 15828: 00641194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 15829: 00256a01 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 15830: 0069023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 15831: 003f1e81 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 15831: 003f1ec9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 15832: 002aeac5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 15833: 002567a5 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 15834: 0068fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 15835: 00644228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 15836: 002f5ae1 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 15836: 002f5b29 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 15837: 0068f6b5 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 15838: 004189c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 15838: 00418a0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 15839: 0064b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 15840: 001aadf9 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 15841: 006916fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 15842: 0045941d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 15842: 00459465 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 15843: 0068fbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 15844: 00691170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 15845: 003ebd29 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 15845: 003ebd71 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 15846: 002d6f6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 15847: 00690076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 15848: 002dad61 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 15849: 005b55b0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ - 15850: 0045eec1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 15850: 0045ef09 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 15851: 005a5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 15852: 003e7671 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 15852: 003e76b9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 15853: 006405f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 15854: 002db745 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 15855: 006914a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_WRPIL_DSTATE │ │ │ │ 15856: 0027d011 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 15857: 003ba22d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 15857: 003ba275 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 15858: 00691572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 15859: 0069059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 15860: 0064650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 15861: 00413219 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 15862: 004630c1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 15863: 003efd8d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 15861: 00413261 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 15862: 00463109 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 15863: 003efdd5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 15864: 006906be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 15865: 003dea21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 15865: 003dea69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 15866: 0068fd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 15867: 00370691 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 15867: 003706d9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 15868: 0022e8b5 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 15869: 005892f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 15870: 006914ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 15871: 0068fe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 15872: 00649e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 15873: 0063bf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ - 15874: 00335cb1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 15874: 00335cf9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 15875: 006910fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ - 15876: 00348da5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 15876: 00348ded 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 15877: 00648a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 15878: 00648adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 15879: 00262f71 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 15880: 005a8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 15881: 00422a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 15881: 00422aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 15882: 00690792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 15883: 0068fe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 15884: 0036741d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 15884: 00367465 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 15885: 0022e7dd 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 15886: 0069091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 15887: 001dc8f9 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 15888: 0031170d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 15888: 00311755 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 15889: 00691128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 15890: 0068fcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 15891: 0069146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 15892: 00691068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 15893: 00690848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 15894: 002c4f49 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 15895: 0063c3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 15896: 00349f0d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 15896: 00349f55 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 15897: 0019ae7d 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ - 15898: 00351969 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 15898: 003519b1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 15899: 002db645 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 15900: 003f8691 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 15900: 003f86d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 15901: 00690764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 15902: 0068ffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 15903: 00644218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 15904: 0068fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 15905: 006902ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ - 15906: 00441959 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 15906: 004419a1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 15907: 006479fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 15908: 004036a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 15908: 004036ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 15909: 002cf001 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 15910: 00690e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 15911: 004308d5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 15911: 0043091d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 15912: 002c5b05 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 15913: 0069057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 15914: 003d4991 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 15914: 003d49d9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ 15915: 0020def1 4 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 15916: 00453fbd 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 15916: 00454005 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 15917: 00690eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 15918: 0068ffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 15919: 003f2775 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 15919: 003f27bd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 15920: 002d51b1 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 15921: 00691860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15922: 001b949d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 15923: 006490f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 15924: 003df479 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 15925: 003fae8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 15924: 003df4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 15925: 003faed5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 15926: 006903b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 15927: 006465bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 15928: 0068fdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 15929: 0043a431 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 15929: 0043a479 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 15930: 0068f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 15931: 0068fef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15932: 0030ed71 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 15932: 0030edb9 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 15933: 00690536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 15934: 00691758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 15935: 00407f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 15935: 00407f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 15936: 00648f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 15937: 00645254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 15938: 003f11c1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 15939: 004160ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 15938: 003f1209 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 15939: 00416135 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 15940: 005938cc 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 15941: 003ed3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 15941: 003ed431 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 15942: 00691834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 15943: 0063a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 15944: 006903d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 15945: 00461f39 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 15946: 0042223d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 15945: 00461f81 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 15946: 00422285 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 15947: 002da10d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 15948: 006912ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 15949: 00690bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 15950: 0064b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 15951: 006498c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 15952: 0066e3b9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 15953: 0063d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 15954: 006909fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 15955: 00649a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 15956: 0064d3d0 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 15957: 002c5cd5 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 15958: 00309159 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 15959: 004523b1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 15960: 003cda51 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 15958: 003091a1 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 15959: 004523f9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 15960: 003cda99 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 15961: 00691e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 15962: 00690b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 15963: 006902b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 15964: 00421179 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 15964: 004211c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ 15965: 0068fd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 15966: 003df141 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 15966: 003df189 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 15967: 00646a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 15968: 0068fc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 15969: 0034315d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 15969: 003431a5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 15970: 00690010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 15971: 005a58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 15972: 0028485d 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 15973: 002d7f01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 15974: 001fe545 12 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 15975: 00647b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ - 15976: 0043d135 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 15976: 0043d17d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 15977: 00690cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 15978: 001b94d5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ - 15979: 0041551d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 15980: 00431ee9 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 15979: 00415565 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 15980: 00431f31 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 15981: 00690f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 15982: 006916e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 15983: 0063ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 15984: 0064656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 15985: 003ec305 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 15985: 003ec34d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 15986: 00642ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 15987: 0068fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 15988: 00690d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 15989: 00296e21 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 15990: 00520b80 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 15991: 002fe40d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 15990: 00520bc8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 15991: 002fe455 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 15992: 002975b9 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 15993: 0068fdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 15994: 002493ed 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 15995: 00691532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 15996: 0063ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 15997: 0063b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 15998: 0021d16d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 15999: 003da0cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ - 16000: 003dcd51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 15999: 003da115 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 16000: 003dcd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 16001: 0063a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 16002: 00691074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 16003: 002f4b5d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 16003: 002f4ba5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 16004: 002aa8e9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 16005: 00691784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 16006: 00593354 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 16007: 006479ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ - 16008: 0031165d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 16008: 003116a5 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 16009: 0068fe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 16010: 00690016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 16011: 00445015 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 16011: 0044505d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 16012: 00640964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 16013: 00691052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 16014: 003c66e9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 16014: 003c6731 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 16015: 00690730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 16016: 002c7a61 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 16017: 006411f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 16018: 001bb101 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 16019: 0068fb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 16020: 00642794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 16021: 0068fe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 16022: 001e3539 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 16023: 0021afd5 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 16024: 001dc005 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 16025: 002c82fd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 16026: 00335741 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 16026: 00335789 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 16027: 005b0fe8 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 16028: 0023c84d 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 16029: 00646f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 16030: 0045a641 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 16030: 0045a689 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 16031: 0063cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 16032: 003d6279 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 16032: 003d62c1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 16033: 00640594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ - 16034: 003ddefd 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 16034: 003ddf45 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 16035: 0027d5d9 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 16036: 00386739 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 16036: 00386781 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 16037: 0064af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 16038: 0020edb5 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 16039: 0045e055 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 16039: 0045e09d 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 16040: 00691bb4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 16041: 00225815 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 16042: 001e6d49 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 16043: 002d822d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 16044: 0063c3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 16045: 002d7445 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 16046: 00690074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 16047: 0041c931 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 16047: 0041c979 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 16048: 0069185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 16049: 00646cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 16050: 00648bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 16051: 00641a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 16052: 005a4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 16053: 0063d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 16054: 002c6f79 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 16055: 0069105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 16056: 001b7ffd 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 16057: 005940cc 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 16058: 004530e1 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 16058: 00453129 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 16059: 001b8a51 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 16060: 006904ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 16061: 003f32fd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 16061: 003f3345 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 16062: 0063f0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 16063: 00691756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 16064: 0064857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 16065: 00348e79 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 16065: 00348ec1 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 16066: 0064b938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 16067: 002bd2fd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 16068: 002df531 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 16069: 00690510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 16070: 005a4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 16071: 002d8c51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 16072: 002e630d 26 FUNC GLOBAL DEFAULT 12 cpu_sparc_set_id │ │ │ │ - 16073: 003e211d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 16073: 003e2165 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 16074: 0063ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 16075: 003d0ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 16075: 003d0f19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 16076: 006907d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 16077: 002d611d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 16078: 0069168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 16079: 005929e8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 16080: 0069112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 16081: 0063c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 16082: 001f5f55 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 16083: 002fa919 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 16084: 00310531 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 16085: 003ff5f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 16083: 002fa961 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 16084: 00310579 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 16085: 003ff639 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 16086: 006911c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 16087: 00425271 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 16087: 004252b9 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 16088: 00648c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 16089: 0063e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 16090: 002c1fb9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 16091: 002be071 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 16092: 002be8e9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 16093: 0068f975 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 16094: 003e0101 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 16095: 00380355 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 16094: 003e0149 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 16095: 0038039d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 16096: 002bec15 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 16097: 00649004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 16098: 0064ccdc 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 16099: 004603d1 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ - 16100: 00377a65 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 16099: 00460419 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 16100: 00377aad 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 16101: 0064c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 16102: 00690520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 16103: 006499d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 16104: 002ad8c9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 16105: 00690df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 16106: 003ceb1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 16106: 003ceb65 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 16107: 0063aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 16108: 00305d49 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 16108: 00305d91 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 16109: 001b39c1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 16110: 0043426d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ - 16111: 0040f0b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 16110: 004342b5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 16111: 0040f0fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 16112: 00642054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 16113: 006478dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 16114: 00301e1d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 16114: 00301e65 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 16115: 00295261 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 16116: 002e7a35 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 16117: 0064607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 16118: 006913b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 16119: 001f1435 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 16120: 001f0399 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 16121: 0063ff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 16122: 002f66ed 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 16123: 00458b9d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 16122: 002f6735 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 16123: 00458be5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 16124: 00691480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 16125: 00461fe9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 16125: 00462031 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 16126: 001c6b71 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 16127: 001b8c31 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 16128: 00284849 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 16129: 0068fe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 16130: 00645ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 16131: 0064a9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 16132: 0020f831 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ - 16133: 00417a8d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 16133: 00417ad5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 16134: 0068fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 16135: 001aaeed 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 16136: 006916a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 16137: 0045eed1 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 16138: 0031de85 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 16137: 0045ef19 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 16138: 0031decd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 16139: 00690a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 16140: 003c82f1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 16141: 003be56d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 16140: 003c8339 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 16141: 003be5b5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 16142: 00691428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 16143: 00641594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 16144: 0063a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 16145: 0030c3d5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 16146: 003eec95 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 16147: 00450081 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 16145: 0030c41d 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 16146: 003eecdd 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 16147: 004500c9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 16148: 00690952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 16149: 00642964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 16150: 0032da25 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 16150: 0032da6d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 16151: 001dc48d 4 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 16152: 0063a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 16153: 002500d9 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 16154: 0068fde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 16155: 00280431 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 16156: 002aa1d9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ - 16157: 00413d31 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 16158: 0032c7d1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 16157: 00413d79 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 16158: 0032c819 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 16159: 0068f6b7 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 16160: 00398e39 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 16160: 00398e81 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 16161: 00592f04 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 16162: 0041baa1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 16162: 0041bae9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 16163: 0063c0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 16164: 006901f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 16165: 0064b3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 16166: 00315215 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 16166: 0031525d 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 16167: 002caaa9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 16168: 00691846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 16169: 0068faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 16170: 005931d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 16171: 002d91dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 16172: 00690d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ - 16173: 003f00a9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ - 16174: 002fac8d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 16173: 003f00f1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 16174: 002facd5 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 16175: 0022b849 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 16176: 001b1dd1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 16177: 00642ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 16178: 00642e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 16179: 002dbc81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 16180: 00640204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 16181: 0024c895 48 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 16182: 006916d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 16183: 002bf72d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 16184: 006915f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 16185: 00690d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 16186: 0027d075 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 16187: 00646ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 16188: 002dffb5 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 16189: 0034e599 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 16190: 00324135 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 16191: 00329041 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 16189: 0034e5e1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 16190: 0032417d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 16191: 00329089 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 16192: 006422d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 16193: 00342239 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 16193: 00342281 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 16194: 0063bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 16195: 002f76c1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 16195: 002f7709 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 16196: 00691818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 16197: 002a48a1 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 16198: 00447501 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 16198: 00447549 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 16199: 002db239 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 16200: 001be07d 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 16201: 00691670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 16202: 0063acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 16203: 001bdf99 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 16204: 0064a7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 16205: 006902ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 16206: 0069188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ - 16207: 00302b21 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ - 16208: 003c27b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 16209: 003fc955 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 16207: 00302b69 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 16208: 003c2801 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 16209: 003fc99d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 16210: 0064777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 16211: 004050f9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 16212: 0045479d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 16211: 00405141 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 16212: 004547e5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 16213: 00690330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 16214: 0068fe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 16215: 0068ff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 16216: 00648a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 16217: 00639760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 16218: 003429e9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 16219: 0040ed95 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 16220: 004106b5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 16218: 00342a31 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 16219: 0040eddd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 16220: 004106fd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 16221: 0068f965 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ - 16222: 003ca2ad 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 16222: 003ca2f5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 16223: 00690db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 16224: 00592e6c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 16225: 0068f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 16226: 0063a7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 16227: 0069130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 16228: 003d04ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 16228: 003d04f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 16229: 00691d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 16230: 002db535 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 16231: 002bf8c5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 16232: 006901b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 16233: 006481dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 16234: 00270de1 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 16235: 0063afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 16236: 006914dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 16237: 003dd9b5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 16237: 003dd9fd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 16238: 0069079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 16239: 003e8921 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 16239: 003e8969 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 16240: 006900be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 16241: 003e0271 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 16242: 00443d81 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 16241: 003e02b9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 16242: 00443dc9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 16243: 00264211 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 16244: 002ab28d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 16245: 004410c1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 16246: 003e2031 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 16247: 00400a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 16245: 00441109 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 16246: 003e2079 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 16247: 00400ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 16248: 0063bf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 16249: 005b0ca8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 16250: 00690586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 16251: 00642b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 16252: 00643fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 16253: 003eb029 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 16253: 003eb071 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 16254: 00690dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 16255: 0024472d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 16256: 0068fc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 16257: 002e7a75 60 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 16258: 001e3149 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 16259: 00649550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 16260: 006911a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 16261: 00644068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 16262: 002156b9 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 16263: 002601fd 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 16264: 003c0509 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 16264: 003c0551 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 16265: 002e7641 36 FUNC GLOBAL DEFAULT 12 cpu_get_fsr │ │ │ │ 16266: 0068fbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 16267: 00373605 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 16268: 00445dc1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 16267: 0037364d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 16268: 00445e09 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 16269: 001b4499 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 16270: 001dc191 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 16271: 002ad6a5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 16272: 003fae9d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 16272: 003faee5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 16273: 006406e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ - 16274: 00447ac9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 16274: 00447b11 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 16275: 0068f981 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 16276: 0063c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 16277: 003e1e79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 16278: 004082e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 16279: 00422e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 16280: 0041b43d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 16281: 00321685 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 16277: 003e1ec1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 16278: 00408331 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 16279: 00422ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 16280: 0041b485 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 16281: 003216cd 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 16282: 0064bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 16283: 002d5269 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 16284: 0064a99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 16285: 00458c41 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 16285: 00458c89 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 16286: 001fb2d1 2 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 16287: 003f8925 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ - 16288: 00406685 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 16287: 003f896d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 16288: 004066cd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 16289: 001ebd1d 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 16290: 0064a67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 16291: 003f3081 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 16291: 003f30c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 16292: 001df1dd 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 16293: 0023c479 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 16294: 0064654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 16295: 00282c8d 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 16296: 00690b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 16297: 0064aa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 16298: 00643978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ @@ -16304,32 +16304,32 @@ │ │ │ │ 16300: 00690d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 16301: 00691878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 16302: 0069084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 16303: 00640624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 16304: 006915a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 16305: 006907d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 16306: 0068fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 16307: 00414ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 16308: 004479dd 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 16307: 00414f3d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 16308: 00447a25 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 16309: 00643a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 16310: 00422e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 16310: 00422e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 16311: 0063d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 16312: 002f4049 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 16312: 002f4091 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 16313: 0068f9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 16314: 004498c5 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 16314: 0044990d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 16315: 006910ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ - 16316: 0045c0e9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 16316: 0045c131 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 16317: 0064a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 16318: 00642f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 16319: 00295ec9 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 16320: 00225be1 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 16321: 0042381d 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 16321: 00423865 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 16322: 0064b458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 16323: 0063a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ - 16324: 003d5935 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 16324: 003d597d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 16325: 006441a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 16326: 001e7905 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 16327: 0063ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 16328: 00690b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 16329: 00644388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 16330: 0064692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 16331: 0059299c 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -16337,568 +16337,568 @@ │ │ │ │ 16333: 001ba255 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 16334: 006445d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 16335: 002d71e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 16336: 006413b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 16337: 006908bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 16338: 00645e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 16339: 0069100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 16340: 003df749 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 16340: 003df791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 16341: 001bafe1 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 16342: 003c3731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 16342: 003c3779 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 16343: 00690e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 16344: 00691076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 16345: 00690cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 16346: 0063ef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 16347: 00644a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 16348: 00648c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 16349: 0064a8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 16350: 0045591d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 16350: 00455965 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 16351: 0069176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 16352: 003d1491 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16352: 003d14d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 16353: 00643ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 16354: 002859c5 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 16355: 0068fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 16356: 00269a25 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 16357: 0041e2fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 16357: 0041e345 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 16358: 0069105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 16359: 002ae6ad 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ - 16360: 003fb481 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 16360: 003fb4c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 16361: 0063a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 16362: 00458429 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 16362: 00458471 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 16363: 00691360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 16364: 00642464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 16365: 0037cb21 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 16366: 003f6f2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 16365: 0037cb69 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 16366: 003f6f75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 16367: 0068fae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 16368: 00418ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 16368: 00418e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 16369: 00593194 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 16370: 001aa249 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 16371: 0069161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 16372: 001ac7a1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 16373: 0069155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 16374: 002dcff1 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 16375: 0064a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DMISS_EVENT │ │ │ │ 16376: 00690e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 16377: 0053fe44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 16378: 0045264d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 16379: 0044dd0d 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 16380: 0040d2d1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 16381: 003df9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 16382: 003f0601 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 16377: 0053fe8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 16378: 00452695 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 16379: 0044dd55 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 16380: 0040d319 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 16381: 003df9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 16382: 003f0649 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 16383: 0064cfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 16384: 00408505 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 16384: 0040854d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 16385: 001af47d 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 16386: 006420e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 16387: 0053fe3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 16388: 00353979 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 16387: 0053fe84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 16388: 003539c1 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 16389: 00646a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 16390: 001a3771 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 16391: 00690b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 16392: 006446f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 16393: 003f1f6d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ - 16394: 00408415 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 16395: 003c70e5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 16393: 003f1fb5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 16394: 0040845d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 16395: 003c712d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 16396: 00690922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 16397: 00646dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 16398: 0031ceed 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 16398: 0031cf35 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 16399: 002e00c1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 16400: 001e8085 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 16401: 006477ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 16402: 0023c695 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 16403: 0068fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 16404: 00649034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ - 16405: 002f2031 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ - 16406: 0034c81d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 16405: 002f2079 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 16406: 0034c865 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 16407: 0068ffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 16408: 0019aba5 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 16409: 00690168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 16410: 006498b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 16411: 00691724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16412: 003fe169 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 16412: 003fe1b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 16413: 0023b31d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 16414: 002846e9 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 16415: 0068f935 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 16416: 00642844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 16417: 006495c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 16418: 0064ccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 16419: 0063dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 16420: 0030720d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 16420: 00307255 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 16421: 00253501 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 16422: 0068fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 16423: 006913c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 16424: 00449745 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 16424: 0044978d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 16425: 0063c004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 16426: 0064a98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 16427: 00644108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 16428: 002c5981 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ - 16429: 003b7395 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 16429: 003b73dd 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 16430: 0069018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 16431: 001bead5 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 16432: 005903cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 16433: 0063a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 16434: 002c1c49 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 16435: 0063f148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 16436: 002cc345 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ - 16437: 0041c305 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 16438: 00441971 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 16437: 0041c34d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 16438: 004419b9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 16439: 001babc9 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 16440: 001b1149 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 16441: 00227ea5 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 16442: 0069159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 16443: 002a4b5d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 16444: 0063fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 16445: 0024488d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 16446: 00644698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 16447: 0064b428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 16448: 00233ca5 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 16449: 00646adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 16450: 0043ac01 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 16451: 0030c36d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 16450: 0043ac49 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 16451: 0030c3b5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 16452: 002411bd 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 16453: 0064813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 16454: 00416509 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 16454: 00416551 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 16455: 0068fdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 16456: 00691240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 16457: 0064b2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 16458: 00642ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 16459: 0063c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 16460: 002c1d99 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 16461: 002f5b45 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 16461: 002f5b8d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 16462: 00284ee1 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 16463: 00236505 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 16464: 0069012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 16465: 00464445 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 16466: 00540338 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ - 16467: 0033e711 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 16468: 002fe275 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 16465: 0046448d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 16466: 00540380 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 16467: 0033e759 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 16468: 002fe2bd 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 16469: 005b11ac 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ - 16470: 003c9ce9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 16470: 003c9d31 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 16471: 0022992d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 16472: 002e7a11 34 FUNC GLOBAL DEFAULT 12 cpu_raise_exception_ra │ │ │ │ - 16473: 00336b45 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 16473: 00336b8d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 16474: 0025e82d 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 16475: 006916f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 16476: 00432241 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 16476: 00432289 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 16477: 005a3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 16478: 005a0d44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 16479: 005a0d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 16480: 0063c044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 16481: 00691d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 16482: 00229145 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 16483: 00266441 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 16484: 00422ed5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 16484: 00422f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 16485: 00690612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 16486: 00229ac5 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 16487: 00691006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 16488: 003f8619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 16488: 003f8661 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 16489: 006914a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_RETRY_DSTATE │ │ │ │ 16490: 0068fc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 16491: 00333d19 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 16491: 00333d61 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 16492: 0064a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 16493: 00691520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16494: 0069179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 16495: 00451c79 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 16495: 00451cc1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 16496: 002d4769 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 16497: 003bc069 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 16497: 003bc0b1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 16498: 002299e1 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 16499: 0064ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 16500: 00641ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 16501: 006906c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 16502: 0068fec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 16503: 0064763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 16504: 0068f947 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 16505: 0040f6b5 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 16506: 00467fd9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 16505: 0040f6fd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 16506: 00468021 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 16507: 0069130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 16508: 003ead25 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 16509: 004245f1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 16508: 003ead6d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 16509: 00424639 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 16510: 0022918d 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 16511: 002f3bed 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 16512: 0032c5f1 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 16513: 00416075 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 16514: 00314f51 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 16511: 002f3c35 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 16512: 0032c639 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 16513: 004160bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 16514: 00314f99 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 16515: 001dba55 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 16516: 003dd29d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 16516: 003dd2e5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 16517: 00690d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 16518: 004080cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 16519: 00427a51 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 16518: 00408115 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 16519: 00427a99 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 16520: 00646d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 16521: 0033640d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 16521: 00336455 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 16522: 0064861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 16523: 005a10b8 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 16524: 0025581d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 16525: 00691d52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 16526: 00405fcd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 16526: 00406015 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 16527: 0064a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_EVENT │ │ │ │ 16528: 0064d1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 16529: 0068fbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 16530: 00690f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 16531: 0043d1a1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 16531: 0043d1e9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 16532: 002642e1 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 16533: 003de84d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 16534: 003aeae9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 16535: 0032e2d9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ - 16536: 002fa0e1 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 16537: 002efc95 46 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ + 16533: 003de895 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 16534: 003aeb31 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 16535: 0032e321 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 16536: 002fa129 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 16537: 002efcdd 46 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ 16538: 00690e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 16539: 00690c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 16540: 0032a14d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 16540: 0032a195 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 16541: 00691d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 16542: 002c5a7d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 16543: 003d8f99 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 16543: 003d8fe1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 16544: 0069072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 16545: 005a3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 16546: 0069164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 16547: 0024cd29 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 16548: 006408b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 16549: 00690a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 16550: 0068feec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 16551: 0069071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 16552: 0068f937 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 16553: 0069054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 16554: 0069107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 16555: 0041535d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 16555: 004153a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 16556: 0069103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16557: 002d7fed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 16558: 0064ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 16559: 00691598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16560: 0027db11 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 16561: 003cc5bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 16561: 003cc605 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 16562: 002d9f61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 16563: 0044fba9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 16563: 0044fbf1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 16564: 0063af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 16565: 00691e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 16566: 00291a9d 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 16567: 004331d9 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 16567: 00433221 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 16568: 00593500 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 16569: 00187c15 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 16570: 0063da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 16571: 003802e5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 16572: 003dfc21 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 16571: 0038032d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 16572: 003dfc69 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 16573: 0068fd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 16574: 003ebb05 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 16574: 003ebb4d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 16575: 0022f609 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 16576: 002df9b1 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 16577: 00690eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 16578: 0063aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 16579: 00690a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 16580: 00691080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 16581: 00647d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 16582: 002da411 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ - 16583: 00467c01 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 16583: 00467c49 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 16584: 0064c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 16585: 0063ab58 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 16586: 0063b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 16587: 0063e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 16588: 0064872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 16589: 0063dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 16590: 002f9f69 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 16590: 002f9fb1 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 16591: 0068fdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 16592: 0064bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 16593: 00690e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 16594: 00645424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 16595: 003c1de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 16595: 003c1e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 16596: 00189295 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 16597: 0063b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 16598: 0040b215 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 16598: 0040b25d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 16599: 00645154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 16600: 0069151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16601: 006428e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 16602: 0026d909 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 16603: 001f51f1 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 16604: 00187569 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 16605: 00645ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 16606: 006418d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 16607: 00334dd5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 16607: 00334e1d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 16608: 0064a66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 16609: 002db435 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 16610: 002f75a9 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 16610: 002f75f1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 16611: 0063d270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 16612: 006905b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 16613: 00691318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 16614: 006438f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 16615: 001ad469 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 16616: 006900d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 16617: 00645014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 16618: 006465ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 16619: 00452049 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 16620: 004588d9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 16621: 003df929 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 16619: 00452091 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 16620: 00458921 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 16621: 003df971 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 16622: 0068fdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 16623: 006908c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 16624: 0064695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 16625: 00639f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 16626: 00690f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 16627: 00336d45 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 16627: 00336d8d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 16628: 00646c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 16629: 00690b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 16630: 00648ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 16631: 0040b4a5 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 16631: 0040b4ed 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 16632: 002dd1c9 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 16633: 006442b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 16634: 0063b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 16635: 001e8af5 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 16636: 00690a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 16637: 003b00e5 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 16637: 003b012d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 16638: 00690408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 16639: 00641c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ - 16640: 003bf3e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 16640: 003bf429 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 16641: 006908a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 16642: 005a3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 16643: 006419b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 16644: 00690338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 16645: 002f4e69 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 16645: 002f4eb1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 16646: 0064d208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 16647: 002a3fed 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 16648: 001dc1fd 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 16649: 001ba575 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 16650: 00641d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 16651: 00691752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16652: 0063d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 16653: 00464af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 16653: 00464b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 16654: 0063ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 16655: 001a9241 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ - 16656: 0041045d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 16656: 004104a5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 16657: 00643ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 16658: 0066e684 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 16659: 0064cc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 16660: 00315cd5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 16661: 00328d81 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 16660: 00315d1d 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 16661: 00328dc9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 16662: 0023c2c1 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 16663: 00443d11 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 16663: 00443d59 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 16664: 006911b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 16665: 00644628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 16666: 0041a575 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 16667: 003cf9ed 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 16666: 0041a5bd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 16667: 003cfa35 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 16668: 00257215 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 16669: 00690246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 16670: 00645cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 16671: 00643c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 16672: 002f635d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 16673: 003ef675 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 16674: 004079ed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 16672: 002f63a5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 16673: 003ef6bd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 16674: 00407a35 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 16675: 0068fe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 16676: 006395a0 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 16677: 006912b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 16678: 0063d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 16679: 00424395 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 16679: 004243dd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 16680: 00690e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 16681: 00690e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 16682: 00690772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 16683: 003e17a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 16683: 003e17f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 16684: 0063ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 16685: 004649cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 16685: 00464a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 16686: 0068fb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 16687: 0069039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 16688: 0024cbc1 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 16689: 0068fbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 16690: 00432769 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 16690: 004327b1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 16691: 00644f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 16692: 00422b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 16692: 00422bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 16693: 0068faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 16694: 00645b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 16695: 00690fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 16696: 0063a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 16697: 0063b0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 16698: 0068fde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 16699: 002ab801 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 16700: 002db185 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 16701: 004581e5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 16701: 0045822d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 16702: 00690760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 16703: 00642cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 16704: 00263419 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 16705: 004525c5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 16705: 0045260d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 16706: 00640364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 16707: 00641c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 16708: 006915e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 16709: 00690a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 16710: 0069181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 16711: 0068fefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 16712: 003aeea1 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 16712: 003aeee9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 16713: 002c58ed 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 16714: 0040fbc1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 16714: 0040fc09 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 16715: 0027db6d 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 16716: 001cfc11 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 16717: 002f5009 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 16717: 002f5051 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 16718: 002131c9 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 16719: 0068ff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 16720: 001b7d0d 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 16721: 0025a9ed 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 16722: 0031425d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 16722: 003142a5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 16723: 0068fdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 16724: 0063a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 16725: 00643c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 16726: 00690c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_DSTATE │ │ │ │ - 16727: 00302231 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 16728: 003e1885 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 16727: 00302279 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 16728: 003e18cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 16729: 002d5e85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 16730: 001d5fb1 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 16731: 0063e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 16732: 00647c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 16733: 004498bd 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 16733: 00449905 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 16734: 0063f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 16735: 0063e9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 16736: 00440e55 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 16736: 00440e9d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 16737: 0064bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 16738: 001aa309 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 16739: 00690b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 16740: 001ba931 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 16741: 0040f141 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 16742: 00543cd0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 16741: 0040f189 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 16742: 00543d18 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 16743: 006400e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ - 16744: 0033f5d1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 16744: 0033f619 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 16745: 00640504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 16746: 006439a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 16747: 002d9df5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 16748: 002328f9 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 16749: 00436e7d 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 16749: 00436ec5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 16750: 0023959d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 16751: 0063dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 16752: 00690178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 16753: 00690f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 16754: 006484bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 16755: 0028b571 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 16756: 0069135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 16757: 0027a7ed 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 16758: 00643c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 16759: 00187a89 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 16760: 00691092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 16761: 0068fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 16762: 0069052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 16763: 003ce4d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 16763: 003ce51d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 16764: 006904d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 16765: 0063f198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 16766: 0064b2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 16767: 006416f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 16768: 001e815d 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 16769: 0034d0c5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 16769: 0034d10d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 16770: 00644658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 16771: 0063eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 16772: 00411be9 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 16773: 002f92e9 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 16774: 003c1cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 16772: 00411c31 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 16773: 002f9331 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 16774: 003c1d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 16775: 00644488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 16776: 00690ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 16777: 0069146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 16778: 00641aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 16779: 00690bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 16780: 0068fc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 16781: 003425d5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 16781: 0034261d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 16782: 0063fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 16783: 0063cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 16784: 0023f549 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 16785: 00690e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 16786: 0069016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 16787: 00639df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ - 16788: 00448211 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 16789: 00326fbd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 16788: 00448259 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 16789: 00327005 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 16790: 0063daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 16791: 001aa189 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 16792: 0043a779 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 16792: 0043a7c1 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 16793: 0063fa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 16794: 0063af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 16795: 00639640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 16796: 002c2935 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 16797: 0063b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 16798: 0064b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 16799: 0063fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 16800: 00649eac 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 16801: 00643f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 16802: 00691038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16803: 0028ba1d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 16804: 002da7d5 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 16805: 0063ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 16806: 0042113d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 16807: 003abfd9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 16806: 00421185 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 16807: 003ac021 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 16808: 00690776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 16809: 002303f1 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 16810: 0064c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 16811: 005abdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 16812: 0064b408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 16813: 00641df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 16814: 0063ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 16815: 006911e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 16816: 00592fc4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 16817: 00644968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 16818: 002aeefd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 16819: 00215e35 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 16820: 001ad949 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 16821: 001dc74d 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 16822: 003c2561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 16822: 003c25a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 16823: 0068013c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 16824: 0063c154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 16825: 00409c25 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 16825: 00409c6d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 16826: 0064b818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 16827: 00691de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 16828: 002933a5 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 16829: 0068f9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 16830: 0068f8bc 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 16831: 005a0dd4 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 16832: 0064666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 16833: 006911dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 16834: 005a5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 16835: 001e52c1 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 16836: 0063d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 16837: 003f0b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 16837: 003f0b75 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 16838: 0068face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 16839: 0068fc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 16840: 006912b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 16841: 0064b398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 16842: 0064b3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 16843: 00641cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 16844: 005a74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 16845: 003df695 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 16846: 004430cd 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 16845: 003df6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 16846: 00443115 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 16847: 0068fd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 16848: 00348665 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 16848: 003486ad 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 16849: 001ae905 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ 16850: 006489bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 16851: 0068f6ba 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 16852: 0045f33d 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 16852: 0045f385 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 16853: 0064ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 16854: 006416b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 16855: 00639cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 16856: 0069161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 16857: 0069088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 16858: 006468bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 16859: 002cacad 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 16860: 0063a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 16861: 001e3035 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 16862: 003531dd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 16863: 003f6d21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 16864: 00326fdd 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 16862: 00353225 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 16863: 003f6d69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 16864: 00327025 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 16865: 0064865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 16866: 00690494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 16867: 00691862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 16868: 0028dadd 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ - 16869: 002ef9d5 140 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ + 16869: 002efa1d 140 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ 16870: 0069013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 16871: 00691346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 16872: 00641684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 16873: 0069031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 16874: 002db0b5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 16875: 0058f378 64 OBJECT GLOBAL DEFAULT 21 vmstate_sparc_cpu │ │ │ │ 16876: 0068fdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 16877: 00645c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 16878: 003c2d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 16878: 003c2ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 16879: 0023c4b1 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 16880: 0063a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 16881: 006909e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 16882: 0063b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 16883: 005a1bdc 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 16884: 003d5b09 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 16884: 003d5b51 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 16885: 0069077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 16886: 003c19e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 16886: 003c1a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 16887: 0064b358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 16888: 00690cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 16889: 006918c8 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 16890: 003d7351 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 16891: 00448cd9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 16892: 00460d15 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 16893: 003154c5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 16890: 003d7399 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 16891: 00448d21 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 16892: 00460d5d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 16893: 0031550d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 16894: 00691518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 16895: 00644f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 16896: 00648a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 16897: 001db179 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 16898: 002bfa81 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 16899: 006913f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 16900: 00639ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ @@ -16909,16 +16909,16 @@ │ │ │ │ 16905: 002d7b91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 16906: 006453a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 16907: 0064c3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 16908: 00690018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 16909: 006906d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 16910: 002c78c9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 16911: 001eb6ed 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 16912: 003d5b61 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 16913: 002f69a9 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 16912: 003d5ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 16913: 002f69f1 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 16914: 006917da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 16915: 0063e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 16916: 0064d238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 16917: 00592c38 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 16918: 006481cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 16919: 002d5f51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 16920: 0069009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ @@ -16927,189 +16927,189 @@ │ │ │ │ 16923: 00644508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 16924: 00690f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 16925: 0064c084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 16926: 002c815d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 16927: 001be1a1 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 16928: 001b6871 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 16929: 006913e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 16930: 0053fe1c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 16930: 0053fe64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 16931: 0020efd9 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 16932: 00690cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 16933: 0025a91d 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 16934: 0069034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 16935: 00691626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 16936: 0022a1b1 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 16937: 0021cf81 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 16938: 002021d1 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 16939: 0023ece5 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 16940: 00641d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 16941: 002d79c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 16942: 00451639 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 16942: 00451681 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 16943: 002d669d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 16944: 003aaef5 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 16944: 003aaf3d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 16945: 0029460d 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 16946: 00690d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 16947: 0064c358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 16948: 006914e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 16949: 002db325 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 16950: 00644ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 16951: 0028b511 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 16952: 00690c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 16953: 006394ac 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 16954: 002fc83d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 16954: 002fc885 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 16955: 005a4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 16956: 00640404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 16957: 0068fc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 16958: 0063b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 16959: 0021c4a5 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 16960: 00244799 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 16961: 0063e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 16962: 00690416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 16963: 001fb2d9 4 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 16964: 005a458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 16965: 003302fd 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 16965: 00330345 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 16966: 0069121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 16967: 003aeb01 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 16967: 003aeb49 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 16968: 0068fcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 16969: 006907fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 16970: 003e294d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 16970: 003e2995 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 16971: 0063f348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 16972: 0069147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 16973: 0063de28 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 16974: 003c1045 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 16974: 003c108d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 16975: 001ee8b9 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 16976: 002c2101 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 16977: 003411b1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 16977: 003411f9 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 16978: 006914d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16979: 00286799 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 16980: 00690eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 16981: 00642504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 16982: 003e5001 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 16983: 003f3835 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 16982: 003e5049 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 16983: 003f387d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 16984: 00648c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 16985: 00441691 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 16985: 004416d9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 16986: 0063cd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 16987: 0063ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 16988: 00690dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 16989: 002d8fa1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 16990: 00231671 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 16991: 0040636d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 16991: 004063b5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 16992: 0063d040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 16993: 0063d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 16994: 0041de45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 16995: 00349c7d 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 16994: 0041de8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 16995: 00349cc5 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 16996: 0022834d 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 16997: 0068fca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 16998: 0068fbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 16999: 006915ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 17000: 00351939 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 17000: 00351981 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 17001: 006461fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 17002: 00314d21 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 17002: 00314d69 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 17003: 002de4a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 17004: 001e75a5 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 17005: 00353061 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 17005: 003530a9 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 17006: 0063ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 17007: 00240d29 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 17008: 006467ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 17009: 00239565 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 17010: 00690ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 17011: 002f9839 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 17011: 002f9881 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 17012: 0068fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 17013: 0043daed 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 17013: 0043db35 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 17014: 0026e811 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 17015: 00285321 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 17016: 00457a61 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 17016: 00457aa9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 17017: 0068fb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 17018: 0063b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 17019: 002bc269 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 17020: 0064cc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 17021: 0027e159 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 17022: 0064670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 17023: 005a4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 17024: 00690f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 17025: 00690dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 17026: 005ae1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmped │ │ │ │ 17027: 00225ec9 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 17028: 0063add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 17029: 003218cd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 17030: 00451d21 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 17031: 0043d729 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 17029: 00321915 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 17030: 00451d69 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 17031: 0043d771 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 17032: 006913b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 17033: 00690c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 17034: 003498c1 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 17034: 00349909 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 17035: 002d9765 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 17036: 0043a9d9 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 17036: 0043aa21 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 17037: 005a41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 17038: 0069136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 17039: 003ddc75 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 17039: 003ddcbd 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 17040: 006910a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 17041: 005ae0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpeq │ │ │ │ - 17042: 003011dd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 17042: 00301225 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 17043: 005ae470 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpes │ │ │ │ 17044: 00642414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 17045: 00251c49 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 17046: 006915dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 17047: 002c6ffd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 17048: 0063ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 17049: 00432e01 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 17050: 0032c875 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 17051: 0041c40d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 17049: 00432e49 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 17050: 0032c8bd 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 17051: 0041c455 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 17052: 0063b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 17053: 00201069 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 17054: 0063b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 17055: 00642a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 17056: 003efb5d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 17056: 003efba5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 17057: 002aa411 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 17058: 0068ff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 17059: 0064b338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 17060: 006912fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 17061: 003814a5 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 17062: 0031d529 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 17061: 003814ed 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 17062: 0031d571 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 17063: 0068fb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 17064: 00435fb1 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 17064: 00435ff9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 17065: 006908e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 17066: 001bee8d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 17067: 0030542d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 17068: 00408091 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 17067: 00305475 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 17068: 004080d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 17069: 002287b9 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 17070: 002d846d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 17071: 00434121 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 17071: 00434169 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 17072: 00691766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 17073: 00690208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 17074: 00644498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 17075: 00691116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 17076: 006905f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 17077: 0028cb71 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 17078: 002c39e9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 17079: 0063a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 17080: 002daee9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 17081: 003c4049 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 17081: 003c4091 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 17082: 0069059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 17083: 006426c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 17084: 001f0b55 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 17085: 004690b5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 17085: 004690fd 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 17086: 0069058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 17087: 0030c3cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 17087: 0030c415 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 17088: 00690e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 17089: 002501fd 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 17090: 002e09c5 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 17091: 003c8861 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 17091: 003c88a9 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 17092: 005b0c5c 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 17093: 0063de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 17094: 006912a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 17095: 002f2079 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 17095: 002f20c1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 17096: 006406a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 17097: 0064631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 17098: 002dfe91 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 17099: 00244dd9 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 17100: 00592b90 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 17101: 005a8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 17102: 00442595 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 17103: 00309081 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 17104: 00460c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 17102: 004425dd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 17103: 003090c9 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 17104: 00460c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 17105: 0068fce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 17106: 0021a7a9 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 17107: 002319f1 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 17108: 0068ff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 17109: 002d9c69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 17110: 001caff5 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 17111: 00256dd9 156 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ @@ -17125,159 +17125,159 @@ │ │ │ │ 17121: 0063f028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 17122: 00690592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 17123: 0063a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 17124: 0063ff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 17125: 002da6d9 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 17126: 00644c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 17127: 00690ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 17128: 0030b9dd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 17128: 0030ba25 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 17129: 00649850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 17130: 0045530d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 17130: 00455355 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 17131: 002d9409 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 17132: 0063a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 17133: 002c7751 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 17134: 00690fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 17135: 00426f4d 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 17135: 00426f95 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 17136: 0063b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 17137: 001b9a21 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 17138: 003f13d9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 17138: 003f1421 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 17139: 0069102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 17140: 00691286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 17141: 0023e9b9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 17142: 00690b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 17143: 003d6565 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 17143: 003d65ad 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 17144: 001b5a35 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 17145: 00400d31 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 17145: 00400d79 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 17146: 00691850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 17147: 002c7fe1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 17148: 00691e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 17149: 00333b51 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 17149: 00333b99 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 17150: 0068fb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 17151: 0068fe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 17152: 006905a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 17153: 00401b11 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ - 17154: 0041500d 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 17153: 00401b59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 17154: 00415055 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 17155: 00646c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 17156: 00415c55 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 17157: 0040d3a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 17156: 00415c9d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 17157: 0040d3e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 17158: 002aa2ed 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 17159: 00434921 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 17159: 00434969 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 17160: 006914e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 17161: 00400579 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 17161: 004005c1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 17162: 002ad71d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 17163: 00424f41 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 17163: 00424f89 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 17164: 002c2805 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 17165: 00690afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 17166: 0064608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 17167: 0020def9 2 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 17168: 002c0a6d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 17169: 00256ba9 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 17170: 004178c9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 17171: 003d7dc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 17170: 00417911 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 17171: 003d7e0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 17172: 00690bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 17173: 002791dd 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ 17174: 002e791d 244 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_write_register │ │ │ │ - 17175: 0043798d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 17175: 004379d5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 17176: 006902d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 17177: 006400c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 17178: 00382bfd 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 17179: 00348fe5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 17178: 00382c45 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 17179: 0034902d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 17180: 0064a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 17181: 0041078d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 17182: 003f4f15 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 17181: 004107d5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 17182: 003f4f5d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 17183: 0063ff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 17184: 006913f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 17185: 0043232d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 17185: 00432375 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 17186: 0064aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 17187: 002aabb1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 17188: 0068fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 17189: 005934b8 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 17190: 006421e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 17191: 00691526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 17192: 00441181 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 17193: 003c8169 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 17192: 004411c9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 17193: 003c81b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 17194: 0068fb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 17195: 001a5a41 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 17196: 00690014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 17197: 003555cd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 17198: 00543c70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ - 17199: 00433991 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 17200: 00350949 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 17197: 00355615 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 17198: 00543cb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 17199: 004339d9 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 17200: 00350991 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 17201: 006904de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 17202: 00321571 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 17202: 003215b9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 17203: 00691302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 17204: 003e1875 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 17205: 00382d5d 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 17204: 003e18bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 17205: 00382da5 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 17206: 00649d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 17207: 00414541 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 17207: 00414589 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 17208: 0064a6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 17209: 003fc05d 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 17209: 003fc0a5 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 17210: 00690cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 17211: 00690060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 17212: 00427ee9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 17212: 00427f31 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 17213: 006909fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 17214: 003d3b35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 17214: 003d3b7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 17215: 00285555 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 17216: 00690274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 17217: 0064cf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 17218: 00649b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 17219: 00691e3c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 17220: 00690264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 17221: 001e2d49 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 17222: 00224e09 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 17223: 006910f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 17224: 002cad29 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 17225: 0068faa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 17226: 003513b9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 17226: 00351401 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 17227: 00644738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 17228: 00690bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 17229: 0036e241 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 17230: 00460df9 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 17229: 0036e289 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 17230: 00460e41 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 17231: 00639c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 17232: 0023c24d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 17233: 006396c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ - 17234: 003f449d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 17234: 003f44e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 17235: 002d1b21 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 17236: 002faf2d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 17236: 002faf75 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 17237: 00690ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 17238: 0069112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ - 17239: 003746dd 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 17240: 00463a49 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 17239: 00374725 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 17240: 00463a91 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 17241: 002853f1 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 17242: 0020eda5 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 17243: 00647d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 17244: 00690e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 17245: 00642c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 17246: 0066e3b4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 17247: 00270ed1 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 17248: 00248081 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 17249: 002d1ecd 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 17250: 00691024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 17251: 001cbd91 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 17252: 003c3605 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 17252: 003c364d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 17253: 00690ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 17254: 0064b7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 17255: 0019aa5d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 17256: 0063e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 17257: 002acee1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 17258: 006494c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 17259: 0032de2d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 17260: 0032630d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 17261: 00310619 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 17259: 0032de75 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 17260: 00326355 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 17261: 00310661 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 17262: 00690654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 17263: 0068fd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 17264: 00250eb1 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 17265: 0043bb25 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 17265: 0043bb6d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 17266: 002d5bf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 17267: 003024a5 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 17267: 003024ed 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 17268: 00225161 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 17269: 0068f99b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ - 17270: 00432a19 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 17270: 00432a61 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 17271: 006900f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 17272: 0033567d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 17272: 003356c5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 17273: 0063e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 17274: 00690de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 17275: 006902e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 17276: 0059267c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 17277: 0064b418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 17278: 002d6e79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 17279: 00284b59 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ @@ -17290,248 +17290,248 @@ │ │ │ │ 17286: 002adaad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 17287: 00641414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 17288: 00690e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 17289: 002cada5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 17290: 00690c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 17291: 0069129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 17292: 002bc4b9 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 17293: 0034150d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 17293: 00341555 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 17294: 006485ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 17295: 00690a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ - 17296: 0034ca61 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 17296: 0034caa9 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 17297: 0068fb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 17298: 005a4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 17299: 003dff59 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 17299: 003dffa1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 17300: 00690188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 17301: 003a7e91 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 17301: 003a7ed9 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 17302: 0068fd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 17303: 002ad925 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 17304: 0063d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 17305: 0044f479 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 17305: 0044f4c1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 17306: 002d7c6d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 17307: 0032c481 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 17308: 003ef871 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 17309: 00444f4d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 17310: 003cc5ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 17307: 0032c4c9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 17308: 003ef8b9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17309: 00444f95 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 17310: 003cc5f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 17311: 002e7b31 76 FUNC GLOBAL DEFAULT 12 helper_taddcctv │ │ │ │ 17312: 0068faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 17313: 0068fe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 17314: 00647e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 17315: 0064b3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 17316: 0063f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ - 17317: 0034040d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 17317: 00340455 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 17318: 001d9095 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 17319: 002d6cc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 17320: 002d1991 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 17321: 001b0e89 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 17322: 002fd249 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 17323: 003eb019 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 17322: 002fd291 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 17323: 003eb061 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 17324: 00640564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 17325: 0040875d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 17325: 004087a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 17326: 0064bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 17327: 0063e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 17328: 005a8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 17329: 0022b381 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 17330: 00296899 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ - 17331: 00401581 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 17331: 004015c9 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 17332: 0063a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 17333: 00647d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 17334: 0063f0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 17335: 006425e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 17336: 00350799 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 17337: 002fb6cd 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 17336: 003507e1 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 17337: 002fb715 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 17338: 006488bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 17339: 0069180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 17340: 006912ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 17341: 002c1cf1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 17342: 006916ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 17343: 0064c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 17344: 0064b868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 17345: 0040a80d 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 17345: 0040a855 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 17346: 002574d5 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 17347: 00690f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 17348: 002a5855 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 17349: 006901fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 17350: 0069015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 17351: 0069013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 17352: 001afcf1 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 17353: 0045ca75 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 17353: 0045cabd 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 17354: 00284fa9 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 17355: 005538a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ - 17356: 00433289 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 17355: 005538ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 17356: 004332d1 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 17357: 0064c8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 17358: 004224c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 17358: 00422509 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 17359: 002cbcb9 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 17360: 006393a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 17361: 00642624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 17362: 0068fb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 17363: 00643768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 17364: 0064adb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 17365: 00643f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 17366: 00645084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 17367: 0064aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 17368: 00543b98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 17368: 00543be0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 17369: 002ad2d9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 17370: 00690202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 17371: 003293b9 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 17371: 00329401 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 17372: 00649e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 17373: 00236bd1 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 17374: 00690ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 17375: 0027ad81 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 17376: 002d968d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ - 17377: 00411de1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 17378: 0043ccfd 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ - 17379: 004278f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 17377: 00411e29 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 17378: 0043cd45 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 17379: 00427939 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 17380: 0064d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 17381: 00452531 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 17381: 00452579 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 17382: 0063aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 17383: 0026015d 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 17384: 003c5875 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 17384: 003c58bd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 17385: 00690152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 17386: 003df965 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 17386: 003df9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 17387: 00649b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 17388: 00641544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 17389: 003f2049 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17389: 003f2091 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 17390: 00212c35 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 17391: 00690648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 17392: 002275e9 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 17393: 0027a6a5 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 17394: 0069062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 17395: 0068fd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 17396: 00691660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 17397: 0045e16d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 17397: 0045e1b5 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 17398: 0063d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 17399: 0063c8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 17400: 002aa36d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 17401: 00690406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 17402: 00208f69 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 17403: 002cae25 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 17404: 00691616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 17405: 00690b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 17406: 0063eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 17407: 003f1e91 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 17407: 003f1ed9 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 17408: 0068faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 17409: 0069123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 17410: 0068fd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 17411: 0069182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 17412: 003ae161 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 17412: 003ae1a9 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 17413: 002ceab5 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 17414: 002f3cad 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ - 17415: 00461985 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 17414: 002f3cf5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 17415: 004619cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 17416: 0063d820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 17417: 0041ce31 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 17417: 0041ce79 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 17418: 0064ce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 17419: 004509b1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 17419: 004509f9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 17420: 006453b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 17421: 001b02b5 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 17422: 00455925 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 17422: 0045596d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 17423: 006459fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 17424: 002e6551 70 FUNC GLOBAL DEFAULT 12 helper_fmuld │ │ │ │ 17425: 0064858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 17426: 006901b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 17427: 00245119 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ - 17428: 00437661 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 17428: 004376a9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 17429: 00649fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 17430: 0063e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 17431: 006495a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 17432: 0068fe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 17433: 00690d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ 17434: 002e6789 212 FUNC GLOBAL DEFAULT 12 helper_fmulq │ │ │ │ - 17435: 00305579 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 17436: 0030f149 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 17435: 003055c1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 17436: 0030f191 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 17437: 002e6449 58 FUNC GLOBAL DEFAULT 12 helper_fmuls │ │ │ │ 17438: 002df935 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 17439: 002f206d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 17440: 003be29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 17439: 002f20b5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 17440: 003be2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 17441: 00272d5d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 17442: 0064add4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 17443: 00649c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 17444: 00691706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 17445: 00445cd9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 17445: 00445d21 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 17446: 0069038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 17447: 0041dd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 17447: 0041ddd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 17448: 002d681d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 17449: 002b7569 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 17450: 00690e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 17451: 00253f51 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 17452: 002803a1 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 17453: 00353d1d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 17453: 00353d65 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 17454: 006912d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 17455: 002da029 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 17456: 006914f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 17457: 00691088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ - 17458: 00407019 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 17458: 00407061 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 17459: 00645e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 17460: 00691450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 17461: 00690c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 17462: 00648bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 17463: 00351691 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 17463: 003516d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 17464: 0021d5f1 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 17465: 0064d218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 17466: 00691800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 17467: 005538a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 17468: 003344e9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 17467: 005538e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 17468: 00334531 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 17469: 0026d9fd 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 17470: 0064c378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 17471: 00690aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 17472: 003ca421 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 17472: 003ca469 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 17473: 001e30a9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 17474: 0068fddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 17475: 0064bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 17476: 005ae3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_asi │ │ │ │ 17477: 0069124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 17478: 005a899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 17479: 0063b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 17480: 00257291 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 17481: 00691594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 17482: 002d82d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 17483: 003ab9ad 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 17483: 003ab9f5 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 17484: 00646e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 17485: 0068fdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 17486: 002c5875 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 17487: 00640154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 17488: 004316c5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 17488: 0043170d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 17489: 0025c5b5 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 17490: 001ac029 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 17491: 0069136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 17492: 002597c9 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 17493: 003effe5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 17493: 003f002d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 17494: 0064acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 17495: 0063f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 17496: 00446ea5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 17496: 00446eed 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 17497: 0068fbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 17498: 00644578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 17499: 00643798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 17500: 00690872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 17501: 0063a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 17502: 00645174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 17503: 0068f943 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 17504: 003512d5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 17504: 0035131d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 17505: 002d8759 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 17506: 006490b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 17507: 0024cdd5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 17508: 0032ad7d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 17509: 004430bd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 17508: 0032adc5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 17509: 00443105 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 17510: 00590828 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 17511: 0064bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 17512: 002adb35 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 17513: 003c4da1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 17513: 003c4de9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 17514: 0063ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 17515: 001b69a5 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 17516: 0041e689 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 17517: 002f2b01 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 17516: 0041e6d1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 17517: 002f2b49 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 17518: 006418c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 17519: 001e6b9d 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 17520: 00415829 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 17520: 00415871 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 17521: 002d5041 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 17522: 002f0429 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ - 17523: 003d513d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 17522: 002f0471 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 17523: 003d5185 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 17524: 0068fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 17525: 0045c141 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 17526: 00426da9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 17525: 0045c189 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 17526: 00426df1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 17527: 00649a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 17528: 00643758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 17529: 00690fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 17530: 0063d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 17531: 00293c7d 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 17532: 0069049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ 17533: 0019b645 6 FUNC GLOBAL DEFAULT 12 bfloat16_sub │ │ │ │ @@ -17542,179 +17542,179 @@ │ │ │ │ 17538: 001b0811 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 17539: 00691778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 17540: 006901b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 17541: 002aafcd 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 17542: 0068f9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 17543: 00642084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 17544: 006912bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 17545: 0030ef7d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 17545: 0030efc5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 17546: 00690f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 17547: 0068fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 17548: 00690706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 17549: 002f9719 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 17549: 002f9761 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 17550: 00691a6c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 17551: 00422cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 17551: 00422d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 17552: 002c5a09 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 17553: 00271b6d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 17554: 0064bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 17555: 003ee295 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 17555: 003ee2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 17556: 006903d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 17557: 0063a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 17558: 0041c089 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 17558: 0041c0d1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 17559: 006907f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 17560: 00433905 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 17561: 00553884 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 17560: 0043394d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 17561: 005538cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 17562: 001b9431 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 17563: 00645cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 17564: 00642014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 17565: 001b8df9 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 17566: 003862e5 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 17566: 0038632d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 17567: 00251bb5 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 17568: 0066e3c4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 17569: 0064a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 17570: 00647c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 17571: 003de2a9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 17571: 003de2f1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 17572: 001d65f5 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 17573: 003d40b9 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 17574: 004591f1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 17573: 003d4101 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 17574: 00459239 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 17575: 0068fd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 17576: 0063aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 17577: 0064b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17578: 0055386c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 17578: 005538b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 17579: 0063fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 17580: 00641174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 17581: 001ecfa9 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ - 17582: 003d0b21 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 17583: 00543c88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 17582: 003d0b69 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 17583: 00543cd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 17584: 00639b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 17585: 001ab131 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 17586: 00690fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 17587: 0069184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 17588: 00646d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 17589: 002f9799 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 17590: 00427be5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 17591: 003b7a09 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 17589: 002f97e1 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 17590: 00427c2d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 17591: 003b7a51 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 17592: 006912e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 17593: 004315e9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 17593: 00431631 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 17594: 006909e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 17595: 00411719 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 17595: 00411761 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 17596: 00640274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17597: 0063d050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 17598: 006496f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 17599: 00646a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 17600: 0063e8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 17601: 003cfdf9 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 17601: 003cfe41 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 17602: 0023c095 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 17603: 0068fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 17604: 005b38f0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 17605: 002aa3e9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 17606: 00690542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 17607: 0069166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 17608: 0032bee5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 17608: 0032bf2d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 17609: 00593d00 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 17610: 00649bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 17611: 0064bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 17612: 0063cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ - 17613: 003cf435 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 17613: 003cf47d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 17614: 00691dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 17615: 0027ff45 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 17616: 0025c685 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 17617: 0038059d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 17618: 003811ad 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 17619: 0030fe59 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 17617: 003805e5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 17618: 003811f5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 17619: 0030fea1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 17620: 002a9a0d 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 17621: 0043d6c5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 17621: 0043d70d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 17622: 0063dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 17623: 003d22e5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 17623: 003d232d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 17624: 006916b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 17625: 0032efd5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 17625: 0032f01d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 17626: 0069031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 17627: 003c5305 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ - 17628: 0045f071 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 17627: 003c534d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 17628: 0045f0b9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 17629: 00646dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 17630: 0068fee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 17631: 003506fd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 17631: 00350745 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 17632: 0064cf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 17633: 002d5e71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 17634: 001d5da1 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 17635: 00690844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 17636: 00690382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 17637: 0069008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 17638: 0063da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 17639: 0064c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17640: 002462dd 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 17641: 00265f35 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 17642: 004150e5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 17642: 0041512d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 17643: 00690812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 17644: 003cd9c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 17644: 003cda0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 17645: 002ae3c1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 17646: 006912a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 17647: 00231bbd 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 17648: 0069112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 17649: 001d7499 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 17650: 0069150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 17651: 00691de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 17652: 00690cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 17653: 00500630 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 17653: 00500678 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 17654: 00596440 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 17655: 00690546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 17656: 00644148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 17657: 00212ff1 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 17658: 006447f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 17659: 00643e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 17660: 002db951 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 17661: 001cbc29 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 17662: 0064cfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 17663: 0069068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 17664: 0044c369 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 17664: 0044c3b1 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 17665: 00643f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 17666: 00646ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 17667: 003f34c9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 17667: 003f3511 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 17668: 00691432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 17669: 00690e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 17670: 0043ce81 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 17670: 0043cec9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 17671: 006900ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 17672: 0063f208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 17673: 00329281 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 17673: 003292c9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 17674: 002357ad 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 17675: 0044f2e1 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 17675: 0044f329 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 17676: 0063ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ - 17677: 003ea5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ - 17678: 0045ebd1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 17677: 003ea619 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 17678: 0045ec19 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 17679: 002d6f59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 17680: 006481ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 17681: 001b4261 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 17682: 0068f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 17683: 003e1cc1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 17683: 003e1d09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 17684: 002dfbe1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 17685: 00691268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 17686: 0064669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 17687: 001fcd81 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 17688: 0069023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 17689: 004228bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 17690: 0043209d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 17689: 00422905 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 17690: 004320e5 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 17691: 00690898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 17692: 0063fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 17693: 0068fd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 17694: 0025140d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 17695: 0041bde1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 17695: 0041be29 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 17696: 00264515 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 17697: 003ede21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 17698: 003b0299 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 17699: 00409dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 17700: 0041f669 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 17697: 003ede69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 17698: 003b02e1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 17699: 00409e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 17700: 0041f6b1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 17701: 00691512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 17702: 006910d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 17703: 003aee21 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 17704: 004522f1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 17703: 003aee69 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 17704: 00452339 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 17705: 0063e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 17706: 00690426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 17707: 004320b5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 17707: 004320fd 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 17708: 0064a70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 17709: 0044d945 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 17709: 0044d98d 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 17710: 0068ff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 17711: 00690368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 17712: 0063c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 17713: 0058a928 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 17714: 0064605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 17715: 00642754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 17716: 0064a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_RESET_INTERRUPT_EVENT │ │ │ │ @@ -17722,1078 +17722,1078 @@ │ │ │ │ 17718: 0025deb5 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 17719: 006911f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 17720: 006469fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 17721: 002b6a71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 17722: 0025d589 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 17723: 0063e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 17724: 00649820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 17725: 003c1c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 17725: 003c1c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 17726: 0067ff60 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 17727: 0064c26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 17728: 006900c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 17729: 002adb91 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ - 17730: 003ee4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 17730: 003ee4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 17731: 00690400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 17732: 0034a799 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 17733: 00413141 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 17732: 0034a7e1 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 17733: 00413189 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 17734: 00690606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 17735: 001ae6cd 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 17736: 00691466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 17737: 00340ec5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 17737: 00340f0d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 17738: 006391f8 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 17739: 0063e888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 17740: 003d36c5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 17740: 003d370d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 17741: 002b168d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 17742: 003c1da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ - 17743: 0044f035 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 17742: 003c1ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 17743: 0044f07d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 17744: 00239745 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 17745: 006909e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 17746: 0032c8f9 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 17746: 0032c941 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 17747: 00690eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 17748: 00648cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 17749: 0068fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 17750: 00690fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 17751: 0068fe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 17752: 003eaa15 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 17752: 003eaa5d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 17753: 00210e19 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 17754: 00647f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 17755: 003f1d39 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 17755: 003f1d81 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 17756: 0019adb9 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 17757: 00691564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 17758: 0069178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17759: 006907d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 17760: 003edcb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 17760: 003edd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 17761: 002df501 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 17762: 0044bdb9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 17762: 0044be01 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 17763: 00690e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 17764: 00691d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 17765: 002f42c9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 17765: 002f4311 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 17766: 00295f09 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 17767: 00642104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 17768: 001b0b99 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 17769: 002fdeb9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ - 17770: 0044ef85 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 17769: 002fdf01 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 17770: 0044efcd 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 17771: 006907b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 17772: 00357d49 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 17772: 00357d91 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 17773: 006915c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 17774: 0064cafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 17775: 0063fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ - 17776: 00520f58 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 17776: 00520fa0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 17777: 001b7ce9 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 17778: 00520e10 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 17778: 00520e58 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 17779: 001be3a5 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 17780: 002fcb61 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 17780: 002fcba9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 17781: 00690fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 17782: 00520cc8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 17782: 00520d10 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 17783: 0066e688 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 17784: 0063e938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 17785: 0041853d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 17785: 00418585 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 17786: 00643d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 17787: 00642dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 17788: 003018e5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 17788: 0030192d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 17789: 00647c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 17790: 0025076d 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 17791: 002b7899 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 17792: 0033443d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 17792: 00334485 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 17793: 00691570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 17794: 0069092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 17795: 00691880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 17796: 00419895 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 17796: 004198dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 17797: 001dc561 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 17798: 0064814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ - 17799: 00416771 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 17799: 004167b9 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 17800: 0068fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 17801: 003c22cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 17801: 003c2315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 17802: 001bb065 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 17803: 002f6975 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 17803: 002f69bd 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 17804: 0026009d 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 17805: 0028bb55 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 17806: 003ef0f5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 17806: 003ef13d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 17807: 0064c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 17808: 00690780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 17809: 00326919 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 17809: 00326961 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 17810: 001fcf0d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 17811: 0063d1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 17812: 0063fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 17813: 006914c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TMISS_DSTATE │ │ │ │ 17814: 0063f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 17815: 0064600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 17816: 0064acac 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 17817: 0063e988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ - 17818: 0045b29d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 17819: 00457ce1 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 17818: 0045b2e5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 17819: 00457d29 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 17820: 0063fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 17821: 00691dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 17822: 00647d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 17823: 00644528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 17824: 00690514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 17825: 00640054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 17826: 002da29d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 17827: 006900a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 17828: 00690982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 17829: 001bce25 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 17830: 0063f078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 17831: 0064d148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 17832: 00407f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 17832: 00407fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 17833: 0069180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 17834: 003d5541 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 17835: 002fc9d1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 17836: 0044e4b9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 17837: 0032b6a9 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 17834: 003d5589 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 17835: 002fca19 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 17836: 0044e501 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 17837: 0032b6f1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 17838: 00271d55 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 17839: 0032689d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 17839: 003268e5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 17840: 0063cd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 17841: 00245ddd 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 17842: 0034cbf1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 17842: 0034cc39 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 17843: 0069066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 17844: 0069085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 17845: 005abfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 17846: 00691592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 17847: 003f365d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 17848: 0041fcf5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 17847: 003f36a5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 17848: 0041fd3d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 17849: 002c38b1 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 17850: 0025f559 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 17851: 003df4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 17852: 003c8d35 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 17853: 002f50cd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 17851: 003df539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 17852: 003c8d7d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 17853: 002f5115 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 17854: 006448e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 17855: 006420d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 17856: 0063c638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 17857: 00348349 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 17858: 003f03a1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 17859: 0032c025 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 17857: 00348391 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 17858: 003f03e9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 17859: 0032c06d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 17860: 006908b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ - 17861: 0030a8d5 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 17861: 0030a91d 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 17862: 0023267d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 17863: 0069047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 17864: 0063f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 17865: 002aae65 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 17866: 002a4f59 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 17867: 0068f99c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 17868: 0053fe68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 17869: 003dca5d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 17870: 003bee9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 17868: 0053feb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 17869: 003dcaa5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 17870: 003beee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 17871: 006900ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 17872: 00691022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 17873: 001dfa81 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 17874: 0053fe60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 17875: 0037cdf9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 17874: 0053fea8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 17875: 0037ce41 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 17876: 005b0ef8 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 17877: 003c31cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 17878: 0053fe58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 17877: 003c3215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 17878: 0053fea0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 17879: 0069169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17880: 00690754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 17881: 002f16d1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 17881: 002f1719 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 17882: 0063e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 17883: 006419a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 17884: 00690ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 17885: 002ca4d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 17886: 003b92fd 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 17886: 003b9345 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 17887: 0064770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 17888: 0068ff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 17889: 001b899d 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 17890: 002da4f5 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 17891: 0063e928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 17892: 00690762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ - 17893: 00386479 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 17893: 003864c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 17894: 005a8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 17895: 005ae788 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtod │ │ │ │ - 17896: 00446e71 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 17896: 00446eb9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 17897: 005ad57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtoi │ │ │ │ - 17898: 004098cd 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 17899: 003f02dd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 17898: 00409915 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 17899: 003f0325 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 17900: 00690d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 17901: 001d8345 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 17902: 00370641 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 17902: 00370689 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 17903: 006917a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 17904: 00691d50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 17905: 00690a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 17906: 003ed6d5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 17906: 003ed71d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 17907: 00294741 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 17908: 0021b671 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 17909: 00416e35 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 17909: 00416e7d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 17910: 00233f41 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 17911: 0068fdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 17912: 005ad1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtos │ │ │ │ 17913: 0069047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 17914: 0022585d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 17915: 002d50f9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 17916: 006908ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 17917: 00690bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 17918: 00691608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ - 17919: 00329525 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 17919: 0032956d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 17920: 006429f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 17921: 0064a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 17922: 0023f225 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 17923: 006904da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 17924: 0068fb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 17925: 006901ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 17926: 002d8171 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 17927: 0064bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 17928: 0069165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 17929: 00421749 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 17929: 00421791 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 17930: 001b7b49 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 17931: 0068f942 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 17932: 00641ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 17933: 003d367d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 17933: 003d36c5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 17934: 002395c1 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 17935: 003e5ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 17935: 003e5d31 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 17936: 001dc4bd 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 17937: 0069142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 17938: 00690116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 17939: 001bc381 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 17940: 00691326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 17941: 0064ae64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 17942: 00690b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 17943: 002ca551 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 17944: 005ab1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 17945: 00466215 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 17946: 003c2255 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 17945: 0046625d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 17946: 003c229d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 17947: 0027e4f1 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 17948: 0029328d 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 17949: 00690c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_DSTATE │ │ │ │ 17950: 0026945d 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 17951: 0068fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 17952: 002133d9 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 17953: 00690f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 17954: 0063f0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 17955: 006909ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 17956: 0063ae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 17957: 0064834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17958: 001f1ddd 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ - 17959: 00340ad5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 17959: 00340b1d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 17960: 00690ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 17961: 00225e49 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 17962: 0043785d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 17963: 003e31ed 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 17962: 004378a5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 17963: 003e3235 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 17964: 006915c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 17965: 003e81d1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 17965: 003e8219 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 17966: 00690a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 17967: 0063ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 17968: 002dfb21 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 17969: 00645194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 17970: 002d8ab5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 17971: 0068feda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 17972: 001b7c05 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 17973: 002ae169 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 17974: 00403a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 17975: 003cab61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 17974: 00403a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 17975: 003caba9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 17976: 001a81d1 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 17977: 0064641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 17978: 00642324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 17979: 003ebd19 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 17979: 003ebd61 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 17980: 00642474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 17981: 00465c39 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 17981: 00465c81 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 17982: 0064786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 17983: 0064a90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ - 17984: 003d57e9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 17984: 003d5831 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 17985: 006908be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 17986: 0029582d 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 17987: 0025ffe9 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 17988: 00642304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 17989: 002ad091 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 17990: 00649480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 17991: 00641114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 17992: 00293cad 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 17993: 005a8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 17994: 00691158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 17995: 00401949 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 17995: 00401991 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 17996: 0022889d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 17997: 00640904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 17998: 00690012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 17999: 00690052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 18000: 00340f3d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 18000: 00340f85 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 18001: 00642d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 18002: 003ace09 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 18002: 003ace51 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 18003: 00690a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 18004: 00641a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 18005: 00448af5 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 18005: 00448b3d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 18006: 0068fd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 18007: 0037d581 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 18007: 0037d5c9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 18008: 00690e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 18009: 0068fe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 18010: 00326199 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 18010: 003261e1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 18011: 00647ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 18012: 005abf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 18013: 006900c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ - 18014: 00464559 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 18015: 002f170d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 18016: 0040a2b1 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 18017: 00310595 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 18014: 004645a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 18015: 002f1755 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 18016: 0040a2f9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 18017: 003105dd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 18018: 0064cccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 18019: 006900c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 18020: 006901a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 18021: 00639fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 18022: 006907ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ - 18023: 00458ea1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 18024: 00458711 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 18023: 00458ee9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 18024: 00458759 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 18025: 0063a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 18026: 00285aa9 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 18027: 00641c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 18028: 00690a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 18029: 00458bf5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 18030: 00406b45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 18029: 00458c3d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 18030: 00406b8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 18031: 00690ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 18032: 0063bff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 18033: 00460639 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 18034: 0041cf25 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 18033: 00460681 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 18034: 0041cf6d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 18035: 0063c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 18036: 003621c5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 18037: 00306e89 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 18036: 0036220d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 18037: 00306ed1 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 18038: 006460ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 18039: 00302005 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 18039: 0030204d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 18040: 00243b9d 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ - 18041: 004101ed 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 18041: 00410235 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 18042: 002daa91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 18043: 002d9109 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 18044: 0026de79 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 18045: 002f54e5 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 18046: 0040d825 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 18047: 003eb8c9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 18045: 002f552d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 18046: 0040d86d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 18047: 003eb911 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 18048: 002ca685 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 18049: 0063cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 18050: 0063ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 18051: 0063ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 18052: 00302ff9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 18052: 00303041 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 18053: 002ca5d5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 18054: 002d929d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 18055: 0068fe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 18056: 001eb8b5 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 18057: 003c6145 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 18057: 003c618d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 18058: 0063d020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 18059: 006905f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 18060: 00645484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 18061: 0027a781 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 18062: 0040da5d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 18062: 0040daa5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 18063: 006460bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 18064: 0021bfe9 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 18065: 0064a80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 18066: 0045ef69 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 18066: 0045efb1 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 18067: 0025fec1 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 18068: 006404d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 18069: 00642eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 18070: 0041c389 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 18070: 0041c3d1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 18071: 00239541 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 18072: 00690d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 18073: 0068fdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 18074: 001e41f5 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 18075: 0064643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 18076: 002395b9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 18077: 00240e0d 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 18078: 00226125 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 18079: 00434175 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 18079: 004341bd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 18080: 00647c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 18081: 005aab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 18082: 006916ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 18083: 00294d19 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 18084: 0069012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 18085: 003c2ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 18086: 00432d1d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 18085: 003c2ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 18086: 00432d65 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 18087: 002ad63d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 18088: 0064a68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 18089: 002f2069 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 18090: 0041bd25 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 18089: 002f20b1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 18090: 0041bd6d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 18091: 0028ba25 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 18092: 0069130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 18093: 00690ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 18094: 0069074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 18095: 00340b4d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 18095: 00340b95 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 18096: 00690746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 18097: 0069171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 18098: 002dda69 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 18099: 00432661 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 18099: 004326a9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 18100: 006913e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 18101: 005aefc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_debug │ │ │ │ 18102: 00642e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 18103: 00411449 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 18103: 00411491 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 18104: 0068fbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 18105: 002d94dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 18106: 003d3ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 18106: 003d403d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 18107: 001dc4a5 4 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ - 18108: 003d469d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 18108: 003d46e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 18109: 001af969 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 18110: 00691d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 18111: 0064c4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 18112: 003fbce1 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 18113: 003e86c5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 18114: 003fc5b9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 18112: 003fbd29 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 18113: 003e870d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 18114: 003fc601 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 18115: 00690a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 18116: 00641d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 18117: 004583bd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 18118: 003e0cf5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 18119: 0042cc6d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 18117: 00458405 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 18118: 003e0d3d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 18119: 0042ccb5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 18120: 002de6b1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 18121: 0063e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 18122: 0053fe84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 18123: 00402301 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 18124: 0044206d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 18125: 003c3551 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 18126: 0044f751 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 18122: 0053fecc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 18123: 00402349 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 18124: 004420b5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 18125: 003c3599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 18126: 0044f799 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 18127: 0068fdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 18128: 00639710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 18129: 003741d9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 18130: 0041488d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 18129: 00374221 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 18130: 004148d5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 18131: 0063f0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 18132: 00645f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 18133: 001c1e25 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 18134: 002539d9 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 18135: 00500634 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 18135: 0050067c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 18136: 00646c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 18137: 003ee259 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 18137: 003ee2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 18138: 00690ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 18139: 0045f0bd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 18139: 0045f105 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 18140: 001a82cd 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 18141: 001f46d1 484 FUNC GLOBAL DEFAULT 12 ledma_memory_write │ │ │ │ 18142: 0064a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_EVENT │ │ │ │ 18143: 0064a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 18144: 00690614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 18145: 0068fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 18146: 00323cdd 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 18147: 00464991 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 18148: 003b62c9 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 18146: 00323d25 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 18147: 004649d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 18148: 003b6311 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 18149: 002c4065 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 18150: 0064677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 18151: 003c5eed 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 18152: 00469ad1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 18151: 003c5f35 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18152: 00469b19 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 18153: 00231155 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 18154: 00690294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 18155: 0068ff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 18156: 001c1a91 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 18157: 0063f298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 18158: 006496e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 18159: 00690c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 18160: 003099c9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 18160: 00309a11 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 18161: 00691816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 18162: 0028ba29 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 18163: 006910b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 18164: 00641364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 18165: 0063ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 18166: 00255241 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 18167: 006916f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 18168: 0063d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 18169: 00553880 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 18169: 005538c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 18170: 0022eb29 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 18171: 00691d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 18172: 002c3d7d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 18173: 006415a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 18174: 006908a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 18175: 001da7b1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 18176: 0063d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ - 18177: 004605b5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 18177: 004605fd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 18178: 0063a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 18179: 0064b828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 18180: 003f31f1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 18181: 00441efd 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 18180: 003f3239 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 18181: 00441f45 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 18182: 0064c0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 18183: 0068fd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 18184: 001b1191 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 18185: 00690f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 18186: 0068fb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 18187: 0022607d 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 18188: 00641fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 18189: 00642354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 18190: 00690a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 18191: 00224c8d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 18192: 003e5f01 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 18192: 003e5f49 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 18193: 00639f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 18194: 002b6599 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 18195: 0068fedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 18196: 0042167d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 18196: 004216c5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 18197: 006476cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 18198: 00690b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 18199: 00233b21 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 18200: 0068ff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 18201: 00690c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 18202: 00690498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 18203: 00690ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 18204: 0064ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 18205: 0025aab1 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 18206: 001e9239 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ - 18207: 004067d5 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 18207: 0040681d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 18208: 006427f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 18209: 006901ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 18210: 00691876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 18211: 006917a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 18212: 002e01e1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 18213: 0063e9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 18214: 0063ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 18215: 006903b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 18216: 0045e449 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 18216: 0045e491 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 18217: 0064637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 18218: 00690b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 18219: 001bd0d5 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 18220: 002f16a1 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 18220: 002f16e9 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 18221: 00641c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 18222: 0041c96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 18222: 0041c9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 18223: 0063d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 18224: 001b10d1 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 18225: 003c1a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ - 18226: 00445d4d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 18225: 003c1ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 18226: 00445d95 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 18227: 0063bfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 18228: 0064ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 18229: 006906ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 18230: 003e849d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 18230: 003e84e5 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 18231: 006903d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 18232: 006905ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 18233: 001fb29d 40 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 18234: 0069174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 18235: 004618e9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 18235: 00461931 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 18236: 00690e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 18237: 006908b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 18238: 0020f77d 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 18239: 00642cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 18240: 002fd8dd 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 18240: 002fd925 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 18241: 00691562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 18242: 003511cd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 18242: 00351215 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 18243: 0068f820 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 18244: 006903be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 18245: 00520830 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 18246: 003dfb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 18247: 0034a681 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 18248: 00427cc1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 18245: 00520878 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 18246: 003dfb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 18247: 0034a6c9 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 18248: 00427d09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 18249: 0064b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 18250: 0064cf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 18251: 002de4a1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 18252: 0063dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 18253: 0069076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18254: 00402db1 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 18254: 00402df9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 18255: 00648d58 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 18256: 003214e1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 18257: 003ad2c5 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 18258: 002f3bcd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 18256: 00321529 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 18257: 003ad30d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 18258: 002f3c15 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 18259: 0063aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 18260: 003482b9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 18261: 003d1ced 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 18262: 0040fd45 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 18263: 00416165 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 18264: 00375db1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 18260: 00348301 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 18261: 003d1d35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 18262: 0040fd8d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 18263: 004161ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 18264: 00375df9 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 18265: 001d7445 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 18266: 00690f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 18267: 003caa8d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 18267: 003caad5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 18268: 006909f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 18269: 004142d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 18269: 00414321 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 18270: 001e0029 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_sysbus │ │ │ │ 18271: 00690fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 18272: 002b6595 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 18273: 00690dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 18274: 0064c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 18275: 0068fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 18276: 0063ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 18277: 00639370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 18278: 00645f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 18279: 004290dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 18279: 00429125 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 18280: 0069029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 18281: 003364c5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 18281: 0033650d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 18282: 00691750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 18283: 0030375d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 18283: 003037a5 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 18284: 00640864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 18285: 002d89dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 18286: 006903c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 18287: 0025f60d 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 18288: 0023e76d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 18289: 0068fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 18290: 001f0f71 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 18291: 003c1f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 18292: 0043f375 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 18293: 003e11fd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 18291: 003c1f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 18292: 0043f3bd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 18293: 003e1245 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 18294: 0068f9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 18295: 003dc6ad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 18295: 003dc6f5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 18296: 00647e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 18297: 00690eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 18298: 0063babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 18299: 003d60d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 18299: 003d611d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 18300: 001b722d 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 18301: 00690ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 18302: 002d7f15 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 18303: 0063af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 18304: 0040643d 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 18305: 0045df45 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 18304: 00406485 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 18305: 0045df8d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 18306: 001e2ef9 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 18307: 003ed00d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 18307: 003ed055 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 18308: 00690a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 18309: 002bfd5d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 18310: 00284c19 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 18311: 00225475 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 18312: 002aa119 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 18313: 00691226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 18314: 00690320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 18315: 00590894 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 18316: 00593270 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 18317: 0026d779 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 18318: 00690842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 18319: 00691404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 18320: 00690d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 18321: 006484fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 18322: 00424d35 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 18322: 00424d7d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 18323: 002c97a5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 18324: 0063dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 18325: 00690c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 18326: 002ca295 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 18327: 001e31ed 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 18328: 0030f819 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 18328: 0030f861 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 18329: 006461dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 18330: 0063cd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 18331: 0068fd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 18332: 006460ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 18333: 005a8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 18334: 00433bfd 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 18334: 00433c45 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 18335: 00690d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 18336: 001d9ce9 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 18337: 0068fc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 18338: 006904ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 18339: 0063d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 18340: 0059041c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 18341: 0063b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 18342: 0063c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 18343: 003f2359 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 18343: 003f23a1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 18344: 002120fd 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 18345: 00421a4d 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 18345: 00421a95 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 18346: 00644ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 18347: 003d0f95 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 18348: 004229e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 18349: 00439b19 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 18350: 003e4749 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 18347: 003d0fdd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 18348: 00422a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 18349: 00439b61 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 18350: 003e4791 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 18351: 00273465 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 18352: 0069174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 18353: 00690a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 18354: 0069044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 18355: 00641984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 18356: 0023a3dd 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 18357: 006908b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 18358: 0068fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 18359: 00329afd 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 18359: 00329b45 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 18360: 002862b1 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 18361: 002f4fbd 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 18361: 002f5005 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 18362: 00642864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 18363: 00229ba5 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 18364: 00690c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_RESET_IRQ_DSTATE │ │ │ │ 18365: 0069088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 18366: 002d548d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 18367: 003531c9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 18367: 00353211 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 18368: 00234025 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 18369: 002de569 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 18370: 0063aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 18371: 006908f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 18372: 006469ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 18373: 003e4e2d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 18373: 003e4e75 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 18374: 00691054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 18375: 00229f79 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 18376: 00239721 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 18377: 002ac9a5 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 18378: 002b79a9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 18379: 001ac649 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 18380: 00690efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 18381: 0064884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 18382: 0064b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 18383: 001ba971 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 18384: 00649fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 18385: 003258c9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 18385: 00325911 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 18386: 00649b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 18387: 00445155 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 18387: 0044519d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 18388: 00639f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 18389: 00229d89 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 18390: 00690d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 18391: 002d8399 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 18392: 002d1dbd 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 18393: 002c9a39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 18394: 002ca31d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 18395: 00286021 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 18396: 002ad491 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 18397: 0041e0d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 18398: 0033f149 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 18397: 0041e119 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 18398: 0033f191 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 18399: 00690b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 18400: 006800c8 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 18401: 0023b90d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 18402: 001b6e99 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 18403: 006911d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 18404: 0059302c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 18405: 00438ab9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 18405: 00438b01 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 18406: 0024427d 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 18407: 0063c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 18408: 002fc909 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 18409: 00405db5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 18408: 002fc951 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 18409: 00405dfd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 18410: 002626c5 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 18411: 0020e159 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ 18412: 002bcf5d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 18413: 001bc6b1 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 18414: 001b1875 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 18415: 003bf8fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 18415: 003bf945 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 18416: 00691174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 18417: 00641244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 18418: 0069081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 18419: 0063fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 18420: 003d841d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 18420: 003d8465 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 18421: 00690394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 18422: 005a5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 18423: 0040e455 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 18423: 0040e49d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 18424: 00251ed5 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 18425: 0063a090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 18426: 005aaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 18427: 0068ff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 18428: 006915c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 18429: 002aec99 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 18430: 001b1251 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 18431: 00647abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 18432: 002aa59d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 18433: 003d15f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 18433: 003d1641 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 18434: 0069041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 18435: 002a4db9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 18436: 00188565 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 18437: 0064bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 18438: 0069128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 18439: 006425a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 18440: 0044e835 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 18440: 0044e87d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 18441: 0068ff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 18442: 0024f27d 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 18443: 001ab68d 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 18444: 00301a3d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 18444: 00301a85 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 18445: 00639e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 18446: 003ce5dd 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 18446: 003ce625 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 18447: 002dcad1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 18448: 00690788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 18449: 00361ced 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 18449: 00361d35 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 18450: 0068f997 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 18451: 0041b52d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 18451: 0041b575 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 18452: 00639ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 18453: 00226861 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 18454: 0041a80d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 18454: 0041a855 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 18455: 0019aab1 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 18456: 0043d7a5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 18457: 0043d915 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 18458: 002fafb5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 18456: 0043d7ed 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 18457: 0043d95d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 18458: 002faffd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 18459: 006412c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 18460: 002bcf0d 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ 18461: 0064a63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 18462: 00648e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 18463: 00330845 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 18464: 0043eb21 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 18465: 0045a581 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 18463: 0033088d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 18464: 0043eb69 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 18465: 0045a5c9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 18466: 006908de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 18467: 0068fdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 18468: 003ef611 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 18468: 003ef659 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 18469: 00691358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 18470: 005928bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 18471: 0068fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 18472: 003bef15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 18473: 0043ab99 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 18472: 003bef5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 18473: 0043abe1 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 18474: 00644d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_EVENT │ │ │ │ 18475: 006409b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 18476: 0063d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 18477: 006903ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 18478: 002aeb75 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 18479: 00446d4d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 18479: 00446d95 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 18480: 00691692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 18481: 00690506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 18482: 00690bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 18483: 005a2804 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 18484: 0041ed3d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 18484: 0041ed85 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 18485: 0068ff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 18486: 0063aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 18487: 00640144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 18488: 0063ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 18489: 0063a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 18490: 00643f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 18491: 001b10f1 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ - 18492: 00417b59 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 18492: 00417ba1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 18493: 0063c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 18494: 00644aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 18495: 00690282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 18496: 006478cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 18497: 00593064 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 18498: 00690b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 18499: 006904f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 18500: 003d7641 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 18501: 00415295 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18500: 003d7689 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 18501: 004152dd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 18502: 006402d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 18503: 006425b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 18504: 002c9cb9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 18505: 003d2601 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 18506: 004339fd 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 18505: 003d2649 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 18506: 00433a45 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 18507: 002ca3a5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 18508: 006903fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 18509: 00691070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 18510: 00690590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 18511: 00226a59 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 18512: 003fe715 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 18513: 0042452d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 18512: 003fe75d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 18513: 00424575 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 18514: 00227f75 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 18515: 003424a9 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 18516: 005402fc 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 18515: 003424f1 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 18516: 00540344 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 18517: 0064b488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 18518: 0032f80d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 18518: 0032f855 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 18519: 00690e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 18520: 002f1bb5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 18520: 002f1bfd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 18521: 0025f679 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 18522: 004081bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 18522: 00408205 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 18523: 00244c55 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 18524: 00456cc5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 18524: 00456d0d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 18525: 006443a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 18526: 0032c155 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 18526: 0032c19d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 18527: 0069094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 18528: 0022640d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 18529: 003c2165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 18529: 003c21ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 18530: 0064a65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 18531: 00691d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 18532: 00645f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 18533: 0064ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 18534: 00423175 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 18534: 004231bd 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 18535: 0063cd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 18536: 00639800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 18537: 002f29f5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 18538: 003e6241 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 18537: 002f2a3d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 18538: 003e6289 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 18539: 00644258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 18540: 0063a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 18541: 00690226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 18542: 006428d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 18543: 00386679 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 18543: 003866c1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 18544: 00690b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 18545: 003dfed5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 18546: 003c33e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 18545: 003dff1d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 18546: 003c3431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 18547: 002150b5 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 18548: 002aee39 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 18549: 0068ffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 18550: 0064ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 18551: 0040b86d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 18551: 0040b8b5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 18552: 006917f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 18553: 006464ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 18554: 0063fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 18555: 0063f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 18556: 001e7e31 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 18557: 0032f1c1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 18557: 0032f209 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 18558: 002b5ef1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 18559: 0064a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 18560: 002adc39 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 18561: 00350c8d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 18561: 00350cd5 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 18562: 006427b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 18563: 002a4e21 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 18564: 00266619 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 18565: 001e37f9 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 18566: 0064be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 18567: 004592fd 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 18568: 003df8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 18567: 00459345 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 18568: 003df8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 18569: 0064822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 18570: 0068fea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 18571: 006916aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 18572: 002fa8c1 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 18572: 002fa909 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ 18573: 0064a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_WRITE_SOFTINT_EVENT │ │ │ │ - 18574: 003e0355 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 18574: 003e039d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 18575: 001b2329 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 18576: 0024d215 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 18577: 0040fec9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 18578: 00359081 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 18577: 0040ff11 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 18578: 003590c9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 18579: 00262651 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 18580: 00449651 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 18580: 00449699 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 18581: 00639bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 18582: 0063ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 18583: 0025f511 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 18584: 0030ec69 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 18584: 0030ecb1 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 18585: 0069139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 18586: 0069089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 18587: 00691264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 18588: 002d99e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 18589: 0068fd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 18590: 00646f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 18591: 0063a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 18592: 003f2999 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 18592: 003f29e1 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 18593: 00691668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 18594: 00643b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 18595: 003ded91 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 18596: 0043c641 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 18595: 003dedd9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 18596: 0043c689 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 18597: 0068fd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 18598: 0068f93f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 18599: 00690118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 18600: 0063b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 18601: 0025f5a1 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 18602: 002e01f9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 18603: 00642274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 18604: 00349275 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 18605: 002f2721 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 18604: 003492bd 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 18605: 002f2769 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 18606: 00690222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 18607: 0064bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 18608: 003b94ed 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 18608: 003b9535 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 18609: 0063e318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 18610: 0068fee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 18611: 00347321 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 18612: 004364fd 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 18611: 00347369 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 18612: 00436545 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 18613: 0064602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 18614: 0064c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 18615: 0064c310 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 18616: 0066e6b8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 18617: 00413035 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 18618: 0030c3c9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 18617: 0041307d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 18618: 0030c411 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 18619: 0069019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 18620: 00351685 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 18620: 003516cd 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 18621: 00649fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 18622: 00690c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 18623: 00690714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 18624: 0068fd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 18625: 003c1d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 18625: 003c1d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 18626: 00690134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 18627: 0064b968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 18628: 00188d79 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 18629: 004632e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 18629: 00463329 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 18630: 0064a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ - 18631: 002efd49 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ + 18631: 002efd91 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ 18632: 002e7189 118 FUNC GLOBAL DEFAULT 12 helper_fnsmuld │ │ │ │ 18633: 0069094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 18634: 003e7809 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 18634: 003e7851 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 18635: 0064691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 18636: 0025dad5 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 18637: 0026e111 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 18638: 00690878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 18639: 0068fc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 18640: 001bc911 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 18641: 0069122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 18642: 003f19c5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ - 18643: 00450a1d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 18642: 003f1a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 18643: 00450a65 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 18644: 00691276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 18645: 00644448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 18646: 0064821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 18647: 0045f2c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 18648: 00410c59 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 18647: 0045f311 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 18648: 00410ca1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 18649: 0064647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 18650: 00640604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 18651: 003e6fa9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 18651: 003e6ff1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 18652: 006485ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 18653: 002cee65 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ - 18654: 0030bde1 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 18655: 00448fed 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 18654: 0030be29 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 18655: 00449035 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 18656: 00649910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 18657: 006403b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 18658: 001bd371 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 18659: 005940b8 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 18660: 00291cb9 1720 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 18661: 00640344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 18662: 006438c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 18663: 0063cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 18664: 006461ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 18665: 00211e75 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 18666: 0063eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 18667: 002ce6dd 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 18668: 00690dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 18669: 0033341d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 18669: 00333465 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 18670: 0069124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 18671: 0030f199 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 18671: 0030f1e1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 18672: 006916b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 18673: 0044747d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 18673: 004474c5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 18674: 0023f6ed 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 18675: 0064c6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 18676: 00409b61 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 18676: 00409ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 18677: 0068ffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 18678: 00691000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 18679: 003d7939 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 18679: 003d7981 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 18680: 001c5b79 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 18681: 0064b034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 18682: 00649980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 18683: 003becbd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 18683: 003bed05 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 18684: 0068fde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 18685: 00643d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 18686: 00225a29 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 18687: 00690834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18688: 00413b8d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 18688: 00413bd5 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 18689: 00691dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 18690: 0069127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 18691: 00453051 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 18691: 00453099 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 18692: 001dc495 4 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 18693: 00690596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_DSTATE │ │ │ │ 18694: 001fe2c9 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 18695: 00690476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 18696: 005ad708 132 OBJECT GLOBAL DEFAULT 24 helper_info_taddcctv │ │ │ │ 18697: 0059050c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 18698: 0040b205 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 18698: 0040b24d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 18699: 006904a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 18700: 003f8781 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 18700: 003f87c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 18701: 00644398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 18702: 001a9151 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 18703: 003366c9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 18703: 00336711 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 18704: 00295715 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 18705: 002413a5 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 18706: 003f8fe9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 18706: 003f9031 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 18707: 0063cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 18708: 00590b60 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 18709: 00433a61 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 18709: 00433aa9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 18710: 002c28a5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 18711: 00690890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 18712: 002dedc9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 18713: 00438a81 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 18713: 00438ac9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 18714: 00690042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 18715: 002de419 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 18716: 00401c2d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 18717: 004ffee0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 18716: 00401c75 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 18717: 004fff28 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 18718: 00690122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 18719: 00691df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 18720: 00249cd1 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 18721: 001b1bb1 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 18722: 0068fb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 18723: 00642344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 18724: 00691100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 18725: 002e1285 380 FUNC GLOBAL DEFAULT 12 mmu_probe │ │ │ │ 18726: 001af4a9 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 18727: 00408b01 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 18727: 00408b49 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 18728: 00691d53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 18729: 00641814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 18730: 006914fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 18731: 0026d22d 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 18732: 00256951 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 18733: 002d7fd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 18734: 003a783d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 18735: 00434d21 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 18734: 003a7885 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 18735: 00434d69 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 18736: 00690710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 18737: 001b71bd 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 18738: 00640044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 18739: 0063c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 18740: 005910ec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 18741: 006443f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 18742: 002c675d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 18743: 00690ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 18744: 0063b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 18745: 00691822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 18746: 00218045 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 18747: 00423539 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 18748: 00443565 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 18749: 00309805 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 18747: 00423581 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 18748: 004435ad 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 18749: 0030984d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 18750: 0063ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 18751: 0063c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 18752: 0037c569 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 18752: 0037c5b1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 18753: 0068fe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 18754: 00278605 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 18755: 003e5df1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 18756: 002f1a79 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 18755: 003e5e39 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 18756: 002f1ac1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 18757: 002d7741 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 18758: 006917b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 18759: 006903a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 18760: 0030b545 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 18761: 003534d9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 18760: 0030b58d 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 18761: 00353521 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 18762: 001ac6f9 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 18763: 005904e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 18764: 005b3acc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 18765: 001ab501 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 18766: 0069157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 18767: 0033254d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 18767: 00332595 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 18768: 0069110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 18769: 0069129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ - 18770: 003bfdcd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 18771: 00437f11 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ - 18772: 003e3b85 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 18773: 002f691d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 18774: 0030f18d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 18770: 003bfe15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 18771: 00437f59 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 18772: 003e3bcd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 18773: 002f6965 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 18774: 0030f1d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 18775: 001cbd99 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 18776: 0068f961 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 18777: 002ddf49 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 18778: 0064773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 18779: 00438109 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 18779: 00438151 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 18780: 00229345 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 18781: 003f06c5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 18781: 003f070d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 18782: 0068f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 18783: 005a6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 18784: 0069088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 18785: 0063e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 18786: 003f991d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 18787: 004642e5 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ - 18788: 0032cd2d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 18786: 003f9965 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 18787: 0046432d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 18788: 0032cd75 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 18789: 00690b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 18790: 00215041 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 18791: 001a8f69 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 18792: 00690fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 18793: 005adfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_save │ │ │ │ 18794: 006917f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 18795: 00253085 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ @@ -18813,205 +18813,205 @@ │ │ │ │ 18809: 002e1811 12 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 18810: 0064b378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 18811: 0064c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 18812: 001dbf8d 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 18813: 002c67e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 18814: 0068fd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 18815: 0064cf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 18816: 004037d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 18817: 00309fa5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 18816: 00403819 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 18817: 00309fed 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 18818: 00641b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 18819: 0068f96d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 18820: 002c6ae9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 18821: 0068fcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 18822: 006477dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 18823: 00646e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 18824: 0063aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 18825: 00214bcd 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 18826: 0063faa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 18827: 003ee349 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 18827: 003ee391 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 18828: 0068f9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 18829: 00277785 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 18830: 0063c648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 18831: 00286af9 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 18832: 006907e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18833: 002402dd 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 18834: 0032bff5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 18835: 003f9be1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 18836: 003d63c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 18834: 0032c03d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 18835: 003f9c29 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 18836: 003d6409 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 18837: 0063ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 18838: 003c385d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 18838: 003c38a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 18839: 00690906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 18840: 0041272d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 18841: 00414aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ - 18842: 0045b78d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 18840: 00412775 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 18841: 00414af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 18842: 0045b7d5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 18843: 0024cc7d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 18844: 0063c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 18845: 002c3959 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 18846: 00691310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 18847: 0027a379 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 18848: 001b5021 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 18849: 00433781 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 18849: 004337c9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 18850: 00212ce9 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 18851: 00640654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 18852: 0021c8a5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 18853: 00415ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 18853: 00416045 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 18854: 0068fcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 18855: 0053fe24 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 18855: 0053fe6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 18856: 00641ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 18857: 005a6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 18858: 0064851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 18859: 0064b014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 18860: 006917bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 18861: 0063eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 18862: 0063b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 18863: 00644b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 18864: 003c4a81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 18864: 003c4ac9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 18865: 00200f01 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 18866: 00691e35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 18867: 00294b0d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 18868: 0038009d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 18868: 003800e5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 18869: 0068f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 18870: 00406339 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 18871: 002f0e05 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 18870: 00406381 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 18871: 002f0e4d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 18872: 00647cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ - 18873: 004ffb2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 18873: 004ffb74 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 18874: 0063f1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 18875: 006901e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 18876: 0069166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 18877: 0035d019 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 18877: 0035d061 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 18878: 00690d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 18879: 003e6c81 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18879: 003e6cc9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18880: 00690fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 18881: 002e6b85 56 FUNC GLOBAL DEFAULT 12 helper_fstod │ │ │ │ 18882: 0063c928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 18883: 002e6d9d 52 FUNC GLOBAL DEFAULT 12 helper_fstoi │ │ │ │ 18884: 00690088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 18885: 00690dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 18886: 0064ac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 18887: 00590494 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 18888: 006499b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 18889: 0063cd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 18890: 002f5149 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 18890: 002f5191 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 18891: 002e6c1d 140 FUNC GLOBAL DEFAULT 12 helper_fstoq │ │ │ │ - 18892: 00445c0d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 18892: 00445c55 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 18893: 0023f231 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 18894: 0025ec09 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 18895: 0064d248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 18896: 00641294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 18897: 003fb3b5 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 18897: 003fb3fd 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 18898: 00645fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 18899: 006486ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 18900: 006900e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 18901: 00259f01 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 18902: 0019c149 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 18903: 003f48b5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 18904: 0033ff79 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 18903: 003f48fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 18904: 0033ffc1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 18905: 00690ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 18906: 00244a2d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 18907: 003be47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 18907: 003be4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 18908: 005a3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 18909: 0069181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18910: 00691402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 18911: 002abea5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ 18912: 00690bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 18913: 005a8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 18914: 00403849 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 18914: 00403891 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 18915: 006900fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 18916: 00690f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 18917: 002d1f2d 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 18918: 0043e905 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 18919: 00410649 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 18918: 0043e94d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 18919: 00410691 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 18920: 0021d205 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 18921: 00690522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 18922: 0042d011 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 18922: 0042d059 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 18923: 001fe5a9 4 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 18924: 00425829 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 18925: 002f9445 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 18924: 00425871 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 18925: 002f948d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 18926: 002de6ad 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 18927: 003fcfed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 18928: 00350725 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 18927: 003fd035 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 18928: 0035076d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 18929: 001abe09 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 18930: 002c6869 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 18931: 0063d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 18932: 0063eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 18933: 0064b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 18934: 0063be34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ - 18935: 0043a38d 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 18935: 0043a3d5 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 18936: 002ad001 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 18937: 00691666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 18938: 002f5161 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 18939: 003cf521 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 18938: 002f51a9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 18939: 003cf569 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 18940: 00690b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 18941: 001fe4e1 92 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ 18942: 002c007d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 18943: 001bd359 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 18944: 001fe5d9 44 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 18945: 00457d5d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 18945: 00457da5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 18946: 00690b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 18947: 002d4b09 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ - 18948: 0041bc61 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 18948: 0041bca9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 18949: 0064d298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 18950: 003eb32d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 18950: 003eb375 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 18951: 00278775 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 18952: 0019b875 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 18953: 002d85ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ - 18954: 003523f1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 18954: 00352439 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 18955: 006907b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 18956: 0063f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 18957: 00690d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 18958: 0063c9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 18959: 005a6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 18960: 006916b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 18961: 0064a7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 18962: 00690a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 18963: 0069150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 18964: 002d8d29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 18965: 0032cd8d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 18965: 0032cdd5 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 18966: 0064c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 18967: 003ef1cd 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 18967: 003ef215 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 18968: 002c1e95 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 18969: 0069137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 18970: 00643d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 18971: 00642424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 18972: 002253c5 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 18973: 00454ddd 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 18973: 00454e25 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 18974: 006913ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 18975: 006901be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 18976: 002f50fd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 18977: 00454299 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 18978: 00316209 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 18976: 002f5145 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 18977: 004542e1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 18978: 00316251 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 18979: 0023e1c5 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 18980: 00644fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 18981: 006479ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 18982: 0043f0b1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 18982: 0043f0f9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 18983: 006907de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 18984: 00644168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 18985: 00690de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 18986: 00690d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 18987: 002c7b71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 18988: 003bfac1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 18989: 00349039 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 18988: 003bfb09 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 18989: 00349081 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 18990: 006444f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 18991: 0034a5e1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 18991: 0034a629 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 18992: 00250d71 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 18993: 00690fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 18994: 002cce01 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 18995: 00283301 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 18996: 00592f70 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 18997: 002c8411 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 18998: 0023a9cd 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 18999: 003ac775 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 18999: 003ac7bd 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 19000: 002d5779 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 19001: 00648ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 19002: 00460741 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 19003: 00412069 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 19004: 004373ad 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 19005: 003c2999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 19006: 00400a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 19002: 00460789 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 19003: 004120b1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 19004: 004373f5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 19005: 003c29e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 19006: 00400a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 19007: 00643e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 19008: 0064613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 19009: 00641db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 19010: 00644358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 19011: 00642c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 19012: 00646a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 19013: 005aac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ @@ -19019,253 +19019,253 @@ │ │ │ │ 19015: 002b0419 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 19016: 002325d5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 19017: 0068fccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 19018: 00690da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ 19019: 005a4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 19020: 0063f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 19021: 0024d59d 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 19022: 00444239 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 19023: 00462289 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 19022: 00444281 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 19023: 004622d1 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 19024: 001adf49 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 19025: 003f8745 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 19025: 003f878d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 19026: 0064a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_DONE_EVENT │ │ │ │ - 19027: 003e5809 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 19027: 003e5851 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 19028: 006405b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 19029: 0063bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 19030: 0068fc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 19031: 0069014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 19032: 004166b1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 19032: 004166f9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 19033: 002161b1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 19034: 005a42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 19035: 0064bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 19036: 0064a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 19037: 00690c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_DSTATE │ │ │ │ 19038: 002ad565 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ 19039: 00690c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_SET_IRQ_DSTATE │ │ │ │ - 19040: 003bf4a1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 19040: 003bf4e9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 19041: 0063c358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 19042: 00259ca9 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ - 19043: 002fce79 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 19043: 002fcec1 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 19044: 0064890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 19045: 00450361 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 19046: 003e9739 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 19045: 004503a9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 19046: 003e9781 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 19047: 001fe631 4 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 19048: 0068f53c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 19049: 006909f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 19050: 0064cf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 19051: 0063b13c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 19052: 003faf21 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 19052: 003faf69 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 19053: 00690a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 19054: 00259845 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 19055: 00649600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 19056: 0068fd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 19057: 0064cf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 19058: 005a04d4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 19059: 00413841 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 19059: 00413889 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 19060: 00295185 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 19061: 00647fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 19062: 005a0504 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 19063: 00649900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 19064: 0044e1dd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 19065: 00386321 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 19064: 0044e225 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 19065: 00386369 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 19066: 005a0554 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 19067: 005a05f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 19068: 0063ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 19069: 00691290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 19070: 00467fd1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 19070: 00468019 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 19071: 002bf9fd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 19072: 001b6c19 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 19073: 002db169 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 19074: 002fb895 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 19074: 002fb8dd 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 19075: 00690d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 19076: 0068ff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 19077: 00691016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 19078: 00641734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 19079: 003f9691 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 19080: 0032461d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 19079: 003f96d9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 19080: 00324665 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 19081: 00691798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 19082: 002bf9cd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 19083: 003fcd0d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 19083: 003fcd55 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 19084: 0068fb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 19085: 0030c371 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 19085: 0030c3b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 19086: 002df6dd 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 19087: 002c1589 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 19088: 0063cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 19089: 002fc3f9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 19090: 00460c91 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ - 19091: 0032c2cd 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 19092: 003df401 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 19089: 002fc441 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 19090: 00460cd9 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 19091: 0032c315 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 19092: 003df449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 19093: 00202c69 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 19094: 00408e2d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 19095: 003e5a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 19094: 00408e75 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 19095: 003e5a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 19096: 00649430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 19097: 002c12f1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 19098: 00645b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 19099: 0040ec21 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 19099: 0040ec69 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 19100: 00690702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 19101: 00640774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 19102: 002c2625 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 19103: 00690f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 19104: 00690e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 19105: 002c1979 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 19106: 0034e3ad 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 19106: 0034e3f5 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 19107: 002c19b9 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 19108: 002c19fd 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 19109: 0068fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 19110: 00645494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 19111: 006902c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 19112: 00592f88 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 19113: 002d65c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 19114: 00690e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 19115: 002c1a45 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 19116: 0068fcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 19117: 00691872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 19118: 00324b91 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 19118: 00324bd9 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 19119: 00646bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 19120: 003dcc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 19120: 003dcce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 19121: 00642254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 19122: 005b12a4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 19123: 00641644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 19124: 0069144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 19125: 0063f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 19126: 00411ec9 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 19126: 00411f11 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 19127: 0069081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 19128: 00642364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 19129: 003d0b25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 19130: 00413781 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 19129: 003d0b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 19130: 004137c9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 19131: 0069184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 19132: 0064885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 19133: 0063b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 19134: 0069048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 19135: 0025aa89 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 19136: 002933e5 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 19137: 0068f9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 19138: 002d6a49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 19139: 003e26e1 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 19139: 003e2729 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 19140: 00643bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 19141: 00690838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 19142: 002faa75 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 19142: 002faabd 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 19143: 0063c8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 19144: 00690bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 19145: 002551d5 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 19146: 0063bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 19147: 00333015 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 19147: 0033305d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ 19148: 0068fb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 19149: 0024d1f9 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 19150: 002dafc1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 19151: 00690728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 19152: 00690c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 19153: 00414ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 19153: 00415045 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 19154: 002d1d29 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 19155: 00643ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 19156: 0023ce89 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 19157: 00690d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 19158: 0031d711 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 19159: 00382e29 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 19158: 0031d759 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 19159: 00382e71 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 19160: 0063e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ - 19161: 003b98dd 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 19161: 003b9925 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 19162: 002d435d 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 19163: 006914a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_SWITCH_PSTATE_DSTATE │ │ │ │ 19164: 0064a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 19165: 006908ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 19166: 003c2f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ - 19167: 00423d8d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 19166: 003c2f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 19167: 00423dd5 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 19168: 006901a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 19169: 00648aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 19170: 0044f619 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 19170: 0044f661 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 19171: 005a560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 19172: 003ad471 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 19172: 003ad4b9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 19173: 002a5501 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 19174: 001baca5 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ 19175: 0063a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 19176: 00690ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 19177: 002b7129 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 19178: 00266105 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 19179: 00233479 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 19180: 0064b004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 19181: 003f8871 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 19182: 00408145 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 19183: 003bbe1d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 19184: 003831d5 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 19185: 00464649 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 19181: 003f88b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 19182: 0040818d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 19183: 003bbe65 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 19184: 0038321d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 19185: 00464691 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 19186: 005a5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 19187: 00413e5d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 19187: 00413ea5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 19188: 0018aa41 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 19189: 00690230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 19190: 00644798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 19191: 00691166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 19192: 0044a011 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 19192: 0044a059 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 19193: 00647fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 19194: 00301a31 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 19194: 00301a79 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 19195: 0068f93d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 19196: 001faab5 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 19197: 0068faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 19198: 001ac2d9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 19199: 0063bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 19200: 006443e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 19201: 00690d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 19202: 006902f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 19203: 002ce091 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 19204: 00691d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ - 19205: 004265a9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 19205: 004265f1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 19206: 0063a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 19207: 00642574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 19208: 00642b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 19209: 003ba0f9 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 19209: 003ba141 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 19210: 0064c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 19211: 0044b989 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 19211: 0044b9d1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 19212: 0068fe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 19213: 003ba06d 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 19213: 003ba0b5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 19214: 0068f97a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 19215: 0033efe5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 19215: 0033f02d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 19216: 00642264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ - 19217: 003c5989 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 19218: 004661b1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 19217: 003c59d1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 19218: 004661f9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 19219: 0068faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 19220: 00640814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 19221: 006403d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 19222: 00645f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 19223: 002d651d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 19224: 00253195 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 19225: 00690a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 19226: 0036e72d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 19226: 0036e775 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 19227: 00691dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 19228: 0068fe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 19229: 00641894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 19230: 0063f168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 19231: 002fcd79 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 19231: 002fcdc1 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 19232: 0063bf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 19233: 001e547d 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 19234: 0035eea1 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 19234: 0035eee9 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 19235: 002bffb5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 19236: 0063c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 19237: 0064c2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 19238: 0064b2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 19239: 001ac179 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 19240: 0063d830 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ - 19241: 003f8a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 19242: 0036f771 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ - 19243: 003fc9e5 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 19244: 003f4085 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 19245: 003c18b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 19241: 003f8a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 19242: 0036f7b9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 19243: 003fca2d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 19244: 003f40cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 19245: 003c1901 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 19246: 00253c99 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 19247: 003b9ef1 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 19247: 003b9f39 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 19248: 0063c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 19249: 00232a1d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 19250: 00649bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 19251: 0068fbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 19252: 0044d695 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 19253: 00350d69 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 19252: 0044d6dd 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 19253: 00350db1 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 19254: 00644c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 19255: 0044514d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 19255: 00445195 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 19256: 001aac79 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 19257: 006906f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 19258: 001b91fd 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 19259: 0064c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 19260: 003f9f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 19260: 003f9f65 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 19261: 0068fcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 19262: 004411ed 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 19262: 00441235 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 19263: 00691a60 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 19264: 006915d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 19265: 0025a365 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 19266: 001fb2f1 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 19267: 00647cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -23,15 +23,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x1811a8 │ │ │ │ - 0x0000000d (FINI) 0x46ad98 │ │ │ │ + 0x0000000d (FINI) 0x46ade0 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x576b08 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1116 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x576f64 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x715f4 │ │ │ │ 0x00000006 (SYMTAB) 0x261b4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6797420bf225a519ed22146f62468101c8a2590b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9282867ec8c5a4340a262c7fe60149ace552accf │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -19307,16 +19307,14 @@ │ │ │ │ I{DzDyD9 │ │ │ │ iJHFiihKzD │ │ │ │ rfI{D$3yD │ │ │ │ 1FNJHFzD │ │ │ │ &JHFii%KzD │ │ │ │ r#I{D$3yD │ │ │ │ !JHFii KzD │ │ │ │ -I{D$3yD~ │ │ │ │ -I{D$3yD~ │ │ │ │ I+F0j2FyDG │ │ │ │ ?K@F?J?I{DzD<3 │ │ │ │ .J{D.I<3zD │ │ │ │ *K@F*J*I{DzD<3 │ │ │ │ &K@F&J&I{DzD<3 │ │ │ │ "K@F"J"I{DzD<3 │ │ │ │ H{DyDl3xD │ │ │ │ @@ -20549,15 +20547,15 @@ │ │ │ │ )F:h0FSF │ │ │ │ H{DyD03xD │ │ │ │ -H~D%h,J-I │ │ │ │ FRI}D~D*F │ │ │ │ I{DzDyD{ │ │ │ │ I{DzDyD{ │ │ │ │ I{DzDyD{ │ │ │ │ -I{DzDyDz │ │ │ │ +I{DzDyD{ │ │ │ │ I{DzDyD{ │ │ │ │ F(I|D}D"F │ │ │ │ F)I{DzD FyD'Nz │ │ │ │ 'K~D'J'I FzD │ │ │ │ #K#J F#I{DzDyDz │ │ │ │ !K"J F"I{DzDyDz │ │ │ │ K J F I{DzDyDz │ │ │ │ @@ -20885,17 +20883,17 @@ │ │ │ │ &B!I"H{DyD │ │ │ │ J{DyD03zD │ │ │ │ FcF)F@Fb │ │ │ │ /K0M{D0J │ │ │ │ ! F,J{D,IzD,MyD/ │ │ │ │ +J+K}DzD │ │ │ │ &J)F FzD%M0 │ │ │ │ -%K%J}D{D)FzD F/ │ │ │ │ +%K%J}D{D)FzD F0 │ │ │ │ "J)F FzD!M0 │ │ │ │ -!K!J}D)F{DzD F/ │ │ │ │ +!K!J}D)F{DzD F0 │ │ │ │ H{DyDD3xD │ │ │ │ tI2F(FyD │ │ │ │ rI"F(FyD │ │ │ │ 3njF)F0F │ │ │ │ .I.HyDxDz │ │ │ │ !/J8F+FzD │ │ │ │ H{DyD,3xD │ │ │ │ @@ -21773,16 +21771,16 @@ │ │ │ │ K*F1FpF{D │ │ │ │ D:F)F0FG │ │ │ │ D:F)F0FF │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xDE │ │ │ │ H{DyDxDE │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPT< │ │ │ │ -H{DyDxDE │ │ │ │ +IHAVEOPT │ │ │ │ +H{DyDxDD │ │ │ │ H{DyDxDD │ │ │ │ H{DyDxDD │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ &J(F&IzDyD │ │ │ │ @@ -23228,15 +23226,15 @@ │ │ │ │ #(-27 instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7b5c │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ef60 │ │ │ │ - eorseq r9, r7, r0, ror #4 │ │ │ │ - eoreq r7, lr, r6, lsr #8 │ │ │ │ - eoreq r7, lr, ip, lsr r4 │ │ │ │ + eorseq r9, r7, r8, lsr #5 │ │ │ │ + eoreq r7, lr, lr, ror #8 │ │ │ │ + eoreq r7, lr, r4, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdada4 <__bss_end__@@Base+0xfe648f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287b8c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0048f7fd │ │ │ │ - ldrhteq r9, [r7], -r6 │ │ │ │ - eoreq sl, lr, r8, asr sl │ │ │ │ - eoreq sl, lr, r2, ror sl │ │ │ │ + ldrshteq r9, [r7], -lr │ │ │ │ + eoreq sl, lr, r0, lsr #21 │ │ │ │ + strhteq sl, [lr], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdadd0 <__bss_end__@@Base+0xfe648f94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287bb8 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0032f7fd │ │ │ │ - ldrhteq r9, [r7], -sl │ │ │ │ - eoreq sl, lr, r8, asr #26 │ │ │ │ - eoreq sl, lr, r6, asr sp │ │ │ │ + eorseq r9, r7, r2, lsl #26 │ │ │ │ + mlaeq lr, r0, sp, sl │ │ │ │ + mlaeq lr, lr, sp, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdadfc <__bss_end__@@Base+0xfe648fc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287be4 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x001cf7fd │ │ │ │ - eorseq fp, r7, r6, lsl #15 │ │ │ │ - eoreq fp, lr, r4, ror r8 │ │ │ │ - eoreq fp, lr, r6, lsl #17 │ │ │ │ + eorseq fp, r7, lr, asr #15 │ │ │ │ + strhteq fp, [lr], -ip │ │ │ │ + eoreq fp, lr, lr, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdae28 <__bss_end__@@Base+0xfe648fec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7c10 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ef06 │ │ │ │ - eorseq r9, fp, r6, asr #17 │ │ │ │ - mlaeq lr, r4, r1, lr │ │ │ │ - eoreq lr, lr, r0, lsr #3 │ │ │ │ + eorseq r9, fp, lr, lsl #18 │ │ │ │ + ldrdeq lr, [lr], -ip @ │ │ │ │ + eoreq lr, lr, r8, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdae58 <__bss_end__@@Base+0xfe64901c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7c40 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eeee │ │ │ │ - ldrhteq fp, [fp], -r0 │ │ │ │ - eoreq r2, pc, lr, lsl lr @ │ │ │ │ - eoreq r2, pc, r0, lsr lr @ │ │ │ │ + ldrshteq fp, [fp], -r8 │ │ │ │ + eoreq r2, pc, r6, ror #28 │ │ │ │ + eoreq r2, pc, r8, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdae88 <__bss_end__@@Base+0xfe64904c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287c70 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 6, APSR_nzcv, cr6, cr13, {7} │ │ │ │ - ldrhteq fp, [fp], -sl │ │ │ │ - eoreq r3, pc, r4, lsr r0 @ │ │ │ │ - eoreq r3, pc, r2, asr #32 │ │ │ │ + eorseq fp, fp, r2, lsl #28 │ │ │ │ + eoreq r3, pc, ip, ror r0 @ │ │ │ │ + eoreq r3, pc, sl, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaeb4 <__bss_end__@@Base+0xfe649078> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7c9c │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mrc 7, 5, APSR_nzcv, cr14, cr13, {7} │ │ │ │ - eorseq ip, fp, ip, lsl #7 │ │ │ │ - eoreq r6, pc, lr, ror r6 @ │ │ │ │ - ldrdeq r6, [pc], -r2 @ │ │ │ │ + ldrsbteq ip, [fp], -r4 │ │ │ │ + eoreq r6, pc, r6, asr #13 │ │ │ │ + eoreq r6, pc, sl, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaee4 <__bss_end__@@Base+0xfe6490a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287ccc │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr8, cr13, {7} @ │ │ │ │ - eorseq ip, fp, sl, lsl #11 │ │ │ │ - eoreq r7, pc, r4, lsr #5 │ │ │ │ - eoreq r7, pc, r6, asr #5 │ │ │ │ + ldrsbteq ip, [fp], -r2 │ │ │ │ + eoreq r7, pc, ip, ror #5 │ │ │ │ + eoreq r7, pc, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaf10 <__bss_end__@@Base+0xfe6490d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7cf8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrc 7, 4, APSR_nzcv, cr0, cr13, {7} │ │ │ │ - eorseq ip, fp, r8, lsl #24 │ │ │ │ - eoreq r8, pc, r2, lsl lr @ │ │ │ │ - eoreq r8, pc, r6, lsr #28 │ │ │ │ + eorseq ip, fp, r0, asr ip │ │ │ │ + eoreq r8, pc, sl, asr lr @ │ │ │ │ + eoreq r8, pc, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaf40 <__bss_end__@@Base+0xfe649104> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d28 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr13, {7} │ │ │ │ - eorseq sp, fp, ip, lsl #7 │ │ │ │ - eoreq r9, pc, lr, ror lr @ │ │ │ │ - eoreq r9, pc, lr, lsl #29 │ │ │ │ + ldrsbteq sp, [fp], -r4 │ │ │ │ + eoreq r9, pc, r6, asr #29 │ │ │ │ + ldrdeq r9, [pc], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaf70 <__bss_end__@@Base+0xfe649134> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d58 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ee62 │ │ │ │ - ldrhteq lr, [fp], -lr │ │ │ │ - eoreq sl, lr, r0, asr #18 │ │ │ │ - eoreq pc, pc, r0, ror #21 │ │ │ │ + eorseq lr, fp, r6, lsl #14 │ │ │ │ + eoreq sl, lr, r8, lsl #19 │ │ │ │ + eoreq pc, pc, r8, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdafa0 <__bss_end__@@Base+0xfe649164> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d88 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ee4a │ │ │ │ - eorseq lr, fp, lr, lsl #13 │ │ │ │ - eoreq sl, lr, r0, lsl r9 │ │ │ │ - eoreq sl, lr, r8, lsr #18 │ │ │ │ + ldrsbteq lr, [fp], -r6 │ │ │ │ + eoreq sl, lr, r8, asr r9 │ │ │ │ + eoreq sl, lr, r0, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdafd0 <__bss_end__@@Base+0xfe649194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7db8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr0, cr13, {7} │ │ │ │ - mlaseq fp, r4, sl, lr │ │ │ │ - eoreq r3, pc, sl, lsl #14 │ │ │ │ - eoreq r3, pc, lr, lsl r7 @ │ │ │ │ + ldrsbteq lr, [fp], -ip │ │ │ │ + eoreq r3, pc, r2, asr r7 @ │ │ │ │ + eoreq r3, pc, r6, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb000 <__bss_end__@@Base+0xfe6491c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7de8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr8, cr13, {7} │ │ │ │ - mlaseq fp, r8, ip, lr │ │ │ │ - ldrdeq r3, [pc], -sl @ │ │ │ │ - eoreq r3, pc, lr, ror #13 │ │ │ │ + eorseq lr, fp, r0, ror #25 │ │ │ │ + eoreq r3, pc, r2, lsr #14 │ │ │ │ + eoreq r3, pc, r6, lsr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb030 <__bss_end__@@Base+0xfe6491f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7e18 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ mcr 7, 0, pc, cr0, cr13, {7} @ │ │ │ │ - eorseq lr, fp, r8, ror #24 │ │ │ │ - eorseq sl, r0, sl, lsl #29 │ │ │ │ - eorseq sl, r0, sl, lsr #29 │ │ │ │ + ldrhteq lr, [fp], -r0 │ │ │ │ + ldrsbteq sl, [r0], -r2 │ │ │ │ + ldrshteq sl, [r0], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb060 <__bss_end__@@Base+0xfe649224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7e48 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r8, #1012]! @ 0x3f4 │ │ │ │ - eorseq pc, fp, ip, lsl #3 │ │ │ │ - eoreq r3, pc, sl, ror r6 @ │ │ │ │ - eoreq r3, pc, lr, lsl #13 │ │ │ │ + ldrsbteq pc, [fp], -r4 @ │ │ │ │ + eoreq r3, pc, r2, asr #13 │ │ │ │ + ldrdeq r3, [pc], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb090 <__bss_end__@@Base+0xfe649254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7e78 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edd2 │ │ │ │ - eorseq pc, fp, lr, asr r1 @ │ │ │ │ - eorseq sl, r0, r4, lsr #21 │ │ │ │ - eorseq fp, r0, ip, lsr r8 │ │ │ │ + eorseq pc, fp, r6, lsr #3 │ │ │ │ + eorseq sl, r0, ip, ror #21 │ │ │ │ + eorseq fp, r0, r4, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb0c0 <__bss_end__@@Base+0xfe649284> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7ea8 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldc 7, cr15, [r8, #1012]! @ 0x3f4 │ │ │ │ - eorseq pc, fp, ip, lsr #2 │ │ │ │ - eorseq fp, r0, sl, lsl #14 │ │ │ │ - eorseq fp, r0, lr, lsr #16 │ │ │ │ + eorseq pc, fp, r4, ror r1 @ │ │ │ │ + eorseq fp, r0, r2, asr r7 │ │ │ │ + eorseq fp, r0, r6, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb0f0 <__bss_end__@@Base+0xfe6492b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7ed8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eda2 │ │ │ │ - ldrshteq pc, [fp], -lr @ │ │ │ │ - eoreq r3, pc, ip, lsl #12 │ │ │ │ - eoreq r3, pc, r0, lsr #12 │ │ │ │ + eorseq pc, fp, r6, asr #2 │ │ │ │ + eoreq r3, pc, r4, asr r6 @ │ │ │ │ + eoreq r3, pc, r8, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecdb120 <__bss_end__@@Base+0xfe6492e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ svc 0x0046f7fe │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ stmiblt r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq fp, [r0], -r6 │ │ │ │ + eorseq fp, r0, lr, lsr r8 │ │ │ │ ldrdeq r8, [r1], #-118 @ 0xffffff8a │ │ │ │ andeq r3, r0, r8, lsr r1 │ │ │ │ - ldrshteq fp, [r0], -r6 │ │ │ │ + eorseq fp, r0, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb160 <__bss_end__@@Base+0xfe649324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7f48 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed6a │ │ │ │ - eorseq pc, fp, lr, lsr r5 @ │ │ │ │ - eoreq sl, lr, r0, asr r7 │ │ │ │ - eoreq sl, lr, r8, ror #14 │ │ │ │ + eorseq pc, fp, r6, lsl #11 │ │ │ │ + mlaeq lr, r8, r7, sl │ │ │ │ + strhteq sl, [lr], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb190 <__bss_end__@@Base+0xfe649354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7f78 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed52 │ │ │ │ - ldrhteq r0, [ip], -r2 │ │ │ │ - eoreq r3, pc, ip, ror #10 │ │ │ │ - eoreq r3, pc, r0, lsl #11 │ │ │ │ + ldrshteq r0, [ip], -sl │ │ │ │ + strhteq r3, [pc], -r4 │ │ │ │ + eoreq r3, pc, r8, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb1c0 <__bss_end__@@Base+0xfe649384> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7fa8 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r8, #-1012]! @ 0xfffffc0c │ │ │ │ - ldrhteq r0, [ip], -r8 │ │ │ │ - ldrsbteq r1, [r1], -sl │ │ │ │ - eorseq r1, r1, lr, ror #3 │ │ │ │ + eorseq r0, ip, r0, lsl #20 │ │ │ │ + eorseq r1, r1, r2, lsr #4 │ │ │ │ + eorseq r1, r1, r6, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb1f0 <__bss_end__@@Base+0xfe6493b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7fd8 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r0, #-1012]! @ 0xfffffc0c │ │ │ │ - eorseq r0, ip, r8, lsl #19 │ │ │ │ - eorseq r1, r1, sl, lsr #3 │ │ │ │ - ldrsbteq r1, [r1], -r2 │ │ │ │ + ldrsbteq r0, [ip], -r0 │ │ │ │ + ldrshteq r1, [r1], -r2 │ │ │ │ + eorseq r1, r1, sl, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb220 <__bss_end__@@Base+0xfe6493e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8008 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ - eorseq r0, ip, r8, asr r9 │ │ │ │ - eorseq r1, r1, sl, ror r1 │ │ │ │ - ldrhteq r1, [r1], -r6 │ │ │ │ + eorseq r0, ip, r0, lsr #19 │ │ │ │ + eorseq r1, r1, r2, asr #3 │ │ │ │ + ldrshteq r1, [r1], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb250 <__bss_end__@@Base+0xfe649414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288038 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ - eorseq r1, ip, lr, lsl r1 │ │ │ │ - eoreq sl, lr, r0, ror #12 │ │ │ │ - eoreq sl, lr, sl, ror r6 │ │ │ │ + eorseq r1, ip, r6, ror #2 │ │ │ │ + eoreq sl, lr, r8, lsr #13 │ │ │ │ + eoreq sl, lr, r2, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb27c <__bss_end__@@Base+0xfe649440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8064 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldcl 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - ldrshteq r1, [ip], -r0 │ │ │ │ - ldrhteq r3, [r1], -sl │ │ │ │ - eorseq r3, r1, sl, asr #9 │ │ │ │ + eorseq r1, ip, r8, lsr r1 │ │ │ │ + eorseq r3, r1, r2, lsl #10 │ │ │ │ + eorseq r3, r1, r2, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb2ac <__bss_end__@@Base+0xfe649470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8094 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecc4 │ │ │ │ - eorseq r1, ip, ip, asr #7 │ │ │ │ - eoreq r3, pc, lr, lsr #8 │ │ │ │ - eoreq r3, pc, r4, asr #8 │ │ │ │ + eorseq r1, ip, r4, lsl r4 │ │ │ │ + eoreq r3, pc, r6, ror r4 @ │ │ │ │ + eoreq r3, pc, ip, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb2dc <__bss_end__@@Base+0xfe6494a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c80c4 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - mlaseq ip, ip, r3, r1 │ │ │ │ - ldrshteq r4, [r1], -sl │ │ │ │ - eorseq r4, r1, r6, lsl #30 │ │ │ │ + eorseq r1, ip, r4, ror #7 │ │ │ │ + eorseq r4, r1, r2, asr #30 │ │ │ │ + eorseq r4, r1, lr, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb30c <__bss_end__@@Base+0xfe6494d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2880f4 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - eorseq r2, ip, lr, lsr #32 │ │ │ │ - eorseq sl, r1, r4, lsl r5 │ │ │ │ - eorseq sl, r1, r6, asr r5 │ │ │ │ + eorseq r2, ip, r6, ror r0 │ │ │ │ + eorseq sl, r1, ip, asr r5 │ │ │ │ + mlaseq r1, lr, r5, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb338 <__bss_end__@@Base+0xfe6494fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8120 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec7e │ │ │ │ - eorseq r2, ip, r2 │ │ │ │ - eoreq sl, lr, r8, ror r5 │ │ │ │ - mlaeq lr, r0, r5, sl │ │ │ │ + eorseq r2, ip, sl, asr #32 │ │ │ │ + eoreq sl, lr, r0, asr #11 │ │ │ │ + ldrdeq sl, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb368 <__bss_end__@@Base+0xfe64952c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8150 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - eorseq r2, ip, r4, ror sl │ │ │ │ - eorseq sp, r1, r2, lsl r7 │ │ │ │ - eorseq sp, r1, lr, lsl #16 │ │ │ │ + ldrhteq r2, [ip], -ip │ │ │ │ + eorseq sp, r1, sl, asr r7 │ │ │ │ + eorseq sp, r1, r6, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb398 <__bss_end__@@Base+0xfe64955c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8180 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcrr 7, 15, pc, ip, cr13 @ │ │ │ │ - eorseq r3, ip, r0, ror r0 │ │ │ │ - eoreq r8, pc, sl, lsl #19 │ │ │ │ - eoreq r9, pc, sl, lsl r2 @ │ │ │ │ + ldrhteq r3, [ip], -r8 │ │ │ │ + ldrdeq r8, [pc], -r2 @ │ │ │ │ + eoreq r9, pc, r2, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb3c8 <__bss_end__@@Base+0xfe64958c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c81b0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldc 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - eorseq r3, ip, r0, asr #32 │ │ │ │ - eoreq r8, pc, sl, asr r9 @ │ │ │ │ - eoreq r9, pc, sl, ror #3 │ │ │ │ + eorseq r3, ip, r8, lsl #1 │ │ │ │ + eoreq r8, pc, r2, lsr #19 │ │ │ │ + eoreq r9, pc, r2, lsr r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb3f8 <__bss_end__@@Base+0xfe6495bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c81e0 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - eorseq r3, ip, r0, lsl r0 │ │ │ │ - eoreq r8, pc, sl, lsr #18 │ │ │ │ - strhteq r9, [pc], -sl │ │ │ │ + eorseq r3, ip, r8, asr r0 │ │ │ │ + eoreq r8, pc, r2, ror r9 @ │ │ │ │ + eoreq r9, pc, r2, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb428 <__bss_end__@@Base+0xfe6495ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8210 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - eorseq r3, ip, r8, asr #27 │ │ │ │ - eorseq pc, r1, sl, lsr #16 │ │ │ │ - eorseq pc, r1, sl, lsl #17 │ │ │ │ + eorseq r3, ip, r0, lsl lr │ │ │ │ + eorseq pc, r1, r2, ror r8 @ │ │ │ │ + ldrsbteq pc, [r1], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb458 <__bss_end__@@Base+0xfe64961c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288240 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffd42264 <__bss_end__@@Base+0xff6b0428> │ │ │ │ - ldrhteq r4, [ip], -r6 │ │ │ │ - eorseq r1, r2, r0, lsr lr │ │ │ │ - ldrsbteq r2, [r2], -r6 │ │ │ │ + ldrshteq r4, [ip], -lr │ │ │ │ + eorseq r1, r2, r8, ror lr │ │ │ │ + eorseq r2, r2, lr, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb484 <__bss_end__@@Base+0xfe649648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c826c │ │ │ │ rsbne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl ff742294 <__bss_end__@@Base+0xff0b0458> │ │ │ │ - eorseq sl, ip, r0, asr #6 │ │ │ │ - eorseq r3, r2, lr, lsr #3 │ │ │ │ - eorseq r3, r2, r6, ror #3 │ │ │ │ + eorseq sl, ip, r8, lsl #7 │ │ │ │ + ldrshteq r3, [r2], -r6 │ │ │ │ + eorseq r3, r2, lr, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb4b4 <__bss_end__@@Base+0xfe649678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c829c │ │ │ │ subsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl ff1422c4 <__bss_end__@@Base+0xfeab0488> │ │ │ │ - eorseq sl, ip, r0, lsl r3 │ │ │ │ - eorseq r3, r2, lr, ror r1 │ │ │ │ - ldrhteq r3, [r2], -r6 │ │ │ │ + eorseq sl, ip, r8, asr r3 │ │ │ │ + eorseq r3, r2, r6, asr #3 │ │ │ │ + ldrshteq r3, [r2], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb4e4 <__bss_end__@@Base+0xfe6496a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c82cc │ │ │ │ eormi pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl feb422f4 <__bss_end__@@Base+0xfe4b04b8> │ │ │ │ - eorseq sl, ip, r0, ror #5 │ │ │ │ - eorseq r3, r2, lr, asr #2 │ │ │ │ - mlaseq r2, r2, r1, r3 │ │ │ │ + eorseq sl, ip, r8, lsr #6 │ │ │ │ + mlaseq r2, r6, r1, r3 │ │ │ │ + ldrsbteq r3, [r2], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb514 <__bss_end__@@Base+0xfe6496d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c82fc │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb90 │ │ │ │ - ldrshteq sl, [ip], -r6 │ │ │ │ - eorseq r7, r2, ip, lsr #16 │ │ │ │ - eorseq r7, r2, r8, asr r9 │ │ │ │ + eorseq sl, ip, lr, lsr r6 │ │ │ │ + eorseq r7, r2, r4, ror r8 │ │ │ │ + eorseq r7, r2, r0, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb544 <__bss_end__@@Base+0xfe649708> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c832c │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb78 │ │ │ │ - eorseq sl, ip, r6, asr #11 │ │ │ │ - ldrshteq r7, [r2], -ip │ │ │ │ - eorseq r7, r2, r8, asr #18 │ │ │ │ + eorseq sl, ip, lr, lsl #12 │ │ │ │ + eorseq r7, r2, r4, asr #16 │ │ │ │ + mlaseq r2, r0, r9, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb574 <__bss_end__@@Base+0xfe649738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c835c │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl 1942384 <__bss_end__@@Base+0x12b0548> │ │ │ │ - eorseq sl, ip, r8, ror #13 │ │ │ │ - eorseq r7, r2, sl, lsr #22 │ │ │ │ - eorseq sl, r3, sl, rrx │ │ │ │ + eorseq sl, ip, r0, lsr r7 │ │ │ │ + eorseq r7, r2, r2, ror fp │ │ │ │ + ldrhteq sl, [r3], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb5a4 <__bss_end__@@Base+0xfe649768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28838c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 13c23b0 <__bss_end__@@Base+0xd30574> │ │ │ │ - eorseq sl, ip, lr, ror #18 │ │ │ │ - eorseq r8, r2, r0, ror #1 │ │ │ │ - eorseq r8, r2, lr, ror #1 │ │ │ │ + ldrhteq sl, [ip], -r6 │ │ │ │ + eorseq r8, r2, r8, lsr #2 │ │ │ │ + eorseq r8, r2, r6, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb5d0 <__bss_end__@@Base+0xfe649794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2883b8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl e423dc <__bss_end__@@Base+0x7b05a0> │ │ │ │ - ldrshteq sl, [ip], -r6 │ │ │ │ - eoreq sl, lr, r0, ror #5 │ │ │ │ - strdeq sl, [lr], -sl @ │ │ │ │ + eorseq sl, ip, lr, lsr sl │ │ │ │ + eoreq sl, lr, r8, lsr #6 │ │ │ │ + eoreq sl, lr, r2, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb5fc <__bss_end__@@Base+0xfe6497c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c83e4 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb1c │ │ │ │ - eorseq sl, ip, sl, asr #19 │ │ │ │ - eorseq r8, r2, r0, asr #5 │ │ │ │ - eorseq r8, r2, r0, ror #5 │ │ │ │ + eorseq sl, ip, r2, lsl sl │ │ │ │ + eorseq r8, r2, r8, lsl #6 │ │ │ │ + eorseq r8, r2, r8, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb62c <__bss_end__@@Base+0xfe6497f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8414 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl 24243c │ │ │ │ - mlaseq ip, r8, r9, sl │ │ │ │ - eorseq r8, r2, lr, lsl #5 │ │ │ │ - eorseq r7, r2, r2, asr #23 │ │ │ │ + eorseq sl, ip, r0, ror #19 │ │ │ │ + ldrsbteq r8, [r2], -r6 │ │ │ │ + eorseq r7, r2, sl, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb65c <__bss_end__@@Base+0xfe649820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288444 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffcc2468 <__bss_end__@@Base+0xff63062c> │ │ │ │ - eorseq sl, ip, sl, lsr #26 │ │ │ │ - eoreq sl, lr, r4, asr r2 │ │ │ │ - strdeq pc, [pc], -r6 @ │ │ │ │ + eorseq sl, ip, r2, ror sp │ │ │ │ + mlaeq lr, ip, r2, sl │ │ │ │ + eoreq pc, pc, lr, lsr r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb688 <__bss_end__@@Base+0xfe64984c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8470 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ead6 │ │ │ │ - ldrshteq sl, [ip], -lr │ │ │ │ - eoreq sl, lr, r8, lsr #4 │ │ │ │ - eoreq sl, lr, r0, asr #4 │ │ │ │ + eorseq sl, ip, r6, asr #26 │ │ │ │ + eoreq sl, lr, r0, ror r2 │ │ │ │ + eoreq sl, lr, r8, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb6b8 <__bss_end__@@Base+0xfe64987c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2884a0 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff1424c4 <__bss_end__@@Base+0xfeab0688> │ │ │ │ - eorseq fp, ip, sl, lsl #4 │ │ │ │ - eorseq r9, r2, r4 │ │ │ │ - eorseq r9, r2, r6, lsl r0 │ │ │ │ + eorseq fp, ip, r2, asr r2 │ │ │ │ + eorseq r9, r2, ip, asr #32 │ │ │ │ + eorseq r9, r2, lr, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb6e4 <__bss_end__@@Base+0xfe6498a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c84cc │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b feb424f4 <__bss_end__@@Base+0xfe4b06b8> │ │ │ │ - eorseq ip, ip, ip, asr #21 │ │ │ │ - eorseq lr, r2, sl, asr #13 │ │ │ │ - eorseq lr, r2, r6, asr r9 │ │ │ │ + eorseq ip, ip, r4, lsl fp │ │ │ │ + eorseq lr, r2, r2, lsl r7 │ │ │ │ + mlaseq r2, lr, r9, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb714 <__bss_end__@@Base+0xfe6498d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c84fc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - eorseq sp, ip, sl, asr r0 │ │ │ │ - mlaeq lr, ip, r1, sl │ │ │ │ - eoreq pc, pc, ip, lsr r3 @ │ │ │ │ + eorseq sp, ip, r2, lsr #1 │ │ │ │ + eoreq sl, lr, r4, ror #3 │ │ │ │ + eoreq pc, pc, r4, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb744 <__bss_end__@@Base+0xfe649908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c852c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea78 │ │ │ │ - eorseq sp, ip, sl, lsr #32 │ │ │ │ - eoreq sl, lr, ip, ror #2 │ │ │ │ - eoreq sl, lr, r4, lsl #3 │ │ │ │ + eorseq sp, ip, r2, ror r0 │ │ │ │ + strhteq sl, [lr], -r4 │ │ │ │ + eoreq sl, lr, ip, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb774 <__bss_end__@@Base+0xfe649938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c855c │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b 1942584 <__bss_end__@@Base+0x12b0748> │ │ │ │ - ldrshteq ip, [ip], -sl │ │ │ │ - eorseq r0, r3, ip, lsl #10 │ │ │ │ - eoreq r9, pc, lr, asr #14 │ │ │ │ + eorseq sp, ip, r2, asr #32 │ │ │ │ + eorseq r0, r3, r4, asr r5 │ │ │ │ + mlaeq pc, r6, r7, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb7a4 <__bss_end__@@Base+0xfe649968> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c858c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea48 │ │ │ │ - eorseq sp, ip, lr, lsl r6 │ │ │ │ - eoreq sl, lr, ip, lsl #2 │ │ │ │ - eoreq pc, pc, ip, lsr #5 │ │ │ │ + eorseq sp, ip, r6, ror #12 │ │ │ │ + eoreq sl, lr, r4, asr r1 │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb7d4 <__bss_end__@@Base+0xfe649998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3085bc │ │ │ │ + blmi 3085bc │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea2e │ │ │ │ - eorseq sp, ip, ip, ror #11 │ │ │ │ - mlaseq r5, lr, r0, r3 │ │ │ │ - eoreq r9, pc, ip, ror #13 │ │ │ │ + eorseq sp, ip, r4, lsr r6 │ │ │ │ + eorseq r3, r5, r6, ror #1 │ │ │ │ + eoreq r9, pc, r4, lsr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb808 <__bss_end__@@Base+0xfe6499cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3085f0 │ │ │ │ + blmi 3085f0 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea14 │ │ │ │ - ldrhteq sp, [ip], -r8 │ │ │ │ - eorseq r3, r5, sl, rrx │ │ │ │ - strhteq r9, [pc], -r8 │ │ │ │ + eorseq sp, ip, r0, lsl #12 │ │ │ │ + ldrhteq r3, [r5], -r2 │ │ │ │ + eoreq r9, pc, r0, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb83c <__bss_end__@@Base+0xfe649a00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308624 │ │ │ │ + blmi 308624 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9fa │ │ │ │ - eorseq sp, ip, r4, lsl #11 │ │ │ │ - eorseq r3, r5, r6, lsr r0 │ │ │ │ - eoreq r9, pc, r4, lsl #13 │ │ │ │ + eorseq sp, ip, ip, asr #11 │ │ │ │ + eorseq r3, r5, lr, ror r0 │ │ │ │ + eoreq r9, pc, ip, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb870 <__bss_end__@@Base+0xfe649a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308658 │ │ │ │ + blmi 308658 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - eorseq sp, ip, r0, asr r5 │ │ │ │ - eorseq r3, r5, r2 │ │ │ │ - eoreq r9, pc, r0, asr r6 @ │ │ │ │ + mlaseq ip, r8, r5, sp │ │ │ │ + eorseq r3, r5, sl, asr #32 │ │ │ │ + mlaeq pc, r8, r6, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb8a4 <__bss_end__@@Base+0xfe649a68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30868c │ │ │ │ + blmi 30868c │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9c6 │ │ │ │ - eorseq sp, ip, ip, lsl r5 │ │ │ │ - eorseq r2, r5, lr, asr #31 │ │ │ │ - eoreq r9, pc, ip, lsl r6 @ │ │ │ │ + eorseq sp, ip, r4, ror #10 │ │ │ │ + eorseq r3, r5, r6, lsl r0 │ │ │ │ + eoreq r9, pc, r4, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb8d8 <__bss_end__@@Base+0xfe649a9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c86c0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sp, ip, sl, ror #9 │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - eoreq r9, lr, lr, ror #31 │ │ │ │ + eorseq sp, ip, r2, lsr r5 │ │ │ │ + eoreq sl, lr, r0, lsr #32 │ │ │ │ + eoreq sl, lr, r6, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb908 <__bss_end__@@Base+0xfe649acc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3086f0 │ │ │ │ + blmi 3086f0 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e994 │ │ │ │ - ldrhteq sp, [ip], -r8 │ │ │ │ - eorseq r2, r5, sl, ror #30 │ │ │ │ - strhteq r9, [pc], -r8 │ │ │ │ + eorseq sp, ip, r0, lsl #10 │ │ │ │ + ldrhteq r2, [r5], -r2 │ │ │ │ + eoreq r9, pc, r0, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb93c <__bss_end__@@Base+0xfe649b00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308724 │ │ │ │ + blmi 308724 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e97a │ │ │ │ - eorseq sp, ip, r4, lsl #9 │ │ │ │ - eorseq r2, r5, r6, lsr pc │ │ │ │ - eoreq r9, pc, r4, lsl #11 │ │ │ │ + eorseq sp, ip, ip, asr #9 │ │ │ │ + eorseq r2, r5, lr, ror pc │ │ │ │ + eoreq r9, pc, ip, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb970 <__bss_end__@@Base+0xfe649b34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308758 │ │ │ │ + blmi 308758 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e960 │ │ │ │ - eorseq sp, ip, r0, asr r4 │ │ │ │ - eorseq r2, r5, r2, lsl #30 │ │ │ │ - eoreq r9, pc, r0, asr r5 @ │ │ │ │ + mlaseq ip, r8, r4, sp │ │ │ │ + eorseq r2, r5, sl, asr #30 │ │ │ │ + mlaeq pc, r8, r5, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb9a4 <__bss_end__@@Base+0xfe649b68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30878c │ │ │ │ + blmi 30878c │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e946 │ │ │ │ - eorseq sp, ip, ip, lsl r4 │ │ │ │ - eorseq r2, r5, lr, asr #29 │ │ │ │ - eoreq r9, pc, ip, lsl r5 @ │ │ │ │ + eorseq sp, ip, r4, ror #8 │ │ │ │ + eorseq r2, r5, r6, lsl pc │ │ │ │ + eoreq r9, pc, r4, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb9d8 <__bss_end__@@Base+0xfe649b9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3087c0 │ │ │ │ + blmi 3087c0 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e92c │ │ │ │ - eorseq sp, ip, r8, ror #7 │ │ │ │ - mlaseq r5, sl, lr, r2 │ │ │ │ - mlaseq r3, ip, ip, r1 │ │ │ │ + eorseq sp, ip, r0, lsr r4 │ │ │ │ + eorseq r2, r5, r2, ror #29 │ │ │ │ + eorseq r1, r3, r4, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdba0c <__bss_end__@@Base+0xfe649bd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3087f4 │ │ │ │ + blmi 3087f4 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e912 │ │ │ │ - ldrhteq sp, [ip], -r4 │ │ │ │ - eorseq r2, r5, r6, ror #28 │ │ │ │ - eorseq r1, r3, r8, lsl #25 │ │ │ │ + ldrshteq sp, [ip], -ip │ │ │ │ + eorseq r2, r5, lr, lsr #29 │ │ │ │ + ldrsbteq r1, [r3], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdba40 <__bss_end__@@Base+0xfe649c04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308828 │ │ │ │ + blmi 308828 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8f8 │ │ │ │ - eorseq sp, ip, r0, lsl #7 │ │ │ │ - eorseq r2, r5, r2, lsr lr │ │ │ │ - eoreq r9, pc, r0, lsl #9 │ │ │ │ + eorseq sp, ip, r8, asr #7 │ │ │ │ + eorseq r2, r5, sl, ror lr │ │ │ │ + eoreq r9, pc, r8, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdba74 <__bss_end__@@Base+0xfe649c38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30885c │ │ │ │ + blmi 30885c │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8de │ │ │ │ - eorseq sp, ip, ip, asr #6 │ │ │ │ - ldrshteq r2, [r5], -lr │ │ │ │ - eoreq r9, pc, ip, asr #8 │ │ │ │ + mlaseq ip, r4, r3, sp │ │ │ │ + eorseq r2, r5, r6, asr #28 │ │ │ │ + mlaeq pc, r4, r4, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbaa8 <__bss_end__@@Base+0xfe649c6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308890 │ │ │ │ + blmi 308890 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8c4 │ │ │ │ - eorseq sp, ip, r8, lsl r3 │ │ │ │ - eorseq r2, r5, sl, asr #27 │ │ │ │ - eoreq r9, pc, r8, lsl r4 @ │ │ │ │ + eorseq sp, ip, r0, ror #6 │ │ │ │ + eorseq r2, r5, r2, lsl lr │ │ │ │ + eoreq r9, pc, r0, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbadc <__bss_end__@@Base+0xfe649ca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2888c4 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq lr, ip, lr, lsr #14 │ │ │ │ - eorseq r3, r3, r0, asr #22 │ │ │ │ - eorseq r3, r3, sl, asr fp │ │ │ │ + eorseq lr, ip, r6, ror r7 │ │ │ │ + eorseq r3, r3, r8, lsl #23 │ │ │ │ + eorseq r3, r3, r2, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb08 <__bss_end__@@Base+0xfe649ccc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c88f0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e896 │ │ │ │ - eorseq lr, ip, r2, lsl #14 │ │ │ │ - eorseq r3, r3, r0, asr #22 │ │ │ │ - strhteq r9, [pc], -ip │ │ │ │ + eorseq lr, ip, sl, asr #14 │ │ │ │ + eorseq r3, r3, r8, lsl #23 │ │ │ │ + eoreq r9, pc, r4, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb38 <__bss_end__@@Base+0xfe649cfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8920 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e87e │ │ │ │ - eorseq lr, ip, r6, lsl #17 │ │ │ │ - ldrhteq r4, [r5], -r8 │ │ │ │ - eorseq r3, r3, r8, asr #25 │ │ │ │ + eorseq lr, ip, lr, asr #17 │ │ │ │ + eorseq r4, r5, r0, lsl #18 │ │ │ │ + eorseq r3, r3, r0, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb68 <__bss_end__@@Base+0xfe649d2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8950 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e866 │ │ │ │ - eorseq lr, ip, r6, asr r8 │ │ │ │ - eorseq r4, r5, r8, lsl #17 │ │ │ │ - eorseq r3, r3, r4, lsr #25 │ │ │ │ + mlaseq ip, lr, r8, lr │ │ │ │ + ldrsbteq r4, [r5], -r0 │ │ │ │ + eorseq r3, r3, ip, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb98 <__bss_end__@@Base+0xfe649d5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8980 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq lr, ip, r4, lsr #16 │ │ │ │ - eorseq r4, r5, r6, asr r8 │ │ │ │ - mlaseq r3, sl, ip, r3 │ │ │ │ + eorseq lr, ip, ip, ror #16 │ │ │ │ + mlaseq r5, lr, r8, r4 │ │ │ │ + eorseq r3, r3, r2, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbbc8 <__bss_end__@@Base+0xfe649d8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r8, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbbdc <__bss_end__@@Base+0xfe649da0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c89c4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e82c │ │ │ │ - eorseq pc, ip, r6, lsr #2 │ │ │ │ - ldrdeq r9, [lr], -r4 @ │ │ │ │ - eoreq r9, lr, ip, ror #25 │ │ │ │ + eorseq pc, ip, lr, ror #2 │ │ │ │ + eoreq r9, lr, ip, lsl sp │ │ │ │ + eoreq r9, lr, r4, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbc0c <__bss_end__@@Base+0xfe649dd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ strlt lr, [r8, #-3318] @ 0xfffff30a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e80a │ │ │ │ - eorseq pc, ip, r6, asr #4 │ │ │ │ - mlaseq r3, ip, r5, r9 │ │ │ │ - eoreq r9, pc, r4, lsr #5 │ │ │ │ + eorseq pc, ip, lr, lsl #5 │ │ │ │ + eorseq r9, r3, r4, ror #11 │ │ │ │ + eoreq r9, pc, ip, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbc50 <__bss_end__@@Base+0xfe649e14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8a38 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ svc 0x00f0f7fc │ │ │ │ - eorseq pc, ip, r4, lsl r2 @ │ │ │ │ - eorseq r9, r3, sl, ror #10 │ │ │ │ - eoreq r9, pc, r2, ror r2 @ │ │ │ │ + eorseq pc, ip, ip, asr r2 @ │ │ │ │ + ldrhteq r9, [r3], -r2 │ │ │ │ + strhteq r9, [pc], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbc80 <__bss_end__@@Base+0xfe649e44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8a68 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ svc 0x00d8f7fc │ │ │ │ - eorseq pc, ip, r4, ror #3 │ │ │ │ - eorseq r9, r3, sl, lsr r5 │ │ │ │ - eoreq r9, pc, r2, asr #4 │ │ │ │ + eorseq pc, ip, ip, lsr #4 │ │ │ │ + eorseq r9, r3, r2, lsl #11 │ │ │ │ + eoreq r9, pc, sl, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbcb0 <__bss_end__@@Base+0xfe649e74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8a98 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ svc 0x00c0f7fc │ │ │ │ - ldrhteq pc, [ip], -r4 @ │ │ │ │ - eorseq r9, r3, sl, lsl #10 │ │ │ │ - eoreq r9, pc, r2, lsl r2 @ │ │ │ │ + ldrshteq pc, [ip], -ip @ │ │ │ │ + eorseq r9, r3, r2, asr r5 │ │ │ │ + eoreq r9, pc, sl, asr r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbce0 <__bss_end__@@Base+0xfe649ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8ac8 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ svc 0x00a8f7fc │ │ │ │ - eorseq pc, ip, r4, lsl #3 │ │ │ │ - ldrsbteq r9, [r3], -sl │ │ │ │ - eoreq r9, pc, r2, ror #3 │ │ │ │ + eorseq pc, ip, ip, asr #3 │ │ │ │ + eorseq r9, r3, r2, lsr #10 │ │ │ │ + eoreq r9, pc, sl, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd10 <__bss_end__@@Base+0xfe649ed4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8af8 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ svc 0x0090f7fc │ │ │ │ - eorseq pc, ip, r4, asr r1 @ │ │ │ │ - eorseq r9, r3, sl, lsr #9 │ │ │ │ - strhteq r9, [pc], -r2 │ │ │ │ + mlaseq ip, ip, r1, pc @ │ │ │ │ + ldrshteq r9, [r3], -r2 │ │ │ │ + strdeq r9, [pc], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd40 <__bss_end__@@Base+0xfe649f04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288b28 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x007af7fc │ │ │ │ - ldrhteq pc, [ip], -r2 @ │ │ │ │ - ldrsbteq r3, [r3], -ip │ │ │ │ - ldrshteq r3, [r3], -r6 │ │ │ │ + ldrshteq pc, [ip], -sl @ │ │ │ │ + eorseq r3, r3, r4, lsr #18 │ │ │ │ + eorseq r3, r3, lr, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd6c <__bss_end__@@Base+0xfe649f30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8b54 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef64 │ │ │ │ - eorseq pc, ip, r6, lsl #20 │ │ │ │ - eoreq r9, lr, r4, asr #22 │ │ │ │ - eoreq r9, lr, ip, asr fp │ │ │ │ + eorseq pc, ip, lr, asr #20 │ │ │ │ + eoreq r9, lr, ip, lsl #23 │ │ │ │ + eoreq r9, lr, r4, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd9c <__bss_end__@@Base+0xfe649f60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8b84 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x004af7fc │ │ │ │ - eorseq pc, ip, ip, ror #23 │ │ │ │ - mlaseq r3, r2, r5, sl │ │ │ │ - eorseq sl, r3, lr, lsl #12 │ │ │ │ + eorseq pc, ip, r4, lsr ip @ │ │ │ │ + ldrsbteq sl, [r3], -sl │ │ │ │ + eorseq sl, r3, r6, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbdcc <__bss_end__@@Base+0xfe649f90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8bb4 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x0032f7fc │ │ │ │ - ldrhteq pc, [ip], -ip @ │ │ │ │ - eorseq sl, r3, r2, ror #10 │ │ │ │ - ldrsbteq sl, [r3], -lr │ │ │ │ + eorseq pc, ip, r4, lsl #24 │ │ │ │ + eorseq sl, r3, sl, lsr #11 │ │ │ │ + eorseq sl, r3, r6, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbdfc <__bss_end__@@Base+0xfe649fc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8be4 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x001af7fc │ │ │ │ - ldrsbteq pc, [ip], -r8 @ │ │ │ │ - eorseq sl, r3, sl, lsl #21 │ │ │ │ - eoreq r9, pc, r6, asr #1 │ │ │ │ + eorseq pc, ip, r0, lsr #30 │ │ │ │ + ldrsbteq sl, [r3], -r2 │ │ │ │ + eoreq r9, pc, lr, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe2c <__bss_end__@@Base+0xfe649ff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8c14 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0002f7fc │ │ │ │ - eorseq pc, ip, r8, lsr #29 │ │ │ │ - eorseq sl, r3, sl, asr sl │ │ │ │ - mlaseq r3, r2, sl, sl │ │ │ │ + ldrshteq pc, [ip], -r0 @ │ │ │ │ + eorseq sl, r3, r2, lsr #21 │ │ │ │ + ldrsbteq sl, [r3], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe5c <__bss_end__@@Base+0xfe64a020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288c44 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr12, cr12, {7} @ │ │ │ │ - eorseq r0, sp, sl, lsr #19 │ │ │ │ - eoreq r9, lr, r4, asr sl │ │ │ │ - strdeq lr, [pc], -r6 @ │ │ │ │ + ldrshteq r0, [sp], -r2 │ │ │ │ + mlaeq lr, ip, sl, r9 │ │ │ │ + eoreq lr, pc, lr, lsr ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe88 <__bss_end__@@Base+0xfe64a04c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8c70 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eed6 │ │ │ │ - eorseq r0, sp, lr, ror r9 │ │ │ │ - eoreq r9, lr, r8, lsr #20 │ │ │ │ - eoreq r9, lr, r0, asr #20 │ │ │ │ + eorseq r0, sp, r6, asr #19 │ │ │ │ + eoreq r9, lr, r0, ror sl │ │ │ │ + eoreq r9, lr, r8, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbeb8 <__bss_end__@@Base+0xfe64a07c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8ca0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mrc 7, 5, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - eorseq r0, sp, r2, asr #19 │ │ │ │ - strdeq r9, [lr], -r8 @ │ │ │ │ - eoreq r9, lr, lr, lsl #20 │ │ │ │ + eorseq r0, sp, sl, lsl #20 │ │ │ │ + eoreq r9, lr, r0, asr #20 │ │ │ │ + eoreq r9, lr, r6, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbee8 <__bss_end__@@Base+0xfe64a0ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308cd0 │ │ │ │ + blmi 308cd0 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eea4 │ │ │ │ - mlaseq sp, r0, r9, r0 │ │ │ │ - eorseq sp, r3, r2, ror #11 │ │ │ │ - eorseq sp, r3, ip, ror #27 │ │ │ │ + ldrsbteq r0, [sp], -r8 │ │ │ │ + eorseq sp, r3, sl, lsr #12 │ │ │ │ + eorseq sp, r3, r4, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbf1c <__bss_end__@@Base+0xfe64a0e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288d04 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr12, cr12, {7} @ │ │ │ │ - eorseq r1, sp, lr, lsl #2 │ │ │ │ - eorseq r0, r4, r4, asr sp │ │ │ │ - eorseq r0, r4, r6, ror #26 │ │ │ │ + eorseq r1, sp, r6, asr r1 │ │ │ │ + mlaseq r4, ip, sp, r0 │ │ │ │ + eorseq r0, r4, lr, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbf48 <__bss_end__@@Base+0xfe64a10c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d30 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 3, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - mlaseq sp, r0, r1, r1 │ │ │ │ - eorseq r1, r4, sl, asr r0 │ │ │ │ - eorseq r1, r4, r6, rrx │ │ │ │ + ldrsbteq r1, [sp], -r8 │ │ │ │ + eorseq r1, r4, r2, lsr #1 │ │ │ │ + eorseq r1, r4, lr, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbf78 <__bss_end__@@Base+0xfe64a13c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d60 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 2, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - mlaseq sp, ip, r3, r1 │ │ │ │ - ldrhteq r1, [r4], -r2 │ │ │ │ - eorseq r1, r4, lr, asr lr │ │ │ │ + eorseq r1, sp, r4, ror #7 │ │ │ │ + ldrshteq r1, [r4], -sl │ │ │ │ + eorseq r1, r4, r6, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbfa8 <__bss_end__@@Base+0xfe64a16c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d90 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee46 │ │ │ │ - eorseq r1, sp, lr, lsl #17 │ │ │ │ - eorseq r3, r4, ip, asr #27 │ │ │ │ - eoreq r8, pc, ip, lsl pc @ │ │ │ │ + ldrsbteq r1, [sp], -r6 │ │ │ │ + eorseq r3, r4, r4, lsl lr │ │ │ │ + eoreq r8, pc, r4, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbfd8 <__bss_end__@@Base+0xfe64a19c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8dc0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee2e │ │ │ │ - eorseq r1, sp, lr, asr r8 │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - strdeq r9, [lr], -r0 @ │ │ │ │ + eorseq r1, sp, r6, lsr #17 │ │ │ │ + eoreq r9, lr, r0, lsr #18 │ │ │ │ + eoreq r9, lr, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc008 <__bss_end__@@Base+0xfe64a1cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8df0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee16 │ │ │ │ - mlaseq sp, sl, ip, r1 │ │ │ │ - eoreq r9, lr, r8, lsr #17 │ │ │ │ - eoreq r9, lr, r0, asr #17 │ │ │ │ + eorseq r1, sp, r2, ror #25 │ │ │ │ + strdeq r9, [lr], -r0 @ │ │ │ │ + eoreq r9, lr, r8, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc038 <__bss_end__@@Base+0xfe64a1fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8e20 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edfe │ │ │ │ - eorseq r2, sp, r2, asr #8 │ │ │ │ - eorseq r6, r4, r8, lsl #26 │ │ │ │ - eorseq r6, r4, ip, ror sp │ │ │ │ + eorseq r2, sp, sl, lsl #9 │ │ │ │ + eorseq r6, r4, r0, asr sp │ │ │ │ + eorseq r6, r4, r4, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc068 <__bss_end__@@Base+0xfe64a22c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8e50 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r4, #1008]! @ 0x3f0 │ │ │ │ - eorseq r2, sp, r0, lsl r4 │ │ │ │ - ldrsbteq r6, [r4], -r6 │ │ │ │ - eorseq r6, r4, sl, asr sp │ │ │ │ + eorseq r2, sp, r8, asr r4 │ │ │ │ + eorseq r6, r4, lr, lsl sp │ │ │ │ + eorseq r6, r4, r2, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc098 <__bss_end__@@Base+0xfe64a25c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8e80 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ - eorseq r2, sp, r0, ror #7 │ │ │ │ - eorseq r6, r4, r6, lsr #25 │ │ │ │ - eorseq r6, r4, sl, lsr sp │ │ │ │ + eorseq r2, sp, r8, lsr #8 │ │ │ │ + eorseq r6, r4, lr, ror #25 │ │ │ │ + eorseq r6, r4, r2, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc0c8 <__bss_end__@@Base+0xfe64a28c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8eb0 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edb6 │ │ │ │ - ldrhteq r2, [sp], -r2 │ │ │ │ - eorseq r6, r4, r8, ror ip │ │ │ │ - eorseq r6, r4, r4, asr #26 │ │ │ │ + ldrshteq r2, [sp], -sl │ │ │ │ + eorseq r6, r4, r0, asr #25 │ │ │ │ + eorseq r6, r4, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc0f8 <__bss_end__@@Base+0xfe64a2bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8ee0 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed9e │ │ │ │ - eorseq r2, sp, r2, lsl #7 │ │ │ │ - eorseq r6, r4, r8, asr #24 │ │ │ │ - ldrhteq r6, [r4], -ip │ │ │ │ + eorseq r2, sp, sl, asr #7 │ │ │ │ + mlaseq r4, r0, ip, r6 │ │ │ │ + eorseq r6, r4, r4, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc128 <__bss_end__@@Base+0xfe64a2ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8f10 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed86 │ │ │ │ - eorseq r2, sp, r2, asr r3 │ │ │ │ - eorseq r6, r4, r8, lsl ip │ │ │ │ - eorseq r6, r4, r4, lsr #26 │ │ │ │ + mlaseq sp, sl, r3, r2 │ │ │ │ + eorseq r6, r4, r0, ror #24 │ │ │ │ + eorseq r6, r4, ip, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc158 <__bss_end__@@Base+0xfe64a31c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8f40 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [ip, #-1008]! @ 0xfffffc10 │ │ │ │ - eorseq r2, sp, r8, lsl #11 │ │ │ │ - eorseq r7, r4, sl, lsl #22 │ │ │ │ - eorseq r7, r4, sl, lsl #23 │ │ │ │ + ldrsbteq r2, [sp], -r0 │ │ │ │ + eorseq r7, r4, r2, asr fp │ │ │ │ + ldrsbteq r7, [r4], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc188 <__bss_end__@@Base+0xfe64a34c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288f70 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - ldrhteq r2, [sp], -r6 │ │ │ │ - eorseq sl, r4, r4, lsl #29 │ │ │ │ - strdeq r9, [pc], -r2 @ │ │ │ │ + ldrshteq r2, [sp], -lr │ │ │ │ + eorseq sl, r4, ip, asr #29 │ │ │ │ + eoreq r9, pc, sl, lsr r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc1b4 <__bss_end__@@Base+0xfe64a378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc1c8 <__bss_end__@@Base+0xfe64a38c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8fb0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed36 │ │ │ │ - eorseq r3, sp, r2, asr r6 │ │ │ │ - eoreq r9, lr, r8, ror #13 │ │ │ │ - eoreq r9, lr, r0, lsl #14 │ │ │ │ + mlaseq sp, sl, r6, r3 │ │ │ │ + eoreq r9, lr, r0, lsr r7 │ │ │ │ + eoreq r9, lr, r8, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc1f8 <__bss_end__@@Base+0xfe64a3bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8fe0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed1e │ │ │ │ - eorseq r3, sp, lr, ror #16 │ │ │ │ - strhteq r9, [lr], -r8 │ │ │ │ - ldrdeq r9, [lr], -r0 @ │ │ │ │ + ldrhteq r3, [sp], -r6 │ │ │ │ + eoreq r9, lr, r0, lsl #14 │ │ │ │ + eoreq r9, lr, r8, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc228 <__bss_end__@@Base+0xfe64a3ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289010 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - eorseq r3, sp, r6, lsr #20 │ │ │ │ - eoreq r9, lr, r8, lsl #13 │ │ │ │ - eoreq r9, lr, r2, lsr #13 │ │ │ │ + eorseq r3, sp, lr, ror #20 │ │ │ │ + ldrdeq r9, [lr], -r0 @ │ │ │ │ + eoreq r9, lr, sl, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc254 <__bss_end__@@Base+0xfe64a418> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28903c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - eorseq r4, sp, r6, lsr #26 │ │ │ │ - eoreq r9, lr, ip, asr r6 │ │ │ │ - eoreq r9, lr, r6, ror r6 │ │ │ │ + eorseq r4, sp, lr, ror #26 │ │ │ │ + eoreq r9, lr, r4, lsr #13 │ │ │ │ + strhteq r9, [lr], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc280 <__bss_end__@@Base+0xfe64a444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289068 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], {252} @ 0xfc │ │ │ │ - mlaseq sp, lr, lr, r4 │ │ │ │ - eoreq r9, lr, r0, lsr r6 │ │ │ │ - eoreq r9, lr, sl, asr #12 │ │ │ │ + eorseq r4, sp, r6, ror #29 │ │ │ │ + eoreq r9, lr, r8, ror r6 │ │ │ │ + mlaeq lr, r2, r6, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc2ac <__bss_end__@@Base+0xfe64a470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289094 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4], {252} @ 0xfc │ │ │ │ - eorseq r5, sp, sl, lsr r7 │ │ │ │ - eoreq r9, lr, r4, lsl #12 │ │ │ │ - eoreq r9, lr, lr, lsl r6 │ │ │ │ + eorseq r5, sp, r2, lsl #15 │ │ │ │ + eoreq r9, lr, ip, asr #12 │ │ │ │ + eoreq r9, lr, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc2d8 <__bss_end__@@Base+0xfe64a49c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2890c0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ - ldrhteq r5, [sp], -lr │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - strdeq r9, [lr], -r2 @ │ │ │ │ + eorseq r5, sp, r6, lsl #18 │ │ │ │ + eoreq r9, lr, r0, lsr #12 │ │ │ │ + eoreq r9, lr, sl, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc304 <__bss_end__@@Base+0xfe64a4c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2890ec │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8], {252} @ 0xfc │ │ │ │ - eorseq r6, sp, lr, ror r2 │ │ │ │ - eoreq r9, lr, ip, lsr #11 │ │ │ │ - eoreq r9, lr, r6, asr #11 │ │ │ │ + eorseq r6, sp, r6, asr #5 │ │ │ │ + strdeq r9, [lr], -r4 @ │ │ │ │ + eoreq r9, lr, lr, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc330 <__bss_end__@@Base+0xfe64a4f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289118 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - eorseq r6, sp, r2, asr r5 │ │ │ │ - eoreq r9, lr, r0, lsl #11 │ │ │ │ - mlaeq lr, sl, r5, r9 │ │ │ │ + mlaseq sp, sl, r5, r6 │ │ │ │ + eoreq r9, lr, r8, asr #11 │ │ │ │ + eoreq r9, lr, r2, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc35c <__bss_end__@@Base+0xfe64a520> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289144 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq r6, sp, sl, asr #26 │ │ │ │ - eoreq r9, lr, r4, asr r5 │ │ │ │ - eoreq r9, lr, lr, ror #10 │ │ │ │ + mlaseq sp, r2, sp, r6 │ │ │ │ + mlaeq lr, ip, r5, r9 │ │ │ │ + strhteq r9, [lr], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc388 <__bss_end__@@Base+0xfe64a54c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289170 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r6, cr12 @ │ │ │ │ - ldrsbteq r7, [sp], -lr │ │ │ │ - eoreq r9, lr, r8, lsr #10 │ │ │ │ - eoreq r9, lr, r2, asr #10 │ │ │ │ + eorseq r7, sp, r6, lsr #14 │ │ │ │ + eoreq r9, lr, r0, ror r5 │ │ │ │ + eoreq r9, lr, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc3b4 <__bss_end__@@Base+0xfe64a578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28919c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcrr 7, 15, pc, r0, cr12 @ │ │ │ │ - eorseq r7, sp, r6, lsr #25 │ │ │ │ - strdeq r9, [lr], -ip @ │ │ │ │ - eoreq r9, lr, r6, lsl r5 │ │ │ │ + eorseq r7, sp, lr, ror #25 │ │ │ │ + eoreq r9, lr, r4, asr #10 │ │ │ │ + eoreq r9, lr, lr, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc3e0 <__bss_end__@@Base+0xfe64a5a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c91c8 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - mlaseq sp, ip, ip, r7 │ │ │ │ - eorseq lr, r6, r2, asr #28 │ │ │ │ - eorseq lr, r6, r6, ror #30 │ │ │ │ + eorseq r7, sp, r4, ror #25 │ │ │ │ + eorseq lr, r6, sl, lsl #29 │ │ │ │ + eorseq lr, r6, lr, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc410 <__bss_end__@@Base+0xfe64a5d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c91f8 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec12 │ │ │ │ - eorseq r7, sp, lr, ror #26 │ │ │ │ - ldrsbteq lr, [r6], -r0 │ │ │ │ - eorseq lr, r6, r8, ror #31 │ │ │ │ + ldrhteq r7, [sp], -r6 │ │ │ │ + eorseq pc, r6, r8, lsl r0 @ │ │ │ │ + eorseq pc, r6, r0, lsr r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc440 <__bss_end__@@Base+0xfe64a604> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289228 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 43248 │ │ │ │ - eorseq r7, sp, sl, lsl #28 │ │ │ │ - eoreq r9, lr, r0, ror r4 │ │ │ │ - eoreq r9, lr, sl, lsl #9 │ │ │ │ + eorseq r7, sp, r2, asr lr │ │ │ │ + strhteq r9, [lr], -r8 │ │ │ │ + ldrdeq r9, [lr], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc46c <__bss_end__@@Base+0xfe64a630> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289254 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffac3274 <__bss_end__@@Base+0xff431438> │ │ │ │ - eorseq r8, sp, r2, lsr r0 │ │ │ │ - eoreq r9, lr, r4, asr #8 │ │ │ │ - eoreq lr, pc, r6, ror #11 │ │ │ │ + eorseq r8, sp, sl, ror r0 │ │ │ │ + eoreq r9, lr, ip, lsl #9 │ │ │ │ + eoreq lr, pc, lr, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc498 <__bss_end__@@Base+0xfe64a65c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9280 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl ff4c32a4 <__bss_end__@@Base+0xfee31468> │ │ │ │ - eorseq r8, sp, r4 │ │ │ │ - eorseq pc, r6, r2, lsl #14 │ │ │ │ - eorseq pc, r6, r6, asr r7 @ │ │ │ │ + eorseq r8, sp, ip, asr #32 │ │ │ │ + eorseq pc, r6, sl, asr #14 │ │ │ │ + mlaseq r6, lr, r7, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc4c8 <__bss_end__@@Base+0xfe64a68c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c92b0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebb6 │ │ │ │ - ldrsbteq r7, [sp], -r6 │ │ │ │ - eoreq r9, lr, r8, ror #7 │ │ │ │ - eoreq r9, lr, r0, lsl #8 │ │ │ │ + eorseq r8, sp, lr, lsl r0 │ │ │ │ + eoreq r9, lr, r0, lsr r4 │ │ │ │ + eoreq r9, lr, r8, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc4f8 <__bss_end__@@Base+0xfe64a6bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2892e0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe943300 <__bss_end__@@Base+0xfe2b14c4> │ │ │ │ - ldrsbteq r8, [sp], -r2 │ │ │ │ - strhteq r9, [lr], -r8 │ │ │ │ - eoreq lr, pc, sl, asr r5 @ │ │ │ │ + eorseq r8, sp, sl, lsl r3 │ │ │ │ + eoreq r9, lr, r0, lsl #8 │ │ │ │ + eoreq lr, pc, r2, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc524 <__bss_end__@@Base+0xfe64a6e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c930c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb88 │ │ │ │ - eorseq r8, sp, r6, lsr #5 │ │ │ │ - eorseq pc, r6, r4, lsr #18 │ │ │ │ - eorseq r0, r5, ip, lsl #10 │ │ │ │ + eorseq r8, sp, lr, ror #5 │ │ │ │ + eorseq pc, r6, ip, ror #18 │ │ │ │ + eorseq r0, r5, r4, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc554 <__bss_end__@@Base+0xfe64a718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c933c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb70 │ │ │ │ - ldrhteq r8, [sp], -lr │ │ │ │ - eoreq r9, lr, ip, asr r3 │ │ │ │ - strdeq lr, [pc], -ip @ │ │ │ │ + eorseq r8, sp, r6, lsl #10 │ │ │ │ + eoreq r9, lr, r4, lsr #7 │ │ │ │ + eoreq lr, pc, r4, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc584 <__bss_end__@@Base+0xfe64a748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c936c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb58 │ │ │ │ - eorseq r8, sp, lr, lsl #9 │ │ │ │ - eoreq r9, lr, ip, lsr #6 │ │ │ │ - eoreq r9, lr, r4, asr #6 │ │ │ │ + ldrsbteq r8, [sp], -r6 │ │ │ │ + eoreq r9, lr, r4, ror r3 │ │ │ │ + eoreq r9, lr, ip, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc5b4 <__bss_end__@@Base+0xfe64a778> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28939c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 11c33bc <__bss_end__@@Base+0xb31580> │ │ │ │ - mlaseq sp, sl, r5, r8 │ │ │ │ - mlaseq r6, ip, lr, pc @ │ │ │ │ - eorseq pc, r6, lr, lsr #29 │ │ │ │ + eorseq r8, sp, r2, ror #11 │ │ │ │ + eorseq pc, r6, r4, ror #29 │ │ │ │ + ldrshteq pc, [r6], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc5e0 <__bss_end__@@Base+0xfe64a7a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2893c8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl c433e8 <__bss_end__@@Base+0x5b15ac> │ │ │ │ - ldrhteq r8, [sp], -sl │ │ │ │ - ldrdeq r9, [lr], -r0 @ │ │ │ │ - eoreq r9, lr, sl, ror #5 │ │ │ │ + eorseq r8, sp, r2, lsl #12 │ │ │ │ + eoreq r9, lr, r8, lsl r3 │ │ │ │ + eoreq r9, lr, r2, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc60c <__bss_end__@@Base+0xfe64a7d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2893f4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 6c3414 <__bss_end__@@Base+0x315d8> │ │ │ │ - ldrsbteq r8, [sp], -r6 │ │ │ │ - eoreq r9, lr, r4, lsr #5 │ │ │ │ - strhteq r9, [lr], -lr │ │ │ │ + eorseq r8, sp, lr, lsl r6 │ │ │ │ + eoreq r9, lr, ip, ror #5 │ │ │ │ + eoreq r9, lr, r6, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc638 <__bss_end__@@Base+0xfe64a7fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289420 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 143440 │ │ │ │ - eorseq r8, sp, sl, lsl r6 │ │ │ │ - eoreq r9, lr, r8, ror r2 │ │ │ │ - eoreq lr, pc, sl, lsl r4 @ │ │ │ │ + eorseq r8, sp, r2, ror #12 │ │ │ │ + eoreq r9, lr, r0, asr #5 │ │ │ │ + eoreq lr, pc, r2, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc664 <__bss_end__@@Base+0xfe64a828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c944c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae8 │ │ │ │ - eorseq r8, sp, r2, lsl r6 │ │ │ │ - eoreq r9, lr, ip, asr #4 │ │ │ │ - eoreq lr, pc, ip, ror #7 │ │ │ │ + eorseq r8, sp, sl, asr r6 │ │ │ │ + mlaeq lr, r4, r2, r9 │ │ │ │ + eoreq lr, pc, r4, lsr r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc694 <__bss_end__@@Base+0xfe64a858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c947c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ead0 │ │ │ │ - eorseq r8, sp, r2, ror #11 │ │ │ │ - eoreq r9, lr, ip, lsl r2 │ │ │ │ - eoreq r9, lr, r4, lsr r2 │ │ │ │ + eorseq r8, sp, sl, lsr #12 │ │ │ │ + eoreq r9, lr, r4, ror #4 │ │ │ │ + eoreq r9, lr, ip, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc6c4 <__bss_end__@@Base+0xfe64a888> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c94ac │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab8 │ │ │ │ - ldrhteq r8, [sp], -lr │ │ │ │ - eoreq r9, lr, ip, ror #3 │ │ │ │ - eoreq r9, lr, r4, lsl #4 │ │ │ │ + eorseq r8, sp, r6, lsl #14 │ │ │ │ + eoreq r9, lr, r4, lsr r2 │ │ │ │ + eoreq r9, lr, ip, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc6f4 <__bss_end__@@Base+0xfe64a8b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2894dc │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe9c34fc <__bss_end__@@Base+0xfe3316c0> │ │ │ │ - eorseq r8, sp, r2, lsr r7 │ │ │ │ - strhteq r9, [lr], -ip │ │ │ │ - eoreq lr, pc, lr, asr r3 @ │ │ │ │ + eorseq r8, sp, sl, ror r7 │ │ │ │ + eoreq r9, lr, r4, lsl #4 │ │ │ │ + eoreq lr, pc, r6, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc720 <__bss_end__@@Base+0xfe64a8e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9508 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea8a │ │ │ │ - eorseq r8, sp, r6, lsl #14 │ │ │ │ - mlaeq lr, r0, r1, r9 │ │ │ │ - eoreq r9, lr, r8, lsr #3 │ │ │ │ + eorseq r8, sp, lr, asr #14 │ │ │ │ + ldrdeq r9, [lr], -r8 @ │ │ │ │ + strdeq r9, [lr], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc750 <__bss_end__@@Base+0xfe64a914> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9538 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 1dc355c <__bss_end__@@Base+0x1731720> │ │ │ │ - ldrsbteq r8, [sp], -r4 │ │ │ │ - mlaseq r7, sl, r5, r0 │ │ │ │ - ldrhteq r0, [r7], -r2 │ │ │ │ + eorseq r8, sp, ip, lsl r8 │ │ │ │ + eorseq r0, r7, r2, ror #11 │ │ │ │ + ldrshteq r0, [r7], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc780 <__bss_end__@@Base+0xfe64a944> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9568 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b 17c358c <__bss_end__@@Base+0x1131750> │ │ │ │ - eorseq r8, sp, r4, lsr #15 │ │ │ │ - eorseq r0, r7, sl, ror #10 │ │ │ │ - ldrhteq r0, [r7], -r6 │ │ │ │ + eorseq r8, sp, ip, ror #15 │ │ │ │ + ldrhteq r0, [r7], -r2 │ │ │ │ + ldrshteq r0, [r7], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc7b0 <__bss_end__@@Base+0xfe64a974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289598 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 12435b8 <__bss_end__@@Base+0xbb177c> │ │ │ │ - eorseq r8, sp, r6, ror #19 │ │ │ │ - ldrhteq r0, [r7], -ip │ │ │ │ - ldrsbteq r0, [r7], -r6 │ │ │ │ + eorseq r8, sp, lr, lsr #20 │ │ │ │ + eorseq r0, r7, r4, lsl #28 │ │ │ │ + eorseq r0, r7, lr, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc7dc <__bss_end__@@Base+0xfe64a9a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c95c4 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea2c │ │ │ │ - ldrhteq r8, [sp], -sl │ │ │ │ - mlaseq r7, r0, sp, r0 │ │ │ │ - ldrhteq r0, [r7], -ip │ │ │ │ + eorseq r8, sp, r2, lsl #20 │ │ │ │ + ldrsbteq r0, [r7], -r8 │ │ │ │ + eorseq r0, r7, r4, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc80c <__bss_end__@@Base+0xfe64a9d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c95f4 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea14 │ │ │ │ - eorseq r8, sp, sl, lsl #19 │ │ │ │ - eorseq r0, r7, r0, ror #26 │ │ │ │ - eorseq r0, r7, ip, lsl #27 │ │ │ │ + ldrsbteq r8, [sp], -r2 │ │ │ │ + eorseq r0, r7, r8, lsr #27 │ │ │ │ + ldrsbteq r0, [r7], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc83c <__bss_end__@@Base+0xfe64aa00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9624 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9fc │ │ │ │ - eorseq r8, sp, r2, ror lr │ │ │ │ - eoreq r9, lr, r4, ror r0 │ │ │ │ - eoreq r9, lr, ip, lsl #1 │ │ │ │ + ldrhteq r8, [sp], -sl │ │ │ │ + strhteq r9, [lr], -ip │ │ │ │ + ldrdeq r9, [lr], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc86c <__bss_end__@@Base+0xfe64aa30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9654 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e4 │ │ │ │ - ldrsbteq r8, [sp], -r6 │ │ │ │ - eoreq r9, lr, r4, asr #32 │ │ │ │ - eoreq lr, pc, r4, ror #3 │ │ │ │ + eorseq r8, sp, lr, lsl pc │ │ │ │ + eoreq r9, lr, ip, lsl #1 │ │ │ │ + eoreq lr, pc, ip, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc89c <__bss_end__@@Base+0xfe64aa60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289684 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, sp, r6, asr r0 │ │ │ │ - eoreq r9, lr, r4, lsl r0 │ │ │ │ - strhteq lr, [pc], -r6 │ │ │ │ + mlaseq sp, lr, r0, r9 │ │ │ │ + eoreq r9, lr, ip, asr r0 │ │ │ │ + strdeq lr, [pc], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc8c8 <__bss_end__@@Base+0xfe64aa8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c96b0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - eorseq r9, sp, sl, lsr #32 │ │ │ │ - eoreq r8, lr, r8, ror #31 │ │ │ │ - eoreq r9, lr, r0 │ │ │ │ + eorseq r9, sp, r2, ror r0 │ │ │ │ + eoreq r9, lr, r0, lsr r0 │ │ │ │ + eoreq r9, lr, r8, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc8f8 <__bss_end__@@Base+0xfe64aabc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c96e0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99e │ │ │ │ - ldrsbteq r9, [sp], -r6 │ │ │ │ - eoreq r1, pc, r4, lsl #28 │ │ │ │ - eoreq r1, pc, r8, lsl lr @ │ │ │ │ + eorseq r9, sp, lr, lsl r5 │ │ │ │ + eoreq r1, pc, ip, asr #28 │ │ │ │ + eoreq r1, pc, r0, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc928 <__bss_end__@@Base+0xfe64aaec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289710 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, sp, r2, lsr #11 │ │ │ │ - eoreq r4, pc, r4, lsl pc @ │ │ │ │ - eoreq r4, pc, sl, lsr #30 │ │ │ │ + eorseq r9, sp, sl, ror #11 │ │ │ │ + eoreq r4, pc, ip, asr pc @ │ │ │ │ + eoreq r4, pc, r2, ror pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc954 <__bss_end__@@Base+0xfe64ab18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c973c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e970 │ │ │ │ - eorseq r9, sp, r6, ror r5 │ │ │ │ - eoreq r4, pc, r8, ror #29 │ │ │ │ - eoreq r4, pc, r8, lsr pc @ │ │ │ │ + ldrhteq r9, [sp], -lr │ │ │ │ + eoreq r4, pc, r0, lsr pc @ │ │ │ │ + eoreq r4, pc, r0, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc984 <__bss_end__@@Base+0xfe64ab48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c976c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e958 │ │ │ │ - eorseq r9, sp, r6, asr #10 │ │ │ │ - strhteq r4, [pc], -r8 │ │ │ │ - eoreq r4, pc, r8, lsl #30 │ │ │ │ + eorseq r9, sp, lr, lsl #11 │ │ │ │ + eoreq r4, pc, r0, lsl #30 │ │ │ │ + eoreq r4, pc, r0, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc9b4 <__bss_end__@@Base+0xfe64ab78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c979c │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e940 │ │ │ │ - eorseq r9, sp, ip, asr r8 │ │ │ │ - eorseq r3, r7, r2, rrx │ │ │ │ - ldrhteq r3, [r7], -r0 │ │ │ │ + eorseq r9, sp, r4, lsr #17 │ │ │ │ + eorseq r3, r7, sl, lsr #1 │ │ │ │ + ldrshteq r3, [r7], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc9e4 <__bss_end__@@Base+0xfe64aba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c97cc │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmdb r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, sp, r8, asr #21 │ │ │ │ - eorseq r3, r7, lr, lsr r8 │ │ │ │ - ldrsbteq pc, [r1], -lr @ │ │ │ │ + eorseq r9, sp, r0, lsl fp │ │ │ │ + eorseq r3, r7, r6, lsl #17 │ │ │ │ + eorseq pc, r1, r6, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdca14 <__bss_end__@@Base+0xfe64abd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c97fc │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmdb lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlaseq sp, r8, sl, r9 │ │ │ │ - eorseq r3, r7, lr, lsl #16 │ │ │ │ - eorseq pc, r1, lr, lsr #19 │ │ │ │ + eorseq r9, sp, r0, ror #21 │ │ │ │ + eorseq r3, r7, r6, asr r8 │ │ │ │ + ldrshteq pc, [r1], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdca44 <__bss_end__@@Base+0xfe64ac08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c982c │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldm r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, sp, r8, ror #20 │ │ │ │ - ldrsbteq r3, [r7], -lr │ │ │ │ + ldrhteq r9, [sp], -r0 │ │ │ │ eorseq r3, r7, r6, lsr #16 │ │ │ │ + eorseq r3, r7, lr, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdca74 <__bss_end__@@Base+0xfe64ac38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28985c │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, sp, lr, asr ip │ │ │ │ - eorseq r3, r7, r4, lsl sp │ │ │ │ - eorseq r3, r7, lr, lsr #26 │ │ │ │ + eorseq r9, sp, r6, lsr #25 │ │ │ │ + eorseq r3, r7, ip, asr sp │ │ │ │ + eorseq r3, r7, r6, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdcaa0 <__bss_end__@@Base+0xfe64ac64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9888 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8ca │ │ │ │ - eorseq sl, sp, r6, asr #2 │ │ │ │ - eorseq r5, r7, r4, ror #3 │ │ │ │ - ldrshteq r5, [r7], -ip │ │ │ │ + eorseq sl, sp, lr, lsl #3 │ │ │ │ + eorseq r5, r7, ip, lsr #4 │ │ │ │ + eorseq r5, r7, r4, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b857 │ │ │ │ + svclt 0x0000b87b │ │ │ │ andeq r1, r0, r9, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b84f │ │ │ │ + svclt 0x0000b873 │ │ │ │ muleq r2, r9, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b847 │ │ │ │ + svclt 0x0000b86b │ │ │ │ andeq r1, r3, r9, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b83f │ │ │ │ + svclt 0x0000b863 │ │ │ │ @ instruction: 0x00031bbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b837 │ │ │ │ + svclt 0x0000b85b │ │ │ │ @ instruction: 0x00031bb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b82f │ │ │ │ + svclt 0x0000b853 │ │ │ │ andeq r5, r3, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b827 │ │ │ │ + svclt 0x0000b84b │ │ │ │ strdeq sl, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b81f │ │ │ │ + svclt 0x0000b843 │ │ │ │ strdeq sl, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b817 │ │ │ │ + svclt 0x0000b83b │ │ │ │ andeq ip, r3, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b80f │ │ │ │ + svclt 0x0000b833 │ │ │ │ andeq sp, r3, r9, lsl #19 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b807 │ │ │ │ + svclt 0x0000b82b │ │ │ │ andeq pc, r3, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfff │ │ │ │ + @ instruction: 0xf2b94478 │ │ │ │ + svclt 0x0000b823 │ │ │ │ andeq r5, r5, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bff7 │ │ │ │ + @ instruction: 0xf2b94478 │ │ │ │ + svclt 0x0000b81b │ │ │ │ andeq r6, r5, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfef │ │ │ │ + @ instruction: 0xf2b94478 │ │ │ │ + svclt 0x0000b813 │ │ │ │ andeq r7, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfe7 │ │ │ │ + @ instruction: 0xf2b94478 │ │ │ │ + svclt 0x0000b80b │ │ │ │ andeq r8, r5, r9, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfdf │ │ │ │ + @ instruction: 0xf2b94478 │ │ │ │ + svclt 0x0000b803 │ │ │ │ andeq sl, r5, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfd7 │ │ │ │ + svclt 0x0000bffb │ │ │ │ muleq r5, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfcf │ │ │ │ + svclt 0x0000bff3 │ │ │ │ strdeq fp, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfc7 │ │ │ │ + svclt 0x0000bfeb │ │ │ │ muleq r5, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfbf │ │ │ │ + svclt 0x0000bfe3 │ │ │ │ andeq ip, r5, r1, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfb7 │ │ │ │ + svclt 0x0000bfdb │ │ │ │ andeq sp, r5, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfaf │ │ │ │ + svclt 0x0000bfd3 │ │ │ │ andeq sp, r5, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfa7 │ │ │ │ + svclt 0x0000bfcb │ │ │ │ @ instruction: 0x00063ab9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf9f │ │ │ │ + svclt 0x0000bfc3 │ │ │ │ @ instruction: 0x00066fb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf97 │ │ │ │ + svclt 0x0000bfbb │ │ │ │ andeq r7, r6, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf8f │ │ │ │ + svclt 0x0000bfb3 │ │ │ │ andeq sl, r6, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf87 │ │ │ │ + svclt 0x0000bfab │ │ │ │ andeq fp, r6, r1, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf7f │ │ │ │ + svclt 0x0000bfa3 │ │ │ │ andeq fp, r6, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf77 │ │ │ │ + svclt 0x0000bf9b │ │ │ │ @ instruction: 0x0006c4b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf6f │ │ │ │ + svclt 0x0000bf93 │ │ │ │ ldrdeq sp, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf67 │ │ │ │ + svclt 0x0000bf8b │ │ │ │ andeq sp, r6, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf5f │ │ │ │ + svclt 0x0000bf83 │ │ │ │ andeq pc, r6, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf57 │ │ │ │ + svclt 0x0000bf7b │ │ │ │ andeq pc, r6, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf4f │ │ │ │ + svclt 0x0000bf73 │ │ │ │ andeq r0, r7, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf47 │ │ │ │ + svclt 0x0000bf6b │ │ │ │ andeq r0, r7, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf3f │ │ │ │ + svclt 0x0000bf63 │ │ │ │ andeq r0, r7, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf37 │ │ │ │ + svclt 0x0000bf5b │ │ │ │ ldrdeq r1, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf2f │ │ │ │ + svclt 0x0000bf53 │ │ │ │ strdeq r1, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf27 │ │ │ │ + svclt 0x0000bf4b │ │ │ │ andeq r2, r7, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf1f │ │ │ │ + svclt 0x0000bf43 │ │ │ │ andeq r5, r7, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf17 │ │ │ │ + svclt 0x0000bf3b │ │ │ │ andeq r6, r7, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf0f │ │ │ │ + svclt 0x0000bf33 │ │ │ │ andeq r6, r7, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf07 │ │ │ │ + svclt 0x0000bf2b │ │ │ │ andeq r8, r7, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beff │ │ │ │ + svclt 0x0000bf23 │ │ │ │ andeq r9, r7, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bef7 │ │ │ │ + svclt 0x0000bf1b │ │ │ │ andeq sp, r7, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beef │ │ │ │ + svclt 0x0000bf13 │ │ │ │ muleq r8, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bee7 │ │ │ │ + svclt 0x0000bf0b │ │ │ │ andeq r3, r8, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bedf │ │ │ │ + svclt 0x0000bf03 │ │ │ │ andeq r6, r8, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bed7 │ │ │ │ + svclt 0x0000befb │ │ │ │ muleq r8, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000becf │ │ │ │ + svclt 0x0000bef3 │ │ │ │ strdeq r9, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bec7 │ │ │ │ + svclt 0x0000beeb │ │ │ │ andeq pc, r8, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bebf │ │ │ │ + svclt 0x0000bee3 │ │ │ │ andeq pc, r8, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beb7 │ │ │ │ + svclt 0x0000bedb │ │ │ │ andeq r0, r9, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beaf │ │ │ │ + svclt 0x0000bed3 │ │ │ │ andeq r0, r9, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bea7 │ │ │ │ + svclt 0x0000becb │ │ │ │ ldrdeq r1, [r9], -r1 @ │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be9f │ │ │ │ + svclt 0x0000bec3 │ │ │ │ andeq r1, r9, r1, asr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be97 │ │ │ │ + svclt 0x0000bebb │ │ │ │ andeq r4, r9, sp, lsr #30 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ vext.8 d3, d6, d8, #0 │ │ │ │ - svclt 0x0000be8f │ │ │ │ + svclt 0x0000beb3 │ │ │ │ subeq r8, lr, lr, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be87 │ │ │ │ + svclt 0x0000beab │ │ │ │ andeq r3, sl, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be7f │ │ │ │ + svclt 0x0000bea3 │ │ │ │ andeq r4, sl, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be77 │ │ │ │ + svclt 0x0000be9b │ │ │ │ andeq r6, sl, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be6f │ │ │ │ + svclt 0x0000be93 │ │ │ │ andeq fp, fp, r5, lsl #22 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be67 │ │ │ │ + svclt 0x0000be8b │ │ │ │ strdeq r0, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be5f │ │ │ │ + svclt 0x0000be83 │ │ │ │ andeq r0, ip, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be57 │ │ │ │ + svclt 0x0000be7b │ │ │ │ andeq r0, ip, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be4f │ │ │ │ + svclt 0x0000be73 │ │ │ │ ldrdeq r1, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be47 │ │ │ │ + svclt 0x0000be6b │ │ │ │ andeq r2, ip, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be3f │ │ │ │ + svclt 0x0000be63 │ │ │ │ andeq r2, ip, r9, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be37 │ │ │ │ + svclt 0x0000be5b │ │ │ │ andeq r3, ip, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be2f │ │ │ │ + svclt 0x0000be53 │ │ │ │ andeq r3, ip, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be27 │ │ │ │ + svclt 0x0000be4b │ │ │ │ andeq r3, ip, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be1f │ │ │ │ + svclt 0x0000be43 │ │ │ │ andeq r4, ip, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be17 │ │ │ │ + svclt 0x0000be3b │ │ │ │ andeq r4, ip, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be0f │ │ │ │ + svclt 0x0000be33 │ │ │ │ ldrdeq r4, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be07 │ │ │ │ + svclt 0x0000be2b │ │ │ │ andeq r5, ip, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdff │ │ │ │ + svclt 0x0000be23 │ │ │ │ ldrdeq r5, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdf7 │ │ │ │ + svclt 0x0000be1b │ │ │ │ andeq r5, ip, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdef │ │ │ │ + svclt 0x0000be13 │ │ │ │ andeq r5, ip, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bde7 │ │ │ │ + svclt 0x0000be0b │ │ │ │ andeq r6, ip, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bddf │ │ │ │ + svclt 0x0000be03 │ │ │ │ andeq r9, ip, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdd7 │ │ │ │ + svclt 0x0000bdfb │ │ │ │ andeq r0, sp, r9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdcf │ │ │ │ + svclt 0x0000bdf3 │ │ │ │ andeq r8, sp, r5, lsl r7 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdc7 │ │ │ │ + svclt 0x0000bdeb │ │ │ │ muleq sp, r1, pc @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - stcllt 2, cr15, [r0, #728] @ 0x2d8 │ │ │ │ + stcllt 2, cr15, [r4, #728]! @ 0x2d8 │ │ │ │ subeq r9, lr, r2, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdb9 │ │ │ │ + svclt 0x0000bddd │ │ │ │ andeq sp, lr, r5, asr #18 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdb1 │ │ │ │ + svclt 0x0000bdd5 │ │ │ │ andeq r3, pc, r1, asr #11 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - stclt 2, cr15, [sl, #728]! @ 0x2d8 │ │ │ │ + stcllt 2, cr15, [lr, #728] @ 0x2d8 │ │ │ │ strheq r9, [pc], #-146 @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecdd038 <__bss_end__@@Base+0xfe64b1fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 7b2058 <__bss_end__@@Base+0x12021c> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf90cf236 │ │ │ │ + @ instruction: 0xf930f236 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf87ef2ac │ │ │ │ + @ instruction: 0xf8a2f2ac │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ blmi 59c1f8 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 24ea94 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf86ef2ac │ │ │ │ + @ instruction: 0xf892f2ac │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ subeq r6, r1, r2, asr #17 │ │ │ │ andeq r1, r0, r0, lsl #5 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - eorseq r8, r1, sl, lsr #27 │ │ │ │ + ldrshteq r8, [r1], -r2 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ - mlaseq r1, lr, sp, r8 │ │ │ │ + eorseq r8, r1, r6, ror #27 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd5d │ │ │ │ + svclt 0x0000bd81 │ │ │ │ andeq r9, pc, r1, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd55 │ │ │ │ + svclt 0x0000bd79 │ │ │ │ andeq sl, pc, r1, ror ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd4d │ │ │ │ + svclt 0x0000bd71 │ │ │ │ @ instruction: 0x000fb1b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd45 │ │ │ │ + svclt 0x0000bd69 │ │ │ │ andeq fp, pc, r9, lsr pc @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ vshr.s32 q1, q14, #10 │ │ │ │ - svclt 0x0000bd39 │ │ │ │ + svclt 0x0000bd5d │ │ │ │ ldrdeq r9, [pc], #-248 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd31 │ │ │ │ + svclt 0x0000bd55 │ │ │ │ @ instruction: 0x00102cbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd29 │ │ │ │ + svclt 0x0000bd4d │ │ │ │ andseq r5, r0, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd21 │ │ │ │ + svclt 0x0000bd45 │ │ │ │ andseq r6, r0, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd19 │ │ │ │ + svclt 0x0000bd3d │ │ │ │ andseq sp, r3, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd11 │ │ │ │ + svclt 0x0000bd35 │ │ │ │ andseq r6, r4, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd09 │ │ │ │ + svclt 0x0000bd2d │ │ │ │ @ instruction: 0x00156bd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd01 │ │ │ │ + svclt 0x0000bd25 │ │ │ │ andseq r6, r5, r1, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecdd18c <__bss_end__@@Base+0xfe64b350> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fd0008 │ │ │ │ @ instruction: 0xf104e84c │ │ │ │ vext.8 q0, q3, q6, #0 │ │ │ │ - bmi 78592c <__bss_end__@@Base+0xf3af0> │ │ │ │ + bmi 7859bc <__bss_end__@@Base+0xf3b80> │ │ │ │ blmi 7571a8 <__bss_end__@@Base+0xc536c> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ stc 7, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ @@ -2338,474 +2338,474 @@ │ │ │ │ @ instruction: 0x2100ed96 │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ vmla.i d22, d3, d0[5] │ │ │ │ - stmdami sl, {r0, r1, r2, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - cdplt 2, 11, cr15, cr8, cr4, {7} │ │ │ │ + cdplt 2, 13, cr15, cr12, cr4, {7} │ │ │ │ subseq r9, r0, r6, asr #11 │ │ │ │ subeq r6, r1, r8, asr r7 │ │ │ │ andeq r3, r0, r4, lsr #10 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr r0 │ │ │ │ andeq r3, r0, r0, ror r1 │ │ │ │ andseq r8, r5, fp, ror pc │ │ │ │ andseq r9, r5, r5, lsr r1 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf15a4479 │ │ │ │ svclt 0x0000b8e5 │ │ │ │ - mlaseq ip, ip, r8, r2 │ │ │ │ + eorseq r2, ip, r4, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc9f │ │ │ │ + svclt 0x0000bcc3 │ │ │ │ andseq fp, r5, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc97 │ │ │ │ + svclt 0x0000bcbb │ │ │ │ andseq ip, r5, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc8f │ │ │ │ + svclt 0x0000bcb3 │ │ │ │ @ instruction: 0x0015c5fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc87 │ │ │ │ + svclt 0x0000bcab │ │ │ │ andseq lr, r5, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc7f │ │ │ │ + svclt 0x0000bca3 │ │ │ │ andseq pc, r5, r1, lsl sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc77 │ │ │ │ - andseq sl, r6, r5, lsl #20 │ │ │ │ + svclt 0x0000bc9b │ │ │ │ + andseq sl, r6, sp, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecdd2a0 <__bss_end__@@Base+0xfe64b464> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 40a068 │ │ │ │ + blmi 40a068 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7fb9301 │ │ │ │ stmdami r7, {r2, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 1096 @ 0x448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7fbeb04 │ │ │ │ svclt 0x0000bb5f │ │ │ │ - andseq fp, r6, pc, ror #25 │ │ │ │ + andseq fp, r6, r7, lsr sp │ │ │ │ subeq r9, r2, lr, asr #19 │ │ │ │ umaaleq r8, r2, r8, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc4d │ │ │ │ - andseq fp, r6, r1, lsr #30 │ │ │ │ + svclt 0x0000bc71 │ │ │ │ + andseq fp, r6, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc45 │ │ │ │ - andseq ip, r6, r1, lsr #3 │ │ │ │ + svclt 0x0000bc69 │ │ │ │ + andseq ip, r6, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc3d │ │ │ │ - andseq lr, r6, r5, lsl #7 │ │ │ │ + svclt 0x0000bc61 │ │ │ │ + andseq lr, r6, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc35 │ │ │ │ - andseq pc, r6, sp, lsl #21 │ │ │ │ + svclt 0x0000bc59 │ │ │ │ + @ instruction: 0x0016fad5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc2d │ │ │ │ - andseq pc, r6, r5, ror #24 │ │ │ │ + svclt 0x0000bc51 │ │ │ │ + andseq pc, r6, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc25 │ │ │ │ - @ instruction: 0x001705f5 │ │ │ │ + svclt 0x0000bc49 │ │ │ │ + andseq r0, r7, sp, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc1d │ │ │ │ - andseq r0, r7, r1, lsl #12 │ │ │ │ + svclt 0x0000bc41 │ │ │ │ + andseq r0, r7, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc15 │ │ │ │ - andseq r0, r7, r9, asr #18 │ │ │ │ + svclt 0x0000bc39 │ │ │ │ + mulseq r7, r1, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc0d │ │ │ │ - andseq r1, r7, r9, lsr #11 │ │ │ │ + svclt 0x0000bc31 │ │ │ │ + @ instruction: 0x001715f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc05 │ │ │ │ - andseq r2, r7, r5, ror r4 │ │ │ │ + svclt 0x0000bc29 │ │ │ │ + @ instruction: 0x001724bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbfd │ │ │ │ - andseq r6, r7, r9, lsl #25 │ │ │ │ + svclt 0x0000bc21 │ │ │ │ + @ instruction: 0x00176cd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbf5 │ │ │ │ - andseq r7, r7, r1, lsr #18 │ │ │ │ + svclt 0x0000bc19 │ │ │ │ + andseq r7, r7, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbed │ │ │ │ - @ instruction: 0x0017caf9 │ │ │ │ + svclt 0x0000bc11 │ │ │ │ + andseq ip, r7, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbe5 │ │ │ │ - andseq ip, r7, r9, asr #29 │ │ │ │ + svclt 0x0000bc09 │ │ │ │ + andseq ip, r7, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbdd │ │ │ │ - andseq sp, r7, r9, lsl #14 │ │ │ │ + svclt 0x0000bc01 │ │ │ │ + andseq sp, r7, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbd5 │ │ │ │ - mulseq r7, r9, r0 │ │ │ │ + svclt 0x0000bbf9 │ │ │ │ + andseq lr, r7, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbcd │ │ │ │ - @ instruction: 0x0017e3f1 │ │ │ │ + svclt 0x0000bbf1 │ │ │ │ + andseq lr, r7, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbc5 │ │ │ │ - @ instruction: 0x001801dd │ │ │ │ + svclt 0x0000bbe9 │ │ │ │ + andseq r0, r8, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbbd │ │ │ │ - @ instruction: 0x001811f5 │ │ │ │ + svclt 0x0000bbe1 │ │ │ │ + andseq r1, r8, sp, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbb5 │ │ │ │ - andseq r3, r8, r1, asr #32 │ │ │ │ + svclt 0x0000bbd9 │ │ │ │ + andseq r3, r8, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bbad │ │ │ │ - andseq r4, r8, r9, lsr #14 │ │ │ │ + svclt 0x0000bbd1 │ │ │ │ + andseq r4, r8, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bba5 │ │ │ │ - @ instruction: 0x00184cb5 │ │ │ │ + svclt 0x0000bbc9 │ │ │ │ + @ instruction: 0x00184cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb9d │ │ │ │ - andseq sl, r8, r5, lsr #26 │ │ │ │ + svclt 0x0000bbc1 │ │ │ │ + andseq sl, r8, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb95 │ │ │ │ - andseq fp, r8, r5, asr #10 │ │ │ │ + svclt 0x0000bbb9 │ │ │ │ + andseq fp, r8, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb8d │ │ │ │ - andseq fp, r8, r9, ror r8 │ │ │ │ + svclt 0x0000bbb1 │ │ │ │ + andseq fp, r8, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb85 │ │ │ │ - andseq ip, r8, sp, ror r0 │ │ │ │ + svclt 0x0000bba9 │ │ │ │ + andseq ip, r8, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb7d │ │ │ │ - @ instruction: 0x0018c2b1 │ │ │ │ + svclt 0x0000bba1 │ │ │ │ + @ instruction: 0x0018c2f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb75 │ │ │ │ - andseq ip, r8, r9, lsl r8 │ │ │ │ + svclt 0x0000bb99 │ │ │ │ + andseq ip, r8, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb6d │ │ │ │ - andseq pc, r8, r9, lsr #23 │ │ │ │ + svclt 0x0000bb91 │ │ │ │ + @ instruction: 0x0018fbf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb65 │ │ │ │ - andseq pc, r8, sp, lsr #29 │ │ │ │ + svclt 0x0000bb89 │ │ │ │ + @ instruction: 0x0018fef5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb5d │ │ │ │ - andseq r0, r9, sp, lsl r0 │ │ │ │ + svclt 0x0000bb81 │ │ │ │ + andseq r0, r9, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb55 │ │ │ │ - andseq r0, r9, r1, lsl #12 │ │ │ │ + svclt 0x0000bb79 │ │ │ │ + andseq r0, r9, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb4d │ │ │ │ - mulseq r9, r1, sp │ │ │ │ + svclt 0x0000bb71 │ │ │ │ + @ instruction: 0x00190dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bb45 │ │ │ │ - andseq pc, r9, sp, ror r6 @ │ │ │ │ + svclt 0x0000bb69 │ │ │ │ + andseq pc, r9, r5, asr #13 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - bllt 1142ddc <__bss_end__@@Base+0xab0fa0> │ │ │ │ + bllt 1a42ddc <__bss_end__@@Base+0x13b0fa0> │ │ │ │ ldrheq r9, [r0], #-78 @ 0xffffffb2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecdd510 <__bss_end__@@Base+0xfe64b6d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf1b40090 │ │ │ │ - @ instruction: 0xf104ffcb │ │ │ │ + @ instruction: 0xf104ffef │ │ │ │ @ instruction: 0xf1b40060 │ │ │ │ - @ instruction: 0xf104ffc7 │ │ │ │ + @ instruction: 0xf104ffeb │ │ │ │ @ instruction: 0xf1b400c0 │ │ │ │ - @ instruction: 0xf104ffc3 │ │ │ │ + @ instruction: 0xf104ffe7 │ │ │ │ @ instruction: 0xf1b400f0 │ │ │ │ - @ instruction: 0xf504ffbf │ │ │ │ + @ instruction: 0xf504ffe3 │ │ │ │ @ instruction: 0xf1b47090 │ │ │ │ - @ instruction: 0xf104ffbb │ │ │ │ + @ instruction: 0xf104ffdf │ │ │ │ @ instruction: 0xf1b40030 │ │ │ │ - @ instruction: 0x4620ffb7 │ │ │ │ - @ instruction: 0xffb4f1b4 │ │ │ │ + @ instruction: 0x4620ffdb │ │ │ │ + @ instruction: 0xffd8f1b4 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xffb0f1b4 │ │ │ │ + @ instruction: 0xffd4f1b4 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xffacf1b4 │ │ │ │ + @ instruction: 0xffd0f1b4 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xffa8f1b4 │ │ │ │ + @ instruction: 0xffccf1b4 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xffa4f1b4 │ │ │ │ + @ instruction: 0xffc8f1b4 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xffa0f1b4 │ │ │ │ + @ instruction: 0xffc4f1b4 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff9cf1b4 │ │ │ │ + @ instruction: 0xffc0f1b4 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff98f1b4 │ │ │ │ + @ instruction: 0xffbcf1b4 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xff94f1b4 │ │ │ │ + @ instruction: 0xffb8f1b4 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff90f1b4 │ │ │ │ + @ instruction: 0xffb4f1b4 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff8cf1b4 │ │ │ │ + @ instruction: 0xffb0f1b4 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff88f1b4 │ │ │ │ + @ instruction: 0xffacf1b4 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xff84f1b4 │ │ │ │ + @ instruction: 0xffa8f1b4 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff80f1b4 │ │ │ │ + @ instruction: 0xffa4f1b4 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff7cf1b4 │ │ │ │ + @ instruction: 0xffa0f1b4 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff78f1b4 │ │ │ │ + @ instruction: 0xff9cf1b4 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff74f1b4 │ │ │ │ + @ instruction: 0xff98f1b4 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xff70f1b4 │ │ │ │ + @ instruction: 0xff94f1b4 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff6cf1b4 │ │ │ │ + @ instruction: 0xff90f1b4 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xff68f1b4 │ │ │ │ + @ instruction: 0xff8cf1b4 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff64f1b4 │ │ │ │ + @ instruction: 0xff88f1b4 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xff60f1b4 │ │ │ │ + @ instruction: 0xff84f1b4 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - svclt 0x005af1b4 │ │ │ │ + svclt 0x007ef1b4 │ │ │ │ subeq sl, r0, r0, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bab7 │ │ │ │ - andseq sl, fp, r1, ror #30 │ │ │ │ + svclt 0x0000badb │ │ │ │ + andseq sl, fp, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000baaf │ │ │ │ - andseq fp, fp, r5, lsl #4 │ │ │ │ + svclt 0x0000bad3 │ │ │ │ + andseq fp, fp, sp, asr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000baa7 │ │ │ │ - andseq sp, fp, r9, asr #7 │ │ │ │ + svclt 0x0000bacb │ │ │ │ + andseq sp, fp, r1, lsl r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba9f │ │ │ │ - andseq lr, fp, r9, lsr #28 │ │ │ │ + svclt 0x0000bac3 │ │ │ │ + andseq lr, fp, r1, ror lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba97 │ │ │ │ - andseq pc, fp, r9, lsl fp @ │ │ │ │ + svclt 0x0000babb │ │ │ │ + andseq pc, fp, r1, ror #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba8f │ │ │ │ - andseq r7, ip, sp, asr #9 │ │ │ │ + svclt 0x0000bab3 │ │ │ │ + andseq r7, ip, r5, lsl r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba87 │ │ │ │ - andseq r8, ip, sp, lsl #3 │ │ │ │ + svclt 0x0000baab │ │ │ │ + @ instruction: 0x001c81d5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba7f │ │ │ │ - andseq r8, ip, r1, lsr #16 │ │ │ │ + svclt 0x0000baa3 │ │ │ │ + andseq r8, ip, r9, ror #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba77 │ │ │ │ - andseq fp, ip, sp, asr r7 │ │ │ │ + svclt 0x0000ba9b │ │ │ │ + andseq fp, ip, r5, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecdd6a0 <__bss_end__@@Base+0xfe64b864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ vext.8 d9, d6, d1, #0 │ │ │ │ - stmdals r1, {r0, r1, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 2c4630 │ │ │ │ - ldmiblt r4, {r1, r3, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ + ldmiblt r8!, {r1, r3, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ subseq r9, r0, r6, asr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba59 │ │ │ │ - andseq r6, sp, r5, lsl lr │ │ │ │ + svclt 0x0000ba7d │ │ │ │ + andseq r6, sp, sp, asr lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba51 │ │ │ │ - andseq sl, sp, sp, ror #9 │ │ │ │ + svclt 0x0000ba75 │ │ │ │ + andseq sl, sp, r5, lsr r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba49 │ │ │ │ - andseq sl, sp, r9, asr fp │ │ │ │ + svclt 0x0000ba6d │ │ │ │ + andseq sl, sp, r1, lsr #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba41 │ │ │ │ - andseq pc, sp, r9, ror r4 @ │ │ │ │ + svclt 0x0000ba65 │ │ │ │ + andseq pc, sp, r1, asr #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba39 │ │ │ │ - andseq r7, pc, r5, lsl #26 │ │ │ │ + svclt 0x0000ba5d │ │ │ │ + andseq r7, pc, sp, asr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba31 │ │ │ │ - andseq r9, pc, r9, ror r1 @ │ │ │ │ + svclt 0x0000ba55 │ │ │ │ + andseq r9, pc, r1, asr #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba29 │ │ │ │ - andseq fp, pc, r5, lsl r4 @ │ │ │ │ + svclt 0x0000ba4d │ │ │ │ + andseq fp, pc, sp, asr r4 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba21 │ │ │ │ - @ instruction: 0x001fb4f1 │ │ │ │ + svclt 0x0000ba45 │ │ │ │ + andseq fp, pc, r9, lsr r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba19 │ │ │ │ - mulseq pc, r9, sp @ │ │ │ │ + svclt 0x0000ba3d │ │ │ │ + andseq fp, pc, r1, ror #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba11 │ │ │ │ - andseq ip, pc, r5, ror #27 │ │ │ │ + svclt 0x0000ba35 │ │ │ │ + andseq ip, pc, sp, lsr #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba09 │ │ │ │ - @ instruction: 0x001febf5 │ │ │ │ + svclt 0x0000ba2d │ │ │ │ + andseq lr, pc, sp, lsr ip @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba01 │ │ │ │ - eoreq r1, r0, r5, lsr #12 │ │ │ │ + svclt 0x0000ba25 │ │ │ │ + eoreq r1, r0, sp, ror #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9f9 │ │ │ │ - strhteq r3, [r0], -r9 │ │ │ │ + svclt 0x0000ba1d │ │ │ │ + eoreq r4, r0, r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9f1 │ │ │ │ - eoreq r8, r0, r1, ror r9 │ │ │ │ + svclt 0x0000ba15 │ │ │ │ + strhteq r8, [r0], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9e9 │ │ │ │ - eoreq sl, r0, r1, lsl #6 │ │ │ │ + svclt 0x0000ba0d │ │ │ │ + eoreq sl, r0, r9, asr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9e1 │ │ │ │ - eoreq sl, r0, r9, lsr r9 │ │ │ │ + svclt 0x0000ba05 │ │ │ │ + eoreq sl, r0, r1, lsl #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9d9 │ │ │ │ - eoreq sl, r0, r9, asr #31 │ │ │ │ + svclt 0x0000b9fd │ │ │ │ + eoreq fp, r0, r1, lsl r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9d1 │ │ │ │ - eoreq r0, r1, r1, ror #19 │ │ │ │ + svclt 0x0000b9f5 │ │ │ │ + eoreq r0, r1, r9, lsr #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9c9 │ │ │ │ - mlaeq r1, r1, r9, r2 │ │ │ │ + svclt 0x0000b9ed │ │ │ │ + ldrdeq r2, [r1], -r9 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9c1 │ │ │ │ - eoreq r5, r1, r1, ror #1 │ │ │ │ + svclt 0x0000b9e5 │ │ │ │ + eoreq r5, r1, r9, lsr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9b9 │ │ │ │ - eoreq r9, r1, r5, ror r1 │ │ │ │ + svclt 0x0000b9dd │ │ │ │ + strhteq r9, [r1], -sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9b1 │ │ │ │ - eoreq ip, r1, sp, lsl sl │ │ │ │ + svclt 0x0000b9d5 │ │ │ │ + eoreq ip, r1, r5, ror #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9a9 │ │ │ │ - eoreq ip, r1, sp, lsr fp │ │ │ │ + svclt 0x0000b9cd │ │ │ │ + eoreq ip, r1, r5, lsl #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b9a1 │ │ │ │ - eoreq pc, r1, sp, asr #24 │ │ │ │ + svclt 0x0000b9c5 │ │ │ │ + mlaeq r1, r5, ip, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b999 │ │ │ │ - eoreq r8, r2, r5, ror #30 │ │ │ │ + svclt 0x0000b9bd │ │ │ │ + eoreq r8, r2, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b991 │ │ │ │ - eoreq r9, r2, r5, ror #7 │ │ │ │ + svclt 0x0000b9b5 │ │ │ │ + eoreq r9, r2, sp, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b989 │ │ │ │ - eoreq sl, r2, r1, lsr #3 │ │ │ │ + svclt 0x0000b9ad │ │ │ │ + eoreq sl, r2, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b981 │ │ │ │ - eoreq sl, r2, r9, asr #14 │ │ │ │ + svclt 0x0000b9a5 │ │ │ │ + mlaeq r2, r1, r7, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b979 │ │ │ │ - mlaeq r2, r9, r7, sl │ │ │ │ + svclt 0x0000b99d │ │ │ │ + eoreq sl, r2, r1, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b971 │ │ │ │ - ldrdeq sl, [r2], -sp @ │ │ │ │ + svclt 0x0000b995 │ │ │ │ + eoreq sl, r2, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b969 │ │ │ │ - eoreq sl, r2, r1, lsr pc │ │ │ │ + svclt 0x0000b98d │ │ │ │ + eoreq sl, r2, r9, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b961 │ │ │ │ - eoreq fp, r2, r5, ror r5 │ │ │ │ + svclt 0x0000b985 │ │ │ │ + strhteq fp, [r2], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b959 │ │ │ │ - eoreq lr, r2, r1, ror r7 │ │ │ │ + svclt 0x0000b97d │ │ │ │ + strhteq lr, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b951 │ │ │ │ - eoreq lr, r2, r1, lsr fp │ │ │ │ + svclt 0x0000b975 │ │ │ │ + eoreq lr, r2, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b949 │ │ │ │ - eoreq pc, r2, r1, ror r3 @ │ │ │ │ + svclt 0x0000b96d │ │ │ │ + strhteq pc, [r2], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b941 │ │ │ │ - mlaeq r3, r9, r5, r1 │ │ │ │ + svclt 0x0000b965 │ │ │ │ + eoreq r1, r3, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b939 │ │ │ │ - eoreq r1, r3, r9, ror ip │ │ │ │ + svclt 0x0000b95d │ │ │ │ + eoreq r1, r3, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000b931 │ │ │ │ - ldrdeq r2, [r3], -r9 @ │ │ │ │ + svclt 0x0000b955 │ │ │ │ + eoreq r2, r3, r1, lsr #2 │ │ │ │ │ │ │ │ 00186720 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (186790 ) │ │ │ │ @@ -2828,560 +2828,560 @@ │ │ │ │ ldr r1, [pc, #68] @ (1867a0 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (1867a4 ) │ │ │ │ ldr r3, [pc, #32] @ (186794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 18678a │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 3bc02c │ │ │ │ + bl 3bc074 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r5, [r1, r3] │ │ │ │ + ldr r5, [r2, r4] │ │ │ │ movs r3, r4 │ │ │ │ - cbz r0, 1867d0 │ │ │ │ + cbz r0, 1867e2 │ │ │ │ movs r4, r6 │ │ │ │ ldrsh r2, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (1867b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #145 @ 0x91 │ │ │ │ + subs r4, #217 @ 0xd9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #141 @ 0x8d │ │ │ │ + subs r4, #213 @ 0xd5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #137 @ 0x89 │ │ │ │ + subs r4, #209 @ 0xd1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #133 @ 0x85 │ │ │ │ + subs r4, #205 @ 0xcd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #129 @ 0x81 │ │ │ │ + subs r4, #201 @ 0xc9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186804 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #125 @ 0x7d │ │ │ │ + subs r4, #197 @ 0xc5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186814 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #121 @ 0x79 │ │ │ │ + subs r4, #193 @ 0xc1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186824 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #117 @ 0x75 │ │ │ │ + subs r4, #189 @ 0xbd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186834 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #113 @ 0x71 │ │ │ │ + subs r4, #185 @ 0xb9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186844 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #109 @ 0x6d │ │ │ │ + subs r4, #181 @ 0xb5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186854 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #105 @ 0x69 │ │ │ │ + subs r4, #177 @ 0xb1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186864 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #101 @ 0x65 │ │ │ │ + subs r4, #173 @ 0xad │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186874 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #97 @ 0x61 │ │ │ │ + subs r4, #169 @ 0xa9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186884 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #93 @ 0x5d │ │ │ │ + subs r4, #165 @ 0xa5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186894 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #89 @ 0x59 │ │ │ │ + subs r4, #161 @ 0xa1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #85 @ 0x55 │ │ │ │ + subs r4, #157 @ 0x9d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #81 @ 0x51 │ │ │ │ + subs r4, #153 @ 0x99 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #77 @ 0x4d │ │ │ │ + subs r4, #149 @ 0x95 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #73 @ 0x49 │ │ │ │ + subs r4, #145 @ 0x91 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #69 @ 0x45 │ │ │ │ + subs r4, #141 @ 0x8d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #65 @ 0x41 │ │ │ │ + subs r4, #137 @ 0x89 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186904 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #61 @ 0x3d │ │ │ │ + subs r4, #133 @ 0x85 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186914 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #57 @ 0x39 │ │ │ │ + subs r4, #129 @ 0x81 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186924 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #53 @ 0x35 │ │ │ │ + subs r4, #125 @ 0x7d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186934 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #49 @ 0x31 │ │ │ │ + subs r4, #121 @ 0x79 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186944 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #45 @ 0x2d │ │ │ │ + subs r4, #117 @ 0x75 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186954 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #41 @ 0x29 │ │ │ │ + subs r4, #113 @ 0x71 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186964 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #37 @ 0x25 │ │ │ │ + subs r4, #109 @ 0x6d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186974 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #33 @ 0x21 │ │ │ │ + subs r4, #105 @ 0x69 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186984 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #29 │ │ │ │ + subs r4, #101 @ 0x65 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186994 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #25 │ │ │ │ + subs r4, #97 @ 0x61 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #21 │ │ │ │ + subs r4, #93 @ 0x5d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #17 │ │ │ │ + subs r4, #89 @ 0x59 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #13 │ │ │ │ + subs r4, #85 @ 0x55 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #9 │ │ │ │ + subs r4, #81 @ 0x51 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #5 │ │ │ │ + subs r4, #77 @ 0x4d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r4, #1 │ │ │ │ + subs r4, #73 @ 0x49 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #253 @ 0xfd │ │ │ │ + subs r4, #69 @ 0x45 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #249 @ 0xf9 │ │ │ │ + subs r4, #65 @ 0x41 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #245 @ 0xf5 │ │ │ │ + subs r4, #61 @ 0x3d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #241 @ 0xf1 │ │ │ │ + subs r4, #57 @ 0x39 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #237 @ 0xed │ │ │ │ + subs r4, #53 @ 0x35 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #233 @ 0xe9 │ │ │ │ + subs r4, #49 @ 0x31 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #229 @ 0xe5 │ │ │ │ + subs r4, #45 @ 0x2d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #225 @ 0xe1 │ │ │ │ + subs r4, #41 @ 0x29 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #221 @ 0xdd │ │ │ │ + subs r4, #37 @ 0x25 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #217 @ 0xd9 │ │ │ │ + subs r4, #33 @ 0x21 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186aa4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #213 @ 0xd5 │ │ │ │ + subs r4, #29 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186ab4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #209 @ 0xd1 │ │ │ │ + subs r4, #25 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186ac4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #205 @ 0xcd │ │ │ │ + subs r4, #21 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186ad4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #201 @ 0xc9 │ │ │ │ + subs r4, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186ae4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #197 @ 0xc5 │ │ │ │ + subs r4, #13 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186af4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #193 @ 0xc1 │ │ │ │ + subs r4, #9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #189 @ 0xbd │ │ │ │ + subs r4, #5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #185 @ 0xb9 │ │ │ │ + subs r4, #1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #181 @ 0xb5 │ │ │ │ + subs r3, #253 @ 0xfd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #177 @ 0xb1 │ │ │ │ + subs r3, #249 @ 0xf9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #173 @ 0xad │ │ │ │ + subs r3, #245 @ 0xf5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #169 @ 0xa9 │ │ │ │ + subs r3, #241 @ 0xf1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #165 @ 0xa5 │ │ │ │ + subs r3, #237 @ 0xed │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #161 @ 0xa1 │ │ │ │ + subs r3, #233 @ 0xe9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #157 @ 0x9d │ │ │ │ + subs r3, #229 @ 0xe5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #153 @ 0x99 │ │ │ │ + subs r3, #225 @ 0xe1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186ba4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #149 @ 0x95 │ │ │ │ + subs r3, #221 @ 0xdd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186bb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #145 @ 0x91 │ │ │ │ + subs r3, #217 @ 0xd9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186bc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #141 @ 0x8d │ │ │ │ + subs r3, #213 @ 0xd5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186bd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #137 @ 0x89 │ │ │ │ + subs r3, #209 @ 0xd1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186be4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #133 @ 0x85 │ │ │ │ + subs r3, #205 @ 0xcd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186bf4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #129 @ 0x81 │ │ │ │ + subs r3, #201 @ 0xc9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186c04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #125 @ 0x7d │ │ │ │ + subs r3, #197 @ 0xc5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186c14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #121 @ 0x79 │ │ │ │ + subs r3, #193 @ 0xc1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186c24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #117 @ 0x75 │ │ │ │ + subs r3, #189 @ 0xbd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186c34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #113 @ 0x71 │ │ │ │ + subs r3, #185 @ 0xb9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186c44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - subs r3, #109 @ 0x6d │ │ │ │ + subs r3, #181 @ 0xb5 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 186d2c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -3533,55 +3533,55 @@ │ │ │ │ ldr r0, [pc, #32] @ (186df8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ add r4, sp, #808 @ 0x328 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ movs r5, r7 │ │ │ │ - stc2l 0, cr0, [sl], {54} @ 0x36 │ │ │ │ - ldc2l 0, cr0, [ip], {54} @ 0x36 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + ldc2 0, cr0, [r2, #-216] @ 0xffffff28 │ │ │ │ + stc2 0, cr0, [r4, #-216]! @ 0xffffff28 │ │ │ │ + strb r6, [r4, #25] │ │ │ │ movs r5, r7 │ │ │ │ - ldc2 0, cr0, [r8], #216 @ 0xd8 │ │ │ │ - stc2l 0, cr0, [r6], #216 @ 0xd8 │ │ │ │ + stc2 0, cr0, [r0, #-216] @ 0xffffff28 │ │ │ │ + stc2 0, cr0, [lr, #-216]! @ 0xffffff28 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (186e24 ) │ │ │ │ ldr r1, [pc, #24] @ (186e28 ) │ │ │ │ ldr r0, [pc, #28] @ (186e2c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 46ad80 │ │ │ │ + bl 46adc8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44782c │ │ │ │ + b.w 447874 │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #11 │ │ │ │ + lsrs r1, r1, #12 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r7, r7, #19 │ │ │ │ + lsls r7, r0, #21 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r1, r4, #21 │ │ │ │ + lsls r1, r5, #22 │ │ │ │ movs r4, r5 │ │ │ │ ldr r0, [pc, #8] @ (186e3c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 43c97c │ │ │ │ + b.w 43c9c4 │ │ │ │ nop │ │ │ │ add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (186e4c ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r4, #26] │ │ │ │ + ldrh r1, [r5, #28] │ │ │ │ movs r4, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (186ef0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -3590,15 +3590,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (186ef8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r0, [pc, #128] @ (186efc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 182d14 │ │ │ │ @@ -3626,15 +3626,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 186e8e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -3645,15 +3645,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + adds r6, r6, r0 │ │ │ │ movs r7, r6 │ │ │ │ add r6, sp, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r6, [r4, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #20] @ (186f20 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -3664,42 +3664,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ add r6, sp, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldc 0, cr0, [sp], #176 @ 0xb0 │ │ │ │ + stc 0, cr0, [r5, #-176] @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ (186f34 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 43c97c │ │ │ │ + b.w 43c9c4 │ │ │ │ nop │ │ │ │ add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (186f44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - ldmia r0, {r0, r2, r4, r7} │ │ │ │ + ldmia r0, {r0, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #8] @ (186f54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - ldmia r0, {r0, r4, r7} │ │ │ │ + ldmia r0, {r0, r3, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #8] @ (186f64 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e97c │ │ │ │ + b.w 43e9c4 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r0, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r0, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00186f68 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -3818,15 +3818,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (18707c <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ mcr2 0, 7, r0, cr14, cr14, {1} │ │ │ │ vldr d7, [pc, #60] @ 1870c0 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ @@ -3878,15 +3878,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 183728 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 2f3eb0 │ │ │ │ + bl 2f3ef8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 1838c0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 187166 <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -3900,15 +3900,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (1871bc <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -3930,29 +3930,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [r3, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 64 @ 0x40 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ movs r6, r5 │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 114 @ 0x72 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrb r2, [r5, r0] │ │ │ │ movs r7, r6 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #84 @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r5, #28 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, #146 @ 0x92 │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (18722c <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -3964,19 +3964,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 188e90 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 1871fa <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 181328 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 44d950 │ │ │ │ + bl 44d998 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43cdf8 │ │ │ │ + bl 43ce40 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 181844 │ │ │ │ @@ -3989,31 +3989,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (1872ac <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 187282 <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #80] @ 1872b0 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (1872b4 <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ cbz r0, 187282 <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 18729a <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -4025,68 +4025,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 22596c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 226190 │ │ │ │ - rors r0, r3 │ │ │ │ + tst r0, r4 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ movs r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (187390 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (187394 <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #192] @ (187398 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ bl 1e31a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 181544 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (18739c <_start@@Base+0x434>) │ │ │ │ blx 181544 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 44d944 │ │ │ │ + bl 44d98c │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -4108,18 +4108,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2df53c │ │ │ │ nop │ │ │ │ - orn r0, r4, #11599872 @ 0xb10000 │ │ │ │ - ldrh r6, [r3, r1] │ │ │ │ + @ instruction: 0xf4ac0031 │ │ │ │ + ldrh r6, [r4, r2] │ │ │ │ movs r7, r6 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r4, #16 │ │ │ │ movs r6, r5 │ │ │ │ strh r2, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -4132,35 +4132,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (18745c <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (187460 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (187464 <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #124] @ (187468 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (18746c <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #112] @ (187470 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (187474 <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (187478 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -4191,27 +4191,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ movs r6, r5 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ movs r6, r5 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #254 @ 0xfe │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf3480031 │ │ │ │ + @ instruction: 0xf3900031 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 0, pc, cr3, cr15, {7} │ │ │ │ @@ -4260,15 +4260,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 448210 │ │ │ │ + bl 448258 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 187546 <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (187564 <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 183360 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -4284,29 +4284,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 448214 │ │ │ │ + b.w 44825c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strh r0, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187568 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4367,29 +4367,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r1, [pc, #100] @ (18766c ) │ │ │ │ ldr r2, [pc, #104] @ (187670 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (187674 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f500c │ │ │ │ + bl 2f5054 │ │ │ │ cbz r0, 18764e │ │ │ │ ldr r2, [pc, #80] @ (187678 ) │ │ │ │ ldr r3, [pc, #60] @ (187668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -4401,29 +4401,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r2, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r0, r6 │ │ │ │ str r2, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0018767c : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -4489,16 +4489,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (187784 ) │ │ │ │ - bl 2f9074 │ │ │ │ - bl 2f5000 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 2f5048 │ │ │ │ ldr r3, [pc, #84] @ (187788 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 187750 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -4519,63 +4519,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 18773c │ │ │ │ ldr r0, [pc, #44] @ (187794 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ movs r7, r6 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + adds r7, #228 @ 0xe4 │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r0, r6 │ │ │ │ ldr r7, [pc, #832] @ (187ac8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #170 @ 0xaa │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187798 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (187834 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ ldr r2, [pc, #132] @ (187838 ) │ │ │ │ ldr r1, [pc, #132] @ (18783c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 18780e │ │ │ │ cbz r4, 187820 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cbz r0, 1877f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92dc │ │ │ │ + bl 2f9324 │ │ │ │ cbnz r0, 1877f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -4601,26 +4601,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (18784c ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ movs r7, r6 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r7, #48 @ 0x30 │ │ │ │ movs r6, r5 │ │ │ │ - vqadd.s64 d16, d12, d17 │ │ │ │ - adds r6, #24 │ │ │ │ + vmvn.i32 d16, #65 @ 0x00000041 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #12 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4628,15 +4628,15 @@ │ │ │ │ bl 18931c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (1878cc ) │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 18788c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 181cbc │ │ │ │ cbnz r0, 1878a0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -4661,15 +4661,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 187944 │ │ │ │ sub sp, #20 │ │ │ │ @@ -4678,49 +4678,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (18794c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ bl 187850 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 18792a │ │ │ │ ldr r0, [pc, #60] @ (187950 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r0, [pc, #40] @ (187954 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ movs r7, r6 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ movs r6, r5 │ │ │ │ - mcr 0, 2, r0, cr10, cr1, {1} │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + mrc 0, 4, r0, cr2, cr1, {1} │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb79a │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ movs r7, r5 │ │ │ │ │ │ │ │ 00187958 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -4735,27 +4735,27 @@ │ │ │ │ cbz r3, 1879d2 │ │ │ │ mov r4, r0 │ │ │ │ bl 18931c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 187798 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1879e0 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ ldr r3, [pc, #112] @ (187a00 ) │ │ │ │ ldr r2, [pc, #112] @ (187a04 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (187a08 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #96] @ (187a0c ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -4768,40 +4768,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (187a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #48] @ (187a14 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r4 │ │ │ │ blx 183a90 │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ nop │ │ │ │ - bvs.n 187978 │ │ │ │ + bvc.n 187a08 │ │ │ │ movs r6, r5 │ │ │ │ ldr r5, [pc, #568] @ (187c38 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ movs r7, r6 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - ldc 0, cr0, [ip, #196] @ 0xc4 │ │ │ │ + stcl 0, cr0, [r4, #196]! @ 0xc4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #132 @ 0x84 │ │ │ │ + adds r5, #204 @ 0xcc │ │ │ │ movs r6, r5 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187a18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4847,72 +4847,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (187af0 ) │ │ │ │ bl 18931c │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ ldr r1, [pc, #80] @ (187af4 ) │ │ │ │ ldr r2, [pc, #80] @ (187af8 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 187ac4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f969c │ │ │ │ + bl 2f96e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (187afc ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r1, [pc, #36] @ (187b00 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 1830f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 18266c │ │ │ │ - ldc 0, cr0, [r6], {49} @ 0x31 │ │ │ │ - strh r0, [r2, r2] │ │ │ │ + ldcl 0, cr0, [lr], {49} @ 0x31 │ │ │ │ + strh r0, [r3, r3] │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r5, #10 │ │ │ │ movs r6, r5 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 187f00 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (187be8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #204] @ (187bec ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (187bf0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 181c4c │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 187b92 │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -4972,57 +4972,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (187c10 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 187b5c │ │ │ │ nop │ │ │ │ - strh r2, [r0, r3] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #252 @ 0xfc │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r5, #26 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #104 @ 0x68 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #150 @ 0x96 │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187c14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #1540] @ 188238 │ │ │ │ ldr.w r2, [pc, #1540] @ 18823c │ │ │ │ ldr.w r1, [pc, #1540] @ 188240 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 187ef4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -5211,30 +5211,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (18824c ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 187d1a │ │ │ │ ldr r3, [pc, #944] @ (188250 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (188254 ) │ │ │ │ ldr r1, [pc, #944] @ (188258 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -5293,15 +5293,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -5343,15 +5343,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 188178 │ │ │ │ @@ -5366,15 +5366,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 187f68 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (188268 ) │ │ │ │ ldr r4, [pc, #564] @ (18826c ) │ │ │ │ @@ -5383,15 +5383,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (188270 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 187d7a │ │ │ │ ldr r3, [pc, #528] @ (188274 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -5399,15 +5399,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (18827c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187d8a │ │ │ │ ldr r3, [pc, #500] @ (188280 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -5415,15 +5415,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (188288 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -5448,15 +5448,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (188294 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187fee │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187d9c │ │ │ │ ldr r3, [pc, #392] @ (188298 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -5464,15 +5464,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (1882a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187dac │ │ │ │ ldr r3, [pc, #364] @ (1882a4 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -5480,15 +5480,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (1882ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187dbc │ │ │ │ ldr r3, [pc, #336] @ (1882b0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -5496,15 +5496,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (1882b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 187eb6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 1881d2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -5513,15 +5513,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 187f68 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 1881d2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -5530,15 +5530,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 187f68 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 187f68 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -5546,15 +5546,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 187f68 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1880a2 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -5568,79 +5568,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 187fbc │ │ │ │ nop │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r5, r7] │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [pc, #408] @ (1883e0 ) │ │ │ │ + ldr r7, [pc, #696] @ (188500 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [pc, #232] @ (18833c ) │ │ │ │ + ldr r7, [pc, #520] @ (18845c ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r1, #220 @ 0xdc │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #32] @ (188284 ) │ │ │ │ + ldr r6, [pc, #320] @ (1883a4 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + adds r0, #14 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #664] @ (188504 ) │ │ │ │ + ldr r5, [pc, #952] @ (188624 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #480] @ (188458 ) │ │ │ │ + ldr r5, [pc, #768] @ (188578 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #320] @ (1883c4 ) │ │ │ │ + ldr r5, [pc, #608] @ (1884e4 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #976] @ (188660 ) │ │ │ │ + ldr r5, [pc, #240] @ (188380 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #808] @ (1885c4 ) │ │ │ │ + ldr r5, [pc, #72] @ (1882e4 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #648] @ (188530 ) │ │ │ │ + ldr r4, [pc, #936] @ (188650 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #488] @ (18849c ) │ │ │ │ + ldr r4, [pc, #776] @ (1885bc ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #76 @ 0x4c │ │ │ │ + adds r0, #148 @ 0x94 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #60 @ 0x3c │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001882bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -5653,25 +5653,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (188500 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #532] @ (188504 ) │ │ │ │ ldr r2, [pc, #536] @ (188508 ) │ │ │ │ ldr r1, [pc, #536] @ (18850c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 18837a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -5697,27 +5697,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 188312 │ │ │ │ ldr r3, [pc, #444] @ (188510 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #436] @ (188514 ) │ │ │ │ ldr r2, [pc, #440] @ (188518 ) │ │ │ │ ldr r1, [pc, #440] @ (18851c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 18841c │ │ │ │ ldr r3, [pc, #420] @ (188520 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (188524 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -5732,21 +5732,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1884a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 18847a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #368] @ (188528 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 1883e8 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 188456 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 188446 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -5763,27 +5763,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1883da │ │ │ │ ldr r3, [pc, #312] @ (18852c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #300] @ (188530 ) │ │ │ │ ldr r2, [pc, #304] @ (188534 ) │ │ │ │ ldr r1, [pc, #304] @ (188538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (18853c ) │ │ │ │ ldr r3, [pc, #216] @ (1884fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -5821,114 +5821,114 @@ │ │ │ │ bne.n 188392 │ │ │ │ b.n 1883e0 │ │ │ │ ldr r3, [pc, #176] @ (18852c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #180] @ (188540 ) │ │ │ │ ldr r2, [pc, #180] @ (188544 ) │ │ │ │ ldr r1, [pc, #184] @ (188548 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 18841c │ │ │ │ ldr r3, [pc, #100] @ (188510 ) │ │ │ │ ldr r4, [pc, #160] @ (18854c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #148] @ (188550 ) │ │ │ │ ldr r1, [pc, #148] @ (188554 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 18841c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #120] @ (188558 ) │ │ │ │ ldr r2, [pc, #120] @ (18855c ) │ │ │ │ ldr r1, [pc, #124] @ (188560 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ b.n 1883da │ │ │ │ nop │ │ │ │ add r0, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #952] @ (1888c0 ) │ │ │ │ + ldr r3, [pc, #216] @ (1885e0 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #504] @ (188710 ) │ │ │ │ + ldr r2, [pc, #792] @ (188830 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + adds r0, #28 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r4, #134 @ 0x86 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [pc, #376] @ (18869c ) │ │ │ │ + ldr r2, [pc, #664] @ (1887bc ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #872] @ (18889c ) │ │ │ │ + ldr r2, [pc, #136] @ (1885bc ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + adds r0, #28 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ movs r6, r5 │ │ │ │ cmn r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #320] @ (188684 ) │ │ │ │ + ldr r1, [pc, #608] @ (1887a4 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r3, #16 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r7, #24 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [pc, #120] @ (1885cc ) │ │ │ │ + ldr r1, [pc, #408] @ (1886ec ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [pc, #1008] @ (18894c ) │ │ │ │ + ldr r1, [pc, #272] @ (18866c ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188564 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -6003,15 +6003,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (188668 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -6022,29 +6022,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (188674 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 18862a │ │ │ │ bl 183b68 │ │ │ │ nop │ │ │ │ - blx r9 │ │ │ │ + ldr r0, [pc, #64] @ (1886a4 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ movs r6, r5 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #60 @ 0x3c │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ movs r6, r5 │ │ │ │ ldr r3, [pc, #16] @ (18868c ) │ │ │ │ ldr r2, [pc, #20] @ (188690 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (188694 ) │ │ │ │ @@ -6052,22 +6052,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r6, r5 │ │ │ │ ldr r1, [pc, #8] @ (1886a4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (1886fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -6087,44 +6087,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1876a0 │ │ │ │ eors r6, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188708 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (188744 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43cd48 │ │ │ │ + b.w 43cd90 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #904] @ (188ad0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00188748 : │ │ │ │ ldr r3, [pc, #20] @ (188760 ) │ │ │ │ ldr r2, [pc, #24] @ (188764 ) │ │ │ │ @@ -6140,28 +6140,28 @@ │ │ │ │ bx r3 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #656] @ (1889fc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188770 : │ │ │ │ ldr r0, [pc, #12] @ (188780 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (188784 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr r3, [pc, #536] @ (18899c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r7, #8 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188788 : │ │ │ │ ldr r3, [pc, #40] @ (1887b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1887aa │ │ │ │ @@ -6273,33 +6273,33 @@ │ │ │ │ nop │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #80] @ (1888e4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ movs r6, r5 │ │ │ │ strb r4, [r7, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #888] @ (188c18 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r1, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r4, r1 │ │ │ │ + mov r4, sl │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r6, #26 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ movs r6, r5 │ │ │ │ - cmp ip, lr │ │ │ │ + mov r4, r7 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r6, #2 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001888bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6346,15 +6346,15 @@ │ │ │ │ nop │ │ │ │ subs r6, #50 @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #120] @ (1889b4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ movs r6, r5 │ │ │ │ ldr r1, [pc, #968] @ (188d0c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r4, [r3, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00188948 : │ │ │ │ @@ -6461,15 +6461,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (188a88 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #124 @ 0x7c │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ ... │ │ │ │ │ │ │ │ 00188a58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6592,15 +6592,15 @@ │ │ │ │ bgt.n 188b72 │ │ │ │ ldr r0, [pc, #116] @ (188bfc ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (188c00 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -6626,35 +6626,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #64] @ (188c24 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ blxns fp │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r3, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0x47a2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r3, #20 │ │ │ │ movs r6, r5 │ │ │ │ bx lr │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r6 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188c10 : │ │ │ │ ldr r2, [pc, #104] @ (188c7c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (188c80 ) │ │ │ │ add r1, pc │ │ │ │ @@ -6685,30 +6685,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188c90 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -6741,15 +6741,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 188cae │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (188d60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 188cae │ │ │ │ ldr r3, [pc, #108] @ (188d64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (188d68 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -6789,25 +6789,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ movs r6, r5 │ │ │ │ cmp sl, sp │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188d78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -6867,45 +6867,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 188da8 │ │ │ │ ldr r0, [pc, #80] @ (188e50 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 188dd2 │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43ce40 │ │ │ │ + bl 43ce88 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 188dd2 │ │ │ │ nop │ │ │ │ subs r1, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, ip │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ movs r6, r5 │ │ │ │ cmp r6, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r4, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188e54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6999,15 +6999,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 188fc6 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 188fa6 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -7023,20 +7023,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 188f3a │ │ │ │ ldr r1, [pc, #96] @ (188fec ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r0, [pc, #84] @ (188ff0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 43ce80 │ │ │ │ + b.w 43cec8 │ │ │ │ bl 225ff0 │ │ │ │ bl 188a94 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 188c10 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -7046,22 +7046,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 188f50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r4, #5 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r5, #3 │ │ │ │ movs r6, r5 │ │ │ │ muls r6, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00188ff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7129,25 +7129,25 @@ │ │ │ │ bpl.n 189058 │ │ │ │ ldr r0, [pc, #32] @ (1890c4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 189058 │ │ │ │ adds r6, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + movs r5, #34 @ 0x22 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001890c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7184,25 +7184,25 @@ │ │ │ │ bpl.n 1890fa │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (189144 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1890fa │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #136 @ 0x88 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00189148 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7386,15 +7386,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 42c460 │ │ │ │ + b.w 42c4a8 │ │ │ │ adds r4, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -7482,15 +7482,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ b.n 1893c8 │ │ │ │ nop │ │ │ │ adds r3, #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ @@ -7527,15 +7527,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ b.n 189438 │ │ │ │ nop │ │ │ │ adds r2, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ @@ -7571,15 +7571,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -7795,19 +7795,19 @@ │ │ │ │ b.n 189594 │ │ │ │ subs r6, #170 @ 0xaa │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + movs r0, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - movs r0, #4 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r4, #6 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3040] @ 0xbe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #188] @ (1897fc ) │ │ │ │ @@ -7879,15 +7879,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #142 @ 0x8e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00189810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -9024,214 +9024,214 @@ │ │ │ │ nop │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r6, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 18a3cc │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #66 @ 0x42 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ stc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ - adds r5, #152 @ 0x98 │ │ │ │ + adds r5, #224 @ 0xe0 │ │ │ │ movs r7, r6 │ │ │ │ subs r2, #218 @ 0xda │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r8, r8 │ │ │ │ + mov r0, r1 │ │ │ │ movs r6, r5 │ │ │ │ - setpan #1 │ │ │ │ + cpsie │ │ │ │ movs r6, r5 │ │ │ │ - adcs.w r0, r2, #52 @ 0x34 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + @ instruction: 0xf19a0034 │ │ │ │ + adds r2, r0, #3 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp ip, r4 │ │ │ │ movs r6, r5 │ │ │ │ vld4.32 {d31[],d33[],d35[],d37[]}, [r1 :128] │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + adds r6, r6, #1 │ │ │ │ movs r6, r5 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ movs r7, r6 │ │ │ │ adds r7, #174 @ 0xae │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r5, r4 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + subs r4, r4, r0 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r4, r3, #31 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ movs r1, r6 │ │ │ │ bcs.n 18a3dc │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r2, r5 │ │ │ │ + adds r4, r3, r6 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ movs r1, r6 │ │ │ │ bne.n 18a35c │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + adds r2, r2, r5 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r5, r4 │ │ │ │ movs r6, r5 │ │ │ │ bne.n 18a304 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ movs r2, r6 │ │ │ │ bne.n 18a4a0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r6, r3 │ │ │ │ movs r6, r5 │ │ │ │ bne.n 18a460 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r1, r3 │ │ │ │ movs r6, r5 │ │ │ │ bne.n 18a420 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r5, r2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r1, r5 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r2, r3 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r2, r3 │ │ │ │ + adds r4, r3, r4 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, r7, r2 │ │ │ │ + adds r6, r0, r4 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r5, r1 │ │ │ │ + adds r0, r6, r2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, r4, r0 │ │ │ │ + adds r2, r5, r1 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r7, r2 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a48c │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r0, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a454 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a418 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r0, #29 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r3, #29 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r0, #28 │ │ │ │ + asrs r0, r1, #29 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r7, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r5, #26 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r2, r6 │ │ │ │ ldmia r7!, {r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r7!, {r1, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ movs r2, r6 │ │ │ │ ldmia r7!, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r1, #26 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ movs r6, r5 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, sl │ │ │ │ movs r3, r6 │ │ │ │ ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r7, #24 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r1, #24 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r0, #23 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r3, #22 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r6!, {r1, r5} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp lr, r3 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ movs r6, r5 │ │ │ │ - bl 47648a <_IO_stdin_used@@Base+0xb6ea> │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + bl 47648a <_IO_stdin_used@@Base+0xb6a2> │ │ │ │ + asrs r2, r2, #21 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r1, #21 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r5!, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r7, #18 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r5!, {r3} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ movs r6, r5 │ │ │ │ ldr r1, [pc, #88] @ (18a518 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 189bca │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -9261,21 +9261,21 @@ │ │ │ │ blx r3 │ │ │ │ b.w 189bca │ │ │ │ orrs r5, r3 │ │ │ │ b.w 189cc0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r1, #9 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ movs r6, r5 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 18a53c │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -9400,23 +9400,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r0, #212 @ 0xd4 │ │ │ │ + subs r1, #28 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #0 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (18a758 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -9441,15 +9441,15 @@ │ │ │ │ bl 18a544 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 18a6f6 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ ldr r1, [pc, #140] @ (18a75c ) │ │ │ │ ldr r3, [pc, #140] @ (18a760 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -9499,24 +9499,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r7, #192 @ 0xc0 │ │ │ │ + subs r0, #8 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - bics.w r0, r4, #11599872 @ 0xb10000 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + orns r0, ip, #11599872 @ 0xb10000 │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -9715,18 +9715,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ - movs r6, r5 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r6, r5 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ + movs r6, r5 │ │ │ │ │ │ │ │ 0018a978 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -9801,15 +9801,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018aa40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -9947,23 +9947,23 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ movs r6, r5 │ │ │ │ subs r6, r1, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #26 │ │ │ │ + movs r3, #98 @ 0x62 │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r4, #0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r3, #202 @ 0xca │ │ │ │ + adds r4, #18 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018abdc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -10051,33 +10051,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r3, #18 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (18ace4 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -10215,15 +10215,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ movs r6, r5 │ │ │ │ adds r0, r1, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -10363,21 +10363,21 @@ │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r6, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r1, #2 │ │ │ │ movs r6, r5 │ │ │ │ asrs r2, r0, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018afbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -10543,47 +10543,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b170 : │ │ │ │ ldr r3, [pc, #4] @ (18b178 ) │ │ │ │ add r3, pc │ │ │ │ b.n 18b0a0 │ │ │ │ nop │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b17c : │ │ │ │ ldr r3, [pc, #4] @ (18b184 ) │ │ │ │ add r3, pc │ │ │ │ b.n 18b0a0 │ │ │ │ nop │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ movs r6, r5 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (18b1a0 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -10599,17 +10599,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (18b1dc ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b1e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -10692,19 +10692,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r2, #2 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b2cc : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -10783,15 +10783,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 18b2b0 │ │ │ │ + b.n 18b340 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0018b394 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0018b398 : │ │ │ │ @@ -11409,23 +11409,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (18ba38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ movs r6, r5 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #192 @ 0xc0 │ │ │ │ movs r6, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -11510,29 +11510,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 18155c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #166 @ 0xa6 │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r6, #22 │ │ │ │ movs r6, r5 │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ movs r6, r5 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -12498,61 +12498,61 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsrs r4, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r5, #21 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r2, #3 │ │ │ │ movs r6, r5 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r5, #3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r1, #18 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r5, #7 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r4, #7 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + subs r0, r6, r7 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r7, r3 │ │ │ │ + subs r6, r0, r5 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r6, r7 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r5, r4 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r4, r6 │ │ │ │ + subs r4, r5, r7 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r6, r5 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r6, r2 │ │ │ │ + subs r0, r7, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + subs r2, r4, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r5, #5 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r3, r4 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r6, r4 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 18d11c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -13501,54 +13501,54 @@ │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u16 q8, q7, q0 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 7, r0, cr12, cr6, {1} │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + vqadd.u64 d0, d4, d22 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r2, #4 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 4, r0, cr2, cr6, {1} │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + mcr2 0, 6, r0, cr10, cr6, {1} │ │ │ │ + asrs r4, r2, #3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 3, r0, cr8, cr6, {1} │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + mrc2 0, 5, r0, cr0, cr6, {1} │ │ │ │ + asrs r6, r2, #3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + asrs r0, r2, #32 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 2, r0, cr12, cr6, {1} │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + mrc2 0, 4, r0, cr4, cr6, {1} │ │ │ │ + asrs r6, r1, #3 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r2, #1 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 1, r0, cr14, cr6, {1} │ │ │ │ - lsrs r2, r2, #30 │ │ │ │ + mrc2 0, 3, r0, cr6, cr6, {1} │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ movs r6, r5 │ │ │ │ - mrc2 0, 0, r0, cr8, cr6, {1} │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + mcr2 0, 3, r0, cr0, cr6, {1} │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 0, r0, cr6, cr6, {1} │ │ │ │ - lsrs r2, r5, #29 │ │ │ │ + mcr2 0, 2, r0, cr14, cr6, {1} │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 18dce4 │ │ │ │ @@ -14553,52 +14553,52 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 18155c │ │ │ │ sbc.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ - movw r0, #10294 @ 0x2836 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + @ instruction: 0xf68a0036 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf5840036 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + rsb r0, ip, #11927552 @ 0xb60000 │ │ │ │ + lsls r0, r6, #28 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf4d60036 │ │ │ │ - lsls r4, r1, #27 │ │ │ │ + adds.w r0, lr, #11927552 @ 0xb60000 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r6, r6, #24 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf3040036 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + @ instruction: 0xf34c0036 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf29a0036 │ │ │ │ - lsls r4, r4, #18 │ │ │ │ + @ instruction: 0xf2e20036 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf2820036 │ │ │ │ - lsls r0, r5, #18 │ │ │ │ + movt r0, #41014 @ 0xa036 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r4, #15 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf2660036 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + subw r0, lr, #54 @ 0x36 │ │ │ │ + lsls r0, r5, #19 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ movs r6, r5 │ │ │ │ - movw r0, #57398 @ 0xe036 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + @ instruction: 0xf2960036 │ │ │ │ + lsls r2, r7, #15 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf23c0036 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + @ instruction: 0xf2840036 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 18e7f8 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -15549,44 +15549,44 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ @ instruction: 0xe9980040 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r2, {r6} │ │ │ │ - @ instruction: 0xeb2c0036 │ │ │ │ - ldc2 0, cr0, [r2], {45} @ 0x2d │ │ │ │ - stc2 0, cr0, [sl], #180 @ 0xb4 │ │ │ │ - eors.w r0, r8, r6, rrx │ │ │ │ - stc2 0, cr0, [lr], {45} @ 0x2d │ │ │ │ - @ instruction: 0xfbf8002d │ │ │ │ - @ instruction: 0xe80e0036 │ │ │ │ - ldr??.w r0, [r0, #45] @ 0x2d │ │ │ │ - vld1.8 {d16[1]}, [ip]! │ │ │ │ - b.n 18e774 │ │ │ │ + sbcs.w r0, r4, r6, rrx │ │ │ │ + ldc2l 0, cr0, [sl], {45} @ 0x2d │ │ │ │ + ldc2l 0, cr0, [r2], #180 @ 0xb4 │ │ │ │ + @ instruction: 0xeae00036 │ │ │ │ + ldc2l 0, cr0, [r6], {45} @ 0x2d │ │ │ │ + mcrr2 0, 2, r0, r0, cr13 │ │ │ │ + @ instruction: 0xe8560036 │ │ │ │ + @ instruction: 0xfa18002d │ │ │ │ + @ instruction: 0xfa34002d │ │ │ │ + b.n 18e804 │ │ │ │ movs r6, r6 │ │ │ │ - vld1.8 {d0[1]}, [lr]! │ │ │ │ - vst4.8 {d0-d3}, [r4 :128]! │ │ │ │ - b.n 18e750 │ │ │ │ + ldr??.w r0, [r6, #45] @ 0x2d │ │ │ │ + vst4.8 {d16-d19}, [ip :128]! │ │ │ │ + b.n 18e7e0 │ │ │ │ movs r6, r6 │ │ │ │ - ldrsh.w r0, [r2, #45] @ 0x2d │ │ │ │ - str??.w r0, [ip, #45] @ 0x2d │ │ │ │ - b.n 18e724 │ │ │ │ + ldr??.w r0, [sl, #45] @ 0x2d │ │ │ │ + ldrsh.w r0, [r4, sp, lsl #2] │ │ │ │ + b.n 18e7b4 │ │ │ │ movs r6, r6 │ │ │ │ - vld1.8 {d0[1]}, [sl]! │ │ │ │ - vld4.8 {d0-d3}, [lr :128]! │ │ │ │ - b.n 18e6f4 │ │ │ │ + ldr??.w r0, [r2, #45] @ 0x2d │ │ │ │ + ldr??.w r0, [r6, sp, lsl #2] │ │ │ │ + b.n 18e784 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh.w r0, [r6, #45] @ 0x2d │ │ │ │ - b.n 18e6d0 │ │ │ │ + ldr??.w r0, [lr, #45] @ 0x2d │ │ │ │ + b.n 18e760 │ │ │ │ movs r6, r6 │ │ │ │ - strh.w r0, [r0, #45] @ 0x2d │ │ │ │ - b.n 18e6b4 │ │ │ │ + str??.w r0, [r8, #45] @ 0x2d │ │ │ │ + b.n 18e744 │ │ │ │ movs r6, r6 │ │ │ │ - strb.w r0, [lr, #45] @ 0x2d │ │ │ │ + ldr.w r0, [r6, #45] @ 0x2d │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 18e94c │ │ │ │ tbb [pc, r2] │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ @@ -15671,17 +15671,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - b.n 18e4dc │ │ │ │ + b.n 18e56c │ │ │ │ movs r6, r6 │ │ │ │ - strb.w r0, [r4, sp, lsl #2] │ │ │ │ + str.w r0, [ip, sp, lsl #2] │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ @@ -17463,58 +17463,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (18fe94 ) │ │ │ │ ldr r0, [pc, #104] @ (18fe98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - bhi.n 18fe60 │ │ │ │ + bhi.n 18fef0 │ │ │ │ movs r6, r6 │ │ │ │ - ldrd r0, r0, [r4, #-180]! @ 0xb4 │ │ │ │ - bvs.n 18fe04 │ │ │ │ + @ instruction: 0xe9bc002d │ │ │ │ + bvc.n 18fe94 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xe8d4002d │ │ │ │ - @ instruction: 0xe83e002d │ │ │ │ - bne.n 18ff34 │ │ │ │ + ldmdb ip, {r0, r2, r3, r5} │ │ │ │ + stmia.w r6, {r0, r2, r3, r5} │ │ │ │ + bne.n 18fdc4 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 19054c │ │ │ │ + b.n 1905dc │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1903fc │ │ │ │ + b.n 19048c │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 18ff08 │ │ │ │ + bne.n 18fd98 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190580 │ │ │ │ + b.n 190610 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 19048c │ │ │ │ + b.n 19051c │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 18fee8 │ │ │ │ + bne.n 18fd78 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190538 │ │ │ │ + b.n 1905c8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1903b0 │ │ │ │ + b.n 190440 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 18fec0 │ │ │ │ + bne.n 18ff50 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 19038c │ │ │ │ + b.n 19041c │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 18fea0 │ │ │ │ + bne.n 18ff30 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190428 │ │ │ │ + b.n 1904b8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 190464 │ │ │ │ + b.n 1904f4 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 18fe80 │ │ │ │ + bne.n 18ff10 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 19034c │ │ │ │ + b.n 1903dc │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 18fe5c │ │ │ │ + bne.n 18feec │ │ │ │ movs r6, r6 │ │ │ │ - b.n 19032c │ │ │ │ + b.n 1903bc │ │ │ │ movs r5, r5 │ │ │ │ - b.n 190360 │ │ │ │ + b.n 1903f0 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -17593,15 +17593,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -17622,15 +17622,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 19017e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -18361,49 +18361,49 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - ble.n 190784 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 190778 │ │ │ │ + ble.n 190808 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - bgt.n 1906d0 │ │ │ │ + bgt.n 190760 │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 190704 │ │ │ │ + bgt.n 190794 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bge.n 1907f4 │ │ │ │ + bge.n 190884 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 190830 │ │ │ │ + bge.n 1906c0 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r0!, {} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 190884 │ │ │ │ + bls.n 190714 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4} │ │ │ │ movs r6, r6 │ │ │ │ - bge.n 1907d8 │ │ │ │ + bge.n 190868 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 1906e4 │ │ │ │ + bls.n 190774 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 1907f8 │ │ │ │ + bls.n 190888 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 1907dc │ │ │ │ + bls.n 19086c │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 191140 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -18487,15 +18487,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -18516,15 +18516,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 190ae8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -19284,41 +19284,41 @@ │ │ │ │ ... │ │ │ │ yield │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5} │ │ │ │ movs r6, r6 │ │ │ │ - bmi.n 1911e8 │ │ │ │ + bmi.n 191078 │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 1911dc │ │ │ │ + bcc.n 19106c │ │ │ │ movs r5, r5 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bcs.n 191124 │ │ │ │ + bcc.n 1911b4 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 191158 │ │ │ │ + bcc.n 1911e8 │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x0080 │ │ │ │ + bkpt 0x00c8 │ │ │ │ movs r6, r6 │ │ │ │ - beq.n 1911f0 │ │ │ │ + beq.n 191080 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 19122c │ │ │ │ + beq.n 1910bc │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x006a │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r6, r6 │ │ │ │ - beq.n 1911d0 │ │ │ │ + beq.n 191260 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #36] @ (1911ac ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (1911b0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -19329,21 +19329,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (1911b8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r4, r6, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -19519,23 +19519,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (1913bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r0, 191412 │ │ │ │ + cbnz r0, 191424 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r6, 191414 │ │ │ │ + cbnz r6, 191426 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r5, {r3, r4, r5} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5!, {r2, r4, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 191446 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -19598,17 +19598,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - hlt 0x0038 │ │ │ │ + cbnz r0, 1914b4 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -19776,21 +19776,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 18155c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 191668 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + cbnz r6, 19166a │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -19888,17 +19888,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7f4 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -20013,17 +20013,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb698 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -20109,17 +20109,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (1919c4 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 18155c │ │ │ │ - push {r1, r5, r6, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -20349,19 +20349,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 191b86 │ │ │ │ b.n 191ae6 │ │ │ │ nop │ │ │ │ - cbz r0, 191c9c │ │ │ │ + cbz r0, 191cae │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -20592,19 +20592,19 @@ │ │ │ │ bne.n 191dc2 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 191de8 │ │ │ │ b.n 191d64 │ │ │ │ - cbz r6, 191ebe │ │ │ │ + cbz r6, 191ed0 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -20877,21 +20877,21 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 1920d0 │ │ │ │ b.n 19200e │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r0!, {r3, r4, r5, r7} │ │ │ │ + stmia r1!, {} │ │ │ │ movs r5, r5 │ │ │ │ - ite ls │ │ │ │ - movls r5, r5 │ │ │ │ - stmdbhi sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + itt le │ │ │ │ + movle r5, r5 │ │ │ │ + stmdble sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ sub sp, #12 │ │ │ │ lsrs r3, r0, #15 │ │ │ │ @@ -21120,19 +21120,19 @@ │ │ │ │ bne.n 192332 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 192358 │ │ │ │ b.n 1922d4 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0078 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -21567,19 +21567,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 192780 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 192620 │ │ │ │ nop │ │ │ │ - add r0, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ movs r6, r6 │ │ │ │ - revsh r4, r2 │ │ │ │ + cbnz r4, 19296e │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r0, 192958 │ │ │ │ + cbnz r0, 19296a │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -21813,25 +21813,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (192c0c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - add r5, pc, #600 @ (adr r5, 192e54 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 192f74 ) │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #400 @ (adr r3, 192d90 ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 192eb0 ) │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, lr} │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r6, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - add r3, pc, #152 @ (adr r3, 192ca4 ) │ │ │ │ + add r3, pc, #440 @ (adr r3, 192dc4 ) │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -21893,15 +21893,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 192d66 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -22543,57 +22543,57 @@ │ │ │ │ ... │ │ │ │ ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #32 │ │ │ │ + add sp, #320 @ 0x140 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #456 @ 0x1c8 │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #32 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (1933c0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (1933c4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #664] @ 0x298 │ │ │ │ movs r6, r6 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 193c20 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -22660,15 +22660,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 19355e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -23348,41 +23348,41 @@ │ │ │ │ ... │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, pc, #408 @ (adr r7, 193dcc ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 193eec ) │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #504 @ (adr r7, 193e30 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 193f50 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #424 @ (adr r5, 193de8 ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 193f08 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #352 @ (adr r5, 193da8 ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 193ec8 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #464 @ (adr r5, 193e1c ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 193f3c ) │ │ │ │ movs r5, r5 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #408 @ (adr r5, 193dec ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 193f0c ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #936 @ (adr r4, 194000 ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 193d20 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #720 @ (adr r5, 193f30 ) │ │ │ │ + add r5, pc, #1008 @ (adr r5, 194050 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #464 @ (adr r4, 193e34 ) │ │ │ │ + add r4, pc, #752 @ (adr r4, 193f54 ) │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #36] @ (193c8c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (193c90 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -23393,21 +23393,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (193c98 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r6 │ │ │ │ - add r4, pc, #48 @ (adr r4, 193cc4 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 193de4 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #984 @ (adr r3, 194074 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 193d94 ) │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (194058 ) │ │ │ │ @@ -23469,31 +23469,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -23738,27 +23738,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ movs r6, r6 │ │ │ │ ldrh r4, [r5, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ - add r0, pc, #872 @ (adr r0, 1943d8 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 1940f8 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #984 @ (adr r0, 19444c ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 19416c ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, pc, #176 @ (adr r0, 19412c ) │ │ │ │ + add r0, pc, #464 @ (adr r0, 19424c ) │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (1940a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -23768,19 +23768,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, pc, #736 @ (adr r0, 194390 ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 1940b0 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #240 @ (adr r0, 1941a4 ) │ │ │ │ + add r0, pc, #528 @ (adr r0, 1942c4 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1940ca │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -24258,23 +24258,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 194504 │ │ │ │ b.n 1943fe │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 195274 │ │ │ │ @@ -25352,25 +25352,25 @@ │ │ │ │ b.n 194bf0 │ │ │ │ strh r2, [r6, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ movs r6, r6 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 195b40 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 1952b2 │ │ │ │ @@ -26469,77 +26469,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (195f98 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r4, #13] │ │ │ │ + ldrb r0, [r5, #14] │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r5, #6] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r0, #18] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r2, #4] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r6, #2] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r2, #16] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r6, #1] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r5, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ movs r5, r5 │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + strb r4, [r1, #2] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r5, #12] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r2, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 195fb6 │ │ │ │ @@ -26890,19 +26890,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (1963ac ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 18155c │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -27187,19 +27187,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (196718 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r2, #7] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ movs r5, r5 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 196756 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27263,17 +27263,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 18155c │ │ │ │ bl 19407c │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -27405,17 +27405,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (196930 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 18155c │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r7, #96] @ 0x60 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -27604,21 +27604,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (196b58 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 18155c │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -27733,21 +27733,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 196c9a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -27778,15 +27778,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 196d20 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -27795,21 +27795,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -27903,24 +27903,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 196e96 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -27987,22 +27987,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -28385,15 +28385,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 18155c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 197094 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 197512 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -28528,19 +28528,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 19725a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 197270 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - ldrh r4, [r7, r4] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ movs r5, r5 │ │ │ │ strh r6, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -28884,21 +28884,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (19796c ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 18155c │ │ │ │ - strb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -28996,17 +28996,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (197a80 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 18155c │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -29097,17 +29097,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (197b80 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 18155c │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r1, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -29299,21 +29299,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 18155c │ │ │ │ ldr r3, [pc, #360] @ (197f10 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ movs r6, r6 │ │ │ │ ldr r2, [pc, #320] @ (197ef4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r0, r7] │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -29488,21 +29488,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 18155c │ │ │ │ ldr r1, [pc, #128] @ (198028 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r3, r5] │ │ │ │ movs r6, r6 │ │ │ │ blx sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #504] @ (1981b0 ) │ │ │ │ + ldr r7, [pc, #792] @ (1982d0 ) │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -30127,23 +30127,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (1986c4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 18155c │ │ │ │ - ldr r0, [pc, #520] @ (1988c0 ) │ │ │ │ + ldr r0, [pc, #808] @ (1989e0 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [pc, #432] @ (198874 ) │ │ │ │ + ldr r0, [pc, #720] @ (198994 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (198810 ) │ │ │ │ @@ -30268,27 +30268,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ ands r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #40] @ (198844 ) │ │ │ │ + ldr r0, [pc, #328] @ (198964 ) │ │ │ │ movs r6, r6 │ │ │ │ subs r7, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0x47b6 │ │ │ │ + @ instruction: 0x47fe │ │ │ │ movs r6, r6 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ movs r6, r6 │ │ │ │ - bxns sl │ │ │ │ + blxns r3 │ │ │ │ movs r6, r6 │ │ │ │ - bxns r2 │ │ │ │ + bxns fp │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -30381,19 +30381,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - mov r8, r6 │ │ │ │ + mov r8, pc │ │ │ │ movs r6, r6 │ │ │ │ - cmp lr, sl │ │ │ │ + mov r6, r3 │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb r2, [r7, r4] │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -30490,23 +30490,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (198a88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add ip, r8 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ movs r5, r5 │ │ │ │ - add sl, r5 │ │ │ │ + add sl, lr │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r5, r5 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + ldrsb r0, [r2, r3] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -30653,23 +30653,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - orrs r2, r5 │ │ │ │ + muls r2, r6 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r6, r4] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ movs r5, r5 │ │ │ │ - orrs r6, r2 │ │ │ │ + muls r6, r3 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -30822,37 +30822,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (198de0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbcs r4, r7 │ │ │ │ + tst r4, r0 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ movs r5, r5 │ │ │ │ - sbcs r2, r4 │ │ │ │ + rors r2, r5 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r1, r5] │ │ │ │ movs r5, r5 │ │ │ │ - sbcs r4, r0 │ │ │ │ + rors r4, r1 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ movs r5, r5 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ movs r5, r5 │ │ │ │ - adcs r6, r5 │ │ │ │ + sbcs r6, r6 │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -31034,21 +31034,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #246 @ 0xf6 │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r3, r5] │ │ │ │ movs r5, r5 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -31127,15 +31127,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31216,15 +31216,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r6, #68 @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31303,15 +31303,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ adds r5, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31394,15 +31394,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ adds r4, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #22 │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ movs r6, r6 │ │ │ │ adds r3, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -31605,36 +31605,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -31687,15 +31687,15 @@ │ │ │ │ b.n 1994dc │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1994dc │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -31831,23 +31831,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (1998c0 ) │ │ │ │ ldr r0, [pc, #28] @ (1998c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #200] @ (199984 ) │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [pc, #184] @ (19997c ) │ │ │ │ + ldr r0, [pc, #472] @ (199a9c ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [pc, #296] @ (1999f0 ) │ │ │ │ + ldr r0, [pc, #584] @ (199b10 ) │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (199bd0 ) │ │ │ │ @@ -31919,22 +31919,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1999a6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -31962,28 +31962,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 199a24 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -32140,23 +32140,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 199c26 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -32185,15 +32185,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 199daa │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 199da4 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -32202,15 +32202,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -32418,29 +32418,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (199f4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + adds r1, #18 │ │ │ │ movs r6, r6 │ │ │ │ - bics r4, r0 │ │ │ │ + mvns r4, r1 │ │ │ │ movs r5, r5 │ │ │ │ - tst r0, r5 │ │ │ │ + negs r0, r6 │ │ │ │ movs r5, r5 │ │ │ │ cmp r0, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ movs r5, r5 │ │ │ │ - rors r0, r2 │ │ │ │ + tst r0, r3 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -32482,15 +32482,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -32511,15 +32511,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 19a0b6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -32656,25 +32656,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (19a1c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + ands r0, r7 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ movs r5, r5 │ │ │ │ - subs r7, #76 @ 0x4c │ │ │ │ + subs r7, #148 @ 0x94 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (19a354 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -32708,15 +32708,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -32824,27 +32824,27 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #140 @ 0x8c │ │ │ │ movs r6, r6 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ movs r5, r5 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ movs r5, r5 │ │ │ │ movs r3, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #204 @ 0xcc │ │ │ │ + cmp r4, #20 │ │ │ │ movs r6, r6 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ movs r5, r5 │ │ │ │ - subs r5, #170 @ 0xaa │ │ │ │ + subs r5, #242 @ 0xf2 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 19a974 │ │ │ │ @@ -32904,15 +32904,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 19a47a │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -33372,41 +33372,41 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ movs r3, #108 @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #158 @ 0x9e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ movs r6, r6 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #216 @ 0xd8 │ │ │ │ movs r5, r5 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ movs r6, r6 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, #44 @ 0x2c │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #8 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r6, #18 │ │ │ │ movs r6, r6 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ movs r6, r6 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, #154 @ 0x9a │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019a9b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -33436,19 +33436,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (19aa1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #14 │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r7, #24 │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r7, #52 @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019aa20 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -33914,19 +33914,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (19ae78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ movs r6, r6 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ movs r5, r5 │ │ │ │ - adds r3, #220 @ 0xdc │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019ae7c : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -34566,15 +34566,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r6, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r6, r2 │ │ │ │ movs r6, r6 │ │ │ │ asrs r2, r3, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0019b55c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -34650,15 +34650,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r2, r7 │ │ │ │ movs r6, r6 │ │ │ │ asrs r2, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0019b63c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 18dd50 │ │ │ │ @@ -34950,15 +34950,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 19b9c8 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -35606,57 +35606,57 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r5, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ movs r6, r6 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ movs r5, r5 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #160 @ 0xa0 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #250 @ 0xfa │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r2, #22 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r2, #12 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r6, #29 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ movs r6, r6 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ movs r5, r5 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r1, #26 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ movs r6, r6 │ │ │ │ - movs r0, #182 @ 0xb6 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (19c038 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (19c03c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ movs r6, r6 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019c040 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 19c11c │ │ │ │ @@ -35945,15 +35945,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ movs r6, r6 │ │ │ │ lsls r0, r6, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0019c388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36019,15 +36019,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 19c4de │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -36669,57 +36669,57 @@ │ │ │ │ ... │ │ │ │ lsls r2, r3, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ movs r6, r6 │ │ │ │ - adds r4, r7, r1 │ │ │ │ + adds r4, r0, r3 │ │ │ │ movs r5, r5 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r3, r3 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r6, #17 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r2, #23 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (19cb38 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (19cb3c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r5, #16 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019cb40 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -36831,35 +36831,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -37823,21 +37823,21 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 19d312 │ │ │ │ nop │ │ │ │ @ instruction: 0xfba6003f │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7de003f │ │ │ │ - vld4.8 {d0-d3}, [r6 :256], r5 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + vld4.8 {d16-d19}, [lr :256], r5 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ movs r5, r5 │ │ │ │ - strb.w r0, [r6, #53] @ 0x35 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + str.w r0, [lr, #53] @ 0x35 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ movs r5, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -37929,34 +37929,34 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - movt r0, #10293 @ 0x2835 │ │ │ │ - lsrs r0, r4, #5 │ │ │ │ + @ instruction: 0xf70a0035 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r4, #32 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf6980035 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + @ instruction: 0xf6e00035 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf6800035 │ │ │ │ - lsls r4, r4, #31 │ │ │ │ + movt r0, #34869 @ 0x8835 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf66a0035 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + @ instruction: 0xf6b20035 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r5, #31 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf6560035 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + @ instruction: 0xf69e0035 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019d900 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38083,35 +38083,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -39044,30 +39044,30 @@ │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 19e044 │ │ │ │ stcl 0, cr0, [ip, #252]! @ 0xfc │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f00035 │ │ │ │ + @ instruction: 0xf3380035 │ │ │ │ @ instruction: 0xeab2003f │ │ │ │ - @ instruction: 0xf2900035 │ │ │ │ - sub.w r0, r0, #53 @ 0x35 │ │ │ │ - lsls r6, r7, #16 │ │ │ │ + @ instruction: 0xf2d80035 │ │ │ │ + @ instruction: 0xf1e80035 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf12c0035 │ │ │ │ - mcr 0, 6, r0, cr8, cr5, {1} │ │ │ │ - mrc 0, 2, r0, cr0, cr5, {1} │ │ │ │ - ldcl 0, cr0, [sl], {53} @ 0x35 │ │ │ │ - @ instruction: 0xeaee0035 │ │ │ │ - and.w r0, r4, r5, rrx │ │ │ │ - @ instruction: 0xfb6a002c │ │ │ │ - @ instruction: 0xfb82002c │ │ │ │ + sbcs.w r0, r4, #53 @ 0x35 │ │ │ │ + vqadd.s16 d0, d0, d21 │ │ │ │ + mrc 0, 4, r0, cr8, cr5, {1} │ │ │ │ + stc 0, cr0, [r2, #-212]! @ 0xffffff2c │ │ │ │ + @ instruction: 0xeb360035 │ │ │ │ + orr.w r0, ip, r5, rrx │ │ │ │ + @ instruction: 0xfbb2002c │ │ │ │ + @ instruction: 0xfbca002c │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ lsrs r1, r2 │ │ │ │ @@ -39654,41 +39654,41 @@ │ │ │ │ ldr r1, [pc, #80] @ (19ec9c ) │ │ │ │ ldr r0, [pc, #84] @ (19eca0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - b.n 19e964 │ │ │ │ + b.n 19e9f4 │ │ │ │ movs r5, r6 │ │ │ │ - str.w r0, [r6, ip, lsl #2] │ │ │ │ - str??.w r0, [r2, ip, lsl #2] │ │ │ │ - b.n 19e52c │ │ │ │ + strb.w r0, [lr, #44] @ 0x2c │ │ │ │ + strh.w r0, [sl, #44] @ 0x2c │ │ │ │ + b.n 19e5bc │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf6b6002c │ │ │ │ - b.n 19f340 │ │ │ │ + @ instruction: 0xf6fe002c │ │ │ │ + b.n 19f3d0 │ │ │ │ movs r5, r6 │ │ │ │ - sub.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ - @ instruction: 0xf526002c │ │ │ │ - b.n 19f2b8 │ │ │ │ + @ instruction: 0xf5ea002c │ │ │ │ + sbc.w r0, lr, #11272192 @ 0xac0000 │ │ │ │ + b.n 19f348 │ │ │ │ movs r5, r6 │ │ │ │ - sbcs.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f290 │ │ │ │ + subs.w r0, sl, #11272192 @ 0xac0000 │ │ │ │ + b.n 19f320 │ │ │ │ movs r5, r6 │ │ │ │ - orn r0, sl, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f274 │ │ │ │ + @ instruction: 0xf4b2002c │ │ │ │ + b.n 19f304 │ │ │ │ movs r5, r6 │ │ │ │ - orrs.w r0, r8, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f250 │ │ │ │ + @ instruction: 0xf4a0002c │ │ │ │ + b.n 19f2e0 │ │ │ │ movs r5, r6 │ │ │ │ - orr.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f22c │ │ │ │ + eor.w r0, sl, #11272192 @ 0xac0000 │ │ │ │ + b.n 19f2bc │ │ │ │ movs r5, r6 │ │ │ │ - bic.w r0, lr, #11272192 @ 0xac0000 │ │ │ │ - orr.w r0, r6, #11272192 @ 0xac0000 │ │ │ │ + orns r0, r6, #11272192 @ 0xac0000 │ │ │ │ + eor.w r0, lr, #11272192 @ 0xac0000 │ │ │ │ │ │ │ │ 0019eca4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r4, [pc, #3060] @ 19f8ac │ │ │ │ @@ -39803,15 +39803,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 19ee3a │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -40762,25 +40762,25 @@ │ │ │ │ b.w 19eef4 │ │ │ │ bge.n 19f938 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 19f984 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 19f804 │ │ │ │ + bhi.n 19f894 │ │ │ │ movs r5, r6 │ │ │ │ - and.w r0, r8, ip, asr #32 │ │ │ │ - bhi.n 19f970 │ │ │ │ + orrs.w r0, r0, ip, asr #32 │ │ │ │ + bhi.n 19f800 │ │ │ │ movs r5, r6 │ │ │ │ - sbc.w r0, r8, ip, asr #32 │ │ │ │ - @ instruction: 0xe9b6002c │ │ │ │ - bhi.n 19f934 │ │ │ │ + subs.w r0, r0, ip, asr #32 │ │ │ │ + ldrd r0, r0, [lr, #176]! @ 0xb0 │ │ │ │ + bhi.n 19f9c4 │ │ │ │ movs r5, r6 │ │ │ │ - ldrd r0, r0, [r4, #176]! @ 0xb0 │ │ │ │ - ands.w r0, r0, ip, asr #32 │ │ │ │ + bics.w r0, ip, ip, asr #32 │ │ │ │ + orrs.w r0, r8, ip, asr #32 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 19fc94 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 19fc2c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -41202,45 +41202,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (19fdd4 ) │ │ │ │ ldr r0, [pc, #72] @ (19fdd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - bcs.n 19fdac │ │ │ │ + bcs.n 19fe3c │ │ │ │ movs r5, r6 │ │ │ │ - b.n 19f6ec │ │ │ │ + b.n 19f77c │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1a0474 │ │ │ │ + b.n 1a0504 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fd88 │ │ │ │ + bcs.n 19fe18 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a0454 │ │ │ │ + b.n 1a04e4 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fd40 │ │ │ │ + bcs.n 19fdd0 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 19f5b8 │ │ │ │ + b.n 19f648 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1a04c4 │ │ │ │ + b.n 1a0554 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fd1c │ │ │ │ + bne.n 19fdac │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a03e8 │ │ │ │ + b.n 1a0478 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fcfc │ │ │ │ + bne.n 19fd8c │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a03cc │ │ │ │ + b.n 1a045c │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1a0400 │ │ │ │ + b.n 1a0490 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fce0 │ │ │ │ + bne.n 19fd70 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a03b0 │ │ │ │ + b.n 1a0440 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 19f6c0 │ │ │ │ + b.n 19f750 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019fddc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -41377,15 +41377,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 19ffa6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42331,29 +42331,29 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1a097c │ │ │ │ + bhi.n 1a0a0c │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ movs r5, r6 │ │ │ │ - bge.n 1a0a44 │ │ │ │ + bge.n 1a0ad4 │ │ │ │ movs r4, r5 │ │ │ │ - bhi.n 1a0ae4 │ │ │ │ + bhi.n 1a0974 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1a0968 │ │ │ │ + bhi.n 1a09f8 │ │ │ │ movs r4, r5 │ │ │ │ - bhi.n 1a09a4 │ │ │ │ + bhi.n 1a0a34 │ │ │ │ movs r4, r5 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 1a0dfe │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 1a0d96 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -42778,45 +42778,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (1a0f3c ) │ │ │ │ ldr r0, [pc, #72] @ (1a0f40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 1a0f84 │ │ │ │ + bcc.n 1a0e14 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 1a0f0c │ │ │ │ + bcs.n 1a0f9c │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1a0eec │ │ │ │ + bcs.n 1a0f7c │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 1a0e50 │ │ │ │ + bcs.n 1a0ee0 │ │ │ │ movs r4, r5 │ │ │ │ - bcs.n 1a0f5c │ │ │ │ + bcs.n 1a0fec │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1a0e80 │ │ │ │ + bne.n 1a0f10 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1a0e64 │ │ │ │ + bne.n 1a0ef4 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 1a0e98 │ │ │ │ + bne.n 1a0f28 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1a0e48 │ │ │ │ + bne.n 1a0ed8 │ │ │ │ movs r4, r5 │ │ │ │ - bcc.n 1a0f58 │ │ │ │ + bcc.n 1a0fe8 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a0f44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42939,15 +42939,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 1a10fe │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -43919,29 +43919,29 @@ │ │ │ │ b.n 1a1a16 │ │ │ │ @ instruction: 0xb7a2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 1a1c6a │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb604 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - push {r1, r7, lr} │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ movs r4, r5 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r3, r4} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r7!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -44342,45 +44342,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (1a211c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #688 @ 0x2b0 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ movs r5, r6 │ │ │ │ - itte │ │ │ │ - mov r4, r5 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ - moval r5, r6 │ │ │ │ - nop {13} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ movs r5, r6 │ │ │ │ - nop {12} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ + movs r5, r6 │ │ │ │ + stmia r0!, {r3} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ + movs r4, r5 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ movs r5, r6 │ │ │ │ - it ge │ │ │ │ - movge r4, r5 │ │ │ │ - nop {12} │ │ │ │ + nop {15} │ │ │ │ + movs r4, r5 │ │ │ │ + stmia r0!, {r3} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a2120 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -44803,15 +44803,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #336 @ 0x150 │ │ │ │ movs r5, r6 │ │ │ │ add r1, pc, #968 @ (adr r1, 1a29e0 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #104 @ (adr r1, 1a2688 ) │ │ │ │ movs r7, r7 │ │ │ │ @@ -44932,15 +44932,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 1a27be │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -45901,29 +45901,29 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #800 @ (adr r0, 1a35d0 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #800] @ 0x320 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #880 @ (adr r2, 1a362c ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 1a334c ) │ │ │ │ movs r5, r6 │ │ │ │ - push {r6} │ │ │ │ + push {r3, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r2, 1a3300 │ │ │ │ + sxth r2, r5 │ │ │ │ movs r4, r5 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r6 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r4, r5 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + sub sp, #328 @ 0x148 │ │ │ │ movs r4, r5 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 1a2a0a │ │ │ │ b.n 1a30bc │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -46310,45 +46310,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (1a376c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r6 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ movs r4, r5 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #648] @ 0x288 │ │ │ │ movs r5, r6 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ movs r4, r5 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #816 @ 0x330 │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r5 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ movs r4, r5 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a3770 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -46530,35 +46530,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -48953,29 +48953,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 1a4ede │ │ │ │ nop │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -49125,45 +49125,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (1a5620 ) │ │ │ │ ldr r0, [pc, #72] @ (1a5624 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r4, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r4, #5] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r4, #22] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r1, #5] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r7, #22] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r5, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a5628 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -49243,15 +49243,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r2, #4] │ │ │ │ movs r5, r6 │ │ │ │ strb r6, [r4, #0] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a5718 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -49535,15 +49535,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a5a40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -49626,15 +49626,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49655,15 +49655,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1a5d24 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -50393,49 +50393,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r4, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r7, #0] │ │ │ │ movs r5, r6 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r2, #10] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r0, #10] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r0, #27] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6364 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -50571,25 +50571,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a64ee │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -50617,36 +50617,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a656a │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 1a6870 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -50720,21 +50720,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a66b0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -50764,31 +50764,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a6736 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -51980,49 +51980,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ movs r5, r6 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ movs r4, r5 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r1, r7] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r5, r5] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r1, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r1, r4] │ │ │ │ + ldrh r6, [r2, r5] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a7464 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -52157,24 +52157,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a75fe │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -52203,15 +52203,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a7682 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 1a7998 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -52219,22 +52219,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -52310,21 +52310,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a77c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52355,33 +52355,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a7850 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ vldr d7, [pc, #328] @ 1a7998 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -52569,19 +52569,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1967d8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1a795e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r0, #104] @ 0x68 │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a7a7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -52661,15 +52661,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #448] @ (1a7d20 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r1] │ │ │ │ + strb r0, [r0, r3] │ │ │ │ movs r5, r6 │ │ │ │ ldr r3, [pc, #840] @ (1a7eb4 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a7b6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52754,15 +52754,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #496] @ (1a7e48 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ movs r5, r6 │ │ │ │ ldr r2, [pc, #848] @ (1a7fb4 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a7c64 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52848,15 +52848,15 @@ │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #496] @ (1a7f44 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ movs r5, r6 │ │ │ │ ldr r1, [pc, #896] @ (1a80e0 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a7d60 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53196,21 +53196,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 1a8048 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bx r0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #8] @ (1a80d4 ) │ │ │ │ + ldr r7, [pc, #296] @ (1a81f4 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [pc, #792] @ (1a83e8 ) │ │ │ │ + ldr r7, [pc, #56] @ (1a8108 ) │ │ │ │ movs r5, r6 │ │ │ │ mov lr, r0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #456] @ (1a82a0 ) │ │ │ │ + ldr r6, [pc, #744] @ (1a83c0 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001a80d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -53296,21 +53296,21 @@ │ │ │ │ b.n 1a8138 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #72] @ (1a820c ) │ │ │ │ + ldr r6, [pc, #360] @ (1a832c ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [pc, #856] @ (1a8520 ) │ │ │ │ + ldr r6, [pc, #120] @ (1a8240 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp lr, r1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #496] @ (1a83c0 ) │ │ │ │ + ldr r5, [pc, #784] @ (1a84e0 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001a81d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -53397,17 +53397,17 @@ │ │ │ │ b.n 1a8234 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #120] @ (1a833c ) │ │ │ │ + ldr r5, [pc, #408] @ (1a845c ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [pc, #880] @ (1a8638 ) │ │ │ │ + ldr r5, [pc, #144] @ (1a8358 ) │ │ │ │ movs r5, r6 │ │ │ │ add r8, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a82cc : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -53521,17 +53521,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 1a8376 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mvns r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #864] @ (1a8764 ) │ │ │ │ + ldr r4, [pc, #128] @ (1a8484 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #616] @ (1a8670 ) │ │ │ │ + ldr r3, [pc, #904] @ (1a8790 ) │ │ │ │ movs r5, r6 │ │ │ │ muls r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a840c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53607,19 +53607,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1a8468 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmn r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #928] @ (1a8880 ) │ │ │ │ + ldr r3, [pc, #192] @ (1a85a0 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #648] @ (1a8770 ) │ │ │ │ + ldr r2, [pc, #936] @ (1a8890 ) │ │ │ │ movs r5, r6 │ │ │ │ negs r0, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a84ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53694,17 +53694,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 1a854c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ tst r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #912] @ (1a8954 ) │ │ │ │ + ldr r2, [pc, #176] @ (1a8674 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [pc, #784] @ (1a88d8 ) │ │ │ │ + ldr r2, [pc, #48] @ (1a85f8 ) │ │ │ │ movs r5, r6 │ │ │ │ sbcs r4, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a85cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53782,17 +53782,17 @@ │ │ │ │ b.n 1a862c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #16] @ (1a86bc ) │ │ │ │ + ldr r1, [pc, #304] @ (1a87dc ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #912] @ (1a8a40 ) │ │ │ │ + ldr r1, [pc, #176] @ (1a8760 ) │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a86b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53869,17 +53869,17 @@ │ │ │ │ b.n 1a8714 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ands r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #104] @ (1a87f8 ) │ │ │ │ + ldr r0, [pc, #392] @ (1a8918 ) │ │ │ │ movs r5, r6 │ │ │ │ - blxns pc │ │ │ │ + ldr r0, [pc, #272] @ (1a88a4 ) │ │ │ │ movs r5, r6 │ │ │ │ subs r7, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8798 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53957,19 +53957,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1a87f4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - bxns fp │ │ │ │ + blxns r4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bx r2 │ │ │ │ + bx fp │ │ │ │ movs r5, r6 │ │ │ │ subs r6, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a887c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54070,17 +54070,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 1a896c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, ip │ │ │ │ + mov lr, r5 │ │ │ │ movs r5, r6 │ │ │ │ - cmp sl, lr │ │ │ │ + mov r2, r7 │ │ │ │ movs r5, r6 │ │ │ │ subs r5, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a89a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54184,17 +54184,17 @@ │ │ │ │ b.n 1a8a96 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp sl, r1 │ │ │ │ movs r5, r6 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8acc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54274,15 +54274,15 @@ │ │ │ │ b.n 1a8b4a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r3 │ │ │ │ + add r0, ip │ │ │ │ movs r5, r6 │ │ │ │ subs r3, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8bac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54364,15 +54364,15 @@ │ │ │ │ b.n 1a8c3a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r7 │ │ │ │ + bics r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8c9c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54494,23 +54494,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r2, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ movs r5, r6 │ │ │ │ subs r1, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r7 │ │ │ │ + sbcs r4, r0 │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r7, r3] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a8e00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54632,23 +54632,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r2 │ │ │ │ + lsls r0, r3 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #212 @ 0xd4 │ │ │ │ + ands r4, r3 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r3, r7] │ │ │ │ movs r4, r5 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r7, r7] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a8f68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54742,19 +54742,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ adds r7, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r7, #16 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r1, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r5, r3] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9070 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54832,15 +54832,15 @@ │ │ │ │ b.n 1a90ee │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #188 @ 0xbc │ │ │ │ movs r5, r6 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54922,15 +54922,15 @@ │ │ │ │ b.n 1a91de │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ movs r5, r6 │ │ │ │ adds r5, #12 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9240 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55005,15 +55005,15 @@ │ │ │ │ b.n 1a92ac │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9310 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55107,23 +55107,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 18155c │ │ │ │ adds r3, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #202 @ 0xca │ │ │ │ + subs r4, #18 │ │ │ │ movs r5, r6 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ movs r5, r6 │ │ │ │ adds r3, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [pc, #536] @ (1a9634 ) │ │ │ │ + ldr r4, [pc, #824] @ (1a9754 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a941c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55215,23 +55215,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ adds r2, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r3, #6 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #204 @ 0xcc │ │ │ │ movs r5, r6 │ │ │ │ adds r2, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #24 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #496] @ (1a9718 ) │ │ │ │ + ldr r3, [pc, #784] @ (1a9838 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9528 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55324,25 +55324,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 18155c │ │ │ │ adds r1, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r2, #20 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ movs r5, r6 │ │ │ │ adds r1, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #2 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #408] @ (1a97d4 ) │ │ │ │ + ldr r2, [pc, #696] @ (1a98f4 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a963c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55434,23 +55434,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 18155c │ │ │ │ adds r0, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, #100 @ 0x64 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ movs r5, r6 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [pc, #360] @ (1a98b0 ) │ │ │ │ + ldr r1, [pc, #648] @ (1a99d0 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9748 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55539,21 +55539,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 18155c │ │ │ │ cmp r7, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #144 @ 0x90 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #58 @ 0x3a │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #344] @ (1a99a0 ) │ │ │ │ + ldr r0, [pc, #632] @ (1a9ac0 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9848 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55647,19 +55647,19 @@ │ │ │ │ nop │ │ │ │ cmp r6, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #38 @ 0x26 │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ movs r5, r6 │ │ │ │ - adds r5, #240 @ 0xf0 │ │ │ │ + adds r6, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - bxns sl │ │ │ │ + blxns r3 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a994c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55726,15 +55726,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #148 @ 0x94 │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9a10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55802,15 +55802,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2cde │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r5, #24 │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9ad0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55878,15 +55878,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r4, #30 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9b90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55953,15 +55953,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ movs r5, r6 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9c50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56029,15 +56029,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2a9e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r2, #216 @ 0xd8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r2, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9d10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56105,15 +56105,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #208 @ 0xd0 │ │ │ │ + adds r2, #24 │ │ │ │ movs r5, r6 │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9dd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56180,15 +56180,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r1, #30 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #16 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9e90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56254,15 +56254,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vcvt.u16.f16 d18, d0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9f50 : │ │ │ │ @@ -56330,15 +56330,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #236 @ 0xec │ │ │ │ movs r5, r6 │ │ │ │ movs r7, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa010 : │ │ │ │ @@ -56403,15 +56403,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa0c8 : │ │ │ │ @@ -56481,15 +56481,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r6, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa188 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56557,15 +56557,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2566 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ movs r5, r6 │ │ │ │ movs r5, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa248 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56633,15 +56633,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r4, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa308 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56708,15 +56708,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r3, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r4, #32 │ │ │ │ movs r5, r6 │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa3c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56779,15 +56779,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa47c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56850,15 +56850,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa534 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56920,15 +56920,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa5e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56988,15 +56988,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movs r1, #6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa698 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57059,15 +57059,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movs r0, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa750 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57129,15 +57129,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa804 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57197,15 +57197,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r2, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa8b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57268,15 +57268,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r1, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa974 : │ │ │ │ @@ -57338,15 +57338,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aaa2c : │ │ │ │ @@ -57408,15 +57408,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r5, #14 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aaae4 : │ │ │ │ @@ -57485,15 +57485,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r1, #0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #20 │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r1, r6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aabb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57558,15 +57558,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r6, r7, r4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r7, r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aac78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57702,19 +57702,19 @@ │ │ │ │ nop │ │ │ │ adds r0, r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001aadf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -57795,19 +57795,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, r2 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001aaeec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57871,15 +57871,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshl.u64 , q14, #63 @ 0x3f │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #7 │ │ │ │ + movs r0, #52 @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ asrs r2, r4, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aafb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57943,15 +57943,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r6, #5 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r3, #27 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab070 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58015,15 +58015,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r7, #25 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r6, #2 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r3, #24 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58088,15 +58088,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.64 d17, d24, #63 @ 0x3f │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #6 │ │ │ │ + adds r0, r6, #7 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r3, #21 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab1f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58160,15 +58160,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + adds r0, r6, #4 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r3, #18 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab2b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58232,15 +58232,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r6, #1 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r3, #15 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab370 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58307,15 +58307,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsra.u32 , q14, #1 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r7, r6 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r3, #12 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab438 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58382,15 +58382,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r2 │ │ │ │ + subs r2, r6, r3 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r2, #9 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58454,15 +58454,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + subs r2, r5, r0 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab5c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58529,15 +58529,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r0, r6 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab68c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58602,15 +58602,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r4, #1 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r6, r2 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab754 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58743,19 +58743,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsrs r4, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #27 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r7, #26 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001ab8c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -58835,19 +58835,19 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r5, #24 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #23 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r0, #22 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r5, r6 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ movs r4, r5 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001ab9b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58908,15 +58908,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r7, #20 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #20 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r6, r2, #19 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aba68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58979,15 +58979,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r4, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abb20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59049,15 +59049,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r1, #15 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abbd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59117,15 +59117,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r3, #12 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r4, r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abc84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59191,15 +59191,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r4, #9 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #9 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r2, r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abd48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59264,15 +59264,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d16, {d31-: │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59336,15 +59336,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r4, #3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r6, r0, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abec8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59408,15 +59408,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r4, #32 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ lsls r6, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abf88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59471,15 +59471,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #29 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ movs r5, r6 │ │ │ │ lsls r6, r1, #28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac028 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59534,15 +59534,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #27 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #27 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ movs r5, r6 │ │ │ │ lsls r6, r5, #25 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac0c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59606,15 +59606,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #24 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r4, #25 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r1, #23 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac178 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59677,15 +59677,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #21 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r6, #22 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac228 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59748,15 +59748,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #19 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r5, #17 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac2d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59817,15 +59817,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r2, #16 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r7, #14 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac388 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59888,15 +59888,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #13 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #13 │ │ │ │ + lsrs r0, r4, #14 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r1, #12 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac438 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59959,15 +59959,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #10 │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r3, #9 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac4e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60028,15 +60028,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r0, #8 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r5, #6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac598 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60097,15 +60097,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r0, #5 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r7, #3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac648 : │ │ │ │ @@ -60168,15 +60168,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r2, #2 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac6f8 : │ │ │ │ @@ -60235,15 +60235,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsrs r4, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ vshr.u32 d16, d30, #28 │ │ │ │ vshr.u16 d0, d30, #4 │ │ │ │ │ │ │ │ 001ac7a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60306,15 +60306,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u8 d16, d14, d30 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r5, r6 │ │ │ │ mrc2 0, 7, r0, cr4, cr14, {1} │ │ │ │ │ │ │ │ 001ac850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60375,15 +60375,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 4, r0, cr14, cr14, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ movs r5, r6 │ │ │ │ mcr2 0, 2, r0, cr4, cr14, {1} │ │ │ │ │ │ │ │ 001ac900 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60444,15 +60444,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [lr, #248]! @ 0xf8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #23 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ movs r5, r6 │ │ │ │ ldc2 0, cr0, [r4, #248] @ 0xf8 │ │ │ │ │ │ │ │ 001ac9b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60511,15 +60511,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldc2 0, cr0, [lr, #-248]! @ 0xffffff08 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ movs r5, r6 │ │ │ │ stc2l 0, cr0, [r4], #248 @ 0xf8 │ │ │ │ │ │ │ │ 001aca60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60577,15 +60577,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [lr], {62} @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ movs r5, r6 │ │ │ │ ldc2 0, cr0, [r6], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 001acb08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60642,15 +60642,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfbe6003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xfb8c003e │ │ │ │ │ │ │ │ 001acbb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60707,15 +60707,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb3e003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xfae4003e │ │ │ │ │ │ │ │ 001acc58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60771,15 +60771,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa96003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xfa3a003e │ │ │ │ │ │ │ │ 001acd00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60836,15 +60836,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ vld1.8 @ instruction: 0xf9ee003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r5, r6 │ │ │ │ ldrsb.w r0, [r4, #62] @ 0x3e │ │ │ │ │ │ │ │ 001acda8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60901,15 +60901,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vst4.8 {d16-d19}, [r6 :256], lr │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #4 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ movs r5, r6 │ │ │ │ str??.w r0, [ip, #62] @ 0x3e │ │ │ │ │ │ │ │ 001ace50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60965,15 +60965,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb.w r0, [lr, #62] @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ movs r5, r6 │ │ │ │ str.w r0, [r2, lr, lsl #3] │ │ │ │ │ │ │ │ 001acef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61030,15 +61030,16 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7f4003e │ │ │ │ - vshr.u32 d16, d20, #6 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf796003e │ │ │ │ │ │ │ │ 001acfa8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61094,15 +61095,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf744003e │ │ │ │ - vqadd.u8 d16, d10, d20 │ │ │ │ + vshr.u16 d0, d20, #14 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6e6003e │ │ │ │ │ │ │ │ 001ad054 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61157,15 +61158,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf698003e │ │ │ │ - mrc2 0, 4, r0, cr14, cr4, {1} │ │ │ │ + mcr2 0, 7, r0, cr6, cr4, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf638003e │ │ │ │ │ │ │ │ 001ad100 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61228,15 +61229,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf5ee003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8, #208]! @ 0xd0 │ │ │ │ + mcr2 0, 2, r0, cr0, cr4, {1} │ │ │ │ sbcs.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ │ │ │ │ 001ad1c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -61296,15 +61297,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf52e003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8, #-208]! @ 0xffffff30 │ │ │ │ + stc2 0, cr0, [r0, #208] @ 0xd0 │ │ │ │ @ instruction: 0xf4b6003e │ │ │ │ │ │ │ │ 001ad280 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61410,15 +61411,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3e0003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd00034 │ │ │ │ + ldc2 0, cr0, [r8], {52} @ 0x34 │ │ │ │ @ instruction: 0xf38e003e │ │ │ │ │ │ │ │ 001ad3b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61474,15 +61475,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf330003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb200034 │ │ │ │ + @ instruction: 0xfb680034 │ │ │ │ @ instruction: 0xf2de003e │ │ │ │ │ │ │ │ 001ad468 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61537,15 +61538,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf280003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa700034 │ │ │ │ + @ instruction: 0xfab80034 │ │ │ │ @ instruction: 0xf22e003e │ │ │ │ │ │ │ │ 001ad518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61602,15 +61603,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, r0, #62 @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c00034 │ │ │ │ + @ instruction: 0xfa080034 │ │ │ │ sbcs.w r0, lr, #62 @ 0x3e │ │ │ │ │ │ │ │ 001ad5c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61666,15 +61667,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf120003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r0, r4, lsl #3] │ │ │ │ + ldr??.w r0, [r8, r4, lsl #3] │ │ │ │ @ instruction: 0xf0ce003e │ │ │ │ │ │ │ │ 001ad678 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61729,15 +61730,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ orns r0, r0, #62 @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r0, r4, lsl #3] │ │ │ │ + strh.w r0, [r8, #52] @ 0x34 │ │ │ │ ands.w r0, lr, #62 @ 0x3e │ │ │ │ │ │ │ │ 001ad728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61796,15 +61797,15 @@ │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 d16, #78 @ 0x0000004e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ba0034 │ │ │ │ + strb.w r0, [r2, r4, lsl #3] │ │ │ │ vqadd.s32 d16, d8, d30 │ │ │ │ │ │ │ │ 001ad7e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61863,15 +61864,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s8 d0, d12, d30 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7020034 │ │ │ │ + @ instruction: 0xf74a0034 │ │ │ │ mrc 0, 5, r0, cr0, cr14, {1} │ │ │ │ │ │ │ │ 001ad898 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61926,15 +61927,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ mrc 0, 2, r0, cr4, cr14, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #43060 @ 0xa834 │ │ │ │ + @ instruction: 0xf6920034 │ │ │ │ ldcl 0, cr0, [r8, #248]! @ 0xf8 │ │ │ │ │ │ │ │ 001ad948 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -61995,15 +61996,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r6, #248]! @ 0xf8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ + @ instruction: 0xf5f80034 │ │ │ │ ldc 0, cr0, [r0, #-248]! @ 0xffffff08 │ │ │ │ │ │ │ │ 001ada08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -62063,15 +62064,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r6], #248 @ 0xf8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f00034 │ │ │ │ + @ instruction: 0xf5380034 │ │ │ │ stcl 0, cr0, [lr], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 001adac8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62177,15 +62178,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sub.w r0, r6, lr, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf39a0034 │ │ │ │ + @ instruction: 0xf3e20034 │ │ │ │ adc.w r0, lr, lr, rrx │ │ │ │ │ │ │ │ 001adbf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62241,15 +62242,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xeafe003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f20034 │ │ │ │ + @ instruction: 0xf33a0034 │ │ │ │ @ instruction: 0xeaa4003e │ │ │ │ │ │ │ │ 001adc98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62305,15 +62306,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs.w r0, r6, lr, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #41012 @ 0xa034 │ │ │ │ + @ instruction: 0xf2920034 │ │ │ │ ldrd r0, r0, [ip, #248]! @ 0xf8 │ │ │ │ │ │ │ │ 001add40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62368,15 +62369,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe9ae003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r2, #52 @ 0x34 │ │ │ │ + @ instruction: 0xf1ea0034 │ │ │ │ ldrd r0, r0, [r2, #-248] @ 0xf8 │ │ │ │ │ │ │ │ 001adde8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62434,15 +62435,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb r0, {r1, r2, r3, r4, r5} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f00034 │ │ │ │ + @ instruction: 0xf1380034 │ │ │ │ stmia.w lr!, {r1, r2, r3, r4, r5} │ │ │ │ │ │ │ │ 001ade98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62499,15 +62500,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe850003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r0, #52 @ 0x34 │ │ │ │ + eor.w r0, r8, #52 @ 0x34 │ │ │ │ b.n 1adf44 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001adf48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62565,15 +62566,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1adf2c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 d0, d20, #16 │ │ │ │ + vshr.s16 d16, d20, #8 │ │ │ │ b.n 1ade94 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001adff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62630,15 +62631,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 1ade7c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 7, r0, cr0, cr4, {1} │ │ │ │ + vqadd.s32 d0, d8, d20 │ │ │ │ b.n 1adde4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae0a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62732,15 +62733,15 @@ │ │ │ │ b.n 1ae184 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ade3c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4, #208] @ 0xd0 │ │ │ │ + mrc 0, 0, r0, cr12, cr4, {1} │ │ │ │ b.n 1add28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae1c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62834,15 +62835,15 @@ │ │ │ │ b.n 1ae29a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1add24 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr], #208 @ 0xd0 │ │ │ │ + stc 0, cr0, [r6, #-208] @ 0xffffff30 │ │ │ │ b.n 1adc10 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae2d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62936,15 +62937,15 @@ │ │ │ │ b.n 1ae3ae │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1adc10 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, sl, r4, rrx │ │ │ │ + @ instruction: 0xebf20034 │ │ │ │ b.n 1aeafc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae3e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63027,15 +63028,15 @@ │ │ │ │ bne.n 1ae43a │ │ │ │ b.n 1ae4aa │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ b.n 1aeae0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaae0034 │ │ │ │ + @ instruction: 0xeaf60034 │ │ │ │ b.n 1aea00 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae4e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63117,15 +63118,15 @@ │ │ │ │ b.n 1ae59e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ae9e0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9ba0034 │ │ │ │ + and.w r0, r2, r4, rrx │ │ │ │ b.n 1ae90c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae5d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63207,15 +63208,15 @@ │ │ │ │ b.n 1ae692 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ae8ec │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c60034 │ │ │ │ + stmdb lr, {r2, r4, r5} │ │ │ │ b.n 1ae818 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae6cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63297,16 +63298,15 @@ │ │ │ │ b.n 1ae786 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ae7f8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ae760 │ │ │ │ - movs r4, r6 │ │ │ │ + @ instruction: 0xe81a0034 │ │ │ │ svc 178 @ 0xb2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae7c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63324,15 +63324,15 @@ │ │ │ │ cbnz r2, 1ae82e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 1ae82e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1ae82e │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ ldr r2, [pc, #240] @ (1ae8fc ) │ │ │ │ ldr r3, [pc, #236] @ (1ae8f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63411,15 +63411,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ svc 42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ udf #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1ae58c │ │ │ │ + b.n 1ae61c │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ae904 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 1ae7c0 │ │ │ │ @@ -63449,15 +63449,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 1ae982 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1ae982 │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ ldr r2, [pc, #204] @ (1aea2c ) │ │ │ │ ldr r3, [pc, #200] @ (1aea28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63526,15 +63526,15 @@ │ │ │ │ nop │ │ │ │ ble.n 1ae9c8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1ae978 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1ae460 │ │ │ │ + b.n 1ae4f0 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aea34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63625,15 +63625,15 @@ │ │ │ │ nop │ │ │ │ bgt.n 1aeaac │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 1aea68 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1ae354 │ │ │ │ + b.n 1ae3e4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aeb40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63724,15 +63724,15 @@ │ │ │ │ nop │ │ │ │ blt.n 1aeba0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 1aeb5c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1af248 │ │ │ │ + b.n 1af2d8 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aec4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63749,15 +63749,15 @@ │ │ │ │ cbnz r2, 1aecb8 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 1aecb8 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1aecb8 │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ ldr r2, [pc, #244] @ (1aed8c ) │ │ │ │ ldr r3, [pc, #240] @ (1aed88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63839,15 +63839,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bge.n 1aecc4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 1aee68 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1af108 │ │ │ │ + b.n 1af198 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aed94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -63954,15 +63954,15 @@ │ │ │ │ nop │ │ │ │ bls.n 1aef7c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 1aef28 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1aefcc │ │ │ │ + b.n 1af05c │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aeed4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -64069,15 +64069,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 1af03c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 1aefe8 │ │ │ │ movs r6, r7 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 132 @ 0x84 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af014 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64093,15 +64093,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 1af078 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1af078 │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ ldr r2, [pc, #208] @ (1af128 ) │ │ │ │ ldr r3, [pc, #204] @ (1af124 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64173,15 +64173,15 @@ │ │ │ │ nop │ │ │ │ bvs.n 1af0d4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 1af084 │ │ │ │ movs r6, r7 │ │ │ │ - udf #32 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64276,15 +64276,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 1af1b8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1af16c │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 1af25c │ │ │ │ + ble.n 1af2ec │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af244 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64379,15 +64379,15 @@ │ │ │ │ nop │ │ │ │ bmi.n 1af2a4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1af258 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 1af348 │ │ │ │ + bgt.n 1af3d8 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af358 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64480,15 +64480,15 @@ │ │ │ │ b.n 1af434 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 1af38c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1af4b4 │ │ │ │ + blt.n 1af544 │ │ │ │ movs r4, r6 │ │ │ │ bcc.n 1af478 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001af470 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -65115,15 +65115,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 1afa88 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r1, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 1afbb8 │ │ │ │ + bmi.n 1afa48 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r4, {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afb38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65194,15 +65194,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 1afba6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1afcd8 │ │ │ │ + bcc.n 1afb68 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r3, {r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afc14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65273,15 +65273,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 1afc82 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1afbfc │ │ │ │ + bcs.n 1afc8c │ │ │ │ movs r4, r6 │ │ │ │ ldmia r2!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afcf0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65351,15 +65351,15 @@ │ │ │ │ b.n 1afd30 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1afd2c │ │ │ │ + bne.n 1afdbc │ │ │ │ movs r4, r6 │ │ │ │ ldmia r1!, {r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afdc4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65418,15 +65418,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1afe60 │ │ │ │ + bne.n 1afef0 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afe74 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65485,15 +65485,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1affb0 │ │ │ │ + beq.n 1afe40 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r0!, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aff24 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65552,15 +65552,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001affd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65578,15 +65578,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 1b0036 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 1b0036 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 1b0036 │ │ │ │ - bl 46a974 │ │ │ │ + bl 46a9bc │ │ │ │ ldr r2, [pc, #184] @ (1b00cc ) │ │ │ │ ldr r3, [pc, #180] @ (1b00c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65648,15 +65648,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b00d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65735,15 +65735,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b01c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65822,15 +65822,15 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r5} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b02b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65845,15 +65845,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 1b0310 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 1b0310 │ │ │ │ - bl 46a974 │ │ │ │ + bl 46a9bc │ │ │ │ ldr r2, [pc, #168] @ (1b0394 ) │ │ │ │ ldr r3, [pc, #160] @ (1b0390 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65907,15 +65907,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b039c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65982,15 +65982,15 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b045c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66057,15 +66057,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b051c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66081,15 +66081,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 1b057c │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 1b057c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 1b057c │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ ldr r2, [pc, #188] @ (1b0618 ) │ │ │ │ ldr r3, [pc, #184] @ (1b0614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66153,15 +66153,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0620 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66243,15 +66243,15 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0718 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66333,15 +66333,15 @@ │ │ │ │ nop │ │ │ │ itet le │ │ │ │ movle r6, r7 │ │ │ │ cmpgt r5, #16 │ │ │ │ movle r0, r0 │ │ │ │ it ge │ │ │ │ movge r6, r7 │ │ │ │ - stmia r7!, {r1, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0810 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66356,15 +66356,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 1b086a │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 1b086a │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ ldr r2, [pc, #172] @ (1b08f4 ) │ │ │ │ ldr r3, [pc, #164] @ (1b08f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66420,15 +66420,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x00dc │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00ba │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r5, r6} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b08fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66498,15 +66498,15 @@ │ │ │ │ nop │ │ │ │ pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b09c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66576,15 +66576,15 @@ │ │ │ │ nop │ │ │ │ pop {r2, r3, r5, pc} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, pc} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0a8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66661,15 +66661,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 1b0ad0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ movs r4, r6 │ │ │ │ cbnz r2, 1b0bf4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0b80 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -66760,15 +66760,15 @@ │ │ │ │ b.n 1b0be4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 1b0cbe │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ revsh r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0c78 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66827,15 +66827,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rev16 r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ rev r2, r4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0d28 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66894,15 +66894,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 1b0dfc │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ cbnz r2, 1b0df4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0dd8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66961,15 +66961,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 1b0e80 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xb8c2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0e88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67532,15 +67532,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r4, 1b148e │ │ │ │ + pop {r2, r5} │ │ │ │ movs r4, r6 │ │ │ │ cbz r4, 1b148c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 1b146a │ │ │ │ movs r6, r7 │ │ │ │ @@ -67635,15 +67635,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - revsh r0, r1 │ │ │ │ + cbnz r0, 1b1570 │ │ │ │ movs r4, r6 │ │ │ │ uxth r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ sxth r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ @@ -67738,15 +67738,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r4, 1b166c │ │ │ │ + cbnz r4, 1b167e │ │ │ │ movs r4, r6 │ │ │ │ cbz r4, 1b166a │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #464 @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ @@ -67841,15 +67841,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ movs r4, r6 │ │ │ │ sub sp, #32 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #896 @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ @@ -67944,15 +67944,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ movs r4, r6 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #816 @ 0x330 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68047,15 +68047,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ movs r4, r6 │ │ │ │ add r6, sp, #384 @ 0x180 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68150,15 +68150,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r4, r6 │ │ │ │ add r5, sp, #304 @ 0x130 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #656 @ 0x290 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68253,15 +68253,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r4, r6} │ │ │ │ + push {r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #576 @ 0x240 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68659,23 +68659,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 18155c │ │ │ │ add r0, sp, #312 @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add sp, #160 @ 0xa0 │ │ │ │ movs r4, r6 │ │ │ │ add r7, pc, #712 @ (adr r7, 1b2280 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1fc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68775,27 +68775,27 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ add r7, pc, #184 @ (adr r7, 1b2180 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ movs r4, r6 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r7, sp, #32 │ │ │ │ movs r4, r6 │ │ │ │ add r6, pc, #584 @ (adr r6, 1b2320 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ movs r4, r6 │ │ │ │ - itt gt │ │ │ │ - movgt r3, r5 │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + movs r3, r5 │ │ │ │ │ │ │ │ 001b20e0 : │ │ │ │ - pushgt {r4, r5, r6, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (1b21ec ) │ │ │ │ mov ip, r1 │ │ │ │ @@ -68892,25 +68892,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 18155c │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ movs r4, r6 │ │ │ │ add r6, pc, #0 @ (adr r6, 1b21f8 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ movs r4, r6 │ │ │ │ add r5, pc, #400 @ (adr r5, 1b2390 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ movs r4, r6 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x00e2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2208 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69010,23 +69010,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 18155c │ │ │ │ add r4, pc, #920 @ (adr r4, 1b26a8 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sp, #480 @ 0x1e0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ movs r4, r6 │ │ │ │ add r4, pc, #304 @ (adr r4, 1b2450 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ movs r4, r6 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2328 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -69121,21 +69121,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 18155c │ │ │ │ add r3, pc, #760 @ (adr r3, 1b271c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #24 │ │ │ │ movs r4, r6 │ │ │ │ add r3, pc, #192 @ (adr r3, 1b24f0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ movs r4, r6 │ │ │ │ - pop {r1, r2, r5, r6} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2438 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -69229,17 +69229,17 @@ │ │ │ │ blx 18155c │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #648 @ (adr r2, 1b27bc ) │ │ │ │ movs r6, r7 │ │ │ │ add r2, pc, #200 @ (adr r2, 1b2600 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r2, 1b2596 │ │ │ │ + cbnz r2, 1b25a8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2540 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69476,25 +69476,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (1b2824 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #312 @ (adr r7, 1b2950 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 1b2a70 ) │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r0, 1b2820 │ │ │ │ + cbnz r0, 1b2832 │ │ │ │ movs r3, r5 │ │ │ │ - cbnz r4, 1b282a │ │ │ │ + cbnz r4, 1b283c │ │ │ │ movs r3, r5 │ │ │ │ - add r7, pc, #64 @ (adr r7, 1b2864 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 1b2984 ) │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2828 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -69667,31 +69667,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -69829,33 +69829,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #656] @ 0x290 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, pc, #656 @ (adr r5, 1b2e78 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 1b2f98 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #248 @ (adr r5, 1b2ce8 ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 1b2e08 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #136 @ (adr r4, 1b2c7c ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 1b2d9c ) │ │ │ │ movs r4, r6 │ │ │ │ ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #368 @ (adr r3, 1b2d6c ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 1b2e8c ) │ │ │ │ movs r4, r6 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r3, lr} │ │ │ │ movs r3, r5 │ │ │ │ - add r3, pc, #264 @ (adr r3, 1b2d0c ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 1b2e2c ) │ │ │ │ movs r4, r6 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ movs r3, r5 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2c0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -70090,25 +70090,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (1b2ef0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - add r2, pc, #744 @ (adr r2, 1b31c8 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 1b2ee8 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r0, pc, #512 @ (adr r0, 1b30e4 ) │ │ │ │ + add r0, pc, #800 @ (adr r0, 1b3204 ) │ │ │ │ movs r4, r6 │ │ │ │ - sxtb r2, r0 │ │ │ │ + uxth r2, r1 │ │ │ │ movs r3, r5 │ │ │ │ - sxtb r6, r3 │ │ │ │ + uxth r6, r4 │ │ │ │ movs r3, r5 │ │ │ │ - add r0, pc, #264 @ (adr r0, 1b2ff8 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 1b3118 ) │ │ │ │ movs r4, r6 │ │ │ │ - cbz r6, 1b2f1c │ │ │ │ + cbz r6, 1b2f2e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2ef4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -70199,59 +70199,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -70272,38 +70272,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -70359,33 +70359,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70445,53 +70445,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 1b334c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r7, [sp, #912] @ 0x390 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r4, r6 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -70542,15 +70542,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -71066,33 +71066,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 18155c │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ movs r4, r6 │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ movs r3, r5 │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #904 @ (adr r7, 1b3d3c ) │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ movs r3, r5 │ │ │ │ - add r7, pc, #408 @ (adr r7, 1b3b50 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 1b3c70 ) │ │ │ │ movs r3, r5 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ movs r4, r6 │ │ │ │ - add r6, pc, #976 @ (adr r6, 1b3d90 ) │ │ │ │ + add r7, pc, #240 @ (adr r7, 1b3ab0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b39c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -71179,58 +71179,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -71254,42 +71254,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -71346,33 +71346,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -71434,44 +71434,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 1b3e04 │ │ │ │ ... │ │ │ │ ldrh r2, [r2, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ movs r4, r6 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -71529,15 +71529,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 43fa08 │ │ │ │ + bl 43fa50 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -71719,17 +71719,17 @@ │ │ │ │ blx 18155c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r7, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + add r0, pc, #0 @ (adr r0, 1b40e4 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b40e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71790,15 +71790,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r1, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ movs r4, r6 │ │ │ │ strh r6, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b419c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71864,15 +71864,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r3, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b4260 : │ │ │ │ @@ -71902,19 +71902,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b42b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r7, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b42bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71940,19 +71940,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b4314 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4318 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71981,19 +71981,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b437c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -72026,19 +72026,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b43f0 ) │ │ │ │ ldr r0, [pc, #20] @ (1b43f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r6, #24] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b43f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -72059,19 +72059,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b443c ) │ │ │ │ ldr r0, [pc, #20] @ (1b4440 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r5, #22] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4444 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73044,17 +73044,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 1b4d06 │ │ │ │ b.n 1b4c3a │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4ef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -73355,25 +73355,25 @@ │ │ │ │ bne.n 1b51e4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 1b5266 │ │ │ │ strb r0, [r1, #27] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ movs r4, r6 │ │ │ │ strb r6, [r7, #21] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5268 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -73447,15 +73447,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (1b536c ) │ │ │ │ ldr r1, [pc, #76] @ (1b5370 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 1b5342 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -73470,24 +73470,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r3, #17 │ │ │ │ movs r7, r5 │ │ │ │ ldr r0, [pc, #8] @ (1b5380 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c50 │ │ │ │ + b.w 2f8c98 │ │ │ │ nop │ │ │ │ lsls r4, r4, #7 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b5384 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73495,108 +73495,108 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (1b53dc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ ldr.w ip, [pc, #56] @ 1b53e0 │ │ │ │ ldr r2, [pc, #56] @ (1b53e4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (1b53e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r7, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - vaddl.u16 q0, d14, d30 │ │ │ │ + vaddl.u32 q8, d6, d30 │ │ │ │ │ │ │ │ 001b53ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 2c39e8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #44] @ 1b5434 │ │ │ │ ldr r2, [pc, #44] @ (1b5438 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (1b543c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - vhadd.u d0, d14, d30 │ │ │ │ + vaddl.u8 q0, d6, d30 │ │ │ │ │ │ │ │ 001b5440 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 2c3acc │ │ │ │ bl 18931c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ cbz r0, 1b54a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (1b54c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 1b5494 │ │ │ │ ldr r0, [pc, #64] @ (1b54c4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f94f0 │ │ │ │ + b.w 2f9538 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73608,22 +73608,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r5 │ │ │ │ movs r1, r6 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r6, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b54d4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 1b54e2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -73639,25 +73639,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c39e8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #80] @ (1b555c ) │ │ │ │ ldr r2, [pc, #84] @ (1b5560 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1b5564 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 1b5538 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 1b5538 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -73677,119 +73677,119 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r3, #10] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r3, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - cdp2 0, 3, cr0, cr12, cr14, {1} │ │ │ │ + cdp2 0, 8, cr0, cr4, cr14, {1} │ │ │ │ │ │ │ │ 001b5568 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c39e8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #60] @ 1b55c0 │ │ │ │ ldr r2, [pc, #60] @ (1b55c4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (1b55c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1b55ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - stc2l 0, cr0, [r0, #184] @ 0xb8 │ │ │ │ + cdp2 0, 0, cr0, cr8, cr14, {1} │ │ │ │ │ │ │ │ 001b55cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2c39e8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #60] @ 1b5624 │ │ │ │ ldr r2, [pc, #60] @ (1b5628 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (1b562c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 1b5610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - ldc2l 0, cr0, [ip, #-184] @ 0xffffff48 │ │ │ │ + stc2 0, cr0, [r4, #184]! @ 0xb8 │ │ │ │ ldr r3, [pc, #16] @ (1b5644 ) │ │ │ │ ldr r2, [pc, #20] @ (1b5648 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (1b564c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r2, #3] │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ movs r3, r5 │ │ │ │ ldr r1, [pc, #8] @ (1b565c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cd44 │ │ │ │ + b.w 43cd8c │ │ │ │ nop │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -73863,26 +73863,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 181844 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44cf30 │ │ │ │ + bl 44cf78 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 181840 │ │ │ │ blx 1821c4 │ │ │ │ ldr r1, [pc, #104] @ (1b57ac ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (1b57b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 1b56fa │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 1b56de │ │ │ │ ldr r2, [pc, #92] @ (1b57b4 ) │ │ │ │ ldr r3, [pc, #96] @ (1b57b8 ) │ │ │ │ ldr r1, [pc, #96] @ (1b57bc ) │ │ │ │ add r2, pc │ │ │ │ @@ -73907,44 +73907,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ ldr r0, [pc, #64] @ (1b57d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ strb r4, [r1, #2] │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4, {r2, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r7, #46] @ 0x2e │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r6, #24] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + ldrb r6, [r4, #31] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r1, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r6, #24] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (1b5984 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -74047,58 +74047,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4ec │ │ │ │ + bl 42c534 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b5882 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 181d78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b596e │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (1b59ac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr r0, [pc, #168] @ (1b59b0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ b.n 1b5890 │ │ │ │ ldr r3, [pc, #160] @ (1b59b4 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (1b59b8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (1b59bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #1 │ │ │ │ b.n 1b58b0 │ │ │ │ ldr r3, [pc, #144] @ (1b59c0 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (1b59c4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (1b59c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b592a │ │ │ │ movs r0, #20 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -74121,48 +74121,48 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 1b58fc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r4, [r6, r1] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r7, #24] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfaa0002b │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + @ instruction: 0xfae8002b │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (1b5a24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -74183,23 +74183,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1b5660 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cd44 │ │ │ │ + b.w 43cd8c │ │ │ │ nop │ │ │ │ ldr r6, [r2, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #4] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5a34 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -74236,15 +74236,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 4498c4 │ │ │ │ + bl 44990c │ │ │ │ cbz r0, 1b5adc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -74260,19 +74260,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 1b5be8 │ │ │ │ + bpl.n 1b5a78 │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5b0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -74289,31 +74289,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (1b5ba8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (1b5bac ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cbz r0, 1b5b96 │ │ │ │ ldr r3, [pc, #92] @ (1b5bb0 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (1b5bb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4455d4 │ │ │ │ + bl 44561c │ │ │ │ mov r0, r5 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ ldr r2, [pc, #72] @ (1b5bb8 ) │ │ │ │ ldr r3, [pc, #52] @ (1b5ba4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74330,15 +74330,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ movs r3, r5 │ │ │ │ ldr r4, [r7, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r4, [r2, #56] @ 0x38 │ │ │ │ @@ -74416,27 +74416,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1b5660 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43cd44 │ │ │ │ + b.w 43cd8c │ │ │ │ ldrh r4, [r1, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ movs r3, r5 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5ca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -74486,15 +74486,15 @@ │ │ │ │ beq.w 1b5fc8 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 44cecc │ │ │ │ + bl 44cf14 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 183038 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -74593,15 +74593,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1b5f6a │ │ │ │ ldr r1, [pc, #464] @ (1b602c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 43cd44 │ │ │ │ + bl 43cd8c │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b5d18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 1b5d1a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -74614,18 +74614,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44cf30 │ │ │ │ + bl 44cf78 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #396] @ (1b603c ) │ │ │ │ ldr r3, [pc, #348] @ (1b600c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -74651,15 +74651,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 1831e8 │ │ │ │ b.n 1b5e9e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -74669,43 +74669,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (1b6054 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b5efc │ │ │ │ ldr r2, [pc, #300] @ (1b6058 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (1b605c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (1b6060 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b5efc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 1821c4 │ │ │ │ ldr r3, [pc, #276] @ (1b6064 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (1b6068 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (1b606c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b5efc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (1b6070 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -74715,21 +74715,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (1b6078 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 1b5fcc │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 43cd44 │ │ │ │ + bl 43cd8c │ │ │ │ b.n 1b5ea6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (1b607c ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -74737,25 +74737,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (1b6080 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (1b6084 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b5efc │ │ │ │ movs r7, #0 │ │ │ │ b.n 1b5ea6 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1b5bbc │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 43cd44 │ │ │ │ + bl 43cd8c │ │ │ │ b.n 1b5ea6 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 1b5dbe │ │ │ │ ldr r3, [pc, #152] @ (1b6088 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (1b608c ) │ │ │ │ ldr r1, [pc, #156] @ (1b6090 ) │ │ │ │ @@ -74771,75 +74771,75 @@ │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #32] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ movs r3, r5 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ ldr r4, [r2, #4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r7, #28] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r7, #24] │ │ │ │ + strh r4, [r0, #28] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r3, #26] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r2, #29] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6094 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74888,19 +74888,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bl 183b98 │ │ │ │ str r6, [r3, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r6, #26] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b611c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74949,19 +74949,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bl 183b98 │ │ │ │ str r6, [r2, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r5, #24] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r5, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b61a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -74973,32 +74973,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (1b622c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #92] @ (1b6230 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 432e00 │ │ │ │ + bl 432e48 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 45edf8 │ │ │ │ + bl 45ee40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 1b61f8 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r2, [pc, #56] @ (1b6234 ) │ │ │ │ ldr r3, [pc, #44] @ (1b6228 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75013,17 +75013,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r2, [r1, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r7] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ movs r3, r5 │ │ │ │ str r0, [r1, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b6238 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75037,40 +75037,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (1b62e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 1b62d0 │ │ │ │ mov r1, sp │ │ │ │ - bl 45ed04 │ │ │ │ + bl 45ed4c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 1b62ca │ │ │ │ cbz r7, 1b629c │ │ │ │ ldr r6, [pc, #108] @ (1b62e8 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b627e │ │ │ │ mov r0, r7 │ │ │ │ - bl 414314 │ │ │ │ + bl 41435c │ │ │ │ ldr r2, [pc, #72] @ (1b62ec ) │ │ │ │ ldr r3, [pc, #56] @ (1b62e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75080,32 +75080,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 1b62a2 │ │ │ │ ldr r0, [pc, #28] @ (1b62f0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1b626a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r6, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r5, r6] │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r7, #32] │ │ │ │ movs r3, r5 │ │ │ │ str r6, [r3, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b62f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75120,15 +75120,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 1b6354 │ │ │ │ ldr r2, [pc, #108] @ (1b639c ) │ │ │ │ ldr r3, [pc, #104] @ (1b6398 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -75150,35 +75150,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 1815b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 45e670 │ │ │ │ + bl 45e6b8 │ │ │ │ b.n 1b637c │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 459898 │ │ │ │ + bl 4598e0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 45e69c │ │ │ │ + bl 45e6e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6374 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ b.n 1b632c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b63a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75193,15 +75193,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 1b6408 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 1b6442 │ │ │ │ ldr r2, [pc, #156] @ (1b6480 ) │ │ │ │ ldr r3, [pc, #152] @ (1b647c ) │ │ │ │ add r2, pc │ │ │ │ @@ -75225,31 +75225,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 1815b8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 45e670 │ │ │ │ + bl 45e6b8 │ │ │ │ b.n 1b6430 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 459898 │ │ │ │ + bl 4598e0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 45e69c │ │ │ │ + bl 45e6e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6428 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ b.n 1b63e0 │ │ │ │ ldr r2, [pc, #68] @ (1b6488 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r2, [pc, #60] @ (1b648c ) │ │ │ │ ldr r3, [pc, #40] @ (1b647c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75257,64 +75257,64 @@ │ │ │ │ bne.n 1b6474 │ │ │ │ ldr r2, [pc, #44] @ (1b6490 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 459914 │ │ │ │ + b.w 45995c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r6, [r0, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r3, r5 │ │ │ │ - vaddl.s8 q8, d12, d27 │ │ │ │ + ands.w r0, r4, #43 @ 0x2b │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 183630 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2fb3dc │ │ │ │ + bl 2fb424 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 1b6524 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #92] @ (1b652c ) │ │ │ │ ldr r1, [pc, #92] @ (1b6530 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #80] @ (1b6534 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldr r1, [pc, #68] @ (1b6538 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 182488 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1b6516 │ │ │ │ @@ -75331,36 +75331,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 181324 │ │ │ │ ldr.w r8, [pc, #20] @ 1b653c │ │ │ │ add r8, pc │ │ │ │ b.n 1b64c8 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r5, #14] │ │ │ │ movs r3, r5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 182c9c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75394,20 +75394,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (1b664c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 1b6632 │ │ │ │ mov r1, sp │ │ │ │ - bl 3b9248 │ │ │ │ + bl 3b9290 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 1b660c │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #104] @ (1b6650 ) │ │ │ │ ldr r3, [pc, #96] @ (1b6648 ) │ │ │ │ @@ -75430,40 +75430,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (1b6654 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b6614 │ │ │ │ mov r0, r7 │ │ │ │ - bl 407eec │ │ │ │ + bl 407f34 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1b65de │ │ │ │ ldr r1, [pc, #36] @ (1b6658 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1b65e4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #872] @ (1b69b8 ) │ │ │ │ + ldr r2, [pc, #136] @ (1b66d8 ) │ │ │ │ movs r6, r5 │ │ │ │ str r4, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b665c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75477,42 +75477,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #188] @ (1b674c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #180] @ (1b6750 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #172] @ (1b6754 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 1b6700 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc430 │ │ │ │ cbz r0, 1b671c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2fb280 │ │ │ │ + bl 2fb2c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #128] @ (1b6758 ) │ │ │ │ ldr r3, [pc, #104] @ (1b6744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75526,58 +75526,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 434018 │ │ │ │ + bl 434060 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1b66d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b9408 │ │ │ │ + bl 3b9450 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 1b66d0 │ │ │ │ ldr r2, [pc, #60] @ (1b675c ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (1b6760 ) │ │ │ │ ldr r1, [pc, #64] @ (1b6764 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 1b66d0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r4, #2] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #16] @ (1b6760 ) │ │ │ │ + ldr r1, [pc, #304] @ (1b6880 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r7, #31] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf1940031 │ │ │ │ + rsbs r0, ip, #49 @ 0x31 │ │ │ │ str r2, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r7, #26] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6768 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75590,26 +75590,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #192] @ (1b6858 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3b947c │ │ │ │ + bl 3b94c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1b6810 │ │ │ │ cbz r3, 1b67d8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1b6836 │ │ │ │ @@ -75639,25 +75639,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 1b67d8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 43420c │ │ │ │ + bl 434254 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (1b6860 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181410 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1b67b6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (1b6864 ) │ │ │ │ @@ -75670,27 +75670,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #72] @ (1b68a0 ) │ │ │ │ + ldr r0, [pc, #360] @ (1b69c0 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ movs r3, r5 │ │ │ │ ldrsh r0, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #800 @ (adr r3, 1b6b84 ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 1b68a4 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r2, #26] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6870 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -75702,21 +75702,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (1b6918 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 1b68ea │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc430 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1b68fe │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 1b68f2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -75734,40 +75734,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1b68ba │ │ │ │ ldr r1, [pc, #44] @ (1b6920 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1b68c2 │ │ │ │ ldr r1, [pc, #36] @ (1b6924 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1b68c2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bx r1 │ │ │ │ + bx sl │ │ │ │ movs r6, r5 │ │ │ │ ldrsh r6, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6928 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75779,19 +75779,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1b699c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fd7ec │ │ │ │ + bl 2fd834 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (1b69a0 ) │ │ │ │ ldr r3, [pc, #44] @ (1b6998 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75810,15 +75810,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r7, r5 │ │ │ │ ldrb r2, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b69a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75832,19 +75832,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1b6a18 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fd8dc │ │ │ │ + bl 2fd924 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (1b6a1c ) │ │ │ │ ldr r3, [pc, #44] @ (1b6a14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75863,15 +75863,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ movs r0, r6 │ │ │ │ ldrb r6, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b6a20 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1b6a32 │ │ │ │ @@ -75890,43 +75890,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1b6a90 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1b6a6e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 1b6a90 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b6a6a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b6a6e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 18266c │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6aa0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1b6ab2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -75941,19 +75941,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ ldr r0, [pc, #68] @ (1b6b1c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 3b9248 │ │ │ │ + bl 3b9290 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b6b10 │ │ │ │ ldr r6, [pc, #56] @ (1b6b20 ) │ │ │ │ add r6, pc │ │ │ │ b.n 1b6af0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -75964,29 +75964,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6aec │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b6af0 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 407eec │ │ │ │ + b.w 407f34 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [pc, #4] @ (1b6b2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ orn r0, sl, ip, rrx │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (1b6b8c ) │ │ │ │ @@ -75994,48 +75994,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (1b6b94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #64] @ (1b6b98 ) │ │ │ │ ldr r1, [pc, #64] @ (1b6b9c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #48] @ (1b6ba0 ) │ │ │ │ ldr r3, [pc, #52] @ (1b6ba4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r4, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ movs r3, r5 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76048,15 +76048,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1b6c0c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 1b6bea │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -76067,26 +76067,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (1b6c10 ) │ │ │ │ ldr r4, [pc, #32] @ (1b6c14 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b6bd6 │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r0, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6c18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -76106,15 +76106,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (1b6dd4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -76196,15 +76196,15 @@ │ │ │ │ blx 183624 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (1b6de4 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b6cba │ │ │ │ blx 1826c4 │ │ │ │ ldr r3, [pc, #160] @ (1b6de8 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (1b6dec ) │ │ │ │ add r3, pc │ │ │ │ @@ -76212,15 +76212,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1b6ce2 │ │ │ │ ldr r3, [pc, #136] @ (1b6df4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -76228,15 +76228,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (1b6de0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b6c70 │ │ │ │ ldr r0, [pc, #112] @ (1b6df8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 1b6c70 │ │ │ │ ldr r3, [pc, #104] @ (1b6dfc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b6cdc │ │ │ │ @@ -76245,52 +76245,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b6cdc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (1b6e00 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b6cdc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r2, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r3, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ movs r3, r5 │ │ │ │ ldrh r2, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #12] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ movs r3, r5 │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1b6e40 │ │ │ │ sub sp, #8 │ │ │ │ @@ -76299,25 +76299,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (1b6e48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b6c18 │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r2, #32] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6e4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76329,15 +76329,15 @@ │ │ │ │ cbz r1, 1b6e78 │ │ │ │ ldr r0, [pc, #40] @ (1b6e90 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (1b6e94 ) │ │ │ │ add r0, pc │ │ │ │ bl 24485c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -76417,15 +76417,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1b6f58 │ │ │ │ ldr r0, [pc, #112] @ (1b6fb0 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1b6f58 │ │ │ │ ldr r3, [pc, #84] @ (1b6fa4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b6f72 │ │ │ │ movs r3, #1 │ │ │ │ @@ -76452,29 +76452,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1b6f56 │ │ │ │ ldr r0, [pc, #40] @ (1b6fb4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b6f56 │ │ │ │ ldr r6, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r2, #8] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6fb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -76548,15 +76548,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (1b70bc ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ b.n 1b7002 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1b707c │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b6ff0 │ │ │ │ ldr r3, [pc, #64] @ (1b70c0 ) │ │ │ │ @@ -76586,25 +76586,25 @@ │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r4, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r6, #4] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b70d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76670,15 +76670,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 1b7188 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 1b716c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 444198 │ │ │ │ + b.w 4441e0 │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -76808,19 +76808,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b72d4 ) │ │ │ │ ldr r0, [pc, #20] @ (1b72d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - str r0, [r2, #92] @ 0x5c │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r4, #26] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b72dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76865,15 +76865,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 2444ac │ │ │ │ cbz r0, 1b7378 │ │ │ │ ldr r0, [pc, #120] @ (1b73c0 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ ldr r2, [pc, #112] @ (1b73c4 ) │ │ │ │ ldr r3, [pc, #92] @ (1b73b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76900,15 +76900,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (1b73d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7312 │ │ │ │ ldr r0, [pc, #60] @ (1b73d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b7312 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r0] │ │ │ │ @@ -76927,15 +76927,15 @@ │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ movs r3, r5 │ │ │ │ cbz r1, 1b741a │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (1b7428 ) │ │ │ │ @@ -77020,21 +77020,21 @@ │ │ │ │ b.n 1b747c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1b74c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ b.n 1b77f0 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #8] @ (1b74d0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ nop │ │ │ │ b.n 1b77e8 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -77047,51 +77047,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (1b753c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2fb8bc │ │ │ │ + bl 2fb904 │ │ │ │ ldr r3, [pc, #60] @ (1b7540 ) │ │ │ │ ldr r2, [pc, #64] @ (1b7544 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (1b7548 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r2, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ movs r5, r5 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r2, r5] │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [pc, #4] @ (1b7554 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 443140 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + b.w 443188 │ │ │ │ + strb r6, [r0, #21] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -77150,25 +77150,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b75c8 │ │ │ │ ldr r0, [pc, #24] @ (1b7608 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b75c8 │ │ │ │ str r4, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #18] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -77206,26 +77206,26 @@ │ │ │ │ bne.n 1b7648 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 1b769c │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ ldr r3, [pc, #56] @ (1b76d8 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b7674 │ │ │ │ ldr r3, [pc, #48] @ (1b76dc ) │ │ │ │ @@ -77237,29 +77237,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7674 │ │ │ │ ldr r0, [pc, #36] @ (1b76e4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b7674 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 1b7668 │ │ │ │ str r6, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -77284,15 +77284,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b7718 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -77309,80 +77309,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (1b7814 ) │ │ │ │ ldr r2, [pc, #100] @ (1b7818 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (1b781c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 1b77d2 │ │ │ │ bl 1b75ac │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 1b77e6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 1b7800 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r4, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (1b79a4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -77391,21 +77391,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (1b79ac ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (1b79b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1b7962 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 4507e4 │ │ │ │ + bl 45082c │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (1b79b4 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 181544 │ │ │ │ add r5, pc │ │ │ │ @@ -77414,45 +77414,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b793e │ │ │ │ ldr r6, [pc, #296] @ (1b79bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b790c │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ cbnz r0, 1b790c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 1b78bc │ │ │ │ b.n 1b78c8 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 1b78c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b78b2 │ │ │ │ ldr r1, [pc, #244] @ (1b79c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b796e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -77528,27 +77528,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (1b79c8 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 1b78f0 │ │ │ │ ldrsh r4, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r4, #12] │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r3, r5 │ │ │ │ strh r6, [r0, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #9] │ │ │ │ + strb r4, [r2, #10] │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r3, #9] │ │ │ │ movs r3, r5 │ │ │ │ strh r4, [r3, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77563,28 +77563,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (1b7a1c ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 42d4cc │ │ │ │ + b.w 42d514 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r3] │ │ │ │ + ldrsh r2, [r7, r4] │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r6, #3] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r0, #3] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 1b7a78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -77592,50 +77592,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (1b7a80 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 1b7a62 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b7aac │ │ │ │ ldr r1, [pc, #56] @ (1b7ad8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 1b7abe │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -77645,22 +77645,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (1b7ae0 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 1b7aac │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r4, [r2, r0] │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + strb r0, [r7, #0] │ │ │ │ movs r3, r5 │ │ │ │ cbz r0, 1b7b30 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 1b7b3e │ │ │ │ push {lr} │ │ │ │ @@ -77675,15 +77675,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1b7b1c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450954 │ │ │ │ + b.w 45099c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -77692,22 +77692,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 450954 │ │ │ │ + b.w 45099c │ │ │ │ nop │ │ │ │ │ │ │ │ 001b7b48 : │ │ │ │ cbz r0, 1b7b52 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 450954 │ │ │ │ + b.w 45099c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001b7b5c : │ │ │ │ cbz r0, 1b7ba8 │ │ │ │ @@ -77727,15 +77727,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1b7b94 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450954 │ │ │ │ + b.w 45099c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -77744,40 +77744,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 450954 │ │ │ │ + b.w 45099c │ │ │ │ nop │ │ │ │ │ │ │ │ 001b7bc0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 4509f8 │ │ │ │ + bl 450a40 │ │ │ │ cbnz r0, 1b7be8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 4507f0 │ │ │ │ - bl 44fb98 │ │ │ │ + b.w 450838 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r3, [pc, #12] @ (1b7bfc ) │ │ │ │ ldr r1, [pc, #16] @ (1b7c00 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f12c │ │ │ │ + bl 44f174 │ │ │ │ b.n 1b7bd8 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 001b7c04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77823,31 +77823,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b7c3a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4525c4 │ │ │ │ + b.w 45260c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ ldr r3, [pc, #36] @ (1b7cd0 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (1b7cd4 ) │ │ │ │ ldr r0, [pc, #40] @ (1b7cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -77858,25 +77858,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (1b7ce0 ) │ │ │ │ ldr r0, [pc, #32] @ (1b7ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r6, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrb r4, [r3, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7ce8 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001b7cec : │ │ │ │ @@ -77941,17 +77941,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b7d80 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 1b7db8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78000,19 +78000,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b7e0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r5, r4] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #88] @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7e10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -78077,15 +78077,15 @@ │ │ │ │ bpl.n 1b7e3e │ │ │ │ ldr r0, [pc, #64] @ (1b7ef0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b7e3e │ │ │ │ ldr r3, [pc, #48] @ (1b7ef4 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (1b7ef8 ) │ │ │ │ ldr r0, [pc, #48] @ (1b7efc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -78094,27 +78094,27 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #832] @ (1b821c ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7f00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78152,26 +78152,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7f20 │ │ │ │ ldr r0, [pc, #28] @ (1b7f80 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b7f20 │ │ │ │ nop │ │ │ │ @ instruction: 0x47ee │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7f84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78206,25 +78206,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7fa8 │ │ │ │ ldr r0, [pc, #24] @ (1b7ff8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b7fa8 │ │ │ │ bx ip │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -78317,17 +78317,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mov r8, lr │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r0, #12] │ │ │ │ movs r4, r6 │ │ │ │ mov r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b810c : │ │ │ │ cbz r0, 1b8112 │ │ │ │ b.w 1b75ac │ │ │ │ @@ -78451,29 +78451,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (1b8270 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r5, r3] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r2, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8274 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -78485,34 +78485,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (1b82c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #28] @ (1b82c4 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (1b82c8 ) │ │ │ │ ldr r0, [pc, #28] @ (1b82cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b82d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -78599,28 +78599,28 @@ │ │ │ │ beq.w 1b856e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 1b84d8 │ │ │ │ ldr r6, [pc, #580] @ (1b85ec ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b846e │ │ │ │ ldr r5, [pc, #564] @ (1b85f0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (1b85f4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1b83f4 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 1b83e4 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 1b83e4 │ │ │ │ @@ -78657,15 +78657,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (1b8600 ) │ │ │ │ ldr r2, [pc, #476] @ (1b8604 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r6, [pc, #460] @ (1b8608 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1b857e │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 1b8464 │ │ │ │ @@ -78685,27 +78685,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1b7558 │ │ │ │ b.n 1b83a6 │ │ │ │ ldr r6, [pc, #420] @ (1b8614 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b83f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (1b8618 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (1b861c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 1c1d10 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1c1cac │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -78723,15 +78723,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (1b8628 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b8438 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1b83a6 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -78766,15 +78766,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (1b8634 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b8438 │ │ │ │ ldr r3, [pc, #248] @ (1b8638 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b82fa │ │ │ │ ldr r3, [pc, #240] @ (1b863c ) │ │ │ │ @@ -78783,15 +78783,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b82fa │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (1b8640 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b82fa │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b8376 │ │ │ │ b.n 1b84b4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -78840,67 +78840,67 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ add r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r6, #112] @ 0x70 │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r5, #112] @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ movs r3, r5 │ │ │ │ strh r2, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r2, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r2, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r3, r0] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r1, #100] @ 0x64 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ + strb r2, [r0, r0] │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r5, #120] @ 0x78 │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r7, r5] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r4, #108] @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8658 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 1b8670 │ │ │ │ @@ -78922,15 +78922,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ nop │ │ │ │ │ │ │ │ 001b86a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78974,26 +78974,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b86c6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (1b8728 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1b86c6 │ │ │ │ eors r2, r1 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b872c : │ │ │ │ cbz r0, 1b8738 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -79022,19 +79022,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b877c ) │ │ │ │ ldr r0, [pc, #20] @ (1b8780 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r4, #56] @ 0x38 │ │ │ │ + str r4, [r5, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r7, #92] @ 0x5c │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8784 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b8818 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -79066,25 +79066,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4528ac │ │ │ │ + bl 4528f4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -79190,23 +79190,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (1b892c ) │ │ │ │ ldr r0, [pc, #28] @ (1b8930 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #1016] @ (1b8d1c ) │ │ │ │ + str r6, [r0, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #888] @ (1b8ca0 ) │ │ │ │ + str r6, [r4, r0] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #792] @ (1b8c44 ) │ │ │ │ + str r6, [r1, r0] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8934 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79387,15 +79387,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (1b8b28 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1b8b08 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -79423,19 +79423,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #104] @ (1b8b8c ) │ │ │ │ + ldr r6, [pc, #392] @ (1b8cac ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + str r4, [r4, #4] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + str r0, [r7, #0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8b2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -79447,15 +79447,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 1ba254 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ba248 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -79485,19 +79485,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #592] @ (1b8e00 ) │ │ │ │ + ldr r5, [pc, #880] @ (1b8f20 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r7, r6] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8bb8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b8bc2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -79511,19 +79511,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8bec ) │ │ │ │ ldr r0, [pc, #20] @ (1b8bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #1016] @ (1b8fe4 ) │ │ │ │ + ldr r5, [pc, #280] @ (1b8d04 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r1, #32] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8bf4 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b8bfe │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79537,19 +79537,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8c28 ) │ │ │ │ ldr r0, [pc, #20] @ (1b8c2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #776] @ (1b8f30 ) │ │ │ │ + ldr r5, [pc, #40] @ (1b8c50 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r0, r5] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8c30 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b8c3a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -79563,19 +79563,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8c64 ) │ │ │ │ ldr r0, [pc, #20] @ (1b8c68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #536] @ (1b8e7c ) │ │ │ │ + ldr r4, [pc, #824] @ (1b8f9c ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r1, #20] │ │ │ │ + str r6, [r2, #24] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8c6c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79871,19 +79871,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8f04 ) │ │ │ │ ldr r0, [pc, #20] @ (1b8f08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #920] @ (1b929c ) │ │ │ │ + ldr r2, [pc, #184] @ (1b8fbc ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r3, r0] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8f0c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79896,18 +79896,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 1815b8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbd7c │ │ │ │ + bl 2fbdc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b8f2a │ │ │ │ ldr r3, [pc, #28] @ (1b8f70 ) │ │ │ │ add r3, pc │ │ │ │ @@ -79916,17 +79916,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strb r4, [r2, #4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ movs r3, r5 │ │ │ │ - add r4, pc, #768 @ (adr r4, 1b9270 ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 1b8f90 ) │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #744] @ (1b925c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001b8f74 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -79946,15 +79946,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (1b8fd4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1b8fa2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b8fba │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b8f9c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -79965,15 +79965,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r0, [r4, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ movs r3, r5 │ │ │ │ strb r4, [r6, #1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b8fdc : │ │ │ │ ldr r3, [pc, #28] @ (1b8ffc ) │ │ │ │ add r3, pc │ │ │ │ @@ -80018,27 +80018,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 1b9042 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b9082 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc15c │ │ │ │ + bl 2fc1a4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 1b903c │ │ │ │ ldr r1, [pc, #80] @ (1b90b0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb0d4 │ │ │ │ + bl 2fb11c │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 1b903c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -80056,36 +80056,36 @@ │ │ │ │ nop │ │ │ │ strb r2, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #688] @ (1b9358 ) │ │ │ │ + ldr r0, [pc, #976] @ (1b9478 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #182 @ 0xb6 │ │ │ │ + adds r5, #254 @ 0xfe │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 001b90b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 1f187c │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f523c │ │ │ │ + bl 2f5284 │ │ │ │ cbz r0, 1b90f6 │ │ │ │ mov r1, r5 │ │ │ │ bl 1b9000 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b911c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -80105,79 +80105,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ b.n 1b90e2 │ │ │ │ ldr r3, [pc, #44] @ (1b914c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (1b9150 ) │ │ │ │ ldr r1, [pc, #48] @ (1b9154 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1b90e2 │ │ │ │ nop │ │ │ │ - blx fp │ │ │ │ + ldr r0, [pc, #128] @ (1b91c4 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r4, #28] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ movs r3, r5 │ │ │ │ - blxns r6 │ │ │ │ + blxns pc │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r3, r3] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9158 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (1b91a8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1b9194 │ │ │ │ ldr.w ip, [pc, #52] @ 1b91ac │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (1b91b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ movs r3, r5 │ │ │ │ - bx fp │ │ │ │ + blx r4 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b91b4 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -80188,67 +80188,67 @@ │ │ │ │ cbz r0, 1b91ec │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (1b91f8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b91fc : │ │ │ │ cbz r0, 1b9228 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (1b9250 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1b9232 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (1b9254 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r2, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9258 : │ │ │ │ cbz r0, 1b926e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -80267,56 +80267,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b9298 ) │ │ │ │ ldr r0, [pc, #20] @ (1b929c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - mov r2, sl │ │ │ │ + mov sl, r3 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b92a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (1b93ec ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b9360 │ │ │ │ ldr r4, [pc, #300] @ (1b93f0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (1b93f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b93b8 │ │ │ │ ldr r2, [pc, #276] @ (1b93f8 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (1b93fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #264] @ (1b9400 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b9396 │ │ │ │ ldr r7, [pc, #256] @ (1b9404 ) │ │ │ │ @@ -80324,25 +80324,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 1b9312 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b9396 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r2, [pc, #236] @ (1b9408 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1b930a │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 1b930a │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -80355,36 +80355,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1815b4 │ │ │ │ ldr r4, [pc, #172] @ (1b9410 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1b93a8 │ │ │ │ ldr r0, [pc, #164] @ (1b9414 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (1b9418 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 1c1a84 │ │ │ │ cbz r0, 1b93a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 183724 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b938c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ b.n 1b938c │ │ │ │ ldr r0, [pc, #112] @ (1b941c ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1815b4 │ │ │ │ @@ -80400,45 +80400,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1b9352 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, sl │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + adds r6, r2, #0 │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ movs r5, r5 │ │ │ │ ldr r6, [r6, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - cmp ip, sl │ │ │ │ + mov r4, r3 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldrh r4, [r2, r0] │ │ │ │ movs r3, r5 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r5 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r5, r2] │ │ │ │ movs r3, r5 │ │ │ │ - add sl, r7 │ │ │ │ + cmp r2, r0 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001b9424 : │ │ │ │ cbz r0, 1b942a │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -80451,45 +80451,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (1b9490 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1b946e │ │ │ │ ldr.w ip, [pc, #64] @ 1b9494 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (1b9498 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldrsb r2, [r4, r3] │ │ │ │ movs r3, r5 │ │ │ │ - add r4, pc │ │ │ │ + add ip, r8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b949c : │ │ │ │ cbz r0, 1b94ba │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1b94c6 │ │ │ │ @@ -80671,28 +80671,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 1b9652 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b9722 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b964a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1b964a │ │ │ │ ldr r3, [pc, #292] @ (1b978c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (1b9790 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fc15c │ │ │ │ + bl 2fc1a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b964a │ │ │ │ ldr r3, [pc, #280] @ (1b9794 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b973e │ │ │ │ @@ -80710,27 +80710,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (1b97a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1b96d0 │ │ │ │ ldr r3, [pc, #204] @ (1b978c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (1b97a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ ldr r2, [pc, #212] @ (1b97a8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 1b7ffc │ │ │ │ mov r1, r0 │ │ │ │ @@ -80743,15 +80743,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -80761,15 +80761,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b975e │ │ │ │ ldr r0, [pc, #132] @ (1b97b0 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1b9698 │ │ │ │ ldr r3, [pc, #116] @ (1b97b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b9684 │ │ │ │ @@ -80777,66 +80777,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1b9684 │ │ │ │ ldr r0, [pc, #104] @ (1b97bc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b9684 │ │ │ │ ldr r3, [pc, #96] @ (1b97c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b972a │ │ │ │ ldr r3, [pc, #76] @ (1b97b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b972a │ │ │ │ ldr r0, [pc, #80] @ (1b97c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b972a │ │ │ │ ldr r4, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmn r0, r4 │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r4, r3] │ │ │ │ movs r3, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ movs r5, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r7 │ │ │ │ + cmp r0, r0 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r3, r1] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r7, r0] │ │ │ │ + strb r0, [r0, r2] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ movs r5, r5 │ │ │ │ - tst r2, r0 │ │ │ │ + negs r2, r1 │ │ │ │ movs r4, r6 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vsubw.u , , d28 │ │ │ │ + vrsra.u64 , q10, #1 │ │ │ │ movs r3, r5 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r1, r4] │ │ │ │ movs r3, r5 │ │ │ │ movs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r0, r4] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b97c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80858,15 +80858,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1b986c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (1b9870 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (1b9874 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -80893,33 +80893,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b97fc │ │ │ │ ldr r0, [pc, #40] @ (1b9884 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1b97fc │ │ │ │ cmp r7, #18 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r0 │ │ │ │ + asrs r6, r1 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r5 │ │ │ │ + lsrs r4, r6 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r6, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9888 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80931,15 +80931,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 1b98ac │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b98d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b98a6 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 1b98a6 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -80962,15 +80962,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ str r0, [r3, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b98fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80981,15 +80981,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1b997a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 1b994c │ │ │ │ cbz r7, 1b9938 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -81025,21 +81025,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (1b99a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r1, r7] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #84 @ 0x54 │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r2, r7] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b99a4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -81119,19 +81119,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r5, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r0, r4] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9a74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81178,54 +81178,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (1b9b44 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (1b9b48 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43eb20 │ │ │ │ + bl 43eb68 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b9b1a │ │ │ │ ldr r2, [pc, #64] @ (1b9b4c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b9ab8 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 1b9abc │ │ │ │ b.n 1b9aaa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1b9b08 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ movs r3, r5 │ │ │ │ subs r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001b9b50 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81284,54 +81284,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (1b9c84 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (1b9c88 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43eb20 │ │ │ │ + bl 43eb68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b9c2e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (1b9c8c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9b8c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #124] @ (1b9c90 ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cbnz r0, 1b9c3a │ │ │ │ ldr r2, [pc, #120] @ (1b9c94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (1b9c98 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 1b9bf0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #88] @ (1b9c9c ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b9c1a │ │ │ │ ldr r2, [pc, #80] @ (1b9ca0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -81355,33 +81355,33 @@ │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ movs r3, r5 │ │ │ │ subs r4, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r5, r3] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r6, r2] │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #704] @ (1b9f6c ) │ │ │ │ + ldr r6, [pc, #992] @ (1ba08c ) │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + strh r2, [r5, r2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9cb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81421,25 +81421,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #104] @ (1b9d90 ) │ │ │ │ + ldr r6, [pc, #392] @ (1b9eb0 ) │ │ │ │ movs r3, r5 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #20 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #8] @ (1b9d3c ) │ │ │ │ + ldr r6, [pc, #296] @ (1b9e5c ) │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9d38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81479,23 +81479,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r2, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, r7] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #496] @ (1b9fa4 ) │ │ │ │ + ldr r5, [pc, #784] @ (1ba0c4 ) │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r6, r5] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9db8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81522,30 +81522,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ ldr r3, [pc, #140] @ (1b9e88 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 1b9e12 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ adds r4, #1 │ │ │ │ blx 181cb0 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 1b9e3e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9e00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43eb20 │ │ │ │ + bl 43eb68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b9e60 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9e00 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -81561,36 +81561,36 @@ │ │ │ │ bne.n 1b9e68 │ │ │ │ ldr r0, [pc, #60] @ (1b9e90 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 181cac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 1b9e32 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r3, r7] │ │ │ │ movs r3, r5 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r6, r3] │ │ │ │ movs r3, r5 │ │ │ │ - add r4, pc, #880 @ (adr r4, 1ba1f8 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 1b9f18 ) │ │ │ │ movs r1, r6 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (1ba0bc ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -81809,41 +81809,41 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r5, r6] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r1, r7] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r6, r6] │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r3, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r0, r3] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r5, r4] │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r3, r4] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r1, r2] │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r2, r2] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r3, r2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba100 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (1ba1c4 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -81919,17 +81919,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #928] @ (1ba570 ) │ │ │ │ + str r0, [r6, r0] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [pc, #968] @ (1ba59c ) │ │ │ │ + str r2, [r7, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba1d4 : │ │ │ │ ldr r0, [pc, #4] @ (1ba1dc ) │ │ │ │ add r0, pc │ │ │ │ b.n 1b9e94 │ │ │ │ nop │ │ │ │ @@ -82296,19 +82296,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ba55c ) │ │ │ │ ldr r0, [pc, #20] @ (1ba560 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #816] @ (1ba88c ) │ │ │ │ + ldr r4, [pc, #80] @ (1ba5ac ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #776] @ (1ba868 ) │ │ │ │ + ldr r7, [pc, #40] @ (1ba588 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #816] @ (1ba894 ) │ │ │ │ + ldr r7, [pc, #80] @ (1ba5b4 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba564 : │ │ │ │ cbz r0, 1ba56a │ │ │ │ b.w 181840 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -82335,19 +82335,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #488] @ (1ba798 ) │ │ │ │ + ldr r3, [pc, #776] @ (1ba8b8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #448] @ (1ba774 ) │ │ │ │ + ldr r6, [pc, #736] @ (1ba894 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #688] @ (1ba868 ) │ │ │ │ + ldr r6, [pc, #976] @ (1ba988 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba5b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82391,25 +82391,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (1ba640 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #56] @ (1ba668 ) │ │ │ │ + ldr r3, [pc, #344] @ (1ba788 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #16] @ (1ba644 ) │ │ │ │ + ldr r6, [pc, #304] @ (1ba764 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #256] @ (1ba738 ) │ │ │ │ + ldr r6, [pc, #544] @ (1ba858 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #1000] @ (1baa24 ) │ │ │ │ + ldr r3, [pc, #264] @ (1ba744 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #960] @ (1baa00 ) │ │ │ │ + ldr r6, [pc, #224] @ (1ba720 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #240] @ (1ba734 ) │ │ │ │ + ldr r6, [pc, #528] @ (1ba854 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba644 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82441,19 +82441,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba6a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #552] @ (1ba8c8 ) │ │ │ │ + ldr r2, [pc, #840] @ (1ba9e8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #512] @ (1ba8a4 ) │ │ │ │ + ldr r5, [pc, #800] @ (1ba9c4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #752] @ (1ba998 ) │ │ │ │ + ldr r6, [pc, #16] @ (1ba6b8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba6a8 : │ │ │ │ cbz r0, 1ba6b8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82470,19 +82470,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba6e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #296] @ (1ba808 ) │ │ │ │ + ldr r2, [pc, #584] @ (1ba928 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #256] @ (1ba7e4 ) │ │ │ │ + ldr r5, [pc, #544] @ (1ba904 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #496] @ (1ba8d8 ) │ │ │ │ + ldr r5, [pc, #784] @ (1ba9f8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba6e8 : │ │ │ │ cbz r0, 1ba6f8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82499,19 +82499,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #40] @ (1ba748 ) │ │ │ │ + ldr r2, [pc, #328] @ (1ba868 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #0] @ (1ba724 ) │ │ │ │ + ldr r5, [pc, #288] @ (1ba844 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #240] @ (1ba818 ) │ │ │ │ + ldr r5, [pc, #528] @ (1ba938 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba728 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82530,19 +82530,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ba764 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #784] @ (1baa74 ) │ │ │ │ + ldr r2, [pc, #48] @ (1ba794 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #744] @ (1baa50 ) │ │ │ │ + ldr r5, [pc, #8] @ (1ba770 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #984] @ (1bab44 ) │ │ │ │ + ldr r5, [pc, #248] @ (1ba864 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba76c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82561,19 +82561,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ba7a8 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba7ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #512] @ (1ba9a8 ) │ │ │ │ + ldr r1, [pc, #800] @ (1baac8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #472] @ (1ba984 ) │ │ │ │ + ldr r4, [pc, #760] @ (1baaa4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #712] @ (1baa78 ) │ │ │ │ + ldr r4, [pc, #1000] @ (1bab98 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba7b0 : │ │ │ │ cbz r0, 1ba7c0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82590,19 +82590,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba7ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #264] @ (1ba8f0 ) │ │ │ │ + ldr r1, [pc, #552] @ (1baa10 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #224] @ (1ba8cc ) │ │ │ │ + ldr r4, [pc, #512] @ (1ba9ec ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #464] @ (1ba9c0 ) │ │ │ │ + ldr r4, [pc, #752] @ (1baae0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba7f0 : │ │ │ │ cbz r0, 1ba800 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82619,19 +82619,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba82c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #8] @ (1ba830 ) │ │ │ │ + ldr r1, [pc, #296] @ (1ba950 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #992] @ (1bac0c ) │ │ │ │ + ldr r4, [pc, #256] @ (1ba92c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #208] @ (1ba900 ) │ │ │ │ + ldr r4, [pc, #496] @ (1baa20 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba830 : │ │ │ │ cbz r0, 1ba840 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -82647,19 +82647,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba86c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #776] @ (1bab70 ) │ │ │ │ + ldr r1, [pc, #40] @ (1ba890 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #736] @ (1bab4c ) │ │ │ │ + ldr r4, [pc, #0] @ (1ba86c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #976] @ (1bac40 ) │ │ │ │ + ldr r4, [pc, #240] @ (1ba960 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba870 : │ │ │ │ cbz r0, 1ba880 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82676,19 +82676,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba8ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #520] @ (1baab0 ) │ │ │ │ + ldr r0, [pc, #808] @ (1babd0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #480] @ (1baa8c ) │ │ │ │ + ldr r3, [pc, #768] @ (1babac ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #720] @ (1bab80 ) │ │ │ │ + ldr r3, [pc, #1008] @ (1baca0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba8b0 : │ │ │ │ cbz r0, 1ba8c0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82704,19 +82704,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba8e8 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba8ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #264] @ (1ba9f0 ) │ │ │ │ + ldr r0, [pc, #552] @ (1bab10 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #224] @ (1ba9cc ) │ │ │ │ + ldr r3, [pc, #512] @ (1baaec ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #456] @ (1baab8 ) │ │ │ │ + ldr r3, [pc, #744] @ (1babd8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba8f0 : │ │ │ │ cbz r0, 1ba900 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82732,19 +82732,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba928 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba92c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #8] @ (1ba930 ) │ │ │ │ + ldr r0, [pc, #296] @ (1baa50 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #992] @ (1bad0c ) │ │ │ │ + ldr r3, [pc, #256] @ (1baa2c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #200] @ (1ba9f8 ) │ │ │ │ + ldr r3, [pc, #488] @ (1bab18 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba930 : │ │ │ │ cbz r0, 1ba940 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82760,19 +82760,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba968 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba96c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + ldr r0, [pc, #40] @ (1ba990 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #736] @ (1bac4c ) │ │ │ │ + ldr r3, [pc, #0] @ (1ba96c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #968] @ (1bad38 ) │ │ │ │ + ldr r3, [pc, #232] @ (1baa58 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba970 : │ │ │ │ cbz r0, 1ba980 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82788,19 +82788,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba9a8 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba9ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + @ instruction: 0x47ca │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #480] @ (1bab8c ) │ │ │ │ + ldr r2, [pc, #768] @ (1bacac ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #712] @ (1bac78 ) │ │ │ │ + ldr r2, [pc, #1000] @ (1bad98 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba9b0 : │ │ │ │ cbz r0, 1ba9c2 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82817,19 +82817,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1ba9f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx r8 │ │ │ │ + blx r1 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #216] @ (1baac8 ) │ │ │ │ + ldr r2, [pc, #504] @ (1babe8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #448] @ (1babb4 ) │ │ │ │ + ldr r2, [pc, #736] @ (1bacd4 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba9f4 : │ │ │ │ cbz r0, 1baa04 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82845,19 +82845,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1baa2c ) │ │ │ │ ldr r0, [pc, #20] @ (1baa30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - mov lr, pc │ │ │ │ + bx r8 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #976] @ (1bae00 ) │ │ │ │ + ldr r2, [pc, #240] @ (1bab20 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #184] @ (1baaec ) │ │ │ │ + ldr r2, [pc, #472] @ (1bac0c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baa34 : │ │ │ │ cbz r0, 1baa44 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82873,19 +82873,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1baa6c ) │ │ │ │ ldr r0, [pc, #20] @ (1baa70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - mov lr, r7 │ │ │ │ + bx r0 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #720] @ (1bad40 ) │ │ │ │ + ldr r1, [pc, #1008] @ (1bae60 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #952] @ (1bae2c ) │ │ │ │ + ldr r2, [pc, #216] @ (1bab4c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baa74 : │ │ │ │ cbz r0, 1baa86 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82902,19 +82902,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1baab4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov r4, pc │ │ │ │ + mov ip, r8 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #456] @ (1bac7c ) │ │ │ │ + ldr r1, [pc, #744] @ (1bad9c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #688] @ (1bad68 ) │ │ │ │ + ldr r1, [pc, #976] @ (1bae88 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baab8 : │ │ │ │ cbz r0, 1baaca │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82931,19 +82931,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1baaf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r0 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #184] @ (1babb0 ) │ │ │ │ + ldr r1, [pc, #472] @ (1bacd0 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #416] @ (1bac9c ) │ │ │ │ + ldr r1, [pc, #704] @ (1badbc ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baafc : │ │ │ │ cbz r0, 1bab0e │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82961,19 +82961,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1bab3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp ip, lr │ │ │ │ + mov r4, r7 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #936] @ (1baee4 ) │ │ │ │ + ldr r1, [pc, #200] @ (1bac04 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #144] @ (1babd0 ) │ │ │ │ + ldr r1, [pc, #432] @ (1bacf0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bab40 : │ │ │ │ cbz r0, 1bab52 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82991,19 +82991,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1bab80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, pc │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #664] @ (1bae18 ) │ │ │ │ + ldr r0, [pc, #952] @ (1baf38 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #896] @ (1baf04 ) │ │ │ │ + ldr r1, [pc, #160] @ (1bac24 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bab84 : │ │ │ │ cbz r0, 1bab96 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -83021,19 +83021,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1babc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, sp │ │ │ │ + cmp ip, r6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #392] @ (1bad4c ) │ │ │ │ + ldr r0, [pc, #680] @ (1bae6c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #624] @ (1bae38 ) │ │ │ │ + ldr r0, [pc, #912] @ (1baf58 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001babc8 : │ │ │ │ cbz r0, 1babdc │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -83051,19 +83051,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1bac0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, sp │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #104] @ (1bac74 ) │ │ │ │ + ldr r0, [pc, #392] @ (1bad94 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #336] @ (1bad60 ) │ │ │ │ + ldr r0, [pc, #624] @ (1bae80 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bac10 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 1bac24 │ │ │ │ ldr r3, [pc, #20] @ (1bac2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -83071,15 +83071,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bxns lr │ │ │ │ + blxns r7 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bac30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83106,15 +83106,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 183bf0 │ │ │ │ - bxns r4 │ │ │ │ + bxns sp │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bac84 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 1bac98 │ │ │ │ ldr r3, [pc, #20] @ (1baca0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -83122,15 +83122,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bx r0 │ │ │ │ + bx r9 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001baca4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83160,21 +83160,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (1bad04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov sl, r8 │ │ │ │ + bx r1 │ │ │ │ movs r4, r6 │ │ │ │ - mov ip, r4 │ │ │ │ + mov ip, sp │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + @ instruction: 0x47da │ │ │ │ movs r3, r5 │ │ │ │ - blx r4 │ │ │ │ + blx sp │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bad08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83233,15 +83233,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 183bf0 │ │ │ │ nop │ │ │ │ - mov r4, ip │ │ │ │ + mov ip, r5 │ │ │ │ movs r4, r6 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1bae4e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1bae26 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -83357,17 +83357,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bae16 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 1badf6 │ │ │ │ nop │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r4, #6 │ │ │ │ movs r0, r7 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -83449,24 +83449,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 1bafa0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1bafc4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1baf9a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1baf9a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -83674,15 +83674,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r7, [pc, #736] @ (1bb4a0 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (1bb1c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ add r4, pc, #984 @ (adr r4, 1bb5a4 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 1bb250 │ │ │ │ @@ -83748,124 +83748,124 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (1bb31c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #148] @ (1bb320 ) │ │ │ │ ldr r3, [pc, #148] @ (1bb324 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (1bb328 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (1bb32c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #140] @ (1bb330 ) │ │ │ │ ldr r2, [pc, #140] @ (1bb334 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (1bb338 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #132] @ (1bb33c ) │ │ │ │ ldr r2, [pc, #136] @ (1bb340 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (1bb344 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #128] @ (1bb348 ) │ │ │ │ ldr r2, [pc, #128] @ (1bb34c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (1bb350 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #120] @ (1bb354 ) │ │ │ │ ldr r2, [pc, #124] @ (1bb358 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (1bb35c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #116] @ (1bb360 ) │ │ │ │ ldr r2, [pc, #116] @ (1bb364 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (1bb368 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #108] @ (1bb36c ) │ │ │ │ ldr r2, [pc, #112] @ (1bb370 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (1bb374 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc608 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + b.w 2fc650 │ │ │ │ + subs r0, r2, #6 │ │ │ │ movs r0, r7 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, #186 @ 0xba │ │ │ │ + adds r5, #2 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ movs r7, r5 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r5, r4] │ │ │ │ movs r0, r6 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1bb428 │ │ │ │ + blt.n 1bb2b8 │ │ │ │ movs r3, r6 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r4 │ │ │ │ + tst r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r4 │ │ │ │ + tst r0, r5 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe836002b │ │ │ │ + ldrd r0, r0, [lr], #-172 @ 0xac │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r1 │ │ │ │ + tst r0, r2 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (1bb460 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -83875,61 +83875,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bb42c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (1bb46c ) │ │ │ │ ldr r6, [pc, #188] @ (1bb470 ) │ │ │ │ - bl 30543c │ │ │ │ + bl 305484 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #168] @ (1bb474 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 3055fc │ │ │ │ + bl 305644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb416 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ - bl 309d64 │ │ │ │ + bl 309dac │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #112] @ (1bb478 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -83940,40 +83940,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (1bb480 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - adcs r6, r0 │ │ │ │ + sbcs r6, r1 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r7, #1 │ │ │ │ movs r0, r7 │ │ │ │ - adcs r0, r2 │ │ │ │ + sbcs r0, r3 │ │ │ │ movs r3, r5 │ │ │ │ - adcs r2, r4 │ │ │ │ + sbcs r2, r5 │ │ │ │ movs r3, r5 │ │ │ │ - adcs r6, r6 │ │ │ │ + sbcs r6, r7 │ │ │ │ movs r3, r5 │ │ │ │ - adcs r0, r6 │ │ │ │ + sbcs r0, r7 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u8 q0, d2, d30 │ │ │ │ - lsrs r2, r0 │ │ │ │ + vaddl.u8 q8, d10, d30 │ │ │ │ + asrs r2, r1 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb4c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83981,116 +83981,116 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb4cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb4d0 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1815b4 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r5, #5 │ │ │ │ movs r0, r7 │ │ │ │ - ands r4, r6 │ │ │ │ + eors r4, r7 │ │ │ │ movs r3, r5 │ │ │ │ - eors r6, r0 │ │ │ │ + lsls r6, r1 │ │ │ │ movs r3, r5 │ │ │ │ - orn r0, ip, #45 @ 0x2d │ │ │ │ + @ instruction: 0xf0b4002d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb514 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1bb518 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb51c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb520 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1815b4 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r3, #4 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + ands r4, r5 │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + ands r6, r7 │ │ │ │ movs r3, r5 │ │ │ │ - ands.w r0, ip, #45 @ 0x2d │ │ │ │ + orn r0, r4, #45 @ 0x2d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb564 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1bb568 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb56c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb570 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1815b4 │ │ │ │ - adds r6, r0, #2 │ │ │ │ + adds r6, r1, #3 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ - vaddl.s8 q8, d12, d29 │ │ │ │ + ands.w r0, r4, #45 @ 0x2d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb5b4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1bb5b8 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb5bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb5c0 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1815b4 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r7, #1 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ movs r3, r5 │ │ │ │ - vhadd.s d16, d12, d29 │ │ │ │ + vaddl.s8 q8, d4, d29 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1bb670 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -84106,22 +84106,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb67c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb680 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb622 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 1bb642 │ │ │ │ @@ -84132,15 +84132,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb68c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #76] @ (1bb690 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb678 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84152,29 +84152,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r5, r7 │ │ │ │ + adds r0, r6, #0 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + subs r6, r3, r7 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #160 @ 0xa0 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ asrs r6, r7, #2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84193,22 +84193,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb74c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb750 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb6f2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 1bb712 │ │ │ │ @@ -84219,15 +84219,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb75c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #76] @ (1bb760 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84239,29 +84239,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r3, r4 │ │ │ │ + subs r0, r4, r5 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #34 @ 0x22 │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r1, r4 │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #196 @ 0xc4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r6, #24 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84280,22 +84280,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb81c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb820 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb7c2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 1bb7e2 │ │ │ │ @@ -84306,15 +84306,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb82c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #76] @ (1bb830 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb818 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84326,29 +84326,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r2, r2 │ │ │ │ movs r0, r7 │ │ │ │ lsrs r4, r7, #29 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #82 @ 0x52 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r7, r0 │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r5, #72 @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r6, r3, #28 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84367,22 +84367,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb8ec ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb8f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb892 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 1bb8b2 │ │ │ │ @@ -84393,15 +84393,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb8fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #76] @ (1bb900 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb8e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84413,29 +84413,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, r7, r5 │ │ │ │ + adds r0, r0, r7 │ │ │ │ movs r0, r7 │ │ │ │ lsrs r4, r5, #26 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #130 @ 0x82 │ │ │ │ + subs r4, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #180 @ 0xb4 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + adds r6, r5, r5 │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #128 @ 0x80 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #120 @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r6, r1, #25 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84445,24 +84445,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1bb944 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r5, r3 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r4, #14 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1bb980 │ │ │ │ sub sp, #12 │ │ │ │ @@ -84470,24 +84470,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1bb988 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r5, r2 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1bb9c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -84495,24 +84495,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1bb9cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - adds r6, r3, r0 │ │ │ │ + adds r6, r4, r1 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1bba20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -84521,34 +84521,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bba28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r3, #48 @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1bba7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -84557,34 +84557,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bba84 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r0, #31 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (1bbb04 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -84592,58 +84592,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (1bbb0c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 1bbaf8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 1bbae0 │ │ │ │ ldr.w ip, [pc, #84] @ 1bbb10 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (1bbb14 ) │ │ │ │ ldr r1, [pc, #84] @ (1bbb18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ - bl 309870 │ │ │ │ + bl 3098b8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ blx 181b2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 1bbab4 │ │ │ │ nop │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #68 @ 0x44 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r1, #29 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #152 @ 0x98 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1bbb98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -84654,15 +84654,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 1bbb6e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -84677,30 +84677,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (1bbba4 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #170 @ 0xaa │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1bbc50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -84710,15 +84710,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (1bbc5c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #140] @ (1bbc60 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 1bbbe4 │ │ │ │ ldr r3, [pc, #132] @ (1bbc64 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84766,29 +84766,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1bd97c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 1bbbe4 │ │ │ │ nop │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r1, #25 │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ movs r3, r5 │ │ │ │ lsrs r0, r7, #12 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84819,19 +84819,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3096d4 │ │ │ │ + bl 30971c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 1bbcf4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 1bbd24 │ │ │ │ @@ -84854,20 +84854,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 3096d4 │ │ │ │ + bl 30971c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bbcf4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 1bbe10 │ │ │ │ ldr.w r2, [pc, #1192] @ 1bc1f4 │ │ │ │ movs r4, #0 │ │ │ │ @@ -85011,19 +85011,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (1bc208 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 30976c │ │ │ │ + bl 3097b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1bbcf4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 1bbcfa │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 1bbcf4 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -85323,43 +85323,43 @@ │ │ │ │ b.n 1bc0a6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6, #9 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ movs r0, r7 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r2, r0, #8 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #234 @ 0xea │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r7, #28 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ movs r0, r7 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ ldr r3, [pc, #88] @ (1bc27c ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1bc256 │ │ │ │ @@ -85427,15 +85427,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (1bc2e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85467,15 +85467,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (1bc334 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (1bc338 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 4441b8 │ │ │ │ + b.w 444200 │ │ │ │ ldr r0, [pc, #24] @ (1bc33c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 1bc2f8 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 1bc30e │ │ │ │ @@ -85501,15 +85501,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (1bc378 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 4441b8 │ │ │ │ + b.w 444200 │ │ │ │ ldr r2, [pc, #16] @ (1bc37c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 1bc34a │ │ │ │ nop │ │ │ │ subs r6, #8 │ │ │ │ movs r6, r7 │ │ │ │ @@ -85531,15 +85531,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [pc, #20] @ (1bc3bc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 4441b8 │ │ │ │ + b.w 444200 │ │ │ │ ldr r1, [pc, #12] @ (1bc3c0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1bc398 │ │ │ │ nop │ │ │ │ asrs r4, r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -85584,15 +85584,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1bc400 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #12 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #12 │ │ │ │ @@ -85621,15 +85621,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (1bc66c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #488] @ (1bc670 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1bc63e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -85664,15 +85664,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 1bc496 │ │ │ │ ldr r3, [pc, #404] @ (1bc674 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #384] @ (1bc670 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bc494 │ │ │ │ ldr r3, [pc, #384] @ (1bc678 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -85685,24 +85685,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1bc494 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (1bc680 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc496 │ │ │ │ ldr r2, [pc, #356] @ (1bc684 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #320] @ (1bc670 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1bc494 │ │ │ │ ldr r2, [pc, #332] @ (1bc688 ) │ │ │ │ @@ -85716,24 +85716,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1bc494 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (1bc68c ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc496 │ │ │ │ ldr r2, [pc, #264] @ (1bc66c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #252] @ (1bc670 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1bc494 │ │ │ │ ldr r2, [pc, #272] @ (1bc690 ) │ │ │ │ @@ -85747,24 +85747,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 1bc494 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (1bc694 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc496 │ │ │ │ ldr r2, [pc, #200] @ (1bc66c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #188] @ (1bc670 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1bc494 │ │ │ │ ldr r2, [pc, #212] @ (1bc698 ) │ │ │ │ @@ -85778,25 +85778,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1bc494 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (1bc69c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc496 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 1bac84 │ │ │ │ ldr r3, [pc, #128] @ (1bc674 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r2, [pc, #112] @ (1bc670 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bc494 │ │ │ │ ldr r3, [pc, #148] @ (1bc6a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -85812,15 +85812,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (1bc6a4 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc496 │ │ │ │ ldr r2, [pc, #104] @ (1bc6a8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bc494 │ │ │ │ @@ -85830,52 +85830,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1bc494 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (1bc6ac ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1bc494 │ │ │ │ nop │ │ │ │ lsls r4, r5, #10 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #480] @ (1bc864 ) │ │ │ │ + ldr r5, [pc, #768] @ (1bc984 ) │ │ │ │ movs r3, r5 │ │ │ │ cmp r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #440] @ (1bc848 ) │ │ │ │ + ldr r5, [pc, #728] @ (1bc968 ) │ │ │ │ movs r3, r5 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #352] @ (1bc7f8 ) │ │ │ │ + ldr r5, [pc, #640] @ (1bc918 ) │ │ │ │ movs r3, r5 │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #240] @ (1bc790 ) │ │ │ │ + ldr r5, [pc, #528] @ (1bc8b0 ) │ │ │ │ movs r3, r5 │ │ │ │ movs r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #96] @ (1bc708 ) │ │ │ │ + ldr r4, [pc, #384] @ (1bc828 ) │ │ │ │ movs r3, r5 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #952] @ (1bca68 ) │ │ │ │ + ldr r5, [pc, #216] @ (1bc788 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bc6b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85912,19 +85912,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (1bc71c ) │ │ │ │ ldr r0, [pc, #16] @ (1bc720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - lsrs r6, r2, #14 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [pc, #432] @ (1bc8d0 ) │ │ │ │ + ldr r4, [pc, #720] @ (1bc9f0 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #472] @ (1bc8fc ) │ │ │ │ + ldr r4, [pc, #760] @ (1bca1c ) │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -85957,30 +85957,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1bc7a6 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 1bc7ec │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 1bc7b4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 1bc6b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 422bc8 │ │ │ │ + bl 422c10 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 1bc808 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -86035,25 +86035,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ asrs r4, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r1, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #808] @ (1bcb78 ) │ │ │ │ + ldr r4, [pc, #72] @ (1bc898 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #376] @ (1bc9cc ) │ │ │ │ + ldr r3, [pc, #664] @ (1bcaec ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #808] @ (1bcb84 ) │ │ │ │ + ldr r4, [pc, #72] @ (1bc8a4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #280] @ (1bc978 ) │ │ │ │ + ldr r3, [pc, #568] @ (1bca98 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bc860 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86092,26 +86092,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (1bc8d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bc87a │ │ │ │ ldr r0, [pc, #28] @ (1bc8d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1bc87a │ │ │ │ mrc2 0, 4, r0, cr2, cr13, {1} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #416] @ (1bca7c ) │ │ │ │ + ldr r3, [pc, #704] @ (1bcb9c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bc8dc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86210,15 +86210,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 2444ac │ │ │ │ cbz r0, 1bc9da │ │ │ │ bl 29567c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 422bc8 │ │ │ │ + b.w 422c10 │ │ │ │ nop │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r2, r5, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001bc9f0 : │ │ │ │ @@ -86273,25 +86273,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (1bcb5c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (1bcb60 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #228] @ (1bcb64 ) │ │ │ │ ldr r1, [pc, #232] @ (1bcb68 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #216] @ (1bcb6c ) │ │ │ │ ldr r3, [pc, #188] @ (1bcb54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86315,26 +86315,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (1bcb78 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bca92 │ │ │ │ bl 244644 │ │ │ │ cbnz r0, 1bcaf0 │ │ │ │ movs r0, #12 │ │ │ │ bl 2444ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1bca92 │ │ │ │ bl 29567c │ │ │ │ b.n 1bca92 │ │ │ │ mov r0, r9 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1bca92 │ │ │ │ movs r7, #1 │ │ │ │ b.n 1bcb10 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1bc6b0 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -86369,26 +86369,26 @@ │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [lr], #244 @ 0xf4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [sl], #244 @ 0xf4 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #872] @ (1bcecc ) │ │ │ │ + ldr r2, [pc, #136] @ (1bcbec ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #984] @ (1bcf44 ) │ │ │ │ + ldr r1, [pc, #248] @ (1bcc64 ) │ │ │ │ movs r3, r5 │ │ │ │ stc2l 0, cr0, [lr], #-244 @ 0xffffff0c │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #408] @ (1bcd10 ) │ │ │ │ + ldr r1, [pc, #696] @ (1bce30 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #664] @ (1bce14 ) │ │ │ │ + ldr r0, [pc, #952] @ (1bcf34 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bcb7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86493,26 +86493,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 2444ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bcc02 │ │ │ │ b.n 1bcc5c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #48] @ (1bcce0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -86521,15 +86521,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (1bcce4 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 1bcc0c │ │ │ │ lsrs r4, r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r2, r5, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -86701,15 +86701,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -86808,15 +86808,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -86957,15 +86957,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -87006,21 +87006,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf582003d │ │ │ │ │ │ │ │ 001bd1c0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1bd1cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ nop │ │ │ │ lsls r4, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001bd1d0 : │ │ │ │ - b.w 444198 │ │ │ │ + b.w 4441e0 │ │ │ │ │ │ │ │ 001bd1d4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (1bd250 ) │ │ │ │ @@ -87095,15 +87095,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 1bd2a8 │ │ │ │ bl 1bc2ec │ │ │ │ ldr r0, [pc, #96] @ (1bd2ec ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -87116,43 +87116,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (1bd2f8 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 1bd296 │ │ │ │ ldr r3, [pc, #48] @ (1bd2fc ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (1bd300 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (1bd304 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bd2c6 │ │ │ │ cmp r6, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ lsls r2, r5, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.u32 d16, d23, #14 │ │ │ │ - lsrs r6, r0 │ │ │ │ + movs r2, r7 │ │ │ │ + movs r0, r7 │ │ │ │ + asrs r6, r1 │ │ │ │ movs r3, r5 │ │ │ │ - rors r2, r3 │ │ │ │ + tst r2, r4 │ │ │ │ movs r3, r5 │ │ │ │ - vshr.u16 d16, d23, #14 │ │ │ │ - lsls r4, r4 │ │ │ │ + movs r2, r3 │ │ │ │ + movs r0, r7 │ │ │ │ + lsrs r4, r5 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r2, r3 │ │ │ │ + rors r2, r4 │ │ │ │ movs r3, r5 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -87416,15 +87418,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (1bd5e4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 443140 │ │ │ │ + b.w 443188 │ │ │ │ movs r0, #12 │ │ │ │ blx 181544 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -87447,25 +87449,25 @@ │ │ │ │ bpl.n 1bd576 │ │ │ │ ldr r0, [pc, #36] @ (1bd5f4 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ sub.w r0, ip, #61 @ 0x3d │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (1bd698 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -87734,97 +87736,97 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (1bd958 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bd862 │ │ │ │ ldr r3, [pc, #160] @ (1bd95c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd70c │ │ │ │ ldr r3, [pc, #152] @ (1bd960 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bd70c │ │ │ │ ldr r0, [pc, #144] @ (1bd964 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1bd70c │ │ │ │ ldr r2, [pc, #136] @ (1bd968 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (1bd96c ) │ │ │ │ ldr r1, [pc, #140] @ (1bd970 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1bd868 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (1bd974 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (1bd978 ) │ │ │ │ add r1, pc │ │ │ │ - bl 44288c │ │ │ │ + bl 4428d4 │ │ │ │ b.n 1bd8f4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orr.w r0, r2, #61 @ 0x3d │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, lr, #61 @ 0x3d │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - blx r4 │ │ │ │ + blx sp │ │ │ │ movs r1, r6 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + lsrs r4, r0, #14 │ │ │ │ movs r5, r5 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r6, #14 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ movs r3, r5 │ │ │ │ mrc 0, 4, r0, cr2, cr13, {1} │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r5, #28 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfa560037 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + @ instruction: 0xfa9e0037 │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ movs r3, r5 │ │ │ │ lsrs r4, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #196 @ 0xc4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #60 @ 0x3c │ │ │ │ + subs r4, #132 @ 0x84 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfa1a0037 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + @ instruction: 0xfa620037 │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ - ldr??.w r0, [r2, #55] @ 0x37 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + @ instruction: 0xfa3a0037 │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bd97c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87939,15 +87941,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (1bdad4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1bdaae │ │ │ │ ldr r0, [pc, #52] @ (1bdad8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1bda28 │ │ │ │ ldr r3, [pc, #44] @ (1bdadc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bdaa0 │ │ │ │ @@ -87955,27 +87957,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bdaa0 │ │ │ │ ldr r0, [pc, #32] @ (1bdae4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1bdaa0 │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r2, #-244] @ 0xffffff0c │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bdae8 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -88011,15 +88013,15 @@ │ │ │ │ blx 181448 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43da78 │ │ │ │ + b.w 43dac0 │ │ │ │ │ │ │ │ 001bdb50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -88156,16 +88158,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (1bdcec ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 18155c │ │ │ │ - @ instruction: 0xf63a0037 │ │ │ │ - subs r1, #26 │ │ │ │ + @ instruction: 0xf6820037 │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bdcf0 : │ │ │ │ cbz r1, 1bdd00 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 1bdd18 │ │ │ │ @@ -88192,15 +88194,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5fe0037 │ │ │ │ + movw r0, #26679 @ 0x6837 │ │ │ │ │ │ │ │ 001bdd3c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq.n 1bdd8a │ │ │ │ @@ -88465,18 +88467,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1bdfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf34a0037 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + @ instruction: 0xf3920037 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bdfe8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88680,15 +88682,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 43d914 │ │ │ │ + bl 43d95c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1be266 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -88698,15 +88700,15 @@ │ │ │ │ cbz r0, 1be26a │ │ │ │ ldr r1, [pc, #156] @ (1be2b8 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 182294 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #140] @ (1be2bc ) │ │ │ │ ldr r3, [pc, #124] @ (1be2ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88735,19 +88737,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (1be2d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43da78 │ │ │ │ + bl 43dac0 │ │ │ │ b.n 1be266 │ │ │ │ ldr r1, [pc, #64] @ (1be2d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (1be2d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -88762,24 +88764,24 @@ │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1bdd20 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 1bdc68 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf0bc0037 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + add.w r0, r4, #55 @ 0x37 │ │ │ │ + adds r4, #10 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf0a60037 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + @ instruction: 0xf0ee0037 │ │ │ │ + adds r4, #2 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ movs r3, r5 │ │ │ │ - eor.w r0, r2, #55 @ 0x37 │ │ │ │ - adds r3, #120 @ 0x78 │ │ │ │ + @ instruction: 0xf0ca0037 │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -88795,25 +88797,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (1be398 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #128] @ (1be39c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #120] @ (1be3a0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 182e88 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -88847,33 +88849,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 1bcce8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1bc8dc │ │ │ │ nop │ │ │ │ - adds r3, #56 @ 0x38 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #48 @ 0x30 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be3a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (1be3f4 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (1be3f8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 1be3de │ │ │ │ ldr r1, [pc, #48] @ (1be3fc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -88888,15 +88890,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ eor.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001be400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88912,15 +88914,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r1, sp │ │ │ │ bl 1bd254 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (1be47c ) │ │ │ │ ldr r3, [pc, #44] @ (1be474 ) │ │ │ │ @@ -88941,15 +88943,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1bea4c │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #400 @ (adr r7, 1be60c ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 1be72c ) │ │ │ │ movs r6, r5 │ │ │ │ b.n 1be9fc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001be480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88982,35 +88984,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1be4ae │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4228bc │ │ │ │ + b.w 422904 │ │ │ │ ldr r1, [pc, #24] @ (1be508 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3ba06c │ │ │ │ - cpsie a │ │ │ │ + b.w 3ba0b4 │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r2, #18 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be50c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -89054,15 +89056,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1be6e8 │ │ │ │ ldr r3, [pc, #480] @ (1be770 ) │ │ │ │ ldr r1, [pc, #484] @ (1be774 ) │ │ │ │ ldr.w r9, [pc, #484] @ 1be778 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -89073,100 +89075,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (1be780 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 1be5d0 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (1be784 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (1be788 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (1be78c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 1be61e │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (1be790 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1be5b0 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #392] @ (1be794 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ b.n 1be5ba │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1be696 │ │ │ │ ldr.w r8, [pc, #364] @ 1be798 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 1be654 │ │ │ │ ldr r1, [pc, #352] @ (1be79c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 1be68c │ │ │ │ ldr r1, [pc, #344] @ (1be7a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1be692 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (1be7a4 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1be638 │ │ │ │ ldr r2, [pc, #288] @ (1be7a8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1be638 │ │ │ │ ldr r2, [pc, #284] @ (1be7ac ) │ │ │ │ @@ -89178,22 +89180,22 @@ │ │ │ │ cbz r3, 1be6ee │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 1be6ac │ │ │ │ ldr r1, [pc, #268] @ (1be7b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1be572 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 422844 │ │ │ │ + bl 42288c │ │ │ │ ldr r2, [pc, #244] @ (1be7b4 ) │ │ │ │ ldr r3, [pc, #152] @ (1be75c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -89213,103 +89215,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 1be71a │ │ │ │ ldr r3, [pc, #120] @ (1be770 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (1be7b8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (1be7bc ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1be69c │ │ │ │ ldr r3, [pc, #84] @ (1be770 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #108] @ (1be794 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ b.n 1be708 │ │ │ │ ldr r2, [pc, #52] @ (1be774 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 1be628 │ │ │ │ ldr r1, [pc, #120] @ (1be7c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1be6be │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ b.n 1beb18 │ │ │ │ movs r5, r7 │ │ │ │ b.n 1beb04 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #114 @ 0x72 │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7, lr} │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r1, #32 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r1, #28 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #222 @ 0xde │ │ │ │ movs r3, r5 │ │ │ │ b.n 1be83c │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, r7] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ movs r1, r6 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #124 @ 0x7c │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be7c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89322,51 +89324,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1be950 │ │ │ │ ldr r1, [pc, #380] @ (1be96c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1be91c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1be8fe │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1be8f8 │ │ │ │ ldr r2, [pc, #356] @ (1be970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (1be974 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #348] @ (1be978 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #340] @ (1be97c ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [pc, #332] @ (1be980 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #324] @ (1be984 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1be93a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1be93a │ │ │ │ ldr.w r9, [pc, #300] @ 1be988 │ │ │ │ @@ -89375,47 +89377,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 1be87a │ │ │ │ ldr r1, [pc, #296] @ (1be994 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1be944 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (1be998 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (1be99c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (1be9a0 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 1be9a4 │ │ │ │ ldr r2, [pc, #212] @ (1be9a8 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -89434,91 +89436,91 @@ │ │ │ │ b.n 1be80e │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (1be9b4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1be80a │ │ │ │ b.n 1be8f8 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (1be9b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1be804 │ │ │ │ b.n 1be8fe │ │ │ │ ldr r1, [pc, #128] @ (1be9bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 422628 │ │ │ │ + b.w 422670 │ │ │ │ ldr r1, [pc, #108] @ (1be9c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 422628 │ │ │ │ + b.w 422670 │ │ │ │ nop │ │ │ │ svc 34 @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r3, r5 │ │ │ │ - uxth r0, r5 │ │ │ │ + uxtb r0, r6 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #54 @ 0x36 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ movs r3, r5 │ │ │ │ strh r0, [r5, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr.w r0, [r6, #47] @ 0x2f │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + ldrsb.w r0, [lr, pc, lsl #2] │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r7, #14 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r6, #80 @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be9c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -89533,30 +89535,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (1beab8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #192] @ (1beabc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #184] @ (1beac0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #176] @ (1beac4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (1beac8 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -89564,15 +89566,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 1bea7a │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #120] @ (1beacc ) │ │ │ │ ldr r3, [pc, #92] @ (1beab0 ) │ │ │ │ @@ -89594,15 +89596,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (1bead0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1bea4a │ │ │ │ cbnz r0, 1bea9a │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -89612,23 +89614,23 @@ │ │ │ │ b.n 1bea4a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 1beb00 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ movs r7, r5 │ │ │ │ ble.n 1beaf0 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r6, #118 @ 0x76 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r0, #7 │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 1bea30 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ ... │ │ │ │ @@ -89649,37 +89651,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (1beb98 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #144] @ (1beb9c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #136] @ (1beba0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (1beba4 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 1beb72 │ │ │ │ mov r0, r9 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #92] @ (1beba8 ) │ │ │ │ ldr r3, [pc, #68] @ (1beb90 ) │ │ │ │ @@ -89708,21 +89710,21 @@ │ │ │ │ b.n 1beb42 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 1bebc0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #54] @ 0x36 │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ bgt.n 1bebb0 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ movs r7, r5 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 1beb1c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bebac : │ │ │ │ @@ -89760,15 +89762,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ ldr r1, [pc, #56] @ (1bec4c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 27d074 │ │ │ │ @@ -89776,30 +89778,29 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (1bec54 ) │ │ │ │ ldr r1, [pc, #40] @ (1bec58 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 1bec02 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r6, #16 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bebc4 │ │ │ │ - movs r7, r6 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + @ instruction: 0xe8060037 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ bl 80c4e │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #236 @ 0xec │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1beb6c │ │ │ │ + b.n 1bebfc │ │ │ │ movs r7, r6 │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r4, #156 @ 0x9c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bec5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -89816,38 +89817,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 1bede4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 1bed06 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 1bed4e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 1bedbe │ │ │ │ bne.n 1bed4e │ │ │ │ @@ -89877,15 +89878,15 @@ │ │ │ │ beq.n 1bed46 │ │ │ │ movs r0, #16 │ │ │ │ blx 181544 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1becc0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1baf7c │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 1bed4e │ │ │ │ @@ -89898,20 +89899,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 1bed1c │ │ │ │ ldr r1, [pc, #156] @ (1bedec ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 422970 │ │ │ │ + bl 4229b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4229ac │ │ │ │ + bl 4229f4 │ │ │ │ ldr r2, [pc, #132] @ (1bedf0 ) │ │ │ │ ldr r3, [pc, #104] @ (1bedd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -89950,31 +89951,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bge.n 1becf8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #148 @ 0x94 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + cmp r4, #18 │ │ │ │ movs r3, r5 │ │ │ │ bls.n 1bed20 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1be9e0 │ │ │ │ + b.n 1bea70 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r3, #6 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bee00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89991,37 +89992,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ ldr r3, [pc, #76] @ (1bee88 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 1bee46 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1bee72 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bee40 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 459898 │ │ │ │ + bl 4598e0 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 1bee46 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -90048,44 +90049,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (1bef70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #176] @ (1bef74 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #168] @ (1bef78 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (1bef7c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r3, [pc, #148] @ (1bef80 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 1bef36 │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #116] @ (1bef84 ) │ │ │ │ ldr r3, [pc, #88] @ (1bef68 ) │ │ │ │ add r2, pc │ │ │ │ @@ -90122,23 +90123,23 @@ │ │ │ │ b.n 1bef06 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 1bf028 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r2, #108 @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ bhi.n 1bf018 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + subs r2, r1, r0 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1bf004 │ │ │ │ + bvc.n 1bee94 │ │ │ │ movs r2, r6 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r3, r6 │ │ │ │ movs r7, r5 │ │ │ │ adds r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 1bef70 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bef88 : │ │ │ │ @@ -90158,48 +90159,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (1bf080 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #196] @ (1bf084 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (1bf088 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ ldr r1, [pc, #128] @ (1bf08c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -90236,23 +90237,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bvc.n 1bf140 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ movs r3, r5 │ │ │ │ - add r2, pc, #8 @ (adr r2, 1bf098 ) │ │ │ │ + add r2, pc, #296 @ (adr r2, 1bf1b8 ) │ │ │ │ movs r6, r5 │ │ │ │ bvs.n 1bf008 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bf094 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90288,15 +90289,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (1bf1a4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90325,15 +90326,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1bf1b8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90344,55 +90345,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (1bf1c4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ b.n 1bf0c4 │ │ │ │ ldr r3, [pc, #68] @ (1bf1c8 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (1bf1cc ) │ │ │ │ ldr r0, [pc, #68] @ (1bf1d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 1bf250 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1bf788 │ │ │ │ + b.n 1bf818 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r1, #26 │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bf6e4 │ │ │ │ + b.n 1bf774 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #118 @ 0x76 │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf688 │ │ │ │ + b.n 1bf718 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf668 │ │ │ │ + b.n 1bf6f8 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf1d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -90475,27 +90476,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (1bf35c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bf24a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 1bf2d6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bf300 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -90512,27 +90513,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (1bf368 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ b.n 1bf24a │ │ │ │ ldr r3, [pc, #104] @ (1bf36c ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (1bf370 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (1bf374 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bf24a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (1bf378 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (1bf37c ) │ │ │ │ ldr r0, [pc, #88] @ (1bf380 ) │ │ │ │ add r3, pc │ │ │ │ @@ -90540,49 +90541,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bpl.n 1bf368 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r3, r5 │ │ │ │ bpl.n 1bf354 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1bf2c0 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1bf5dc │ │ │ │ + b.n 1bf66c │ │ │ │ movs r7, r6 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r7, #4 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf530 │ │ │ │ + b.n 1bf5c0 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #220 @ 0xdc │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf50c │ │ │ │ + b.n 1bf59c │ │ │ │ movs r7, r6 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #172 @ 0xac │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf4dc │ │ │ │ + b.n 1bf56c │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf384 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90607,29 +90608,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1bf3f0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 1bf418 │ │ │ │ + b.n 1bf4a8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf3f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90666,15 +90667,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1bf4a8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90685,33 +90686,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (1bf4b4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bf462 │ │ │ │ bcs.n 1bf484 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ movs r3, r5 │ │ │ │ - svc 134 @ 0x86 │ │ │ │ + svc 206 @ 0xce │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf4b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90754,15 +90755,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bf558 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90770,19 +90771,19 @@ │ │ │ │ nop │ │ │ │ bcs.n 1bf560 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #188 @ 0xbc │ │ │ │ + svc 4 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r6, #14 │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf55c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90873,15 +90874,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -90904,63 +90905,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ ldr r1, [pc, #88] @ (1bf6f0 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (1bf6f4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (1bf6f8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4426f4 │ │ │ │ - movs r0, #108 @ 0x6c │ │ │ │ + b.w 44273c │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ movs r4, r5 │ │ │ │ bne.n 1bf720 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ble.n 1bf610 │ │ │ │ + ble.n 1bf6a0 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #32 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1bf7b0 │ │ │ │ + ble.n 1bf640 │ │ │ │ movs r7, r6 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + movs r5, #4 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1bf79c │ │ │ │ + ble.n 1bf62c │ │ │ │ movs r7, r6 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #200 @ 0xc8 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1bf760 │ │ │ │ + ble.n 1bf7f0 │ │ │ │ movs r7, r6 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + movs r3, #44 @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf6fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -90998,15 +90999,15 @@ │ │ │ │ beq.w 1bfa4a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 182a3c │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 4376dc │ │ │ │ + bl 437724 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 1bfa84 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -91106,15 +91107,15 @@ │ │ │ │ b.w 1be07c │ │ │ │ blx 181c04 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 183ae0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 303fbc │ │ │ │ + bl 304004 │ │ │ │ ldr r3, [pc, #828] @ (1bfbe8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bfb00 │ │ │ │ ldr r0, [pc, #820] @ (1bfbec ) │ │ │ │ @@ -91134,23 +91135,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 182930 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 30a440 │ │ │ │ + bl 30a488 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bf9fc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bdf98 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -91170,40 +91171,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1bdfe8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 181660 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 181448 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 30a440 │ │ │ │ + bl 30a488 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1bf922 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1bf978 │ │ │ │ mov r0, fp │ │ │ │ bl 1be07c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181844 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bf98a │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 1bfa0e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 1bf872 │ │ │ │ ldr r2, [pc, #612] @ (1bfbfc ) │ │ │ │ ldr r3, [pc, #572] @ (1bfbd4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -91248,17 +91249,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 1bfa40 │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bfa0e │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 4377ac │ │ │ │ + bl 4377f4 │ │ │ │ b.n 1bf86c │ │ │ │ ldr r2, [pc, #504] @ (1bfc10 ) │ │ │ │ ldr r3, [pc, #440] @ (1bfbd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -91273,15 +91274,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ ldr r2, [pc, #468] @ (1bfc20 ) │ │ │ │ ldr r3, [pc, #388] @ (1bfbd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -91295,15 +91296,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 1bf96c │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r2, [pc, #416] @ (1bfc30 ) │ │ │ │ @@ -91314,15 +91315,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (1bfc38 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1bf994 │ │ │ │ ldr r2, [pc, #388] @ (1bfc3c ) │ │ │ │ ldr r3, [pc, #284] @ (1bfbd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91341,15 +91342,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (1bfc48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1bfa0e │ │ │ │ mov r0, r9 │ │ │ │ bl 1be07c │ │ │ │ b.n 1bfa0e │ │ │ │ ldr r3, [pc, #328] @ (1bfc4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -91361,24 +91362,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bf8b6 │ │ │ │ ldr r0, [pc, #312] @ (1bfc54 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1bf8b6 │ │ │ │ cbz r0, 1bfb42 │ │ │ │ bl 1be07c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181844 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1bf86c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ b.n 1bf86c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181844 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1bfb3a │ │ │ │ b.n 1bf86c │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ @@ -91391,29 +91392,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (1bfc60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bfaf8 │ │ │ │ b.n 1bfa0e │ │ │ │ ldr r3, [pc, #232] @ (1bfc64 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (1bfc68 ) │ │ │ │ ldr r1, [pc, #232] @ (1bfc6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, fp │ │ │ │ blx 181764 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bfaf8 │ │ │ │ b.n 1bfa0e │ │ │ │ ldr r3, [pc, #204] @ (1bfc70 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -91421,106 +91422,106 @@ │ │ │ │ ldr r1, [pc, #208] @ (1bfc78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, fp │ │ │ │ blx 181764 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 1813e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bfaf8 │ │ │ │ b.n 1bfa0e │ │ │ │ ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #62 @ 0x3e │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ movs r3, r5 │ │ │ │ ldmia r6!, {r1, r2, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #26 │ │ │ │ + movs r4, #98 @ 0x62 │ │ │ │ movs r3, r5 │ │ │ │ - blt.n 1bfc0c │ │ │ │ + blt.n 1bfc9c │ │ │ │ movs r7, r6 │ │ │ │ - mcrr2 0, 2, r0, sl, cr10 │ │ │ │ - mrrc2 0, 2, r0, lr, cr10 │ │ │ │ + ldc2 0, cr0, [r2], {42} @ 0x2a │ │ │ │ + stc2 0, cr0, [r6], #168 @ 0xa8 │ │ │ │ ldmia r5, {r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ ldmia r5, {r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 1bfbe0 │ │ │ │ + bge.n 1bfc70 │ │ │ │ movs r7, r6 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r2, #2 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + movs r0, #16 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 1bfb5c │ │ │ │ + bls.n 1bfbec │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + subs r4, r1, #7 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 1bfd0c │ │ │ │ + bls.n 1bfb9c │ │ │ │ movs r7, r6 │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r1, #5 │ │ │ │ + subs r6, r2, #6 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ movs r3, r5 │ │ │ │ - bls.n 1bfca8 │ │ │ │ + bls.n 1bfb38 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r2, #4 │ │ │ │ + subs r4, r3, #5 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r4!, {r2, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r2, #4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r3, #3 │ │ │ │ + subs r6, r4, #4 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1bfc28 │ │ │ │ + bls.n 1bfcb8 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + movs r1, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r3, #1 │ │ │ │ + subs r4, r4, #2 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1bfd40 │ │ │ │ + bhi.n 1bfbd0 │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 1bfd14 │ │ │ │ + bhi.n 1bfba4 │ │ │ │ movs r7, r6 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r7, #1 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1bfcd4 │ │ │ │ + bhi.n 1bfd64 │ │ │ │ movs r7, r6 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r1, #4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -91532,23 +91533,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 2f515c │ │ │ │ + bl 2f90bc │ │ │ │ + bl 2f51a4 │ │ │ │ ldr r2, [pc, #120] @ (1bfd28 ) │ │ │ │ ldr r1, [pc, #120] @ (1bfd2c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 1bfcce │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 1bfc7c │ │ │ │ mov r0, r6 │ │ │ │ blx 182930 │ │ │ │ @@ -91577,25 +91578,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bhi.n 1bfd78 │ │ │ │ + bhi.n 1bfe08 │ │ │ │ movs r7, r6 │ │ │ │ - sxth r2, r4 │ │ │ │ + sxtb r2, r5 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r5, #15 │ │ │ │ + lsrs r2, r6, #16 │ │ │ │ movs r5, r5 │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bfd34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -91608,26 +91609,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fc15c │ │ │ │ + bl 2fc1a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (1bfdf8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (1bfdfc ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #140] @ (1bfe00 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1bfda8 │ │ │ │ ldr r1, [pc, #132] @ (1bfe04 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182214 │ │ │ │ @@ -91647,15 +91648,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (1bfe0c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91664,52 +91665,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (1bfe14 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1bfdbe │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 1bfe10 │ │ │ │ + cbz r4, 1bfe22 │ │ │ │ movs r2, r5 │ │ │ │ - bvc.n 1bfeb4 │ │ │ │ + bvc.n 1bfd44 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r4, #6 │ │ │ │ - movs r3, r5 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + movs r0, #48 @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r0, #7 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + subs r2, r6, #6 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r4, r4, #7 │ │ │ │ + movs r3, r5 │ │ │ │ + subs r0, r1, #6 │ │ │ │ movs r3, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1bfe28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #8] @ (1bfe38 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ nop │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -91813,29 +91814,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1c0018 │ │ │ │ + bvs.n 1bfea8 │ │ │ │ movs r7, r6 │ │ │ │ bls.n 1bfe80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r0!, {r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ - bpl.n 1bff50 │ │ │ │ + bvs.n 1bffe0 │ │ │ │ movs r7, r6 │ │ │ │ - bvs.n 1bff58 │ │ │ │ + bvc.n 1bffe8 │ │ │ │ movs r7, r6 │ │ │ │ - bpl.n 1bfed8 │ │ │ │ + bpl.n 1bff68 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r3, #3 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (1c0030 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -91843,39 +91844,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b62c8 │ │ │ │ + bl 3b6310 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 1c0002 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 44211c │ │ │ │ + bl 442164 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 3b62c8 │ │ │ │ + bl 3b6310 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -91918,73 +91919,73 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 181544 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 3b6c48 │ │ │ │ + bl 3b6c90 │ │ │ │ ldr r1, [pc, #124] @ (1c00e4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ cbz r0, 1c007e │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (1c00e8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ cbz r0, 1c0098 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (1c00ec ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ cbz r0, 1c00b4 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (1c00f0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ cbz r0, 1c00d0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - orr.w r0, sl, #11141120 @ 0xaa0000 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + eors.w r0, r2, #11141120 @ 0xaa0000 │ │ │ │ + ldr r4, [r0, #4] │ │ │ │ movs r2, r6 │ │ │ │ - lsls r4, r6, #19 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ movs r2, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1c0154 │ │ │ │ sub sp, #12 │ │ │ │ @@ -91992,15 +91993,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1c015c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #60] @ 1c0160 │ │ │ │ ldr r3, [pc, #60] @ (1c0164 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1c0168 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1c016c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -92014,19 +92015,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcc.n 1c012c │ │ │ │ + bmi.n 1c01bc │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r2, #4 │ │ │ │ movs r3, r5 │ │ │ │ - add r6, pc, #568 @ (adr r6, 1c0398 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 1c04b8 ) │ │ │ │ movs r6, r5 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -92057,15 +92058,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -92091,31 +92092,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (1c0240 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcs.n 1c0220 │ │ │ │ + bcc.n 1c02b0 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r7, r6 │ │ │ │ + adds r4, r0, #0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r5, r7 │ │ │ │ + adds r6, r6, #0 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c027c │ │ │ │ sub sp, #12 │ │ │ │ @@ -92123,24 +92124,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (1c0284 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1bff78 │ │ │ │ - bcs.n 1c01b0 │ │ │ │ + bcs.n 1c0240 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r5, r6 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r3, r7 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (1c02e8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -92154,24 +92155,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ bpl.n 1c024c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1c0368 ) │ │ │ │ @@ -92181,55 +92182,55 @@ │ │ │ │ ldr r1, [pc, #108] @ (1c0370 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 441ec4 │ │ │ │ + bl 441f0c │ │ │ │ ldr r1, [pc, #80] @ (1c0374 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #56] @ (1c0378 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 1c02d4 │ │ │ │ + b.n 1c0364 │ │ │ │ movs r2, r5 │ │ │ │ - bne.n 1c0354 │ │ │ │ + bcs.n 1c03e4 │ │ │ │ movs r7, r6 │ │ │ │ - bic.w r0, r4, sl, asr #32 │ │ │ │ - b.n 1c02cc │ │ │ │ + orn r0, ip, sl, asr #32 │ │ │ │ + b.n 1c035c │ │ │ │ movs r2, r5 │ │ │ │ ldr r6, [r5, #32] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92242,15 +92243,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (1c0408 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 1b91b4 │ │ │ │ cbz r0, 1c03ea │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -92274,19 +92275,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 1c04c8 │ │ │ │ + bne.n 1c0358 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c026c │ │ │ │ + b.n 1c02fc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0238 │ │ │ │ + b.n 1c02c8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (1c057c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -92295,15 +92296,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (1c0584 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 1c0568 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 181c04 │ │ │ │ @@ -92413,23 +92414,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (1c0588 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (1c058c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - beq.n 1c0524 │ │ │ │ + bne.n 1c05b4 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c029c │ │ │ │ + b.n 1c032c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c02c8 │ │ │ │ + b.n 1c0358 │ │ │ │ movs r2, r5 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + adds r4, r3, r2 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, r2, r2 │ │ │ │ + adds r2, r3, r3 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -92450,15 +92451,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 1c064a │ │ │ │ @@ -92479,15 +92480,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -92502,33 +92503,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - b.n 1bffd0 │ │ │ │ + b.n 1c0060 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bffd4 │ │ │ │ + b.n 1c0064 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -92562,15 +92563,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (1c088c ) │ │ │ │ ldr r7, [pc, #404] @ (1c0890 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c0820 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -92589,37 +92590,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1c083c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c07f6 │ │ │ │ ldr r0, [pc, #348] @ (1c0898 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #344] @ (1c089c ) │ │ │ │ ldr r2, [pc, #344] @ (1c08a0 ) │ │ │ │ ldr r1, [pc, #348] @ (1c08a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (1c08a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (1c08ac ) │ │ │ │ ldr r1, [pc, #332] @ (1c08b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1b7f00 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -92641,15 +92642,15 @@ │ │ │ │ blx 1815b8 │ │ │ │ mov r4, r0 │ │ │ │ blx 182930 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b61c0 │ │ │ │ + bl 3b6208 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -92664,24 +92665,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1c0862 │ │ │ │ ldr r4, [pc, #192] @ (1c08b8 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #176] @ (1c08bc ) │ │ │ │ ldr r2, [pc, #180] @ (1c08c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ b.n 1c075a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c0712 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -92701,71 +92702,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1c0736 │ │ │ │ ldr r0, [pc, #116] @ (1c08cc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c0736 │ │ │ │ ldr r3, [pc, #96] @ (1c08c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c07f6 │ │ │ │ ldr r3, [pc, #88] @ (1c08c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c07f6 │ │ │ │ ldr r0, [pc, #88] @ (1c08d0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c07f6 │ │ │ │ nop │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r4, #28 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r0, #28 │ │ │ │ + asrs r0, r1, #29 │ │ │ │ movs r3, r5 │ │ │ │ stmia r0!, {} │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c0604 │ │ │ │ + b.n 1c0694 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0f7c │ │ │ │ + b.n 1c100c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0468 │ │ │ │ + b.n 1c04f8 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5!, {r1, r2, r4, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0f58 │ │ │ │ + b.n 1c0fe8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0f84 │ │ │ │ + b.n 1c1014 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1c031c │ │ │ │ + b.n 1c03ac │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0e10 │ │ │ │ + b.n 1c0ea0 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #23 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r7, #23 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (1c0a04 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -92774,15 +92775,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (1c0a0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 1c09ae │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 1c096e │ │ │ │ @@ -92826,15 +92827,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (1c0a18 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 1b89ec │ │ │ │ @@ -92859,45 +92860,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (1c0a24 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 1b899c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r2, r3} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0da0 │ │ │ │ + b.n 1c0e30 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0284 │ │ │ │ + b.n 1c0314 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0c98 │ │ │ │ + b.n 1c0d28 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0cc4 │ │ │ │ + b.n 1c0d54 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0bf0 │ │ │ │ + b.n 1c0c80 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0c1c │ │ │ │ + b.n 1c0cac │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (1c0b60 ) │ │ │ │ @@ -92918,15 +92919,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -92949,15 +92950,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (1c0b74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 1bfe3c │ │ │ │ ldr r2, [pc, #152] @ (1c0b78 ) │ │ │ │ @@ -93000,15 +93001,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 1bfe3c │ │ │ │ b.n 1c0adc │ │ │ │ @@ -93016,29 +93017,29 @@ │ │ │ │ nop │ │ │ │ pop {r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ movs r7, r6 │ │ │ │ - svc 250 @ 0xfa │ │ │ │ + b.n 1c0bf8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0b98 │ │ │ │ + b.n 1c0c28 │ │ │ │ movs r2, r5 │ │ │ │ pop {r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ pop {r1} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ movs r7, r6 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ movs r2, r5 │ │ │ │ - svc 148 @ 0x94 │ │ │ │ + svc 220 @ 0xdc │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (1c0d60 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -93056,15 +93057,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 1b99a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c0d4e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -93077,15 +93078,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181c04 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 183ae0 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -93131,15 +93132,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 1bfe3c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -93165,15 +93166,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1c0d88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181c04 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 183ae0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93208,37 +93209,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cbnz r0, 1c0dbc │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - svc 10 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ movs r2, r5 │ │ │ │ - svc 30 │ │ │ │ + svc 102 @ 0x66 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #140 @ 0x8c │ │ │ │ movs r2, r5 │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + udf #134 @ 0x86 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1c0d18 │ │ │ │ + udf #16 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c0d44 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ cbnz r4, 1c0dc8 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1c0df4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -93248,42 +93249,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #60] @ (1c0e00 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 1c0dda │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1c0b8c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 1c040c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1c0b8c │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1c0e04 │ │ │ │ + ble.n 1c0e94 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0e58 │ │ │ │ + b.n 1c0ee8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (1c0ff4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -93318,15 +93319,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1c0eb4 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -93385,15 +93386,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1b99a4 │ │ │ │ @@ -93415,15 +93416,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 18232c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -93465,23 +93466,23 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb8e8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb844 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - blt.n 1c0f4c │ │ │ │ + blt.n 1c0fdc │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1c0f7c │ │ │ │ + bgt.n 1c100c │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r5, #23 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 1c1a48 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -93495,15 +93496,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 1c1a54 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -93720,15 +93721,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 1c13a2 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -93812,15 +93813,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 1c1a64 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1b950c │ │ │ │ mov r0, r9 │ │ │ │ @@ -93852,15 +93853,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c10a2 │ │ │ │ ldr.w r0, [pc, #1676] @ 1c1a70 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c10a2 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -93994,15 +93995,15 @@ │ │ │ │ blx 1815b8 │ │ │ │ mov r6, r0 │ │ │ │ blx 182930 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ b.n 1c10a4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -94265,22 +94266,22 @@ │ │ │ │ bpl.w 1c11d8 │ │ │ │ ldr r0, [pc, #536] @ (1c1a7c ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c11d8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (1c1a80 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ b.n 1c10a2 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 1c10a2 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -94336,15 +94337,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -94377,15 +94378,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -94443,43 +94444,43 @@ │ │ │ │ bgt.w 1c10a2 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 1c1a24 │ │ │ │ b.w 1c10a2 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r4} │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r0, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xb6bc │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 1c1afc │ │ │ │ + bvc.n 1c198c │ │ │ │ movs r2, r5 │ │ │ │ - bvc.n 1c1b28 │ │ │ │ + bvc.n 1c19b8 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r2, #5 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ movs r3, r5 │ │ │ │ adds r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r6, #24 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001c1a84 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 1c1a8c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -94525,22 +94526,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c1c60 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ mov r0, r4 │ │ │ │ bl 1bff78 │ │ │ │ b.n 1c1b46 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 1c1b40 │ │ │ │ @@ -94659,40 +94660,40 @@ │ │ │ │ beq.n 1c1c76 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b61c0 │ │ │ │ + bl 3b6208 │ │ │ │ b.n 1c1afe │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 1c1afe │ │ │ │ ldr r1, [pc, #48] @ (1c1ca8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 3b61c0 │ │ │ │ + bl 3b6208 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 1c1af8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #344 @ 0x158 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1c17a4 │ │ │ │ + b.n 1c1834 │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 001c1cac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94708,24 +94709,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ cbnz r4, 1c1d72 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001c1d10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94737,47 +94738,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (1c1d54 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b8a50 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r5, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c1d58 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (1c1d8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ cbz r0, 1c1d7e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (1c1d90 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 2f8c34 │ │ │ │ - lsls r4, r2, #2 │ │ │ │ + b.w 2f8c7c │ │ │ │ + lsls r4, r3, #3 │ │ │ │ movs r3, r5 │ │ │ │ ldr r7, [pc, #944] @ (1c2144 ) │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94787,29 +94788,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (1c1dd8 ) │ │ │ │ ldr r1, [pc, #44] @ (1c1ddc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r0, r1, #5 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ movs r3, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -94823,18 +94824,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (1c1e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001c1e24 : │ │ │ │ ldr r3, [pc, #48] @ (1c1e58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 1c1e2e │ │ │ │ @@ -94854,15 +94855,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 1c2540 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (1c1e64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r7, [pc, #808] @ (1c2190 ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1c1ed4 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1c1ec6 │ │ │ │ @@ -94950,15 +94951,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 1bce54 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 1c1eaa │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -94967,41 +94968,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 3b6c48 │ │ │ │ + bl 3b6c90 │ │ │ │ ldr r1, [pc, #52] @ (1c1fb4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr r1, [pc, #40] @ (1c1fb8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r5, #14 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1c201c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95009,15 +95010,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1c2024 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #60] @ 1c2028 │ │ │ │ ldr r3, [pc, #60] @ (1c202c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1c2030 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1c2034 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -95032,18 +95033,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - cdp2 0, 0, cr0, cr4, cr10, {1} │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + cdp2 0, 4, cr0, cr12, cr10, {1} │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ movs r6, r5 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -95101,26 +95102,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (1c20e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c2058 │ │ │ │ ldr r0, [pc, #24] @ (1c20e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c2058 │ │ │ │ nop │ │ │ │ add r6, pc, #720 @ (adr r6, 1c23ac ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 10, cr0, cr10, cr10, {1} │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c217c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -95137,33 +95138,33 @@ │ │ │ │ b.n 1c2144 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 18279c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 1c2166 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ - bl 3b62c8 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 3b6310 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1c211a │ │ │ │ @@ -95178,18 +95179,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - stc2l 0, cr0, [lr], {42} @ 0x2a │ │ │ │ - strh r2, [r2, #52] @ 0x34 │ │ │ │ + ldc2 0, cr0, [r6, #-168] @ 0xffffff58 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -95285,19 +95286,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (1c22c8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c21ec │ │ │ │ ldr r0, [pc, #64] @ (1c22cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c21ec │ │ │ │ ldr r0, [pc, #56] @ (1c22d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 1c223e │ │ │ │ ldr r1, [pc, #52] @ (1c22d4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c21e2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #304 @ (adr r5, 1c23dc ) │ │ │ │ movs r5, r7 │ │ │ │ @@ -95307,22 +95308,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #328] @ (1c2400 ) │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #776 @ (adr r4, 1c25c8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldc2l 0, cr0, [ip], {42} @ 0x2a │ │ │ │ + stc2 0, cr0, [r4, #-168]! @ 0xffffff58 │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0], {42} @ 0x2a │ │ │ │ - stc2l 0, cr0, [lr], {42} @ 0x2a │ │ │ │ - stc2 0, cr0, [r8], #168 @ 0xa8 │ │ │ │ + stc2 0, cr0, [r8, #-168] @ 0xffffff58 │ │ │ │ + ldc2 0, cr0, [r6, #-168] @ 0xffffff58 │ │ │ │ + ldc2l 0, cr0, [r0], #168 @ 0xa8 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #28 │ │ │ │ @@ -95649,15 +95650,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c2590 │ │ │ │ ldr r0, [pc, #804] @ (1c2950 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1c2590 │ │ │ │ ldr r3, [pc, #792] @ (1c2954 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95666,15 +95667,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1c24fa │ │ │ │ ldr r0, [pc, #772] @ (1c2958 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 1c24fa │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1c27ca │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -95853,15 +95854,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1c2760 │ │ │ │ ldr r1, [pc, #316] @ (1c2980 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (1c2984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 1c2780 │ │ │ │ ldr r2, [pc, #296] @ (1c297c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c2780 │ │ │ │ @@ -95879,15 +95880,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (1c294c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1c26fa │ │ │ │ ldr r0, [pc, #264] @ (1c298c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c26fa │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 1b71e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -95914,15 +95915,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1c2818 │ │ │ │ ldr r0, [pc, #192] @ (1c2994 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c2818 │ │ │ │ bl 1b6fb8 │ │ │ │ b.n 1c2818 │ │ │ │ ldr.w sl, [pc, #180] @ 1c2998 │ │ │ │ add sl, pc │ │ │ │ b.n 1c28b6 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -95940,64 +95941,64 @@ │ │ │ │ ldr r3, [pc, #60] @ (1c294c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c289e │ │ │ │ ldr r0, [pc, #132] @ (1c29a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c289e │ │ │ │ nop │ │ │ │ add r2, pc, #328 @ (adr r2, 1c2a70 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #296] @ (1c2a58 ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #744] @ (1c2c1c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr??.w r0, [r2, #42] @ 0x2a │ │ │ │ - ldr??.w r0, [r8, #42] @ 0x2a │ │ │ │ + @ instruction: 0xfa1a002a │ │ │ │ + @ instruction: 0xfa20002a │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - vst4.8 {d16-d19}, [r2 :128], sl │ │ │ │ + vst1.8 {d0[1]}, [sl], sl │ │ │ │ adds r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, sl, lsl #2] │ │ │ │ + vst1.8 {d16[1]}, [r4], sl │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r0, sl, lsl #2] │ │ │ │ - ldrh.w r0, [ip, #42] @ 0x2a │ │ │ │ - stc2 0, cr0, [sl], {42} @ 0x2a │ │ │ │ + ldr??.w r0, [r8, sl, lsl #2] │ │ │ │ + vst4.8 {d0-d3}, [r4 :128], sl │ │ │ │ + mrrc2 0, 2, r0, r2, cr10 │ │ │ │ mov lr, sl │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf7f2002a │ │ │ │ - bkpt 0x006c │ │ │ │ + ldrh.w r0, [sl, sl, lsl #2] │ │ │ │ + bkpt 0x00b4 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb.w r0, [r4, #42] @ 0x2a │ │ │ │ + ldr.w r0, [ip, #42] @ 0x2a │ │ │ │ mov r4, r8 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf74e002a │ │ │ │ + @ instruction: 0xf796002a │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf704002a │ │ │ │ - @ instruction: 0xf7e4002a │ │ │ │ + @ instruction: 0xf74c002a │ │ │ │ + strh.w r0, [ip, sl, lsl #2] │ │ │ │ asrs r0, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf74a002a │ │ │ │ + @ instruction: 0xf792002a │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf720002a │ │ │ │ - @ instruction: 0xf662002a │ │ │ │ + @ instruction: 0xf768002a │ │ │ │ + subw r0, sl, #2090 @ 0x82a │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf732002a │ │ │ │ + @ instruction: 0xf77a002a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -96018,22 +96019,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (1c2b20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 1c29c2 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3b6164 │ │ │ │ + b.w 3b61ac │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -96141,18 +96142,18 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 1c2a5e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1c2ae2 │ │ │ │ b.n 1c2a8e │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r3, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf3fc002a │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + orr.w r0, r4, #11141120 @ 0xaa0000 │ │ │ │ + ldrb r2, [r1, #24] │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (1c2cdc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -96164,15 +96165,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 1c2ce8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1c2bd2 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -96287,118 +96288,118 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (1c2cf0 ) │ │ │ │ ldr r0, [pc, #132] @ (1c2cf4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c2c42 │ │ │ │ b.n 1c2c46 │ │ │ │ ldr r1, [pc, #112] @ (1c2cf8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (1c2cfc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 1c2c4c │ │ │ │ ldr r3, [pc, #100] @ (1c2d00 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c2bf4 │ │ │ │ ldr r3, [pc, #92] @ (1c2d04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c2bf4 │ │ │ │ ldr r0, [pc, #84] @ (1c2d08 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 1c2bf4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c2498 │ │ │ │ b.n 1c2c4c │ │ │ │ ldr r3, [pc, #68] @ (1c2d0c ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (1c2d10 ) │ │ │ │ ldr r0, [pc, #68] @ (1c2d14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - cbnz r2, 1c2d20 │ │ │ │ + cbnz r2, 1c2d32 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf524002a │ │ │ │ - @ instruction: 0xf532002a │ │ │ │ + sbc.w r0, ip, #11141120 @ 0xaa0000 │ │ │ │ + sbcs.w r0, sl, #11141120 @ 0xaa0000 │ │ │ │ ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1c2d28 │ │ │ │ + rev r0, r3 │ │ │ │ movs r7, r6 │ │ │ │ - orns r0, r2, #11141120 @ 0xaa0000 │ │ │ │ - cbnz r4, 1c2d28 │ │ │ │ + @ instruction: 0xf4ba002a │ │ │ │ + cbnz r4, 1c2d3a │ │ │ │ movs r7, r6 │ │ │ │ - bics.w r0, r4, #11141120 @ 0xaa0000 │ │ │ │ + orns r0, ip, #11141120 @ 0xaa0000 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3f4002a │ │ │ │ - cbnz r0, 1c2d2c │ │ │ │ + bics.w r0, ip, #11141120 @ 0xaa0000 │ │ │ │ + cbnz r0, 1c2d3e │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf39a002a │ │ │ │ - @ instruction: 0xf3be002a │ │ │ │ + @ instruction: 0xf3e2002a │ │ │ │ + and.w r0, r6, #11141120 @ 0xaa0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c2d50 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (1c2d54 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (1c2d58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1c20ec │ │ │ │ nop │ │ │ │ - cbnz r6, 1c2d56 │ │ │ │ + cbnz r6, 1c2d68 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf334002a │ │ │ │ - @ instruction: 0xf342002a │ │ │ │ + @ instruction: 0xf37c002a │ │ │ │ + @ instruction: 0xf38a002a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 1c2dc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #80] @ (1c2dc4 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (1c2dc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 183050 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (1c2dcc ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -96412,18 +96413,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + cbnz r2, 1c2dc8 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf2f0002a │ │ │ │ - @ instruction: 0xf2fa002a │ │ │ │ + @ instruction: 0xf338002a │ │ │ │ + @ instruction: 0xf342002a │ │ │ │ lsls r6, r1 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1c2e30 │ │ │ │ @@ -96432,15 +96433,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (1c2e38 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ bl 1c203c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 1c2e0a │ │ │ │ bl 1bc380 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -96453,18 +96454,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf27c002a │ │ │ │ - @ instruction: 0xf28a002a │ │ │ │ + movt r0, #16426 @ 0x402a │ │ │ │ + @ instruction: 0xf2d2002a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1c2ee8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -96473,15 +96474,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1c2eec ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (1c2ef0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 1c2eb6 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -96523,18 +96524,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb7ec │ │ │ │ + @ instruction: 0xb834 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf21a002a │ │ │ │ - addw r0, r8, #42 @ 0x2a │ │ │ │ + @ instruction: 0xf262002a │ │ │ │ + @ instruction: 0xf250002a │ │ │ │ subs r7, #154 @ 0x9a │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 1c2f8c │ │ │ │ @@ -96543,15 +96544,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (1c2f94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1c2f32 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 1c2f58 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -96584,21 +96585,21 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 1b6e4c │ │ │ │ b.n 1c2f44 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb776 │ │ │ │ movs r7, r6 │ │ │ │ - adcs.w r0, r8, #42 @ 0x2a │ │ │ │ - sbc.w r0, r2, #42 @ 0x2a │ │ │ │ - orr.w r0, lr, #42 @ 0x2a │ │ │ │ + sub.w r0, r0, #42 @ 0x2a │ │ │ │ + sub.w r0, sl, #42 @ 0x2a │ │ │ │ + eors.w r0, r6, #42 @ 0x2a │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 582fa2 │ │ │ │ + bl 582fa2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 1c3078 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (1c307c ) │ │ │ │ @@ -96608,15 +96609,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (1c3084 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #176] @ (1c3088 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 1c3028 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -96633,15 +96634,15 @@ │ │ │ │ cbnz r2, 1c3054 │ │ │ │ mov r0, r3 │ │ │ │ bl 1c203c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b6164 │ │ │ │ + b.w 3b61ac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96658,15 +96659,15 @@ │ │ │ │ bpl.n 1c2fe0 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (1c3094 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1c2fe0 │ │ │ │ ldr r2, [pc, #64] @ (1c3098 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c3000 │ │ │ │ @@ -96674,34 +96675,34 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c3000 │ │ │ │ ldr r0, [pc, #48] @ (1c309c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 1c3000 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + @ instruction: 0xb6ca │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf0a8002a │ │ │ │ - @ instruction: 0xf0b6002a │ │ │ │ + @ instruction: 0xf0f0002a │ │ │ │ + @ instruction: 0xf0fe002a │ │ │ │ str r7, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b4002a │ │ │ │ + @ instruction: 0xf0fc002a │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0ac002a │ │ │ │ + @ instruction: 0xf0f4002a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 1c3188 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #212] @ (1c318c ) │ │ │ │ @@ -96721,15 +96722,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 183038 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 1c3130 │ │ │ │ @@ -96750,15 +96751,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (1c31a4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3011dc │ │ │ │ + bl 301224 │ │ │ │ ldr r2, [pc, #116] @ (1c31a8 ) │ │ │ │ ldr r3, [pc, #96] @ (1c3194 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -96783,24 +96784,24 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 1c3112 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ movs r7, r6 │ │ │ │ str r6, [sp, #264] @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q0, d8, d26 │ │ │ │ - vaddl.s32 q0, d2, d26 │ │ │ │ + vaddl.s32 q8, d0, d26 │ │ │ │ + vaddl.s32 q8, d10, d26 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ str r5, [sp, #832] @ 0x340 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -96822,15 +96823,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (1c32c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 183038 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -96863,15 +96864,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 2ffe88 │ │ │ │ + bl 2ffed0 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1c32ac │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c3206 │ │ │ │ @@ -96903,37 +96904,37 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (1c32dc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 1b6e4c │ │ │ │ b.n 1c3236 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 1c3208 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + push {r2, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 9, cr0, cr4, cr10, {1} │ │ │ │ - cdp 0, 10, cr0, cr2, cr10, {1} │ │ │ │ + cdp 0, 13, cr0, cr12, cr10, {1} │ │ │ │ + cdp 0, 14, cr0, cr10, cr10, {1} │ │ │ │ str r4, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #234 @ 0xea │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [lr, #-168]! @ 0xffffff58 │ │ │ │ + ldcl 0, cr0, [r6, #-168]! @ 0xffffff58 │ │ │ │ bl cd2da │ │ │ │ bl 2612de │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c32ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ subs r5, #70 @ 0x46 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -96942,44 +96943,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (1c3394 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #128] @ (1c3398 ) │ │ │ │ ldr r3, [pc, #128] @ (1c339c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (1c33a0 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (1c33a4 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (1c33a8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #120] @ (1c33ac ) │ │ │ │ ldr r2, [pc, #124] @ (1c33b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (1c33b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r3, [pc, #112] @ (1c33b8 ) │ │ │ │ ldr r2, [pc, #116] @ (1c33bc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (1c33c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #108] @ (1c33c4 ) │ │ │ │ ldr r3, [pc, #108] @ (1c33c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (1c33cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -96987,57 +96988,57 @@ │ │ │ │ ldr r4, [pc, #104] @ (1c33d0 ) │ │ │ │ ldr r2, [pc, #104] @ (1c33d4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2fc7d8 │ │ │ │ + bl 2fc820 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbz r0, 1c3406 │ │ │ │ + push {r5} │ │ │ │ movs r7, r6 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r3, r4, r7} │ │ │ │ movs r2, r5 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f8002a │ │ │ │ + adc.w r0, r0, #42 @ 0x2a │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #800] @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e6002a │ │ │ │ + @ instruction: 0xf12e002a │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r1, r6 │ │ │ │ adds r4, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0de002a │ │ │ │ + @ instruction: 0xf126002a │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c0002a │ │ │ │ + add.w r0, r8, #42 @ 0x2a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97102,15 +97103,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -97129,15 +97130,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 183a38 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 1c35f0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43b84c │ │ │ │ + bl 43b894 │ │ │ │ cbnz r0, 1c350c │ │ │ │ ldr r2, [pc, #744] @ (1c37cc ) │ │ │ │ ldr r3, [pc, #728] @ (1c37bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -97238,15 +97239,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 44288c │ │ │ │ + bl 4428d4 │ │ │ │ b.n 1c34e0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 1825f4 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -97259,33 +97260,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (1c37d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 18214c │ │ │ │ b.n 1c34e0 │ │ │ │ ldr r4, [pc, #392] @ (1c37dc ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c34e0 │ │ │ │ ldr r1, [pc, #372] @ (1c37e0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c36fe │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (1c37e4 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -97304,15 +97305,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (1c37e8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c3648 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -97367,76 +97368,76 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (1c37f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c3648 │ │ │ │ ldr r2, [pc, #132] @ (1c37f8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (1c37fc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (1c3800 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c3648 │ │ │ │ ldr r2, [pc, #112] @ (1c3804 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (1c3808 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (1c380c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c3648 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #624] @ 0x270 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q8, d10, d26 │ │ │ │ - sxtb r2, r5 │ │ │ │ + bic.w r0, r2, #42 @ 0x2a │ │ │ │ + uxth r2, r6 │ │ │ │ movs r7, r6 │ │ │ │ - vaddl.s32 q8, d8, d26 │ │ │ │ + bics.w r0, r0, #42 @ 0x2a │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 14, cr0, cr6, cr10, {1} │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + vhadd.s32 d0, d14, d26 │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ movs r7, r6 │ │ │ │ - cdp 0, 0, cr0, cr10, cr10, {1} │ │ │ │ - cdp 0, 1, cr0, cr0, cr10, {1} │ │ │ │ + cdp 0, 5, cr0, cr2, cr10, {1} │ │ │ │ + cdp 0, 5, cr0, cr8, cr10, {1} │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r1, r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldcl 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ - ldc 0, cr0, [sl, #168] @ 0xa8 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + cdp 0, 2, cr0, cr0, cr10, {1} │ │ │ │ + stcl 0, cr0, [r2, #168]! @ 0xa8 │ │ │ │ + add r7, sp, #776 @ 0x308 │ │ │ │ movs r7, r6 │ │ │ │ - stcl 0, cr0, [r2], #168 @ 0xa8 │ │ │ │ stc 0, cr0, [sl, #-168]! @ 0xffffff58 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + ldcl 0, cr0, [r2, #-168]! @ 0xffffff58 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ movs r7, r6 │ │ │ │ - stcl 0, cr0, [r2], {42} @ 0x2a │ │ │ │ - ldc 0, cr0, [r2, #-168]! @ 0xffffff58 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + stc 0, cr0, [sl, #-168] @ 0xffffff58 │ │ │ │ + ldcl 0, cr0, [sl, #-168]! @ 0xffffff58 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ movs r7, r6 │ │ │ │ - stc 0, cr0, [r2], #168 @ 0xa8 │ │ │ │ + stcl 0, cr0, [sl], #168 @ 0xa8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (1c3b7c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97624,15 +97625,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 183360 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 182148 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c38b6 │ │ │ │ b.n 1c39ec │ │ │ │ @@ -97752,17 +97753,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 1bcce8 │ │ │ │ b.n 1c3830 │ │ │ │ ldrh r4, [r3, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - adds.w r0, sl, sl, asr #32 │ │ │ │ + sbc.w r0, r2, sl, asr #32 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1c3bd4 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97770,57 +97771,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (1c3bdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #232 @ 0xe8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ movs r7, r6 │ │ │ │ - stmia.w r0!, {r1, r3, r5} │ │ │ │ - ldmia.w r2!, {r1, r3, r5} │ │ │ │ + strd r0, r0, [r8], #168 @ 0xa8 │ │ │ │ + ldrd r0, r0, [sl], #168 @ 0xa8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c3c24 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (1c3c28 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (1c3c2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #920 @ 0x398 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ movs r7, r6 │ │ │ │ - strex r0, r0, [ip, #168] @ 0xa8 │ │ │ │ - @ instruction: 0xe85e002a │ │ │ │ + ldmia.w r4, {r1, r3, r5} │ │ │ │ + stmia.w r6!, {r1, r3, r5} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c3c74 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97828,58 +97829,56 @@ │ │ │ │ ldr r1, [pc, #48] @ (1c3c7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3c74 │ │ │ │ - movs r2, r5 │ │ │ │ - @ instruction: 0xe80e002a │ │ │ │ + strex r0, r0, [r4, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xe856002a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1c3cc0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1c3cc4 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1c3cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, sp, #280 @ 0x118 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3c20 │ │ │ │ - movs r2, r5 │ │ │ │ - b.n 1c3c48 │ │ │ │ + b.n 1c3cb0 │ │ │ │ movs r2, r5 │ │ │ │ + @ instruction: 0xe806002a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c3d10 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97887,29 +97886,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1c3d18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3bd8 │ │ │ │ + b.n 1c3c68 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c00 │ │ │ │ + b.n 1c3c90 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1c3d5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -97917,28 +97916,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1c3d64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3b84 │ │ │ │ + b.n 1c3c14 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3bac │ │ │ │ + b.n 1c3c3c │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c3da0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97946,24 +97945,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (1c3da8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - add r1, sp, #376 @ 0x178 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3b30 │ │ │ │ + b.n 1c3bc0 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b58 │ │ │ │ + b.n 1c3be8 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (1c3e14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -97971,44 +97970,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (1c3e1c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1c3e00 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 1c3e0c │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 18214c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r1, [pc, #16] @ (1c3e20 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1c3de8 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3b24 │ │ │ │ + b.n 1c3bb4 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b48 │ │ │ │ + b.n 1c3bd8 │ │ │ │ movs r2, r5 │ │ │ │ stmia r3!, {r1, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -98021,15 +98020,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 1c3e76 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -98044,30 +98043,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (1c3eac ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - b.n 1c3ac4 │ │ │ │ + b.n 1c3b54 │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #648 @ 0x288 │ │ │ │ + add r0, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3ad8 │ │ │ │ + b.n 1c3b68 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c40 │ │ │ │ + b.n 1c3cd0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c3eb0 : │ │ │ │ ldr r3, [pc, #124] @ (1c3f30 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 1c3eca │ │ │ │ @@ -98105,33 +98104,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (1c3f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r3!, {r1, r2, r3} │ │ │ │ movs r5, r7 │ │ │ │ ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 1c3c44 │ │ │ │ + b.n 1c3cd4 │ │ │ │ movs r2, r5 │ │ │ │ ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 1c3c04 │ │ │ │ + b.n 1c3c94 │ │ │ │ movs r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1c3fc6 │ │ │ │ @@ -98312,53 +98311,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (1c4128 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r5, r6] │ │ │ │ movs r2, r6 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1c3c08 │ │ │ │ + b.n 1c3c98 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c00 │ │ │ │ + b.n 1c3c90 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c00 │ │ │ │ + b.n 1c3c90 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c00 │ │ │ │ + b.n 1c3c90 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xb708 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1c3b2c │ │ │ │ + b.n 1c3bbc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b7c │ │ │ │ + b.n 1c3c0c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b8c │ │ │ │ + b.n 1c3c1c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c44 │ │ │ │ + b.n 1c3cd4 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c5c │ │ │ │ + b.n 1c3cec │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3bfc │ │ │ │ + b.n 1c3c8c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3bc4 │ │ │ │ + b.n 1c3c54 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b8c │ │ │ │ + b.n 1c3c1c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b54 │ │ │ │ + b.n 1c3be4 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3c34 │ │ │ │ + b.n 1c3cc4 │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 1c414a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -98551,26 +98550,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 1c4376 │ │ │ │ ldr r2, [pc, #152] @ (1c4380 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #144] @ (1c4384 ) │ │ │ │ ldr r3, [pc, #144] @ (1c4388 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (1c438c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98613,19 +98612,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ strh r2, [r6, #32] │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c4a78 │ │ │ │ + b.n 1c4b08 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #296 @ (adr r4, 1c44b4 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 1c45d4 ) │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c4a50 │ │ │ │ + b.n 1c4ae0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (1c4440 ) │ │ │ │ @@ -98637,32 +98636,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 30541c │ │ │ │ + bl 305464 │ │ │ │ cbz r0, 1c43ee │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 181544 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c42bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 1c4418 │ │ │ │ mov r0, r5 │ │ │ │ - bl 422790 │ │ │ │ + bl 4227d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (1c4448 ) │ │ │ │ ldr r3, [pc, #80] @ (1c4444 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -98758,25 +98757,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (1c4524 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c44b4 │ │ │ │ strh r6, [r3, #20] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c4838 │ │ │ │ + b.n 1c48c8 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (1c45ec ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -98788,35 +98787,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c45ca │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c45ca │ │ │ │ movs r0, #20 │ │ │ │ blx 181544 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 30b9fc │ │ │ │ + bl 30ba44 │ │ │ │ cbz r0, 1c45ce │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 30541c │ │ │ │ + bl 305464 │ │ │ │ cbz r0, 1c458a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1c42bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ mov r0, r5 │ │ │ │ bl 1c3fd4 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 1c45be │ │ │ │ ldr r2, [pc, #88] @ (1c45f4 ) │ │ │ │ @@ -98832,114 +98831,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4226a0 │ │ │ │ + bl 4226e8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ movs r4, #0 │ │ │ │ b.n 1c459a │ │ │ │ ldr r3, [pc, #40] @ (1c45f8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (1c45fc ) │ │ │ │ ldr r1, [pc, #40] @ (1c4600 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c458a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r0, #14] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #10] │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #456 @ (adr r1, 1c47c4 ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 1c48e4 ) │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c4890 │ │ │ │ + b.n 1c4920 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c4710 │ │ │ │ + b.n 1c47a0 │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 1c464e │ │ │ │ mov r4, r1 │ │ │ │ - bl 30b544 │ │ │ │ + bl 30b58c │ │ │ │ ldr r1, [pc, #128] @ (1c46a4 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 30b5a0 │ │ │ │ + bl 30b5e8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 30b67c │ │ │ │ + bl 30b6c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c4690 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c462a │ │ │ │ ldr r1, [pc, #100] @ (1c46a8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 30b7ac │ │ │ │ + bl 30b7f4 │ │ │ │ cbz r5, 1c4682 │ │ │ │ - bl 30b544 │ │ │ │ + bl 30b58c │ │ │ │ ldr r1, [pc, #84] @ (1c46ac ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 30b5a0 │ │ │ │ + bl 30b5e8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 30b67c │ │ │ │ + bl 30b6c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c4690 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1c465e │ │ │ │ ldr r1, [pc, #56] @ (1c46b0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 30b7ac │ │ │ │ + bl 30b7f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - b.n 1c48e0 │ │ │ │ + b.n 1c4970 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c4898 │ │ │ │ + b.n 1c4928 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -99024,15 +99023,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 438b28 │ │ │ │ + bl 438b70 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1c48fe │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -99099,18 +99098,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (1c4940 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ b.n 1c4724 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 1c48c6 │ │ │ │ ldr r0, [pc, #220] @ (1c4944 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -99133,115 +99132,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1c4950 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c4854 │ │ │ │ ldr r3, [pc, #168] @ (1c4954 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (1c4958 ) │ │ │ │ ldr r1, [pc, #168] @ (1c495c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c4854 │ │ │ │ ldr r3, [pc, #152] @ (1c4960 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (1c4964 ) │ │ │ │ ldr r1, [pc, #152] @ (1c4968 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c4854 │ │ │ │ ldr r3, [pc, #136] @ (1c496c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (1c4970 ) │ │ │ │ ldr r1, [pc, #136] @ (1c4974 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c4854 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (1c4978 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (1c497c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (1c4980 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c4854 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #0] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1c49e0 │ │ │ │ + b.n 1c4a70 │ │ │ │ movs r2, r5 │ │ │ │ ldrb r4, [r3, #31] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ movs r7, r6 │ │ │ │ - svc 32 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ movs r2, r5 │ │ │ │ - udf #26 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r6 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 178 @ 0xb2 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c48e0 │ │ │ │ + udf #14 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ movs r7, r6 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c48b4 │ │ │ │ + ble.n 1c4944 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ movs r7, r6 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c4888 │ │ │ │ + ble.n 1c4918 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ movs r7, r6 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c4a5c │ │ │ │ + ble.n 1c48ec │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ movs r7, r6 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + svc 30 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c4a28 │ │ │ │ + ble.n 1c48b8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -99272,20 +99271,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (1c4a6c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r1, [pc, #136] @ (1c4a70 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 1c4a42 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 1c4a0c │ │ │ │ cbz r5, 1c4a18 │ │ │ │ @@ -99307,82 +99306,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1c49b6 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1c49b6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #40] @ (1c4a74 ) │ │ │ │ ldr r2, [pc, #44] @ (1c4a78 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (1c4a7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1c49b8 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #138 @ 0x8a │ │ │ │ movs r2, r5 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1c4a4c │ │ │ │ + udf #48 @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1c4a9c │ │ │ │ + bgt.n 1c4b2c │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 1c4a9e │ │ │ │ - bl 30b9dc │ │ │ │ + bl 30ba24 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 1c4ab0 │ │ │ │ - bl 30b9dc │ │ │ │ + bl 30ba24 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1c4ad4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 1c4ae4 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 1c4b26 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 1c4b06 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -99396,15 +99395,15 @@ │ │ │ │ bl 1bb14c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 1c4af6 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c4b3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 443d80 │ │ │ │ + b.w 443dc8 │ │ │ │ @ instruction: 0xb6b6 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 1c4b50 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99435,19 +99434,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c4ba8 ) │ │ │ │ ldr r0, [pc, #20] @ (1c4bac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r7, r6 │ │ │ │ - bge.n 1c4b40 │ │ │ │ + blt.n 1c4bd0 │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1c4b2c │ │ │ │ + ble.n 1c4bbc │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (1c4c94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -99464,15 +99463,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 1c4c14 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 1c4bf4 │ │ │ │ - bl 314fb0 │ │ │ │ + bl 314ff8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 1c4c06 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 1c4c06 │ │ │ │ blx 183728 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -99486,30 +99485,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 181544 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 30542c │ │ │ │ + bl 305474 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1c4c44 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 1c42bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c4bde │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 4226dc │ │ │ │ + bl 422724 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c4c14 │ │ │ │ ldr r2, [pc, #52] @ (1c4c9c ) │ │ │ │ ldr r3, [pc, #44] @ (1c4c98 ) │ │ │ │ add r2, pc │ │ │ │ @@ -99598,15 +99597,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 441350 │ │ │ │ + bl 441398 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 1c4d4a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99725,15 +99724,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1c4eea │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 309870 │ │ │ │ + bl 3098b8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99767,26 +99766,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c4e8e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (1c4f34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c4e8e │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c4fec │ │ │ │ + bls.n 1c4e7c │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (1c4fec ) │ │ │ │ @@ -99798,26 +99797,26 @@ │ │ │ │ beq.n 1c4f7a │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1c4fc0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (1c4ff0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1c4fc6 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 1c4f7a │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4e70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99837,15 +99836,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c4f70 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (1c4ffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c4f70 │ │ │ │ ldr r0, [pc, #60] @ (1c5000 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1c4f68 │ │ │ │ ldr r3, [pc, #60] @ (1c5004 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -99857,32 +99856,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c4f70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (1c5008 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c4f70 │ │ │ │ nop │ │ │ │ strb r6, [r6, #30] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c5020 │ │ │ │ + bls.n 1c50b0 │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1c5000 │ │ │ │ + bls.n 1c5090 │ │ │ │ movs r2, r5 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c5038 │ │ │ │ + bls.n 1c50c8 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (1c5180 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -99904,15 +99903,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c50de │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 30976c │ │ │ │ + bl 3097b4 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1c5104 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 1c5074 │ │ │ │ @@ -99921,15 +99920,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 4559f0 │ │ │ │ + bl 455a38 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 1c509a │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1c5110 │ │ │ │ cbnz r3, 1c50b6 │ │ │ │ @@ -99939,15 +99938,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (1c518c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (1c5190 ) │ │ │ │ ldr r3, [pc, #204] @ (1c5188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -99964,15 +99963,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c504c │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 30976c │ │ │ │ + bl 3097b4 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1c5104 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 1c5062 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -99995,15 +99994,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c509a │ │ │ │ ldr r0, [pc, #112] @ (1c51a0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c50b6 │ │ │ │ b.n 1c509c │ │ │ │ blx 181b2c │ │ │ │ b.n 1c50a2 │ │ │ │ ldr r2, [pc, #72] @ (1c5194 ) │ │ │ │ @@ -100022,15 +100021,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1c5072 │ │ │ │ ldr r0, [pc, #60] @ (1c51a8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1c5072 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r4, #27] │ │ │ │ movs r5, r7 │ │ │ │ strb r0, [r3, #27] │ │ │ │ @@ -100043,19 +100042,19 @@ │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1c525c │ │ │ │ + bhi.n 1c50ec │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 1c5148 │ │ │ │ + bhi.n 1c51d8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 1c5714 │ │ │ │ @@ -100081,28 +100080,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 1bd370 │ │ │ │ ldr.w r7, [pc, #1308] @ 1c5718 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c53cc │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 1c571c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 1c5720 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 1bd340 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -100548,15 +100547,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c54c8 │ │ │ │ ldr r0, [pc, #188] @ (1c5730 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c54c8 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1bd340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c5464 │ │ │ │ @@ -100574,70 +100573,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 1c552e │ │ │ │ ldr r0, [pc, #128] @ (1c5738 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c552e │ │ │ │ ldr r3, [pc, #100] @ (1c5728 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c54c8 │ │ │ │ ldr r3, [pc, #88] @ (1c572c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1c54c8 │ │ │ │ ldr r0, [pc, #92] @ (1c573c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c54c8 │ │ │ │ ldr r3, [pc, #72] @ (1c5734 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c552e │ │ │ │ ldr r3, [pc, #48] @ (1c572c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c552e │ │ │ │ ldr r0, [pc, #56] @ (1c5740 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c552e │ │ │ │ nop │ │ │ │ strb r4, [r7, #20] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + str r5, [sp, #432] @ 0x1b0 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1c5664 │ │ │ │ + bcc.n 1c56f4 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1c57a8 │ │ │ │ + bcc.n 1c5838 │ │ │ │ movs r2, r5 │ │ │ │ - bcc.n 1c5794 │ │ │ │ + bcc.n 1c5824 │ │ │ │ movs r2, r5 │ │ │ │ - bcs.n 1c5710 │ │ │ │ + bcc.n 1c57a0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (1c57f0 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -100662,15 +100661,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1bac84 │ │ │ │ ldr r2, [pc, #100] @ (1c57f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r2, [pc, #92] @ (1c57f8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1c57ca │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -100697,27 +100696,27 @@ │ │ │ │ bpl.n 1c57a2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (1c5804 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c57a2 │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1c5888 │ │ │ │ + bcs.n 1c5718 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5808 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100732,21 +100731,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 1c583e │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1c583e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ cbnz r0, 1c585e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -100757,46 +100756,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 1c4bb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 30ba14 │ │ │ │ + bl 30ba5c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c58b4 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1c58ee │ │ │ │ bls.n 1c58c4 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 1c590a │ │ │ │ ldr r3, [pc, #136] @ (1c5918 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #128] @ (1c591c ) │ │ │ │ ldr r2, [pc, #132] @ (1c5920 ) │ │ │ │ ldr r1, [pc, #132] @ (1c5924 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 422754 │ │ │ │ + bl 42279c │ │ │ │ movs r4, #0 │ │ │ │ b.n 1c584a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -100828,19 +100827,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r4, #108] @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ add r1, sp, #776 @ 0x308 │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -100876,58 +100875,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 1c412c │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 1c59be │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 2fc15c │ │ │ │ + bl 2fc1a4 │ │ │ │ cbz r0, 1c59be │ │ │ │ ldr r2, [pc, #184] @ (1c5a60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1c59f2 │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1c59f2 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 30b9fc │ │ │ │ + bl 30ba44 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 1c4390 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 1c59ce │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 1c5a26 │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1c5a26 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 30b9fc │ │ │ │ + bl 30ba44 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 1c4390 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -100949,19 +100948,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ add r0, sp, #704 @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5a64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100983,15 +100982,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c5a86 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1c5abe │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 312260 │ │ │ │ + b.w 3122a8 │ │ │ │ cbz r4, 1c5aec │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c5aa4 │ │ │ │ ldr r3, [pc, #76] @ (1c5b0c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -100999,15 +100998,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1c5b14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101018,29 +101017,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (1c5b20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1c5ad8 │ │ │ │ add r7, pc, #464 @ (adr r7, 1c5cdc ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + beq.n 1c5b14 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5b24 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 181444 │ │ │ │ │ │ │ │ @@ -101205,24 +101204,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1c5d06 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1c4528 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1c5d06 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 4287c0 │ │ │ │ + bl 428808 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4226a0 │ │ │ │ + bl 4226e8 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 4226dc │ │ │ │ + bl 422724 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1cbf94 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1cfa48 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1d4c38 │ │ │ │ mov r0, r4 │ │ │ │ @@ -101253,32 +101252,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1c5df4 │ │ │ │ ldr r1, [pc, #156] @ (1c5e30 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 1c5dae │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 1b7154 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 1c5dc0 │ │ │ │ - bl 44f170 │ │ │ │ + bl 44f1b8 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 181840 │ │ │ │ @@ -101297,31 +101296,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c5cc6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (1c5e3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c5cc6 │ │ │ │ ldr r2, [r1, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 1c6898 │ │ │ │ @@ -101456,15 +101455,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 1c61d0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -101642,25 +101641,25 @@ │ │ │ │ b.n 1c5f74 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 1c606a │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 1be07c │ │ │ │ ldr.w r1, [pc, #1756] @ 1c68b0 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1c64d4 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -101812,35 +101811,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 1c6442 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 1c6420 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -101848,15 +101847,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 1c6416 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 1c6420 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 1c6404 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -101923,15 +101922,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1c623e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (1c68c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c623e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -102057,21 +102056,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -102174,15 +102173,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 441350 │ │ │ │ + bl 441398 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 1c67be │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c678e │ │ │ │ @@ -102234,15 +102233,15 @@ │ │ │ │ bpl.w 1c623e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (1c68d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c623e │ │ │ │ ldr r3, [pc, #92] @ (1c68d4 ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (1c68d8 ) │ │ │ │ ldr r0, [pc, #92] @ (1c68dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -102259,41 +102258,41 @@ │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r2, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r7} │ │ │ │ movs r2, r5 │ │ │ │ str r0, [r0, #32] │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r7, r6 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002c │ │ │ │ movs r2, r5 │ │ │ │ - stmia r2!, {r4, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c68e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -102355,24 +102354,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6a1a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 455910 │ │ │ │ + bl 455958 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3096d4 │ │ │ │ + bl 30971c │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 1c6ac0 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102395,15 +102394,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6aca │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c69d6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 4559f0 │ │ │ │ + bl 455a38 │ │ │ │ b.n 1c69da │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c694e │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4e70 │ │ │ │ b.n 1c694e │ │ │ │ @@ -102442,22 +102441,22 @@ │ │ │ │ cbnz r3, 1c6ad2 │ │ │ │ ldr r2, [pc, #180] @ (1c6b24 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (1c6b28 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 1c693e │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 1c6aaa │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 1c6aaa │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 1c6aaa │ │ │ │ @@ -102508,30 +102507,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, r7] │ │ │ │ movs r5, r7 │ │ │ │ ldrb r2, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r0, 1c6b92 │ │ │ │ + cbnz r0, 1c6ba4 │ │ │ │ movs r2, r5 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r1, #17] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r2, 1c6b98 │ │ │ │ + cbnz r2, 1c6baa │ │ │ │ movs r2, r5 │ │ │ │ - pop {r1, r2, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c6b44 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 1c6b56 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -102566,15 +102565,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 30976c │ │ │ │ + bl 3097b4 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1c6bcc │ │ │ │ ldr r2, [pc, #64] @ (1c6be8 ) │ │ │ │ ldr r3, [pc, #56] @ (1c6be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102626,15 +102625,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3096d4 │ │ │ │ + bl 30971c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1c6c58 │ │ │ │ ldr r2, [pc, #64] @ (1c6c74 ) │ │ │ │ ldr r3, [pc, #56] @ (1c6c70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102696,53 +102695,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 1c6d4c │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1c6d08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 455904 │ │ │ │ + bl 45594c │ │ │ │ cbz r0, 1c6d08 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c6d62 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (1c6d84 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4559b4 │ │ │ │ + b.w 4559fc │ │ │ │ ldr r2, [pc, #108] @ (1c6d88 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 1c6d56 │ │ │ │ ldr r2, [pc, #104] @ (1c6d8c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c6d56 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1c6d90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 1c6d56 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -102771,23 +102770,23 @@ │ │ │ │ ldrh r2, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x00e6 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #7] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 1c6dae │ │ │ │ movs r2, r5 │ │ │ │ - revsh r2, r4 │ │ │ │ + cbnz r2, 1c6dee │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1c6e24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102996,15 +102995,15 @@ │ │ │ │ bl 1c6c78 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r5 │ │ │ │ rev16 r3, r3 │ │ │ │ strh.w r3, [sp, #8] │ │ │ │ - bl 46ad90 │ │ │ │ + bl 46add8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r5 │ │ │ │ rev16 r3, r3 │ │ │ │ strh.w r3, [sp, #8] │ │ │ │ bl 1c6c78 │ │ │ │ @@ -103228,15 +103227,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (1c7358 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr r3, [pc, #228] @ (1c734c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 1c735c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -103318,21 +103317,21 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 1c7362 │ │ │ │ + cbnz r6, 1c7374 │ │ │ │ movs r2, r5 │ │ │ │ strb r4, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ movs r2, r5 │ │ │ │ strb r2, [r1, r0] │ │ │ │ movs r5, r7 │ │ │ │ strh r4, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -103547,15 +103546,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (1c75cc ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 1c75a8 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 1c75a8 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 1c75b6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -103567,17 +103566,17 @@ │ │ │ │ bl 1d7498 │ │ │ │ b.n 1c7576 │ │ │ │ nop │ │ │ │ str r0, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ movs r2, r5 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (1c7884 ) │ │ │ │ @@ -103717,15 +103716,15 @@ │ │ │ │ bl 1c6c78 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7540 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1c77c0 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 1c77f8 │ │ │ │ - bl 314fb0 │ │ │ │ + bl 314ff8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 1c77a4 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 1c77a4 │ │ │ │ blx 183728 │ │ │ │ @@ -103733,17 +103732,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1c77c0 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 1c4528 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c77c0 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 428648 │ │ │ │ + bl 428690 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4226a0 │ │ │ │ + bl 4226e8 │ │ │ │ ldr r3, [pc, #216] @ (1c789c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 1c7642 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4e70 │ │ │ │ @@ -103822,31 +103821,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ str r6, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb602 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #94 @ 0x5e │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ - add r6, sp, #24 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r0, 1c7922 │ │ │ │ + push {r4} │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #112] @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ movs r2, r5 │ │ │ │ - push {r4} │ │ │ │ + push {r3, r4, r6} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (1c79dc ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -103937,30 +103936,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1c6fac │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c7540 │ │ │ │ b.n 1c7908 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #184] @ (1c7a98 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #136] @ (1c7a70 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r5, [pc, #976] @ (1c7dbc ) │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 1c7a18 │ │ │ │ + cbz r2, 1c7a2a │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (1c7ac8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -104015,15 +104014,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 1c6c78 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #52] @ (1c7adc ) │ │ │ │ ldr r3, [pc, #36] @ (1c7acc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104038,15 +104037,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #976] @ (1c7ea4 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + cbz r0, 1c7adc │ │ │ │ movs r2, r5 │ │ │ │ ldr r4, [pc, #368] @ (1c7c50 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -104091,25 +104090,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c7afe │ │ │ │ ldr r0, [pc, #36] @ (1c7b70 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c7afe │ │ │ │ ldr r4, [pc, #56] @ (1c7b9c ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1c7b9c │ │ │ │ + cbz r0, 1c7bae │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (1c7c2c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104155,15 +104154,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 1c6c78 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #56] @ (1c7c40 ) │ │ │ │ ldr r3, [pc, #36] @ (1c7c30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104179,15 +104178,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #456] @ (1c7e00 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ movs r2, r5 │ │ │ │ ldr r2, [pc, #1000] @ (1c802c ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -104261,15 +104260,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6c78 │ │ │ │ ldr r1, [pc, #180] @ (1c7dc8 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #168] @ (1c7dcc ) │ │ │ │ ldr r3, [pc, #144] @ (1c7db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104292,15 +104291,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c7d10 │ │ │ │ ldr r0, [pc, #120] @ (1c7dd8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c7d10 │ │ │ │ ldr r3, [pc, #112] @ (1c7ddc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c7c9e │ │ │ │ ldr r3, [pc, #92] @ (1c7dd4 ) │ │ │ │ @@ -104310,15 +104309,15 @@ │ │ │ │ bpl.n 1c7c9e │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (1c7de0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c7c9e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1c7de4 ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (1c7de8 ) │ │ │ │ ldr r0, [pc, #76] @ (1c7dec ) │ │ │ │ add r3, pc │ │ │ │ @@ -104333,35 +104332,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #536] @ (1c7fd4 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ movs r2, r5 │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ ldr r1, [pc, #896] @ (1c8150 ) │ │ │ │ movs r5, r7 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ movs r7, r6 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 1c7fd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -104421,15 +104420,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6c78 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #316] @ (1c7fe8 ) │ │ │ │ ldr r3, [pc, #296] @ (1c7fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104489,15 +104488,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6c78 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #164] @ (1c7ff4 ) │ │ │ │ ldr r3, [pc, #128] @ (1c7fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104515,15 +104514,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c7ef6 │ │ │ │ ldr r0, [pc, #132] @ (1c8000 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1c7ef6 │ │ │ │ ldr r2, [pc, #116] @ (1c8004 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c7e52 │ │ │ │ @@ -104533,15 +104532,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1c7e52 │ │ │ │ ldr r0, [pc, #96] @ (1c8008 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1c7e52 │ │ │ │ ldr r3, [pc, #84] @ (1c800c ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (1c8010 ) │ │ │ │ ldr r0, [pc, #84] @ (1c8014 ) │ │ │ │ add r3, pc │ │ │ │ @@ -104556,39 +104555,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #888] @ (1c8354 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #352] @ (1c814c ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #224] @ (1c80d0 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0x47b2 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - add r6, pc, #648 @ (adr r6, 1c829c ) │ │ │ │ + add r6, pc, #936 @ (adr r6, 1c83bc ) │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (1c81c4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -104703,15 +104702,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 1c6c78 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #112] @ (1c81dc ) │ │ │ │ ldr r3, [pc, #88] @ (1c81c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104736,36 +104735,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (1c81e8 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c8052 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mov ip, sl │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mov lr, r9 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #792 @ 0x318 │ │ │ │ movs r2, r5 │ │ │ │ cmp lr, r2 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r4, sp, #928 @ 0x3a0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (1c83e0 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -104849,15 +104848,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 1c6fac │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r2, [pc, #248] @ (1c83f8 ) │ │ │ │ ldr r3, [pc, #228] @ (1c83e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104902,15 +104901,15 @@ │ │ │ │ bpl.n 1c828a │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (1c8408 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c828a │ │ │ │ ldr r2, [pc, #136] @ (1c840c ) │ │ │ │ ldr r3, [pc, #92] @ (1c83e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -104950,39 +104949,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ add ip, lr │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ add r4, r0 │ │ │ │ movs r5, r7 │ │ │ │ mvns r4, r4 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ movs r2, r5 │ │ │ │ muls r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ - add r2, pc, #672 @ (adr r2, 1c86b8 ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 1c87d8 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - add r2, pc, #576 @ (adr r2, 1c8664 ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 1c8784 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 1c9040 │ │ │ │ @@ -105040,15 +105039,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c9632 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c934e │ │ │ │ ldr.w r0, [pc, #2940] @ 1c9050 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ b.n 1c8ac0 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c91c8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -105079,15 +105078,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1c953c │ │ │ │ ldr.w r0, [pc, #2828] @ 1c9054 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 1c88ba │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c8f2e │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -105163,15 +105162,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -105179,18 +105178,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 1c8676 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -105563,15 +105562,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 1c6fac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7540 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 1c87b8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 1c8a96 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -105791,15 +105790,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (1c9078 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -105958,15 +105957,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1c86f0 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (1c9090 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 1c86f0 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 1c8a7e │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -105976,15 +105975,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 1c8a7e │ │ │ │ movs r0, #8 │ │ │ │ b.n 1c88ce │ │ │ │ ldr r0, [pc, #352] @ (1c9094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ b.n 1c8ac0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1c91ce │ │ │ │ ldr r3, [pc, #256] @ (1c904c ) │ │ │ │ @@ -106000,15 +105999,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 1c8a96 │ │ │ │ ldr r0, [pc, #284] @ (1c9098 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ b.n 1c8ac0 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -106080,49 +106079,49 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r6 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r0, 1c9078 │ │ │ │ + cbz r0, 1c908a │ │ │ │ movs r2, r5 │ │ │ │ b.n 1c8d66 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff3e2e │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #952 @ (adr r0, 1c9424 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 1c9144 ) │ │ │ │ movs r2, r5 │ │ │ │ strb r0, [r2, #23] │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #352 @ (adr r5, 1c91dc ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 1c92fc ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r5 │ │ │ │ movs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #640 @ (adr r2, 1c9314 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 1c9434 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r5, pc, #912 @ (adr r5, 1c9428 ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 1c9148 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #120 @ (adr r4, 1c9114 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 1c9234 ) │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1c909a │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -106197,45 +106196,45 @@ │ │ │ │ bl 1c6c78 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 1c90fc │ │ │ │ ldr.w r1, [pc, #1560] @ 1c9798 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.w 1c86fa │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c8018 │ │ │ │ b.w 1c88ba │ │ │ │ movs r0, #4 │ │ │ │ b.w 1c88ce │ │ │ │ ldr.w r0, [pc, #1528] @ 1c979c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ b.n 1c8ac0 │ │ │ │ ldr.w r0, [pc, #1512] @ 1c97a0 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ b.n 1c8ac0 │ │ │ │ movs r0, #2 │ │ │ │ b.w 1c88ce │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 1c88ce │ │ │ │ ldr.w r0, [pc, #1484] @ 1c97a4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ b.n 1c8ac0 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 1c8684 │ │ │ │ @@ -106251,15 +106250,15 @@ │ │ │ │ bpl.w 1c8968 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 1c97b0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -106301,15 +106300,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -106333,28 +106332,28 @@ │ │ │ │ bpl.w 1c88ae │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 1c97c4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 1c88ae │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 1bac84 │ │ │ │ ldr.w r3, [pc, #1188] @ 1c97c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c96f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106430,15 +106429,15 @@ │ │ │ │ bpl.w 1c88ba │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (1c97d8 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 1c88ba │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1c93d0 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1c93d0 │ │ │ │ @@ -106477,15 +106476,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (1c97e0 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 1c8b54 │ │ │ │ ldr r2, [pc, #812] @ (1c97e4 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c8c3a │ │ │ │ ldr r2, [pc, #740] @ (1c97ac ) │ │ │ │ @@ -106494,15 +106493,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 1c8c3a │ │ │ │ ldr r0, [pc, #788] @ (1c97e8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 1c8c3a │ │ │ │ ldr r3, [pc, #768] @ (1c97ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -106514,15 +106513,15 @@ │ │ │ │ bpl.w 1c8fba │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (1c97f0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -106552,15 +106551,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 21284c │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c88ba │ │ │ │ ldr r0, [pc, #652] @ (1c9800 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.w 1c88ba │ │ │ │ ldr r2, [pc, #592] @ (1c97d0 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c9386 │ │ │ │ @@ -106595,34 +106594,34 @@ │ │ │ │ bpl.w 1c8596 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (1c9808 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 1c8596 │ │ │ │ ldr r0, [pc, #516] @ (1c980c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9386 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (1c9810 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1c85c2 │ │ │ │ ldr r3, [pc, #480] @ (1c9814 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -106635,22 +106634,22 @@ │ │ │ │ bpl.w 1c84ca │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (1c9818 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 1c84ca │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (1c981c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -106658,15 +106657,15 @@ │ │ │ │ bne.w 1c8eae │ │ │ │ b.w 1c86f0 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (1c9820 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -106676,15 +106675,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (1c9824 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -106705,15 +106704,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (1c982c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c933e │ │ │ │ ldr r3, [pc, #264] @ (1c9830 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8530 │ │ │ │ ldr r3, [pc, #116] @ (1c97ac ) │ │ │ │ @@ -106721,15 +106720,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1c8530 │ │ │ │ ldr r0, [pc, #240] @ (1c9834 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 1c8530 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (1c9838 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c946a │ │ │ │ @@ -106738,106 +106737,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1c946a │ │ │ │ ldr r0, [pc, #200] @ (1c983c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c946a │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c93d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4e70 │ │ │ │ b.n 1c93d0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #480 @ (adr r2, 1c9980 ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 1c9aa0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #208 @ (adr r2, 1c9874 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 1c9994 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #480 @ (adr r4, 1c9988 ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 1c9aa8 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #104 @ (adr r1, 1c981c ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 1c993c ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ movs r2, r5 │ │ │ │ adds r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + add r0, pc, #136 @ (adr r0, 1c9850 ) │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #128 @ (adr r3, 1c985c ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 1c997c ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #0 @ (adr r3, 1c97e4 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 1c9904 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #248 @ (adr r0, 1c98e4 ) │ │ │ │ movs r2, r5 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #656 @ (adr r0, 1c9a84 ) │ │ │ │ + add r0, pc, #944 @ (adr r0, 1c9ba4 ) │ │ │ │ movs r2, r5 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffffa16e │ │ │ │ + vsra.u64 d26, d22, #1 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #808] @ 0x328 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r7, [sp, #192] @ 0xc0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #624] @ 0x270 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [sp, #576] @ 0x240 │ │ │ │ + ldr r2, [sp, #864] @ 0x360 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r2, r5 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 1c98fc │ │ │ │ @@ -106911,15 +106910,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ cmp r6, #74 @ 0x4a │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #376] @ (1c9a88 ) │ │ │ │ + ldr r6, [pc, #664] @ (1c9ba8 ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (1c9ce4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -106959,15 +106958,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c996a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 1c9a02 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106995,15 +106994,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c99be │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 1be07c │ │ │ │ @@ -107079,15 +107078,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 1c6fac │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6e34 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7540 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1c9b14 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 1c9b14 │ │ │ │ @@ -107230,15 +107229,15 @@ │ │ │ │ bpl.w 1c9a5c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (1c9d18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9a5c │ │ │ │ ldr r3, [pc, #100] @ (1c9d1c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9bde │ │ │ │ ldr r3, [pc, #80] @ (1c9d14 ) │ │ │ │ @@ -107248,47 +107247,47 @@ │ │ │ │ bpl.n 1c9bde │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (1c9d20 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9bde │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #520] @ 0x208 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ bne.n 1c9cee │ │ │ │ @ instruction: 0xffff2afe │ │ │ │ movs r5, r7 │ │ │ │ bne.n 1c9d06 │ │ │ │ vqshlu.s32 d19, d12, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r5 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (1ca024 ) │ │ │ │ @@ -107360,23 +107359,23 @@ │ │ │ │ bne.n 1c9dd6 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 30f87c │ │ │ │ + bl 30f8c4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c9ec2 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 30fb00 │ │ │ │ + bl 30fb48 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c9f1e │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 182f98 │ │ │ │ @@ -107395,15 +107394,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1c7540 │ │ │ │ ldr r3, [pc, #460] @ (1ca034 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 30fb3c │ │ │ │ + bl 30fb84 │ │ │ │ ldr r2, [pc, #448] @ (1ca038 ) │ │ │ │ ldr r3, [pc, #432] @ (1ca028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -107418,33 +107417,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9f92 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c9840 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30fb3c │ │ │ │ + bl 30fb84 │ │ │ │ b.n 1c9e74 │ │ │ │ ldr r3, [pc, #380] @ (1ca030 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9f60 │ │ │ │ movs r6, #0 │ │ │ │ b.n 1c9ea4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #352] @ (1ca030 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9fc4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 1c9ebe │ │ │ │ ldr r3, [pc, #332] @ (1ca030 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9ebe │ │ │ │ ldr r3, [pc, #332] @ (1ca03c ) │ │ │ │ @@ -107462,25 +107461,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (1ca048 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (1ca04c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9ebe │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #264] @ (1ca030 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9ff2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 1c9ea4 │ │ │ │ ldr r3, [pc, #276] @ (1ca050 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9e50 │ │ │ │ ldr r3, [pc, #248] @ (1ca040 ) │ │ │ │ @@ -107488,15 +107487,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c9e50 │ │ │ │ ldr r0, [pc, #256] @ (1ca054 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9e50 │ │ │ │ ldr r3, [pc, #216] @ (1ca03c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9ebe │ │ │ │ ldr r3, [pc, #208] @ (1ca040 ) │ │ │ │ @@ -107509,15 +107508,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (1ca05c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1ca060 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9ebe │ │ │ │ ldr r3, [pc, #168] @ (1ca03c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9ea4 │ │ │ │ ldr r3, [pc, #160] @ (1ca040 ) │ │ │ │ @@ -107530,15 +107529,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (1ca068 ) │ │ │ │ ldr r0, [pc, #184] @ (1ca06c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9ea4 │ │ │ │ ldr r3, [pc, #116] @ (1ca03c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9ed8 │ │ │ │ ldr r3, [pc, #108] @ (1ca040 ) │ │ │ │ @@ -107549,15 +107548,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (1ca070 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (1ca074 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9ed8 │ │ │ │ ldr r3, [pc, #72] @ (1ca03c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9f30 │ │ │ │ ldr r3, [pc, #64] @ (1ca040 ) │ │ │ │ @@ -107568,15 +107567,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (1ca078 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (1ca07c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1c9f30 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -107587,40 +107586,40 @@ │ │ │ │ bvc.n 1ca0fe │ │ │ │ vtbl.8 d18, {d31}, d12 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], {45} @ 0x2d │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + mcrr2 0, 2, r0, r8, cr13 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xfb8c002d │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ + @ instruction: 0xfbd4002d │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xfb58002d │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + @ instruction: 0xfba0002d │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -107648,94 +107647,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ca472 │ │ │ │ add r3, pc, #968 @ (adr r3, 1ca4a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [pc, #976] @ (1ca4b8 ) │ │ │ │ ldr r2, [pc, #976] @ (1ca4bc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (1ca4c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r1, [pc, #952] @ (1ca4c4 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #928] @ (1ca4c8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #920] @ (1ca4cc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #908] @ (1ca4d0 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #900] @ (1ca4d4 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #888] @ (1ca4d8 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #876] @ (1ca4dc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #864] @ (1ca4e0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #856] @ (1ca4e4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #844] @ (1ca4e8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #836] @ (1ca4ec ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r1, [pc, #824] @ (1ca4f0 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1ca362 │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -107743,15 +107742,15 @@ │ │ │ │ bl 1b8658 │ │ │ │ ldr r3, [pc, #784] @ (1ca4f4 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 309804 │ │ │ │ + bl 30984c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ca434 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ca3da │ │ │ │ @@ -107765,75 +107764,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 181544 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 30542c │ │ │ │ + bl 305474 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1ca25a │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 1c42bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 1ca27c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 4226dc │ │ │ │ + bl 422724 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1ca29c │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1c4528 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1ca29c │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 4284d0 │ │ │ │ + bl 428518 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4226a0 │ │ │ │ + bl 4226e8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c3f48 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r2, [pc, #556] @ (1ca4fc ) │ │ │ │ ldr r0, [pc, #556] @ (1ca500 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 44ffa4 │ │ │ │ + bl 44ffec │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -107891,15 +107890,15 @@ │ │ │ │ bl 1b8658 │ │ │ │ ldr r3, [pc, #368] @ (1ca4f4 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 309804 │ │ │ │ + bl 30984c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ca206 │ │ │ │ blx 181b2c │ │ │ │ b.n 1ca206 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -107912,34 +107911,34 @@ │ │ │ │ bl 1b8658 │ │ │ │ ldr r3, [pc, #304] @ (1ca4f4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 309804 │ │ │ │ + bl 30984c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ca464 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (1ca508 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ b.n 1ca22e │ │ │ │ ldr r2, [pc, #284] @ (1ca50c ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ b.n 1ca22e │ │ │ │ ldr r1, [pc, #268] @ (1ca510 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1c6c78 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107988,82 +107987,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1ca0d4 │ │ │ │ ldr r0, [pc, #152] @ (1ca528 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1ca0d4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1ca51a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, fp │ │ │ │ + mov sl, r4 │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r6, r1] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r5 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ @ instruction: 0xffff23ca │ │ │ │ movs r5, r7 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ @ instruction: 0xffff1ad0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1ca43e │ │ │ │ vrshr.u64 d18, d26, #1 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (1ca5a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108076,60 +108075,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 1ca5a2 │ │ │ │ ldr r1, [pc, #76] @ (1ca5b4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r1, [pc, #72] @ (1ca5b8 ) │ │ │ │ ldr r2, [pc, #76] @ (1ca5bc ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (1ca5c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ - bl 309d64 │ │ │ │ + bl 309dac │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 1ca080 │ │ │ │ ldr r1, [pc, #32] @ (1ca5c4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1ca568 │ │ │ │ - rors r6, r7 │ │ │ │ + negs r6, r0 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #872] @ (1ca918 ) │ │ │ │ + str r2, [r4, r0] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r7, [pc, #792] @ (1ca8cc ) │ │ │ │ + str r6, [r1, r0] │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ movs r2, r5 │ │ │ │ - rors r6, r2 │ │ │ │ + tst r6, r3 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #616] @ (1ca828 ) │ │ │ │ + ldr r7, [pc, #904] @ (1ca948 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r7, [pc, #704] @ (1ca884 ) │ │ │ │ + ldr r7, [pc, #992] @ (1ca9a4 ) │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001ca5c8 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -108177,15 +108176,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 45e584 │ │ │ │ + bl 45e5cc │ │ │ │ cbnz r0, 1ca688 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6c78 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7540 │ │ │ │ @@ -108208,21 +108207,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #84] @ (1ca6e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1ca6a8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r0, r4 │ │ │ │ bl 1c9840 │ │ │ │ b.n 1ca660 │ │ │ │ ldr r3, [pc, #64] @ (1ca6ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -108235,15 +108234,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (1ca6f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (1ca6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1ca69a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #218 @ 0xda │ │ │ │ @@ -108253,17 +108252,17 @@ │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (1ca8dc ) │ │ │ │ @@ -108333,15 +108332,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (1ca8fc ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (1ca900 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1c6c78 │ │ │ │ mov r0, r5 │ │ │ │ @@ -108431,15 +108430,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1ca782 │ │ │ │ ldr r0, [pc, #112] @ (1ca914 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1ca782 │ │ │ │ ldr r3, [pc, #96] @ (1ca918 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -108449,48 +108448,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1ca87c │ │ │ │ ldr r0, [pc, #80] @ (1ca91c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1ca87c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r2, r6, #7 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf366002d │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + @ instruction: 0xf3ae002d │ │ │ │ + str r4, [sp, #0] │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ @ instruction: 0xffff2e2c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #520] @ 0x208 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (1cab9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -108594,15 +108593,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1ca960 │ │ │ │ ldr r0, [pc, #388] @ (1cabbc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1ca960 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1c6c78 │ │ │ │ @@ -108679,15 +108678,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (1cabcc ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1cabd0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1ca960 │ │ │ │ ldr r3, [pc, #208] @ (1cabd4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1caa16 │ │ │ │ ldr r3, [pc, #168] @ (1cabb8 ) │ │ │ │ @@ -108695,20 +108694,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1caa16 │ │ │ │ ldr r0, [pc, #188] @ (1cabd8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1caa16 │ │ │ │ ldr r0, [pc, #176] @ (1cabdc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 1caacc │ │ │ │ add r1, pc, #8 @ (adr r1, 1cab48 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -108746,30 +108745,30 @@ │ │ │ │ adds r2, r3, #6 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vabdl.u , d15, d20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ movs r2, r5 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, sl, #45 @ 0x2d │ │ │ │ - str r0, [sp, #896] @ 0x380 │ │ │ │ + orn r0, r2, #45 @ 0x2d │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cabe0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -108902,15 +108901,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1bd1c0 │ │ │ │ - ldrh r0, [r5, #44] @ 0x2c │ │ │ │ + ldrh r0, [r6, #46] @ 0x2e │ │ │ │ movs r2, r5 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x1cad6a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 001cad6c : │ │ │ │ @@ -108986,15 +108985,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cadaa │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ bl 1d5fb0 │ │ │ │ ldr r2, [pc, #132] @ (1caecc ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 1b82d0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109029,15 +109028,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (1caee0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 1cae22 │ │ │ │ ldr r0, [pc, #60] @ (1caee4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 1cae22 │ │ │ │ nop │ │ │ │ strb r2, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ adds r6, r7, r5 │ │ │ │ @@ -109049,23 +109048,23 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r6} │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - @ instruction: 0xffff8d82 │ │ │ │ + vqrdmulh.s q12, , d10[0] │ │ │ │ movs r2, r5 │ │ │ │ stmia r1!, {r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001caee8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109101,24 +109100,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 1caf5c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 1caf20 │ │ │ │ ldr r0, [pc, #24] @ (1caf70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 3ba2c4 │ │ │ │ + bl 3ba30c │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r6, r3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001caf74 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -109181,17 +109180,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 1cb040 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 1cb02e │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 30b9dc │ │ │ │ + bl 30ba24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -109211,25 +109210,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (1cb080 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ b.n 1cb040 │ │ │ │ nop │ │ │ │ str r4, [r4, r7] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r7, #52 @ 0x34 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r1, #25] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cb084 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -109261,94 +109260,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cb0ca │ │ │ │ ldr.w r0, [pc, #2368] @ 1cba28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 445648 │ │ │ │ + bl 445690 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4a80 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1cb2e6 │ │ │ │ ldr.w r1, [pc, #2344] @ 1cba2c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 1cba30 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 1cba34 │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r1, [pc, #2332] @ 1cba38 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r1, [pc, #2256] @ 1cba3c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb75c │ │ │ │ ldr.w r1, [pc, #2236] @ 1cba40 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb316 │ │ │ │ ldr.w r1, [pc, #2224] @ 1cba44 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 1cb1aa │ │ │ │ movs r0, #1 │ │ │ │ - bl 315a04 │ │ │ │ + bl 315a4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb7dc │ │ │ │ ldr.w r2, [pc, #2204] @ 1cba48 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 445000 │ │ │ │ + bl 445048 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 1cb210 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -109368,15 +109367,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 445014 │ │ │ │ + bl 44505c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cb1d8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 1cb22e │ │ │ │ @@ -109386,15 +109385,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 1cba4c │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 445000 │ │ │ │ + bl 445048 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 1cb2a2 │ │ │ │ @@ -109426,37 +109425,37 @@ │ │ │ │ bne.w 1cb854 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 445014 │ │ │ │ + bl 44505c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cb256 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 1cb31a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 445648 │ │ │ │ + bl 445690 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 1cb0f4 │ │ │ │ ldr.w r3, [pc, #1928] @ 1cba50 │ │ │ │ ldr.w r2, [pc, #1928] @ 1cba54 │ │ │ │ ldr.w r1, [pc, #1928] @ 1cba58 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r2, [pc, #1908] @ 1cba5c │ │ │ │ ldr.w r3, [pc, #1848] @ 1cba24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109471,39 +109470,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 1cba60 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb718 │ │ │ │ ldr.w r1, [pc, #1844] @ 1cba64 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 1cb398 │ │ │ │ ldr.w r3, [pc, #1832] @ 1cba68 │ │ │ │ ldr.w r2, [pc, #1832] @ 1cba6c │ │ │ │ ldr.w r1, [pc, #1832] @ 1cba70 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4a80 │ │ │ │ cbz r7, 1cb36c │ │ │ │ mov r0, r7 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cb2e6 │ │ │ │ ldr.w r2, [pc, #1792] @ 1cba74 │ │ │ │ ldr.w r3, [pc, #1708] @ 1cba24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109511,98 +109510,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 1cb78c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4116a0 │ │ │ │ + b.w 4116e8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 31165c │ │ │ │ + bl 3116a4 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb35e │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 30f84c │ │ │ │ + bl 30f894 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb836 │ │ │ │ ldr.w r1, [pc, #1720] @ 1cba78 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 1cba7c │ │ │ │ add r1, pc │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r1, [pc, #1712] @ 1cba80 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ ldr.w r1, [pc, #1696] @ 1cba84 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1cb438 │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb86c │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb88c │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 312174 │ │ │ │ + bl 3121bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb35e │ │ │ │ ldr.w r1, [pc, #1612] @ 1cba88 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1cb456 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cb8ac │ │ │ │ ldr.w r1, [pc, #1588] @ 1cba8c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 1cb818 │ │ │ │ ldr.w r1, [pc, #1560] @ 1cba90 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb7a6 │ │ │ │ ldr.w r1, [pc, #1544] @ 1cba94 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -109622,37 +109621,37 @@ │ │ │ │ bne.w 1cb98e │ │ │ │ ldr.w r1, [pc, #1500] @ 1cbaa0 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ ldr.w r1, [pc, #1488] @ 1cbaa4 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r1, [pc, #1472] @ 1cbaa8 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 1cbaac │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 1cb524 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -109702,35 +109701,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1cb8d8 │ │ │ │ ldr.w r1, [pc, #1284] @ 1cbab4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb8e6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 213334 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb35e │ │ │ │ ldr.w r1, [pc, #1252] @ 1cbab8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb8f0 │ │ │ │ ldr.w r1, [pc, #1236] @ 1cbabc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 1b90b4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -109760,100 +109759,100 @@ │ │ │ │ beq.w 1cb8f8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1cb9c0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1cb9f8 │ │ │ │ - bl 30543c │ │ │ │ + bl 305484 │ │ │ │ ldr.w r3, [pc, #1120] @ 1cbac0 │ │ │ │ ldr.w r2, [pc, #1120] @ 1cbac4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 1cbac8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [pc, #1100] @ 1cbacc │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 3055fc │ │ │ │ + bl 305644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1cb9ea │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ca080 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr.w r1, [pc, #1056] @ 1cbad0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 1cb6f4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 1cb6f4 │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ cbz r0, 1cb6f4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 30ba14 │ │ │ │ + bl 30ba5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb914 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1cb6e8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (1cbad4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 3ba2c4 │ │ │ │ + bl 3ba30c │ │ │ │ mov r0, r4 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ cbz r7, 1cb6f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ ldr r2, [pc, #992] @ (1cbad8 ) │ │ │ │ ldr r3, [pc, #812] @ (1cba24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 1cb38c │ │ │ │ b.n 1cb78c │ │ │ │ ldr r0, [pc, #972] @ (1cbadc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 445648 │ │ │ │ + bl 445690 │ │ │ │ b.n 1cb2c4 │ │ │ │ ldr r1, [pc, #964] @ (1cbae0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1cb3ac │ │ │ │ b.n 1cb3bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 1cb790 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ ldr r2, [pc, #932] @ (1cbae4 ) │ │ │ │ ldr r3, [pc, #740] @ (1cba24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109865,20 +109864,20 @@ │ │ │ │ b.w 1c4a80 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 1cb31a │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb734 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cb73c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ ldr r2, [pc, #876] @ (1cbae8 ) │ │ │ │ ldr r3, [pc, #680] @ (1cba24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109911,64 +109910,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (1cbaf8 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1cb59a │ │ │ │ ldr r3, [pc, #796] @ (1cbafc ) │ │ │ │ ldr r2, [pc, #800] @ (1cbb00 ) │ │ │ │ ldr r1, [pc, #800] @ (1cbb04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #780] @ (1cbb08 ) │ │ │ │ ldr r3, [pc, #552] @ (1cba24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 1cb750 │ │ │ │ b.n 1cb78c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 445648 │ │ │ │ + bl 445690 │ │ │ │ b.n 1cb2c4 │ │ │ │ ldr r3, [pc, #752] @ (1cbb0c ) │ │ │ │ ldr r2, [pc, #756] @ (1cbb10 ) │ │ │ │ ldr r1, [pc, #756] @ (1cbb14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb35e │ │ │ │ ldr r3, [pc, #736] @ (1cbb18 ) │ │ │ │ ldr r2, [pc, #736] @ (1cbb1c ) │ │ │ │ ldr r1, [pc, #740] @ (1cbb20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb35e │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 183728 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 1cb296 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109983,40 +109982,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (1cbb2c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb35e │ │ │ │ ldr r3, [pc, #672] @ (1cbb30 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (1cbb34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (1cbb38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb35e │ │ │ │ ldr r3, [pc, #652] @ (1cbb3c ) │ │ │ │ ldr r2, [pc, #656] @ (1cbb40 ) │ │ │ │ ldr r1, [pc, #656] @ (1cbb44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb35e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1d73cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1cb5a2 │ │ │ │ b.n 1cb35e │ │ │ │ ldr r0, [pc, #620] @ (1cbb48 ) │ │ │ │ @@ -110037,30 +110036,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4604 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 1cb9ac │ │ │ │ ldr r1, [pc, #576] @ (1cbb4c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbnz r0, 1cb91c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1cb6ee │ │ │ │ b.n 1cb6f4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb914 │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1cb6c4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1cb6ee │ │ │ │ b.n 1cb6f4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1cb35e │ │ │ │ ldr r3, [pc, #432] @ (1cbaf0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cb56c │ │ │ │ ldr r3, [pc, #424] @ (1cbaf4 ) │ │ │ │ @@ -110071,15 +110070,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (1cbb50 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1cb56c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1cb2e6 │ │ │ │ ldr r2, [pc, #480] @ (1cbb54 ) │ │ │ │ ldr r3, [pc, #172] @ (1cba24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -110097,233 +110096,233 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb35e │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4a80 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1cb372 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ b.n 1cb372 │ │ │ │ ldr r3, [pc, #416] @ (1cbb64 ) │ │ │ │ ldr r2, [pc, #420] @ (1cbb68 ) │ │ │ │ ldr r1, [pc, #420] @ (1cbb6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4a80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ b.n 1cb372 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4a80 │ │ │ │ b.n 1cb372 │ │ │ │ ldr r3, [pc, #372] @ (1cbb70 ) │ │ │ │ ldr r2, [pc, #376] @ (1cbb74 ) │ │ │ │ ldr r1, [pc, #376] @ (1cbb78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1cb9f0 │ │ │ │ nop │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r2, #25 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r4, #26] │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r4, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #592] @ 0x250 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ movs r2, r5 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ movs r2, r5 │ │ │ │ asrs r6, r2, #16 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ movs r2, r5 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r4, #212 @ 0xd4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ movs r2, r5 │ │ │ │ asrs r2, r1, #14 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ movs r2, r5 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r1, #12] │ │ │ │ + ldrh r4, [r2, #14] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ movs r2, r5 │ │ │ │ - add r2, sp, #320 @ 0x140 │ │ │ │ + add r2, sp, #608 @ 0x260 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r1, #12] │ │ │ │ + ldrh r4, [r2, #14] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ movs r2, r6 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ movs r2, r5 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r7, #4 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #880] @ (1cbe50 ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ movs r7, r5 │ │ │ │ lsrs r4, r0, #31 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r0, r1, #30 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r0, r6, #29 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r2, r5 │ │ │ │ lsrs r0, r1, #28 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r7, #18 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r2, #96] @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ movs r7, r6 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ movs r2, r5 │ │ │ │ stmia r2!, {r0} │ │ │ │ - @ instruction: 0xffff5ffc │ │ │ │ + vmla.i q11, , d4[0] │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ lsrs r6, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r5, #130 @ 0x82 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbb7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -110343,78 +110342,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cbba2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 305578 │ │ │ │ + bl 3055c0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1cbc02 │ │ │ │ ldr r3, [pc, #80] @ (1cbc18 ) │ │ │ │ ldr r2, [pc, #80] @ (1cbc1c ) │ │ │ │ ldr r1, [pc, #84] @ (1cbc20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #68] @ (1cbc24 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 1ca080 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1cbbba │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, fp │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #196 @ 0xc4 │ │ │ │ movs r7, r6 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ movs r2, r5 │ │ │ │ - subs r1, #92 @ 0x5c │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r3, #29] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbc28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (1cbc88 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 1cbc6c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 1cbc6c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cbz r0, 1cbc82 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -110428,17 +110427,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 1cbc4e │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r7, #18 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbc90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110451,15 +110450,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (1cbd6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 445974 │ │ │ │ + bl 4459bc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1cbd08 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 1cad6c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -110486,15 +110485,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (1cbd74 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (1cbd78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [pc, #92] @ (1cbd7c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -110508,38 +110507,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 1815b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 445648 │ │ │ │ + bl 445690 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cbd2e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 445978 │ │ │ │ + bl 4459c0 │ │ │ │ b.n 1cbcc4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1cbce0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r2, #9 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #8 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ movs r2, r5 │ │ │ │ - strh r4, [r7, #16] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbd80 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 181540 │ │ │ │ @@ -110578,15 +110577,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 1c73c8 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -110642,15 +110641,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -110716,21 +110715,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 1cbf4a │ │ │ │ nop │ │ │ │ lsrs r2, r1, #5 │ │ │ │ movs r5, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbf94 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1cbfc6 │ │ │ │ push {lr} │ │ │ │ @@ -110741,17 +110740,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 1834e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 455924 │ │ │ │ + b.w 45596c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 455924 │ │ │ │ + b.w 45596c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -111313,19 +111312,19 @@ │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #28 │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r7, #18 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -111853,19 +111852,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 0, 7, r0, cr4, cr12, {1} │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r5, #1 │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001ccb24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -111982,15 +111981,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 556c5a │ │ │ │ + bl 556c5a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -112121,28 +112120,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -112466,15 +112465,15 @@ │ │ │ │ bl 1ccf9c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 183a9c │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bdf98 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 181660 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -112494,15 +112493,15 @@ │ │ │ │ blx 182e18 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 183a9c │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bdf98 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 181660 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -112556,15 +112555,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1cce60 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6c78 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (1cd2fc ) │ │ │ │ ldr r3, [pc, #108] @ (1cd2dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -112603,17 +112602,17 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1cd26a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6ba003c │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #896] @ (1cd664 ) │ │ │ │ + ldr r4, [pc, #160] @ (1cd384 ) │ │ │ │ movs r2, r5 │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r7, r4 │ │ │ │ movs r7, r6 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -112625,15 +112624,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 18160c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 1821d4 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -112678,15 +112677,15 @@ │ │ │ │ blx 18193c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cd4aa │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -112714,15 +112713,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 1cce60 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1c6c78 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112784,21 +112783,21 @@ │ │ │ │ b.n 1cd4aa │ │ │ │ nop │ │ │ │ @ instruction: 0xf398003c │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (1cd6e0 ) │ │ │ │ @@ -112932,15 +112931,15 @@ │ │ │ │ bgt.n 1cd576 │ │ │ │ cbz r5, 1cd6b0 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1cd6b0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -112957,15 +112956,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1cd694 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ b.n 1cd6b2 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1cd6e8 ) │ │ │ │ ldr r3, [pc, #44] @ (1cd6e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -113119,15 +113118,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1cd8b8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1cd8b8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -113144,15 +113143,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1cd89c │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ b.n 1cd8ba │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1cd8f0 ) │ │ │ │ ldr r3, [pc, #44] @ (1cd8ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -113271,15 +113270,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 1cd96e │ │ │ │ cbz r6, 1cda5c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 1cda5c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -113297,15 +113296,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1cda3c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ b.n 1cda5e │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1cda94 ) │ │ │ │ ldr r3, [pc, #44] @ (1cda90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -113331,15 +113330,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -113477,23 +113476,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 1cdb16 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r6, r2, #22 │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (1cdd48 ) │ │ │ │ @@ -113578,15 +113577,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1ccc60 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 1cdca0 │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #19 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -113633,15 +113632,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1cdef2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 182f1c │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 182eec │ │ │ │ @@ -113714,15 +113713,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 1cce60 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c6c78 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (1cdf20 ) │ │ │ │ ldr r3, [pc, #68] @ (1cdf10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -113949,15 +113948,15 @@ │ │ │ │ b.n 1ce024 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ce0d4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r7, r6 │ │ │ │ b.n 1cdfe8 │ │ │ │ movs r4, r7 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 1cde24 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -114492,15 +114491,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 1ce698 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ b.n 1ce110 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ movs r7, r6 │ │ │ │ b.n 1cece4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -114534,15 +114533,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 1c6fac │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -114594,15 +114593,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (1ce9fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 1ce9d4 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -114751,17 +114750,18 @@ │ │ │ │ b.n 1cea18 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 166 @ 0xa6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ + movs r7, r6 │ │ │ │ + movs r2, r0 │ │ │ │ movs r7, r6 │ │ │ │ - vshr.u32 d0, d22, #6 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 1ced04 │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 1cea10 │ │ │ │ mov r2, r3 │ │ │ │ @@ -114914,15 +114914,15 @@ │ │ │ │ bl 1c750c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1cf050 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -115022,15 +115022,15 @@ │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [pc, #456] @ (1ceeb0 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (1ceecc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 43d3d8 │ │ │ │ + bl 43d420 │ │ │ │ b.n 1ce782 │ │ │ │ mov r3, r4 │ │ │ │ b.n 1ce932 │ │ │ │ mov r2, r4 │ │ │ │ b.n 1ce8a8 │ │ │ │ mov r2, r4 │ │ │ │ b.n 1cea22 │ │ │ │ @@ -115196,24 +115196,24 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 1cefa4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 3, r0, cr0, cr6, {1} │ │ │ │ + mrc2 0, 5, r0, cr8, cr6, {1} │ │ │ │ blt.n 1ceeb4 │ │ │ │ movs r4, r7 │ │ │ │ - mrc2 0, 0, r0, cr0, cr6, {1} │ │ │ │ - ldc2l 0, cr0, [r2, #216] @ 0xd8 │ │ │ │ + mrc2 0, 2, r0, cr8, cr6, {1} │ │ │ │ + mrc2 0, 0, r0, cr10, cr6, {1} │ │ │ │ b.n 1cf13a │ │ │ │ vtbx.8 d29, {d31}, d20 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfafc0036 │ │ │ │ - @ instruction: 0xfad00036 │ │ │ │ + @ instruction: 0xfb440036 │ │ │ │ + smlatt r0, r8, r6, r0 │ │ │ │ blx 183038 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -115298,15 +115298,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 1cec48 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -115494,15 +115494,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1cf282 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -115561,15 +115561,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xf78a0036 │ │ │ │ + @ instruction: 0xf7d20036 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ mov fp, r3 │ │ │ │ @@ -115620,15 +115620,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -115943,15 +115943,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 1c6fac │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -116304,16 +116304,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c5b24 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 1cfa04 │ │ │ │ b.n 1cf458 │ │ │ │ - @ instruction: 0xf6560036 │ │ │ │ - @ instruction: 0xf61a0036 │ │ │ │ + @ instruction: 0xf69e0036 │ │ │ │ + @ instruction: 0xf6620036 │ │ │ │ │ │ │ │ 001cfa2c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 1cf2ac │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -116336,24 +116336,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 1cfa6a │ │ │ │ blx 1834e0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1cfa60 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 455924 │ │ │ │ + b.w 45596c │ │ │ │ │ │ │ │ 001cfa9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116627,23 +116627,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -116753,15 +116753,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 1cfe26 │ │ │ │ - mrc 0, 2, r0, cr6, cr6, {1} │ │ │ │ + mrc 0, 4, r0, cr14, cr6, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #800] @ (1d01dc ) │ │ │ │ @@ -117065,21 +117065,21 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - rsbs r0, r8, r6, rrx │ │ │ │ + stc 0, cr0, [r0], #-216 @ 0xffffff28 │ │ │ │ stmia r5!, {r1, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xeafe0036 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + adc.w r0, r6, r6, rrx │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ movs r2, r5 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #200 @ 0xc8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -117297,23 +117297,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 1d056c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 1d0518 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -117357,15 +117357,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1d0568 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 1d048a │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 1d04ee │ │ │ │ @@ -118146,25 +118146,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ pop {r1, r5, pc} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d1028 │ │ │ │ + b.n 1d10b8 │ │ │ │ movs r6, r6 │ │ │ │ revsh r4, r6 │ │ │ │ movs r4, r7 │ │ │ │ revsh r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ - svc 140 @ 0x8c │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ movs r6, r6 │ │ │ │ - adds r2, #250 @ 0xfa │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ movs r2, r5 │ │ │ │ - adds r3, #14 │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -118497,23 +118497,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 1d1110 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 1d1080 │ │ │ │ + udf #10 │ │ │ │ movs r6, r6 │ │ │ │ @ instruction: 0xb784 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 1d10d8 │ │ │ │ + bgt.n 1d1168 │ │ │ │ movs r6, r6 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -118846,23 +118846,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ push {r2, r4, r6, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1d14dc │ │ │ │ + bge.n 1d156c │ │ │ │ movs r6, r6 │ │ │ │ cbz r6, 1d1510 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 1d153c │ │ │ │ + bhi.n 1d13cc │ │ │ │ movs r6, r6 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r4, #6 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r4, #26 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -119584,25 +119584,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ add r6, sp, #168 @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1d1d30 │ │ │ │ + bcs.n 1d1bc0 │ │ │ │ movs r6, r6 │ │ │ │ add r3, sp, #1008 @ 0x3f0 │ │ │ │ movs r4, r7 │ │ │ │ add r3, sp, #816 @ 0x330 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 1d1b84 │ │ │ │ + beq.n 1d1c14 │ │ │ │ movs r6, r6 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ movs r2, r5 │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #94 @ 0x5e │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119935,23 +119935,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #496 @ 0x1f0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ movs r6, r6 │ │ │ │ add r0, sp, #560 @ 0x230 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ movs r6, r6 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - movs r0, #116 @ 0x74 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -120284,23 +120284,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ add r6, pc, #880 @ (adr r6, 1d26f4 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r5} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ add r4, pc, #952 @ (adr r4, 1d2748 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r1, #4 │ │ │ │ movs r2, r5 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r4, #4 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -121017,25 +121017,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #216 @ (adr r3, 1d2c64 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ movs r6, r6 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r4, r2, #19 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -121752,25 +121752,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1d33ea │ │ │ │ + cbnz r0, 1d33fc │ │ │ │ movs r6, r6 │ │ │ │ str r4, [sp, #920] @ 0x398 │ │ │ │ movs r4, r7 │ │ │ │ str r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 1d33bc │ │ │ │ + cbnz r6, 1d33ce │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r1, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -122489,25 +122489,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1d3bf8 │ │ │ │ + cbz r6, 1d3c0a │ │ │ │ movs r6, r6 │ │ │ │ ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ ldrh r0, [r4, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r4, 1d3bcc │ │ │ │ + cbz r4, 1d3bde │ │ │ │ movs r6, r6 │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -123226,24 +123226,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #24] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ movs r6, r6 │ │ │ │ strh r0, [r0, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r1, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r6 │ │ │ │ - stc2 0, cr0, [lr], {41} @ 0x29 │ │ │ │ - stc2 0, cr0, [r0], #164 @ 0xa4 │ │ │ │ + ldc2l 0, cr0, [r6], {41} @ 0x29 │ │ │ │ + stc2l 0, cr0, [r8], #164 @ 0xa4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -123263,15 +123263,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 1d4744 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -123352,15 +123352,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1d4574 │ │ │ │ ldr.w r3, [pc, #1660] @ 1d4bb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -123382,15 +123382,15 @@ │ │ │ │ blx 1829b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d4b96 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -124007,19 +124007,19 @@ │ │ │ │ b.n 1d4b90 │ │ │ │ strh r6, [r7, #22] │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa1e0029 │ │ │ │ + @ instruction: 0xfa660029 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ea0029 │ │ │ │ - @ instruction: 0xf3d80029 │ │ │ │ + @ instruction: 0xf5320029 │ │ │ │ + bic.w r0, r0, #11075584 @ 0xa90000 │ │ │ │ │ │ │ │ 001d4bc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -124068,20 +124068,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1d4c56 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 1834e0 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 455924 │ │ │ │ + b.w 45596c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (1d4d70 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -124149,15 +124149,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (1d4d84 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 1d4d38 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1d4ce0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -124178,33 +124178,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (1d4d90 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (1d4d94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d4ca0 │ │ │ │ ldrb r0, [r7, #9] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf36c0029 │ │ │ │ + @ instruction: 0xf3b40029 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #688] @ (1d5040 ) │ │ │ │ + ldr r5, [pc, #976] @ (1d5160 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf3860029 │ │ │ │ - adcs.w r0, r8, r9, asr #32 │ │ │ │ + @ instruction: 0xf3ce0029 │ │ │ │ + sub.w r0, r0, r9, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (1d4fac ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (1d4fb0 ) │ │ │ │ @@ -124266,55 +124266,55 @@ │ │ │ │ bne.n 1d4eb4 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 306c50 │ │ │ │ + bl 306c98 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d4f10 │ │ │ │ ldr r2, [pc, #356] @ (1d4fc0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (1d4fc4 ) │ │ │ │ ldr r7, [pc, #360] @ (1d4fc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #344] @ (1d4fcc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d4f5a │ │ │ │ mov r0, sl │ │ │ │ - bl 306fcc │ │ │ │ + bl 307014 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (1d4fd0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 306e88 │ │ │ │ + bl 306ed0 │ │ │ │ b.n 1d4df6 │ │ │ │ blx 181b2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 1d4e3a │ │ │ │ ldr r3, [pc, #276] @ (1d4fd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -124345,33 +124345,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (1d4fe4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (1d4fe8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d4de2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d4f80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6b5c │ │ │ │ b.n 1d4df6 │ │ │ │ ldr r0, [pc, #184] @ (1d4fec ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 1d4e22 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -124389,15 +124389,15 @@ │ │ │ │ bpl.n 1d4e96 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (1d4ff4 ) │ │ │ │ ldr r0, [pc, #132] @ (1d4ff8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d4e96 │ │ │ │ ldr r3, [pc, #88] @ (1d4fdc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d4f22 │ │ │ │ ldr r3, [pc, #76] @ (1d4fd8 ) │ │ │ │ @@ -124408,54 +124408,54 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (1d4ffc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (1d5000 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d4f22 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #5] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #5] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #736 @ (adr r6, 1d52a4 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 1d4fc4 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #824 @ (adr r6, 1d5300 ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 1d5020 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r3, pc, #680 @ (adr r3, 1d5274 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 1d5394 ) │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf3120029 │ │ │ │ + @ instruction: 0xf35a0029 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #48] @ (1d5014 ) │ │ │ │ + ldr r4, [pc, #336] @ (1d5134 ) │ │ │ │ movs r5, r5 │ │ │ │ - movw r0, #41001 @ 0xa029 │ │ │ │ - @ instruction: 0xe9b80029 │ │ │ │ - rsb r0, r6, #41 @ 0x29 │ │ │ │ + @ instruction: 0xf2920029 │ │ │ │ + and.w r0, r0, r9, asr #32 │ │ │ │ + addw r0, lr, #41 @ 0x29 │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf21c0029 │ │ │ │ - rsbs r0, r2, #41 @ 0x29 │ │ │ │ - stmdb r0!, {r0, r3, r5} │ │ │ │ + @ instruction: 0xf2640029 │ │ │ │ + @ instruction: 0xf21a0029 │ │ │ │ + strd r0, r0, [r8, #-164]! @ 0xa4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (1d5174 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -124466,28 +124466,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (1d517c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbnz r0, 1d5074 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d506e │ │ │ │ ldr r2, [pc, #324] @ (1d5180 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 1d50e0 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -124496,24 +124496,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 181b2c │ │ │ │ b.n 1d503a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #256] @ (1d5184 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d5118 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6b5c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #236] @ (1d5188 ) │ │ │ │ ldr r3, [pc, #224] @ (1d517c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124575,15 +124575,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (1d5198 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (1d519c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d508c │ │ │ │ ldr r3, [pc, #76] @ (1d5190 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d50e8 │ │ │ │ ldr r3, [pc, #72] @ (1d5194 ) │ │ │ │ @@ -124596,15 +124596,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (1d51a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d50e8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r5, #27] │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r4, #27] │ │ │ │ movs r4, r7 │ │ │ │ @@ -124612,27 +124612,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #25] │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #8 @ (adr r1, 1d5198 ) │ │ │ │ + add r1, pc, #296 @ (adr r1, 1d52b8 ) │ │ │ │ movs r6, r6 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, lr, #41 @ 0x29 │ │ │ │ - b.n 1d50b0 │ │ │ │ + @ instruction: 0xf0e60029 │ │ │ │ + b.n 1d5140 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #712] @ (1d546c ) │ │ │ │ + ldr r1, [pc, #1000] @ (1d558c ) │ │ │ │ movs r5, r5 │ │ │ │ - eor.w r0, ip, #41 @ 0x29 │ │ │ │ - b.n 1d5064 │ │ │ │ + @ instruction: 0xf0d40029 │ │ │ │ + b.n 1d50f4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d51ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -124662,26 +124662,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbnz r0, 1d5258 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d5252 │ │ │ │ ldr r2, [pc, #92] @ (1d5274 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (1d5278 ) │ │ │ │ ldr r3, [pc, #64] @ (1d5270 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -124697,15 +124697,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181b2c │ │ │ │ b.n 1d5216 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6b5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 1d522a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124727,20 +124727,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (1d5318 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbz r0, 1d52e2 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6b5c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #96] @ (1d531c ) │ │ │ │ ldr r3, [pc, #88] @ (1d5318 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124762,15 +124762,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1d52ba │ │ │ │ blx 181b2c │ │ │ │ b.n 1d52ec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r6, #17] │ │ │ │ @@ -124796,49 +124796,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d53d0 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 1d53b4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 309080 │ │ │ │ + bl 3090c8 │ │ │ │ ldr r6, [pc, #176] @ (1d5404 ) │ │ │ │ ldr r2, [pc, #180] @ (1d5408 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (1d540c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #164] @ (1d5410 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #140] @ (1d5414 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d53da │ │ │ │ ldr r1, [pc, #132] @ (1d5418 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 309158 │ │ │ │ + bl 3091a0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124869,35 +124869,35 @@ │ │ │ │ bpl.n 1d5390 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (1d5424 ) │ │ │ │ ldr r0, [pc, #52] @ (1d5428 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d5390 │ │ │ │ strb r6, [r0, #15] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r6 │ │ │ │ - add r1, pc, #760 @ (adr r1, 1d5704 ) │ │ │ │ + add r2, pc, #24 @ (adr r2, 1d5424 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #840 @ (adr r1, 1d5758 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 1d5478 ) │ │ │ │ movs r1, r5 │ │ │ │ - cdp 0, 9, cr0, cr12, cr9, {1} │ │ │ │ + cdp 0, 14, cr0, cr4, cr9, {1} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ movs r5, r5 │ │ │ │ - ldc 0, cr0, [ip, #164] @ 0xa4 │ │ │ │ + stcl 0, cr0, [r4, #164]! @ 0xa4 │ │ │ │ │ │ │ │ 001d542c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -124922,58 +124922,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 306c50 │ │ │ │ + bl 306c98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d5510 │ │ │ │ ldr r2, [pc, #208] @ (1d555c ) │ │ │ │ ldr r1, [pc, #212] @ (1d5560 ) │ │ │ │ ldr r3, [pc, #212] @ (1d5564 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #196] @ (1d5568 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #168] @ (1d556c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d5526 │ │ │ │ mov r0, r5 │ │ │ │ - bl 306fcc │ │ │ │ + bl 307014 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (1d5570 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 306e88 │ │ │ │ + bl 306ed0 │ │ │ │ ldr r2, [pc, #140] @ (1d5574 ) │ │ │ │ ldr r3, [pc, #104] @ (1d5554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124984,15 +124984,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6b5c │ │ │ │ b.n 1d54e6 │ │ │ │ blx 181b2c │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 1d5460 │ │ │ │ ldr r3, [pc, #80] @ (1d5578 ) │ │ │ │ @@ -125007,42 +125007,42 @@ │ │ │ │ bpl.n 1d54ca │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (1d5580 ) │ │ │ │ ldr r0, [pc, #68] @ (1d5584 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d54ca │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, #10] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #552 @ (adr r0, 1d5788 ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 1d58a8 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r0, pc, #640 @ (adr r0, 1d57e4 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 1d5904 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r6 │ │ │ │ - ldcl 0, cr0, [ip, #-164]! @ 0xffffff5c │ │ │ │ + stcl 0, cr0, [r4, #164] @ 0xa4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r3, #8] │ │ │ │ movs r4, r7 │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r0 │ │ │ │ + adds r6, r7, r1 │ │ │ │ movs r4, r5 │ │ │ │ - mrrc 0, 2, r0, r0, cr9 @ │ │ │ │ + ldc 0, cr0, [r8], {41} @ 0x29 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -125101,15 +125101,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d5614 │ │ │ │ ldr.w r4, [pc, #1120] @ 1d5a9c │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d5b92 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -125135,15 +125135,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d5722 │ │ │ │ ldr.w r1, [pc, #1032] @ 1d5aa4 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (1d5aa8 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -125155,17 +125155,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (1d5aac ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ mov r0, r7 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (1d5ab0 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (1d5a84 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -125182,36 +125182,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 455904 │ │ │ │ + bl 45594c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d5b04 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (1d5ab4 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (1d5ab8 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 455770 │ │ │ │ + bl 4557b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 1d5a78 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -125331,15 +125331,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (1d5ac8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d584e │ │ │ │ mov r7, r3 │ │ │ │ b.n 1d5638 │ │ │ │ ldr.w lr, [pc, #480] @ 1d5acc │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -125352,15 +125352,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (1d5ad0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -125397,21 +125397,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1d56ac │ │ │ │ mov r5, sl │ │ │ │ @@ -125427,15 +125427,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 1d5ad8 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -125455,98 +125455,98 @@ │ │ │ │ beq.n 1d5ae0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 455ae8 │ │ │ │ + bl 455b30 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 44f16c │ │ │ │ + bl 44f1b4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (1d5adc ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 1d56ac │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1d5af2 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strb r6, [r0, #5] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #4] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0], #-164 @ 0xffffff5c │ │ │ │ - stc 0, cr0, [r4], #-164 @ 0xffffff5c │ │ │ │ + ldcl 0, cr0, [r8], #-164 @ 0xffffff5c │ │ │ │ + stcl 0, cr0, [ip], #-164 @ 0xffffff5c │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf40029 │ │ │ │ - bmi.n 1d5b64 │ │ │ │ + ldc 0, cr0, [ip], #-164 @ 0xffffff5c │ │ │ │ + bmi.n 1d59f4 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1d5b24 │ │ │ │ + bmi.n 1d59b4 │ │ │ │ movs r1, r5 │ │ │ │ - sbcs.w r0, lr, r9, asr #32 │ │ │ │ - sbc.w r0, r2, r9, asr #32 │ │ │ │ + rsb r0, r6, r9, asr #32 │ │ │ │ + sub.w r0, sl, r9, asr #32 │ │ │ │ strb r4, [r1, #0] │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 1d59f8 │ │ │ │ + bcc.n 1d5a88 │ │ │ │ movs r1, r5 │ │ │ │ - add.w r0, r4, r9, asr #32 │ │ │ │ + adc.w r0, ip, r9, asr #32 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, lr, r9, asr #32 │ │ │ │ + eor.w r0, r6, r9, asr #32 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0, #-164]! @ 0xa4 │ │ │ │ - bne.n 1d5b90 │ │ │ │ + @ instruction: 0xe9a80029 │ │ │ │ + bne.n 1d5a20 │ │ │ │ movs r1, r5 │ │ │ │ - beq.n 1d5ad8 │ │ │ │ + bne.n 1d5b68 │ │ │ │ movs r1, r5 │ │ │ │ - beq.n 1d5bd4 │ │ │ │ + beq.n 1d5a64 │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45591c │ │ │ │ + bl 455964 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 455924 │ │ │ │ + bl 45596c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1d5a5e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 455a20 │ │ │ │ + bl 455a68 │ │ │ │ b.n 1d5736 │ │ │ │ ldr.w ip, [pc, #140] @ 1d5bac │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 1d5836 │ │ │ │ ldr.w ip, [pc, #124] @ 1d5bb0 │ │ │ │ @@ -125557,15 +125557,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (1d5bb4 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 1d5836 │ │ │ │ ldr r3, [pc, #84] @ (1d5bb8 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 1d59d0 │ │ │ │ @@ -125580,15 +125580,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d59da │ │ │ │ ldr r0, [pc, #60] @ (1d5bc0 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d59da │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d56ec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (1d5bc4 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (1d5bc8 ) │ │ │ │ @@ -125596,44 +125596,43 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ asrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5aa8 │ │ │ │ + b.n 1d5b38 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5b88 │ │ │ │ - movs r1, r5 │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + @ instruction: 0xe82a0029 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1d5908 │ │ │ │ + b.n 1d5998 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 43d6c4 │ │ │ │ + bl 43d70c │ │ │ │ mov r0, r4 │ │ │ │ bl 1d5588 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d5be2 │ │ │ │ ldr r5, [pc, #36] @ (1d5c14 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 43cdf8 │ │ │ │ + bl 43ce40 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -125676,15 +125675,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -125699,21 +125698,21 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r2, [r0, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r1, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5850 │ │ │ │ + b.n 1d58e0 │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1d57f4 │ │ │ │ + b.n 1d5884 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5cbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -125756,15 +125755,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (1d5d90 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -125783,36 +125782,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (1d5d9c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d5cea │ │ │ │ nop │ │ │ │ ldr r4, [r4, #32] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d57e4 │ │ │ │ + b.n 1d5874 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r4, [r7, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 1d57b0 │ │ │ │ + b.n 1d5840 │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5a04 │ │ │ │ + b.n 1d5a94 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5da0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -125837,39 +125836,39 @@ │ │ │ │ cbz r2, 1d5dea │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ b.n 1d5df0 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [pc, #36] @ (1d5e18 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (1d5e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r4, [r4, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d56f4 │ │ │ │ + b.n 1d5784 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r6, [r4, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 1d5698 │ │ │ │ + b.n 1d5728 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5e20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -125890,19 +125889,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 1d5e8c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 1d5e6c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 455904 │ │ │ │ + bl 45594c │ │ │ │ cbnz r0, 1d5ec0 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 455ae8 │ │ │ │ + bl 455b30 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -125910,53 +125909,53 @@ │ │ │ │ cbz r3, 1d5eae │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 1d5eae │ │ │ │ ldr r1, [pc, #92] @ (1d5ef4 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1c7540 │ │ │ │ ldr r1, [pc, #72] @ (1d5ef8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d5ee0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d5e6c │ │ │ │ ldr r2, [pc, #48] @ (1d5efc ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1d5e6c │ │ │ │ blx 181b2c │ │ │ │ b.n 1d5ec4 │ │ │ │ nop │ │ │ │ ldr r4, [r1, #12] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4!, {r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r4, r5} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ ... │ │ │ │ │ │ │ │ 001d5f00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -126007,34 +126006,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d5f4a │ │ │ │ ldr r1, [pc, #48] @ (1d5fac ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1d5e20 │ │ │ │ nop │ │ │ │ str r4, [r5, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ ldrb r2, [r0, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d65b0 │ │ │ │ + b.n 1d6640 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 1d6598 │ │ │ │ + b.n 1d6628 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d651c │ │ │ │ + b.n 1d65ac │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5fb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -126050,45 +126049,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 181544 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (1d602c ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (1d6030 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r3, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - b.n 1d67f0 │ │ │ │ + b.n 1d5880 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -126185,15 +126184,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c6c78 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7540 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #128] @ (1d61e0 ) │ │ │ │ ldr r3, [pc, #108] @ (1d61cc ) │ │ │ │ add r2, pc │ │ │ │ @@ -126238,19 +126237,19 @@ │ │ │ │ b.n 1d60c8 │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + svc 24 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ str r4, [r4, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -126292,25 +126291,25 @@ │ │ │ │ bl 1c7434 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1d6240 │ │ │ │ ldr r1, [pc, #32] @ (1d6270 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 1c7540 │ │ │ │ str r6, [r0, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (1d62d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -126657,15 +126656,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 1d65dc │ │ │ │ + blt.n 1d666c │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r1, #32] │ │ │ │ movs r4, r7 │ │ │ │ str r4, [r5, #24] │ │ │ │ movs r4, r7 │ │ │ │ str r0, [r6, #20] │ │ │ │ movs r4, r7 │ │ │ │ @@ -126771,15 +126770,15 @@ │ │ │ │ str r0, [r7, #8] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #8] │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - bgt.n 1d6768 │ │ │ │ + bgt.n 1d67f8 │ │ │ │ movs r7, r5 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ str r2, [r0, #4] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -126848,15 +126847,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1d6784 │ │ │ │ ldr r0, [pc, #48] @ (1d67dc ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1d6784 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ movs r4, r7 │ │ │ │ ldrsh r6, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ @@ -126866,15 +126865,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1d686c │ │ │ │ + bgt.n 1d66fc │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (1d68dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -126949,15 +126948,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1d6810 │ │ │ │ ldr r0, [pc, #76] @ (1d68f0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6810 │ │ │ │ ldr r3, [pc, #64] @ (1d68f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d687c │ │ │ │ ldr r3, [pc, #48] @ (1d68ec ) │ │ │ │ @@ -126968,34 +126967,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (1d68f8 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (1d68fc ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d687c │ │ │ │ nop │ │ │ │ ldrsh r2, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1d680c │ │ │ │ + blt.n 1d689c │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1d6850 │ │ │ │ + blt.n 1d68e0 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + beq.n 1d6970 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (1d69c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127050,15 +127049,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1d69e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d694e │ │ │ │ ldr r3, [pc, #60] @ (1d69d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d694e │ │ │ │ ldr r3, [pc, #52] @ (1d69d8 ) │ │ │ │ @@ -127072,36 +127071,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (1d69f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d694e │ │ │ │ ldrb r6, [r5, r7] │ │ │ │ movs r4, r7 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #138 @ 0x8a │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 1d69f4 │ │ │ │ + blt.n 1d6a84 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7!, {r1, r4, r5} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 1d69cc │ │ │ │ + blt.n 1d6a5c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -127135,15 +127134,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d6aa4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 1d6a78 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 316208 │ │ │ │ + bl 316250 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d6b2c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d6b0a │ │ │ │ @@ -127174,15 +127173,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d6ad8 │ │ │ │ ldr r0, [pc, #344] @ (1d6c10 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d6b88 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 1d6a62 │ │ │ │ @@ -127201,15 +127200,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1d6a78 │ │ │ │ ldr r0, [pc, #280] @ (1d6c18 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6a78 │ │ │ │ ldr r3, [pc, #264] @ (1d6c14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6a76 │ │ │ │ ldr r3, [pc, #244] @ (1d6c0c ) │ │ │ │ @@ -127217,24 +127216,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d6a76 │ │ │ │ ldr r0, [pc, #252] @ (1d6c1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6a76 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d6bc8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d6a78 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 182458 │ │ │ │ ldr r3, [pc, #168] @ (1d6c00 ) │ │ │ │ @@ -127256,15 +127255,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (1d6c24 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (1d6c28 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6b42 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d6ae8 │ │ │ │ b.n 1d6a78 │ │ │ │ ldr r3, [pc, #108] @ (1d6c00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -127286,15 +127285,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (1d6c30 ) │ │ │ │ ldr r0, [pc, #124] @ (1d6c34 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6b42 │ │ │ │ ldr r3, [pc, #84] @ (1d6c20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6b3c │ │ │ │ ldr r3, [pc, #56] @ (1d6c0c ) │ │ │ │ @@ -127305,15 +127304,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (1d6c38 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (1d6c3c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6b3c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, r3] │ │ │ │ @@ -127322,37 +127321,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1d6c84 │ │ │ │ + bge.n 1d6b14 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1d6c88 │ │ │ │ + bge.n 1d6d18 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1d6c48 │ │ │ │ + bge.n 1d6cd8 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1d6cb0 │ │ │ │ + bls.n 1d6b40 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ movs r1, r5 │ │ │ │ - cmp r7, #86 @ 0x56 │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 1d6c74 │ │ │ │ + bls.n 1d6d04 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1d6b64 │ │ │ │ + bls.n 1d6bf4 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r5} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -127475,15 +127474,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (1d6ef8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6ca8 │ │ │ │ ldr r3, [pc, #368] @ (1d6efc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6d04 │ │ │ │ ldr r3, [pc, #352] @ (1d6ef4 ) │ │ │ │ @@ -127491,15 +127490,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d6d04 │ │ │ │ ldr r0, [pc, #352] @ (1d6f00 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6d04 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1d6ddc │ │ │ │ ldr r3, [pc, #336] @ (1d6f04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d6ddc │ │ │ │ @@ -127513,15 +127512,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (1d6f0c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (1d6f10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7434 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7434 │ │ │ │ ldr r1, [pc, #292] @ (1d6f14 ) │ │ │ │ @@ -127566,15 +127565,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (1d6f20 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6e1e │ │ │ │ ldr r3, [pc, #120] @ (1d6ee4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d6ea4 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 1d6e1e │ │ │ │ @@ -127591,15 +127590,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (1d6f24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (1d6f28 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6e1e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (1d6f04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6e72 │ │ │ │ @@ -127614,15 +127613,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1d6f30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (1d6f34 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6e1e │ │ │ │ nop │ │ │ │ ldrh r4, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ ldrh r0, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -127633,45 +127632,45 @@ │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1d6f94 │ │ │ │ + bhi.n 1d6e24 │ │ │ │ movs r1, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 1d6e44 │ │ │ │ + bhi.n 1d6ed4 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ - bhi.n 1d6e34 │ │ │ │ + bhi.n 1d6ec4 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #254 @ 0xfe │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1d6f18 │ │ │ │ + bhi.n 1d6fa8 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 1d6e7c │ │ │ │ + bvc.n 1d6f0c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r3, r5} │ │ │ │ + ldmia r2!, {r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 1d6efc │ │ │ │ + bvc.n 1d6f8c │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 1d6ebc │ │ │ │ + bvc.n 1d6f4c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1d6fd4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127727,30 +127726,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1d6ff0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d6f96 │ │ │ │ ldrsb r6, [r6, r6] │ │ │ │ movs r4, r7 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ movs r5, r5 │ │ │ │ - bvs.n 1d6f94 │ │ │ │ + bvc.n 1d7024 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -127875,15 +127874,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (1d72d0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d7058 │ │ │ │ ldr r3, [pc, #388] @ (1d72d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d70b4 │ │ │ │ ldr r3, [pc, #368] @ (1d72cc ) │ │ │ │ @@ -127891,15 +127890,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d70b4 │ │ │ │ ldr r0, [pc, #368] @ (1d72d8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d70b4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1d71a8 │ │ │ │ ldr r3, [pc, #352] @ (1d72dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d71a8 │ │ │ │ @@ -127913,15 +127912,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (1d72e4 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (1d72e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7434 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7434 │ │ │ │ ldr r1, [pc, #304] @ (1d72ec ) │ │ │ │ @@ -127966,15 +127965,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (1d72f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d71ea │ │ │ │ ldr r3, [pc, #128] @ (1d72bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d727a │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 1d71ea │ │ │ │ @@ -127991,15 +127990,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (1d72fc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (1d7300 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d71ea │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (1d72dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d7244 │ │ │ │ @@ -128014,15 +128013,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1d7308 ) │ │ │ │ ldr r0, [pc, #108] @ (1d730c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d71ea │ │ │ │ ldrsb r6, [r5, r3] │ │ │ │ movs r4, r7 │ │ │ │ ldrsb r2, [r5, r3] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -128032,45 +128031,45 @@ │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1d73bc │ │ │ │ + bpl.n 1d724c │ │ │ │ movs r1, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 1d7284 │ │ │ │ + bpl.n 1d7314 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1d7274 │ │ │ │ + bpl.n 1d7304 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 1d7350 │ │ │ │ + bmi.n 1d73e0 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1d7280 │ │ │ │ + bpl.n 1d7310 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 1d731c │ │ │ │ + bcc.n 1d73ac │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1d72e0 │ │ │ │ + bcc.n 1d7370 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1d73ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128126,30 +128125,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1d73c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d736e │ │ │ │ strh r6, [r3, r7] │ │ │ │ movs r4, r7 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 1d7314 │ │ │ │ + bcc.n 1d73a4 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d73cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -128177,31 +128176,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (1d7440 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcc.n 1d752c │ │ │ │ + bcc.n 1d73bc │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 1d7514 │ │ │ │ + bcc.n 1d73a4 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ movs r6, r6 │ │ │ │ - bcc.n 1d74dc │ │ │ │ + bcc.n 1d736c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d7444 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -128264,15 +128263,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 3099c8 │ │ │ │ + bl 309a10 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -128289,15 +128288,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d75e4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 4559f0 │ │ │ │ + bl 455a38 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 1d7560 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1d75ae │ │ │ │ movs r2, #0 │ │ │ │ @@ -128339,15 +128338,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d7560 │ │ │ │ ldr r0, [pc, #92] @ (1d7630 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 1d7560 │ │ │ │ ldr r3, [pc, #60] @ (1d7624 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d7540 │ │ │ │ @@ -128361,33 +128360,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d7540 │ │ │ │ ldr r0, [pc, #44] @ (1d7638 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 1d7540 │ │ │ │ nop │ │ │ │ strh r2, [r2, r1] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1d76a2 │ │ │ │ + push {} │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1d7686 │ │ │ │ + cbz r6, 1d7698 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d763c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -128442,19 +128441,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 182ac4 │ │ │ │ cbnz r0, 1d76f2 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 4558e8 │ │ │ │ + bl 455930 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 4559b4 │ │ │ │ + bl 4559fc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 1d768c │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 1c6b44 │ │ │ │ b.n 1d768c │ │ │ │ @@ -128488,43 +128487,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 1d7bf0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30541c │ │ │ │ + bl 305464 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d78e2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 1d7778 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 1d7bf4 │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 30542c │ │ │ │ + bl 305474 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d7976 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d78d8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 1d7bf8 │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 1d7bfc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -128549,30 +128548,30 @@ │ │ │ │ bne.n 1d77fe │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 1d79f4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 30541c │ │ │ │ + bl 305464 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 1d7812 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 30541c │ │ │ │ + bl 305464 │ │ │ │ cbz r0, 1d7836 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 1d79aa │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 1d799a │ │ │ │ @@ -128629,29 +128628,29 @@ │ │ │ │ bl 1c7540 │ │ │ │ ldr r1, [pc, #832] @ (1d7c0c ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 1c6bec │ │ │ │ b.n 1d790a │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 1d77aa │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #788] @ (1d7c08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7a62 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r0, r6 │ │ │ │ bl 1c6b5c │ │ │ │ ldr r2, [pc, #772] @ (1d7c10 ) │ │ │ │ ldr r3, [pc, #732] @ (1d7bec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -128689,15 +128688,15 @@ │ │ │ │ bne.w 1d7ae8 │ │ │ │ mov r0, fp │ │ │ │ blx 183600 │ │ │ │ b.n 1d794c │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #640] @ (1d7c08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7b60 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ @@ -128731,20 +128730,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (1d7c1c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (1d7c20 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d796e │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 314f50 │ │ │ │ + bl 314f98 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1d7b18 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -128773,15 +128772,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (1d7c24 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (1d7c28 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d796e │ │ │ │ ldr r3, [pc, #432] @ (1d7c14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d78fe │ │ │ │ ldr r3, [pc, #420] @ (1d7c18 ) │ │ │ │ @@ -128792,15 +128791,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (1d7c2c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (1d7c30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d78fe │ │ │ │ ldr r3, [pc, #416] @ (1d7c34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d7aaa │ │ │ │ ldr r3, [pc, #376] @ (1d7c18 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -128825,15 +128824,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (1d7c3c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (1d7c40 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d796e │ │ │ │ ldr r3, [pc, #296] @ (1d7c14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d796e │ │ │ │ ldr r3, [pc, #288] @ (1d7c18 ) │ │ │ │ @@ -128844,19 +128843,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (1d7c44 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (1d7c48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d796e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #228] @ (1d7c08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d796e │ │ │ │ ldr r3, [pc, #224] @ (1d7c14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -128871,15 +128870,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (1d7c4c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (1d7c50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d796e │ │ │ │ ldr r3, [pc, #176] @ (1d7c14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7992 │ │ │ │ ldr r3, [pc, #168] @ (1d7c18 ) │ │ │ │ @@ -128890,15 +128889,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (1d7c54 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (1d7c58 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d7992 │ │ │ │ ldr r3, [pc, #128] @ (1d7c14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d794c │ │ │ │ ldr r3, [pc, #120] @ (1d7c18 ) │ │ │ │ @@ -128909,21 +128908,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (1d7c5c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (1d7c60 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d794c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (1d7c64 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d78a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -128932,70 +128931,70 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #864] @ (1d7f4c ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #736] @ (1d7ed4 ) │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 1d7c54 │ │ │ │ + beq.n 1d7ce4 │ │ │ │ movs r1, r5 │ │ │ │ - beq.n 1d7bfc │ │ │ │ + beq.n 1d7c8c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1d7b64 │ │ │ │ + bvc.n 1d7bf4 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ bl 205c0e │ │ │ │ ldr r5, [pc, #984] @ (1d7fec ) │ │ │ │ movs r4, r7 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ - movs r1, r5 │ │ │ │ - bkpt 0x00d4 │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + itt ne │ │ │ │ + movne r1, r5 │ │ │ │ + ldmiane r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x0066 │ │ │ │ + bkpt 0x00ae │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x007e │ │ │ │ movs r1, r5 │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002a │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r4, r5, pc} │ │ │ │ + pop {r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -129054,15 +129053,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 1d7d52 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ cbnz r0, 1d7d66 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 1d7d76 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -129089,15 +129088,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 1d7d6a │ │ │ │ movs r0, #3 │ │ │ │ b.n 1d7d2c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -129179,15 +129178,15 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #384] @ (1d7fa8 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #128] @ (1d7eb0 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r0, #18] │ │ │ │ + strb r0, [r1, #19] │ │ │ │ movs r6, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d7e4a │ │ │ │ @@ -129569,15 +129568,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 1d8240 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1d81fa │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cbz r0, 1d823a │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 183224 │ │ │ │ b.n 1d81bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -129595,15 +129594,15 @@ │ │ │ │ b.n 1d8182 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 1d8182 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d81fa │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 1d8182 │ │ │ │ bl 1d7d8c │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -129637,25 +129636,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r0, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, r8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r1, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d82ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -129705,19 +129704,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ ldr r6, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8344 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -130068,15 +130067,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d86a4 │ │ │ │ ldr r0, [pc, #100] @ (1d872c ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d86a4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -130098,23 +130097,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ sbcs r6, r6 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8730 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -130141,50 +130140,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d874c │ │ │ │ ldr r0, [pc, #24] @ (1d8790 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1d874c │ │ │ │ subs r7, #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r5} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (1d87c4 ) │ │ │ │ add r0, pc │ │ │ │ bl 1d8730 │ │ │ │ ldr r0, [pc, #28] @ (1d87c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ bl 1dbdf8 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 1dbeec │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r6, r7} │ │ │ │ + stmia r2!, {r4} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1d87d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1dbfe0 │ │ │ │ @@ -130213,19 +130212,19 @@ │ │ │ │ bl 296c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d8806 │ │ │ │ ldr r0, [pc, #16] @ (1d8840 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r1!, {r1, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -130279,19 +130278,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d88e0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d8730 │ │ │ │ strh r6, [r5, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r1!, {r3} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -130342,17 +130341,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ strh r0, [r3, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r6} │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (1d8a18 ) │ │ │ │ ldr r1, [pc, #132] @ (1d8a1c ) │ │ │ │ @@ -130403,26 +130402,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182b48 │ │ │ │ b.n 1d89e2 │ │ │ │ nop │ │ │ │ strh r6, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ittt │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ + movs r1, r5 │ │ │ │ + strh r0, [r1, r2] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + stmia r0!, {} │ │ │ │ + movs r1, r5 │ │ │ │ + itee │ │ │ │ mov r1, r5 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ - lsl r7, r0, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, r5 │ │ │ │ - itet ge │ │ │ │ - movge r1, r5 │ │ │ │ - stmdblt sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - movge.w ip, #4096 @ 0x1000 │ │ │ │ + stmdbal sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (1d8ca0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #604] @ (1d8ca4 ) │ │ │ │ movs r2, #32 │ │ │ │ movt r2, #2 │ │ │ │ @@ -130652,53 +130651,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 182b48 │ │ │ │ b.n 1d8b1a │ │ │ │ nop │ │ │ │ strh r0, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - itee vc │ │ │ │ - movvc r1, r5 │ │ │ │ - subvs r4, #172 @ 0xac │ │ │ │ - movvs r4, r7 │ │ │ │ + itte lt │ │ │ │ + movlt r1, r5 │ │ │ │ + sublt r4, #172 @ 0xac │ │ │ │ + movge r4, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - it cc │ │ │ │ - movcc r1, r5 │ │ │ │ + nop {8} │ │ │ │ + movs r1, r5 │ │ │ │ str r2, [r4, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00fc │ │ │ │ - movs r1, r5 │ │ │ │ - bkpt 0x00e8 │ │ │ │ + itt mi │ │ │ │ + movmi r1, r5 │ │ │ │ + wfimi │ │ │ │ movs r1, r5 │ │ │ │ str r4, [r7, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ - movs r1, r5 │ │ │ │ - str r4, [r2, r3] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ + itte eq │ │ │ │ + moveq r1, r5 │ │ │ │ + streq r4, [r2, r3] │ │ │ │ + lslne r7, r0, #1 │ │ │ │ str r0, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r2, [r3, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + bkpt 0x000a │ │ │ │ movs r1, r5 │ │ │ │ - pop {r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (1d8d2c ) │ │ │ │ add r4, pc │ │ │ │ @@ -130714,17 +130713,17 @@ │ │ │ │ blx 182288 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1d8730 │ │ │ │ ldr r7, [pc, #416] @ (1d8ed0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r3, r5, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (1d8d68 ) │ │ │ │ ldr r1, [pc, #32] @ (1d8d6c ) │ │ │ │ @@ -130737,15 +130736,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #136] @ (1d8df4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #992] @ (1d9150 ) │ │ │ │ + ldr r4, [pc, #256] @ (1d8e70 ) │ │ │ │ movs r7, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (1d8dd8 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -130782,23 +130781,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 181ecc │ │ │ │ b.n 1d8d9c │ │ │ │ ldr r6, [pc, #928] @ (1d917c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [pc, #808] @ (1d910c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7} │ │ │ │ + pop {r1, pc} │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [pc, #656] @ (1d907c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d8e02 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -130855,15 +130854,15 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ strh.w r0, [r8, sl, lsl #3] │ │ │ │ cbnz r4, 1d8ef6 │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #168] @ (1d8f30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d8e9e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -130922,15 +130921,15 @@ │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ @ instruction: 0xf78c003a │ │ │ │ cbnz r0, 1d8f70 │ │ │ │ movs r3, r7 │ │ │ │ ldr r5, [pc, #560] @ (1d9158 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ movs r5, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -130958,19 +130957,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d8f8c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #160] @ (1d9024 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev16 r0, r0 │ │ │ │ + hlt 0x0008 │ │ │ │ movs r1, r5 │ │ │ │ - rev r0, r0 │ │ │ │ + rev16 r0, r1 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ movs r5, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -130998,19 +130997,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d8ff0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #784] @ (1d92f8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 1d9022 │ │ │ │ + rev r4, r4 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r4, 1d9016 │ │ │ │ + cbnz r4, 1d9028 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d901e │ │ │ │ ldr r3, [pc, #48] @ (1d902c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -131029,17 +131028,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r4, [pc, #448] @ (1d91f0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 1d904a │ │ │ │ + cbnz r4, 1d905c │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1d905a │ │ │ │ + cbnz r0, 1d906c │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d9058 │ │ │ │ @@ -131059,15 +131058,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d904a │ │ │ │ ldr r0, [pc, #12] @ (1d907c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ @ instruction: 0xf5e2003a │ │ │ │ - lsrs r2, r3, #10 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001d9080 : │ │ │ │ ldr r3, [pc, #12] @ (1d9090 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -131402,23 +131401,23 @@ │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #584] @ (1d9600 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #424] @ (1d9564 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #264] @ (1d94c8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb67e │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #64] @ (1d940c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #984] @ (1d97a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb65c │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (1d95d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -131617,39 +131616,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ adds r3, #26 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #480] @ (1d97c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb69e │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0x47da │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ blxns r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - add r3, pc, #560 @ (adr r3, 1d982c ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 1d994c ) │ │ │ │ movs r7, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r5, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r5, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (1d96e8 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -131784,27 +131783,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (1d9788 ) │ │ │ │ ldr r0, [pc, #36] @ (1d978c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d8730 │ │ │ │ - sxtb r6, r5 │ │ │ │ + uxth r6, r6 │ │ │ │ movs r1, r5 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxtb r6, r6 │ │ │ │ movs r1, r5 │ │ │ │ - sxtb r6, r2 │ │ │ │ + uxth r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + sxtb r4, r1 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d97c0 │ │ │ │ @@ -131819,17 +131818,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ ldr r0, [pc, #12] @ (1d97d0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ - cbz r2, 1d97fc │ │ │ │ + cbz r2, 1d980e │ │ │ │ movs r1, r5 │ │ │ │ - cbz r2, 1d980a │ │ │ │ + sxth r2, r4 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (1d98e8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -131855,19 +131854,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 1d9880 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 1d9880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9320 │ │ │ │ + bl 2f9330 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1d98c2 │ │ │ │ ldr r1, [pc, #172] @ (1d98f0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -131932,44 +131931,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (1d9918 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d98a2 │ │ │ │ ldr r0, [pc, #60] @ (1d991c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1d98a2 │ │ │ │ cmp r7, #26 │ │ │ │ movs r4, r7 │ │ │ │ add r2, fp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - uxtb r0, r4 │ │ │ │ + cbz r0, 1d9942 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r2, 1d990e │ │ │ │ + cbz r2, 1d9920 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxtb r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mvns r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxtb r6, r4 │ │ │ │ + uxth r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ - sxtb r0, r4 │ │ │ │ + uxth r0, r5 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r4 │ │ │ │ + uxth r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (1d9ba0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -132116,15 +132115,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d9b76 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 1dc33c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -132234,21 +132233,21 @@ │ │ │ │ lsls r7, r0, #1 │ │ │ │ tst r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ sbcs r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r4, r7 │ │ │ │ - vaddl.u32 q0, d2, d28 │ │ │ │ + vaddl.u32 q8, d10, d28 │ │ │ │ │ │ │ │ 001d9bd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (1d9c10 ) │ │ │ │ @@ -132304,15 +132303,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9c74 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -132411,17 +132410,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d9c74 │ │ │ │ nop │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #688 @ 0x2b0 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9d78 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132467,15 +132466,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - add r6, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9df8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -132510,17 +132509,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 18155c │ │ │ │ cmp r0, #246 @ 0xf6 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ movs r6, r6 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #816 @ 0x330 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9e60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -132693,19 +132692,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 18155c │ │ │ │ subs r4, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ movs r6, r6 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -132737,15 +132736,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d8730 │ │ │ │ nop │ │ │ │ subs r4, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da08c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -132841,15 +132840,15 @@ │ │ │ │ bne.n 1da14a │ │ │ │ ldr r0, [pc, #12] @ (1da184 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #968 @ (adr r7, 1da550 ) │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1da196 │ │ │ │ ldr r0, [pc, #84] @ (1da1e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ @@ -132879,19 +132878,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 1da08c │ │ │ │ ldr r0, [pc, #20] @ (1da1ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d8730 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ movs r1, r5 │ │ │ │ subs r2, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 1da440 ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 1da560 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da1f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -132979,17 +132978,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #832] @ (1da61c ) │ │ │ │ + str r0, [r3, r0] │ │ │ │ movs r6, r6 │ │ │ │ - add r6, pc, #80 @ (adr r6, 1da330 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 1da450 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da2e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -133066,25 +133065,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1da3c0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movs r4, #14 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da3c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -133141,17 +133140,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181ec8 │ │ │ │ nop │ │ │ │ subs r0, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1da4fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -133203,15 +133202,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 1da4d0 │ │ │ │ nop │ │ │ │ adds r7, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ movs r1, r5 │ │ │ │ adds r7, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133305,19 +133304,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 183078 │ │ │ │ b.n 1da5c8 │ │ │ │ nop │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #488 @ (adr r4, 1da7ec ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 1da90c ) │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #112 @ (adr r7, 1da67c ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 1da79c ) │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -133349,17 +133348,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (1da674 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (1da6bc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -133411,15 +133410,15 @@ │ │ │ │ bl 1da3f8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1d8730 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #856 @ (adr r5, 1daa6c ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 1da78c ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da714 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133666,15 +133665,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1da8f2 │ │ │ │ ldr.w r0, [pc, #1468] @ 1daf50 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1da8f2 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 1817b0 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -133793,15 +133792,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 1da8ae │ │ │ │ ldr.w r0, [pc, #1156] @ 1daf70 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1da8ae │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 1dabd8 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 1dae50 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 1daa2c │ │ │ │ @@ -133858,15 +133857,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1da8aa │ │ │ │ ldr r0, [pc, #1016] @ (1daf84 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1da8aa │ │ │ │ ldr r3, [pc, #1004] @ (1daf88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1da902 │ │ │ │ @@ -133874,15 +133873,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1da902 │ │ │ │ ldr r0, [pc, #984] @ (1daf8c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 1da902 │ │ │ │ ldr r3, [pc, #888] @ (1daf3c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -133955,15 +133954,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1daa1c │ │ │ │ ldr r0, [pc, #812] @ (1dafa0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1daa1c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1daa1c │ │ │ │ b.n 1dac5a │ │ │ │ ldr r3, [pc, #792] @ (1dafa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -133974,15 +133973,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1da966 │ │ │ │ ldr r0, [pc, #772] @ (1dafa8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 1da966 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -134089,15 +134088,15 @@ │ │ │ │ b.n 1dad44 │ │ │ │ ldr r4, [pc, #556] @ (1dafd0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 1dad44 │ │ │ │ ldr r0, [pc, #548] @ (1dafd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ bl 1dbdf8 │ │ │ │ movs r0, #0 │ │ │ │ bl 1dbeec │ │ │ │ b.n 1dabce │ │ │ │ ldr r4, [pc, #532] @ (1dafd8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -134181,74 +134180,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (1daf4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1daa1c │ │ │ │ ldr r0, [pc, #400] @ (1db01c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1daa1c │ │ │ │ ldr r2, [pc, #396] @ (1db020 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1daa1c │ │ │ │ ldr r2, [pc, #172] @ (1daf4c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 1daa1c │ │ │ │ ldr r0, [pc, #376] @ (1db024 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1daa1c │ │ │ │ ldr r3, [pc, #368] @ (1db028 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1daa9a │ │ │ │ ldr r3, [pc, #136] @ (1daf4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1daa9a │ │ │ │ ldr r0, [pc, #348] @ (1db02c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1daa9a │ │ │ │ ldr r3, [pc, #340] @ (1db030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dabce │ │ │ │ ldr r3, [pc, #100] @ (1daf4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1dabce │ │ │ │ ldr r0, [pc, #320] @ (1db034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dabce │ │ │ │ ldr r3, [pc, #312] @ (1db038 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dacca │ │ │ │ ldr r3, [pc, #64] @ (1daf4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1dacca │ │ │ │ ldr r0, [pc, #292] @ (1db03c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dacca │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ subs r6, r3, #2 │ │ │ │ movs r4, r7 │ │ │ │ adds r4, #2 │ │ │ │ @@ -134263,15 +134262,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ adds r3, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #768 @ (adr r3, 1db254 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 1daf74 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -134279,63 +134278,63 @@ │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #736 @ (adr r2, 1db254 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 1daf74 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #544 @ (adr r1, 1db1a8 ) │ │ │ │ + add r1, pc, #832 @ (adr r1, 1db2c8 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #280 @ (adr r1, 1db0a8 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 1db1c8 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r0, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #136 @ (adr r2, 1db02c ) │ │ │ │ + add r2, pc, #424 @ (adr r2, 1db14c ) │ │ │ │ movs r1, r5 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #160 @ (adr r0, 1db04c ) │ │ │ │ + add r0, pc, #448 @ (adr r0, 1db16c ) │ │ │ │ movs r1, r5 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldcl 0, cr0, [r6, #176] @ 0xb0 │ │ │ │ + cdp 0, 1, cr0, cr14, cr12, {1} │ │ │ │ bls.n 1dafb8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc 0, cr0, [r8, #176] @ 0xb0 │ │ │ │ + stcl 0, cr0, [r0, #176]! @ 0xb0 │ │ │ │ bhi.n 1daf48 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1daf38 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1daf28 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1daf1c │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1daf0c │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ bhi.n 1db0d4 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1db0c4 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1db0b4 │ │ │ │ movs r2, r7 │ │ │ │ @@ -134353,41 +134352,41 @@ │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [sp, #888] @ 0x378 │ │ │ │ movs r3, r7 │ │ │ │ bhi.n 1db03c │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1db02c │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ movs r1, r5 │ │ │ │ bvc.n 1db00c │ │ │ │ movs r2, r7 │ │ │ │ bvc.n 1db000 │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + add r0, pc, #136 @ (adr r0, 1db0a8 ) │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #72 @ (adr r0, 1db078 ) │ │ │ │ + add r0, pc, #360 @ (adr r0, 1db198 ) │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #232 @ (adr r0, 1db128 ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 1db248 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001db040 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134436,19 +134435,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r2, r2 │ │ │ │ + tst r2, r3 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001db0d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -134602,15 +134601,15 @@ │ │ │ │ beq.n 1db274 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (1db340 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1db212 │ │ │ │ ldr r0, [pc, #260] @ (1db344 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -134711,31 +134710,31 @@ │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r6, #18 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rors r6, r7 │ │ │ │ + negs r6, r0 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ movs r3, r5 │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001db364 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -134840,15 +134839,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -134896,15 +134895,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1db4e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ bcc.n 1db5bc │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -134912,15 +134911,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1db53c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (1db540 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #48] @ (1db544 ) │ │ │ │ ldr r3, [pc, #52] @ (1db548 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -134930,19 +134929,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf29e002c │ │ │ │ + @ instruction: 0xf2e6002c │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1db55e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -135002,28 +135001,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1db690 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1db668 │ │ │ │ ldr r3, [pc, #136] @ (1db694 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (1db698 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 1815a8 │ │ │ │ @@ -135051,33 +135050,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (1db69c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f95bc │ │ │ │ + b.w 2f9604 │ │ │ │ ldr r1, [pc, #36] @ (1db6a0 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (1db6a4 ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ movs r1, r5 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (1db6f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -135098,15 +135097,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r4, r9, lsl #2] │ │ │ │ + ldrh.w r0, [ip, #41] @ 0x29 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (1db9f0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #744] @ (1db9f4 ) │ │ │ │ @@ -135309,85 +135308,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1db7da │ │ │ │ ldr r0, [pc, #300] @ (1dba18 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db7da │ │ │ │ ldr r3, [pc, #292] @ (1dba1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1db81c │ │ │ │ ldr r3, [pc, #276] @ (1dba14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1db81c │ │ │ │ ldr r0, [pc, #276] @ (1dba20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db81c │ │ │ │ ldr r3, [pc, #272] @ (1dba24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1db82a │ │ │ │ ldr r3, [pc, #244] @ (1dba14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 1db82a │ │ │ │ ldr r0, [pc, #256] @ (1dba28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db82a │ │ │ │ ldr r3, [pc, #248] @ (1dba2c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1db848 │ │ │ │ ldr r3, [pc, #216] @ (1dba14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1db848 │ │ │ │ ldr r0, [pc, #232] @ (1dba30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db848 │ │ │ │ ldr r3, [pc, #228] @ (1dba34 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1db83a │ │ │ │ ldr r3, [pc, #184] @ (1dba14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1db83a │ │ │ │ ldr r0, [pc, #208] @ (1dba38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db83a │ │ │ │ ldr r3, [pc, #200] @ (1dba3c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1db858 │ │ │ │ ldr r3, [pc, #148] @ (1dba14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1db858 │ │ │ │ ldr r0, [pc, #180] @ (1dba40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db858 │ │ │ │ ldr r3, [pc, #176] @ (1dba44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1db884 │ │ │ │ ldr r3, [pc, #116] @ (1dba14 ) │ │ │ │ @@ -135400,15 +135399,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 1db884 │ │ │ │ ldr r3, [pc, #124] @ (1dba4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -135417,66 +135416,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (1dba14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1db8c0 │ │ │ │ ldr r0, [pc, #104] @ (1dba50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1db8c0 │ │ │ │ nop │ │ │ │ lsrs r0, r7, #31 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1dbf28 │ │ │ │ + b.n 1dbfb8 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dba54 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -135485,15 +135484,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001dba60 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (1dba6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 3aeb00 │ │ │ │ + b.w 3aeb48 │ │ │ │ movs r3, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001dba70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -135577,24 +135576,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (1dbd80 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3b6f28 │ │ │ │ + bl 3b6f70 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 27d5d8 │ │ │ │ - bl 2fb3dc │ │ │ │ + bl 2fb424 │ │ │ │ ldr r1, [pc, #556] @ (1dbd84 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 1dbb74 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (1dbd88 ) │ │ │ │ add r3, pc │ │ │ │ @@ -135607,29 +135606,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (1dbd8c ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3af030 │ │ │ │ + bl 3af078 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (1dbd90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (1dbd94 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (1dbd98 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 3af388 │ │ │ │ + bl 3af3d0 │ │ │ │ ldr r3, [pc, #484] @ (1dbd9c ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 1db164 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -135641,15 +135640,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (1dbda8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dbc96 │ │ │ │ ldr r2, [pc, #444] @ (1dbdac ) │ │ │ │ ldr r3, [pc, #364] @ (1dbd60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -135672,15 +135671,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (1dbdb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dbbe8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dbd48 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 182930 │ │ │ │ @@ -135699,49 +135698,49 @@ │ │ │ │ beq.n 1dbd06 │ │ │ │ ldr r0, [pc, #348] @ (1dbdc0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 3b7330 │ │ │ │ + bl 3b7378 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1dbb16 │ │ │ │ ldr r3, [pc, #324] @ (1dbdc4 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (1dbdc8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (1dbdcc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r6, #0 │ │ │ │ b.n 1dbbc4 │ │ │ │ ldr r3, [pc, #308] @ (1dbdd0 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (1dbdd4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (1dbdd8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dbbc4 │ │ │ │ ldr r0, [pc, #288] @ (1dbddc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 3af3cc │ │ │ │ + bl 3af414 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -135785,15 +135784,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1dbb04 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (1dbdf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 1dbb04 │ │ │ │ ldr r1, [pc, #168] @ (1dbdf4 ) │ │ │ │ add r1, pc │ │ │ │ blx 182b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1dbc52 │ │ │ │ @@ -135805,74 +135804,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #17 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ movs r7, r5 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #66 @ 0x42 │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ movs r6, r6 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r0, r5] │ │ │ │ movs r7, r5 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #148 @ 0x94 │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ movs r6, r6 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #856] @ 0x358 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ movs r1, r5 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ asrs r0, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dbdf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -135916,15 +135915,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 1dbe72 │ │ │ │ ldr r0, [pc, #112] @ (1dbed8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 3af3cc │ │ │ │ + bl 3af414 │ │ │ │ b.n 1dbe2c │ │ │ │ ldr r1, [pc, #104] @ (1dbedc ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -135947,15 +135946,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dbe5a │ │ │ │ ldr r0, [pc, #56] @ (1dbee8 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1dbe5a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #3 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r5, #3 │ │ │ │ movs r4, r7 │ │ │ │ @@ -135965,21 +135964,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #3 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dbeec : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 245090 │ │ │ │ │ │ │ │ @@ -136044,38 +136043,38 @@ │ │ │ │ │ │ │ │ 001dbf8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr.w ip, [pc, #48] @ 1dbfd4 │ │ │ │ ldr r2, [pc, #48] @ (1dbfd8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1dbfdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ movs r6, r6 │ │ │ │ - cdp 0, 13, cr0, cr12, cr8, {1} │ │ │ │ - orns r0, r2, #11010048 @ 0xa80000 │ │ │ │ + vhadd.s32 d0, d4, d24 │ │ │ │ + @ instruction: 0xf4ba0028 │ │ │ │ │ │ │ │ 001dbfe0 : │ │ │ │ ldr r3, [pc, #24] @ (1dbffc ) │ │ │ │ ldr r2, [pc, #28] @ (1dc000 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -136113,15 +136112,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r5, #27 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 1dba50 │ │ │ │ + b.n 1dbae0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001dc048 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1dc064 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (1dc06c ) │ │ │ │ @@ -136135,17 +136134,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 1d8730 │ │ │ │ ldr r0, [pc, #12] @ (1dc074 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ adds r0, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r0, #12] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -136187,15 +136186,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 1823b4 │ │ │ │ ldr r3, [pc, #128] @ (1dc164 ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ ldr r0, [pc, #116] @ (1dc168 ) │ │ │ │ add r0, pc │ │ │ │ bl 1d8730 │ │ │ │ ldr r2, [pc, #112] @ (1dc16c ) │ │ │ │ ldr r3, [pc, #96] @ (1dc15c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -136239,34 +136238,34 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ lsls r0, r1, #24 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r2, #32 │ │ │ │ movs r6, r6 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc184 : │ │ │ │ ldr r0, [pc, #4] @ (1dc18c ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8730 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc190 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136295,25 +136294,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1dc1f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dc1c2 │ │ │ │ ldr r0, [pc, #24] @ (1dc1f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dc1c2 │ │ │ │ lsls r4, r4, #21 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc1fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -136384,15 +136383,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1dc268 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1dc21a │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 45233c │ │ │ │ + bl 452384 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dc21a │ │ │ │ ldr r2, [pc, #96] @ (1dc320 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1dc2f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -136410,15 +136409,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1dc286 │ │ │ │ ldr r0, [pc, #72] @ (1dc330 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dc286 │ │ │ │ ldr r2, [pc, #60] @ (1dc334 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1dc2c4 │ │ │ │ @@ -136426,15 +136425,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dc2c4 │ │ │ │ ldr r0, [pc, #44] @ (1dc338 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dc2c4 │ │ │ │ nop │ │ │ │ lsls r4, r6, #19 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136442,19 +136441,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc33c : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1dc348 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -136565,17 +136564,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc468 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001dc46c : │ │ │ │ @@ -136655,72 +136654,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1dc4e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ stmia r3!, {r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001dc4e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (1dc550 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #80] @ (1dc554 ) │ │ │ │ ldr r2, [pc, #80] @ (1dc558 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1dc53a │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (1dc55c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136738,59 +136737,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (1dc608 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 1dc5e4 │ │ │ │ ldr r6, [pc, #92] @ (1dc60c ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 1dc5e4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1dc58a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ movs r6, r6 │ │ │ │ - ldmdb r8!, {r3, r5} │ │ │ │ - cmn r4, r6 │ │ │ │ + @ instruction: 0xe9800028 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc610 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001dc614 : │ │ │ │ @@ -136804,29 +136803,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (1dc658 ) │ │ │ │ ldr r1, [pc, #44] @ (1dc65c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r6, #6 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc660 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136846,35 +136845,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ cbz r0, 1dc700 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (1dc730 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #132] @ (1dc734 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #116] @ (1dc738 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (1dc73c ) │ │ │ │ ldr r3, [pc, #72] @ (1dc724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -136897,39 +136896,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (1dc748 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dc6d8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r1, #2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1dc634 │ │ │ │ + bmi.n 1dc6c4 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r4, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r5 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r2, #56] @ 0x38 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc74c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136957,19 +136956,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #176 @ 0xb0 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r6, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc7b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136996,19 +136995,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ asrs r2, r1, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #80 @ 0x50 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc810 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137040,19 +137039,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (1dc874 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 181cac │ │ │ │ asrs r4, r5, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc878 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137081,30 +137080,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (1dc8f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ bl 1dc810 │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #24] @ (1dc8f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ asrs r4, r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r3, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc8f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137113,44 +137112,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (1dc988 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 1dc974 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 1dc966 │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #100] @ (1dc98c ) │ │ │ │ ldr r2, [pc, #104] @ (1dc990 ) │ │ │ │ ldr r1, [pc, #104] @ (1dc994 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #92] @ (1dc998 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 2402dc │ │ │ │ ldr r1, [pc, #84] @ (1dc99c ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3d28 │ │ │ │ + bl 2f3d70 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f50cc │ │ │ │ + b.w 2f5114 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -137158,27 +137157,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2l 0, cr0, [r6, #236]! @ 0xec │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1dc4b4 │ │ │ │ + b.n 1dc544 │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1dc9a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ittt mi │ │ │ │ movmi r2, r7 │ │ │ │ pushmi {lr} │ │ │ │ movmi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -137186,37 +137185,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (1dca00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1dca04 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #48] @ (1dca08 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1dca0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r3, #18 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1dc3ec │ │ │ │ + b.n 1dc47c │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r7, #2 │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ittt eq │ │ │ │ moveq r2, r7 │ │ │ │ pusheq {r4, r5, r6, lr} │ │ │ │ moveq.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137229,25 +137228,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (1dcaa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #104] @ (1dcaa4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (1dcaa8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #60] @ 1dca90 │ │ │ │ ldr r2, [pc, #84] @ (1dcaac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (1dcab0 ) │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -137267,27 +137266,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f13e4 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ bkpt 0x0086 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r5, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #148] @ 1dcb58 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -137328,42 +137327,42 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dcaf8 │ │ │ │ ldr r0, [pc, #60] @ (1dcb68 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dcaf8 │ │ │ │ ldr r3, [pc, #52] @ (1dcb6c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dcaf8 │ │ │ │ ldr r3, [pc, #32] @ (1dcb64 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1dcaf8 │ │ │ │ ldr r0, [pc, #32] @ (1dcb70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dcaf8 │ │ │ │ ldc2 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1dcbd8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -137371,15 +137370,15 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #80] @ (1dcbe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #924 @ 0x39c │ │ │ │ blx 183038 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -137393,19 +137392,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r1, #32] │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #320] @ (1dcd38 ) │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -137473,15 +137472,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1dcca0 │ │ │ │ ldr r0, [pc, #184] @ (1dcd4c ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ and.w r3, r3, #31 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 1dccce │ │ │ │ movw r2, #63487 @ 0xf7ff │ │ │ │ movt r2, #65023 @ 0xfdff │ │ │ │ asrs r2, r3 │ │ │ │ @@ -137506,26 +137505,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (1dcd58 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 1dcb74 │ │ │ │ b.n 1dcc54 │ │ │ │ add.w r2, r1, #230 @ 0xe6 │ │ │ │ ldr r0, [pc, #92] @ (1dcd5c ) │ │ │ │ mov r8, r2 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1dcc24 │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1dcc50 │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 1dcc1e │ │ │ │ @@ -137542,23 +137541,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #30] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ movs r1, r5 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + movs r7, #244 @ 0xf4 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1dd104 │ │ │ │ + b.n 1dd194 │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dcd60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -137598,15 +137597,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ace08 │ │ │ │ + bl 3ace50 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 1dcf22 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 1dcedc │ │ │ │ @@ -137616,15 +137615,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 1dcf52 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 1dcd98 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -137654,69 +137653,69 @@ │ │ │ │ beq.n 1dcd98 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 3aa3dc │ │ │ │ + bl 3aa424 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dce9a │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 1dce30 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3acf7c │ │ │ │ + bl 3acfc4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1dce30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 2f5ae0 │ │ │ │ + bl 2f5b28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #184] @ (1dcf74 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1dcf78 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (1dcf7c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 1dcd9e │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 2f5ae0 │ │ │ │ + bl 2f5b28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ ldr r3, [pc, #132] @ (1dcf80 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (1dcf84 ) │ │ │ │ ldr r3, [pc, #128] @ (1dcf88 ) │ │ │ │ @@ -137726,34 +137725,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dcd9e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (1dcf8c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (1dcf90 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (1dcf94 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 1dcd9e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (1dcf98 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (1dcf9c ) │ │ │ │ ldr r0, [pc, #68] @ (1dcfa0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -137762,37 +137761,37 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 @ instruction: 0xf988003b │ │ │ │ ldr??.w r0, [ip, fp, lsl #3] │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r6, #14] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #122 @ 0x7a │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ movs r6, r6 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dcfa4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137822,29 +137821,29 @@ │ │ │ │ cbnz r5, 1dcfec │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 1dd074 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1dd0ac │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 1dd130 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1dd150 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1dd024 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1dd16a │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (1dd1a8 ) │ │ │ │ ldr r3, [pc, #376] @ (1dd1a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137860,15 +137859,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1dd19a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a47c │ │ │ │ + bl 34a4c4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd120 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dcfec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1dcfe6 │ │ │ │ @@ -137882,46 +137881,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (1dd1b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 1dd026 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dcfec │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1dcffc │ │ │ │ ldr r3, [pc, #264] @ (1dd1b8 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (1dd1bc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (1dd1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dd08c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a47c │ │ │ │ + bl 34a4c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 1dd112 │ │ │ │ cbnz r5, 1dd0e6 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 1dd18e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -137964,39 +137963,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (1dd1cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dd08c │ │ │ │ ldr r3, [pc, #124] @ (1dd1d0 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (1dd1d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (1dd1d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dd08c │ │ │ │ ldr r3, [pc, #112] @ (1dd1dc ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (1dd1e0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (1dd1e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dd08c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dd0e6 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -138004,43 +138003,43 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ @ instruction: 0xf74a003b │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6da003b │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #138 @ 0x8a │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r2, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r6, #0] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ movs r1, r5 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #82 @ 0x52 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r2, #10] │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #2] │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #204 @ 0xcc │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r3, #174 @ 0xae │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r7, #56] @ 0x38 │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd1e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -138063,49 +138062,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 347ac8 │ │ │ │ + bl 347b10 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 1dd294 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1dd24c │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 1dd24c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dd2c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 348fe4 │ │ │ │ + bl 34902c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 1dd2b8 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 1dd2a8 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 348fec │ │ │ │ + bl 349034 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 348da4 │ │ │ │ + bl 348dec │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 342238 │ │ │ │ + bl 342280 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -138116,22 +138115,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1dd258 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 1dd252 │ │ │ │ blx 1833fc │ │ │ │ │ │ │ │ 001dd2cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138184,27 +138183,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dd366 │ │ │ │ ldr r3, [pc, #148] @ (1dd3e0 ) │ │ │ │ ldr r2, [pc, #148] @ (1dd3e4 ) │ │ │ │ ldr r1, [pc, #152] @ (1dd3e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -138239,34 +138238,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1dd366 │ │ │ │ nop │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r1, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd3f8 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 1dd4da │ │ │ │ @@ -138443,25 +138442,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3acf7c │ │ │ │ + bl 3acfc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dd688 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 1dd688 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -138476,15 +138475,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 1dd682 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 1dd6b6 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 1dd658 │ │ │ │ @@ -138527,29 +138526,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1dd6d2 │ │ │ │ ldr r0, [pc, #44] @ (1dd71c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dd6d2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ adds.w r0, ip, #59 @ 0x3b │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, lr, #59 @ 0x3b │ │ │ │ orns r0, r4, #59 @ 0x3b │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -138570,15 +138569,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 34a4f0 │ │ │ │ + bl 34a538 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1dd7e8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -138628,15 +138627,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (1dd97c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1dd786 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 1dd5d0 │ │ │ │ adds r0, #1 │ │ │ │ @@ -138651,15 +138650,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1dd776 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -138707,15 +138706,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 1dd778 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -138772,15 +138771,15 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s64 d16, d10, d27 │ │ │ │ asrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd980 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -139035,24 +139034,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (1ddc18 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1ddbcc │ │ │ │ adc.w r0, r2, fp, rrx │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 4528dc │ │ │ │ + b.w 452924 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (1ddda4 ) │ │ │ │ @@ -139067,23 +139066,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1ddd98 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ddd98 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 1ddd98 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldr r2, [pc, #308] @ (1dddac ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -139200,38 +139199,38 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ddd22 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeac8003b │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + adds r6, r4, r3 │ │ │ │ movs r6, r6 │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r7, r1 │ │ │ │ movs r6, r6 │ │ │ │ ldrd r0, r0, [lr, #236] @ 0xec │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r7, #23] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1dde34 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ cbnz r0, 1dde0a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -139272,18 +139271,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1dde78 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1ddee8 │ │ │ │ @@ -139292,53 +139291,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1ddef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #72] @ 1ddef4 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 1ddef8 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (1ddefc ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1ddf00 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ movs r6, r6 │ │ │ │ - beq.n 1ddf30 │ │ │ │ + beq.n 1ddfc0 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [r3, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 1ddf80 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139350,26 +139349,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 347ac8 │ │ │ │ + bl 347b10 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 1dddc4 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 348ee4 │ │ │ │ + bl 348f2c │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 1dd1e8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139438,21 +139437,21 @@ │ │ │ │ bne.n 1ddfd6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -139741,15 +139740,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 1de336 │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -139788,22 +139787,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (1de6ac ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (1de6b0 ) │ │ │ │ @@ -139814,23 +139813,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (1de6b8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 1de526 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 1de55a │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -139840,19 +139839,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 1de47e │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 1de4b2 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1de4d4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 348ee4 │ │ │ │ + bl 348f2c │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 1de4d6 │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -139865,33 +139864,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (1de6c4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 347b88 │ │ │ │ + bl 347bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1de694 │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 1dcfa4 │ │ │ │ @@ -139908,15 +139907,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (1de6d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -139952,15 +139951,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (1de6dc ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -139972,25 +139971,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 1dd1e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1de510 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1de5c0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1de66c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 1de61e │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (1de6e0 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -140000,15 +139999,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 347d24 │ │ │ │ + bl 347d6c │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 1de63c │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -140022,15 +140021,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (1de6ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1de510 │ │ │ │ mov r0, r8 │ │ │ │ bl 1ddc24 │ │ │ │ cbnz r0, 1de68a │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -140052,79 +140051,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (1de704 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1de510 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 1de648 │ │ │ │ ldr r3, [pc, #112] @ (1de708 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (1de70c ) │ │ │ │ ldr r0, [pc, #112] @ (1de710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - asrs r6, r4, #4 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r5, #31] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r6, #27] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r7, #25] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r7, #30 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ movs r1, r5 │ │ │ │ add r3, pc, #704 @ (adr r3, 1de9a4 ) │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r5, #21] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -140182,52 +140181,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1de7cc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (1de810 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #40] @ (1de814 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (1de818 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 1de798 │ │ │ │ nop │ │ │ │ - lsrs r0, r6, #20 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ movs r6, r6 │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -140273,15 +140272,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1ddfc0 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 1de8be │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -140314,22 +140313,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 1de714 │ │ │ │ ldr r0, [pc, #16] @ (1de928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1de906 │ │ │ │ nop │ │ │ │ udf #8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #16] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -140360,23 +140359,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 1de9d4 │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 1de9d8 │ │ │ │ cbz r0, 1de9b6 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 1de9dc │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 1de9ba │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ cbz r0, 1de9ba │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -140433,15 +140432,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1dea4c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140484,15 +140483,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1dead6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140537,15 +140536,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1deb64 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140581,15 +140580,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1debdc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140672,19 +140671,19 @@ │ │ │ │ cbz r3, 1ded0c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ cbnz r0, 1decf2 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140762,21 +140761,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ded54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 1ded54 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -140836,21 +140835,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dedfa │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 1dedfa │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 1deebc │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -140948,15 +140947,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1def2e │ │ │ │ ldr r0, [pc, #376] @ (1df0d8 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 1def2e │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 1def26 │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -141014,15 +141013,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3acf7c │ │ │ │ + bl 3acfc4 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1df080 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -141049,15 +141048,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 1df01e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 1df01e │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -141098,27 +141097,27 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r6, #76] @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001df0f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141127,15 +141126,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 1df11a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -141147,15 +141146,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 1de92c │ │ │ │ @@ -141192,15 +141191,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 1df1b4 │ │ │ │ │ │ │ │ @@ -141379,15 +141378,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1df20c │ │ │ │ ldr r0, [pc, #540] @ (1df5b8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 1df20c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 1df0f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -141441,15 +141440,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3ad470 │ │ │ │ + bl 3ad4b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1df258 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1debf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1df258 │ │ │ │ @@ -141506,15 +141505,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3ad470 │ │ │ │ + bl 3ad4b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1df506 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1df532 │ │ │ │ @@ -141589,30 +141588,32 @@ │ │ │ │ adc.w r0, r6, r8, lsl #1 │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ movs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r2, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - vshr.u16 d16, d21, #14 │ │ │ │ - str r4, [r6, #96] @ 0x60 │ │ │ │ + movs r2, r3 │ │ │ │ + movs r6, r6 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ movs r1, r5 │ │ │ │ - vshr.u32 d0, d21, #6 │ │ │ │ - str r4, [r3, #96] @ 0x60 │ │ │ │ + movs r2, r0 │ │ │ │ + movs r6, r6 │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r6, #8] │ │ │ │ movs r1, r5 │ │ │ │ - vshr.u32 d0, d21, #30 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + vshr.u32 d16, d21, #22 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001df5e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -141628,25 +141629,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 1df826 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #648] @ (1df8a8 ) │ │ │ │ ldr r2, [pc, #648] @ (1df8ac ) │ │ │ │ ldr r1, [pc, #652] @ (1df8b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ddfc0 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -141694,15 +141695,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3ad470 │ │ │ │ + bl 3ad4b8 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 1df884 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -141737,15 +141738,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3acf7c │ │ │ │ + bl 3acfc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1df804 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 1df6d2 │ │ │ │ bhi.n 1df7be │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141888,18 +141889,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 1df8b4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 7, r0, cr12, cr5, {1} │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + vqadd.u8 d16, d4, d21 │ │ │ │ + str r2, [r3, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141977,15 +141978,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 1df99c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -142022,25 +142023,25 @@ │ │ │ │ b.n 1df96a │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 1df9bc │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 1df982 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #96] @ (1dfa68 ) │ │ │ │ ldr r2, [pc, #100] @ (1dfa6c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (1dfa70 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 1dfa40 │ │ │ │ @@ -142063,23 +142064,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (1dfa78 ) │ │ │ │ ldr r0, [pc, #32] @ (1dfa7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - smlatt r0, r6, r5, r0 │ │ │ │ - str r4, [r4, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfb5e0035 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xfac60035 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + @ instruction: 0xfb0e0035 │ │ │ │ + str r0, [r6, #20] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dfa80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -142092,39 +142093,39 @@ │ │ │ │ cbz r3, 1dfaf2 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (1dfb18 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ ldr r1, [pc, #104] @ (1dfb1c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3c6c │ │ │ │ + bl 2f3cb4 │ │ │ │ ldr r1, [pc, #96] @ (1dfb20 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3d48 │ │ │ │ + bl 2f3d90 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3478b0 │ │ │ │ + bl 3478f8 │ │ │ │ ldr r3, [pc, #84] @ (1dfb24 ) │ │ │ │ ldr r1, [pc, #84] @ (1dfb28 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 1f0520 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f50cc │ │ │ │ + bl 2f5114 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1dfb02 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -142135,23 +142136,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldmia r4!, {r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r1, #28] │ │ │ │ + str r6, [r2, #32] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r5, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001dfb2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -142186,15 +142187,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1dfb68 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 44cecc │ │ │ │ + bl 44cf14 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 183038 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -142203,29 +142204,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (1dfc74 ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f2874 │ │ │ │ + bl 2f28bc │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -142247,15 +142248,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (1dfc80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142263,36 +142264,36 @@ │ │ │ │ b.n 1e032c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r5, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ b.n 1e0300 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + str r4, [r5, #0] │ │ │ │ movs r1, r5 │ │ │ │ - str??.w r0, [r0, #53] @ 0x35 │ │ │ │ - str r2, [r6, #28] │ │ │ │ + vld4.8 {d0-d3}, [r8 :256], r5 │ │ │ │ + str r2, [r7, #32] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1dfcb4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -142301,46 +142302,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #72] @ (1dfd18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #60] @ (1dfd1c ) │ │ │ │ ldr r1, [pc, #60] @ (1dfd20 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #44] @ (1dfd24 ) │ │ │ │ ldr r1, [pc, #48] @ (1dfd28 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r5, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f4154 │ │ │ │ - @ instruction: 0xfad00035 │ │ │ │ - str r2, [r0, #84] @ 0x54 │ │ │ │ + b.w 2f419c │ │ │ │ + smlatt r0, r8, r5, r0 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r2, #84] @ 0x54 │ │ │ │ + str r6, [r3, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r6, 1dfd54 │ │ │ │ + sxth r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r0, #84] @ 0x54 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ ldrh r4, [r0, r1] │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #52] @ (1dfd64 ) │ │ │ │ ldr r3, [pc, #56] @ (1dfd68 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -142361,24 +142362,24 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dfd38 │ │ │ │ ldr r0, [pc, #24] @ (1dfd74 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldmia r1!, {r2, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.w 1df1dc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -142405,51 +142406,51 @@ │ │ │ │ ldr r6, [pc, #212] @ (1dfe9c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #212] @ (1dfea0 ) │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #176] @ (1dfea4 ) │ │ │ │ ldr r1, [pc, #180] @ (1dfea8 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #2 │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add.w r5, r0, #976 @ 0x3d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f4fbc │ │ │ │ + bl 2f5004 │ │ │ │ ldrb.w r3, [sl, #100] @ 0x64 │ │ │ │ cbz r3, 1dfe7a │ │ │ │ ldr r2, [pc, #112] @ (1dfeac ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ vldr d7, [pc, #68] @ 1dfe88 │ │ │ │ mov r1, r8 │ │ │ │ @@ -142479,30 +142480,30 @@ │ │ │ │ b.n 1dfe40 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e40035 │ │ │ │ - sub sp, #464 @ 0x1d0 │ │ │ │ + @ instruction: 0xfa2c0035 │ │ │ │ + cbz r4, 1dfea6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ movs r3, r5 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldrh r0, [r2, r0] │ │ │ │ movs r1, r5 │ │ │ │ str r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r7 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 1dff10 │ │ │ │ movs r2, r5 │ │ │ │ mrc2 15, 5, pc, cr11, cr15, {7} │ │ │ │ str r0, [sp, #208] @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -142513,33 +142514,33 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1dff08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #32] @ (1dff0c ) │ │ │ │ ldr r3, [pc, #36] @ (1dff10 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ - str.w r0, [sl, #53] @ 0x35 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + b.w 2f419c │ │ │ │ + ldrsb.w r0, [r2, r5, lsl #3] │ │ │ │ + add sp, #160 @ 0xa0 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ movs r3, r5 │ │ │ │ ldr r6, [r2, r1] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r2, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 1dff78 │ │ │ │ sub sp, #20 │ │ │ │ @@ -142547,22 +142548,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (1dff80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #64] @ (1dff84 ) │ │ │ │ ldr r1, [pc, #68] @ (1dff88 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (1dff8c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -142572,18 +142573,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r2, r5, lsl #3] │ │ │ │ - add r7, sp, #544 @ 0x220 │ │ │ │ + ldrh.w r0, [sl, #53] @ 0x35 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r1, #5 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ @@ -142597,24 +142598,24 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (1dffd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1df0f4 │ │ │ │ - @ instruction: 0xf7f60035 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh.w r0, [lr, r5, lsl #3] │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 1e001c │ │ │ │ sub sp, #12 │ │ │ │ @@ -142624,26 +142625,26 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r0, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1dfb2c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7ae0035 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + @ instruction: 0xf7f60035 │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e0028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -142651,36 +142652,36 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [pc, #116] @ (1e00b4 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #116] @ (1e00b8 ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ ldr r2, [pc, #108] @ (1e00bc ) │ │ │ │ ldr r1, [pc, #112] @ (1e00c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #92] @ (1e00c4 ) │ │ │ │ ldr r1, [pc, #96] @ (1e00c8 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r5, [pc, #84] @ (1e00cc ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #80] @ (1e00d0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f17e0 │ │ │ │ @@ -142695,24 +142696,24 @@ │ │ │ │ bl 1f11e0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r9, #808 @ 0x328 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1dfa80 │ │ │ │ nop │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7500035 │ │ │ │ - str r6, [r7, #24] │ │ │ │ + @ instruction: 0xf7980035 │ │ │ │ + str r6, [r0, #32] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ movs r1, r5 │ │ │ │ stmia r6!, {r2, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001e00d4 : │ │ │ │ @@ -142733,52 +142734,52 @@ │ │ │ │ ldr r0, [pc, #156] @ (1e0198 ) │ │ │ │ ldr r4, [pc, #160] @ (1e019c ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r7, r4, #68 @ 0x44 │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ ldr.w r9, [pc, #144] @ 1e01a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #132] @ (1e01a4 ) │ │ │ │ add r9, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f17e0 │ │ │ │ ldr r2, [pc, #116] @ (1e01a8 ) │ │ │ │ ldr r1, [pc, #120] @ (1e01ac ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ bl 1f1138 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ movs r1, #0 │ │ │ │ bl 1f11e0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e3674 │ │ │ │ @@ -142787,28 +142788,28 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1dfa80 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r0, #24] │ │ │ │ + str r6, [r1, #28] │ │ │ │ movs r1, r5 │ │ │ │ - subw r0, r0, #2101 @ 0x835 │ │ │ │ + @ instruction: 0xf6e80035 │ │ │ │ stmia r5!, {r2, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r4, #16] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ movs r1, r5 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 1e01bc │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 1e01ea │ │ │ │ @@ -142959,18 +142960,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 1e0336 │ │ │ │ - @ instruction: 0xf4de0035 │ │ │ │ + @ instruction: 0xf5260035 │ │ │ │ ldr r0, [pc, #4] @ (1e0370 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142985,41 +142986,41 @@ │ │ │ │ orrs r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1e03ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r3, [pc, #40] @ (1e03d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e03a0 │ │ │ │ ldr r3, [pc, #36] @ (1e03dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e03a0 │ │ │ │ ldr r0, [pc, #28] @ (1e03e0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1e03a0 │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #332] @ (1e0544 ) │ │ │ │ @@ -143033,15 +143034,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #316] @ (1e054c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3af014 │ │ │ │ + bl 3af05c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e04c2 │ │ │ │ ldr.w r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e04c2 │ │ │ │ ldrb.w r2, [r4, #32] │ │ │ │ lsls r1, r2, #31 │ │ │ │ @@ -143071,15 +143072,15 @@ │ │ │ │ ite eq │ │ │ │ moveq.w r9, #5 │ │ │ │ movne.w r9, #8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ adds r1, #2 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and.w r2, r2, #192 @ 0xc0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ beq.n 1e050c │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.n 1e04fc │ │ │ │ @@ -143094,15 +143095,15 @@ │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1e051c │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3aec7c │ │ │ │ + bl 3aecc4 │ │ │ │ ldr r2, [pc, #144] @ (1e0554 ) │ │ │ │ ldr r3, [pc, #132] @ (1e054c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -143144,15 +143145,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e04b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1e0560 ) │ │ │ │ strd r9, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e04b8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r3} │ │ │ │ movs r3, r7 │ │ │ │ stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -143161,15 +143162,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrb r4, [r2, r7] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ (1e0668 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -143179,15 +143180,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [pc, #220] @ (1e0674 ) │ │ │ │ mov r1, r6 │ │ │ │ str.w r0, [r4, #1128] @ 0x468 │ │ │ │ add.w r6, r4, #1920 @ 0x780 │ │ │ │ @@ -143201,15 +143202,15 @@ │ │ │ │ add.w r0, r4, #1600 @ 0x640 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ bl 22e670 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3af014 │ │ │ │ + bl 3af05c │ │ │ │ cbnz r0, 1e05fa │ │ │ │ add.w r5, r5, #420 @ 0x1a4 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 1e05c6 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1e0626 │ │ │ │ @@ -143236,15 +143237,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [pc, #96] @ (1e0678 ) │ │ │ │ ldr r2, [pc, #100] @ (1e067c ) │ │ │ │ ldr r1, [pc, #100] @ (1e0680 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3af388 │ │ │ │ + bl 3af3d0 │ │ │ │ b.n 1e05ce │ │ │ │ ldr r1, [pc, #92] @ (1e0684 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ bl 1bc280 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -143262,18 +143263,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf2820035 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + movt r0, #41013 @ 0xa035 │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ movs r1, r5 │ │ │ │ ldrh r6, [r0, #18] │ │ │ │ movs r2, r7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -143292,47 +143293,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1e06fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #76] @ (1e0700 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r3, [pc, #68] @ (1e0704 ) │ │ │ │ ldr r0, [pc, #72] @ (1e0708 ) │ │ │ │ movs r2, #9 │ │ │ │ ldr r1, [pc, #72] @ (1e070c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adcs.w r0, ip, #53 @ 0x35 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + sub.w r0, r4, #53 @ 0x35 │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r4, #8 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #8] │ │ │ │ movs r2, r7 │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ str r0, [r3, r7] │ │ │ │ @@ -143360,26 +143361,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (1e07b4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #92] @ (1e07b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (1e07bc ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add.w r5, r4, #752 @ 0x2f0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ addw r6, r4, #1172 @ 0x494 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl 1f13e4 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -143390,22 +143391,22 @@ │ │ │ │ add.w r1, r4, #1600 @ 0x640 │ │ │ │ str.w r3, [r4, #1560] @ 0x618 │ │ │ │ str.w r6, [r4, #772] @ 0x304 │ │ │ │ str.w r5, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1f1494 │ │ │ │ - @ instruction: 0xf0b80035 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + add.w r0, r0, #53 @ 0x35 │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r2, r2] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r4, r2] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (1e0844 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143413,15 +143414,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #116] @ (1e084c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r4, #0 │ │ │ │ add.w r3, r0, #780 @ 0x30c │ │ │ │ addw r5, r0, #1620 @ 0x654 │ │ │ │ movs r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 183038 │ │ │ │ @@ -143445,18 +143446,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r8, #53 @ 0x35 │ │ │ │ - ldrh r0, [r6, r4] │ │ │ │ + orns r0, r0, #53 @ 0x35 │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #204] @ 1e092c │ │ │ │ mov r3, r0 │ │ │ │ @@ -143526,28 +143527,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e0880 │ │ │ │ ldr r0, [pc, #36] @ (1e093c ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #388] @ 0x184 │ │ │ │ b.n 1e0880 │ │ │ │ nop │ │ │ │ bkpt 0x009c │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #140] @ 1e09dc │ │ │ │ mov r3, r0 │ │ │ │ @@ -143597,27 +143598,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e0972 │ │ │ │ ldr r0, [pc, #32] @ (1e09ec ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1e0972 │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -143630,15 +143631,15 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1baca4 │ │ │ │ ldr r3, [pc, #264] @ (1e0b20 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #256] @ (1e0b24 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e0ac0 │ │ │ │ @@ -143709,15 +143710,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1e0a30 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (1e0b38 ) │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1e0a30 │ │ │ │ ldr r3, [pc, #84] @ (1e0b3c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e0a5c │ │ │ │ @@ -143725,15 +143726,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e0a5c │ │ │ │ ldr r0, [pc, #68] @ (1e0b40 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1e0a5c │ │ │ │ ldr r3, [pc, #60] @ (1e0b44 ) │ │ │ │ movw r2, #803 @ 0x323 │ │ │ │ ldr r1, [pc, #56] @ (1e0b48 ) │ │ │ │ ldr r0, [pc, #60] @ (1e0b4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -143751,24 +143752,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ movs r1, r5 │ │ │ │ - ldcl 0, cr0, [r0], #212 @ 0xd4 │ │ │ │ - ldr r6, [r6, r1] │ │ │ │ + ldc 0, cr0, [r8, #-212]! @ 0xffffff2c │ │ │ │ + ldr r6, [r7, r2] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd lr, r2, [r0, #408] @ 0x198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -143846,26 +143847,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e0b90 │ │ │ │ ldr r0, [pc, #32] @ (1e0c48 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #416] @ 0x1a0 │ │ │ │ b.n 1e0b90 │ │ │ │ cbnz r0, 1e0ca0 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ movs r1, r5 │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ b.n 1e0850 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -144091,15 +144092,15 @@ │ │ │ │ it eq │ │ │ │ orreq.w r6, r6, #8 │ │ │ │ b.n 1e0e30 │ │ │ │ add.w r7, r3, #1080 @ 0x438 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3af014 │ │ │ │ + bl 3af05c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e1134 │ │ │ │ ldr.w r7, [r6, #1144] @ 0x478 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 1e0d8a │ │ │ │ ldr.w r3, [r6, #1128] @ 0x468 │ │ │ │ @@ -144158,15 +144159,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1e0d0e │ │ │ │ ldr.w r0, [pc, #1144] @ 1e145c │ │ │ │ and.w r3, r7, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r6, #776] @ 0x308 │ │ │ │ b.n 1e0d0e │ │ │ │ and.w r7, r7, #192 @ 0xc0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ beq.w 1e11ac │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ beq.w 1e1144 │ │ │ │ @@ -144267,22 +144268,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1e0d52 │ │ │ │ ldr r0, [pc, #844] @ (1e1470 ) │ │ │ │ and.w r2, r7, #255 @ 0xff │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1e0d52 │ │ │ │ addw r1, r3, #1149 @ 0x47d │ │ │ │ mov r0, r7 │ │ │ │ add r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ - bl 3aeb00 │ │ │ │ + bl 3aeb48 │ │ │ │ b.n 1e0d8a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e1346 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w r4, #2048 @ 0x800 │ │ │ │ bl 1e01fc │ │ │ │ @@ -144434,43 +144435,43 @@ │ │ │ │ ldr r3, [pc, #296] @ (1e1458 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1e11c2 │ │ │ │ ldr r0, [pc, #316] @ (1e147c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e11c2 │ │ │ │ ldr r3, [pc, #312] @ (1e1480 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e114e │ │ │ │ ldr r3, [pc, #256] @ (1e1458 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1e114e │ │ │ │ ldr r0, [pc, #288] @ (1e1484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e114e │ │ │ │ ldr r3, [pc, #264] @ (1e1478 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e1022 │ │ │ │ ldr r3, [pc, #220] @ (1e1458 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1e1022 │ │ │ │ ldr r0, [pc, #252] @ (1e1488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e1022 │ │ │ │ strb.w r2, [r3, #798] @ 0x31e │ │ │ │ ldrb.w r2, [r3, #781] @ 0x30d │ │ │ │ lsls r7, r2, #30 │ │ │ │ itttt mi │ │ │ │ ldrmi.w r2, [r3, #772] @ 0x304 │ │ │ │ ldrbmi.w r3, [r2, #47] @ 0x2f │ │ │ │ @@ -144486,15 +144487,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1e0f42 │ │ │ │ ldr r0, [pc, #192] @ (1e1490 ) │ │ │ │ ldr r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e0f42 │ │ │ │ add.w r9, sp, #12 │ │ │ │ adds r1, #4 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ mov r0, r9 │ │ │ │ blx 1821d4 │ │ │ │ b.n 1e13ee │ │ │ │ @@ -144520,15 +144521,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ bhi.w 1e10bc │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437f10 │ │ │ │ + bl 437f58 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e10bc │ │ │ │ ldr r3, [pc, #100] @ (1e1498 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.n 1e10bc │ │ │ │ @@ -144544,39 +144545,39 @@ │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xb8c0 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xb6da │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xf348003b │ │ │ │ @ instruction: 0xf326003b │ │ │ │ adds r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ movs r1, r5 │ │ │ │ push {r1, r2, r3, r4, r5, lr} │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r4, r6] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r2, r5] │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r0, r6] │ │ │ │ movs r1, r5 │ │ │ │ vshr.s16 d16, d27, #4 │ │ │ │ vshr.s32 d0, d27, #18 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144709,15 +144710,15 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #97 @ 0x61 │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e1754 │ │ │ │ add.w r0, r7, #1080 @ 0x438 │ │ │ │ add r0, r5 │ │ │ │ - bl 3aeea0 │ │ │ │ + bl 3aeee8 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -144743,15 +144744,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1e1530 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #276] @ (1e17b4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r6, #776] @ 0x308 │ │ │ │ add r6, r3 │ │ │ │ ldrb.w r0, [r6, #796] @ 0x31c │ │ │ │ b.n 1e1530 │ │ │ │ ldr.w r2, [r6, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e1748 │ │ │ │ @@ -144820,15 +144821,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1e163e │ │ │ │ ldr r0, [pc, #76] @ (1e17bc ) │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e163e │ │ │ │ ldr r0, [pc, #68] @ (1e17c0 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e16f2 │ │ │ │ ldr r0, [pc, #44] @ (1e17b0 ) │ │ │ │ @@ -144836,44 +144837,44 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1e16f2 │ │ │ │ ldr r0, [pc, #52] @ (1e17c4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w ip, [r6, #324] @ 0x144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1e16f2 │ │ │ │ nop │ │ │ │ sxth r0, r7 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #560] @ (1e19e8 ) │ │ │ │ + ldr r6, [pc, #848] @ (1e1b08 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #112] @ (1e1830 ) │ │ │ │ + ldr r6, [pc, #400] @ (1e1950 ) │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #848] @ (1e1b18 ) │ │ │ │ + ldr r6, [pc, #112] @ (1e1838 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr.w r0, [r0, #1988] @ 0x7c4 │ │ │ │ rsb r0, r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1e17dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -144882,38 +144883,38 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #144] @ (1e1888 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #132] @ (1e188c ) │ │ │ │ ldr r1, [pc, #132] @ (1e1890 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (1e1894 ) │ │ │ │ add.w r0, r5, #924 @ 0x39c │ │ │ │ ldr r2, [pc, #100] @ (1e1898 ) │ │ │ │ ldr r1, [pc, #104] @ (1e189c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3af388 │ │ │ │ + bl 3af3d0 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f13e4 │ │ │ │ vldr d7, [pc, #44] @ 1e1878 │ │ │ │ ldr r2, [pc, #80] @ (1e18a0 ) │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #80] @ (1e18a4 ) │ │ │ │ @@ -144931,32 +144932,32 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f1494 │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e195c │ │ │ │ + b.n 1e19ec │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [pc, #952] @ (1e1c40 ) │ │ │ │ + ldr r7, [pc, #216] @ (1e1960 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r7, [pc, #8] @ (1e1894 ) │ │ │ │ + ldr r7, [pc, #296] @ (1e19b4 ) │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff8dffff │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #712] @ (1e1b70 ) │ │ │ │ + ldr r6, [pc, #1000] @ (1e1c90 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #280] @ 1e19d0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -145018,37 +145019,37 @@ │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ add.w r0, r3, #924 @ 0x39c │ │ │ │ add.w r5, r3, #924 @ 0x39c │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3af014 │ │ │ │ + bl 3af05c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e18ee │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [r3, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 1e18ee │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ - bl 3aeb00 │ │ │ │ + bl 3aeb48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [r3, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #28 │ │ │ │ bpl.n 1e18ee │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ b.n 1e18ee │ │ │ │ str.w r4, [r3, #960] @ 0x3c0 │ │ │ │ b.n 1e18ee │ │ │ │ ldr r3, [pc, #56] @ (1e19e4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145058,15 +145059,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e18ee │ │ │ │ ldr r0, [pc, #44] @ (1e19ec ) │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e18ee │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #264 @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #232 @ 0xe8 │ │ │ │ @@ -145075,15 +145076,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #336] @ (1e1b40 ) │ │ │ │ + ldr r5, [pc, #624] @ (1e1c60 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #232] @ (1e1ae8 ) │ │ │ │ uxtb r2, r2 │ │ │ │ @@ -145167,25 +145168,25 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e1a12 │ │ │ │ ldr r0, [pc, #24] @ (1e1af8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e1a12 │ │ │ │ add r5, sp, #0 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #448] @ (1e1cbc ) │ │ │ │ + ldr r4, [pc, #736] @ (1e1ddc ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [pc, #52] @ (1e1b34 ) │ │ │ │ ldr r3, [pc, #56] @ (1e1b38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1e1b16 │ │ │ │ @@ -145203,25 +145204,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1e1b40 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e1b08 │ │ │ │ ldr r0, [pc, #24] @ (1e1b44 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ add r4, sp, #16 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #320] @ (1e1c88 ) │ │ │ │ + ldr r4, [pc, #608] @ (1e1da8 ) │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1e1b98 │ │ │ │ sub sp, #20 │ │ │ │ @@ -145229,35 +145230,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1e1ba0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #44] @ (1e1ba4 ) │ │ │ │ ldr r1, [pc, #48] @ (1e1ba8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r1, [pc, #36] @ (1e1bac ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - ble.n 1e1ba0 │ │ │ │ + ble.n 1e1c30 │ │ │ │ movs r5, r6 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ movs r0, r5 │ │ │ │ - ldc 0, cr0, [sl, #-168] @ 0xffffff58 │ │ │ │ + stcl 0, cr0, [r2, #-168]! @ 0xffffff58 │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -145292,57 +145293,57 @@ │ │ │ │ add r1, r4 │ │ │ │ lsls r2, r0, #29 │ │ │ │ str.w r1, [r3, #1988] @ 0x7c4 │ │ │ │ bpl.n 1e1bc8 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ blx 1833fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 1e1c7c │ │ │ │ ldr r2, [pc, #56] @ (1e1c80 ) │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #56] @ (1e1c84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [r0, #1988] @ 0x7c4 │ │ │ │ strd r2, r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #1992] @ 0x7c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bgt.n 1e1cb4 │ │ │ │ + bgt.n 1e1d44 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #624] @ (1e1ef4 ) │ │ │ │ + ldr r2, [pc, #912] @ (1e2014 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #696] @ (1e1f40 ) │ │ │ │ + ldr r2, [pc, #984] @ (1e2060 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e1c90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ strb r2, [r7, #20] │ │ │ │ movs r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1e1ca0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1f0a10 │ │ │ │ nop │ │ │ │ @@ -145369,15 +145370,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (1e1f64 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 1e1f48 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -145466,15 +145467,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (1e1f7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 1e1d8a │ │ │ │ ldr r3, [pc, #388] @ (1e1f80 ) │ │ │ │ @@ -145483,15 +145484,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (1e1f88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ ldr r3, [pc, #376] @ (1e1f8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -145507,15 +145508,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (1e1f98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -145541,21 +145542,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (1e1fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ ldr r1, [pc, #260] @ (1e1fa8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 1e1d8a │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e1dc2 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 1e1f2a │ │ │ │ @@ -145566,28 +145567,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (1e1fb0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ ldr r3, [pc, #212] @ (1e1fb4 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (1e1fb8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (1e1fbc ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -145606,78 +145607,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (1e1fc4 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e1d8a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r2, sp, #280 @ 0x118 │ │ │ │ movs r3, r7 │ │ │ │ add r2, sp, #248 @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ - blt.n 1e1ef4 │ │ │ │ + bgt.n 1e1f84 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #816] @ (1e2294 ) │ │ │ │ + ldr r3, [pc, #80] @ (1e1fb4 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #952] @ (1e2320 ) │ │ │ │ + ldr r3, [pc, #216] @ (1e2040 ) │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #472 @ 0x1d8 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 1e1eec │ │ │ │ + blt.n 1e1f7c │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #64] @ (1e1fbc ) │ │ │ │ + ldr r2, [pc, #352] @ (1e20dc ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #960] @ (1e2340 ) │ │ │ │ + ldr r2, [pc, #224] @ (1e2060 ) │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1e1ea8 │ │ │ │ + bge.n 1e1f38 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #160] @ (1e2028 ) │ │ │ │ + ldr r2, [pc, #448] @ (1e2148 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #800] @ (1e22ac ) │ │ │ │ + ldr r2, [pc, #64] @ (1e1fcc ) │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1e204c │ │ │ │ + bge.n 1e1edc │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #216] @ (1e2070 ) │ │ │ │ + ldr r2, [pc, #504] @ (1e2190 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #584] @ (1e21e4 ) │ │ │ │ + ldr r1, [pc, #872] @ (1e2304 ) │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1e1fa8 │ │ │ │ + bge.n 1e2038 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #40] @ (1e1fcc ) │ │ │ │ + ldr r2, [pc, #328] @ (1e20ec ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #232] @ (1e2090 ) │ │ │ │ + ldr r1, [pc, #520] @ (1e21b0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #640] @ (1e222c ) │ │ │ │ + ldr r2, [pc, #928] @ (1e234c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #976] @ (1e2380 ) │ │ │ │ + ldr r2, [pc, #240] @ (1e20a0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #1008] @ (1e23a4 ) │ │ │ │ + ldr r1, [pc, #272] @ (1e20c4 ) │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1e1f10 │ │ │ │ + bls.n 1e1fa0 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #200] @ (1e2084 ) │ │ │ │ + ldr r2, [pc, #488] @ (1e21a4 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #880] @ (1e2330 ) │ │ │ │ + ldr r1, [pc, #144] @ (1e2050 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #816] @ (1e22f4 ) │ │ │ │ + ldr r2, [pc, #80] @ (1e2014 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #608] @ (1e2228 ) │ │ │ │ + ldr r0, [pc, #896] @ (1e2348 ) │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1e2034 │ │ │ │ sub sp, #20 │ │ │ │ @@ -145685,25 +145686,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1e203c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #72] @ 1e2040 │ │ │ │ ldr r3, [pc, #72] @ (1e2044 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (1e2048 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (1e204c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -145712,39 +145713,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 1e1f9c │ │ │ │ + bhi.n 1e202c │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia.w sl, {r1, r3, r5} │ │ │ │ + strd r0, r0, [r2], #168 @ 0xa8 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ subs r4, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #352] @ (1e21b0 ) │ │ │ │ + ldr r1, [pc, #640] @ (1e22d0 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 1e2114 │ │ │ │ ldr r2, [pc, #176] @ (1e2118 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (1e211c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 1e20e6 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 1e20d6 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 1e20fe │ │ │ │ @@ -145795,29 +145796,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (1e2128 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 1e216c │ │ │ │ + bhi.n 1e21fc │ │ │ │ movs r5, r6 │ │ │ │ - bx r7 │ │ │ │ + blx r0 │ │ │ │ movs r1, r5 │ │ │ │ - bx sl │ │ │ │ + @ instruction: 0x479e │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 1e2040 │ │ │ │ + bvc.n 1e20d0 │ │ │ │ movs r5, r6 │ │ │ │ - mov r8, r9 │ │ │ │ + bx r2 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #448] @ (1e22ec ) │ │ │ │ + ldr r0, [pc, #736] @ (1e240c ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e2134 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ strb r2, [r1, #3] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -145827,15 +145828,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (1e21a4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (1e21a8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 1e2192 │ │ │ │ @@ -145845,25 +145846,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 1e217c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f674c │ │ │ │ - bvc.n 1e20c8 │ │ │ │ + b.w 2f6794 │ │ │ │ + bvc.n 1e2158 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #528] @ (1e23b8 ) │ │ │ │ + ldr r0, [pc, #816] @ (1e24d8 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #424] @ (1e2354 ) │ │ │ │ + ldr r0, [pc, #712] @ (1e2474 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 1e2214 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145871,24 +145872,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1e221c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #72] @ (1e2220 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r1, [pc, #64] @ (1e2224 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [pc, #56] @ (1e2228 ) │ │ │ │ ldr r2, [pc, #60] @ (1e222c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -145898,19 +145899,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvc.n 1e2254 │ │ │ │ + bvc.n 1e22e4 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e1f90 │ │ │ │ + b.n 1e2020 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #86 @ 0x56 │ │ │ │ movs r3, r7 │ │ │ │ strb r6, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ @@ -145925,59 +145926,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (1e227c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (1e2280 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvs.n 1e21b0 │ │ │ │ + bvs.n 1e2240 │ │ │ │ movs r5, r6 │ │ │ │ - bx pc │ │ │ │ + blx r8 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0x478a │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 1e22bc │ │ │ │ ldr r2, [pc, #36] @ (1e22c0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (1e22c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183034 │ │ │ │ - bvs.n 1e234c │ │ │ │ + bvs.n 1e21dc │ │ │ │ movs r5, r6 │ │ │ │ - bxns r4 │ │ │ │ + bxns sp │ │ │ │ movs r1, r5 │ │ │ │ - bx r6 │ │ │ │ + bx pc │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (1e2318 ) │ │ │ │ @@ -145985,15 +145986,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (1e2320 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 1e2306 │ │ │ │ ldr r1, [pc, #44] @ (1e2324 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -146002,24 +146003,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (1e2328 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (1e232c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - bvs.n 1e2324 │ │ │ │ + bvs.n 1e23b4 │ │ │ │ movs r5, r6 │ │ │ │ - mov sl, ip │ │ │ │ + bx r5 │ │ │ │ movs r1, r5 │ │ │ │ - mov lr, lr │ │ │ │ + bx r7 │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - mov ip, sl │ │ │ │ + bxns r3 │ │ │ │ movs r1, r5 │ │ │ │ - mov lr, ip │ │ │ │ + bx r5 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (1e237c ) │ │ │ │ @@ -146027,39 +146028,39 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (1e2384 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #48] @ (1e2388 ) │ │ │ │ ldr r1, [pc, #48] @ (1e238c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1e362c │ │ │ │ - bpl.n 1e22b8 │ │ │ │ + bpl.n 1e2348 │ │ │ │ movs r5, r6 │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r8 │ │ │ │ movs r1, r5 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, sl │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e1de0 │ │ │ │ + b.n 1e1e70 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (1e2638 ) │ │ │ │ @@ -146173,15 +146174,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1e24d0 │ │ │ │ @@ -146238,15 +146239,15 @@ │ │ │ │ b.n 1e24a6 │ │ │ │ ldr r3, [pc, #184] @ (1e263c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e2604 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -146271,15 +146272,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1e24ba │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1e24d0 │ │ │ │ @@ -146306,19 +146307,19 @@ │ │ │ │ b.n 1e251e │ │ │ │ add r3, pc, #368 @ (adr r3, 1e27ac ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r0, pc │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, pc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2650 : │ │ │ │ ldr r3, [pc, #580] @ (1e2898 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -146339,15 +146340,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -146405,15 +146406,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 1e273c │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 1e2826 │ │ │ │ @@ -146454,15 +146455,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 1e2882 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -146514,21 +146515,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1e27dc │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1e27dc │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 1e2770 │ │ │ │ add r0, pc, #696 @ (adr r0, 1e2b54 ) │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ @@ -146562,19 +146563,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e28f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 1e2958 │ │ │ │ + beq.n 1e29e8 │ │ │ │ movs r5, r6 │ │ │ │ - sbcs r0, r4 │ │ │ │ + rors r0, r5 │ │ │ │ movs r1, r5 │ │ │ │ - rors r4, r0 │ │ │ │ + tst r4, r1 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e28fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146645,21 +146646,21 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r4 │ │ │ │ + asrs r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r1 │ │ │ │ + adcs r2, r2 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e29c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146675,15 +146676,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e2650 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -146696,19 +146697,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e2a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - eors r0, r4 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r0 │ │ │ │ + lsrs r4, r1 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2a3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -146740,19 +146741,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e2aa4 ) │ │ │ │ ldr r0, [pc, #20] @ (1e2aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldmia r6!, {r7} │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + ands r6, r6 │ │ │ │ movs r1, r5 │ │ │ │ - ands r2, r2 │ │ │ │ + eors r2, r3 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2aac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146789,19 +146790,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e2b20 ) │ │ │ │ ldr r0, [pc, #20] @ (1e2b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ movs r5, r6 │ │ │ │ - subs r7, #114 @ 0x72 │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2b28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -146811,21 +146812,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 1e2650 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 1e2ba0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 1e2ba8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 1e2b74 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -146845,19 +146846,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2bbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146883,19 +146884,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e2c14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #204 @ 0xcc │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #240 @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2c18 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -146924,15 +146925,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1e2c8e │ │ │ │ movs r5, #0 │ │ │ │ b.n 1e2c88 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2390 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -146953,19 +146954,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e2cbc ) │ │ │ │ ldr r0, [pc, #20] @ (1e2cc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldmia r4!, {r3, r5, r6} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r6, #30 │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 1e2d42 │ │ │ │ @@ -147028,15 +147029,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 1e2dc2 │ │ │ │ @@ -147063,38 +147064,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (1e2df0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r5, #20 │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #4 │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #66 @ 0x42 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2df4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 1e2e26 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181840 │ │ │ │ @@ -147209,29 +147210,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (1e2f4c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (1e2f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2f54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147354,19 +147355,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e30a0 ) │ │ │ │ ldr r0, [pc, #20] @ (1e30a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldmia r1!, {r2, r3, r6} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r3, #42 @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ - subs r3, #46 @ 0x2e │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e30a8 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 1e30b4 │ │ │ │ @@ -147455,24 +147456,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (1e3190 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (1e3194 ) │ │ │ │ ldr r1, [pc, #32] @ (1e3198 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r1, [pc, #24] @ (1e319c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ movs r1, r5 │ │ │ │ cmp r7, #186 @ 0xba │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e31a0 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -147494,31 +147495,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (1e31e8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ - ldmia r0!, {r2, r3} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #158 @ 0x9e │ │ │ │ + subs r1, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e31ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 23a90c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f9718 │ │ │ │ + b.w 2f9760 │ │ │ │ │ │ │ │ 001e320c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 1e3290 │ │ │ │ @@ -147528,16 +147529,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (1e3298 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 2f4b5c │ │ │ │ + bl 2f90bc │ │ │ │ + bl 2f4ba4 │ │ │ │ cbz r0, 1e3274 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 1e3260 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -147559,19 +147560,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (1e329c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 26d018 │ │ │ │ b.n 1e323e │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r2, #18] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1e3350 │ │ │ │ + bvs.n 1e31e0 │ │ │ │ movs r2, r5 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e32a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -147592,16 +147593,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (1e3310 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 2f4b5c │ │ │ │ + bl 2f90bc │ │ │ │ + bl 2f4ba4 │ │ │ │ cbz r0, 1e32f6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -147610,85 +147611,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (1e3314 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26d22c │ │ │ │ nop │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ movs r0, r5 │ │ │ │ - bpl.n 1e3280 │ │ │ │ + bpl.n 1e3310 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r2, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #4] @ (1e3320 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e3324 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #36] @ (1e3364 ) │ │ │ │ ldr r2, [pc, #36] @ (1e3368 ) │ │ │ │ ldr r1, [pc, #40] @ (1e336c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3370 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1e33cc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1e33ba │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #56] @ (1e33d0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (1e33d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -147696,19 +147697,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -147770,15 +147771,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 1e34de │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f6854 │ │ │ │ + bl 2f689c │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 1e34d8 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 1e34c0 │ │ │ │ ldr.w r9, [pc, #96] @ 1e34f4 │ │ │ │ @@ -147789,15 +147790,15 @@ │ │ │ │ blx 1815b8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ mov r0, sl │ │ │ │ blx 181844 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 1e3496 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -147818,23 +147819,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (1e3504 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #102 @ 0x66 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, #28 │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3508 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -147903,15 +147904,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 2fb8b8 │ │ │ │ + bl 2fb900 │ │ │ │ mov r0, r7 │ │ │ │ blx 181844 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 1e3598 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -147937,29 +147938,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + subs r0, #18 │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #162 @ 0xa2 │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r3, #8 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ movs r1, r5 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r6, #204 @ 0xcc │ │ │ │ + adds r7, #20 │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e362c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 1e3538 │ │ │ │ │ │ │ │ @@ -148031,41 +148032,41 @@ │ │ │ │ cbz r3, 1e36f8 │ │ │ │ ldr r1, [pc, #60] @ (1e3714 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r1, [pc, #36] @ (1e3718 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e36c6 │ │ │ │ ldr r0, [pc, #32] @ (1e371c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ ldr r1, [pc, #28] @ (1e3720 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ b.n 1e36d6 │ │ │ │ str r0, [sp, #264] @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3724 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -148075,31 +148076,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (1e376c ) │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc15c │ │ │ │ + bl 2fc1a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (1e3770 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e3738 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r6, #20 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3774 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148113,22 +148114,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc15c │ │ │ │ + bl 2fc1a4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1e37b6 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 1e36ac │ │ │ │ @@ -148139,17 +148140,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (1e37e8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e3790 │ │ │ │ nop │ │ │ │ - adds r5, #212 @ 0xd4 │ │ │ │ + adds r6, #28 │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #158 @ 0x9e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e37ec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 1e36ac │ │ │ │ @@ -148182,15 +148183,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 1815b8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fcc7c │ │ │ │ + bl 2fccc4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1e3828 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148209,15 +148210,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 1815b8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fcc7c │ │ │ │ + bl 2fccc4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1e3868 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 1e389e │ │ │ │ @@ -148239,47 +148240,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r5, #28 │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r5, #24 │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #2 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e38e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrh r2, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e38ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #56] @ (1e3940 ) │ │ │ │ ldr r2, [pc, #56] @ (1e3944 ) │ │ │ │ ldr r1, [pc, #60] @ (1e3948 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 1e392c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148288,40 +148289,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r3, r4, r7} │ │ │ │ + stmia r1!, {r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #150 @ 0x96 │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e394c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #56] @ (1e39a0 ) │ │ │ │ ldr r2, [pc, #56] @ (1e39a4 ) │ │ │ │ ldr r1, [pc, #60] @ (1e39a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1e398c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148330,40 +148331,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r4, #34 @ 0x22 │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e39ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #56] @ (1e3a00 ) │ │ │ │ ldr r2, [pc, #56] @ (1e3a04 ) │ │ │ │ ldr r1, [pc, #60] @ (1e3a08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 1e39ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148372,40 +148373,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r5} │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r4, #10 │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r4, #30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #56] @ (1e3a60 ) │ │ │ │ ldr r2, [pc, #56] @ (1e3a64 ) │ │ │ │ ldr r1, [pc, #60] @ (1e3a68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1e3a4c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148414,19 +148415,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 1e3ad2 │ │ │ │ @@ -148468,17 +148469,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r1, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r0, #8] │ │ │ │ movs r4, r5 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 1e3b02 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -148534,17 +148535,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (1e3b90 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1e3b60 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ movs r4, r5 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ movs r4, r5 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -148792,15 +148793,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ stmia r7!, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ stmia r7!, {r2} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #210 @ 0xd2 │ │ │ │ + adds r0, #26 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -148979,15 +148980,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (1e40ac ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1e3f48 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -149061,28 +149062,28 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e40b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 437664 │ │ │ │ + bl 4376ac │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 1e4120 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -149109,24 +149110,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (1e4134 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e40ee │ │ │ │ nop │ │ │ │ - cmp r5, #30 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1e4162 │ │ │ │ + cbnz r0, 1e4174 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001e4138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149191,27 +149192,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (1e41f0 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #158 @ 0x9e │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #242 @ 0xf2 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #222 @ 0xde │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #242 @ 0xf2 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e41f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -149256,15 +149257,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (1e4398 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r7 │ │ │ │ blx 18214c │ │ │ │ ldr r2, [pc, #296] @ (1e439c ) │ │ │ │ ldr r3, [pc, #276] @ (1e438c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -149291,15 +149292,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (1e43a8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 1e426c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1e4252 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 1e4252 │ │ │ │ @@ -149339,28 +149340,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (1e43b4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 1e4272 │ │ │ │ ldr r3, [pc, #124] @ (1e43b8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (1e43bc ) │ │ │ │ ldr r1, [pc, #128] @ (1e43c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e426c │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (1e43c4 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -149369,53 +149370,53 @@ │ │ │ │ ldr r1, [pc, #92] @ (1e43cc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 1e426c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ movs r5, r6 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #24 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ movs r1, r5 │ │ │ │ strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb854 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r4, #38 @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb794 │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r3, #20 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb798 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e43d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -149555,25 +149556,25 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r3, #24] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bl 188526 │ │ │ │ - @ instruction: 0xfb0c0028 │ │ │ │ + @ instruction: 0xfb540028 │ │ │ │ pld [r7, #255]! │ │ │ │ strh r4, [r4, #18] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r3, #26 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #100 @ 0x64 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #94 @ 0x5e │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -149676,15 +149677,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #8] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -149812,23 +149813,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 183360 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 1e4766 │ │ │ │ nop │ │ │ │ strh r6, [r3, #4] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #4 │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e47b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -149846,26 +149847,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (1e49e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2f5568 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f55b0 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #492] @ (1e49e8 ) │ │ │ │ ldr r2, [pc, #492] @ (1e49ec ) │ │ │ │ ldr r1, [pc, #496] @ (1e49f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 183038 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -150053,41 +150054,41 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #28] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #28] │ │ │ │ movs r3, r7 │ │ │ │ - uxtb r0, r0 │ │ │ │ + cbz r0, 1e4a2e │ │ │ │ movs r5, r6 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ movs r1, r5 │ │ │ │ ldrb r0, [r2, #23] │ │ │ │ movs r3, r7 │ │ │ │ str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4a20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -150124,41 +150125,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [pc, #96] @ (1e4af4 ) │ │ │ │ ldr r4, [pc, #100] @ (1e4af8 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (1e4afc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e4a72 │ │ │ │ ldr r3, [pc, #76] @ (1e4b00 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (1e4b04 ) │ │ │ │ ldr r1, [pc, #76] @ (1e4b08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e4aac │ │ │ │ ldr r3, [pc, #60] @ (1e4b0c ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (1e4b10 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -150166,34 +150167,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e4aac │ │ │ │ nop │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ movs r1, r5 │ │ │ │ - add sp, #24 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #196 @ 0xc4 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r1, r5 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150301,24 +150302,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f5568 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f55b0 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #288] @ (1e4d5c ) │ │ │ │ ldr r1, [pc, #288] @ (1e4d60 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 183728 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -150419,33 +150420,33 @@ │ │ │ │ b.n 1e4cc8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #11] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ movs r0, r5 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r5, #68 @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #102 @ 0x66 │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001e4d84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150483,15 +150484,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001e4df0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -150972,23 +150973,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #27] │ │ │ │ movs r3, r7 │ │ │ │ strb r2, [r2, #26] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #0 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #156 @ 0x9c │ │ │ │ + movs r0, #228 @ 0xe4 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #4 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r1, #5 │ │ │ │ + subs r6, r2, #6 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e52c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151942,20 +151943,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 1e5b28 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 1e5c82 │ │ │ │ b.n 1e5b32 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -152095,23 +152096,23 @@ │ │ │ │ movs r3, r7 │ │ │ │ b.n 1e6582 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ @ instruction: 0xffff2d28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r2, r2 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r0, r1 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + ldr r7, [sp, #600] @ 0x258 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r0, #29 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 1e678c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -152882,23 +152883,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 1e63dc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -153207,33 +153208,33 @@ │ │ │ │ b.w 1e5506 │ │ │ │ bgt.n 1e6a76 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ @ instruction: 0xffff2d28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r6, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r4, #25 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r5, #27 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #20 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r0, #20 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #696] @ 0x2b8 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6a64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153325,15 +153326,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6b58 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153353,15 +153354,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6b9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -153462,49 +153463,49 @@ │ │ │ │ beq.n 1e6cf0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1e6cf6 │ │ │ │ ldr r0, [pc, #140] @ (1e6d20 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (1e6d24 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1e6be4 │ │ │ │ movs r7, #1 │ │ │ │ b.n 1e6c60 │ │ │ │ ldr r0, [pc, #76] @ (1e6d28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [pc, #72] @ (1e6d2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e6c8a │ │ │ │ ldr r1, [pc, #60] @ (1e6d30 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e6c90 │ │ │ │ ldr r1, [pc, #60] @ (1e6d34 ) │ │ │ │ @@ -153521,25 +153522,25 @@ │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 1e6d16 │ │ │ │ vsubw.u , , d2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r2, #32 │ │ │ │ + lsrs r4, r3, #1 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + lsls r6, r6, #25 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6d38 : │ │ │ │ ldr r3, [pc, #8] @ (1e6d44 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -154389,18 +154390,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e75a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r5, r6 │ │ │ │ - vhadd.u16 d16, d12, d24 │ │ │ │ - vhadd.u d16, d0, d24 │ │ │ │ + vaddl.u32 q0, d4, d24 │ │ │ │ + vrev64.32 d0, d24 │ │ │ │ │ │ │ │ 001e75a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154444,15 +154445,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e76b4 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -154478,15 +154479,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 22dcd0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 1e76c8 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e75fa │ │ │ │ @@ -154499,15 +154500,15 @@ │ │ │ │ beq.n 1e75fa │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (1e76fc ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1e75fa │ │ │ │ ldr r3, [pc, #72] @ (1e7700 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -154533,18 +154534,18 @@ │ │ │ │ str r6, [r0, r4] │ │ │ │ movs r3, r7 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r7, #32] │ │ │ │ movs r5, r6 │ │ │ │ - cdp2 0, 3, cr0, cr6, cr8, {1} │ │ │ │ - cdp2 0, 4, cr0, cr10, cr8, {1} │ │ │ │ + cdp2 0, 7, cr0, cr14, cr8, {1} │ │ │ │ + cdp2 0, 9, cr0, cr2, cr8, {1} │ │ │ │ │ │ │ │ 001e7710 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #168] @ (1e77cc ) │ │ │ │ @@ -154583,15 +154584,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 181ecc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e7758 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4315bc │ │ │ │ + bl 431604 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 1e7790 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 181410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -154612,25 +154613,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (1e77e4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 1e7754 │ │ │ │ nop │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ ldrh r2, [r3, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - cdp2 0, 4, cr0, cr10, cr8, {1} │ │ │ │ - cdp2 0, 0, cr0, cr0, cr8, {1} │ │ │ │ - stmia r7!, {r1, r7} │ │ │ │ + cdp2 0, 9, cr0, cr2, cr8, {1} │ │ │ │ + cdp2 0, 4, cr0, cr8, cr8, {1} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ movs r2, r5 │ │ │ │ - ldc2 0, cr0, [r6, #160] @ 0xa0 │ │ │ │ + ldc2l 0, cr0, [lr, #160] @ 0xa0 │ │ │ │ │ │ │ │ 001e77e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -154705,45 +154706,45 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 187850 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 2f16d0 │ │ │ │ + bl 2f1718 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e789e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3ed970 │ │ │ │ - stc2 0, cr0, [lr, #-160] @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [ip, #-160] @ 0xffffff60 │ │ │ │ + b.w 3ed9b8 │ │ │ │ + ldc2l 0, cr0, [r6, #-160] @ 0xffffff60 │ │ │ │ + stc2l 0, cr0, [r4, #-160]! @ 0xffffff60 │ │ │ │ │ │ │ │ 001e7904 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #456] @ (1e7ae0 ) │ │ │ │ @@ -154780,15 +154781,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (1e7aec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 1e7ad2 │ │ │ │ ldr.w r8, [pc, #368] @ 1e7af0 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (1e7af4 ) │ │ │ │ ldr.w r9, [pc, #368] @ 1e7af8 │ │ │ │ add r8, pc │ │ │ │ @@ -154822,132 +154823,132 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1e7ad2 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 1e79fe │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (1e7afc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7990 │ │ │ │ ldr r1, [pc, #236] @ (1e7b00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7996 │ │ │ │ ldr r1, [pc, #220] @ (1e7b04 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e799e │ │ │ │ ldr r1, [pc, #204] @ (1e7b08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e79a6 │ │ │ │ ldr r1, [pc, #184] @ (1e7b0c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e79ae │ │ │ │ ldr r1, [pc, #168] @ (1e7b10 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e79b6 │ │ │ │ ldr r1, [pc, #148] @ (1e7b14 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e79be │ │ │ │ ldr r1, [pc, #132] @ (1e7b18 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e79c6 │ │ │ │ ldr r1, [pc, #112] @ (1e7b1c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e79ce │ │ │ │ ldr r1, [pc, #96] @ (1e7b20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1e79d4 │ │ │ │ mov r0, sl │ │ │ │ - bl 3edf4c │ │ │ │ + bl 3edf94 │ │ │ │ b.n 1e793e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #928] @ (1e7e84 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #776] @ (1e7df4 ) │ │ │ │ movs r3, r7 │ │ │ │ - stc2l 0, cr0, [r6], #-160 @ 0xffffff60 │ │ │ │ - stc2l 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ - stc2l 0, cr0, [lr], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [r4], {40} @ 0x28 │ │ │ │ - stc2 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [r8], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [ip], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [lr], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r2], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r2], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r4], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r6], #-160 @ 0xffffff60 │ │ │ │ + stc2 0, cr0, [lr], #160 @ 0xa0 │ │ │ │ + stc2 0, cr0, [r8], #160 @ 0xa0 │ │ │ │ + ldc2 0, cr0, [r6], #160 @ 0xa0 │ │ │ │ + stc2l 0, cr0, [ip], {40} @ 0x28 │ │ │ │ + stc2l 0, cr0, [r8], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [r4], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [r6], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [r8], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [sl], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [r8], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [sl], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [ip], #-160 @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [lr], #-160 @ 0xffffff60 │ │ │ │ │ │ │ │ 001e7b24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #396] @ (1e7cc4 ) │ │ │ │ @@ -154982,99 +154983,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 1e7c26 │ │ │ │ ldr r2, [pc, #348] @ (1e7ce0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (1e7ce4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7c64 │ │ │ │ ldr r2, [pc, #332] @ (1e7ce8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (1e7cec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7c70 │ │ │ │ ldr r2, [pc, #320] @ (1e7cf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (1e7cf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7c6a │ │ │ │ ldr r2, [pc, #304] @ (1e7cf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (1e7cfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 1e7bee │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7c76 │ │ │ │ ldr r2, [pc, #288] @ (1e7d00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (1e7d04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #272] @ (1e7d08 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c924 │ │ │ │ + bl 42c96c │ │ │ │ ldr r1, [pc, #256] @ (1e7d0c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7c7c │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4314e4 │ │ │ │ + bl 43152c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3be9ec │ │ │ │ + bl 3bea34 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e7b82 │ │ │ │ ldr r2, [pc, #176] @ (1e7d10 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e7b86 │ │ │ │ @@ -155090,17 +155091,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (1e7d20 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e7be2 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (1e7d24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ede98 │ │ │ │ + bl 3edee0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #144] @ (1e7d28 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7cc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155122,46 +155123,46 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #752] @ (1e7fc0 ) │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba80028 │ │ │ │ + @ instruction: 0xfbf00028 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbaa0028 │ │ │ │ - str r4, [r1, #100] @ 0x64 │ │ │ │ + @ instruction: 0xfbf20028 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfbae0028 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfbf60028 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfba80028 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfbf00028 │ │ │ │ + str r0, [r5, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb9e0028 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfbe60028 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb980028 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + @ instruction: 0xfbe00028 │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb8e0028 │ │ │ │ - @ instruction: 0xfb880028 │ │ │ │ - @ instruction: 0xfb840028 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + @ instruction: 0xfbd60028 │ │ │ │ + @ instruction: 0xfbd00028 │ │ │ │ + @ instruction: 0xfbcc0028 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ - ldr.w r0, [lr, #48] @ 0x30 │ │ │ │ + vld4.8 {d0-d3}, [r6 :256], r0 │ │ │ │ ldr r2, [pc, #424] @ (1e7ed4 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e7d2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155169,46 +155170,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 1e9134 │ │ │ │ ldr r1, [pc, #68] @ (1e7d88 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 1e7d74 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 1e7d6e │ │ │ │ ldr r2, [pc, #52] @ (1e7d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (1e7d90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 418da0 │ │ │ │ + b.w 418de8 │ │ │ │ ldr r2, [pc, #36] @ (1e7d94 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e7d5a │ │ │ │ ldr r1, [pc, #32] @ (1e7d98 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 418da0 │ │ │ │ - @ instruction: 0xfa600028 │ │ │ │ - cbnz r0, 1e7d96 │ │ │ │ + b.w 418de8 │ │ │ │ + @ instruction: 0xfaa80028 │ │ │ │ + cbnz r0, 1e7da8 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r1, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfa400028 │ │ │ │ + @ instruction: 0xfa880028 │ │ │ │ │ │ │ │ 001e7d9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -155222,71 +155223,71 @@ │ │ │ │ ldr r3, [pc, #100] @ (1e7e24 ) │ │ │ │ ldr.w r8, [pc, #100] @ 1e7e28 │ │ │ │ ldr.w r9, [pc, #100] @ 1e7e2c │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 1e7de4 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7e14 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 1e7dd0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e7de4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 418e18 │ │ │ │ + b.w 418e60 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #296] @ (1e7f4c ) │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa080028 │ │ │ │ - ldr??.w r0, [ip, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfa500028 │ │ │ │ + @ instruction: 0xfa440028 │ │ │ │ │ │ │ │ 001e7e30 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 1e9180 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (1e7e60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 3edb14 │ │ │ │ + b.w 3edb5c │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e7e64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -155311,17 +155312,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (1e7eec ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3edf88 │ │ │ │ + bl 3edfd0 │ │ │ │ ldr r2, [pc, #52] @ (1e7ef0 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7ee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155336,15 +155337,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #552] @ (1e8110 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [ip :128], r8 │ │ │ │ + ldr??.w r0, [r4, r8, lsl #2] │ │ │ │ ldr r0, [pc, #288] @ (1e8014 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e7ef4 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 1e91c4 │ │ │ │ nop │ │ │ │ @@ -155368,31 +155369,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r1, [pc, #152] @ (1e7fd0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #144] @ (1e7fd4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 2f16d0 │ │ │ │ + bl 2f1718 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 1e7fb2 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -155423,31 +155424,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (1e7fdc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e7f88 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blx sp │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r2, r5 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r3, #11] │ │ │ │ movs r3, r5 │ │ │ │ bx pc │ │ │ │ movs r3, r7 │ │ │ │ - ldrh.w r0, [sl, r8, lsl #2] │ │ │ │ + strb.w r0, [r2, #40] @ 0x28 │ │ │ │ │ │ │ │ 001e7fe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #124] @ (1e806c ) │ │ │ │ @@ -155459,26 +155460,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r1, [pc, #104] @ (1e8078 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #96] @ (1e807c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 226a58 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -155503,19 +155504,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx r1 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #16 │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r7, #6] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ movs r3, r5 │ │ │ │ mov sl, r8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e8084 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155621,15 +155622,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1e81d0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 224aa4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ @@ -155652,15 +155653,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp sl, r2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1e8164 │ │ │ │ + bvc.n 1e81f4 │ │ │ │ movs r6, r5 │ │ │ │ cmp r6, ip │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e81d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155703,71 +155704,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (1e850c ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e84ce │ │ │ │ ldr r1, [pc, #692] @ (1e8510 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #688] @ (1e8514 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #676] @ (1e8518 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #668] @ (1e851c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #656] @ (1e8520 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #648] @ (1e8524 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e84ac │ │ │ │ ldr r2, [pc, #628] @ (1e8528 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (1e852c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e84a6 │ │ │ │ ldr r2, [pc, #612] @ (1e8530 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (1e8534 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e821e │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ee384 │ │ │ │ + bl 3ee3cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #584] @ (1e8538 ) │ │ │ │ ldr r3, [pc, #528] @ (1e8500 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155786,166 +155787,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (1e850c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e84c2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e84b2 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e82d8 │ │ │ │ ldr r1, [pc, #476] @ (1e853c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e82d8 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (1e850c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e84c8 │ │ │ │ ldr r1, [pc, #440] @ (1e8540 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #432] @ (1e8544 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #424] @ (1e8548 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #412] @ (1e854c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #404] @ (1e8550 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #392] @ (1e8554 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #384] @ (1e8558 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #372] @ (1e855c ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e82d8 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (1e850c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e84d4 │ │ │ │ ldr r1, [pc, #332] @ (1e8560 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #328] @ (1e8564 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #316] @ (1e8568 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #308] @ (1e856c ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e82d8 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (1e850c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e84da │ │ │ │ ldr r1, [pc, #268] @ (1e8570 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #260] @ (1e8574 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #252] @ (1e8578 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #240] @ (1e857c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #232] @ (1e8580 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e82d8 │ │ │ │ ldr r2, [pc, #220] @ (1e8584 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e82ce │ │ │ │ ldr r2, [pc, #216] @ (1e8588 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e82b6 │ │ │ │ ldr r1, [pc, #216] @ (1e858c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e8348 │ │ │ │ ldr r3, [pc, #204] @ (1e8590 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e8336 │ │ │ │ ldr r3, [pc, #200] @ (1e8594 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e8386 │ │ │ │ @@ -155969,68 +155970,68 @@ │ │ │ │ blx 18155c │ │ │ │ cmp r4, r2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5ea0028 │ │ │ │ - subw r0, r8, #2088 @ 0x828 │ │ │ │ + @ instruction: 0xf6320028 │ │ │ │ + @ instruction: 0xf6f00028 │ │ │ │ cmp r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ - subs.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ - subs.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ - subs.w r0, ip, #11010048 @ 0xa80000 │ │ │ │ - subs.w r0, lr, #11010048 @ 0xa80000 │ │ │ │ - subs.w r0, lr, #11010048 @ 0xa80000 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + @ instruction: 0xf5f00028 │ │ │ │ + addw r0, r0, #2088 @ 0x828 │ │ │ │ + addw r0, r2, #2088 @ 0x828 │ │ │ │ + addw r0, r4, #2088 @ 0x828 │ │ │ │ + addw r0, r6, #2088 @ 0x828 │ │ │ │ + addw r0, r6, #2088 @ 0x828 │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ movs r5, r5 │ │ │ │ - subs.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ - ldrsh r4, [r0, r4] │ │ │ │ + @ instruction: 0xf5fe0028 │ │ │ │ + ldrsh r4, [r1, r5] │ │ │ │ movs r5, r5 │ │ │ │ - subs.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf5fa0028 │ │ │ │ add r4, r2 │ │ │ │ movs r3, r7 │ │ │ │ - add.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ - orns r0, sl, #11010048 @ 0xa80000 │ │ │ │ - add.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ - eors.w r0, ip, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf4fa0028 │ │ │ │ - eors.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf4f60028 │ │ │ │ - @ instruction: 0xf4fc0028 │ │ │ │ - orns r0, r4, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf3f00028 │ │ │ │ - orns r0, r8, #11010048 @ 0xa80000 │ │ │ │ - bic.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ - bic.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf39e0028 │ │ │ │ - bic.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf3d00028 │ │ │ │ - @ instruction: 0xf3b20028 │ │ │ │ - @ instruction: 0xf3c20028 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + adc.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4c20028 │ │ │ │ + adc.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4e40028 │ │ │ │ + adc.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4d80028 │ │ │ │ + @ instruction: 0xf53e0028 │ │ │ │ + adc.w r0, r4, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4bc0028 │ │ │ │ + bics.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4c00028 │ │ │ │ + orn r0, sl, #11010048 @ 0xa80000 │ │ │ │ + orn r0, sl, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf3e60028 │ │ │ │ + orn r0, lr, #11010048 @ 0xa80000 │ │ │ │ + ands.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf3fa0028 │ │ │ │ + and.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf3de0028 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + bic.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r1, #26 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ movs r4, r5 │ │ │ │ - strb r6, [r7, #25] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf3fa0028 │ │ │ │ + orr.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ │ │ │ │ 001e85ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #104] @ (1e8624 ) │ │ │ │ @@ -156048,20 +156049,20 @@ │ │ │ │ bl 1e93a8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1e85e8 │ │ │ │ ldr r1, [pc, #76] @ (1e862c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3edb50 │ │ │ │ + bl 3edb98 │ │ │ │ ldr r2, [pc, #56] @ (1e8630 ) │ │ │ │ ldr r3, [pc, #44] @ (1e8628 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -156077,15 +156078,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ asrs r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e8634 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -156106,19 +156107,19 @@ │ │ │ │ bl 1e9238 │ │ │ │ cbz r0, 1e867c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (1e86c8 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 1e86ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ee000 │ │ │ │ + bl 3ee048 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #68] @ (1e86cc ) │ │ │ │ ldr r3, [pc, #60] @ (1e86c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156135,25 +156136,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (1e86d0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1e8676 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r7 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf29e0028 │ │ │ │ + @ instruction: 0xf2e60028 │ │ │ │ eors r4, r7 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf2680028 │ │ │ │ + @ instruction: 0xf2b00028 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (1e8840 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -156166,91 +156167,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (1e884c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e87f2 │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ blx 183728 │ │ │ │ ldr r3, [pc, #300] @ (1e8850 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (1e8854 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 2fb0d4 │ │ │ │ + bl 2fb11c │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (1e8858 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fab08 │ │ │ │ + bl 2fab50 │ │ │ │ ldr r1, [pc, #280] @ (1e885c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fab08 │ │ │ │ + bl 2fab50 │ │ │ │ ldr r1, [pc, #268] @ (1e8860 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fab08 │ │ │ │ + bl 2fab50 │ │ │ │ ldr r1, [pc, #260] @ (1e8864 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fab08 │ │ │ │ + bl 2fab50 │ │ │ │ ldr r1, [pc, #248] @ (1e8868 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2fab08 │ │ │ │ + bl 2fab50 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e881c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 442b28 │ │ │ │ + bl 442b70 │ │ │ │ ldr r2, [pc, #224] @ (1e886c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (1e8870 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fb1d8 │ │ │ │ + bl 2fb220 │ │ │ │ ldr r1, [pc, #216] @ (1e8874 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fda28 │ │ │ │ + bl 2fda70 │ │ │ │ mov r5, r0 │ │ │ │ - bl 42f554 │ │ │ │ + bl 42f59c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3be9ec │ │ │ │ + bl 3bea34 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ cbz r5, 1e87e4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1e882e │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -156281,54 +156282,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 1e878a │ │ │ │ mov r0, r5 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 1e87e4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1e887c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (1e8880 ) │ │ │ │ ldr r0, [pc, #76] @ (1e8884 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ands r0, r3 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf23e0028 │ │ │ │ + @ instruction: 0xf2860028 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ands r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xf6d00028 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + @ instruction: 0xf7180028 │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r4, r6] │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xf6dc0028 │ │ │ │ - rsbs r0, r2, #40 @ 0x28 │ │ │ │ - subs.w r0, sl, #40 @ 0x28 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf7240028 │ │ │ │ + @ instruction: 0xf21a0028 │ │ │ │ + addw r0, r2, #40 @ 0x28 │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ movs r6, r5 │ │ │ │ - subs.w r0, ip, #40 @ 0x28 │ │ │ │ + addw r0, r4, #40 @ 0x28 │ │ │ │ subs r7, #14 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ movs r5, r6 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (1e8994 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -156339,36 +156340,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1e8906 │ │ │ │ ldr r6, [pc, #228] @ (1e89a0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (1e89a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #200] @ (1e89a8 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 1e8930 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -156390,23 +156391,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #120] @ (1e89b0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 1e8906 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #104] @ (1e89b4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -156434,115 +156435,115 @@ │ │ │ │ b.n 1e8964 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #100 @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c20028 │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + add.w r0, sl, #40 @ 0x28 │ │ │ │ + strb r2, [r1, #12] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf0ac0028 │ │ │ │ - @ instruction: 0xf0a60028 │ │ │ │ + @ instruction: 0xf0f40028 │ │ │ │ + @ instruction: 0xf0ee0028 │ │ │ │ subs r5, #250 @ 0xfa │ │ │ │ movs r3, r7 │ │ │ │ - eors.w r0, r0, #40 @ 0x28 │ │ │ │ - orrs.w r0, r8, #40 @ 0x28 │ │ │ │ - orn r0, r0, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf0d80028 │ │ │ │ + @ instruction: 0xf0a00028 │ │ │ │ + @ instruction: 0xf0a80028 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (1e8a48 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1e8a1c │ │ │ │ ldr r5, [pc, #108] @ (1e8a4c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (1e8a50 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #80] @ (1e8a54 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1e8a32 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #28] @ (1e8a58 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 1e8a1c │ │ │ │ nop │ │ │ │ - vaddl.s16 q0, d4, d24 │ │ │ │ - strb r6, [r3, #6] │ │ │ │ + vaddl.s16 q8, d12, d24 │ │ │ │ + strb r6, [r4, #7] │ │ │ │ movs r5, r6 │ │ │ │ - vaddl.s8 q0, d8, d24 │ │ │ │ - vaddl.s8 q0, d2, d24 │ │ │ │ - vext.8 d0, d6, d24, #0 │ │ │ │ + vaddl.s16 q8, d0, d24 │ │ │ │ + vaddl.s8 q8, d10, d24 │ │ │ │ + vext.8 d16, d14, d24, #0 │ │ │ │ │ │ │ │ 001e8a5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 181544 │ │ │ │ mov r6, r0 │ │ │ │ bl 2c39e8 │ │ │ │ ldr r5, [pc, #100] @ (1e8ae0 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #96] @ (1e8ae4 ) │ │ │ │ ldr r2, [pc, #100] @ (1e8ae8 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (1e8aec ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #84] @ (1e8af0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ bl 1b5384 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 1e8ac4 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -156559,18 +156560,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ subs r4, #124 @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r0, #5] │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 14, cr0, cr0, cr8, {1} │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + vhadd.s32 d0, d8, d24 │ │ │ │ + ldmia r1!, {r3} │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r1, #10 │ │ │ │ ... │ │ │ │ │ │ │ │ 001e8af4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -156587,30 +156588,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (1e8c34 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 1892b4 │ │ │ │ ldr r3, [pc, #220] @ (1e8c38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -156622,22 +156623,22 @@ │ │ │ │ blx 181544 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 2fba40 │ │ │ │ + bl 2fba88 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 1e8bca │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 181544 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -156685,19 +156686,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #250 @ 0xfa │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ movs r5, r6 │ │ │ │ subs r3, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #16 │ │ │ │ movs r3, r7 │ │ │ │ @@ -156707,15 +156708,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 18933c │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1e8d7c │ │ │ │ ldr r3, [pc, #308] @ (1e8d9c ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -156761,15 +156762,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 2f9f68 │ │ │ │ + bl 2f9fb0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 1e8d04 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ @@ -156827,15 +156828,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [lr, #160]! @ 0xa0 │ │ │ │ + cdp 0, 0, cr0, cr6, cr8, {1} │ │ │ │ │ │ │ │ 001e8da0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #1 │ │ │ │ @@ -156871,86 +156872,86 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (1e8e7c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r2, [pc, #108] @ (1e8e80 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (1e8e84 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 1e8e52 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1eb7c0 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (1e8e88 ) │ │ │ │ ldr r4, [pc, #48] @ (1e8e8c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ - movs r0, #116 @ 0x74 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #6 │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ movs r0, r5 │ │ │ │ - adds.w r0, r4, r8, asr #32 │ │ │ │ - rsbs r0, r4, r8, asr #32 │ │ │ │ + adcs.w r0, ip, r8, asr #32 │ │ │ │ + ldc 0, cr0, [ip], {40} @ 0x28 │ │ │ │ │ │ │ │ 001e8e90 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ cbnz r0, 1e8ed4 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #80] @ (1e8f04 ) │ │ │ │ ldr r2, [pc, #84] @ (1e8f08 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1e8f0c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1ed91c │ │ │ │ ldr r3, [pc, #56] @ (1e8f10 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -156958,54 +156959,54 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (1e8f18 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + movs r0, #22 │ │ │ │ movs r0, r5 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r5, #76] @ 0x4c │ │ │ │ movs r5, r6 │ │ │ │ - sbcs.w r0, lr, r8, asr #32 │ │ │ │ - eor.w r0, sl, r8, asr #32 │ │ │ │ + rsb r0, r6, r8, asr #32 │ │ │ │ + @ instruction: 0xead20028 │ │ │ │ │ │ │ │ 001e8f1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (1e8f7c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (1e8f80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ ldr r1, [pc, #64] @ (1e8f84 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldr r2, [pc, #56] @ (1e8f88 ) │ │ │ │ ldr r3, [pc, #44] @ (1e8f80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157036,26 +157037,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (1e9100 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (1e9104 ) │ │ │ │ add r0, pc │ │ │ │ blx 181c4c │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #344] @ (1e9108 ) │ │ │ │ ldr r2, [pc, #344] @ (1e910c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (1e9110 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1e90f4 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (1e9114 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -157144,19 +157145,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 1e902c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ed970 │ │ │ │ + bl 3ed9b8 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4315bc │ │ │ │ + bl 431604 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 1e90d0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 181410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -157172,34 +157173,34 @@ │ │ │ │ blx 181ecc │ │ │ │ b.n 1e9054 │ │ │ │ ldr r1, [pc, #56] @ (1e9130 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 1e90be │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ movs r4, r5 │ │ │ │ adds r7, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r2, #4 │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ movs r0, r5 │ │ │ │ - pkhtb r0, r8, r8, asr #32 │ │ │ │ + adds.w r0, r0, r8, asr #32 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, r8, asr #32 │ │ │ │ - eors.w r0, lr, r8, asr #32 │ │ │ │ - b.n 1e8b98 │ │ │ │ + @ instruction: 0xeae00028 │ │ │ │ + @ instruction: 0xeae60028 │ │ │ │ + b.n 1e8c28 │ │ │ │ movs r0, r6 │ │ │ │ - orrs.w r0, r6, r8, asr #32 │ │ │ │ - orr.w r0, lr, r8, asr #32 │ │ │ │ - @ instruction: 0xe9ac0028 │ │ │ │ + eors.w r0, lr, r8, asr #32 │ │ │ │ + eors.w r0, r6, r8, asr #32 │ │ │ │ + ldrd r0, r0, [r4, #160]! @ 0xa0 │ │ │ │ │ │ │ │ 001e9134 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #48] @ (1e9174 ) │ │ │ │ @@ -157223,15 +157224,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #120 @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001e9180 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -157241,15 +157242,15 @@ │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #36] @ (1e91c0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 446f70 │ │ │ │ + bl 446fb8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157287,52 +157288,52 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1e9230 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ movs r5, r6 │ │ │ │ - ldrd r0, r0, [r6], #160 @ 0xa0 │ │ │ │ - b.n 1e9100 │ │ │ │ + ldmdb lr!, {r3, r5} │ │ │ │ + b.n 1e9190 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e9234 : │ │ │ │ b.w 1f6070 │ │ │ │ │ │ │ │ 001e9238 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr.w ip, [pc, #80] @ 1e92a8 │ │ │ │ ldr r2, [pc, #80] @ (1e92ac ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (1e92b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 1f6074 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -157348,30 +157349,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ movs r5, r6 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r6, #1 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r2, #2 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e92b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2392d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4315bc │ │ │ │ + bl 431604 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e92de │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181410 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157389,21 +157390,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1e9344 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 181c4c │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fb3dc │ │ │ │ + bl 2fb424 │ │ │ │ ldr r1, [pc, #56] @ (1e9348 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95c4 │ │ │ │ + bl 2f960c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4315bc │ │ │ │ + bl 431604 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e932e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181410 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157412,35 +157413,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ movs r4, r5 │ │ │ │ bl fff5d34a <__bss_end__@@Base+0xff8cb50e> │ │ │ │ │ │ │ │ 001e934c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1e93a0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 181c4c │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fb3dc │ │ │ │ + bl 2fb424 │ │ │ │ ldr r1, [pc, #56] @ (1e93a4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95c4 │ │ │ │ + bl 2f960c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4315bc │ │ │ │ + bl 431604 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e938a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181410 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157449,15 +157450,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ movs r4, r5 │ │ │ │ bl 353a6 │ │ │ │ │ │ │ │ 001e93a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -157466,31 +157467,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (1e942c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1e940a │ │ │ │ ldr r4, [pc, #96] @ (1e9430 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (1e9434 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 446f70 │ │ │ │ + bl 446fb8 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -157503,55 +157504,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (1e9440 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1e93f6 │ │ │ │ - b.n 1e9310 │ │ │ │ + b.n 1e93a0 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e9344 │ │ │ │ + b.n 1e93d4 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e9284 │ │ │ │ + b.n 1e9314 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8eec │ │ │ │ + b.n 1e8f7c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e9444 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f5568 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f55b0 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #96] @ (1e94c4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1e9492 │ │ │ │ ldr r3, [pc, #88] @ (1e94c8 ) │ │ │ │ ldr r2, [pc, #88] @ (1e94cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -157561,43 +157562,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e94d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 1e92f4 │ │ │ │ + b.n 1e9384 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e9380 │ │ │ │ + b.n 1e9410 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e92c0 │ │ │ │ + b.n 1e9350 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8e74 │ │ │ │ + b.n 1e8f04 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1e94ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ vqadd.u8 d16, d2, d25 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #796] @ (1e9820 ) │ │ │ │ @@ -157605,15 +157606,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (1e9828 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (1e982c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 1e9818 │ │ │ │ add r3, pc │ │ │ │ @@ -157626,587 +157627,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (1e9838 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #744] @ (1e983c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (1e9840 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #740] @ (1e9844 ) │ │ │ │ ldr r2, [pc, #740] @ (1e9848 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #728] @ (1e984c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (1e9850 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #724] @ (1e9854 ) │ │ │ │ ldr r2, [pc, #724] @ (1e9858 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #712] @ (1e985c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (1e9860 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #708] @ (1e9864 ) │ │ │ │ ldr r2, [pc, #708] @ (1e9868 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #696] @ (1e986c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (1e9870 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #692] @ (1e9874 ) │ │ │ │ ldr r2, [pc, #692] @ (1e9878 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #680] @ (1e987c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (1e9880 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #676] @ (1e9884 ) │ │ │ │ ldr r2, [pc, #676] @ (1e9888 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #664] @ (1e988c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #656] @ (1e9890 ) │ │ │ │ ldr r1, [pc, #656] @ (1e9894 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (1e9898 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (1e989c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #640] @ (1e98a0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (1e98a4 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #636] @ (1e98a8 ) │ │ │ │ ldr r1, [pc, #636] @ (1e98ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (1e98b0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (1e98b4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #620] @ (1e98b8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #612] @ (1e98bc ) │ │ │ │ ldr r1, [pc, #612] @ (1e98c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (1e98c4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (1e98c8 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #596] @ (1e98cc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #588] @ (1e98d0 ) │ │ │ │ ldr r1, [pc, #592] @ (1e98d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (1e98d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (1e98dc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #576] @ (1e98e0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #568] @ (1e98e4 ) │ │ │ │ ldr r3, [pc, #568] @ (1e98e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (1e98ec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #560] @ (1e98f0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #552] @ (1e98f4 ) │ │ │ │ ldr r3, [pc, #552] @ (1e98f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (1e98fc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #544] @ (1e9900 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #536] @ (1e9904 ) │ │ │ │ ldr r3, [pc, #536] @ (1e9908 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (1e990c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #528] @ (1e9910 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #520] @ (1e9914 ) │ │ │ │ ldr r3, [pc, #520] @ (1e9918 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (1e991c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #512] @ (1e9920 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #504] @ (1e9924 ) │ │ │ │ ldr r3, [pc, #504] @ (1e9928 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (1e992c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #496] @ (1e9930 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #488] @ (1e9934 ) │ │ │ │ ldr r3, [pc, #488] @ (1e9938 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (1e993c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #480] @ (1e9940 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #472] @ (1e9944 ) │ │ │ │ ldr r3, [pc, #472] @ (1e9948 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (1e994c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #464] @ (1e9950 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #456] @ (1e9954 ) │ │ │ │ ldr r3, [pc, #456] @ (1e9958 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (1e995c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #448] @ (1e9960 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #440] @ (1e9964 ) │ │ │ │ ldr r3, [pc, #440] @ (1e9968 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2fb8bc │ │ │ │ + bl 2fb904 │ │ │ │ ldr r2, [pc, #424] @ (1e996c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r1, [pc, #416] @ (1e9970 ) │ │ │ │ ldr r3, [pc, #416] @ (1e9974 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (1e9978 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #408] @ (1e997c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r2, [pc, #400] @ (1e9980 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (1e9984 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2fb8bc │ │ │ │ + bl 2fb904 │ │ │ │ ldr r2, [pc, #384] @ (1e9988 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r2, [pc, #376] @ (1e998c ) │ │ │ │ b.n 1e9990 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, r0, r6 │ │ │ │ + adds r2, r1, r7 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r3, #5 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e957c │ │ │ │ + b.n 1e960c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9598 │ │ │ │ + b.n 1e9628 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e958c │ │ │ │ + b.n 1e961c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9598 │ │ │ │ + b.n 1e9628 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e958c │ │ │ │ + b.n 1e961c │ │ │ │ movs r0, r5 │ │ │ │ - bx r5 │ │ │ │ + bx lr │ │ │ │ movs r5, r5 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9594 │ │ │ │ + b.n 1e9624 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9600 │ │ │ │ + b.n 1e9690 │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e959c │ │ │ │ + b.n 1e962c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e95c8 │ │ │ │ + b.n 1e9658 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e95bc │ │ │ │ + b.n 1e964c │ │ │ │ movs r0, r5 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e960c │ │ │ │ + b.n 1e969c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e95e0 │ │ │ │ + b.n 1e9670 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e95f8 │ │ │ │ + b.n 1e9688 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ movs r3, r7 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e962c │ │ │ │ + b.n 1e96bc │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9600 │ │ │ │ + b.n 1e9690 │ │ │ │ movs r0, r5 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9628 │ │ │ │ + b.n 1e96b8 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e95ec │ │ │ │ + b.n 1e967c │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e961c │ │ │ │ + b.n 1e96ac │ │ │ │ movs r0, r5 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9650 │ │ │ │ + b.n 1e96e0 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r1, #10] │ │ │ │ movs r4, r5 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e964c │ │ │ │ + b.n 1e96dc │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e969c │ │ │ │ + b.n 1e972c │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e96a4 │ │ │ │ + b.n 1e9734 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e96fc │ │ │ │ + b.n 1e978c │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9704 │ │ │ │ + b.n 1e9794 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9734 │ │ │ │ + b.n 1e97c4 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9734 │ │ │ │ + b.n 1e97c4 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9764 │ │ │ │ + b.n 1e97f4 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e976c │ │ │ │ + b.n 1e97fc │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1e98d4 │ │ │ │ + bne.n 1e9964 │ │ │ │ movs r6, r5 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e97ac │ │ │ │ + b.n 1e983c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e97dc │ │ │ │ + b.n 1e986c │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e97dc │ │ │ │ + b.n 1e986c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9824 │ │ │ │ + b.n 1e98b4 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9824 │ │ │ │ + b.n 1e98b4 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e982c │ │ │ │ + b.n 1e98bc │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9834 │ │ │ │ + b.n 1e98c4 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9878 │ │ │ │ + b.n 1e9908 │ │ │ │ movs r0, r5 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - b.n 1e9888 │ │ │ │ + b.n 1e9918 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e98c8 │ │ │ │ + b.n 1e9958 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e98d8 │ │ │ │ + b.n 1e9968 │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9bfc │ │ │ │ + b.n 1e9c8c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e98e4 │ │ │ │ + b.n 1e9974 │ │ │ │ movs r0, r5 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (1e99c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (1e99c4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (1e99c8 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #28] @ (1e99cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fcd78 │ │ │ │ + b.w 2fcdc0 │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #10] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ movs r2, r5 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9668 │ │ │ │ + b.n 1e96f8 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9684 │ │ │ │ + b.n 1e9714 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ cbz r0, 1e9a06 │ │ │ │ ldr r1, [pc, #68] @ (1e9a38 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fbb0c │ │ │ │ + b.w 2fbb54 │ │ │ │ ldr r3, [pc, #52] @ (1e9a3c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 1e9a40 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (1e9a44 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 1e94b8 │ │ │ │ + b.n 1e9548 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e9690 │ │ │ │ + b.n 1e9720 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9664 │ │ │ │ + b.n 1e96f4 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (1e9b24 ) │ │ │ │ @@ -158214,15 +158215,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (1e9b2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -158231,26 +158232,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 2f92dc │ │ │ │ + bl 2f9324 │ │ │ │ cbz r0, 1e9aaa │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1e9af8 │ │ │ │ blx 182930 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 1e9b0e │ │ │ │ ldr r1, [pc, #112] @ (1e9b30 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -158288,48 +158289,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (1e9b3c ) │ │ │ │ ldr r0, [pc, #40] @ (1e9b40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + subs r6, r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ - bcs.n 1e9c08 │ │ │ │ + bcs.n 1e9a98 │ │ │ │ movs r3, r5 │ │ │ │ - bcs.n 1e9ba4 │ │ │ │ + bcs.n 1e9c34 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r5, #28] │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e955c │ │ │ │ + b.n 1e95ec │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e95d0 │ │ │ │ + b.n 1e9660 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #124] @ (1e9bdc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (1e9be0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (1e9be4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 181844 │ │ │ │ @@ -158359,19 +158360,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [r2, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r0, r4 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9c30 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158380,30 +158381,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9c38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r7, #12] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r0, #10 │ │ │ │ + asrs r4, r1, #11 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r4, r1 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9c84 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158412,30 +158413,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9c8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + adds r6, r1, r0 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9cd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158443,29 +158444,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r2, #4] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r3, #7 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9d28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158474,30 +158475,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9d30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + str r6, [r0, #0] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9d78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158505,29 +158506,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r5, r5] │ │ │ │ + ldrsh r2, [r6, r6] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r7, #4 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9dc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158535,29 +158536,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9dd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9e1c │ │ │ │ sub sp, #8 │ │ │ │ @@ -158566,30 +158567,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9e24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r2, r4] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r6, #25 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9e6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158597,29 +158598,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9e74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9ebc │ │ │ │ sub sp, #12 │ │ │ │ @@ -158627,29 +158628,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9ec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r4, r0] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r6, #31 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9f10 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158658,30 +158659,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9f18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r4, #30 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9f60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158689,29 +158690,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9f68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9fb4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158720,30 +158721,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9fbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r1, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ea004 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158751,29 +158752,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ea00c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r4, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ea058 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158782,30 +158783,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ea060 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrb r6, [r2, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ea0a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158813,29 +158814,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ea0b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ea0fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -158844,30 +158845,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ea104 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ea14c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158875,29 +158876,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ea154 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1ea1a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158906,148 +158907,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (1ea1b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r5, #10 │ │ │ │ + asrs r2, r6, #11 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #196] @ (1ea298 ) │ │ │ │ ldr r2, [pc, #200] @ (1ea29c ) │ │ │ │ ldr r1, [pc, #200] @ (1ea2a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1ea28c │ │ │ │ ldr r0, [pc, #180] @ (1ea2a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r1, [pc, #176] @ (1ea2a8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fa918 │ │ │ │ + bl 2fa960 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1ea21a │ │ │ │ ldr r1, [pc, #164] @ (1ea2ac ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2fabf4 │ │ │ │ + bl 2fac3c │ │ │ │ cbnz r0, 1ea236 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ ldr r1, [pc, #104] @ (1ea2b0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2faa74 │ │ │ │ + bl 2faabc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea218 │ │ │ │ ldr r1, [pc, #92] @ (1ea2b4 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (1ea2b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (1ea2bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fce78 │ │ │ │ + bl 2fcec0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea21a │ │ │ │ ldr r1, [pc, #64] @ (1ea2c0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ b.n 1ea218 │ │ │ │ ldr r0, [pc, #52] @ (1ea2c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1ea206 │ │ │ │ - ldrh r2, [r4, r3] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ movs r0, r5 │ │ │ │ - udf #166 @ 0xa6 │ │ │ │ + udf #238 @ 0xee │ │ │ │ movs r0, r5 │ │ │ │ - udf #174 @ 0xae │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ movs r2, r5 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ movs r5, r6 │ │ │ │ - ble.n 1ea23c │ │ │ │ + udf #8 │ │ │ │ movs r0, r5 │ │ │ │ - add sl, sl │ │ │ │ + cmp r2, r3 │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1ea224 │ │ │ │ + bvs.n 1ea2b4 │ │ │ │ movs r0, r5 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + udf #110 @ 0x6e │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1ea350 │ │ │ │ sub sp, #24 │ │ │ │ @@ -159065,25 +159066,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (1ea364 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #84] @ (1ea368 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f2b30 │ │ │ │ + bl 3f2b78 │ │ │ │ ldr r2, [pc, #64] @ (1ea36c ) │ │ │ │ ldr r3, [pc, #44] @ (1ea358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159093,23 +159094,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [r2, r7] │ │ │ │ + ldrh r6, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #22 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r1, #14 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ @@ -159133,25 +159134,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42d274 │ │ │ │ + bl 42d2bc │ │ │ │ ldr r2, [pc, #60] @ (1ea410 ) │ │ │ │ ldr r3, [pc, #44] @ (1ea404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159162,23 +159163,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ movs r3, #106 @ 0x6a │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -159198,23 +159199,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #68] @ 1ea4a8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d274 │ │ │ │ + bl 42d2bc │ │ │ │ cbz r0, 1ea47c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (1ea4c4 ) │ │ │ │ ldr r3, [pc, #56] @ (1ea4b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159229,23 +159230,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -159265,30 +159266,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3ed790 │ │ │ │ + bl 3ed7d8 │ │ │ │ cbz r0, 1ea536 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1882bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ed424 │ │ │ │ + bl 3ed46c │ │ │ │ ldr r2, [pc, #60] @ (1ea574 ) │ │ │ │ ldr r3, [pc, #44] @ (1ea568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159299,23 +159300,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #22 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r2, #7 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #202 @ 0xca │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159325,24 +159326,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea5b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea5f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159350,24 +159351,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea5fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea638 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159375,24 +159376,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea640 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea67c │ │ │ │ sub sp, #12 │ │ │ │ @@ -159400,24 +159401,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea684 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea6c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159425,24 +159426,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea6c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r4, #31 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r7, #21 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea708 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159450,25 +159451,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea710 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - strb r2, [r2, r7] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea750 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159476,25 +159477,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea758 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - strb r2, [r1, r6] │ │ │ │ + strb r2, [r2, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r3, #29 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea798 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159502,25 +159503,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea7a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea7e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159528,25 +159529,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea7e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r0, r5] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r2, #28 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r4, #18 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1ea82c │ │ │ │ sub sp, #12 │ │ │ │ @@ -159554,26 +159555,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (1ea834 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r1, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 1ea8dc │ │ │ │ sub sp, #20 │ │ │ │ @@ -159591,28 +159592,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f2dc4 │ │ │ │ + bl 3f2e0c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 1ea8c4 │ │ │ │ cbz r1, 1ea8a0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 3ee3fc │ │ │ │ + bl 3ee444 │ │ │ │ ldr r2, [pc, #76] @ (1ea8f0 ) │ │ │ │ ldr r3, [pc, #64] @ (1ea8e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159627,26 +159628,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 187c14 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea8a0 │ │ │ │ - bl 3ee3fc │ │ │ │ + bl 3ee444 │ │ │ │ b.n 1ea8a0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ movs r5, r6 │ │ │ │ subs r6, r4, #2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -159666,15 +159667,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (1ea9d8 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -159701,15 +159702,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (1ea9dc ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f2fbc │ │ │ │ + bl 3f3004 │ │ │ │ ldr r2, [pc, #68] @ (1ea9e0 ) │ │ │ │ ldr r3, [pc, #44] @ (1ea9cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -159720,23 +159721,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ movs r5, r6 │ │ │ │ adds r2, r5, #7 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #11 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ movs r0, r5 │ │ │ │ adds r6, r7, #6 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, #5 │ │ │ │ movs r3, r7 │ │ │ │ @@ -159762,15 +159763,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 1838e8 │ │ │ │ @@ -159786,17 +159787,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 1eaa32 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 3ed790 │ │ │ │ + bl 3ed7d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ed424 │ │ │ │ + bl 3ed46c │ │ │ │ ldr r2, [pc, #64] @ (1eaab0 ) │ │ │ │ ldr r3, [pc, #52] @ (1eaaa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159807,23 +159808,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r7, r2] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ movs r5, r6 │ │ │ │ adds r6, r7, #3 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r2, #8 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ movs r0, r5 │ │ │ │ adds r2, r2, #2 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159833,33 +159834,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (1eab0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1eaaf2 │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r5, r7] │ │ │ │ + strh r2, [r6, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r1, #5 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eab60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159868,34 +159869,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eab68 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r2, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r4, #14 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eabbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -159904,34 +159905,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eabc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r7, r5] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eac18 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159940,34 +159941,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eac20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r2, r3] │ │ │ │ + str r6, [r3, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eac74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159976,34 +159977,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eac7c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r0, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r1, #9 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1eacd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160012,34 +160013,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1eacdc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r3, r0] │ │ │ │ + str r6, [r4, r1] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1ead34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160048,34 +160049,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1ead3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [pc, #760] @ (1eb030 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r1, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1ead94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160084,34 +160085,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1ead9c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [pc, #376] @ (1eaf10 ) │ │ │ │ + ldr r7, [pc, #664] @ (1eb030 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1eadf4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160120,34 +160121,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1eadfc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [pc, #1016] @ (1eb1f0 ) │ │ │ │ + ldr r7, [pc, #280] @ (1eaf10 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 1eae5c │ │ │ │ sub sp, #8 │ │ │ │ @@ -160157,15 +160158,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (1eae60 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (1eae64 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 213334 │ │ │ │ cbz r0, 1eae48 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 181844 │ │ │ │ @@ -160176,19 +160177,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #640] @ (1eb0e0 ) │ │ │ │ + ldr r6, [pc, #928] @ (1eb200 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r0, #24 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1eaef4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -160196,15 +160197,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (1eaefc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 181844 │ │ │ │ @@ -160228,19 +160229,19 @@ │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ - ldr r6, [pc, #224] @ (1eafd8 ) │ │ │ │ + ldr r6, [pc, #512] @ (1eb0f8 ) │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, r1 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (1eafa8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -160250,15 +160251,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (1eafb0 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #132] @ (1eafb4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cbz r0, 1eaf76 │ │ │ │ ldr r1, [pc, #124] @ (1eafb8 ) │ │ │ │ @@ -160288,35 +160289,35 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (1eafc0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r5, [pc, #640] @ (1eb22c ) │ │ │ │ + ldr r5, [pc, #928] @ (1eb34c ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ movs r0, r5 │ │ │ │ - vhadd.u32 d16, d8, d23 │ │ │ │ - @ instruction: 0xb80a │ │ │ │ + vrev64.8 d0, d23 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ movs r3, r5 │ │ │ │ - bcs.n 1eb080 │ │ │ │ + bcs.n 1eaf10 │ │ │ │ movs r0, r5 │ │ │ │ - bne.n 1eb098 │ │ │ │ + bne.n 1eaf28 │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1eaf00 │ │ │ │ + beq.n 1eaf90 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 1eb0ac │ │ │ │ @@ -160346,35 +160347,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f2b30 │ │ │ │ + bl 3f2b78 │ │ │ │ cbz r0, 1eb076 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 1eb058 │ │ │ │ mov r1, r4 │ │ │ │ bl 224ca0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1eb056 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ee3c0 │ │ │ │ + bl 3ee408 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1eb07e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 1eb06a │ │ │ │ mov r1, r4 │ │ │ │ bl 224ca0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -160382,15 +160383,15 @@ │ │ │ │ bne.n 1eb046 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e9b44 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 182118 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #72] @ (1eb0c8 ) │ │ │ │ ldr r3, [pc, #44] @ (1eb0b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160410,18 +160411,18 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #28 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 7, cr0, cr8, cr7, {1} │ │ │ │ - ldr r4, [pc, #664] @ (1eb35c ) │ │ │ │ + cdp2 0, 12, cr0, cr0, cr7, {1} │ │ │ │ + ldr r4, [pc, #952] @ (1eb47c ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r1, #16 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ movs r0, r5 │ │ │ │ asrs r2, r0, #26 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -160441,15 +160442,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (1eb224 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -160514,15 +160515,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (1eb228 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f2dc4 │ │ │ │ + bl 3f2e0c │ │ │ │ ldr r2, [pc, #64] @ (1eb22c ) │ │ │ │ ldr r3, [pc, #44] @ (1eb218 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -160532,23 +160533,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #840] @ (1eb55c ) │ │ │ │ + ldr r4, [pc, #104] @ (1eb27c ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r2, r2, #24 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ movs r0, r5 │ │ │ │ - stc2 0, cr0, [sl, #156] @ 0x9c │ │ │ │ + ldc2l 0, cr0, [r2, #156] @ 0x9c │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #20 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160571,24 +160572,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 1838e8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -160610,36 +160611,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (1eb3ec ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc670 │ │ │ │ + bl 2fc6b8 │ │ │ │ ldr r2, [pc, #276] @ (1eb3f0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcc28 │ │ │ │ + bl 2fcc70 │ │ │ │ ldr r1, [pc, #268] @ (1eb3f4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (1eb3f8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (1eb3fc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fc670 │ │ │ │ + bl 2fc6b8 │ │ │ │ ldr r2, [pc, #252] @ (1eb400 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcc28 │ │ │ │ + bl 2fcc70 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -160684,70 +160685,70 @@ │ │ │ │ ldr r2, [pc, #132] @ (1eb410 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc670 │ │ │ │ + bl 2fc6b8 │ │ │ │ ldr r2, [pc, #116] @ (1eb414 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (1eb418 ) │ │ │ │ - bl 2fcc28 │ │ │ │ + bl 2fcc70 │ │ │ │ ldr r3, [pc, #108] @ (1eb41c ) │ │ │ │ ldr r2, [pc, #112] @ (1eb420 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc588 │ │ │ │ + bl 2fc5d0 │ │ │ │ ldr r2, [pc, #100] @ (1eb424 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcc28 │ │ │ │ + bl 2fcc70 │ │ │ │ b.n 1eb2ae │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r7, #18 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #7 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #408] @ (1eb578 ) │ │ │ │ + ldr r2, [pc, #696] @ (1eb698 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldc2 0, cr0, [r8], #-156 @ 0xffffff64 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + stc2 0, cr0, [r0], {39} @ 0x27 │ │ │ │ + ldmia r7!, {r2, r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r5, {r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 1eb018 │ │ │ │ - ldmia r5!, {r3, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffe1f422 <__bss_end__@@Base+0xff78d5e6> │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (1eb650 ) │ │ │ │ @@ -160781,30 +160782,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 3f2fbc │ │ │ │ + bl 3f3004 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb544 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1eb576 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -160850,19 +160851,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 3ee438 │ │ │ │ + bl 3ee480 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #296] @ (1eb678 ) │ │ │ │ ldr r3, [pc, #260] @ (1eb654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -160901,15 +160902,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (1eb684 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb540 │ │ │ │ vldr d7, [pc, #128] @ 1eb648 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (1eb688 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (1eb68c ) │ │ │ │ @@ -160918,15 +160919,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb540 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (1eb694 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (1eb698 ) │ │ │ │ @@ -160935,15 +160936,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (1eb69c ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb540 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (1eb6a0 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (1eb6a4 ) │ │ │ │ @@ -160952,15 +160953,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (1eb6a8 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb540 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -160968,49 +160969,49 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #10 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #352] @ (1eb7c4 ) │ │ │ │ + ldr r0, [pc, #640] @ (1eb8e4 ) │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfa180027 │ │ │ │ - vaddl.u32 q0, d10, d23 │ │ │ │ - @ instruction: 0x478e │ │ │ │ + @ instruction: 0xfa600027 │ │ │ │ + vswp d16, d23 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r6} │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - bx r1 │ │ │ │ + bx sl │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - mov sl, ip │ │ │ │ + bx r5 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r8, pc │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ movs r0, r5 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r8, sl │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001eb6ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161039,25 +161040,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (1eb75c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1eb74c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9314 │ │ │ │ + bl 2f9338 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 1eb74c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -161072,31 +161073,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, pc, #776 @ (adr r0, 1eba68 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 1eb788 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eb760 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 1eb7ae │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -161121,24 +161122,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (1eb8a8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #208] @ (1eb8ac ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (1eb8b0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -161164,15 +161165,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 18375c │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 1eb858 │ │ │ │ - bl 2fba40 │ │ │ │ + bl 2fba88 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 1838e8 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -161196,39 +161197,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add ip, fp │ │ │ │ + cmp r4, r4 │ │ │ │ movs r5, r6 │ │ │ │ - subw r0, sl, #2087 @ 0x827 │ │ │ │ - ldc2 0, cr0, [lr], #-156 @ 0xffffff64 │ │ │ │ + @ instruction: 0xf6f20027 │ │ │ │ + stc2 0, cr0, [r6], {39} @ 0x27 │ │ │ │ │ │ │ │ 001eb8b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (1ebc94 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #964] @ (1ebc98 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (1ebc9c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ebc1e │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -161405,15 +161406,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (1ebca8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161424,27 +161425,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (1ebcb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ebad0 │ │ │ │ ldr r3, [pc, #392] @ (1ebcb8 ) │ │ │ │ ldr r2, [pc, #392] @ (1ebcbc ) │ │ │ │ ldr r1, [pc, #396] @ (1ebcc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161455,15 +161456,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (1ebccc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161474,15 +161475,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161493,15 +161494,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161512,15 +161513,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161529,118 +161530,118 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (1ebcf8 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ebad0 │ │ │ │ ldr r3, [pc, #192] @ (1ebcfc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (1ebd00 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (1ebd04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ebad0 │ │ │ │ ldr r3, [pc, #172] @ (1ebd08 ) │ │ │ │ ldr r2, [pc, #172] @ (1ebd0c ) │ │ │ │ ldr r1, [pc, #176] @ (1ebd10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ebad0 │ │ │ │ ldr r1, [pc, #148] @ (1ebd14 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (1ebd18 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mvns r4, r4 │ │ │ │ + add r4, r5 │ │ │ │ movs r5, r6 │ │ │ │ - subs.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xfb440027 │ │ │ │ - rors r4, r1 │ │ │ │ + @ instruction: 0xf5fa0027 │ │ │ │ + @ instruction: 0xfb8c0027 │ │ │ │ + tst r4, r2 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r3, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - sbcs r2, r3 │ │ │ │ + rors r2, r4 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - sbcs r4, r0 │ │ │ │ + rors r4, r1 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - adcs r0, r2 │ │ │ │ + sbcs r0, r3 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r4 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r6 │ │ │ │ + asrs r4, r7 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r0 │ │ │ │ + asrs r4, r1 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ movs r0, r5 │ │ │ │ - eors r4, r6 │ │ │ │ + lsls r4, r7 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - eors r0, r3 │ │ │ │ + lsls r0, r4 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ebd1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161649,28 +161650,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1ebd58 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (1ebd5c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #28] @ (1ebd60 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fcd78 │ │ │ │ + b.w 2fcdc0 │ │ │ │ nop │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ movs r0, r5 │ │ │ │ bl 2b3d5a │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ebd64 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -161714,22 +161715,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (1ebddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ebde0 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 1ebdea │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 1ebdf4 │ │ │ │ @@ -161745,25 +161746,25 @@ │ │ │ │ 001ebdfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #80] @ 1ebe64 │ │ │ │ ldr r2, [pc, #80] @ (1ebe68 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (1ebe6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 1ebe3e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -161777,18 +161778,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1ebe4c │ │ │ │ nop │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ movs r5, r6 │ │ │ │ - orn r0, sl, #39 @ 0x27 │ │ │ │ - addw r0, r0, #2087 @ 0x827 │ │ │ │ + @ instruction: 0xf0b20027 │ │ │ │ + movw r0, #34855 @ 0x8827 │ │ │ │ │ │ │ │ 001ebe70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ @@ -161812,23 +161813,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r2, [pc, #2132] @ 1ec71c │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 1ec720 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 293458 │ │ │ │ ldr.w r3, [pc, #2108] @ 1ec724 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 1ebefe │ │ │ │ @@ -161841,15 +161842,15 @@ │ │ │ │ beq.w 1ec0b4 │ │ │ │ ldr.w r3, [pc, #2080] @ 1ec728 │ │ │ │ ldr.w r1, [pc, #2080] @ 1ec72c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fb0d4 │ │ │ │ + bl 2fb11c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 1ec134 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 1ebf3c │ │ │ │ mov r0, r4 │ │ │ │ bl 1edce0 │ │ │ │ @@ -161860,29 +161861,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ec0fc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ebff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #2012] @ 1ec730 │ │ │ │ ldr.w r2, [pc, #2012] @ 1ec734 │ │ │ │ ldr.w r1, [pc, #2012] @ 1ec738 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1ec3f8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ec6e0 │ │ │ │ @@ -161890,15 +161891,15 @@ │ │ │ │ cbz r6, 1ebfa0 │ │ │ │ b.n 1ec6f4 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ec572 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ebf96 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ec572 │ │ │ │ ldr.w r5, [pc, #1924] @ 1ec73c │ │ │ │ @@ -161907,74 +161908,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 1ec744 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ec6cc │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 1ebff0 │ │ │ │ ldr.w r0, [pc, #1892] @ 1ec748 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 1ec046 │ │ │ │ ldr.w r0, [pc, #1876] @ 1ec74c │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 1ec750 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 1ec754 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 1ec758 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [pc, #1856] @ 1ec75c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 1ec760 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ ldr.w r1, [pc, #1840] @ 1ec764 │ │ │ │ ldr.w r0, [pc, #1840] @ 1ec768 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r1, [pc, #1820] @ 1ec76c │ │ │ │ ldr.w r2, [pc, #1820] @ 1ec770 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 1ec774 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ bl 1b5440 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f5b44 │ │ │ │ + bl 2f5b8c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr.w r2, [pc, #1776] @ 1ec778 │ │ │ │ ldr.w r3, [pc, #1668] @ 1ec710 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -161993,17 +161994,17 @@ │ │ │ │ beq.w 1ebf24 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ebf24 │ │ │ │ bl 1ecfa8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ebf24 │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 2fa0ac │ │ │ │ + bl 2fa0f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ec60a │ │ │ │ ldr.w r3, [pc, #1688] @ 1ec77c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -162023,45 +162024,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 1ec784 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1ec084 │ │ │ │ ldr.w r3, [pc, #1616] @ 1ec788 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 1ec78c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 1ec790 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ec12a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 1ec794 │ │ │ │ blx 181c4c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r2, [pc, #1580] @ 1ec798 │ │ │ │ ldr.w r1, [pc, #1580] @ 1ec79c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -162217,25 +162218,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 181410 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ebf3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #1144] @ 1ec7c4 │ │ │ │ ldr.w r2, [pc, #1144] @ 1ec7c8 │ │ │ │ ldr.w r1, [pc, #1144] @ 1ec7cc │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 1ec7c0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -162301,33 +162302,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 1ec4dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ec40e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 1822c8 │ │ │ │ b.n 1ebfb6 │ │ │ │ ldr r1, [pc, #920] @ (1ec7d0 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 1ec256 │ │ │ │ ldr r0, [pc, #912] @ (1ec7d4 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr r0, [pc, #904] @ (1ec7d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 1ec330 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 1ec31a │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -162344,15 +162345,15 @@ │ │ │ │ beq.n 1ec478 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1ec470 │ │ │ │ ldr r0, [pc, #840] @ (1ec7dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [pc, #828] @ (1ec7e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 181ecc │ │ │ │ b.n 1ec2dc │ │ │ │ @@ -162385,19 +162386,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [pc, #760] @ (1ec800 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 1ec562 │ │ │ │ ldr r7, [pc, #748] @ (1ec804 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 1ec808 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 1ec80c │ │ │ │ @@ -162415,15 +162416,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 1ec52c │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -162441,23 +162442,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ec63a │ │ │ │ ldr r1, [pc, #628] @ (1ec81c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1ec5f8 │ │ │ │ ldr.w r9, [pc, #616] @ 1ec820 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (1ec824 ) │ │ │ │ ldr.w sl, [pc, #616] @ 1ec828 │ │ │ │ @@ -162471,26 +162472,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ec5c8 │ │ │ │ ldr r1, [pc, #560] @ (1ec82c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ b.n 1ec12a │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (1ec830 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -162498,29 +162499,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (1ec838 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [pc, #528] @ (1ec83c ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 1ec12a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 187850 │ │ │ │ ldr r1, [pc, #508] @ (1ec840 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ b.n 1ec602 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -162541,23 +162542,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1ec3e2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (1ec848 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [pc, #400] @ (1ec84c ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (1ec850 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -162588,187 +162589,187 @@ │ │ │ │ movs r3, r7 │ │ │ │ lsrs r2, r5, #1 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ - vext.8 d0, d10, d23, #0 │ │ │ │ - adc.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ + and.w r0, r2, #39 @ 0x27 │ │ │ │ + @ instruction: 0xf5960027 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #102 @ 0x66 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ movs r2, r5 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ movs r5, r6 │ │ │ │ - vhadd.s32 d0, d12, d23 │ │ │ │ - @ instruction: 0xf4c00027 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + vhadd.s d16, d4, d23 │ │ │ │ + add.w r0, r8, #10944512 @ 0xa70000 │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 13, cr0, cr10, cr7, {1} │ │ │ │ - add r7, pc, #440 @ (adr r7, 1ec900 ) │ │ │ │ + vhadd.s32 d0, d2, d23 │ │ │ │ + add r7, pc, #728 @ (adr r7, 1eca20 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r1, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, #180 @ 0xb4 │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 8, cr0, cr6, cr7, {1} │ │ │ │ - ands.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + cdp 0, 12, cr0, cr14, cr7, {1} │ │ │ │ + orn r0, r2, #10944512 @ 0xa70000 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ movs r5, r6 │ │ │ │ - itt gt │ │ │ │ - movgt r0, r5 │ │ │ │ - strgt r2, [sp, #952] @ 0x3b8 │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + movs r0, r5 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ lsls r0, r7, #25 │ │ │ │ movs r3, r7 │ │ │ │ subs r6, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - it eq │ │ │ │ - moveq r0, r5 │ │ │ │ - subs r3, #114 @ 0x72 │ │ │ │ - movs r5, r6 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + sevl │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x00dc │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ + movs r5, r6 │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #84 @ 0x54 │ │ │ │ + itt cs │ │ │ │ + movcs r0, r5 │ │ │ │ + subcs r3, #156 @ 0x9c │ │ │ │ movs r5, r6 │ │ │ │ - ldc 0, cr0, [r6, #-156] @ 0xffffff64 │ │ │ │ - subw r0, sl, #39 @ 0x27 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + ldcl 0, cr0, [lr, #-156] @ 0xffffff64 │ │ │ │ + @ instruction: 0xf2f20027 │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bhi.n 1ec7d0 │ │ │ │ + bhi.n 1ec860 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #100 @ 0x64 │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xeb340027 │ │ │ │ - @ instruction: 0xf0ca0027 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + sbcs.w r0, ip, r7, asr #32 │ │ │ │ + adds.w r0, r2, #39 @ 0x27 │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r4, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + subs r0, #20 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ec84c │ │ │ │ + cbnz r4, 1ec85e │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + sub sp, #8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ movs r5, r6 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ - hlt 0x001a │ │ │ │ + revsh r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - bpl.n 1ec8b8 │ │ │ │ + bpl.n 1ec748 │ │ │ │ movs r3, r5 │ │ │ │ - ite ls │ │ │ │ - movls r0, r5 │ │ │ │ - strhi r6, [r6, #124] @ 0x7c │ │ │ │ + itt le │ │ │ │ + movle r0, r5 │ │ │ │ + ldrle r6, [r7, #0] │ │ │ │ movs r3, r5 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ movs r5, r6 │ │ │ │ - ite ge │ │ │ │ - movge r0, r5 │ │ │ │ - revlt r0, r1 │ │ │ │ - movs r0, r5 │ │ │ │ - itte │ │ │ │ + ite │ │ │ │ mov r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ - moval r0, r5 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + rev16al r0, r2 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ec868 │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ittt │ │ │ │ - mov r0, r5 │ │ │ │ - cbnz r0, 1ec86c @ unpredictable > │ │ │ │ - mov r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ + movs r0, r5 │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ec86e │ │ │ │ + cbnz r4, 1ec87a │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1ec872 │ │ │ │ + cbnz r0, 1ec87e │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ + movs r0, r5 │ │ │ │ + cbnz r4, 1ec880 │ │ │ │ + movs r0, r5 │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ + movs r0, r5 │ │ │ │ + cbnz r0, 1ec884 │ │ │ │ + movs r0, r5 │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ec86c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (1ec8ac ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 444180 │ │ │ │ + bl 4441c8 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ cbz r0, 1ec89c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -162777,15 +162778,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ asrs r0, r7, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001ec8b0 : │ │ │ │ - b.w 444198 │ │ │ │ + b.w 4441e0 │ │ │ │ │ │ │ │ 001ec8b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (1ec958 ) │ │ │ │ @@ -162809,22 +162810,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 1f08e4 │ │ │ │ ldr r4, [pc, #108] @ (1ec968 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b44 │ │ │ │ + bl 2f5b8c │ │ │ │ add r4, pc │ │ │ │ - bl 2f5124 │ │ │ │ + bl 2f516c │ │ │ │ bl 1f187c │ │ │ │ bl 1f0b54 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1ec92e │ │ │ │ ldr r3, [pc, #64] @ (1ec960 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -162860,61 +162861,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (1ec9e0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1ec9ba │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #80] @ (1ec9e4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (1ec9e8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 1ec9da │ │ │ │ ldr r1, [pc, #48] @ (1ec9ec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ec9c8 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (1ec9f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldmia r2!, {r1, r3, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001ec9fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -162927,24 +162928,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (1eca90 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2fb3dc │ │ │ │ + bl 2fb424 │ │ │ │ ldr r1, [pc, #104] @ (1eca94 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 1eca6a │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #84] @ (1eca98 ) │ │ │ │ ldr r3, [pc, #72] @ (1eca90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -162964,31 +162965,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1ecaa4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eca42 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [r2], #232 @ 0xe8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldc2 0, cr0, [lr], #232 @ 0xe8 │ │ │ │ - adds r4, #14 │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1ecab0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -162996,15 +162997,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (1ecb20 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (1ecb24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #72] @ (1ecb28 ) │ │ │ │ ldr r2, [pc, #76] @ (1ecb2c ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (1ecb30 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -163020,24 +163021,24 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1ed29c │ │ │ │ + b.n 1ec32c │ │ │ │ movs r7, r4 │ │ │ │ - strd r0, r0, [lr, #-156] @ 0x9c │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + @ instruction: 0xe9960027 │ │ │ │ + ldmia r3, {r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ movs r6, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -163060,25 +163061,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (1ecb98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #16] @ (1ecb9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -163092,24 +163093,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (1ece84 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #688] @ (1ece88 ) │ │ │ │ ldr r2, [pc, #688] @ (1ece8c ) │ │ │ │ ldr r1, [pc, #692] @ (1ece90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1eccc2 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -163171,45 +163172,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ecce2 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ece18 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 1ecc26 │ │ │ │ ldr r0, [pc, #488] @ (1ecea0 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 1ecce2 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 1ecc00 │ │ │ │ ldr r3, [pc, #472] @ (1ecea4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (1ecea8 ) │ │ │ │ ldr r1, [pc, #476] @ (1eceac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #460] @ (1eceb0 ) │ │ │ │ ldr r3, [pc, #412] @ (1ece84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -163243,36 +163244,36 @@ │ │ │ │ bne.n 1ecde2 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 1ecd7e │ │ │ │ ldr r6, [pc, #380] @ (1ecebc ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ece32 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r1, [pc, #364] @ (1ecec0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb0d4 │ │ │ │ + bl 2fb11c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (1ecec4 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (1ecec8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (1ececc ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -163285,15 +163286,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 1ecce2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1ecce2 │ │ │ │ ldr r3, [pc, #292] @ (1eced0 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (1eced4 ) │ │ │ │ ldr r1, [pc, #292] @ (1eced8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -163311,15 +163312,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (1ecee4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ecce2 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1ecdc8 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -163333,132 +163334,132 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ecd36 │ │ │ │ ldr r0, [pc, #220] @ (1eceec ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 1ecd36 │ │ │ │ ldr r3, [pc, #212] @ (1ecef0 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (1ecef4 ) │ │ │ │ ldr r1, [pc, #216] @ (1ecef8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ecce2 │ │ │ │ ldr r3, [pc, #200] @ (1ecefc ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (1ecf00 ) │ │ │ │ ldr r1, [pc, #200] @ (1ecf04 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ecce2 │ │ │ │ ldr r3, [pc, #180] @ (1ecf08 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (1ecf0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (1ecf10 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [pc, #164] @ (1ecf14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 1ecce2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb48003a │ │ │ │ @ instruction: 0xfb40003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1ed3ec │ │ │ │ + b.n 1ed47c │ │ │ │ movs r7, r4 │ │ │ │ - strex r0, r0, [r2, #156] @ 0x9c │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + stmia.w sl, {r0, r1, r2, r5} │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfa1e003a │ │ │ │ asrs r6, r5, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r3, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r7, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #6 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #152 @ 0x98 │ │ │ │ + adds r0, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -163613,15 +163614,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 1ed568 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ed468 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ed4aa │ │ │ │ @@ -163653,29 +163654,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 1ed574 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr.w r3, [pc, #1080] @ 1ed578 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 1ed57c │ │ │ │ ldr.w r1, [pc, #1076] @ 1ed580 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r2, [pc, #1056] @ 1ed584 │ │ │ │ ldr r3, [pc, #1012] @ (1ed55c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -163695,41 +163696,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (1ed590 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r3, [pc, #996] @ (1ed594 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (1ed598 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (1ed59c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r3, [pc, #980] @ (1ed5a0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (1ed5a4 ) │ │ │ │ ldr r1, [pc, #984] @ (1ed5a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -163807,15 +163808,15 @@ │ │ │ │ bcs.n 1ed264 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -163946,27 +163947,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (1ed5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r3, [pc, #332] @ (1ed5b8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (1ed5bc ) │ │ │ │ ldr r1, [pc, #336] @ (1ed5c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 1ed2da │ │ │ │ ldr r3, [pc, #308] @ (1ed5c4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -163974,27 +163975,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (1ed5cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r3, [pc, #292] @ (1ed5d0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (1ed5d4 ) │ │ │ │ ldr r1, [pc, #292] @ (1ed5d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (1ed5dc ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (1ed5e0 ) │ │ │ │ @@ -164002,15 +164003,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (1ed5e4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (1ed5e8 ) │ │ │ │ @@ -164024,15 +164025,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (1ed5ec ) │ │ │ │ ldr r1, [pc, #224] @ (1ed5f0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (1ed5f4 ) │ │ │ │ @@ -164046,99 +164047,99 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (1ed5f8 ) │ │ │ │ ldr r1, [pc, #184] @ (1ed5fc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed162 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf72c003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r6, #80 @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xf59c003a │ │ │ │ - cmp r5, #30 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r3, r4, r7} │ │ │ │ + stmia r7!, {r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #96 @ 0x60 │ │ │ │ + cmp r2, #168 @ 0xa8 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r3, r4} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #30 │ │ │ │ + cmp r2, #102 @ 0x66 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r2, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r2, #0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #134 @ 0x86 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed600 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -164247,15 +164248,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (1ed8b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164268,15 +164269,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164289,15 +164290,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164310,15 +164311,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164335,15 +164336,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed74e │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (1ed8ec ) │ │ │ │ ldr r4, [pc, #176] @ (1ed8f0 ) │ │ │ │ ldr r1, [pc, #176] @ (1ed8f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -164353,27 +164354,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed74e │ │ │ │ ldr r3, [pc, #144] @ (1ed8f8 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (1ed8fc ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (1ed900 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ed74e │ │ │ │ ldr r3, [pc, #124] @ (1ed904 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (1ed908 ) │ │ │ │ ldr r0, [pc, #124] @ (1ed90c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -164385,67 +164386,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (1ed914 ) │ │ │ │ ldr r0, [pc, #116] @ (1ed918 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - it cc │ │ │ │ - movcc r0, r5 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ - movs r5, r6 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + nop {8} │ │ │ │ movs r0, r5 │ │ │ │ - itte eq │ │ │ │ - moveq r0, r5 │ │ │ │ - moveq r7, #16 │ │ │ │ - movne r5, r6 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ + movs r5, r6 │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x00ce │ │ │ │ + itee mi │ │ │ │ + movmi r0, r5 │ │ │ │ + movpl r7, #88 @ 0x58 │ │ │ │ + movpl r5, r6 │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #218 @ 0xda │ │ │ │ - movs r5, r6 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + itet ne │ │ │ │ + movne r0, r5 │ │ │ │ + moveq r7, #34 @ 0x22 │ │ │ │ + movne r5, r6 │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0098 │ │ │ │ + bkpt 0x00e0 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x00aa │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r6, #190 @ 0xbe │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r3} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0034 │ │ │ │ + bkpt 0x007c │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0004 │ │ │ │ + bkpt 0x004c │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ movs r5, r6 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0034 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #20 │ │ │ │ + movs r6, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + bkpt 0x001e │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed91c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164540,15 +164541,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (1edb44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -164557,26 +164558,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (1edb4c ) │ │ │ │ ldr r1, [pc, #260] @ (1edb50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ ldr r3, [pc, #244] @ (1edb54 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (1edb58 ) │ │ │ │ ldr r1, [pc, #244] @ (1edb5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 1edab8 │ │ │ │ ldr.w ip, [pc, #224] @ 1edb60 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (1edb64 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -164585,26 +164586,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ ldr r3, [pc, #204] @ (1edb70 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (1edb74 ) │ │ │ │ ldr r1, [pc, #208] @ (1edb78 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ ldr.w ip, [pc, #192] @ 1edb7c │ │ │ │ add ip, pc │ │ │ │ b.n 1eda82 │ │ │ │ ldr r3, [pc, #188] @ (1edb80 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (1edb84 ) │ │ │ │ @@ -164612,112 +164613,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ ldr r3, [pc, #172] @ (1edb8c ) │ │ │ │ ldr r4, [pc, #172] @ (1edb90 ) │ │ │ │ ldr r1, [pc, #176] @ (1edb94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ ldr r3, [pc, #152] @ (1edb98 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (1edb9c ) │ │ │ │ ldr r1, [pc, #152] @ (1edba0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ ldr r3, [pc, #136] @ (1edba4 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (1edba8 ) │ │ │ │ ldr r1, [pc, #140] @ (1edbac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eda32 │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ - movs r4, #152 @ 0x98 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #108 @ 0x6c │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ movs r5, r6 │ │ │ │ - pop {r1, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r3, r5} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #82 @ 0x52 │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ movs r5, r6 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - pop {r4} │ │ │ │ + pop {r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ movs r6, r5 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r2, r6} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r2, 1edbea │ │ │ │ + pop {r1, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #16 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1edbee │ │ │ │ + pop {r1, r2, r4} │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ movs r6, r5 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1edbf6 │ │ │ │ + cbnz r4, 1edc08 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r4, #28 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1edbfc │ │ │ │ + cbnz r0, 1edc0e │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #176 @ 0xb0 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1edbfe │ │ │ │ + cbnz r6, 1edc10 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1edc04 │ │ │ │ + cbnz r4, 1edc16 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (1edcbc ) │ │ │ │ @@ -164737,35 +164738,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 42b2d8 │ │ │ │ + bl 42b320 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 3f0a68 │ │ │ │ + bl 3f0ab0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1edcb0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 1edc52 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1edc7a │ │ │ │ - bl 3edb8c │ │ │ │ + bl 3edbd4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1edca8 │ │ │ │ ldr r2, [pc, #164] @ (1edcd0 ) │ │ │ │ ldr r3, [pc, #144] @ (1edcc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -164783,20 +164784,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1edc1a │ │ │ │ ldr r1, [pc, #120] @ (1edcd4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 438ab8 │ │ │ │ + bl 438b00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1edc88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1edc20 │ │ │ │ mov r1, r0 │ │ │ │ @@ -164812,38 +164813,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 1edc72 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1edc2a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeb3c003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1edd60 │ │ │ │ + bhi.n 1edbf0 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1edc18 │ │ │ │ + bcs.n 1edca8 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xead6003a │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1edd18 │ │ │ │ + rev r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edce0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -164854,24 +164855,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (1ee020 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #788] @ (1ee024 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (1ee028 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (1ee02c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 1edd60 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 1edf64 │ │ │ │ @@ -165111,38 +165112,38 @@ │ │ │ │ ble.n 1edf3e │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 1edf8c │ │ │ │ b.n 1edf3e │ │ │ │ ldr r0, [pc, #160] @ (1ee040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #148] @ (1ee044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #140] @ (1ee048 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #128] @ (1ee04c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (1ee050 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #100] @ (1ee054 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (1ee058 ) │ │ │ │ ldr r0, [pc, #100] @ (1ee05c ) │ │ │ │ add r3, pc │ │ │ │ @@ -165159,75 +165160,75 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ and.w r0, ip, sl, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ and.w r0, r8, sl, rrx │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1ee114 │ │ │ │ + bne.n 1edfa4 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1ee044 │ │ │ │ + bvc.n 1ee0d4 │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 1edfc4 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb684 │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r4, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r6, #3 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb66e │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee06c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (1ee0a0 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (1ee0a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r3, [pc, #28] @ (1ee0a8 ) │ │ │ │ ldr r1, [pc, #28] @ (1ee0ac ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 445fcc │ │ │ │ + b.w 446014 │ │ │ │ b.n 1eddb0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ movs r6, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 001ee0b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -165245,15 +165246,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (1ee16c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2fac8c │ │ │ │ + bl 2facd4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1ee13c │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -165274,15 +165275,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1ee178 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165290,34 +165291,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ee0f6 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fabf4 │ │ │ │ + bl 2fac3c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ b.n 1edde0 │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r5, #7 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r3, r5, r7, lr} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee17c : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1ee2fc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -165367,15 +165368,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1ee1b4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ee384 │ │ │ │ + bl 3ee3cc │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -165463,17 +165464,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 18155c │ │ │ │ ... │ │ │ │ - subs r4, r4, r6 │ │ │ │ + subs r4, r5, r7 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r4, 1ee388 │ │ │ │ + cbz r4, 1ee39a │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee330 : │ │ │ │ ldr r3, [pc, #48] @ (1ee364 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (1ee368 ) │ │ │ │ add r3, pc │ │ │ │ @@ -165683,81 +165684,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1ee4f4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #48] @ (1ee554 ) │ │ │ │ ldr r2, [pc, #48] @ (1ee558 ) │ │ │ │ ldr r1, [pc, #52] @ (1ee55c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ee500 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ee4d2 │ │ │ │ b.n 1ee500 │ │ │ │ nop │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r3, r3 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001ee560 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #60] @ 1ee5b4 │ │ │ │ ldr r2, [pc, #60] @ (1ee5b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1ee5bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1ee5a8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f92cc │ │ │ │ - subs r0, r7, r0 │ │ │ │ + b.w 2f9314 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #0 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001ee5c0 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 1e3370 │ │ │ │ @@ -165817,38 +165818,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (1ee6bc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1ee6a8 │ │ │ │ ldr r2, [pc, #80] @ (1ee6c0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (1ee6c4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 1ee6a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -165856,56 +165857,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r5, r6 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (1ee7b0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #204] @ (1ee7b4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (1ee7b8 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1ee78e │ │ │ │ cbz r6, 1ee764 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 1ee730 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #168] @ (1ee7bc ) │ │ │ │ ldr r1, [pc, #168] @ (1ee7c0 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 1ee74e │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 1ee74e │ │ │ │ ldr r3, [pc, #144] @ (1ee7c4 ) │ │ │ │ @@ -165915,15 +165916,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (1ee7cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -165931,74 +165932,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 1ee648 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ee74e │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (1ee7d0 ) │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #92] @ (1ee7d4 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ee74c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (1ee7d8 ) │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #68] @ (1ee7dc ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ee74c │ │ │ │ nop │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r7, r4 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ movs r2, r5 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + adds r2, r5, r3 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r6, 1ee834 │ │ │ │ + cbnz r6, 1ee846 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1ee828 │ │ │ │ + cbnz r0, 1ee83a │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ee838 │ │ │ │ + cbnz r4, 1ee84a │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ee820 │ │ │ │ + cbnz r4, 1ee832 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1ee824 │ │ │ │ + cbnz r0, 1ee836 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ee820 │ │ │ │ + cbnz r4, 1ee832 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee7e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ee6c8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1ee822 │ │ │ │ @@ -166010,58 +166011,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (1ee874 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ee80c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (1ee878 ) │ │ │ │ ldr r5, [pc, #68] @ (1ee87c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ee80c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee880 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f54ac │ │ │ │ + bl 2f54f4 │ │ │ │ cbz r0, 1ee8aa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166099,26 +166100,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 001ee8f8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 2f50fc │ │ │ │ + b.w 2f5144 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 2f3eec │ │ │ │ + bl 2f3f34 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ee996 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -166134,15 +166135,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (1ee9b4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166153,15 +166154,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1ee9c0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166171,25 +166172,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r3, #29 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r2, 1ee9f2 │ │ │ │ + rev16 r2, r0 │ │ │ │ movs r0, r5 │ │ │ │ - rev r2, r3 │ │ │ │ + rev16 r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ - rev r4, r3 │ │ │ │ + rev16 r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r2, 1ee9f6 │ │ │ │ + rev r2, r2 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (1eebd0 ) │ │ │ │ @@ -166210,28 +166211,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbnz r0, 1eea58 │ │ │ │ ldr r2, [pc, #436] @ (1eebe4 ) │ │ │ │ ldr r3, [pc, #420] @ (1eebd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -166258,117 +166259,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eea2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1eeab4 │ │ │ │ - bl 349f34 │ │ │ │ + bl 349f7c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32bb8c │ │ │ │ + bl 32bbd4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eea2c │ │ │ │ - bl 32ce00 │ │ │ │ + bl 32ce48 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 1eeae2 │ │ │ │ ldr r5, [pc, #328] @ (1eebe8 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (1eebec ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eea2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 1eead8 │ │ │ │ - bl 3474f4 │ │ │ │ + bl 34753c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1eeaee │ │ │ │ mov r1, sl │ │ │ │ - bl 347b88 │ │ │ │ + bl 347bd0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eeb72 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181844 │ │ │ │ b.n 1eea2c │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 1eea2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 347a78 │ │ │ │ + bl 347ac0 │ │ │ │ b.n 1eea2c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 32bb8c │ │ │ │ + bl 32bbd4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1eeb3e │ │ │ │ - bl 32ce00 │ │ │ │ + bl 32ce48 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1eeba4 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 347978 │ │ │ │ + bl 3479c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eeb36 │ │ │ │ cbz r6, 1eeb40 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 347b88 │ │ │ │ + bl 347bd0 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 1eeb74 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a9a0 │ │ │ │ + bl 34a9e8 │ │ │ │ b.n 1eead0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (1eebf0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (1eebf4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (1eebf8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eeb36 │ │ │ │ b.n 1eead0 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3477e4 │ │ │ │ + bl 34782c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 1eeb82 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1eebaa │ │ │ │ ldr r3, [pc, #120] @ (1eebfc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1eec00 ) │ │ │ │ @@ -166376,69 +166377,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (1eec04 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eeb36 │ │ │ │ b.n 1eead0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ b.n 1eeb04 │ │ │ │ ldr r3, [pc, #92] @ (1eec08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1eec0c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (1eec10 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eeb36 │ │ │ │ b.n 1eead0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ble.n 1eec24 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r5, #26 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r4, #3 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r7, r4 │ │ │ │ bgt.n 1eeb90 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 1eebf2 │ │ │ │ + cbnz r2, 1eec04 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb8de │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r6, #19 │ │ │ │ + asrs r0, r7, #20 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb826 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb7b0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1eec0c │ │ │ │ + cbnz r6, 1eec1e │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r4, #19 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7d0 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -166484,34 +166485,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1eed02 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 1eed08 │ │ │ │ mov r0, r3 │ │ │ │ blx 183728 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #80] @ (1eed2c ) │ │ │ │ ldr r3, [pc, #72] @ (1eed28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166528,30 +166529,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (1eed30 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1eecc0 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eecc0 │ │ │ │ - bl 32bd84 │ │ │ │ + bl 32bdcc │ │ │ │ mov r3, r0 │ │ │ │ b.n 1eecc0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 1eee08 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 1eed7c │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (1eedbc ) │ │ │ │ @@ -166561,28 +166562,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1eedb2 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 1eedac │ │ │ │ blx 183728 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #60] @ (1eedc4 ) │ │ │ │ ldr r3, [pc, #56] @ (1eedc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166607,17 +166608,17 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bls.n 1eed30 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 1eeec0 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ movs r3, r5 │ │ │ │ - add r5, sp, #352 @ 0x160 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (1eee4c ) │ │ │ │ @@ -166627,25 +166628,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1eee42 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 183728 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #56] @ (1eee54 ) │ │ │ │ ldr r3, [pc, #48] @ (1eee50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166667,25 +166668,25 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bls.n 1eee88 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1eee24 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 3af3cc │ │ │ │ + b.w 3af414 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (1eefa0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -166709,26 +166710,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbnz r0, 1eef0c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #204] @ (1eefb0 ) │ │ │ │ ldr r3, [pc, #188] @ (1eefa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -166749,77 +166750,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 1ee900 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eeeda │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 1eef76 │ │ │ │ - bl 3b6e88 │ │ │ │ + bl 3b6ed0 │ │ │ │ cbz r0, 1eef4a │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3af030 │ │ │ │ + bl 3af078 │ │ │ │ cbz r0, 1eef80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 1eeee2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (1eefb4 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1eefb8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (1eefbc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1eef3a │ │ │ │ blx 181844 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 1eeeda │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #56] @ (1eefc0 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 1eef3a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 1ef084 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1ef05c │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1eeff0 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r7, #4 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r2, 1ef032 │ │ │ │ + push {r1, r5} │ │ │ │ movs r0, r5 │ │ │ │ - push {r2, r3, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -166831,23 +166832,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbz r0, 1ef06e │ │ │ │ mov fp, r5 │ │ │ │ blx 1817b0 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -166870,15 +166871,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 1ef09c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 438040 │ │ │ │ + bl 438088 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1ef0b6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 1ef0b6 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -166906,15 +166907,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1ef04a │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3ad0 │ │ │ │ + bl 2f3b18 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ b.n 1ef06e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 1ef09e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ @@ -166935,15 +166936,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -166966,15 +166967,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r2, [pc, #48] @ (1ef180 ) │ │ │ │ ldr r3, [pc, #40] @ (1ef178 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -166988,15 +166989,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bvs.n 1ef1b8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 1ef1fa │ │ │ │ + push {r2, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ bpl.n 1ef0ec │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -167018,27 +167019,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 183038 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbnz r0, 1ef226 │ │ │ │ ldr r2, [pc, #284] @ (1ef310 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (1ef30c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167106,15 +167107,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3ad0 │ │ │ │ + bl 2f3b18 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 181844 │ │ │ │ b.n 1ef1f2 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -167137,28 +167138,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (1ef31c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ef2c4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bpl.n 1ef3c8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1ef324 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r0, r7 │ │ │ │ + uxth r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 1ef3a4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -167168,23 +167169,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbz r0, 1ef370 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 213334 │ │ │ │ cbz r0, 1ef370 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -167227,24 +167228,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 213460 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #48] @ (1ef434 ) │ │ │ │ ldr r3, [pc, #44] @ (1ef430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -167279,15 +167280,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [pc, #160] @ (1ef508 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -167313,15 +167314,15 @@ │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 1ef4e8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r2, [pc, #80] @ (1ef510 ) │ │ │ │ ldr r3, [pc, #68] @ (1ef504 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -167346,25 +167347,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 1ef46c │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 1ef512 │ │ │ │ + cbz r4, 1ef524 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + cbz r2, 1ef512 │ │ │ │ movs r0, r5 │ │ │ │ bcs.n 1ef59c │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #304 @ 0x130 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 1ef5e8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -167375,26 +167376,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 42dddc │ │ │ │ + bl 42de24 │ │ │ │ cbz r0, 1ef578 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1ef5a0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (1ef5f0 ) │ │ │ │ ldr r3, [pc, #112] @ (1ef5ec ) │ │ │ │ @@ -167409,60 +167410,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #76] @ (1ef5f4 ) │ │ │ │ ldr r2, [pc, #80] @ (1ef5f8 ) │ │ │ │ ldr r1, [pc, #80] @ (1ef5fc ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #64] @ (1ef600 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1ef5ca │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 1ef576 │ │ │ │ ldr r2, [pc, #56] @ (1ef604 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (1ef608 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ef578 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bne.n 1ef584 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 1ef504 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r5, #11 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + cbnz r6, 1ef604 │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x00ba │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #888 @ 0x378 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ movs r0, r5 │ │ │ │ - add r7, sp, #848 @ 0x350 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #416 @ 0x1a0 │ │ │ │ + add r5, sp, #704 @ 0x2c0 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (1ef6a0 ) │ │ │ │ @@ -167472,23 +167473,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ vldr d7, [pc, #92] @ 1ef698 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ cbnz r0, 1ef678 │ │ │ │ ldr r2, [pc, #84] @ (1ef6a8 ) │ │ │ │ ldr r3, [pc, #80] @ (1ef6a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -167502,15 +167503,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4590d8 │ │ │ │ + bl 459120 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef650 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 1ef650 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -167534,26 +167535,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ vldr d7, [pc, #356] @ 1ef840 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbnz r0, 1ef728 │ │ │ │ ldr r2, [pc, #336] @ (1ef850 ) │ │ │ │ ldr r3, [pc, #332] @ (1ef84c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -167569,15 +167570,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ef7ba │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 1ef764 │ │ │ │ ldr r3, [pc, #272] @ (1ef854 ) │ │ │ │ @@ -167586,23 +167587,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (1ef85c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ b.n 1ef6fc │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cbnz r0, 1ef7d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 1ef742 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -167635,46 +167636,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (1ef874 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ef75c │ │ │ │ ldr r3, [pc, #156] @ (1ef878 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (1ef87c ) │ │ │ │ ldr r1, [pc, #160] @ (1ef880 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ef75c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 437f10 │ │ │ │ + bl 437f58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef75c │ │ │ │ ldr r3, [pc, #120] @ (1ef884 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (1ef888 ) │ │ │ │ ldr r1, [pc, #124] @ (1ef88c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ef75c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (1ef890 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (1ef894 ) │ │ │ │ ldr r0, [pc, #100] @ (1ef898 ) │ │ │ │ add r3, pc │ │ │ │ @@ -167686,49 +167687,49 @@ │ │ │ │ ... │ │ │ │ beq.n 1ef8c8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 1ef85c │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r5, r6 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r6, sp, #448 @ 0x1c0 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (1efa20 ) │ │ │ │ @@ -167741,24 +167742,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 42ced0 │ │ │ │ + bl 42cf18 │ │ │ │ cbz r0, 1ef922 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1ef9ba │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1ef958 │ │ │ │ @@ -167771,18 +167772,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42d010 │ │ │ │ + bl 42d058 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #260] @ (1efa34 ) │ │ │ │ ldr r3, [pc, #240] @ (1efa24 ) │ │ │ │ add r2, pc │ │ │ │ @@ -167800,15 +167801,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef91a │ │ │ │ ldr r1, [pc, #204] @ (1efa38 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -167843,15 +167844,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 1ef91a │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42d82c │ │ │ │ + bl 42d874 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef91a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -167867,57 +167868,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (1efa4c ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1ef91a │ │ │ │ ldr r5, [pc, #76] @ (1efa50 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1ef8fe │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 2f3ad0 │ │ │ │ + bl 2f3b18 │ │ │ │ b.n 1ef91a │ │ │ │ ldr r5, [pc, #60] @ (1efa54 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1ef9dc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r1, r2, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #256 @ 0x100 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ movs r0, r5 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1ef618 │ │ │ │ + b.n 1ef6a8 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1ef5f0 │ │ │ │ + b.n 1ef680 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (1efb80 ) │ │ │ │ @@ -167928,23 +167929,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbnz r0, 1efac8 │ │ │ │ ldr r2, [pc, #232] @ (1efb88 ) │ │ │ │ ldr r3, [pc, #224] @ (1efb84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -167973,15 +167974,15 @@ │ │ │ │ beq.n 1efafa │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3ad0 │ │ │ │ + bl 2f3b18 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181844 │ │ │ │ b.n 1efa9e │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -168058,26 +168059,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 42dddc │ │ │ │ + bl 42de24 │ │ │ │ cbz r0, 1efbec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 1efc36 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -168138,15 +168139,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 1efce6 │ │ │ │ @@ -168158,15 +168159,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 42dddc │ │ │ │ + bl 42de24 │ │ │ │ ldr r2, [pc, #76] @ (1efcf4 ) │ │ │ │ ldr r3, [pc, #68] @ (1efcf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -168212,26 +168213,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 42dddc │ │ │ │ + bl 42de24 │ │ │ │ cbz r0, 1efd5a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 1efdaa │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -168296,15 +168297,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1efe78 │ │ │ │ @@ -168329,15 +168330,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 42dddc │ │ │ │ + bl 42de24 │ │ │ │ ldr r2, [pc, #76] @ (1efe84 ) │ │ │ │ ldr r3, [pc, #72] @ (1efe80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -168384,34 +168385,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbz r0, 1efef2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (1eff44 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cbz r0, 1eff1c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 446fe8 │ │ │ │ + bl 447030 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eff24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #84] @ (1eff48 ) │ │ │ │ ldr r3, [pc, #72] @ (1eff40 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168426,31 +168427,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 446dd8 │ │ │ │ + bl 446e20 │ │ │ │ b.n 1efeec │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3ad0 │ │ │ │ + bl 2f3b18 │ │ │ │ b.n 1efeec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #672 @ 0x2a0 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r0!, {r1, r2, r3} │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -168462,29 +168463,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 183038 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 446ed0 │ │ │ │ + bl 446f18 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r2, [pc, #52] @ (1effd0 ) │ │ │ │ ldr r3, [pc, #44] @ (1effcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -168504,26 +168505,26 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [pc, #4] @ (1effdc ) │ │ │ │ add r1, pc │ │ │ │ - b.w 2fae24 │ │ │ │ - add r7, pc, #680 @ (adr r7, 1f0288 ) │ │ │ │ + b.w 2fae6c │ │ │ │ + add r7, pc, #968 @ (adr r7, 1f03a8 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 416290 │ │ │ │ + bl 4162d8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -168542,25 +168543,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 417b58 │ │ │ │ + bl 417ba0 │ │ │ │ cbz r0, 1f006a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 416290 │ │ │ │ + bl 4162d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1f009c ) │ │ │ │ ldr r3, [pc, #40] @ (1f0098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168589,31 +168590,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 417b58 │ │ │ │ + b.w 417ba0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 4162cc │ │ │ │ + bl 416314 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -168632,25 +168633,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 417be8 │ │ │ │ + bl 417c30 │ │ │ │ cbz r0, 1f015a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 4162cc │ │ │ │ + bl 416314 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1f018c ) │ │ │ │ ldr r3, [pc, #40] @ (1f0188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168679,27 +168680,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 417be8 │ │ │ │ + b.w 417c30 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 1f01ea │ │ │ │ ldr r0, [pc, #52] @ (1f0210 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -168717,17 +168718,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #696 @ (adr r5, 1f04cc ) │ │ │ │ + add r5, pc, #984 @ (adr r5, 1f05ec ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #592 @ (adr r5, 1f0468 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 1f0588 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 1f0284 │ │ │ │ sub sp, #16 │ │ │ │ @@ -168737,43 +168738,43 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1f026e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 321398 │ │ │ │ + bl 3213e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 34af7c │ │ │ │ + b.w 34afc4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mrc2 0, 0, r0, cr10, cr4, {1} │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + mcr2 0, 3, r0, cr2, cr4, {1} │ │ │ │ + lsls r6, r2, #26 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (1f0370 ) │ │ │ │ @@ -168784,15 +168785,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 183038 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -168829,15 +168830,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r2, [pc, #88] @ (1f0388 ) │ │ │ │ ldr r3, [pc, #64] @ (1f0374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -168861,27 +168862,27 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ stmia r4!, {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6, #-208] @ 0xffffff30 │ │ │ │ - add r3, pc, #320 @ (adr r3, 1f04c0 ) │ │ │ │ + ldc2 0, cr0, [lr, #208] @ 0xd0 │ │ │ │ + add r3, pc, #608 @ (adr r3, 1f05e0 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #640 @ (adr r3, 1f0604 ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 1f0724 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #648 @ (adr r4, 1f0610 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 1f0730 ) │ │ │ │ movs r0, r5 │ │ │ │ stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stc2l 0, cr0, [r8], #208 @ 0xd0 │ │ │ │ - add r2, pc, #904 @ (adr r2, 1f071c ) │ │ │ │ + ldc2 0, cr0, [r0, #-208]! @ 0xffffff30 │ │ │ │ + add r3, pc, #168 @ (adr r3, 1f043c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #984 @ (adr r2, 1f0770 ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 1f0490 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0398 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168930,15 +168931,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1f045c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168949,26 +168950,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (1f0468 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1f0424 │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [sl], #-208 @ 0xffffff30 │ │ │ │ - add r3, pc, #896 @ (adr r3, 1f07dc ) │ │ │ │ + stc2 0, cr0, [r2], {52} @ 0x34 │ │ │ │ + add r4, pc, #160 @ (adr r4, 1f04fc ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r0, r5 │ │ │ │ - stc2 0, cr0, [sl], {52} @ 0x34 │ │ │ │ - add r3, pc, #512 @ (adr r3, 1f0668 ) │ │ │ │ + mrrc2 0, 3, r0, r2, cr4 │ │ │ │ + add r3, pc, #800 @ (adr r3, 1f0788 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f046c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -169010,15 +169011,15 @@ │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (1f0518 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 2fa918 │ │ │ │ + bl 2fa960 │ │ │ │ ldr r2, [pc, #60] @ (1f051c ) │ │ │ │ ldr r3, [pc, #48] @ (1f0510 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -169035,15 +169036,15 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #272 @ (adr r0, 1f0628 ) │ │ │ │ + add r0, pc, #560 @ (adr r0, 1f0748 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001f0520 : │ │ │ │ @@ -169054,43 +169055,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 1f0556 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 1f0568 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fa918 │ │ │ │ + b.w 2fa960 │ │ │ │ ldr r2, [pc, #44] @ (1f0584 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fa918 │ │ │ │ + b.w 2fa960 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f0548 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 32bd84 │ │ │ │ + bl 32bdcc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1f0548 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001f0588 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -169098,46 +169099,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 1f05c4 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 1f05ca │ │ │ │ ldr r3, [pc, #56] @ (1f05ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fa918 │ │ │ │ + b.w 2fa960 │ │ │ │ ldr r2, [pc, #40] @ (1f05f0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f05b2 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f05b2 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 32bd84 │ │ │ │ + bl 32bdcc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1f05b2 │ │ │ │ nop │ │ │ │ stmia r1!, {r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #280] @ 0x118 │ │ │ │ + str r5, [sp, #568] @ 0x238 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001f05f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169148,15 +169149,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 1f0628 │ │ │ │ ldr r3, [pc, #48] @ (1f0644 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2fa918 │ │ │ │ + b.w 2fa960 │ │ │ │ ldr r2, [pc, #36] @ (1f0648 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f0610 │ │ │ │ ldr r3, [pc, #32] @ (1f064c ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (1f0650 ) │ │ │ │ ldr r0, [pc, #32] @ (1f0654 ) │ │ │ │ @@ -169165,20 +169166,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfa1a0034 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ + @ instruction: 0xfa620034 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ movs r0, r5 │ │ │ │ - add r1, pc, #968 @ (adr r1, 1f0a20 ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 1f0740 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0658 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169189,24 +169190,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 1f068c │ │ │ │ ldr r3, [pc, #28] @ (1f0694 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2fa918 │ │ │ │ + b.w 2fa960 │ │ │ │ ldr r2, [pc, #16] @ (1f0698 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f0674 │ │ │ │ bl 183ca8 │ │ │ │ stmia r0!, {r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001f069c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -169225,15 +169226,15 @@ │ │ │ │ cbz r2, 1f0726 │ │ │ │ ldr r3, [pc, #108] @ (1f0734 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (1f0738 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fa918 │ │ │ │ + bl 2fa960 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 1f06f4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -169243,48 +169244,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (1f073c ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fa0ac │ │ │ │ + bl 2fa0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f06dc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3c6c │ │ │ │ + bl 2f3cb4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 183ca8 │ │ │ │ nop │ │ │ │ - add r1, pc, #584 @ (adr r1, 1f0978 ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 1f0a98 ) │ │ │ │ movs r0, r5 │ │ │ │ stmia r0!, {r1, r2, r6} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #496 @ (adr r1, 1f092c ) │ │ │ │ + add r1, pc, #784 @ (adr r1, 1f0a4c ) │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1f074c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -169292,57 +169293,57 @@ │ │ │ │ ldr r2, [pc, #52] @ (1f079c ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (1f07a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #40] @ (1f07a4 ) │ │ │ │ ldr r3, [pc, #44] @ (1f07a8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xfa120034 │ │ │ │ - add r7, pc, #432 @ (adr r7, 1f0950 ) │ │ │ │ + @ instruction: 0xfa5a0034 │ │ │ │ + add r7, pc, #720 @ (adr r7, 1f0a70 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r7, pc, #520 @ (adr r7, 1f09ac ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 1f0acc ) │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (1f0820 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ ldr.w ip, [pc, #88] @ 1f0824 │ │ │ │ ldr r2, [pc, #88] @ (1f0828 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cbz r0, 1f07ec │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1f0800 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -169362,18 +169363,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #368 @ (adr r6, 1f0994 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 1f0ab4 ) │ │ │ │ movs r0, r5 │ │ │ │ - vld1.8 @ instruction: 0xf9ac0034 │ │ │ │ - add r6, pc, #336 @ (adr r6, 1f097c ) │ │ │ │ + ldr??.w r0, [r4, #52] @ 0x34 │ │ │ │ + add r6, pc, #624 @ (adr r6, 1f0a9c ) │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169383,27 +169384,27 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (1f0878 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh.w r0, [r2, r4, lsl #3] │ │ │ │ - add r5, pc, #880 @ (adr r5, 1f0be8 ) │ │ │ │ + ldr??.w r0, [sl, r4, lsl #3] │ │ │ │ + add r6, pc, #144 @ (adr r6, 1f0908 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #808 @ (adr r5, 1f0ba4 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 1f08c4 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1f08d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -169412,15 +169413,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1f08e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 1f08ba │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -169431,143 +169432,143 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str??.w r0, [r6, #52] @ 0x34 │ │ │ │ - add r5, pc, #576 @ (adr r5, 1f0b20 ) │ │ │ │ + vld4.8 {d0-d3}, [lr :256], r4 │ │ │ │ + add r5, pc, #864 @ (adr r5, 1f0c40 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #504 @ (adr r5, 1f0adc ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 1f0bfc ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f08e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1f0960 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (1f0964 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (1f0968 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (1f096c ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1f0934 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d34 │ │ │ │ + b.w 2f5d7c │ │ │ │ ldr r1, [pc, #56] @ (1f0970 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #48] @ (1f0974 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d34 │ │ │ │ + b.w 2f5d7c │ │ │ │ nop │ │ │ │ - add r5, pc, #136 @ (adr r5, 1f09ec ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 1f0b0c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr??.w r0, [r0, r4, lsl #3] │ │ │ │ - add r5, pc, #104 @ (adr r5, 1f09d4 ) │ │ │ │ + ldrh.w r0, [r8, #52] @ 0x34 │ │ │ │ + add r5, pc, #392 @ (adr r5, 1f0af4 ) │ │ │ │ movs r0, r5 │ │ │ │ bvs.n 1f08c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #16 @ (adr r5, 1f0984 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 1f0aa4 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #48 @ (adr r5, 1f09a8 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 1f0ac8 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0978 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1f09f8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (1f09fc ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (1f0a00 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (1f0a04 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1f09ce │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d34 │ │ │ │ + b.w 2f5d7c │ │ │ │ ldr r1, [pc, #56] @ (1f0a08 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #44] @ (1f0a0c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d34 │ │ │ │ - add r4, pc, #568 @ (adr r4, 1f0c34 ) │ │ │ │ + b.w 2f5d7c │ │ │ │ + add r4, pc, #856 @ (adr r4, 1f0d54 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf7dc0034 │ │ │ │ - add r4, pc, #536 @ (adr r4, 1f0c1c ) │ │ │ │ + strh.w r0, [r4, r4, lsl #3] │ │ │ │ + add r4, pc, #824 @ (adr r4, 1f0d3c ) │ │ │ │ movs r0, r5 │ │ │ │ bvs.n 1f0a30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 1f0bb4 ) │ │ │ │ + add r4, pc, #712 @ (adr r4, 1f0cd4 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #456 @ (adr r4, 1f0bd8 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 1f0cf8 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0a10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169584,24 +169585,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1f0aee │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (1f0b24 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #224] @ (1f0b28 ) │ │ │ │ ldr r1, [pc, #224] @ (1f0b2c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (1f0b30 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -169613,28 +169614,28 @@ │ │ │ │ cbz r4, 1f0aa6 │ │ │ │ ldr r3, [pc, #188] @ (1f0b34 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1f0ace │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f5d7c │ │ │ │ + bl 2f5dc4 │ │ │ │ ldr r2, [pc, #176] @ (1f0b38 ) │ │ │ │ ldr r3, [pc, #148] @ (1f0b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1f0b12 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ ldr r2, [pc, #148] @ (1f0b3c ) │ │ │ │ ldr r3, [pc, #116] @ (1f0b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -169649,67 +169650,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (1f0b40 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #100] @ (1f0b44 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 1f0a80 │ │ │ │ ldr r4, [pc, #88] @ (1f0b48 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #80] @ (1f0b4c ) │ │ │ │ ldr r2, [pc, #84] @ (1f0b50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 1f0a3e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 1f0a68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7320034 │ │ │ │ - add r4, pc, #560 @ (adr r4, 1f0d5c ) │ │ │ │ + @ instruction: 0xf77a0034 │ │ │ │ + add r4, pc, #848 @ (adr r4, 1f0e7c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #648 @ (adr r4, 1f0db8 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 1f0ed8 ) │ │ │ │ movs r7, r4 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ bpl.n 1f0be0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ pop {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - add r3, pc, #424 @ (adr r3, 1f0cec ) │ │ │ │ + add r3, pc, #712 @ (adr r3, 1f0e0c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #456 @ (adr r3, 1f0d10 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 1f0e30 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #304 @ (adr r3, 1f0c7c ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 1f0d9c ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf67e0034 │ │ │ │ - add r3, pc, #328 @ (adr r3, 1f0c9c ) │ │ │ │ + movt r0, #26676 @ 0x6834 │ │ │ │ + add r3, pc, #616 @ (adr r3, 1f0dbc ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0b54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169718,40 +169719,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1f0b7a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d34 │ │ │ │ + b.w 2f5d7c │ │ │ │ ldr r1, [pc, #48] @ (1f0bac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #40] @ (1f0bb0 ) │ │ │ │ ldr r2, [pc, #40] @ (1f0bb4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d34 │ │ │ │ + b.w 2f5d7c │ │ │ │ bmi.n 1f0c74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #768 @ (adr r2, 1f0eb0 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 1f0bd0 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf5f20034 │ │ │ │ - add r2, pc, #784 @ (adr r2, 1f0ec8 ) │ │ │ │ + @ instruction: 0xf63a0034 │ │ │ │ + add r3, pc, #48 @ (adr r3, 1f0be8 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0bb8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169760,40 +169761,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1f0bde │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d7c │ │ │ │ + b.w 2f5dc4 │ │ │ │ ldr r1, [pc, #48] @ (1f0c10 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #40] @ (1f0c14 ) │ │ │ │ ldr r2, [pc, #40] @ (1f0c18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d7c │ │ │ │ + b.w 2f5dc4 │ │ │ │ bmi.n 1f0c10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 1f0d84 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 1f0ea4 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf58e0034 │ │ │ │ - add r2, pc, #384 @ (adr r2, 1f0d9c ) │ │ │ │ + rsbs r0, r6, #11796480 @ 0xb40000 │ │ │ │ + add r2, pc, #672 @ (adr r2, 1f0ebc ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0c1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169802,40 +169803,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1f0c42 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f6438 │ │ │ │ + b.w 2f6480 │ │ │ │ ldr r1, [pc, #48] @ (1f0c74 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #40] @ (1f0c78 ) │ │ │ │ ldr r2, [pc, #40] @ (1f0c7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f6438 │ │ │ │ + b.w 2f6480 │ │ │ │ bcc.n 1f0bac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 1f1058 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 1f0d78 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf52a0034 │ │ │ │ - add r1, pc, #1008 @ (adr r1, 1f1070 ) │ │ │ │ + sbcs.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ + add r2, pc, #272 @ (adr r2, 1f0d90 ) │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169844,15 +169845,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1f0cd8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f0cdc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #48] @ (1f0ce0 ) │ │ │ │ ldr r3, [pc, #52] @ (1f0ce4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -169862,20 +169863,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5320034 │ │ │ │ - add r2, pc, #112 @ (adr r2, 1f0d4c ) │ │ │ │ + sbcs.w r0, sl, #11796480 @ 0xb40000 │ │ │ │ + add r2, pc, #400 @ (adr r2, 1f0e6c ) │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xfbe20029 │ │ │ │ + stc2 0, cr0, [sl], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - add r1, pc, #768 @ (adr r1, 1f0fe8 ) │ │ │ │ + add r2, pc, #32 @ (adr r2, 1f0d08 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1f0d38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -169883,15 +169884,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (1f0d40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #44] @ (1f0d44 ) │ │ │ │ ldr r3, [pc, #44] @ (1f0d48 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -169899,27 +169900,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4cc0034 │ │ │ │ - add r1, pc, #712 @ (adr r1, 1f1008 ) │ │ │ │ + adds.w r0, r4, #11796480 @ 0xb40000 │ │ │ │ + add r1, pc, #1000 @ (adr r1, 1f1128 ) │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ movs r6, r5 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1f0d58 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c50 │ │ │ │ + b.w 2f8c98 │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #10] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169932,22 +169933,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 1f0daa │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1f0dc4 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -169990,34 +169991,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (1f0e38 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1815b4 │ │ │ │ - orrs.w r0, ip, #11796480 @ 0xb40000 │ │ │ │ - ldr r2, [pc, #216] @ (1f0f04 ) │ │ │ │ + @ instruction: 0xf4a40034 │ │ │ │ + ldr r2, [pc, #504] @ (1f1024 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #288] @ (1f0f50 ) │ │ │ │ + ldr r2, [pc, #576] @ (1f1070 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #704 @ (adr r0, 1f10f4 ) │ │ │ │ + add r0, pc, #992 @ (adr r0, 1f1214 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #600 @ (adr r0, 1f1090 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 1f11b0 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #448 @ (adr r0, 1f0ffc ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 1f111c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (1f0e80 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1f0e70 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -170025,16 +170026,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (1f0e84 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2f95bc │ │ │ │ - ldr r1, [pc, #464] @ (1f1054 ) │ │ │ │ + b.w 2f9604 │ │ │ │ + ldr r1, [pc, #752] @ (1f1174 ) │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -170042,30 +170043,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f0ed0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f0ed4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf32e0034 │ │ │ │ - add r0, pc, #96 @ (adr r0, 1f0f34 ) │ │ │ │ + @ instruction: 0xf3760034 │ │ │ │ + add r0, pc, #384 @ (adr r0, 1f1054 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr??.w r0, [lr, #41] @ 0x29 │ │ │ │ + @ instruction: 0xfa260029 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (1f0f5c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ @@ -170075,15 +170076,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (1f0f64 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1f0f46 │ │ │ │ ldr.w sl, [pc, #88] @ 1f0f68 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 1f0f6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -170097,34 +170098,34 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1f0f1e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0xf2da0034 │ │ │ │ - ldr r0, [pc, #704] @ (1f1224 ) │ │ │ │ + @ instruction: 0xf3220034 │ │ │ │ + ldr r0, [pc, #992] @ (1f1344 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #792] @ (1f1280 ) │ │ │ │ + ldr r1, [pc, #56] @ (1f0fa0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0f70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -170136,29 +170137,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (1f1018 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ ldr r1, [pc, #124] @ (1f101c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1f0ff0 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (1f1020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ ldr r1, [pc, #108] @ (1f1024 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 1f0ffe │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (1f1028 ) │ │ │ │ ldr r3, [pc, #72] @ (1f1014 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170175,34 +170176,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (1f102c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ b.n 1f0fae │ │ │ │ ldr r1, [pc, #48] @ (1f1030 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ b.n 1f0fc8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb780 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #144] @ (1f10b0 ) │ │ │ │ + ldr r0, [pc, #432] @ (1f11d0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #40] @ (1f1050 ) │ │ │ │ + ldr r0, [pc, #328] @ (1f1170 ) │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xb738 │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 001f1034 : │ │ │ │ @@ -170217,32 +170218,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (1f1084 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fa0ac │ │ │ │ + bl 2fa0f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1088 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170253,34 +170254,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1f10e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #44] @ (1f10e4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1e3724 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf12e0034 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + sbcs.w r0, r6, #52 @ 0x34 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7d80029 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + strh.w r0, [r0, r9, lsl #2] │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f10e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170291,59 +170292,59 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f1130 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #28] @ (1f1134 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e3724 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0ce0034 │ │ │ │ - ldr r5, [sp, #720] @ 0x2d0 │ │ │ │ + adds.w r0, r6, #52 @ 0x34 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf77e0029 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + @ instruction: 0xf7c60029 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (1f11b8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #100] @ (1f11bc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (1f11c0 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #84] @ (1f11c4 ) │ │ │ │ ldr r1, [pc, #84] @ (1f11c8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #68] @ (1f11cc ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 1e36ac │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 1f11a0 │ │ │ │ @@ -170357,23 +170358,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - orns r0, r8, #52 @ 0x34 │ │ │ │ - mov r4, r9 │ │ │ │ + @ instruction: 0xf0c00034 │ │ │ │ + mov ip, r2 │ │ │ │ movs r0, r5 │ │ │ │ - mov r6, fp │ │ │ │ + mov lr, r4 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7100029 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + @ instruction: 0xf7580029 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f11d0 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -170441,18 +170442,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f127c ) │ │ │ │ ldr r0, [pc, #20] @ (1f1280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - vqadd.s32 d16, d4, d20 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + vshr.s32 d0, d20, #20 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -170583,18 +170584,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f13dc ) │ │ │ │ ldr r0, [pc, #20] @ (1f13e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - mcr 0, 0, r0, cr4, cr4, {1} │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + mcr 0, 2, r0, cr12, cr4, {1} │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f13e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170605,27 +170606,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f142c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #28] @ (1f1430 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e3538 │ │ │ │ - ldcl 0, cr0, [r2, #208] @ 0xd0 │ │ │ │ - ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ + mrc 0, 0, r0, cr10, cr4, {1} │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ movs r7, r4 │ │ │ │ - eor.w r0, r2, #11075584 @ 0xa90000 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + @ instruction: 0xf4ca0029 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1434 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -170639,33 +170640,33 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #28] @ (1f1490 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1e37f8 │ │ │ │ - stc 0, cr0, [r2, #208] @ 0xd0 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + stcl 0, cr0, [sl, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ movs r7, r4 │ │ │ │ - bics.w r0, r4, #11075584 @ 0xa90000 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + orns r0, ip, #11075584 @ 0xa90000 │ │ │ │ + ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1494 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170691,18 +170692,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ldcl 0, cr0, [ip], #208 @ 0xd0 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + stcl 0, cr0, [r4, #-208] @ 0xffffff30 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + ldr r2, [sp, #520] @ 0x208 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f14f4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1f150a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -170720,18 +170721,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f1530 ) │ │ │ │ ldr r0, [pc, #20] @ (1f1534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldc 0, cr0, [r0], #208 @ 0xd0 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldcl 0, cr0, [r8], #208 @ 0xd0 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1538 : │ │ │ │ cbz r2, 1f157c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170767,18 +170768,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f15a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [lr], #-208 @ 0xffffff30 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + stc 0, cr0, [r6], {52} @ 0x34 │ │ │ │ + ldr r1, [sp, #608] @ 0x260 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f15ac : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170796,43 +170797,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ ldr r2, [pc, #288] @ (1f1710 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (1f1714 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (1f1718 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (1f171c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (1f1720 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f16c0 │ │ │ │ ldr r3, [pc, #260] @ (1f1724 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f50cc │ │ │ │ + bl 2f5114 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1f1680 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -170895,15 +170896,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (1f1730 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2874 │ │ │ │ + bl 2f28bc │ │ │ │ ldr r3, [pc, #84] @ (1f1734 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 1f161c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1f1738 ) │ │ │ │ @@ -170913,42 +170914,42 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cbz r6, 1f1712 │ │ │ │ movs r2, r7 │ │ │ │ - stc 0, cr0, [r2], {52} @ 0x34 │ │ │ │ + mcrr 0, 3, r0, sl, cr4 │ │ │ │ cbz r0, 1f1716 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r7 │ │ │ │ + tst r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ - rors r4, r1 │ │ │ │ + tst r4, r2 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf27a0029 │ │ │ │ + movt r0, #8233 @ 0x2029 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ movs r0, r5 │ │ │ │ - str r7, [sp, #648] @ 0x288 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeadc0034 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + @ instruction: 0xeb240034 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ movs r0, r5 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1744 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -170961,58 +170962,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1f17cc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1f17d0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1f178e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f500c │ │ │ │ + b.w 2f5054 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 181544 │ │ │ │ ldr r2, [pc, #60] @ (1f17d4 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1f17d8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2874 │ │ │ │ + bl 2f28bc │ │ │ │ ldr r3, [pc, #48] @ (1f17dc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f500c │ │ │ │ - orns r0, r4, r4, rrx │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + b.w 2f5054 │ │ │ │ + @ instruction: 0xeabc0034 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf1200029 │ │ │ │ + sbc.w r0, r8, #41 @ 0x29 │ │ │ │ add r7, sp, #600 @ 0x258 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f17e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171027,58 +171028,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1f1868 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1f186c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1f182a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f50cc │ │ │ │ + b.w 2f5114 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 181544 │ │ │ │ ldr r2, [pc, #60] @ (1f1870 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1f1874 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2874 │ │ │ │ + bl 2f28bc │ │ │ │ ldr r3, [pc, #48] @ (1f1878 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f50cc │ │ │ │ - ldrd r0, r0, [r8, #208] @ 0xd0 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + b.w 2f5114 │ │ │ │ + bic.w r0, r0, r4, rrx │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r4 │ │ │ │ - eor.w r0, r4, #41 @ 0x29 │ │ │ │ + @ instruction: 0xf0cc0029 │ │ │ │ add r6, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f187c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171106,15 +171107,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (1f18f0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2874 │ │ │ │ + bl 2f28bc │ │ │ │ ldr r2, [pc, #44] @ (1f18f4 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -171124,17 +171125,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r6, sp, #456 @ 0x1c8 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #0] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f18f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171172,18 +171173,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f1960 ) │ │ │ │ ldr r0, [pc, #20] @ (1f1964 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - stmdb r8!, {r2, r4, r5} │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + ldrd r0, r0, [r0, #-208]! @ 0xd0 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1968 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -171233,15 +171234,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f19f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrb r6, [r7, #23] │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -171259,23 +171260,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (1f1ab4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (1f1ab8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #108] @ 1f1aa0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 42d274 │ │ │ │ + bl 42d2bc │ │ │ │ cbz r0, 1f1a56 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 1f1a80 │ │ │ │ ldr r2, [pc, #100] @ (1f1abc ) │ │ │ │ @@ -171300,32 +171301,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (1f1ac0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (1f1ac4 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1f1a56 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ add r4, sp, #968 @ 0x3c8 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia.w r0!, {r2, r4, r5} │ │ │ │ + ldrd r0, r0, [r8], #208 @ 0xd0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ add r4, sp, #680 @ 0x2a8 │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #832] @ 0x340 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 1f1b4c │ │ │ │ sub sp, #28 │ │ │ │ @@ -171334,15 +171335,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (1f1b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #96] @ (1f1b58 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (1f1b5c ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -171351,51 +171352,50 @@ │ │ │ │ ldr r3, [pc, #84] @ (1f1b60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (1f1b64 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r1, [pc, #72] @ (1f1b68 ) │ │ │ │ ldr r3, [pc, #76] @ (1f1b6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (1f1b70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 1f1b14 │ │ │ │ - movs r4, r6 │ │ │ │ - str r3, [sp, #848] @ 0x350 │ │ │ │ + @ instruction: 0xe82a0034 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldc 0, cr0, [ip, #164] @ 0xa4 │ │ │ │ + stcl 0, cr0, [r4, #164]! @ 0xa4 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - rsb r0, sl, #11206656 @ 0xab0000 │ │ │ │ + @ instruction: 0xf612002b │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ movs r0, r5 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #400] @ 0x190 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 1f1bc4 │ │ │ │ @@ -171403,15 +171403,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (1f1bcc ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (1f1bd0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #52] @ (1f1bd4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1f1bae │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -171420,19 +171420,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 1f1a34 │ │ │ │ + b.n 1f1ac4 │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ movs r0, r5 │ │ │ │ add r3, sp, #400 @ 0x190 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171453,25 +171453,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42d274 │ │ │ │ + bl 42d2bc │ │ │ │ ldr r2, [pc, #60] @ (1f1c74 ) │ │ │ │ ldr r3, [pc, #44] @ (1f1c68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -171482,23 +171482,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1f1a08 │ │ │ │ + b.n 1f1a98 │ │ │ │ movs r4, r6 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ movs r0, r5 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r0, r5 │ │ │ │ add r2, sp, #808 @ 0x328 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -171517,25 +171517,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42d274 │ │ │ │ + bl 42d2bc │ │ │ │ ldr r2, [pc, #60] @ (1f1d14 ) │ │ │ │ ldr r3, [pc, #44] @ (1f1d08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -171546,23 +171546,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1f1968 │ │ │ │ + b.n 1f19f8 │ │ │ │ movs r4, r6 │ │ │ │ add r2, sp, #424 @ 0x1a8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r0, r5 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ movs r0, r5 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171581,23 +171581,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #68] @ 1f1da8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d274 │ │ │ │ + bl 42d2bc │ │ │ │ cbz r0, 1f1d7c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (1f1dc4 ) │ │ │ │ ldr r3, [pc, #56] @ (1f1db8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -171612,23 +171612,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 1f18d8 │ │ │ │ + b.n 1f1968 │ │ │ │ movs r4, r6 │ │ │ │ add r1, sp, #808 @ 0x328 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ movs r0, r5 │ │ │ │ add r1, sp, #528 @ 0x210 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001f1dc8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -171664,29 +171664,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (1f1e24 ) │ │ │ │ ldr r1, [pc, #44] @ (1f1e28 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #464] @ 0x1d0 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1f187c │ │ │ │ + b.n 1f190c │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ add.w lr, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r1 │ │ │ │ ldrh.w r1, [lr, #1312] @ 0x520 │ │ │ │ @@ -171786,15 +171786,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1f1f48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -171887,27 +171887,27 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #492] @ (1f2240 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #480] @ (1f2244 ) │ │ │ │ ldr r1, [pc, #484] @ (1f2248 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #476] @ (1f224c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w fp, [pc, #472] @ 1f2250 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #468] @ (1f2254 ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #468] @ (1f2258 ) │ │ │ │ add.w r6, r0, #952 @ 0x3b8 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -172048,55 +172048,55 @@ │ │ │ │ add.w r1, r4, #3136 @ 0xc40 │ │ │ │ mov r0, r9 │ │ │ │ bl 1f1494 │ │ │ │ b.n 1f219c │ │ │ │ ldr r0, [pc, #92] @ (1f2278 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 1f20ea │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1f2880 │ │ │ │ + b.n 1f2910 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ movs r0, r5 │ │ │ │ add r6, pc, #536 @ (adr r6, 1f2468 ) │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + str r0, [sp, #16] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ strb r6, [r4, #25] │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r7, #24] │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r4, #24] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ @@ -172122,39 +172122,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f2318 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #52] @ (1f231c ) │ │ │ │ ldr r1, [pc, #56] @ (1f2320 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f2324 ) │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #44] @ (1f2328 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - b.n 1f2458 │ │ │ │ + b.n 1f24e8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r5, #32] │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f1e70 │ │ │ │ + b.n 1f1f00 │ │ │ │ movs r1, r5 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ lsrs r5, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #20] │ │ │ │ movs r1, r7 │ │ │ │ bics r4, r2 │ │ │ │ @@ -172699,19 +172699,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f292c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 1f29e4 │ │ │ │ + bge.n 1f2874 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172828,19 +172828,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f2a88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 1f2a88 │ │ │ │ + bls.n 1f2b18 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #472] @ (1f2c78 ) │ │ │ │ @@ -172848,26 +172848,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #472] @ (1f2c80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #460] @ (1f2c84 ) │ │ │ │ ldr r1, [pc, #464] @ (1f2c88 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #452] @ (1f2c8c ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #448] @ (1f2c90 ) │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add r7, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #784 @ 0x310 │ │ │ │ mov.w r8, #8388608 @ 0x800000 │ │ │ │ @@ -173012,49 +173012,49 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1f2c18 │ │ │ │ + bls.n 1f2ca8 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #24 │ │ │ │ + cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [r3, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r1, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ @@ -173118,15 +173118,15 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #244] @ (1f2e80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #4352 @ 0x1100 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #8 │ │ │ │ blx 183038 │ │ │ │ add.w r0, r5, #4608 @ 0x1200 │ │ │ │ @@ -173187,19 +173187,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bpl.n 1f2e4c │ │ │ │ + bvs.n 1f2edc │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r7, #22] │ │ │ │ + strh r6, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subw r1, r2, #2300 @ 0x8fc │ │ │ │ @@ -173280,15 +173280,15 @@ │ │ │ │ rsb r2, r1, r2, lsl #10 │ │ │ │ bl 1f1f4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w ip, [r3, #1046] @ 0x416 │ │ │ │ b.n 1f2f2a │ │ │ │ ldr r0, [pc, #4] @ (1f2f80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ vldr d7, [pc, #44] @ 1f2fc0 │ │ │ │ @@ -173321,27 +173321,27 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #208] @ (1f30b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #196] @ (1f30b8 ) │ │ │ │ ldr r1, [pc, #200] @ (1f30bc ) │ │ │ │ adds r4, #16 │ │ │ │ ldr.w sl, [pc, #200] @ 1f30c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #188] @ (1f30c4 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sl, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ bl 270ef8 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ @@ -173389,37 +173389,37 @@ │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1b98fc │ │ │ │ ldr r0, [pc, #48] @ (1f30d4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 1f303c │ │ │ │ - bcc.n 1f3074 │ │ │ │ + bmi.n 1f3104 │ │ │ │ movs r4, r6 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + cmp r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r4, #14] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ movs r0, r5 │ │ │ │ str r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -173565,15 +173565,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 1f3152 │ │ │ │ ldrb.w r3, [r5, #1281] @ 0x501 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r5, #756] @ 0x2f4 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r5, #1281] @ 0x501 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ b.n 1f322a │ │ │ │ str.w sl, [r5, #1276] @ 0x4fc │ │ │ │ b.n 1f3222 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173584,39 +173584,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f32f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #52] @ (1f32f8 ) │ │ │ │ ldr r1, [pc, #56] @ (1f32fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f3300 ) │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #44] @ (1f3304 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - bne.n 1f331c │ │ │ │ + bne.n 1f33ac │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f3294 │ │ │ │ + bvs.n 1f3324 │ │ │ │ movs r1, r5 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r5, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #116] @ 0x74 │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ @@ -173677,27 +173677,27 @@ │ │ │ │ ldr r0, [pc, #356] @ (1f34f4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f3370 │ │ │ │ ldrsb.w r3, [r6, #1281] @ 0x501 │ │ │ │ ldrb.w r2, [r6, #1281] @ 0x501 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 1f3370 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r6, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r2, [r6, #1281] @ 0x501 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r5, [r6, #2070] @ 0x816 │ │ │ │ strb.w r3, [r6, #2071] @ 0x817 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -173787,15 +173787,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f333a │ │ │ │ ldr r0, [pc, #60] @ (1f34fc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 1f333a │ │ │ │ lsls r4, r4, #24 │ │ │ │ orr.w r4, r4, r5, lsr #8 │ │ │ │ lsls r5, r5, #24 │ │ │ │ b.n 1f33ea │ │ │ │ movs r2, #0 │ │ │ │ @@ -173807,19 +173807,19 @@ │ │ │ │ nop │ │ │ │ str r3, [sp, #904] @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (1f35c8 ) │ │ │ │ cmp r2, #32 │ │ │ │ @@ -173882,44 +173882,44 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f3556 │ │ │ │ ldr r0, [pc, #68] @ (1f35d8 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f3556 │ │ │ │ ldrb.w r2, [r0, #1281] @ 0x501 │ │ │ │ orr.w r2, r2, #97 @ 0x61 │ │ │ │ mov r5, r2 │ │ │ │ b.n 1f354e │ │ │ │ ldrb.w r2, [r0, #1280] @ 0x500 │ │ │ │ mov r5, r2 │ │ │ │ b.n 1f354e │ │ │ │ ldr r0, [pc, #40] @ (1f35dc ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f3570 │ │ │ │ nop │ │ │ │ str r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #92] @ (1f364c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -173927,15 +173927,15 @@ │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ ldr r1, [pc, #92] @ (1f3654 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add.w r0, r0, #1296 @ 0x510 │ │ │ │ blx 183038 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ @@ -173948,20 +173948,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ strb.w r1, [r4, #2071] @ 0x817 │ │ │ │ str.w r3, [r4, #1276] @ 0x4fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f674c │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + b.w 2f6794 │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #148] @ (1f3700 ) │ │ │ │ @@ -173969,26 +173969,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #148] @ (1f3708 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #136] @ (1f370c ) │ │ │ │ ldr r1, [pc, #140] @ (1f3710 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #128] @ (1f3714 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #124] @ (1f3718 ) │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -174019,33 +174019,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f1494 │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ movs r0, r5 │ │ │ │ str r0, [sp, #408] @ 0x198 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #17] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ movs r0, r5 │ │ │ │ str r0, [r1, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ vldr d7, [pc, #40] @ 1f3760 │ │ │ │ sub sp, #12 │ │ │ │ @@ -174101,44 +174101,44 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f3798 │ │ │ │ ldr r0, [pc, #36] @ (1f37e8 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr.w ip, [r1, #920] @ 0x398 │ │ │ │ b.n 1f3798 │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (1f3820 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -174146,37 +174146,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (1f3878 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f387c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #48] @ (1f3880 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1f3884 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r3, {r1, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r0, #27] │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1f3904 │ │ │ │ + beq.n 1f3794 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174255,15 +174255,15 @@ │ │ │ │ bpl.n 1f3912 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f3a48 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f3912 │ │ │ │ ldr r0, [pc, #296] @ (1f3a98 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -174276,40 +174276,40 @@ │ │ │ │ add.w r0, r1, #230 @ 0xe6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r0, [r4, r0, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #268] @ (1f3aa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f38b4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f3a0c │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f3934 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1f39ea │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r2, 1f39e4 │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 1f38fc │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 1f38f4 │ │ │ │ ldr r3, [pc, #184] @ (1f3aa4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -174319,15 +174319,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 1f39ba │ │ │ │ ldr r0, [pc, #168] @ (1f3aa8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f39ba │ │ │ │ ldr r3, [pc, #156] @ (1f3aac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f39a4 │ │ │ │ @@ -174335,23 +174335,23 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1f39a4 │ │ │ │ ldr r0, [pc, #140] @ (1f3ab0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f39a4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1f3a6c │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f3912 │ │ │ │ ldr r3, [pc, #104] @ (1f3ab4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -174360,15 +174360,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f395a │ │ │ │ ldr r0, [pc, #88] @ (1f3ab8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f395a │ │ │ │ ldr r3, [pc, #76] @ (1f3abc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f3a34 │ │ │ │ @@ -174376,75 +174376,75 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f3a34 │ │ │ │ ldr r0, [pc, #60] @ (1f3ac0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f3a34 │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #6] │ │ │ │ + ldrb r6, [r0, #8] │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 1f3b08 │ │ │ │ ldr r2, [pc, #48] @ (1f3b0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f3b10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (1f3b14 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ lsrs r3, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174453,32 +174453,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f3b60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f3b64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (1f3b68 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r1, #14] │ │ │ │ + strb r0, [r2, #15] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174487,32 +174487,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f3bb4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f3bb8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (1f3bbc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r6, #12] │ │ │ │ + strb r4, [r7, #13] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174522,15 +174522,15 @@ │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #68] @ (1f3c20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2684354560 @ 0xa0000000 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #932] @ 0x3a4 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ @@ -174538,19 +174538,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (1f3cb4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -174561,23 +174561,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (1f3cbc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #108] @ (1f3cc0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #92] @ (1f3cc4 ) │ │ │ │ ldr r3, [pc, #96] @ (1f3cc8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r0, #16 │ │ │ │ add.w r2, r2, #272 @ 0x110 │ │ │ │ add r3, pc │ │ │ │ @@ -174592,38 +174592,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (1f3cd0 ) │ │ │ │ mov.w r3, #1496 @ 0x5d8 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2fb6cc │ │ │ │ + bl 2fb714 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ movs r0, r5 │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r2, #0] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r3, #4 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (1f3d60 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -174634,23 +174634,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (1f3d68 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #104] @ (1f3d6c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #88] @ (1f3d70 ) │ │ │ │ ldr r3, [pc, #92] @ (1f3d74 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r0, #16 │ │ │ │ add.w r2, r2, #272 @ 0x110 │ │ │ │ add r3, pc │ │ │ │ @@ -174663,36 +174663,36 @@ │ │ │ │ bl 22e670 │ │ │ │ ldr r1, [pc, #60] @ (1f3d78 ) │ │ │ │ add.w r2, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r3, #9528 @ 0x2538 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fb6cc │ │ │ │ + bl 2fb714 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + strb r6, [r3, #30] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r7, #30] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ movs r0, r5 │ │ │ │ ldrb r6, [r7, r6] │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1f3dfc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -174701,70 +174701,70 @@ │ │ │ │ ldr r1, [pc, #112] @ (1f3e04 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #96] @ (1f3e08 ) │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #92] @ (1f3e0c ) │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #84] @ (1f3e10 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #80] @ (1f3e14 ) │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #80] @ (1f3e18 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ ldr r2, [pc, #68] @ (1f3e1c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #68] @ (1f3e20 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #56] @ (1f3e24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1f1744 │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r2, #29] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r2, #28] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r0, [r0, #10] │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + subs r6, r2, r0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + subs r2, r5, r0 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174775,25 +174775,25 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f3ed8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #136] @ (1f3edc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (1f3ee0 ) │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [pc, #112] @ (1f3ee4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -174806,52 +174806,52 @@ │ │ │ │ ldr r1, [pc, #92] @ (1f3eec ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #2448 @ 0x990 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ - bl 2fb6cc │ │ │ │ + bl 2fb714 │ │ │ │ ldr r3, [pc, #76] @ (1f3ef0 ) │ │ │ │ ldr r1, [pc, #76] @ (1f3ef4 ) │ │ │ │ add.w r2, r5, #3536 @ 0xdd0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ - bl 2fb6cc │ │ │ │ + bl 2fb714 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r3, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r5, r6 │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r7, #25] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r1, #25] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #148] @ (1f3fa0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -174861,25 +174861,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #132] @ (1f3fac ) │ │ │ │ ldr r1, [pc, #132] @ (1f3fb0 ) │ │ │ │ add.w r3, r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ ldr r6, [pc, #120] @ (1f3fb4 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #116] @ (1f3fb8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #116] @ (1f3fbc ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #1396] @ 0x574 │ │ │ │ @@ -174888,57 +174888,57 @@ │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #1400] @ 0x578 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #12 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #88] @ (1f3fc4 ) │ │ │ │ ldr r1, [pc, #88] @ (1f3fc8 ) │ │ │ │ movs r3, #2 │ │ │ │ str.w r0, [r5, #1404] @ 0x57c │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r5, #1088] @ 0x440 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r5, #1384] @ 0x568 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #60] @ (1f3fcc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f1744 │ │ │ │ nop │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ movs r0, r5 │ │ │ │ strh r0, [r6, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r0 │ │ │ │ + adds r0, r0, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174949,36 +174949,36 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f4084 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #136] @ (1f4088 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (1f408c ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #12 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #120] @ (1f4090 ) │ │ │ │ ldr r1, [pc, #120] @ (1f4094 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #112] @ (1f4098 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1f13e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f1494 │ │ │ │ ldr r1, [pc, #88] @ (1f409c ) │ │ │ │ @@ -174989,47 +174989,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (1f40a0 ) │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ ldr r1, [r6, r1] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (1f40a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2fb8b8 │ │ │ │ + bl 2fb900 │ │ │ │ ldr r1, [pc, #72] @ (1f40a8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ bl 1e3508 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r5, #944 @ 0x3b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1e362c │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r1, #18] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r5, #31 │ │ │ │ movs r0, r5 │ │ │ │ strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r1, #20] │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r1, #7 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f40ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175088,26 +175088,26 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f40d6 │ │ │ │ ldr r0, [pc, #28] @ (1f416c ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w lr, [r4, #924] @ 0x39c │ │ │ │ b.n 1f40d6 │ │ │ │ strh r2, [r0, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f4170 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -175164,26 +175164,26 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f419a │ │ │ │ ldr r0, [pc, #28] @ (1f4230 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w lr, [r4, #924] @ 0x39c │ │ │ │ b.n 1f419a │ │ │ │ strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #13] │ │ │ │ + strb r0, [r1, #14] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (1f42e8 ) │ │ │ │ @@ -175219,29 +175219,29 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f42a4 │ │ │ │ ldr.w r0, [r1, #936] @ 0x3a8 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r3, [pc, #72] @ (1f42f0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4294 │ │ │ │ ldr r3, [pc, #68] @ (1f42f4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f4294 │ │ │ │ ldr r0, [pc, #60] @ (1f42f8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f4294 │ │ │ │ ldr r3, [pc, #52] @ (1f42fc ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4284 │ │ │ │ @@ -175249,30 +175249,30 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4284 │ │ │ │ ldr r0, [pc, #36] @ (1f4300 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f4284 │ │ │ │ strh r4, [r7, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r6, #4] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #560] @ (1f4548 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -175282,81 +175282,81 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #544] @ (1f4554 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #544] @ (1f4558 ) │ │ │ │ ldr.w sl, [pc, #544] @ 1f455c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ add sl, pc │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f4518 │ │ │ │ ldr.w r8, [pc, #524] @ 1f4560 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ ldr r1, [pc, #520] @ (1f4564 ) │ │ │ │ add.w r0, r7, #1088 @ 0x440 │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #500] @ (1f4568 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #500] @ (1f456c ) │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ ldr r6, [pc, #500] @ (1f4570 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [sl, r3] │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #488] @ (1f4574 ) │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #468] @ (1f4578 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ bl 1f1744 │ │ │ │ ldr r1, [pc, #460] @ (1f457c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3674 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -175377,58 +175377,58 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1e37ec │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ bl 1f14f4 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 232d5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r7, #3536 @ 0xdd0 │ │ │ │ add.w r7, r7, #920 @ 0x398 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 1f1744 │ │ │ │ ldr r1, [pc, #280] @ (1f4580 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3674 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -175441,15 +175441,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1e37ec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 1f14f4 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -175484,58 +175484,58 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #108] @ (1f458c ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r6, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r0, #7] │ │ │ │ + strb r6, [r1, #8] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r2, #7] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r3, r5 │ │ │ │ strh r2, [r0, #30] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r6, #46] @ 0x2e │ │ │ │ - strb r6, [r3, #1] │ │ │ │ + ldr??.w r0, [lr, #46] @ 0x2e │ │ │ │ + strb r6, [r4, #2] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r3, #3] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f4590 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -175638,26 +175638,26 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f45ba │ │ │ │ ldr r0, [pc, #32] @ (1f46cc ) │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 1f45ba │ │ │ │ strh r6, [r3, #10] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f46d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -175812,15 +175812,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f472a │ │ │ │ ldr r0, [pc, #48] @ (1f48b0 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 1f472a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r3, #0] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -175830,15 +175830,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ movs r2, r7 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f48b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175847,28 +175847,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1f48f4 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (1f48f8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1f4968 │ │ │ │ + pop {r3} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -176078,23 +176078,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (1f4b2c ) │ │ │ │ ldr r0, [pc, #24] @ (1f4b30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - hlt 0x0002 │ │ │ │ + revsh r2, r1 │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r2, 1f4b62 │ │ │ │ + rev r2, r6 │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r6, 1f4b52 │ │ │ │ + cbnz r6, 1f4b64 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -176166,15 +176166,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (1f4c14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4bac │ │ │ │ ldr r0, [pc, #40] @ (1f4c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f4bac │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ movs r2, r7 │ │ │ │ ldrb r2, [r5, #14] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -176183,15 +176183,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f4c1c : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 1f4c2a │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176208,55 +176208,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1f4c72 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 1f4c62 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 1f4ca4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 45264c │ │ │ │ + b.w 452694 │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #28] @ (1f4cc8 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 1f4c94 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -176640,15 +176640,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f4fe4 │ │ │ │ ldr r0, [pc, #200] @ (1f5190 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 1f4fe4 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 1f5116 │ │ │ │ @@ -176707,29 +176707,29 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 1f5036 │ │ │ │ nop │ │ │ │ strb r0, [r3, #29] │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {lr} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r2, 1f51ec │ │ │ │ + cbz r2, 1f51fe │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r6, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f51a0 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 1f51b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -176784,15 +176784,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 1f5256 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -176816,15 +176816,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 1bc380 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 1f52aa │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176898,26 +176898,26 @@ │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #40] @ (1f5388 ) │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #912] @ (1f56f4 ) │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #4] @ (1f536c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r1, [pc, #648] @ (1f55f8 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001f5370 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f5380 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r1, [pc, #776] @ (1f568c ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (1f5404 ) │ │ │ │ @@ -176954,25 +176954,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f53c2 │ │ │ │ ldr.w r1, [r0, #176] @ 0xb0 │ │ │ │ ldr r0, [pc, #28] @ (1f5414 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f53c2 │ │ │ │ strb r4, [r4, #13] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #60] @ 0x3c │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #152] @ 1f54c0 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -177017,15 +177017,15 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f5458 │ │ │ │ ldr r0, [pc, #56] @ (1f54d0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f5458 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movw r1, #65408 @ 0xff80 │ │ │ │ movt r1, #61533 @ 0xf05d │ │ │ │ ldr.w r0, [r0, #796] @ 0x31c │ │ │ │ ands r1, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -177038,15 +177038,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #468] @ (1f56bc ) │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ @@ -177130,27 +177130,27 @@ │ │ │ │ ands r0, r1 │ │ │ │ ands r1, r6 │ │ │ │ bne.n 1f55b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f55b6 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ subs r7, #4 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 1f55bc │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r6, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, ip, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ b.n 1f5554 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ b.n 1f55b6 │ │ │ │ ldr.w r3, [r6, #2116] @ 0x844 │ │ │ │ cmp fp, r4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ and.w r3, ip, r3 │ │ │ │ str.w r3, [r6, #2116] @ 0x844 │ │ │ │ @@ -177215,29 +177215,29 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f550a │ │ │ │ ldr r0, [pc, #32] @ (1f56d4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f550a │ │ │ │ strb r6, [r2, #8] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + cbz r2, 1f56d6 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ movs r4, r6 │ │ │ │ movs r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r4, #28] │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 1f54d4 │ │ │ │ @@ -177324,48 +177324,48 @@ │ │ │ │ bpl.n 1f5730 │ │ │ │ ldr r0, [pc, #76] @ (1f580c ) │ │ │ │ ldrd r3, r1, [r6, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r1, [pc, #60] @ (1f5810 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f5728 │ │ │ │ ldr r1, [pc, #36] @ (1f5800 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f5728 │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr.w r1, [r0, #176] @ 0xb0 │ │ │ │ ldr r0, [pc, #40] @ (1f5814 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f5728 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r0, #20] │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r0, [r4, #12] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #316] @ (1f5964 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -177446,45 +177446,45 @@ │ │ │ │ bpl.n 1f5898 │ │ │ │ ldr r0, [pc, #136] @ (1f5974 ) │ │ │ │ ldr.w r2, [r6, #796] @ 0x31c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r0, [pc, #120] @ (1f5978 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f5842 │ │ │ │ ldr r0, [pc, #104] @ (1f5970 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f5842 │ │ │ │ ldr r0, [pc, #104] @ (1f597c ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f5842 │ │ │ │ ldr r3, [pc, #92] @ (1f5980 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f586e │ │ │ │ ldr r3, [pc, #68] @ (1f5970 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f586e │ │ │ │ ldr r0, [pc, #76] @ (1f5984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f586e │ │ │ │ ldr r3, [pc, #72] @ (1f5988 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f5898 │ │ │ │ ldr r3, [pc, #36] @ (1f5970 ) │ │ │ │ @@ -177493,36 +177493,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5898 │ │ │ │ ldr r0, [pc, #56] @ (1f598c ) │ │ │ │ ldr.w r1, [r2, #800] @ 0x320 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r6, [r2, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r7, #16] │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r4, #8] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r4, #16] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (1f5a00 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -177531,30 +177531,30 @@ │ │ │ │ ldr r1, [pc, #96] @ (1f5a08 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #80] @ (1f5a0c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (1f5a10 ) │ │ │ │ movs r3, #9 │ │ │ │ add r2, pc │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #64] @ (1f5a14 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r3, [pc, #56] @ (1f5a18 ) │ │ │ │ ldr r2, [pc, #60] @ (1f5a1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -177563,23 +177563,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #720 @ 0x2d0 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r2, r5] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #856 @ 0x358 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + movs r0, #18 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r4, #6 │ │ │ │ + subs r2, r5, #7 │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r3 │ │ │ │ movs r1, r7 │ │ │ │ lsls r7, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -177603,36 +177603,36 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add.w sl, sp, #28 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ ldr r2, [pc, #312] @ (1f5ba4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #312] @ (1f5ba8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #300] @ (1f5bac ) │ │ │ │ ldr r1, [pc, #300] @ (1f5bb0 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w fp, [pc, #276] @ 1f5bb4 │ │ │ │ blx 183038 │ │ │ │ ldr r1, [pc, #272] @ (1f5bb8 ) │ │ │ │ @@ -177719,35 +177719,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r1, r5 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r0, #4] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r2, #4] │ │ │ │ movs r0, r5 │ │ │ │ - stc2 0, cr0, [r6, #-156]! @ 0xffffff64 │ │ │ │ - ldc2 0, cr0, [ip, #-156]! @ 0xffffff64 │ │ │ │ + stc2l 0, cr0, [lr, #-156]! @ 0xffffff64 │ │ │ │ + stc2 0, cr0, [r4, #156] @ 0x9c │ │ │ │ cmp r6, r1 │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r7] │ │ │ │ + str r4, [r2, #0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + str r6, [r0, #0] │ │ │ │ movs r0, r5 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177833,15 +177833,15 @@ │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (1f5d14 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r1, [r2, #800] @ 0x320 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f5c56 │ │ │ │ b.n 1f5bfe │ │ │ │ ldr r3, [pc, #84] @ (1f5d18 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -177851,15 +177851,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5c2a │ │ │ │ ldr r0, [pc, #64] @ (1f5d1c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f5c2a │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r5, #2944 @ 0xb80 │ │ │ │ ldr.w r2, [r3, #2116] @ 0x844 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ cmp r3, r1 │ │ │ │ bic.w r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -177867,25 +177867,25 @@ │ │ │ │ bne.n 1f5cea │ │ │ │ b.n 1f5c18 │ │ │ │ nop │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 1f5d90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -177893,15 +177893,15 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #92] @ (1f5d98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r1, r0, #2944 @ 0xb80 │ │ │ │ str.w r2, [r3, #2116] @ 0x844 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ str.w r2, [r3, #1940] @ 0x794 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -177917,19 +177917,19 @@ │ │ │ │ b.w 1f54d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsrs r2, r4, #30 │ │ │ │ - add r0, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r5, r4] │ │ │ │ + ldrb r4, [r6, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #80] @ (1f5e00 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -177939,15 +177939,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #80] @ (1f5e0c ) │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -177962,23 +177962,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r8, #792] @ 0x318 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 181ec8 │ │ │ │ nop │ │ │ │ - add r0, sp, #376 @ 0x178 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r5, r5] │ │ │ │ + ldrb r6, [r6, r6] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5e14 : │ │ │ │ ldr.w ip, [pc, #68] @ 1f5e5c │ │ │ │ ldr r2, [pc, #68] @ (1f5e60 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (1f5e64 ) │ │ │ │ @@ -178003,27 +178003,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (1f5e6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5e30 │ │ │ │ ldr r0, [pc, #28] @ (1f5e70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ strh r2, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r6] │ │ │ │ + ldrb r0, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5e74 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178058,29 +178058,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1f5ee4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5e9a │ │ │ │ ldr r0, [pc, #32] @ (1f5ee8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f5e9a │ │ │ │ strh r4, [r1, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5eec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -178107,29 +178107,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1f5f4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5f0c │ │ │ │ ldr r0, [pc, #32] @ (1f5f50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1f5f0c │ │ │ │ nop │ │ │ │ ldr r6, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r4] │ │ │ │ + ldrb r0, [r2, r5] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5f54 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001f5f58 : │ │ │ │ @@ -178146,21 +178146,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (1f5f80 ) │ │ │ │ ldr r1, [pc, #24] @ (1f5f84 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ movs r0, r5 │ │ │ │ - add r7, pc, #504 @ (adr r7, 1f617c ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 1f629c ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5f88 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178171,28 +178171,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f5fd0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, pc, #296 @ (adr r7, 1f60f4 ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 1f6214 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5fd4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178203,66 +178203,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f601c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #1016 @ (adr r6, 1f6410 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 1f6130 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r6, r1] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f6020 : │ │ │ │ ldr r3, [pc, #24] @ (1f603c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 1f6040 │ │ │ │ ldr r1, [pc, #24] @ (1f6044 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 442774 │ │ │ │ - add r6, pc, #776 @ (adr r6, 1f6348 ) │ │ │ │ + b.w 4427bc │ │ │ │ + add r7, pc, #40 @ (adr r7, 1f6068 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r0, r2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f6048 : │ │ │ │ ldr r3, [pc, #24] @ (1f6064 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 1f6068 │ │ │ │ ldr r1, [pc, #24] @ (1f606c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 442774 │ │ │ │ - add r6, pc, #616 @ (adr r6, 1f62d0 ) │ │ │ │ + b.w 4427bc │ │ │ │ + add r6, pc, #904 @ (adr r6, 1f63f0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f6070 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001f6074 : │ │ │ │ @@ -178276,15 +178276,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001f6084 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (1f6090 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ subs r5, #206 @ 0xce │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -178293,15 +178293,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (1f6184 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 1f6138 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6162 │ │ │ │ @@ -178334,28 +178334,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (1f6194 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f1494 │ │ │ │ ldr r4, [pc, #92] @ (1f6198 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (1f619c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -178364,36 +178364,36 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (1f61a4 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1f614e │ │ │ │ nop │ │ │ │ - add r6, pc, #896 @ (adr r6, 1f6500 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 1f6220 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ subs r5, #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #488 @ (adr r6, 1f6378 ) │ │ │ │ + add r6, pc, #776 @ (adr r6, 1f6498 ) │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf6900027 │ │ │ │ - subw r0, r6, #2087 @ 0x827 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + @ instruction: 0xf6d80027 │ │ │ │ + @ instruction: 0xf6ee0027 │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r3, r6] │ │ │ │ + ldrh r2, [r4, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r5, r6] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1f61ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -178401,30 +178401,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f61f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #32] @ (1f61f8 ) │ │ │ │ ldr r1, [pc, #36] @ (1f61fc ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - add r5, pc, #824 @ (adr r5, 1f6528 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 1f6248 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #976] @ (1f65c4 ) │ │ │ │ + ldr r5, [pc, #240] @ (1f62e4 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #760 @ (adr r6, 1f64f0 ) │ │ │ │ + add r7, pc, #24 @ (adr r7, 1f6210 ) │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ asrs r6, r6, #2 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178437,15 +178437,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (1f6280 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #88] @ (1f6284 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1f624a │ │ │ │ movs r0, #0 │ │ │ │ @@ -178459,34 +178459,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (1f6288 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #480 @ (adr r5, 1f6458 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, 1f6578 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r2, r3] │ │ │ │ movs r0, r5 │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r3] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (1f630c ) │ │ │ │ @@ -178496,15 +178496,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (1f6318 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #100] @ (1f631c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1f62d6 │ │ │ │ add sp, #24 │ │ │ │ @@ -178522,40 +178522,40 @@ │ │ │ │ ldr r0, [pc, #60] @ (1f6320 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #944 @ (adr r4, 1f66c0 ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 1f63e0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r3, r0] │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ movs r0, r5 │ │ │ │ str r4, [r1, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f6330 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ subs r3, #146 @ 0x92 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -178563,40 +178563,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (1f6390 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f6394 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #56] @ (1f6398 ) │ │ │ │ ldr r1, [pc, #60] @ (1f639c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #552 @ (adr r4, 1f65b8 ) │ │ │ │ + add r4, pc, #840 @ (adr r4, 1f66d8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #432] @ (1f6544 ) │ │ │ │ + ldr r3, [pc, #720] @ (1f6664 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #200 @ (adr r5, 1f6460 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 1f6580 ) │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #30 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -178611,15 +178611,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (1f643c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #108] @ (1f6440 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f63ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178648,32 +178648,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (1f644c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f63da │ │ │ │ ... │ │ │ │ - add r4, pc, #120 @ (adr r4, 1f64ac ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 1f65cc ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r6, r7] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ movs r0, r5 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, r7] │ │ │ │ + ldrh r6, [r1, r0] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1f64d8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -178684,15 +178684,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (1f64e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #100] @ (1f64e8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f649e │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -178721,31 +178721,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f648a │ │ │ │ - add r3, pc, #440 @ (adr r3, 1f6694 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 1f67b4 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r4, r5] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ movs r0, r5 │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 1f65a0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -178754,15 +178754,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1f65a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1f6578 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (1f65ac ) │ │ │ │ @@ -178779,15 +178779,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1f65b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1f1494 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 1838e8 │ │ │ │ @@ -178802,27 +178802,27 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 1f6530 │ │ │ │ nop │ │ │ │ - add r2, pc, #792 @ (adr r2, 1f68bc ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 1f65dc ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ subs r1, #122 @ 0x7a │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #512 @ (adr r2, 1f67b4 ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 1f68d4 ) │ │ │ │ movs r4, r6 │ │ │ │ - movw r0, #57383 @ 0xe027 │ │ │ │ - @ instruction: 0xf2640027 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + @ instruction: 0xf2960027 │ │ │ │ + subw r0, ip, #39 @ 0x27 │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f65c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178841,70 +178841,70 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (1f6668 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ ldr r1, [pc, #104] @ (1f666c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (1f6670 ) │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d34 │ │ │ │ ldr r3, [pc, #96] @ (1f6674 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (1f6678 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #76] @ (1f667c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f17e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1f133c │ │ │ │ str r0, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r1, r5 │ │ │ │ - sub.w r0, ip, #39 @ 0x27 │ │ │ │ - add r1, pc, #760 @ (adr r1, 1f6970 ) │ │ │ │ + @ instruction: 0xf1f40027 │ │ │ │ + add r2, pc, #24 @ (adr r2, 1f6690 ) │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf18e0027 │ │ │ │ + rsbs r0, r6, #39 @ 0x27 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1f668c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c50 │ │ │ │ + b.w 2f8c98 │ │ │ │ nop │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -178950,15 +178950,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 3aed88 │ │ │ │ + bl 3aedd0 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 1f6810 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -178986,22 +178986,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1f68aa │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 43b84c │ │ │ │ + bl 43b894 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6866 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ab98 │ │ │ │ + bl 43abe0 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 1f6898 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 1f66e2 │ │ │ │ @@ -179021,15 +179021,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 1f67e8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 43ac00 │ │ │ │ + bl 43ac48 │ │ │ │ adds r6, #16 │ │ │ │ blx 18214c │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 1f67d2 │ │ │ │ ldr r2, [pc, #352] @ (1f694c ) │ │ │ │ ldr r3, [pc, #336] @ (1f693c ) │ │ │ │ @@ -179076,15 +179076,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f68fe │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 1f686e │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 1f6754 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4428cc │ │ │ │ + bl 442914 │ │ │ │ b.n 1f677c │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 1f6892 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1f67a8 │ │ │ │ @@ -179100,15 +179100,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 1f67b0 │ │ │ │ ldr r1, [pc, #192] @ (1f695c ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ b.n 1f6796 │ │ │ │ ldr r1, [pc, #180] @ (1f6960 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f6768 │ │ │ │ ldr r1, [pc, #168] @ (1f6964 ) │ │ │ │ @@ -179116,15 +179116,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f6768 │ │ │ │ ldr r0, [pc, #160] @ (1f6968 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 1f6768 │ │ │ │ ldr r1, [pc, #144] @ (1f696c ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f6822 │ │ │ │ @@ -179133,29 +179133,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1f6822 │ │ │ │ ldr r0, [pc, #124] @ (1f6970 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f6822 │ │ │ │ ldr r3, [pc, #116] @ (1f6974 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f685c │ │ │ │ ldr r3, [pc, #88] @ (1f6964 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f685c │ │ │ │ ldr r0, [pc, #96] @ (1f6978 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f685c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (1f697c ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (1f6980 ) │ │ │ │ ldr r0, [pc, #84] @ (1f6984 ) │ │ │ │ @@ -179171,41 +179171,41 @@ │ │ │ │ movs r2, r7 │ │ │ │ str r6, [r3, #0] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r0, r0] │ │ │ │ movs r0, r5 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -179222,35 +179222,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3aeb18 │ │ │ │ + bl 3aeb60 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1f69e4 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 1f69ee │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3aeb18 │ │ │ │ + bl 3aeb60 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1f69cc │ │ │ │ adds r0, #4 │ │ │ │ beq.n 1f69be │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1f69fe │ │ │ │ mov r0, r6 │ │ │ │ - bl 3aed88 │ │ │ │ + bl 3aedd0 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (1f6a34 ) │ │ │ │ ldr r3, [pc, #44] @ (1f6a30 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -179281,44 +179281,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1f6aac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #72] @ 1f6ab0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (1f6ab4 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, ip │ │ │ │ + add ip, r5 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #3 │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -179339,31 +179339,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f6afc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r1, r5] │ │ │ │ + strh r0, [r2, r6] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (1f6b8c ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 1f6b76 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 43ad60 │ │ │ │ + bl 43ada8 │ │ │ │ cbnz r0, 1f6b32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -179372,33 +179372,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f6b56 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r3, [pc, #60] @ (1f6b94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f6b3e │ │ │ │ ldr r3, [pc, #52] @ (1f6b98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f6b3e │ │ │ │ ldr r0, [pc, #48] @ (1f6b9c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f6b3e │ │ │ │ ldr r3, [pc, #40] @ (1f6ba0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (1f6ba4 ) │ │ │ │ ldr r0, [pc, #40] @ (1f6ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -179410,21 +179410,21 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r6, r1] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 1f6dcc │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -179444,34 +179444,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (1f6de0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #496] @ (1f6de4 ) │ │ │ │ ldr r1, [pc, #496] @ (1f6de8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 183038 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 3af014 │ │ │ │ + bl 3af05c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6cf8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f6988 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -179517,27 +179517,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (1f6df8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1f6cce │ │ │ │ ldr r3, [pc, #324] @ (1f6dfc ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (1f6e00 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (1f6e04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #312] @ (1f6e08 ) │ │ │ │ ldr r3, [pc, #260] @ (1f6dd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -179555,39 +179555,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (1f6e10 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1f6cce │ │ │ │ ldr r3, [pc, #256] @ (1f6e14 ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (1f6e18 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (1f6e1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1f6cce │ │ │ │ ldr r2, [pc, #240] @ (1f6e20 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (1f6e24 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 3af388 │ │ │ │ + bl 3af3d0 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (1f6e28 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -179609,87 +179609,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f6c54 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (1f6e34 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f6c54 │ │ │ │ ldr r1, [pc, #152] @ (1f6e38 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f6c8a │ │ │ │ ldr r1, [pc, #132] @ (1f6e30 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f6c8a │ │ │ │ ldr r0, [pc, #132] @ (1f6e3c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 1f6c8a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #536] @ 0x218 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r2, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r4, r0] │ │ │ │ + strb r6, [r5, r1] │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r2, [r4, r4] │ │ │ │ movs r2, r7 │ │ │ │ - sub.w r0, lr, r7, asr #32 │ │ │ │ - rsb r0, r4, r7, asr #32 │ │ │ │ + @ instruction: 0xebf60027 │ │ │ │ + stc 0, cr0, [ip], {39} @ 0x27 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r0, r0] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r6, r6] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r2, [r6, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r5, r4] │ │ │ │ + str r0, [r6, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r2, r5] │ │ │ │ movs r0, r5 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + strb r4, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (1f703c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -179747,15 +179747,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f6ef2 │ │ │ │ ldr r0, [pc, #356] @ (1f704c ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 1f6f16 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -179767,15 +179767,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 1f6f08 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43ac08 │ │ │ │ + b.w 43ac50 │ │ │ │ ldr r0, [pc, #296] @ (1f7050 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 1f6f38 │ │ │ │ ldr r0, [pc, #280] @ (1f7048 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -179796,19 +179796,19 @@ │ │ │ │ bpl.n 1f6e78 │ │ │ │ ldr r0, [pc, #256] @ (1f7058 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r0, [pc, #244] @ (1f705c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 1f6ff8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f6e78 │ │ │ │ @@ -179826,15 +179826,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f6e78 │ │ │ │ ldr r0, [pc, #184] @ (1f7064 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 1f6f40 │ │ │ │ add r3, pc, #8 @ (adr r3, 1f6fc4 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -179874,27 +179874,27 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r4, r2] │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r2] │ │ │ │ + strh r2, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (1f7108 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -179903,25 +179903,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (1f7110 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #128] @ (1f7114 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (1f7118 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #84] @ 1f7100 │ │ │ │ ldr r2, [pc, #108] @ (1f711c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (1f7120 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -179950,27 +179950,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1f6f5c │ │ │ │ + b.n 1f6fec │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f6f88 │ │ │ │ + b.n 1f7018 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #392] @ (1f72a0 ) │ │ │ │ + ldr r7, [pc, #680] @ (1f73c0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #520] @ (1f7324 ) │ │ │ │ + ldr r7, [pc, #808] @ (1f7444 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r6, #106 @ 0x6a │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (1f72bc ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -180043,20 +180043,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7150 │ │ │ │ ldr r0, [pc, #232] @ (1f72d0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f7150 │ │ │ │ ldr r0, [pc, #224] @ (1f72d4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 1f727a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7150 │ │ │ │ @@ -180092,15 +180092,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (1f72c8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f7150 │ │ │ │ ldr r0, [pc, #104] @ (1f72dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f7150 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 1f7206 │ │ │ │ add r3, pc, #8 @ (adr r3, 1f7288 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -180123,25 +180123,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r2] │ │ │ │ + str r6, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r7, r4] │ │ │ │ movs r0, r5 │ │ │ │ lsrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r6, r3] │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1f72e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -180150,25 +180150,25 @@ │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #132] @ (1f7388 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #120] @ (1f738c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (1f7390 ) │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r5, #1132] @ 0x46c │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ cbz r3, 1f7346 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -180195,27 +180195,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f1494 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #16] │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r7, r2] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1f6cb0 │ │ │ │ + b.n 1f6d40 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f6ce0 │ │ │ │ + b.n 1f6d70 │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, #46 @ 0x2e │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r6, r0] │ │ │ │ + str r0, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #88] @ 1f7404 │ │ │ │ mov r1, r0 │ │ │ │ @@ -180247,26 +180247,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f73c2 │ │ │ │ ldr r0, [pc, #28] @ (1f7414 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f73c2 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #640] @ (1f7698 ) │ │ │ │ + ldr r7, [pc, #928] @ (1f77b8 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1f7474 │ │ │ │ add r0, r2 │ │ │ │ @@ -180294,25 +180294,25 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f7440 │ │ │ │ ldr r0, [pc, #24] @ (1f7484 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f7440 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #384] @ (1f7608 ) │ │ │ │ + ldr r7, [pc, #672] @ (1f7728 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ ldr.w ip, [pc, #584] @ 1f76e4 │ │ │ │ @@ -180363,15 +180363,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f74de │ │ │ │ ldr r0, [pc, #476] @ (1f76f4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #448] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1096] @ 0x448 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180385,15 +180385,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1f74de │ │ │ │ ldr r0, [pc, #428] @ (1f76fc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #396] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180407,15 +180407,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f74de │ │ │ │ ldr r0, [pc, #384] @ (1f7704 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #340] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180429,15 +180429,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f74de │ │ │ │ ldr r0, [pc, #336] @ (1f770c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #288] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1108] @ 0x454 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180451,15 +180451,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f74de │ │ │ │ ldr r0, [pc, #288] @ (1f7714 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #228] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1112] @ 0x458 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180473,15 +180473,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f74de │ │ │ │ ldr r0, [pc, #236] @ (1f771c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #168] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1116] @ 0x45c │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180495,15 +180495,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1f74de │ │ │ │ ldr r0, [pc, #184] @ (1f7724 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #108] @ (1f76e8 ) │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180517,15 +180517,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f74de │ │ │ │ ldr r0, [pc, #132] @ (1f772c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ ldr r3, [pc, #120] @ (1f7730 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f74de │ │ │ │ @@ -180533,61 +180533,61 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f74de │ │ │ │ ldr r0, [pc, #96] @ (1f7734 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f74de │ │ │ │ movs r1, #0 │ │ │ │ b.n 1f74de │ │ │ │ nop │ │ │ │ strh r0, [r4, r1] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #920] @ (1f7a90 ) │ │ │ │ + ldr r7, [pc, #184] @ (1f77b0 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #896] @ (1f7a80 ) │ │ │ │ + ldr r7, [pc, #160] @ (1f77a0 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #856] @ (1f7a60 ) │ │ │ │ + ldr r7, [pc, #120] @ (1f7780 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #848] @ (1f7a60 ) │ │ │ │ + ldr r7, [pc, #112] @ (1f7780 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #824] @ (1f7a50 ) │ │ │ │ + ldr r7, [pc, #88] @ (1f7770 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #808] @ (1f7a48 ) │ │ │ │ + ldr r7, [pc, #72] @ (1f7768 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #792] @ (1f7a40 ) │ │ │ │ + ldr r7, [pc, #56] @ (1f7760 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #728] @ (1f7a08 ) │ │ │ │ + ldr r6, [pc, #1016] @ (1f7b28 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #752] @ (1f7a28 ) │ │ │ │ + ldr r7, [pc, #16] @ (1f7748 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 1f7790 │ │ │ │ sub sp, #20 │ │ │ │ @@ -180595,39 +180595,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f7798 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #52] @ (1f779c ) │ │ │ │ ldr r1, [pc, #56] @ (1f77a0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f77a4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (1f77a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfb81ffff │ │ │ │ lsls r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #8 │ │ │ │ movs r1, r7 │ │ │ │ ldc2 0, cr0, [r4], #-228 @ 0xffffff1c │ │ │ │ @@ -180685,15 +180685,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7802 │ │ │ │ ldr r0, [pc, #376] @ (1f79ac ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #348] @ (1f79a0 ) │ │ │ │ bic.w r2, r5, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r0, #1096] @ 0x448 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7802 │ │ │ │ @@ -180707,20 +180707,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7802 │ │ │ │ ldr r0, [pc, #332] @ (1f79b4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ str.w r5, [r3, #1100] @ 0x44c │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [pc, #280] @ (1f79a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7802 │ │ │ │ ldr r3, [pc, #296] @ (1f79b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -180732,15 +180732,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 1f7802 │ │ │ │ ldr r0, [pc, #280] @ (1f79bc ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #236] @ (1f79a0 ) │ │ │ │ str.w r5, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7802 │ │ │ │ ldr r3, [pc, #256] @ (1f79c0 ) │ │ │ │ @@ -180753,15 +180753,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f7802 │ │ │ │ ldr r0, [pc, #240] @ (1f79c4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #188] @ (1f79a0 ) │ │ │ │ str.w r5, [r0, #1116] @ 0x45c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7802 │ │ │ │ ldr r3, [pc, #216] @ (1f79c8 ) │ │ │ │ @@ -180774,15 +180774,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1f7802 │ │ │ │ ldr r0, [pc, #196] @ (1f79cc ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #140] @ (1f79a0 ) │ │ │ │ str.w r5, [r0, #1120] @ 0x460 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f7802 │ │ │ │ ldr r3, [pc, #172] @ (1f79d0 ) │ │ │ │ @@ -180795,15 +180795,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f7802 │ │ │ │ ldr r0, [pc, #152] @ (1f79d4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ cmp.w r3, #268435456 @ 0x10000000 │ │ │ │ beq.n 1f7964 │ │ │ │ cmp.w r3, #536870912 @ 0x20000000 │ │ │ │ itttt eq │ │ │ │ movweq r3, #3071 @ 0xbff │ │ │ │ andeq r3, r5 │ │ │ │ orreq.w r3, r3, #536870912 @ 0x20000000 │ │ │ │ @@ -180824,64 +180824,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f7802 │ │ │ │ ldr r0, [pc, #76] @ (1f79dc ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ ldr r7, [pc, #248] @ (1f7a98 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #696] @ (1f7c68 ) │ │ │ │ + ldr r6, [pc, #984] @ (1f7d88 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #520] @ (1f7bc0 ) │ │ │ │ + ldr r5, [pc, #808] @ (1f7ce0 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #472] @ (1f7b98 ) │ │ │ │ + ldr r5, [pc, #760] @ (1f7cb8 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #504] @ (1f7bc0 ) │ │ │ │ + ldr r5, [pc, #792] @ (1f7ce0 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #512] @ (1f7bd0 ) │ │ │ │ + ldr r5, [pc, #800] @ (1f7cf0 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #472] @ (1f7bb0 ) │ │ │ │ + ldr r5, [pc, #760] @ (1f7cd0 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #176] @ (1f7a90 ) │ │ │ │ + ldr r4, [pc, #464] @ (1f7bb0 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #112] @ 1f7a64 │ │ │ │ ldr r2, [pc, #112] @ (1f7a68 ) │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #112] @ (1f7a6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ cbnz r2, 1f7a58 │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #32 │ │ │ │ mov.w r1, #130023424 @ 0x7c00000 │ │ │ │ @@ -180902,19 +180902,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movw r2, #3068 @ 0xbfc │ │ │ │ movt r2, #65280 @ 0xff00 │ │ │ │ ands r2, r3 │ │ │ │ b.n 1f7a16 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #448] @ (1f7c2c ) │ │ │ │ + ldr r1, [pc, #736] @ (1f7d4c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [pc, #504] @ (1f7c68 ) │ │ │ │ + ldr r1, [pc, #792] @ (1f7d88 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #108] @ (1f7af0 ) │ │ │ │ @@ -180922,25 +180922,25 @@ │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #112] @ (1f7af8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #100] @ (1f7afc ) │ │ │ │ ldr r1, [pc, #100] @ (1f7b00 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #12 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r5, #1088 @ 0x440 │ │ │ │ mov r7, r0 │ │ │ │ bl 1f13e4 │ │ │ │ vldr d7, [pc, #48] @ 1f7ae8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #68] @ (1f7b04 ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -180958,41 +180958,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1f1494 │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #904] @ (1f7e80 ) │ │ │ │ + ldr r1, [pc, #168] @ (1f7ba0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #968] @ (1f7ec4 ) │ │ │ │ + ldr r1, [pc, #232] @ (1f7be4 ) │ │ │ │ movs r0, r5 │ │ │ │ - ble.n 1f7b20 │ │ │ │ + ble.n 1f7bb0 │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 1f7b48 │ │ │ │ + ble.n 1f7bd8 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #194 @ 0xc2 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #312] @ (1f7c44 ) │ │ │ │ + ldr r4, [pc, #600] @ (1f7d64 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1f7b34 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ ldr r2, [pc, #96] @ (1f7b9c ) │ │ │ │ ldr r3, [pc, #100] @ (1f7ba0 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1942] @ 0x796 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -181018,15 +181018,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7bac ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181037,15 +181037,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #656] @ (1f7e40 ) │ │ │ │ + ldr r3, [pc, #944] @ (1f7f60 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7c14 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7c18 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1941] @ 0x795 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181070,15 +181070,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7c24 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181089,15 +181089,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #336] @ (1f7d78 ) │ │ │ │ + ldr r3, [pc, #624] @ (1f7e98 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr.w ip, [pc, #116] @ 1f7ca0 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r2, [pc, #116] @ (1f7ca4 ) │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ add ip, pc │ │ │ │ @@ -181129,15 +181129,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7cb0 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181147,15 +181147,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #952] @ (1f806c ) │ │ │ │ + ldr r3, [pc, #216] @ (1f7d8c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1f7d1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -181186,26 +181186,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f7cd8 │ │ │ │ ldr r0, [pc, #32] @ (1f7d2c ) │ │ │ │ uxth r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1f7cd8 │ │ │ │ ldr r2, [pc, #224] @ (1f7e00 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #608] @ (1f7f90 ) │ │ │ │ + ldr r2, [pc, #896] @ (1f80b0 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr.w ip, [pc, #116] @ 1f7da8 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r2, [pc, #116] @ (1f7dac ) │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ add ip, pc │ │ │ │ @@ -181237,15 +181237,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7db8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181255,15 +181255,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #328] @ (1f7f04 ) │ │ │ │ + ldr r2, [pc, #616] @ (1f8024 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #64] @ (1f7e0c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -181289,25 +181289,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7dda │ │ │ │ ldr r0, [pc, #24] @ (1f7e1c ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f7dda │ │ │ │ ldr r1, [pc, #208] @ (1f7ee0 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #48] @ (1f7e50 ) │ │ │ │ + ldr r2, [pc, #336] @ (1f7f70 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7e84 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7e88 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1944] @ 0x798 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181332,15 +181332,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7e94 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181351,15 +181351,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #896] @ (1f8218 ) │ │ │ │ + ldr r2, [pc, #160] @ (1f7f38 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #64] @ (1f7ee8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -181385,25 +181385,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7eb6 │ │ │ │ ldr r0, [pc, #24] @ (1f7ef8 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f7eb6 │ │ │ │ ldr r0, [pc, #352] @ (1f804c ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #592] @ (1f814c ) │ │ │ │ + ldr r1, [pc, #880] @ (1f826c ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7f60 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7f64 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1943] @ 0x797 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181428,15 +181428,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7f70 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181447,15 +181447,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #384] @ (1f80f4 ) │ │ │ │ + ldr r1, [pc, #672] @ (1f8214 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7fd8 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7fdc ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1940] @ 0x794 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181480,15 +181480,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7fe8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181499,15 +181499,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #64] @ (1f802c ) │ │ │ │ + ldr r1, [pc, #352] @ (1f814c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (1f8038 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -181515,39 +181515,39 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f8016 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r3, [pc, #40] @ (1f8040 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8008 │ │ │ │ ldr r3, [pc, #32] @ (1f8044 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f8008 │ │ │ │ ldr r0, [pc, #28] @ (1f8048 ) │ │ │ │ ldrb.w r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f8008 │ │ │ │ bxns r0 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #784] @ (1f835c ) │ │ │ │ + ldr r1, [pc, #48] @ (1f807c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (1f80c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -181560,18 +181560,18 @@ │ │ │ │ cbnz r2, 1f80a2 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 1f808e │ │ │ │ ldr.w r0, [r4, #1932] @ 0x78c │ │ │ │ cbz r0, 1f808a │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r0, [r4, #1932] @ 0x78c │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #1941] @ 0x795 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181588,64 +181588,64 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1f806c │ │ │ │ ldr r0, [pc, #32] @ (1f80d8 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f806c │ │ │ │ nop │ │ │ │ mov sl, r4 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #416] @ (1f827c ) │ │ │ │ + ldr r0, [pc, #704] @ (1f839c ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 1f812c │ │ │ │ ldr r2, [pc, #60] @ (1f8130 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f8134 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #48] @ (1f8138 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1f813c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r6, #12 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #5 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181658,36 +181658,36 @@ │ │ │ │ ldr r1, [pc, #396] @ (1f82e8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r6, #24 │ │ │ │ ldr r2, [pc, #376] @ (1f82ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #376] @ (1f82f0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #364] @ (1f82f4 ) │ │ │ │ ldr r1, [pc, #364] @ (1f82f8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #356] @ (1f82fc ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r4, #1928 @ 0x788 │ │ │ │ mov r7, r0 │ │ │ │ bl 1f13e4 │ │ │ │ addw r1, r4, #1932 @ 0x78c │ │ │ │ mov r0, r7 │ │ │ │ bl 1f13e4 │ │ │ │ ldr r3, [pc, #332] @ (1f8300 ) │ │ │ │ @@ -181796,43 +181796,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - blx fp │ │ │ │ + ldr r0, [pc, #128] @ (1f8370 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #200] @ (1f83bc ) │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1f8338 │ │ │ │ + bvs.n 1f83c8 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f8360 │ │ │ │ + bvs.n 1f83f0 │ │ │ │ movs r7, r4 │ │ │ │ subs r6, r4, #2 │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0x478a │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ movs r0, r5 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47ba │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ movs r0, r5 │ │ │ │ - bx r4 │ │ │ │ + bx sp │ │ │ │ movs r0, r5 │ │ │ │ - bx r2 │ │ │ │ + bx fp │ │ │ │ movs r0, r5 │ │ │ │ - bx r1 │ │ │ │ + bx sl │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181850,35 +181850,35 @@ │ │ │ │ lsls r3, r3, #28 │ │ │ │ bmi.n 1f835e │ │ │ │ cbnz r0, 1f8370 │ │ │ │ ldr.w r0, [r2, #1928] @ 0x788 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ cbnz r0, 1f8392 │ │ │ │ ldr.w r0, [r2, #1928] @ 0x788 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r3, [pc, #72] @ (1f83bc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f834e │ │ │ │ ldr r3, [pc, #68] @ (1f83c0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f834e │ │ │ │ ldr r0, [pc, #60] @ (1f83c4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1f834e │ │ │ │ ldr r3, [pc, #52] @ (1f83c8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8360 │ │ │ │ @@ -181886,30 +181886,30 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1f8360 │ │ │ │ ldr r0, [pc, #36] @ (1f83cc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1f8360 │ │ │ │ mvns r6, r1 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, sp │ │ │ │ + mov ip, r6 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, sp │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 1f844c │ │ │ │ mov r1, r2 │ │ │ │ @@ -181944,27 +181944,27 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1f83f6 │ │ │ │ ldr r0, [pc, #36] @ (1f845c ) │ │ │ │ ldrb.w r2, [r3, #1940] @ 0x794 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 1f83f6 │ │ │ │ nop │ │ │ │ orrs r2, r3 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, ip │ │ │ │ + mov r2, r5 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #60] @ (1f84ac ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -181987,26 +181987,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f847e │ │ │ │ ldr r0, [pc, #28] @ (1f84bc ) │ │ │ │ uxtb r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f847e │ │ │ │ nop │ │ │ │ cmp r0, r2 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, lr │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #124] @ 1f854c │ │ │ │ sub sp, #12 │ │ │ │ @@ -182049,27 +182049,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f84e8 │ │ │ │ ldr r0, [pc, #32] @ (1f855c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 1f84e8 │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ + cmp r8, r1 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #112] @ 1f85e0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182107,28 +182107,28 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f8586 │ │ │ │ ldr r0, [pc, #36] @ (1f85f0 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1f8586 │ │ │ │ nop │ │ │ │ sbcs r2, r1 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (1f863c ) │ │ │ │ ldr r3, [pc, #56] @ (1f8640 ) │ │ │ │ @@ -182151,25 +182151,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f860e │ │ │ │ ldr r0, [pc, #24] @ (1f864c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f860e │ │ │ │ lsrs r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r5 │ │ │ │ + add ip, lr │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1f86a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182177,33 +182177,33 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (1f86a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1944] @ 0x798 │ │ │ │ strb.w r3, [r0, #1942] @ 0x796 │ │ │ │ strh.w r3, [r0, #1940] @ 0x794 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ movs r4, r6 │ │ │ │ - cmn r0, r4 │ │ │ │ + orrs r0, r5 │ │ │ │ movs r0, r5 │ │ │ │ - cmn r6, r6 │ │ │ │ + orrs r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #104] @ (1f8728 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -182213,25 +182213,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #88] @ (1f8734 ) │ │ │ │ ldr r1, [pc, #88] @ (1f8738 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r6, #920 @ 0x398 │ │ │ │ mov r8, r0 │ │ │ │ bl 1f13e4 │ │ │ │ ldr r2, [pc, #64] @ (1f873c ) │ │ │ │ add.w r4, r6, #752 @ 0x2f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -182244,37 +182244,37 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22e670 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f1494 │ │ │ │ - add r6, r8 │ │ │ │ + add lr, r1 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ movs r4, r6 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmn r0, r1 │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1f86d0 │ │ │ │ + bne.n 1f8760 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1f86f8 │ │ │ │ + bne.n 1f8788 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1f8764 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182282,32 +182282,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f87b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f87b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (1f87b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ movs r4, r6 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -182320,15 +182320,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #156] @ (1f8880 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ lsrs r3, r5, #2 │ │ │ │ orr.w r3, r3, r6, lsl #30 │ │ │ │ and.w r2, r5, #3 │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -182375,33 +182375,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f8830 │ │ │ │ bl 183d04 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r2, #12] │ │ │ │ movs r4, r6 │ │ │ │ - mvns r2, r1 │ │ │ │ + add r2, r2 │ │ │ │ movs r0, r5 │ │ │ │ - bics r0, r4 │ │ │ │ + mvns r0, r5 │ │ │ │ movs r0, r5 │ │ │ │ subs r7, #16 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r2 │ │ │ │ + bics r2, r3 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [pc, #40] @ (1f88c0 ) │ │ │ │ ldr r2, [pc, #44] @ (1f88c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -182413,23 +182413,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #20] @ (1f88c8 ) │ │ │ │ ldr r0, [pc, #24] @ (1f88cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r7, #4] │ │ │ │ movs r4, r6 │ │ │ │ - muls r2, r0 │ │ │ │ + bics r2, r1 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [pc, #40] @ (1f88fc ) │ │ │ │ ldr r2, [pc, #44] @ (1f8900 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -182441,55 +182441,55 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #20] @ (1f8904 ) │ │ │ │ ldr r0, [pc, #24] @ (1f8908 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r7, #2] │ │ │ │ movs r4, r6 │ │ │ │ - orrs r6, r0 │ │ │ │ + muls r6, r1 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 1f8950 │ │ │ │ ldr r2, [pc, #48] @ (1f8954 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f8958 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (1f895c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ movs r4, r6 │ │ │ │ - movs r5, #148 @ 0x94 │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ movs r1, r5 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -182501,25 +182501,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #80] @ (1f89e0 ) │ │ │ │ ldr r1, [pc, #80] @ (1f89e4 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #64] @ (1f89e8 ) │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -182530,23 +182530,23 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22e670 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f1494 │ │ │ │ - tst r2, r5 │ │ │ │ + negs r2, r6 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ movs r4, r6 │ │ │ │ - rors r0, r7 │ │ │ │ + negs r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r2, r3 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -182558,25 +182558,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #80] @ (1f8a6c ) │ │ │ │ ldr r1, [pc, #80] @ (1f8a70 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #64] @ (1f8a74 ) │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -182587,23 +182587,23 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22e670 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f1494 │ │ │ │ - tst r6, r0 │ │ │ │ + negs r6, r1 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r3, #28] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ movs r4, r6 │ │ │ │ - adcs r4, r5 │ │ │ │ + sbcs r4, r6 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -182616,15 +182616,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ ldr r4, [pc, #156] @ (1f8b3c ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ lsrs r3, r5, #2 │ │ │ │ orr.w r3, r3, r6, lsl #30 │ │ │ │ and.w r2, r5, #3 │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -182671,33 +182671,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f8aec │ │ │ │ bl 183d04 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ movs r4, r6 │ │ │ │ - adcs r6, r6 │ │ │ │ + sbcs r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r4 │ │ │ │ + asrs r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7 │ │ │ │ + adcs r6, r0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f8b50 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182754,25 +182754,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (1f8c0c ) │ │ │ │ ldr r0, [pc, #32] @ (1f8c10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r0 │ │ │ │ + lsrs r2, r1 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r0 │ │ │ │ + asrs r2, r1 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ movs r4, r6 │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r0 │ │ │ │ + lsrs r6, r1 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f8c14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182811,19 +182811,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f8ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r4, #19] │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #212 @ 0xd4 │ │ │ │ + ands r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - ands r4, r7 │ │ │ │ + lsls r4, r0 │ │ │ │ movs r0, r5 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -182869,15 +182869,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 1f8d64 │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -182902,15 +182902,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f8d34 │ │ │ │ ldr r0, [pc, #100] @ (1f8de8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1f8d34 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (1f8ddc ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -182930,31 +182930,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f8dac │ │ │ │ ldr r0, [pc, #40] @ (1f8df0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 1f8dac │ │ │ │ nop │ │ │ │ subs r2, #42 @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #44 @ 0x2c │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (1f8ee4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -183024,26 +183024,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f8e14 │ │ │ │ ldr r0, [pc, #28] @ (1f8ef4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f8e14 │ │ │ │ subs r0, #250 @ 0xfa │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (1f8fac ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -183101,22 +183101,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 1f8f9e │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 1f8f5e │ │ │ │ ldr r0, [pc, #20] @ (1f8fb4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f8f98 │ │ │ │ adds r7, #242 @ 0xf2 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 1f8ff8 │ │ │ │ bls.n 1f8ff0 │ │ │ │ @@ -184114,15 +184114,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 1f9b22 │ │ │ │ mov r0, r5 │ │ │ │ bl 1f8cb4 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -184140,15 +184140,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 1f91b8 │ │ │ │ b.n 1f9af4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -184159,15 +184159,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 1f9ba6 │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -184180,15 +184180,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 1f9b9c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -184609,15 +184609,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1fa000 │ │ │ │ ldr r0, [pc, #212] @ (1fa104 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 1f9f0e │ │ │ │ @@ -184630,15 +184630,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 1f9e92 │ │ │ │ ldr r0, [pc, #160] @ (1fa10c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 1f9e92 │ │ │ │ ldr r3, [pc, #148] @ (1fa110 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f9f70 │ │ │ │ @@ -184651,15 +184651,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1f9f70 │ │ │ │ ldr r1, [pc, #76] @ (1fa0fc ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f9f00 │ │ │ │ ldr r1, [pc, #68] @ (1fa100 ) │ │ │ │ @@ -184667,15 +184667,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f9f00 │ │ │ │ ldr r0, [pc, #76] @ (1fa118 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 1f9f00 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #16 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -184688,25 +184688,25 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r5 │ │ │ │ subs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #244 @ 0xf4 │ │ │ │ + cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r1, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fa11c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -185544,21 +185544,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 1fa4ec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ movs r4, r6 │ │ │ │ movs r5, #18 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001faa80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185949,21 +185949,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 284328 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -186002,15 +186002,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ stc 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (1faf48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ orr.w r0, r6, #12058624 @ 0xb80000 │ │ │ │ cbnz r2, 1faf58 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -186025,25 +186025,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #172] @ (1fb028 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #160] @ (1fb02c ) │ │ │ │ ldr r1, [pc, #164] @ (1fb030 ) │ │ │ │ mov r8, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #120] @ 1fb018 │ │ │ │ ldr r2, [pc, #144] @ (1fb034 ) │ │ │ │ add.w r4, r0, #5216 @ 0x1460 │ │ │ │ ldr r1, [pc, #140] @ (1fb038 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -186086,26 +186086,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1fae7c │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r1] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ movs r4, r6 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xf3dc0038 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r1, #3 │ │ │ │ movs r0, r5 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r2, r5, #28 │ │ │ │ movs r2, r7 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ @@ -186141,26 +186141,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1fb078 │ │ │ │ ldr r0, [pc, #28] @ (1fb0c0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fb078 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, #6 │ │ │ │ + adds r4, r5, #7 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r1, r2 │ │ │ │ @@ -186195,26 +186195,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fb0f2 │ │ │ │ ldr r0, [pc, #32] @ (1fb13c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fb0f2 │ │ │ │ asrs r6, r3, #24 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r3, #6 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1fb1a8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -186222,46 +186222,46 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1fb1b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #68] @ (1fb1b4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w ip, [pc, #68] @ 1fb1b8 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (1fb1bc ) │ │ │ │ orr.w r3, r3, #8 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #3 │ │ │ │ ldr r3, [pc, #44] @ (1fb1c0 ) │ │ │ │ ldr r1, [pc, #44] @ (1fb1c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + b.w 2f419c │ │ │ │ + ldrb r6, [r7, r2] │ │ │ │ movs r4, r6 │ │ │ │ - ldc2l 0, cr0, [ip, #-152] @ 0xffffff68 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + stc2 0, cr0, [r4, #152]! @ 0x98 │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ movs r1, r5 │ │ │ │ stc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - adds r4, r3, #4 │ │ │ │ + adds r4, r4, #5 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1f20038 │ │ │ │ ldmia r0!, {r1, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ @@ -186274,25 +186274,25 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (1fb20c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1fab08 │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r6, #12 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (1fb278 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -186301,25 +186301,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (1fb280 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #72] @ (1fb284 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #72] @ (1fb288 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #56] @ (1fb28c ) │ │ │ │ ldr r2, [pc, #60] @ (1fb290 ) │ │ │ │ add.w r1, r6, #4864 @ 0x1300 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -186328,26 +186328,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r2, #10 │ │ │ │ + lsls r6, r3, #11 │ │ │ │ movs r0, r5 │ │ │ │ - ldc2l 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + stc2l 0, cr0, [r2], {38} @ 0x26 │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + adds r2, r2, #2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r3, #1 │ │ │ │ + adds r0, r4, #2 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb294 : │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -186355,21 +186355,21 @@ │ │ │ │ 001fb29c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (1fb2c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - adds r4, r2, #0 │ │ │ │ + adds r4, r3, #1 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb2c4 : │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186458,28 +186458,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (1fb358 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (1fb35c ) │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r4, [r3, r3] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ movs r4, r6 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + adds r4, r3, #0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb360 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186491,29 +186491,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (1fb3ac ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r5, r6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb3b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186525,28 +186525,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ movs r4, r6 │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186558,28 +186558,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ movs r4, r6 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r1, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -186591,41 +186591,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (1fb4f4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1fb318 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ cbnz r0, 1fb4be │ │ │ │ ldr r1, [pc, #100] @ (1fb4f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #92] @ (1fb4fc ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #80] @ (1fb500 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41dd54 │ │ │ │ + bl 41dd9c │ │ │ │ ldr r2, [pc, #68] @ (1fb504 ) │ │ │ │ ldr r3, [pc, #44] @ (1fb4f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186641,20 +186641,20 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r3, #10 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 d16, d12, d26 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + vaddl.u16 q0, d4, d26 │ │ │ │ + subs r4, r1, r3 │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r0, r2 │ │ │ │ + subs r2, r1, r3 │ │ │ │ movs r0, r5 │ │ │ │ asrs r2, r0, #9 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001fb508 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186668,15 +186668,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (1fb624 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1fb360 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -186698,19 +186698,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (1fb62c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #172] @ (1fb630 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1fb60e │ │ │ │ ldr.w r9, [pc, #164] @ 1fb634 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 1fb638 │ │ │ │ ldr r7, [pc, #160] @ (1fb63c ) │ │ │ │ add r9, pc │ │ │ │ @@ -186724,15 +186724,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1fb644 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (1fb648 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1fb60e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 1fb5fa │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -186762,48 +186762,48 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 1fb5de │ │ │ │ ldr.w ip, [pc, #80] @ 1fb658 │ │ │ │ add ip, pc │ │ │ │ b.n 1fb5e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41ddcc │ │ │ │ + bl 41de14 │ │ │ │ b.n 1fb54c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #7 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 9, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 13, cr0, cr10, cr10, {1} │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + subs r2, r5, r0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + subs r4, r0, r1 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r5, r7 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r2, #6 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r1, #8 │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + adds r0, r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + subs r4, r6, r0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r5, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r5, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r7, r4 │ │ │ │ + adds r6, r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb65c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -186816,22 +186816,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #956] @ (1fba4c ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -186858,15 +186858,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (1fba54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1fb9ec │ │ │ │ ldr r3, [pc, #856] @ (1fba58 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 1fba5c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -186875,15 +186875,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1fb87a │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb8a2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb8c8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -186900,15 +186900,15 @@ │ │ │ │ beq.w 1fba0c │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 1fba00 │ │ │ │ ldr r1, [pc, #772] @ (1fba64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1fb7b0 │ │ │ │ ldr.w r9, [pc, #756] @ 1fba68 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -186921,21 +186921,21 @@ │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fba30 │ │ │ │ ldr r1, [pc, #724] @ (1fba6c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 1fb7b0 │ │ │ │ ldr r1, [pc, #712] @ (1fba70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1fb7f8 │ │ │ │ ldr.w r9, [pc, #696] @ 1fba74 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -186948,131 +186948,131 @@ │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fba24 │ │ │ │ ldr r1, [pc, #664] @ (1fba78 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 1fb7f8 │ │ │ │ ldr r1, [pc, #652] @ (1fba7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb94e │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb97a │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 1fb81a │ │ │ │ ldr r1, [pc, #620] @ (1fba80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 1fb826 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 1fb826 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1fb864 │ │ │ │ ldr r1, [pc, #604] @ (1fba84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1fb844 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (1fba88 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 1fb854 │ │ │ │ ldr r1, [pc, #576] @ (1fba8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 1fb864 │ │ │ │ ldr r1, [pc, #564] @ (1fba90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #556] @ (1fba94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1fb9ea │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 1fb714 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb728 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb728 │ │ │ │ ldr r1, [pc, #480] @ (1fba98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb730 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (1fba9c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb730 │ │ │ │ ldr r1, [pc, #444] @ (1fbaa0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb738 │ │ │ │ ldr r1, [pc, #428] @ (1fbaa4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb738 │ │ │ │ ldr r1, [pc, #412] @ (1fbaa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb738 │ │ │ │ ldr r1, [pc, #404] @ (1fbaac ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb7de │ │ │ │ @@ -187082,47 +187082,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb7de │ │ │ │ ldr r1, [pc, #372] @ (1fbab0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb802 │ │ │ │ ldr r1, [pc, #356] @ (1fbab4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb802 │ │ │ │ ldr r1, [pc, #336] @ (1fbab8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb80c │ │ │ │ ldr r1, [pc, #320] @ (1fbabc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb80c │ │ │ │ ldr r1, [pc, #300] @ (1fbac0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb80c │ │ │ │ ldr r1, [pc, #292] @ (1fbac4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb796 │ │ │ │ @@ -187132,142 +187132,142 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb796 │ │ │ │ ldr r1, [pc, #260] @ (1fbac8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb7b0 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1fba18 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 1fba00 │ │ │ │ ldr r1, [pc, #236] @ (1fbacc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb768 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 41def8 │ │ │ │ + bl 41df40 │ │ │ │ b.n 1fb6c0 │ │ │ │ ldr r1, [pc, #216] @ (1fbad0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb768 │ │ │ │ ldr r1, [pc, #208] @ (1fbad4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb768 │ │ │ │ ldr r1, [pc, #200] @ (1fbad8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb768 │ │ │ │ ldr r1, [pc, #192] @ (1fbadc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb768 │ │ │ │ ldr r1, [pc, #184] @ (1fbae0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb7f8 │ │ │ │ ldr r1, [pc, #176] @ (1fbae4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fb7b0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r2, #2 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip, #-168]! @ 0xffffff58 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + stc2 0, cr0, [r4, #168] @ 0xa8 │ │ │ │ + adds r6, r5, r5 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r1, r5 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r5, r4 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r1, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r4, r3 │ │ │ │ + adds r4, r5, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r2, r4 │ │ │ │ + adds r4, r3, r5 │ │ │ │ movs r0, r5 │ │ │ │ - cdp2 0, 10, cr0, cr2, cr11, {1} │ │ │ │ - adds r4, r3, r2 │ │ │ │ + cdp2 0, 14, cr0, cr10, cr11, {1} │ │ │ │ + adds r4, r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r1, r5 │ │ │ │ movs r0, r5 │ │ │ │ - cdp2 0, 5, cr0, cr10, cr11, {1} │ │ │ │ - adds r0, r2, r3 │ │ │ │ + cdp2 0, 10, cr0, cr2, cr11, {1} │ │ │ │ + adds r0, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r1, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r6, pc} │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r4, #30 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #29 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r2, #26 │ │ │ │ + asrs r0, r3, #27 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fbae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -187280,22 +187280,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #628] @ (1fbd90 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -187322,27 +187322,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (1fbd98 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1fbc6a │ │ │ │ ldr.w r8, [pc, #528] @ 1fbd9c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (1fbda0 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbc9c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 1fbd7c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -187351,51 +187351,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (1fbda4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (1fbda8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbca2 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbcb4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbcc6 │ │ │ │ ldr r1, [pc, #464] @ (1fbdac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 1fbbf2 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1fbd48 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fbd26 │ │ │ │ ldr r1, [pc, #436] @ (1fbdb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (1fbdb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 1fbc1e │ │ │ │ ldr r1, [pc, #416] @ (1fbdb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 1fbc2e │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fbd3c │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 1fbc3c │ │ │ │ @@ -187412,20 +187412,20 @@ │ │ │ │ bne.n 1fbcd4 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbce8 │ │ │ │ ldr r1, [pc, #352] @ (1fbdbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1fbb94 │ │ │ │ mov r0, r9 │ │ │ │ - bl 41df70 │ │ │ │ + bl 41dfb8 │ │ │ │ b.n 1fbb4c │ │ │ │ ldr r2, [pc, #332] @ (1fbdc0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbbbe │ │ │ │ ldr r2, [pc, #328] @ (1fbdc4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbbbe │ │ │ │ @@ -187447,178 +187447,178 @@ │ │ │ │ ldr r2, [pc, #316] @ (1fbddc ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbbbe │ │ │ │ ldr r1, [pc, #316] @ (1fbde0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbbd4 │ │ │ │ ldr r1, [pc, #300] @ (1fbde4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbbda │ │ │ │ ldr r1, [pc, #288] @ (1fbde8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fbbda │ │ │ │ ldr r1, [pc, #276] @ (1fbdec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbc5a │ │ │ │ ldr r1, [pc, #260] @ (1fbdf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 1fbd1a │ │ │ │ ldr.w sl, [pc, #252] @ 1fbdf4 │ │ │ │ add sl, pc │ │ │ │ b.n 1fbd0a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1fbd1a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbcfe │ │ │ │ ldr r1, [pc, #220] @ (1fbdf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fbc5a │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fbc1e │ │ │ │ ldr r1, [pc, #204] @ (1fbdfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 1fbc14 │ │ │ │ ldr r1, [pc, #192] @ (1fbe00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fbc2e │ │ │ │ ldr r1, [pc, #184] @ (1fbe04 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1fbc06 │ │ │ │ b.n 1fbc10 │ │ │ │ ldr r1, [pc, #164] @ (1fbe08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fbc3c │ │ │ │ ldr r1, [pc, #156] @ (1fbe0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 1fbc4c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (1fbe10 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbbbe │ │ │ │ nop │ │ │ │ lsrs r4, r0, #16 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r0, #42] @ 0x2a │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + ldr??.w r0, [r8, #42] @ 0x2a │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ movs r2, r5 │ │ │ │ lsrs r4, r6, #14 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r2, 1fbdc0 │ │ │ │ + cbnz r2, 1fbdd2 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #19 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r4, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r6, 1fbe72 │ │ │ │ + pop {r1, r2, r4} │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1fbdd8 │ │ │ │ + bmi.n 1fbe68 │ │ │ │ movs r6, r5 │ │ │ │ ldr r0, [pc, #4] @ (1fbe1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ b.n 1fba4c │ │ │ │ movs r0, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ cbz r1, 1fbe48 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ @@ -187754,39 +187754,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (1fbf90 ) │ │ │ │ ldr r0, [pc, #28] @ (1fbf94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #72] @ (1fbfcc ) │ │ │ │ + ldr r7, [pc, #360] @ (1fc0ec ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #1016] @ (1fc388 ) │ │ │ │ + ldr r7, [pc, #280] @ (1fc0a8 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1fbfc4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ b.n 1fb938 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -187826,15 +187826,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (1fc09c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -187844,35 +187844,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fc0a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #208] @ (1fc168 ) │ │ │ │ + ldr r6, [pc, #496] @ (1fc288 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #40] @ (1fc0cc ) │ │ │ │ + ldr r6, [pc, #328] @ (1fc1ec ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r4, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ movs r0, r5 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (1fc0b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1f08e4 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187886,34 +187886,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1fc114 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #44] @ (1fc118 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (1fc11c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (1fc120 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ - ldr r5, [pc, #632] @ (1fc388 ) │ │ │ │ + b.w 2f419c │ │ │ │ + ldr r5, [pc, #920] @ (1fc4a8 ) │ │ │ │ movs r4, r6 │ │ │ │ - stcl 0, cr0, [r0, #152]! @ 0x98 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + cdp 0, 2, cr0, cr8, cr6, {1} │ │ │ │ + @ instruction: 0x47ee │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1fc7ec │ │ │ │ movs r0, r7 │ │ │ │ cbnz r6, 1fc156 │ │ │ │ movs r1, r7 │ │ │ │ @@ -187927,27 +187927,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 181f0c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1fc186 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1fc186 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 1fc186 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187991,25 +187991,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsls r0, r2, #21 │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188053,19 +188053,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fc2a0 ) │ │ │ │ ldr r0, [pc, #20] @ (1fc2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #912] @ (1fc630 ) │ │ │ │ + ldr r4, [pc, #176] @ (1fc350 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + asrs r2, r1, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r2, #31 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (1fc324 ) │ │ │ │ @@ -188106,19 +188106,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r6, #3 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + asrs r0, r2, #3 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 1fc3e0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -188186,19 +188186,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #14 │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #13 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #648] @ (1fc680 ) │ │ │ │ + ldr r2, [pc, #936] @ (1fc7a0 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r0, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -188266,25 +188266,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (1fc4e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [pc, #728] @ (1fc7b4 ) │ │ │ │ + ldr r1, [pc, #1016] @ (1fc8d4 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -188331,19 +188331,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fc588 ) │ │ │ │ ldr r0, [pc, #20] @ (1fc58c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #1008] @ (1fc978 ) │ │ │ │ + ldr r1, [pc, #272] @ (1fc698 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (1fc670 ) │ │ │ │ @@ -188380,15 +188380,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fc648 │ │ │ │ ldr r0, [pc, #148] @ (1fc684 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1fc648 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -188432,25 +188432,25 @@ │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 1fc63e │ │ │ │ lsls r4, r3, #5 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ movs r0, r5 │ │ │ │ udf #48 @ 0x30 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ movs r6, r5 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1fc6a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188471,30 +188471,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1fc6fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #32] @ (1fc700 ) │ │ │ │ ldr r3, [pc, #36] @ (1fc704 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + b.w 2f419c │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1fc6d4 │ │ │ │ - movs r6, r4 │ │ │ │ - sbcs r6, r6 │ │ │ │ + @ instruction: 0xe8340026 │ │ │ │ + rors r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ cbz r2, 1fc77e │ │ │ │ movs r1, r7 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188506,30 +188505,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1fc754 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #32] @ (1fc758 ) │ │ │ │ ldr r3, [pc, #36] @ (1fc75c ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ - bx sl │ │ │ │ + b.w 2f419c │ │ │ │ + @ instruction: 0x479a │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1fc67c │ │ │ │ + b.n 1fc70c │ │ │ │ movs r6, r4 │ │ │ │ - adcs r6, r3 │ │ │ │ + sbcs r6, r4 │ │ │ │ movs r1, r5 │ │ │ │ cbz r2, 1fc7c0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188600,15 +188599,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fc846 │ │ │ │ ldr r0, [pc, #88] @ (1fc87c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1fc846 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 1fc856 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (1fc870 ) │ │ │ │ @@ -188635,21 +188634,21 @@ │ │ │ │ vshr.u8 d0, d25, #6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #16 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ movs r0, r5 │ │ │ │ - mov r4, r2 │ │ │ │ + mov r4, fp │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1fc8c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -188657,25 +188656,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (1fc8cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1fc590 │ │ │ │ nop │ │ │ │ - cmp lr, r9 │ │ │ │ + mov r6, r2 │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r4, #4 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 1fccf4 │ │ │ │ @@ -189026,15 +189025,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1fcbb0 │ │ │ │ ldr r0, [pc, #48] @ (1fcd10 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1fcbb0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 1fca28 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mrc2 0, 0, r0, cr8, cr9, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189042,15 +189041,15 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb500039 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #29 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1fcd42 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -189148,15 +189147,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fcdbe │ │ │ │ ldr r0, [pc, #64] @ (1fce58 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 1fcdbe │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2e4940 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ @@ -189165,21 +189164,21 @@ │ │ │ │ b.n 1fcdac │ │ │ │ nop │ │ │ │ vld4.8 {d16-d19}, [lr :256], r9 │ │ │ │ bvs.n 1fcdc4 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fce5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189231,32 +189230,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fce9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1fcf08 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1fce9c │ │ │ │ mov r0, r5 │ │ │ │ bl 2e4940 │ │ │ │ b.n 1fce92 │ │ │ │ nop │ │ │ │ strb.w r0, [lr, #57] @ 0x39 │ │ │ │ bpl.n 1fcea8 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ cmp r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fcf0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189334,34 +189333,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fcf90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1fcff8 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fcf90 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e4940 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fcf86 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7980039 │ │ │ │ bmi.n 1fcfb0 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2} │ │ │ │ movs r6, r5 │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fcffc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189402,19 +189401,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fd080 ) │ │ │ │ ldr r0, [pc, #20] @ (1fd084 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd088 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -189466,34 +189465,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fd0cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1fd134 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fd0cc │ │ │ │ mov r0, r1 │ │ │ │ bl 2e4940 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fd0c2 │ │ │ │ nop │ │ │ │ @ instruction: 0xf65c0039 │ │ │ │ bcc.n 1fd074 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd138 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189534,19 +189533,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fd1bc ) │ │ │ │ ldr r0, [pc, #20] @ (1fd1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - subs r4, #200 @ 0xc8 │ │ │ │ + subs r5, #16 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r6, #2 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd1c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -189603,34 +189602,34 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (1fd280 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fd212 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e4940 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fd208 │ │ │ │ nop │ │ │ │ adds.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ bcs.n 1fd334 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - itte cc │ │ │ │ - movcc r6, r5 │ │ │ │ - asrcc r0, r3, #15 │ │ │ │ - movcs r0, r0 │ │ │ │ + ittt hi │ │ │ │ + movhi r6, r5 │ │ │ │ + asrhi r0, r3, #15 │ │ │ │ + movhi r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd284 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189673,18 +189672,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1fd314 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ movs r4, r6 │ │ │ │ - vhadd.u16 d16, d4, d23 │ │ │ │ - vhadd.u32 d16, d4, d23 │ │ │ │ + vaddl.u16 q0, d12, d23 │ │ │ │ + vaddl.u32 q0, d12, d23 │ │ │ │ │ │ │ │ 001fd318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -189791,15 +189790,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 1fd48e │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 1fd488 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -189876,21 +189875,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (1fd57c ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 1fd4e0 │ │ │ │ ldr r0, [pc, #56] @ (1fd580 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #44] @ (1fd584 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (1fd588 ) │ │ │ │ ldr r0, [pc, #44] @ (1fd58c ) │ │ │ │ add r3, pc │ │ │ │ @@ -189901,22 +189900,23 @@ │ │ │ │ @ instruction: 0xf3ce0039 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r3, #2 │ │ │ │ movs r0, r5 │ │ │ │ - movs r2, r4 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ movs r0, r5 │ │ │ │ - subs r1, #20 │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ movs r4, r6 │ │ │ │ - ldc2l 0, cr0, [r2], #156 @ 0x9c │ │ │ │ - vaddl.u32 q8, d6, d23 │ │ │ │ + ldc2 0, cr0, [sl, #-156]! @ 0xffffff64 │ │ │ │ + movs r6, r5 │ │ │ │ + movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (1fd884 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #736] @ (1fd888 ) │ │ │ │ @@ -189933,38 +189933,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r2, [pc, #700] @ (1fd898 ) │ │ │ │ ldr r1, [pc, #700] @ (1fd89c ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (1fd8a0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (1fd8a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fd7e2 │ │ │ │ ldr r2, [pc, #656] @ (1fd8a8 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -190139,15 +190139,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (1fd8d4 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #216] @ (1fd8d8 ) │ │ │ │ ldr r3, [pc, #136] @ (1fd888 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -190160,85 +190160,85 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (1fd8dc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 181844 │ │ │ │ mov r0, r8 │ │ │ │ blx 181844 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 1fd72a │ │ │ │ ldr r0, [pc, #156] @ (1fd8e0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 1fd83c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (1fd8e4 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 181db4 │ │ │ │ b.n 1fd836 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (1fd8e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #116] @ (1fd8ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ nop │ │ │ │ adcs.w r0, ip, #57 @ 0x39 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r3, #8 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r2, 1fd89a │ │ │ │ + cbnz r2, 1fd8ac │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r1, #4 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 1fd7f0 │ │ │ │ + bhi.n 1fd880 │ │ │ │ movs r6, r4 │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + udf #134 @ 0x86 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r5!, {r2, r3, r4, r6} │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xf0fc0039 │ │ │ │ - bvc.n 1fd954 │ │ │ │ + bvc.n 1fd7e4 │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u8 q0, d2, d23 │ │ │ │ + vaddl.u8 q8, d10, d23 │ │ │ │ movs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u32 q0, d6, d23 │ │ │ │ - vrev64.8 d0, d23 │ │ │ │ + vaddl.u32 q8, d14, d23 │ │ │ │ + vrev64.32 d16, d23 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ vqadd.s64 d16, d2, d25 │ │ │ │ - cdp2 0, 13, cr0, cr8, cr7, {1} │ │ │ │ - stc2l 0, cr0, [r8, #156] @ 0x9c │ │ │ │ - @ instruction: 0xfa620027 │ │ │ │ + vhadd.u32 d0, d0, d23 │ │ │ │ + cdp2 0, 1, cr0, cr0, cr7, {1} │ │ │ │ + @ instruction: 0xfaaa0027 │ │ │ │ vqadd.s8 d0, d4, d25 │ │ │ │ - cdp2 0, 4, cr0, cr2, cr7, {1} │ │ │ │ - stc2l 0, cr0, [r8, #156]! @ 0x9c │ │ │ │ - ldc2l 0, cr0, [r4, #156]! @ 0x9c │ │ │ │ - cdp2 0, 6, cr0, cr8, cr7, {1} │ │ │ │ - stc2l 0, cr0, [r2, #-156]! @ 0xffffff64 │ │ │ │ + cdp2 0, 8, cr0, cr10, cr7, {1} │ │ │ │ + cdp2 0, 3, cr0, cr0, cr7, {1} │ │ │ │ + cdp2 0, 3, cr0, cr12, cr7, {1} │ │ │ │ + cdp2 0, 11, cr0, cr0, cr7, {1} │ │ │ │ + stc2 0, cr0, [sl, #156]! @ 0x9c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -190268,39 +190268,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #460] @ (1fdb20 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (1fdb24 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ bl 1fbfc8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1fd9ba │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #408] @ (1fdb28 ) │ │ │ │ ldr r3, [pc, #376] @ (1fdb0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190316,15 +190316,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (1fdb2c ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #292] @ 1fdaf0 │ │ │ │ ldr r2, [pc, #352] @ (1fdb30 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -190359,15 +190359,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #244] @ (1fdb40 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -190380,34 +190380,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1f1494 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1fda90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1fd590 │ │ │ │ b.n 1fd986 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #72] @ 1fdaf8 │ │ │ │ ldr r2, [pc, #144] @ (1fdb44 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (1fdb48 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -190417,15 +190417,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 22e670 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 1f1494 │ │ │ │ b.n 1fda86 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -190438,40 +190438,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r4, #228]! @ 0xe4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [lr, #228]! @ 0xe4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #25 │ │ │ │ + lsrs r6, r5, #26 │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ movs r4, r6 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 1fdb46 │ │ │ │ + cbz r0, 1fdb58 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r4, #25] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ movs r7, r4 │ │ │ │ ldcl 0, cr0, [r2, #-228]! @ 0xffffff1c │ │ │ │ ldmia r2!, {r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldc2l 0, cr0, [r2, #-156] @ 0xffffff64 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + ldc2 0, cr0, [sl, #156] @ 0x9c │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ movs r4, r6 │ │ │ │ - push {r1, r2, r4, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldc2l 0, cr0, [lr], {39} @ 0x27 │ │ │ │ + stc2 0, cr0, [r6, #-156]! @ 0xffffff64 │ │ │ │ ldmia r1!, {r2, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldc2l 0, cr0, [sl], #-156 @ 0xffffff64 │ │ │ │ + stc2l 0, cr0, [r2], {39} @ 0x27 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -190502,27 +190502,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ bl 1fbfc8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1fdbf6 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #232] @ (1fdcb8 ) │ │ │ │ ldr r3, [pc, #212] @ (1fdca4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190537,15 +190537,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #136] @ 1fdc90 │ │ │ │ ldr r1, [pc, #176] @ (1fdcbc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (1fdcc0 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -190556,35 +190556,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 22e670 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1fdc46 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd590 │ │ │ │ b.n 1fdbc4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (1fdcc4 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -190600,27 +190600,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb980039 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb920039 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1fdd04 │ │ │ │ + cbz r2, 1fdd16 │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #232 @ 0xe8 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xeb340039 │ │ │ │ ldmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xfb340027 │ │ │ │ - @ instruction: 0xfada0027 │ │ │ │ + @ instruction: 0xfb7c0027 │ │ │ │ + @ instruction: 0xfb220027 │ │ │ │ │ │ │ │ 001fdcc8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190730,22 +190730,22 @@ │ │ │ │ ldr r0, [pc, #36] @ (1fde04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #244 @ 0xf4 │ │ │ │ movs r4, r6 │ │ │ │ - eor.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xf5e80027 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + @ instruction: 0xf4d20027 │ │ │ │ + @ instruction: 0xf6300027 │ │ │ │ + adds r0, #220 @ 0xdc │ │ │ │ movs r4, r6 │ │ │ │ - orns r0, r2, #10944512 @ 0xa70000 │ │ │ │ - vld4.8 {d16-d19}, [ip :128], r7 │ │ │ │ + @ instruction: 0xf4ba0027 │ │ │ │ + ldrsh.w r0, [r4, #39] @ 0x27 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (1fde8c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #116] @ (1fde90 ) │ │ │ │ @@ -190793,16 +190793,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r6], #228 @ 0xe4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [sl, r7, lsl #2] │ │ │ │ - vld4.8 {d0-d3}, [lr :128], r7 │ │ │ │ + vst1.8 {d0[1]}, [r2], r7 │ │ │ │ + ldr??.w r0, [r6, r7, lsl #2] │ │ │ │ stmia.w r2!, {r0, r3, r4, r5} │ │ │ │ │ │ │ │ 001fdea0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -190828,35 +190828,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fdf8e │ │ │ │ ldr r7, [pc, #240] @ (1fdfe4 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fdfae │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #224] @ (1fdfe8 ) │ │ │ │ ldr r2, [pc, #228] @ (1fdfec ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -190864,15 +190864,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 1fdf6c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #172] @ (1fdff0 ) │ │ │ │ ldr r3, [pc, #144] @ (1fdfd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190906,53 +190906,53 @@ │ │ │ │ ldr r1, [pc, #100] @ (1fdffc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1fdf38 │ │ │ │ ldr r3, [pc, #80] @ (1fe000 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (1fe004 ) │ │ │ │ ldr r1, [pc, #80] @ (1fe008 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 1fdf38 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strex r0, r0, [ip, #228] @ 0xe4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8320039 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #178 @ 0xb2 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ b.n 1fdf70 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf7f80027 │ │ │ │ - @ instruction: 0xf2b20027 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + str.w r0, [r0, r7, lsl #2] │ │ │ │ + @ instruction: 0xf2fa0027 │ │ │ │ + cmp r7, #6 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf7f40027 │ │ │ │ - @ instruction: 0xf2940027 │ │ │ │ + ldrh.w r0, [ip, r7, lsl #2] │ │ │ │ + @ instruction: 0xf2dc0027 │ │ │ │ │ │ │ │ 001fe00c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190968,35 +190968,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (1fe11c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fe0da │ │ │ │ ldr r6, [pc, #208] @ (1fe120 ) │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r4, [pc, #204] @ (1fe124 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ ldr r2, [pc, #196] @ (1fe128 ) │ │ │ │ ldr r1, [pc, #196] @ (1fe12c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #180] @ (1fe130 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (1fe134 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1f17e0 │ │ │ │ ldr r1, [pc, #176] @ (1fe138 ) │ │ │ │ @@ -191004,42 +191004,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 232d5c │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fe0e6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (1fe13c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c14 │ │ │ │ b.n 1fe04e │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -191051,33 +191051,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ movs r7, r4 │ │ │ │ b.n 1fdea4 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + strb r2, [r1, #30] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + strb r6, [r3, #30] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r0, #29 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #392 @ 0x188 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf6f60027 │ │ │ │ + @ instruction: 0xf73e0027 │ │ │ │ │ │ │ │ 001fe140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -191093,40 +191093,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ ldr r1, [pc, #216] @ (1fe25c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3c6c │ │ │ │ + bl 2f3cb4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fe214 │ │ │ │ ldr r5, [pc, #204] @ (1fe260 ) │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r4, [pc, #200] @ (1fe264 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ ldr r2, [pc, #192] @ (1fe268 ) │ │ │ │ ldr r1, [pc, #192] @ (1fe26c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #176] @ (1fe270 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f17e0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -191139,15 +191139,15 @@ │ │ │ │ bl 1f11e0 │ │ │ │ ldr r2, [pc, #140] @ (1fe274 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fe222 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -191155,15 +191155,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (1fe278 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c14 │ │ │ │ b.n 1fe192 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -191178,30 +191178,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ b.n 1fddb4 │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf6580027 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + subw r0, r0, #2087 @ 0x827 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r5, #28 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r3, #23 │ │ │ │ movs r7, r4 │ │ │ │ - subs.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + addw r0, r2, #2087 @ 0x827 │ │ │ │ │ │ │ │ 001fe27c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ vldr d7, [pc, #52] @ 1fe2c0 │ │ │ │ @@ -191231,38 +191231,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fe314 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (1fe318 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ ldr.w ip, [pc, #48] @ 1fe31c │ │ │ │ ldr r2, [pc, #48] @ (1fe320 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb874 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fe324 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -191328,24 +191328,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 1fe374 │ │ │ │ b.n 1fe35c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (1fe3e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ b.n 1feb74 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1fead0 │ │ │ │ movs r1, r7 │ │ │ │ - ands.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ + orn r0, r4, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe3ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -191357,15 +191357,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #196] @ (1fe4d0 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r0], #4 │ │ │ │ movs r1, #12 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr r3, [pc, #180] @ (1fe4d4 ) │ │ │ │ ldr.w r9, [r4, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fe4c2 │ │ │ │ ldr r3, [pc, #172] @ (1fe4d8 ) │ │ │ │ mov.w sl, #16 │ │ │ │ @@ -191416,43 +191416,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #36] @ (1fe4dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ movs r3, #32 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 1fe470 │ │ │ │ nop │ │ │ │ b.n 1fead4 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf5940027 │ │ │ │ + rsbs r0, ip, #10944512 @ 0xa70000 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f60027 │ │ │ │ + @ instruction: 0xf53e0027 │ │ │ │ │ │ │ │ 001fe4e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (1fe538 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r0], #4 │ │ │ │ movs r1, #12 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ lsrs r3, r5, #4 │ │ │ │ mov r2, r4 │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r4, #2] │ │ │ │ add.w r0, r4, #15 │ │ │ │ ldrb.w r1, [r2], #1 │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ @@ -191466,30 +191466,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #200 @ (adr r0, 1fe604 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001fe53c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fe540 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001fe544 : │ │ │ │ ldr r1, [pc, #4] @ (1fe54c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 3ba06c │ │ │ │ - eors.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ + b.w 3ba0b4 │ │ │ │ + @ instruction: 0xf4e60027 │ │ │ │ │ │ │ │ 001fe550 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -191498,17 +191498,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #49 @ 0x31 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ movs r4, r6 │ │ │ │ - eors.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xf4de0027 │ │ │ │ │ │ │ │ 001fe57c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe5a0 ) │ │ │ │ @@ -191517,17 +191517,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r2, #94 @ 0x5e │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ movs r4, r6 │ │ │ │ - orn r0, sl, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xf4b20027 │ │ │ │ │ │ │ │ 001fe5a8 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fe5ac : │ │ │ │ push {lr} │ │ │ │ @@ -191540,17 +191540,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ movs r4, r6 │ │ │ │ - bics.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + eor.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe5d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe5fc ) │ │ │ │ @@ -191559,17 +191559,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r2, #2 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ movs r4, r6 │ │ │ │ - and.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ + orrs.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe604 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe628 ) │ │ │ │ @@ -191578,17 +191578,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r2, #30 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3e20027 │ │ │ │ + bic.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe630 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fe634 : │ │ │ │ push {lr} │ │ │ │ @@ -191601,17 +191601,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3b20027 │ │ │ │ + @ instruction: 0xf3fa0027 │ │ │ │ │ │ │ │ 001fe660 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe684 ) │ │ │ │ @@ -191620,26 +191620,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r1, #122 @ 0x7a │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3860027 │ │ │ │ + @ instruction: 0xf3ce0027 │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ cbz r3, 1fe704 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ bl 243de8 │ │ │ │ ldrd r3, r2, [r4, #184] @ 0xb8 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -191663,15 +191663,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ lsls r2, r3, #3 │ │ │ │ lsls r1, r1, #3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ orr.w r3, r1, r3, lsr #29 │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -191693,15 +191693,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrsb.w r2, [r3, #4085] @ 0xff5 │ │ │ │ ldrsb.w r1, [r3, #4084] @ 0xff4 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1fe7c8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -191715,22 +191715,22 @@ │ │ │ │ mov.w r5, #1000 @ 0x3e8 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #264] @ (1fe88c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ adds r2, r0, r5 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4528ac │ │ │ │ + bl 4528f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r2, [pc, #236] @ (1fe890 ) │ │ │ │ ldr r3, [pc, #224] @ (1fe884 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -191843,26 +191843,26 @@ │ │ │ │ ldr r3, [pc, #112] @ (1fe938 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ strd r1, r3, [sp, #32] │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldr r4, [pc, #92] @ (1fe93c ) │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add r4, pc │ │ │ │ add.w r6, r4, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sp │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1fe8e8 │ │ │ │ ldr r2, [pc, #68] @ (1fe940 ) │ │ │ │ ldr r3, [pc, #44] @ (1fe92c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -191882,15 +191882,15 @@ │ │ │ │ nop │ │ │ │ udf #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0054 │ │ │ │ movs r0, r7 │ │ │ │ - adc.w r0, ip, #39 @ 0x27 │ │ │ │ + @ instruction: 0xf1940027 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #122 @ 0x7a │ │ │ │ movs r2, r7 │ │ │ │ udf #6 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191903,38 +191903,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (1fe9d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #108] @ (1fe9d8 ) │ │ │ │ ldr r1, [pc, #108] @ (1fe9dc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #92] @ (1fe9e0 ) │ │ │ │ ldr r1, [pc, #96] @ (1fe9e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r1, [pc, #84] @ (1fe9e8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [pc, #76] @ (1fe9ec ) │ │ │ │ ldr r1, [pc, #76] @ (1fe9f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (1fe9f4 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (1fe9f8 ) │ │ │ │ @@ -191947,22 +191947,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r5, #5 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf0b40027 │ │ │ │ - @ instruction: 0xf0cc0027 │ │ │ │ + @ instruction: 0xf0fc0027 │ │ │ │ + adds.w r0, r4, #39 @ 0x27 │ │ │ │ lsrs r7, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #528] @ 0x210 │ │ │ │ movs r1, r7 │ │ │ │ pop {r1, r4, r5, r6, pc} │ │ │ │ @@ -191984,69 +191984,69 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fea54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ add.w r3, r0, #100 @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w r3, {r0, r1, r2} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ movs r4, r6 │ │ │ │ - bic.w r0, ip, #39 @ 0x27 │ │ │ │ - vext.8 d16, d6, d23, #0 │ │ │ │ + orns r0, r4, #39 @ 0x27 │ │ │ │ + bics.w r0, lr, #39 @ 0x27 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #188] @ (1feb28 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #188] @ (1feb2c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #184] @ (1feb30 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #52 @ 0x34 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #144] @ (1feb34 ) │ │ │ │ ldr r1, [pc, #144] @ (1feb38 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r8, #104] @ 0x68 │ │ │ │ str.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #116] @ (1feb3c ) │ │ │ │ ldr.w r3, [r8, #108] @ 0x6c │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ add r4, pc │ │ │ │ @@ -192078,26 +192078,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - vaddl.s16 q0, d14, d23 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + vaddl.s32 q8, d6, d23 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - vaddl.s8 q8, d14, d23 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ands.w r0, r6, #39 @ 0x27 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ pop {r1, r2, r6} │ │ │ │ movs r0, r7 │ │ │ │ - vhadd.s d16, d2, d23 │ │ │ │ - vhadd.s32 d16, d6, d23 │ │ │ │ + vext.8 d0, d10, d23, #0 │ │ │ │ + vaddl.s32 q0, d14, d23 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #4080] @ 0xff0 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -192109,21 +192109,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r3, #4087] @ 0xff7 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #4092] @ 0xffc │ │ │ │ bic.w r2, r2, #64 @ 0x40 │ │ │ │ strb.w r2, [r3, #4092] @ 0xffc │ │ │ │ @@ -192140,15 +192140,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r3, 1fec12 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192190,15 +192190,15 @@ │ │ │ │ orr.w r1, r1, ip, lsr #29 │ │ │ │ orr.w r2, r2, r3, lsl #28 │ │ │ │ mov.w ip, ip, lsl #3 │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r1, r3, lsr #4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1fecd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -192206,74 +192206,74 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fece0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #1014] @ 0x3f6 │ │ │ │ lsls r3, r4 │ │ │ │ eors r1, r3 │ │ │ │ strb.w r1, [r0, #1014] @ 0x3f6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r4, #14 │ │ │ │ movs r4, r6 │ │ │ │ - stc 0, cr0, [r0, #156]! @ 0x9c │ │ │ │ - stcl 0, cr0, [sl, #-156]! @ 0xffffff64 │ │ │ │ + stcl 0, cr0, [r8, #156]! @ 0x9c │ │ │ │ + ldc 0, cr0, [r2, #156]! @ 0x9c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1fed50 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (1fed54 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (1fed58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #996] @ 0x3e4 │ │ │ │ movs r2, #0 │ │ │ │ strh.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ strb.w r2, [r3, #1014] @ 0x3f6 │ │ │ │ cbz r0, 1fed2a │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r0, [r3, #1000] @ 0x3e8 │ │ │ │ cbz r0, 1fed3a │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4525c4 │ │ │ │ + b.w 45260c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ movs r4, r6 │ │ │ │ - stcl 0, cr0, [r8, #-156] @ 0xffffff64 │ │ │ │ - stc 0, cr0, [lr, #-156] @ 0xffffff64 │ │ │ │ + ldc 0, cr0, [r0, #156] @ 0x9c │ │ │ │ + ldcl 0, cr0, [r6, #-156] @ 0xffffff64 │ │ │ │ │ │ │ │ 001fed5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192408,15 +192408,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1fed9c │ │ │ │ ldr r0, [pc, #716] @ (1ff180 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1fed9c │ │ │ │ sbfx r4, r5, #4, #1 │ │ │ │ and.w r5, r5, #15 │ │ │ │ and.w r4, r4, #10 │ │ │ │ add r4, r5 │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #11 │ │ │ │ @@ -192637,15 +192637,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1ff110 │ │ │ │ movs r1, r7 │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r8, r7, asr #32 │ │ │ │ + stc 0, cr0, [r0], {39} @ 0x27 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #192] @ (1ff258 ) │ │ │ │ ldr.w ip, [pc, #196] @ 1ff25c │ │ │ │ @@ -192711,27 +192711,27 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1ff1b4 │ │ │ │ ldr r0, [pc, #32] @ (1ff268 ) │ │ │ │ strd r7, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1ff1b4 │ │ │ │ nop │ │ │ │ bpl.n 1ff32c │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2], #-156 @ 0x9c │ │ │ │ + stmia.w sl!, {r0, r1, r2, r5} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #48] @ 1ff2ac │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192740,26 +192740,26 @@ │ │ │ │ ldr r1, [pc, #40] @ (1ff2b0 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (1ff2b4 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1fed5c │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r5, #0 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1ff1b8 │ │ │ │ + b.n 1ff248 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ff220 │ │ │ │ + b.n 1ff2b0 │ │ │ │ movs r7, r4 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.w 1fed5c │ │ │ │ │ │ │ │ 001ff2c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -192902,15 +192902,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ff396 │ │ │ │ ldr r0, [pc, #320] @ (1ff560 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 1ff396 │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 243cd0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r5, #180] @ 0xb4 │ │ │ │ movw r2, #34079 @ 0x851f │ │ │ │ @@ -193008,15 +193008,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 1ff62c │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ff2f8 │ │ │ │ + b.n 1ff388 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r3 │ │ │ │ subs r1, r2, #3 │ │ │ │ @@ -193062,26 +193062,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ff594 │ │ │ │ ldr r0, [pc, #32] @ (1ff5fc ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 1ff594 │ │ │ │ bne.n 1ff4f4 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ff08c │ │ │ │ + b.n 1ff11c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1ff640 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193090,26 +193090,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (1ff648 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ff2c0 │ │ │ │ nop │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r2, r2 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1fee98 │ │ │ │ + b.n 1fef28 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ffe30 │ │ │ │ + b.n 1feec0 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ bl 1ff2c0 │ │ │ │ @@ -193129,31 +193129,31 @@ │ │ │ │ cbz r0, 1ff6bc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #248] @ 0xf8 │ │ │ │ cbz r0, 1ff6aa │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4525c4 │ │ │ │ + b.w 45260c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #248] @ 0xf8 │ │ │ │ cbz r0, 1ff6c6 │ │ │ │ - b.w 4525c4 │ │ │ │ + b.w 45260c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -193189,27 +193189,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ movs r0, #32 │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #40] @ (1ff76c ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #248] @ 0xf8 │ │ │ │ b.n 1ff700 │ │ │ │ nop │ │ │ │ beq.n 1ff794 │ │ │ │ movs r1, r7 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ @@ -193228,46 +193228,46 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #68] @ (1ff7e4 ) │ │ │ │ ldr r1, [pc, #72] @ (1ff7e8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r1, r5, #760 @ 0x2f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1f1494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ bl 1f1494 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1ff6d4 │ │ │ │ nop │ │ │ │ - adds r0, r4, r3 │ │ │ │ + adds r0, r5, r4 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1ffd54 │ │ │ │ + b.n 1ffde4 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ffce8 │ │ │ │ + b.n 1ffd78 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r2, #4] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r4, #4] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ff7ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -193386,15 +193386,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldmia r6!, {r5} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 1ff97a │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (1ff970 ) │ │ │ │ @@ -193402,25 +193402,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (1ff978 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #80] @ (1ff97c ) │ │ │ │ ldr r1, [pc, #84] @ (1ff980 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #68] @ (1ff984 ) │ │ │ │ ldr r5, [pc, #68] @ (1ff988 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (1ff98c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (1ff990 ) │ │ │ │ @@ -193436,23 +193436,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + adds r6, r0, r0 │ │ │ │ movs r4, r6 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - orrs r4, r7 │ │ │ │ + bics r4, r0 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r5, #18] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -193461,17 +193461,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 181840 │ │ │ │ ldr r1, [pc, #8] @ (1ff9ac ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - cbnz r0, 1ff9fe │ │ │ │ + cbnz r0, 1ffa10 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -193480,42 +193480,42 @@ │ │ │ │ blx 1838e8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 348304 │ │ │ │ + bl 34834c │ │ │ │ ldr r3, [pc, #20] @ (1ff9fc ) │ │ │ │ ldr r1, [pc, #20] @ (1ffa00 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44f12c │ │ │ │ - b.n 1ffd68 │ │ │ │ + b.w 44f174 │ │ │ │ + b.n 1ffdf8 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1ffa28 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1ffa88 │ │ │ │ @@ -193524,15 +193524,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (1ffa90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #56] @ (1ffa94 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 1ffa98 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (1ffa9c ) │ │ │ │ @@ -193542,40 +193542,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ movs r4, r6 │ │ │ │ - push {r4, r5, r6} │ │ │ │ + push {r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ffd50 │ │ │ │ + b.n 1ffde0 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 340a88 │ │ │ │ + bl 340ad0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 1ffc38 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 1ffc4c │ │ │ │ @@ -193991,15 +193991,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 1ffec6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1ffe90 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 1ffe90 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -194039,19 +194039,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 1ffeca │ │ │ │ nop │ │ │ │ - asrs r4, r3, #9 │ │ │ │ + asrs r4, r4, #10 │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 1ffe2c │ │ │ │ + ble.n 1ffebc │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 1ffe64 │ │ │ │ + ble.n 1ffef4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 1fff80 │ │ │ │ sub sp, #8 │ │ │ │ @@ -194060,15 +194060,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (1fff88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #48] @ (1fff8c ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 2252c0 │ │ │ │ @@ -194076,21 +194076,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r2, r2, #6 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1ffef8 │ │ │ │ + ble.n 1fff88 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1fff28 │ │ │ │ + ble.n 1fffb8 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 1ffff0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -194099,15 +194099,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1ffff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1ee560 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1ffffc ) │ │ │ │ @@ -194120,21 +194120,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 2000a0 │ │ │ │ + bgt.n 1fff30 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2000d4 │ │ │ │ + bgt.n 1fff64 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2000b0 │ │ │ │ + bgt.n 1fff40 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 200098 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194143,19 +194143,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (2000a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 2f5344 │ │ │ │ + bl 2f538c │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 200070 │ │ │ │ ldr r0, [pc, #92] @ (2000a4 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -194187,23 +194187,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ movs r4, r6 │ │ │ │ - blt.n 200068 │ │ │ │ + bgt.n 2000f8 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 2000a0 │ │ │ │ + bgt.n 200130 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 200090 │ │ │ │ + bgt.n 200120 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 20005c │ │ │ │ + bgt.n 2000ec │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (200260 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -194218,24 +194218,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #392] @ (200270 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 2001b8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -194246,15 +194246,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 200176 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 20019a │ │ │ │ mov r8, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 200204 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -194266,15 +194266,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 200150 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20024a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 200172 │ │ │ │ dmb ish │ │ │ │ @@ -194306,25 +194306,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (20027c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2001d2 │ │ │ │ ldr r4, [pc, #196] @ (200280 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (200284 ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -194333,15 +194333,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (20028c ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2001d2 │ │ │ │ ldr r3, [pc, #136] @ (200290 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 200130 │ │ │ │ @@ -194352,74 +194352,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2001d2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (2002a0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 200176 │ │ │ │ b.n 200214 │ │ │ │ ldr r3, [pc, #88] @ (2002a4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (2002a8 ) │ │ │ │ ldr r0, [pc, #88] @ (2002ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r2, #1 │ │ │ │ movs r4, r6 │ │ │ │ stmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ - blt.n 2002dc │ │ │ │ + blt.n 20016c │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 200310 │ │ │ │ + blt.n 2001a0 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 200218 │ │ │ │ + blt.n 2002a8 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ movs r4, r6 │ │ │ │ - bge.n 20023c │ │ │ │ + blt.n 2002cc │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 2002c0 │ │ │ │ + bge.n 200350 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 2001ac │ │ │ │ + bge.n 20023c │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 200290 │ │ │ │ + bge.n 200320 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 200384 │ │ │ │ + bge.n 200214 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200238 │ │ │ │ + bge.n 2002c8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r0, #28 │ │ │ │ movs r4, r6 │ │ │ │ - bge.n 20019c │ │ │ │ + bge.n 20022c │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 2001f4 │ │ │ │ + bls.n 200284 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r6, #10] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (2003ec ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -194456,25 +194456,25 @@ │ │ │ │ bne.n 2003aa │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 200394 │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 200350 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -194486,15 +194486,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2002f2 │ │ │ │ mov r0, r7 │ │ │ │ bl 1ff9a0 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -194544,45 +194544,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r6} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 200434 │ │ │ │ + sxth r6, r7 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 200484 │ │ │ │ + bhi.n 200314 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200460 │ │ │ │ + bls.n 2004f0 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 200464 │ │ │ │ + bhi.n 2004f4 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200320 │ │ │ │ + bls.n 2003b0 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r5, #21 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 200444 │ │ │ │ + bhi.n 2004d4 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 2004a8 │ │ │ │ + bls.n 200338 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 200424 │ │ │ │ + bhi.n 2004b4 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200460 │ │ │ │ + bls.n 2004f0 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r7, #19 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ movs r4, r6 │ │ │ │ - bvc.n 200408 │ │ │ │ + bhi.n 200498 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 200414 │ │ │ │ + bls.n 2004a4 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (200500 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -194665,24 +194665,24 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #368 @ 0x170 │ │ │ │ + sub sp, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ bl fff08516 <__bss_end__@@Base+0xff8766da> │ │ │ │ stmia r2!, {r2, r6} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 2004d4 │ │ │ │ + bvc.n 200564 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 2004e0 │ │ │ │ + bhi.n 200570 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -194713,19 +194713,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #13 │ │ │ │ + lsrs r6, r5, #14 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 20063c │ │ │ │ + bvs.n 2004cc │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 200648 │ │ │ │ + bvc.n 2004d8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -194790,21 +194790,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + lsrs r0, r5, #11 │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 20057c │ │ │ │ + bpl.n 20060c │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 200658 │ │ │ │ + bvc.n 2006e8 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (2008d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -194822,52 +194822,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 2008e4 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 2007c6 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 200750 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #536] @ (2008e8 ) │ │ │ │ ldr r2, [pc, #540] @ (2008ec ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (2008f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2006ee │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 200726 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #504] @ (2008f4 ) │ │ │ │ ldr r3, [pc, #476] @ (2008dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -194887,25 +194887,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (200900 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #448] @ (200904 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 1f18f8 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 2006fa │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 200774 │ │ │ │ ldr r3, [pc, #416] @ (200908 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -194920,15 +194920,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 1ffe54 │ │ │ │ cbz r0, 200792 │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2008ba │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2007b6 │ │ │ │ dmb ish │ │ │ │ @@ -194950,15 +194950,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2007fa │ │ │ │ ldr r3, [pc, #280] @ (200908 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -194972,15 +194972,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1ffe54 │ │ │ │ cbz r0, 200846 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2008ba │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 200836 │ │ │ │ dmb ish │ │ │ │ @@ -195001,109 +195001,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 2006b4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (20090c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 200836 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (20090c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2007ba │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 2006b4 │ │ │ │ ldr r3, [pc, #148] @ (200910 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (200914 ) │ │ │ │ ldr r1, [pc, #148] @ (200918 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2006fa │ │ │ │ ldr r3, [pc, #128] @ (20091c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (200920 ) │ │ │ │ ldr r1, [pc, #132] @ (200924 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2006fa │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (200928 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (20092c ) │ │ │ │ ldr r0, [pc, #108] @ (200930 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ movs r4, r6 │ │ │ │ stmia r0!, {r1, r2, r7} │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 2007dc │ │ │ │ + bpl.n 20086c │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 200810 │ │ │ │ + bpl.n 2008a0 │ │ │ │ movs r7, r4 │ │ │ │ stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 200940 │ │ │ │ + bpl.n 2009d0 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 200978 │ │ │ │ + bpl.n 200808 │ │ │ │ movs r7, r4 │ │ │ │ stmia r0!, {r1, r2} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #560 @ (adr r7, 200b30 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 200c50 ) │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ movs r1, r5 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 200d04 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 2008a8 │ │ │ │ + bpl.n 200938 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 20099c │ │ │ │ + bcc.n 20082c │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 200898 │ │ │ │ + bpl.n 200928 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 20096c │ │ │ │ + bcc.n 2009fc │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r2, #32 │ │ │ │ + lsrs r6, r3, #1 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -195137,15 +195137,15 @@ │ │ │ │ cbnz r2, 2009c8 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 340c9c │ │ │ │ + bl 340ce4 │ │ │ │ ldr r3, [pc, #88] @ (2009fc ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -195170,41 +195170,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (200a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20098a │ │ │ │ pop {r1, r2, r4, r5, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 200b04 │ │ │ │ + bcc.n 200994 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (200ac0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 200a58 │ │ │ │ @@ -195214,15 +195214,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 1ffe54 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 200aac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 200a8a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -195240,15 +195240,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200a76 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (200ac8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 200a76 │ │ │ │ ldr r3, [pc, #28] @ (200acc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (200ad0 ) │ │ │ │ ldr r0, [pc, #32] @ (200ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -195257,33 +195257,33 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ pop {r2, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #24 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200ad8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (200b80 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 200b16 │ │ │ │ ldr r4, [pc, #120] @ (200b84 ) │ │ │ │ @@ -195293,16 +195293,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1ffe54 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 200b28 │ │ │ │ - bl 2f9718 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 2f9760 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 200b6c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 200b4a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -195320,15 +195320,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200b36 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (200b88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 200b36 │ │ │ │ ldr r3, [pc, #28] @ (200b8c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (200b90 ) │ │ │ │ ldr r0, [pc, #32] @ (200b94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -195337,58 +195337,58 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ pop {r2, r4} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200b98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #60] @ 200bec │ │ │ │ ldr r2, [pc, #60] @ (200bf0 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (200bf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 200bd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ movs r4, r6 │ │ │ │ - beq.n 200c80 │ │ │ │ + beq.n 200b10 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200cb8 │ │ │ │ + beq.n 200b48 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200bf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195398,15 +195398,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (200c60 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2874 │ │ │ │ + bl 2f28bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 200c64 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (200c68 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (200c6c ) │ │ │ │ @@ -195414,28 +195414,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f26f8 │ │ │ │ + b.w 2f2740 │ │ │ │ nop │ │ │ │ bcc.n 200bf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ movs r4, r6 │ │ │ │ - add r2, pc, #528 @ (adr r2, 200e7c ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 200f9c ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00200c70 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -195461,43 +195461,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 348f78 │ │ │ │ + bl 348fc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 200da4 │ │ │ │ ldr r0, [pc, #296] @ (200de8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (200dec ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [pc, #264] @ (200df0 ) │ │ │ │ ldr r2, [pc, #268] @ (200df4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (200df8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 1821d4 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -195510,46 +195510,46 @@ │ │ │ │ bl 224fb4 │ │ │ │ ldr r6, [pc, #220] @ (200dfc ) │ │ │ │ ldr r1, [pc, #220] @ (200e00 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3c6c │ │ │ │ + bl 2f3cb4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fa0ac │ │ │ │ + bl 2fa0f4 │ │ │ │ cbz r0, 200d42 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 200d5e │ │ │ │ ldr r6, [pc, #188] @ (200e04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fa0ac │ │ │ │ + bl 2fa0f4 │ │ │ │ cbz r0, 200d5e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3d28 │ │ │ │ + bl 2f3d70 │ │ │ │ ldr r1, [pc, #168] @ (200e08 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1f0520 │ │ │ │ cbz r0, 200dce │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f50cc │ │ │ │ + bl 2f5114 │ │ │ │ cbz r0, 200dce │ │ │ │ ldr r2, [pc, #144] @ (200e0c ) │ │ │ │ ldr r3, [pc, #100] @ (200de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -195561,67 +195561,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 3477e4 │ │ │ │ + bl 34782c │ │ │ │ cbz r0, 200dd6 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 200dc8 │ │ │ │ ldr r0, [pc, #92] @ (200e10 ) │ │ │ │ add r0, pc │ │ │ │ b.n 200cc2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ movs r5, #0 │ │ │ │ b.n 200d7a │ │ │ │ ldr r0, [pc, #72] @ (200e14 ) │ │ │ │ add r0, pc │ │ │ │ b.n 200cc2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ b.n 200dc4 │ │ │ │ ldr r0, [pc, #64] @ (200e18 ) │ │ │ │ add r0, pc │ │ │ │ b.n 200cc2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ rev16 r0, r6 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 200ddc │ │ │ │ + bne.n 200e6c │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200de8 │ │ │ │ + bne.n 200e78 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200d6c │ │ │ │ + beq.n 200dfc │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200d5c │ │ │ │ + beq.n 200dec │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200da4 │ │ │ │ + bne.n 200e34 │ │ │ │ movs r0, r5 │ │ │ │ - add r2, sp │ │ │ │ + add sl, r6 │ │ │ │ movs r3, r5 │ │ │ │ cbnz r6, 200e30 │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -195646,46 +195646,46 @@ │ │ │ │ blx 183038 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 442f30 │ │ │ │ + bl 442f78 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 200eb6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 3214e0 │ │ │ │ + bl 321528 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 200eac │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 44596c │ │ │ │ + bl 4459b4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (200ef8 ) │ │ │ │ - bl 3478b0 │ │ │ │ + bl 3478f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 200c7c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 200e7a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r2, [pc, #60] @ (200efc ) │ │ │ │ ldr r3, [pc, #48] @ (200ef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -195742,15 +195742,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 444174 │ │ │ │ + bl 4441bc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 200f68 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (200fb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -195774,25 +195774,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 200f70 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (200fbc ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 200f70 │ │ │ │ @ instruction: 0xb7e4 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200fc0 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -195818,15 +195818,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 340d3c │ │ │ │ + bl 340d84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200fe6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -195850,34 +195850,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (201060 ) │ │ │ │ ldr r0, [pc, #20] @ (201064 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201068 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 340d3c │ │ │ │ + bl 340d84 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -195895,15 +195895,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2010e2 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 340c9c │ │ │ │ + bl 340ce4 │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -195925,41 +195925,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (20112c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2010c0 │ │ │ │ nop │ │ │ │ @ instruction: 0xb64e │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201130 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 201458 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 340b24 │ │ │ │ + bl 340b6c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 2014c2 │ │ │ │ @@ -196037,15 +196037,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 340ad4 │ │ │ │ + bl 340b1c │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196324,18 +196324,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (20154c ) │ │ │ │ ldr r0, [pc, #20] @ (201550 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb9e0033 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + @ instruction: 0xfbe60033 │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201554 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -196351,26 +196351,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 2019bc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #1064] @ 2019c0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 2019c4 │ │ │ │ ldr.w r1, [pc, #1064] @ 2019c8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 183038 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196411,15 +196411,15 @@ │ │ │ │ beq.w 201826 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 200f00 │ │ │ │ mov sl, r0 │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -196520,15 +196520,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 201682 │ │ │ │ ldr r0, [pc, #664] @ (2019e8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201682 │ │ │ │ ldr r3, [pc, #624] @ (2019d0 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2016ea │ │ │ │ ldr r3, [pc, #636] @ (2019ec ) │ │ │ │ @@ -196544,15 +196544,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (2019f0 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2016ea │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 201682 │ │ │ │ ldr r3, [pc, #592] @ (2019f4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -196568,15 +196568,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (2019f8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201682 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 201682 │ │ │ │ ldr r3, [pc, #532] @ (2019fc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -196588,38 +196588,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 201682 │ │ │ │ ldr r0, [pc, #508] @ (201a00 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201682 │ │ │ │ ldr r3, [pc, #496] @ (201a04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2015ec │ │ │ │ ldr r0, [pc, #492] @ (201a08 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 201628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #476] @ (201a0c ) │ │ │ │ ldr r2, [pc, #480] @ (201a10 ) │ │ │ │ ldr r1, [pc, #480] @ (201a14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 201992 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -196667,15 +196667,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (201a24 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2018ac │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -196694,15 +196694,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 201682 │ │ │ │ ldr r0, [pc, #284] @ (201a2c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201682 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 2015ec │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 201964 │ │ │ │ ldr r3, [pc, #260] @ (201a30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -196722,15 +196722,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (201a34 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2016ea │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 201860 │ │ │ │ ldr r3, [pc, #200] @ (201a38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -196738,18 +196738,18 @@ │ │ │ │ b.n 2015ec │ │ │ │ ldr r0, [pc, #192] @ (201a3c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2018ac │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (201a40 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (201a44 ) │ │ │ │ ldr r0, [pc, #160] @ (201a48 ) │ │ │ │ @@ -196760,18 +196760,18 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cbz r0, 2019dc │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 2019da │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xfb360033 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xfb7e0033 │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ str r2, [sp, #248] @ 0xf8 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #504 @ 0x1f8 │ │ │ │ movs r1, r7 │ │ │ │ @@ -196779,61 +196779,61 @@ │ │ │ │ movs r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ movs r0, r7 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ movs r0, r7 │ │ │ │ - strh.w r0, [r6, #51] @ 0x33 │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + str??.w r0, [lr, #51] @ 0x33 │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5} │ │ │ │ movs r7, r4 │ │ │ │ ldrh r0, [r7, #60] @ 0x3c │ │ │ │ movs r0, r7 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ ldrh r0, [r7, #54] @ 0x36 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7320033 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + @ instruction: 0xf77a0033 │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201a4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -196898,25 +196898,25 @@ │ │ │ │ bpl.n 201a90 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (201b10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201a90 │ │ │ │ add r4, sp, #656 @ 0x290 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201b14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -196988,18 +196988,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (201bdc ) │ │ │ │ ldr r0, [pc, #20] @ (201be0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - add.w r0, lr, #11730944 @ 0xb30000 │ │ │ │ - stmia r0!, {} │ │ │ │ + adcs.w r0, r6, #11730944 @ 0xb30000 │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201be4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -197039,19 +197039,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bl 183d34 │ │ │ │ nop │ │ │ │ - eor.w r0, ip, #11730944 @ 0xb30000 │ │ │ │ - ittt vc │ │ │ │ - movvc r7, r4 │ │ │ │ - stmiavc r3!, {r3, r4, r5, r7} │ │ │ │ - movvc r7, r4 │ │ │ │ + @ instruction: 0xf4d40033 │ │ │ │ + itte gt │ │ │ │ + movgt r7, r4 │ │ │ │ + stmiagt r4!, {} │ │ │ │ + movle r7, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (201d2c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #172] @ (201d30 ) │ │ │ │ @@ -197060,15 +197060,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (201d34 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 201cb6 │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -197088,17 +197088,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 201b50 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 201cc8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 348328 │ │ │ │ + bl 348370 │ │ │ │ cbz r6, 201cf0 │ │ │ │ mov r0, r6 │ │ │ │ blx 182188 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 181840 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -197119,15 +197119,15 @@ │ │ │ │ b.n 201cb6 │ │ │ │ bl 183d34 │ │ │ │ nop │ │ │ │ add r2, sp, #520 @ 0x208 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (201e10 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197146,21 +197146,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 201554 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -197179,15 +197179,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 200590 │ │ │ │ mov r0, fp │ │ │ │ bl 201b50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 201d6a │ │ │ │ ldr r2, [pc, #52] @ (201e18 ) │ │ │ │ ldr r3, [pc, #44] @ (201e14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -197271,33 +197271,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 201e3a │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (201ee4 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201e3a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 201e78 │ │ │ │ nop │ │ │ │ add r0, sp, #840 @ 0x348 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r6, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201ee8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -197341,15 +197341,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 201f16 │ │ │ │ ldr r0, [pc, #64] @ (201f9c ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 201f16 │ │ │ │ ldr r3, [pc, #56] @ (201fa0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 201f34 │ │ │ │ ldr r3, [pc, #36] @ (201f98 ) │ │ │ │ @@ -197357,28 +197357,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 201f34 │ │ │ │ ldr r0, [pc, #36] @ (201fa4 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ add r0, sp, #32 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -197526,15 +197526,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20205a │ │ │ │ ldr r0, [pc, #112] @ (2021ac ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20205a │ │ │ │ ldr r3, [pc, #100] @ (2021b0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2020c6 │ │ │ │ ldr r3, [pc, #84] @ (2021a8 ) │ │ │ │ @@ -197543,15 +197543,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2020c6 │ │ │ │ ldr r0, [pc, #84] @ (2021b4 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2020c6 │ │ │ │ ldr r3, [pc, #72] @ (2021b8 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (2021bc ) │ │ │ │ ldr r0, [pc, #72] @ (2021c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -197571,49 +197571,49 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - itt ls │ │ │ │ - movls r7, r4 │ │ │ │ - asrls r0, r4, #29 │ │ │ │ + itt al │ │ │ │ + moval r7, r4 │ │ │ │ + asral r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - sev │ │ │ │ - movs r7, r4 │ │ │ │ - vqadd.s32 d16, d2, d19 │ │ │ │ - rev16 r4, r2 │ │ │ │ + it hi │ │ │ │ + movhi r7, r4 │ │ │ │ + vshr.s32 d0, d19, #22 │ │ │ │ + hlt 0x001c │ │ │ │ movs r7, r4 │ │ │ │ - itee ge │ │ │ │ - movge r7, r4 │ │ │ │ - vqaddlt.s8 d16, d10, d19 │ │ │ │ - revlt r4, r7 │ │ │ │ + itet │ │ │ │ + mov r7, r4 │ │ │ │ + vshral.s16 d0, d19, #14 │ │ │ │ + hlt 0x0004 │ │ │ │ movs r7, r4 │ │ │ │ - itet vc │ │ │ │ - movvc r7, r4 │ │ │ │ + ittt lt │ │ │ │ + movlt r7, r4 │ │ │ │ │ │ │ │ 002021d0 : │ │ │ │ - stmdbvs sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + stmdblt sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ (202288 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #164] @ (20228c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 341068 │ │ │ │ + bl 3410b0 │ │ │ │ ldr r2, [pc, #144] @ (202290 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -197667,30 +197667,30 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 18335c <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #104 @ (adr r5, 2022f4 ) │ │ │ │ movs r1, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - itte cc │ │ │ │ - movcc r7, r4 │ │ │ │ - itee cc @ unpredictable │ │ │ │ - movcc r7, r4 │ │ │ │ - yieldcs │ │ │ │ - movcs r7, r4 │ │ │ │ - ite cc │ │ │ │ + ittt hi │ │ │ │ + movhi r7, r4 │ │ │ │ + itte vc @ unpredictable │ │ │ │ + movvc r7, r4 │ │ │ │ + it pl @ unpredictable │ │ │ │ + movpl r7, r4 │ │ │ │ + itt vc │ │ │ │ + movvc r7, r4 │ │ │ │ + itt pl @ unpredictable │ │ │ │ + movpl r7, r4 │ │ │ │ + itee cc @ unpredictable │ │ │ │ movcc r7, r4 │ │ │ │ - ite ne @ unpredictable │ │ │ │ - movne r7, r4 │ │ │ │ - bkpt 0x00ea │ │ │ │ - movs r7, r4 │ │ │ │ │ │ │ │ 002022a8 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushcs {r4, lr} │ │ │ │ + movcs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrsh.w r3, [r0, #28] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 20237a │ │ │ │ ldrsh.w r3, [r0, #30] │ │ │ │ mov r4, r0 │ │ │ │ @@ -197725,15 +197725,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201b50 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2022de │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -197768,23 +197768,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r3, #38] @ 0x26 │ │ │ │ movs r0, r7 │ │ │ │ - stcl 0, cr0, [ip, #-204]! @ 0xffffff34 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + ldc 0, cr0, [r4, #204]! @ 0xcc │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x0028 │ │ │ │ + bkpt 0x0070 │ │ │ │ movs r7, r4 │ │ │ │ - ldcl 0, cr0, [r4, #-204] @ 0xffffff34 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + ldc 0, cr0, [ip, #204] @ 0xcc │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 2023cc │ │ │ │ + cbnz r4, 2023de │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (20243c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -197798,15 +197798,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 20240a │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 340c9c │ │ │ │ + bl 340ce4 │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 2022a8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -197831,28 +197831,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (202450 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2023d6 │ │ │ │ nop │ │ │ │ add r3, pc, #248 @ (adr r3, 202538 ) │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 202460 │ │ │ │ + cbnz r6, 202472 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (2024e0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -197866,15 +197866,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2024ae │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 340c9c │ │ │ │ + bl 340ce4 │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 2022a8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -197899,28 +197899,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (2024f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20247a │ │ │ │ nop │ │ │ │ add r2, pc, #616 @ (adr r2, 20274c ) │ │ │ │ movs r1, r7 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8da │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 202508 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 202024 │ │ │ │ b.w 2022a8 │ │ │ │ @@ -197974,15 +197974,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 340d3c │ │ │ │ + bl 340d84 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2026e8 │ │ │ │ bl 200b98 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -198035,15 +198035,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 1823b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 1823b4 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 202886 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -198066,15 +198066,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2027c2 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 202684 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 202684 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -198170,25 +198170,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 340bf0 │ │ │ │ + bl 340c38 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 2025a6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 202848 │ │ │ │ ldr r3, [pc, #404] @ (202954 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 202702 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2028ea │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 202864 │ │ │ │ @@ -198255,15 +198255,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2027da │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (202960 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2027da │ │ │ │ ldr r3, [pc, #220] @ (202964 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 20265a │ │ │ │ @@ -198289,19 +198289,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 43797c │ │ │ │ + bl 4379c4 │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 2025c8 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 2027c6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (202970 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -198335,18 +198335,18 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #856 @ (adr r1, 202c94 ) │ │ │ │ movs r1, r7 │ │ │ │ add r1, pc, #200 @ (adr r1, 202a08 ) │ │ │ │ movs r1, r7 │ │ │ │ - orn r0, r8, r3, rrx │ │ │ │ - push {r4, r7, lr} │ │ │ │ + @ instruction: 0xeab00033 │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198354,35 +198354,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 202980 │ │ │ │ + cbnz r0, 202992 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r0, 202986 │ │ │ │ + cbnz r0, 202998 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 202940 │ │ │ │ - movs r3, r6 │ │ │ │ - ldr r4, [pc, #80] @ (2029c8 ) │ │ │ │ + @ instruction: 0xe82e0033 │ │ │ │ + ldr r4, [pc, #368] @ (202ae8 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [pc, #160] @ (202a1c ) │ │ │ │ + ldr r4, [pc, #448] @ (202b3c ) │ │ │ │ movs r7, r4 │ │ │ │ - b.n 202920 │ │ │ │ - movs r3, r6 │ │ │ │ - uxtb r2, r0 │ │ │ │ + @ instruction: 0xe8180033 │ │ │ │ + cbz r2, 2029c6 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2028fc │ │ │ │ - movs r3, r6 │ │ │ │ - uxth r2, r5 │ │ │ │ + @ instruction: 0xe8000033 │ │ │ │ + uxtb r2, r6 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + cbnz r4, 202994 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 2022a8 │ │ │ │ @@ -198443,15 +198440,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ mov r0, r4 │ │ │ │ bl 201b50 │ │ │ │ ldr r2, [pc, #144] @ (202ae8 ) │ │ │ │ ldr r3, [pc, #136] @ (202ae0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -198465,15 +198462,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 3411b0 │ │ │ │ + bl 3411f8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 202a94 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2022a8 │ │ │ │ b.n 202a54 │ │ │ │ @@ -198508,25 +198505,25 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #24] │ │ │ │ movs r0, r7 │ │ │ │ ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 202738 │ │ │ │ + b.n 2027c8 │ │ │ │ movs r3, r6 │ │ │ │ - cbz r6, 202af8 │ │ │ │ + cbz r6, 202b0a │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 202714 │ │ │ │ + b.n 2027a4 │ │ │ │ movs r3, r6 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 202b10 │ │ │ │ movs r7, r4 │ │ │ │ - sxth r4, r5 │ │ │ │ + sxtb r4, r6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202b04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -198536,32 +198533,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 202b24 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201b50 │ │ │ │ ldr r3, [pc, #20] @ (202b50 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (202b54 ) │ │ │ │ ldr r0, [pc, #20] @ (202b58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - b.n 202680 │ │ │ │ + b.n 202710 │ │ │ │ movs r3, r6 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202b5c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -198572,15 +198569,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 202bdc │ │ │ │ cbz r5, 202b86 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 444180 │ │ │ │ + bl 4441c8 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 202ba2 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 202c26 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -198602,15 +198599,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 201e1c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 202c02 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 34860c │ │ │ │ + b.w 348654 │ │ │ │ ldr r3, [pc, #104] @ (202c48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 202b7a │ │ │ │ ldr r3, [pc, #100] @ (202c4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198618,25 +198615,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 202b7a │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (202c50 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 202b7a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 202c0e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 201b50 │ │ │ │ bl 183d34 │ │ │ │ ldr r3, [pc, #44] @ (202c54 ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (202c58 ) │ │ │ │ @@ -198651,21 +198648,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb69e │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2025a8 │ │ │ │ + b.n 202638 │ │ │ │ movs r3, r6 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb644 │ │ │ │ + @ instruction: 0xb68c │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.w 202b5c │ │ │ │ nop │ │ │ │ │ │ │ │ 00202c68 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -198699,30 +198696,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 201e1c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 202cdc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3485c8 │ │ │ │ + b.w 348610 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 202ce8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201b50 │ │ │ │ ldr r3, [pc, #72] @ (202d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198733,15 +198730,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 202c86 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (202d50 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 202c86 │ │ │ │ ldr r3, [pc, #48] @ (202d54 ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (202d58 ) │ │ │ │ ldr r0, [pc, #48] @ (202d5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -198754,21 +198751,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2034b0 │ │ │ │ + b.n 203540 │ │ │ │ movs r3, r6 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add sp, #0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202d60 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -199006,25 +199003,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (202f9c ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 202f26 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + sub sp, #32 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (203038 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -199032,15 +199029,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (203040 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (203044 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 202fd4 │ │ │ │ bl 24488c │ │ │ │ ldr r3, [pc, #112] @ (203048 ) │ │ │ │ @@ -199050,71 +199047,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 200434 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348b78 │ │ │ │ + bl 348bc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 202ef0 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #68] @ 203050 │ │ │ │ ldr r2, [pc, #68] @ (203054 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (203058 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 20302c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3212b8 │ │ │ │ - b.n 20327c │ │ │ │ + b.w 321300 │ │ │ │ + b.n 20330c │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ movs r7, r4 │ │ │ │ str r7, [sp, #224] @ 0xe0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - b.n 2031dc │ │ │ │ + b.n 20326c │ │ │ │ movs r3, r6 │ │ │ │ - add r3, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #16 │ │ │ │ + add r4, sp, #304 @ 0x130 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020305c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (20308c ) │ │ │ │ add r1, pc │ │ │ │ bl 200434 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348b78 │ │ │ │ + bl 348bc0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 202ef0 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -199127,17 +199124,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ mov r4, r0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 20314a │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 203132 │ │ │ │ @@ -199180,15 +199177,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2030ee │ │ │ │ ldr r0, [pc, #80] @ (203174 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2030ee │ │ │ │ ldr r3, [pc, #68] @ (203178 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (20317c ) │ │ │ │ ldr r0, [pc, #68] @ (203180 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199210,27 +199207,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2031a6 │ │ │ │ + sxth r0, r0 │ │ │ │ movs r7, r4 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + svc 228 @ 0xe4 │ │ │ │ movs r3, r6 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #856 @ 0x358 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 2031a4 │ │ │ │ + cbz r0, 2031b6 │ │ │ │ movs r7, r4 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 204 @ 0xcc │ │ │ │ movs r3, r6 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #760 @ 0x2f8 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 20319a │ │ │ │ + cbz r4, 2031ac │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00203190 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (20325c ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 2031e0 │ │ │ │ @@ -199238,17 +199235,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ mov r4, r0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 203244 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 20322c │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -199291,15 +199288,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2031f6 │ │ │ │ ldr r0, [pc, #76] @ (20326c ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2031f6 │ │ │ │ ldr r3, [pc, #64] @ (203270 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (203274 ) │ │ │ │ ldr r0, [pc, #64] @ (203278 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199320,27 +199317,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 203280 │ │ │ │ movs r7, r4 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #234 @ 0xea │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ movs r7, r4 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + cbz r2, 203280 │ │ │ │ movs r7, r4 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ movs r7, r4 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r7, r4 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 2032ce │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 2032c4 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -199543,22 +199540,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2034d0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ strb r4, [r1, #20] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -199570,20 +199567,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 20372a │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 203702 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -199600,20 +199597,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 203594 │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 203658 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -199673,15 +199670,15 @@ │ │ │ │ bne.n 2036c6 │ │ │ │ ldr r3, [pc, #280] @ (203748 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 348610 │ │ │ │ + bl 348658 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 203716 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199730,15 +199727,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20362c │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (203754 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20362c │ │ │ │ ldr r3, [pc, #104] @ (203758 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (20375c ) │ │ │ │ ldr r0, [pc, #104] @ (203760 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -199774,39 +199771,39 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2037f4 │ │ │ │ + bgt.n 203684 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2037d8 │ │ │ │ + bgt.n 203668 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #24 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2037bc │ │ │ │ + bgt.n 20384c │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2037a0 │ │ │ │ + bgt.n 203830 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #600 @ 0x258 │ │ │ │ + add r4, sp, #888 @ 0x378 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -199911,25 +199908,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (2038c4 ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 203870 │ │ │ │ ldrh r6, [r3, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #336 @ 0x150 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (203a60 ) │ │ │ │ @@ -199944,15 +199941,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #360] @ (203a6c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -199964,29 +199961,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 203a4c │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 341098 │ │ │ │ + bl 3410e0 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 348e10 │ │ │ │ + bl 348e58 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 348e78 │ │ │ │ + bl 348ec0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 203982 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 203a24 │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 2039aa │ │ │ │ @@ -200028,17 +200025,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 3424a4 │ │ │ │ + bl 3424ec │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 20398c │ │ │ │ b.n 2039a0 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 20392a │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2039fe │ │ │ │ @@ -200048,15 +200045,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 20393a │ │ │ │ b.n 203996 │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 340ec4 │ │ │ │ + bl 340f0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 203a36 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -200069,15 +200066,15 @@ │ │ │ │ b.n 2039a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 2010a0 │ │ │ │ b.n 203996 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 340f3c │ │ │ │ + bl 340f84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 203a12 │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 20393a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (203a7c ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -200092,36 +200089,36 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 203a10 │ │ │ │ + bge.n 203aa0 │ │ │ │ movs r3, r6 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ movs r7, r4 │ │ │ │ ldrh r6, [r2, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 203a60 │ │ │ │ + bls.n 203af0 │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r2, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 203bdc │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 203b2a │ │ │ │ @@ -200185,23 +200182,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr r3, [pc, #112] @ (203bf8 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -200221,15 +200218,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 201b50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 349f28 │ │ │ │ + bl 349f70 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 203b44 │ │ │ │ ldr r3, [pc, #28] @ (203bfc ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (203c00 ) │ │ │ │ ldr r0, [pc, #28] @ (203c04 ) │ │ │ │ add r3, pc │ │ │ │ @@ -200238,19 +200235,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 203cbc │ │ │ │ + bvc.n 203b4c │ │ │ │ movs r3, r6 │ │ │ │ - add r7, pc, #912 @ (adr r7, 203f94 ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -200258,65 +200255,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 203c44 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 203a88 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a4 │ │ │ │ + bl 3424ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 203a88 │ │ │ │ ldr r3, [pc, #20] @ (203c70 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (203c74 ) │ │ │ │ ldr r0, [pc, #20] @ (203c78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - bvs.n 203c34 │ │ │ │ + bvc.n 203cc4 │ │ │ │ movs r3, r6 │ │ │ │ - add r7, pc, #408 @ (adr r7, 203e10 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 203f30 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #8 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (203fa0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ ldr r2, [pc, #760] @ (203fa4 ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 203ed8 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 340a3c │ │ │ │ + bl 340a84 │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 203d2c │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 203f84 │ │ │ │ @@ -200407,15 +200404,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 203ed6 │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 203f00 │ │ │ │ ldr r1, [pc, #512] @ (203fa8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -200567,15 +200564,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 203e78 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (203fc8 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 203e78 │ │ │ │ ldr r3, [pc, #120] @ (203fcc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 203db6 │ │ │ │ ldr r3, [pc, #100] @ (203fc4 ) │ │ │ │ @@ -200583,15 +200580,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 203db6 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (203fd0 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 203db6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2022a8 │ │ │ │ b.n 203e42 │ │ │ │ blx 1833fc │ │ │ │ ldr r3, [pc, #72] @ (203fd4 ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -200603,41 +200600,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #18] │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrb r4, [r5, r6] │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #232 @ (adr r6, 2040a8 ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 2041c8 ) │ │ │ │ movs r7, r4 │ │ │ │ movs r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #1016 @ (adr r5, 2043c4 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 2040e4 ) │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #64 @ (adr r6, 204014 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 204134 ) │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 203f3c │ │ │ │ + bcc.n 203fcc │ │ │ │ movs r3, r6 │ │ │ │ - add r4, pc, #224 @ (adr r4, 2040bc ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 2041dc ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #176 @ (adr r6, 204090 ) │ │ │ │ + add r6, pc, #464 @ (adr r6, 2041b0 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (204090 ) │ │ │ │ @@ -200693,15 +200690,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 1833fc │ │ │ │ strh r2, [r1, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 44cf30 │ │ │ │ + b.w 44cf78 │ │ │ │ b.w 203190 │ │ │ │ b.w 203090 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (204100 ) │ │ │ │ @@ -200743,15 +200740,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 204272 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 204136 │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 204256 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 1dcfa4 │ │ │ │ cbnz r0, 20415a │ │ │ │ @@ -200760,17 +200757,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 349f34 │ │ │ │ + bl 349f7c │ │ │ │ mov r6, r0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 204174 │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20429e │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 20418e │ │ │ │ @@ -200778,15 +200775,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 1dd2cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 204146 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348ee4 │ │ │ │ + bl 348f2c │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -200818,29 +200815,29 @@ │ │ │ │ blx 182930 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 204340 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20428e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348f78 │ │ │ │ + bl 348fc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 204324 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 204360 │ │ │ │ ldr r1, [pc, #336] @ (204370 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 347d24 │ │ │ │ + bl 347d6c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348000 │ │ │ │ + bl 348048 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 225334 │ │ │ │ add sp, #20 │ │ │ │ @@ -200857,27 +200854,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (20437c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204146 │ │ │ │ ldr r3, [pc, #268] @ (204380 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (204384 ) │ │ │ │ ldr r1, [pc, #268] @ (204388 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204146 │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 2042dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 204202 │ │ │ │ @@ -200887,21 +200884,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (204394 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204146 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 204202 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 204202 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 204202 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -200913,17 +200910,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (2043a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204146 │ │ │ │ - bl 43797c │ │ │ │ + bl 4379c4 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 2041da │ │ │ │ movs r0, #5 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [pc, #144] @ (2043a4 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -200940,75 +200937,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (2043b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204146 │ │ │ │ ldr r3, [pc, #112] @ (2043b4 ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (2043b8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (2043bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204146 │ │ │ │ ldr r1, [pc, #92] @ (2043c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 347d24 │ │ │ │ + bl 347d6c │ │ │ │ b.n 20422a │ │ │ │ nop │ │ │ │ str r6, [r2, #120] @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ - beq.n 204344 │ │ │ │ + bne.n 2043d4 │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #576 @ (adr r3, 2045bc ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 2046dc ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #408 @ (adr r1, 204518 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 204638 ) │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 204318 │ │ │ │ + bne.n 2043a8 │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #368 @ (adr r3, 2044f8 ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 204618 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #296 @ (adr r1, 2044b4 ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 2045d4 ) │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 2042cc │ │ │ │ + beq.n 20435c │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #448 @ (adr r3, 204554 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 204674 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #120 @ (adr r1, 204410 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 204530 ) │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 204458 │ │ │ │ + beq.n 2042e8 │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #544 @ (adr r3, 2045c0 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 2046e0 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #880 @ (adr r0, 204714 ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 204434 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - beq.n 2043dc │ │ │ │ + beq.n 20446c │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #680 @ (adr r3, 204658 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 204778 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #608 @ (adr r0, 204614 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 204734 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 20443c │ │ │ │ movs r3, r6 │ │ │ │ - add r2, pc, #944 @ (adr r2, 20476c ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 20448c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #480 @ (adr r0, 2045a0 ) │ │ │ │ + add r0, pc, #768 @ (adr r0, 2046c0 ) │ │ │ │ movs r7, r4 │ │ │ │ str r4, [r2, #100] @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201055,15 +201052,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 204108 │ │ │ │ - add r2, pc, #792 @ (adr r2, 20476c ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 20448c ) │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (204788 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -201274,15 +201271,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 20454a │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 20469a │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 348fe4 │ │ │ │ + bl 34902c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 204714 │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -201365,17 +201362,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 20454a │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ movs r3, r6 │ │ │ │ - add r1, pc, #920 @ (adr r1, 204b28 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 204848 ) │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (2048b0 ) │ │ │ │ @@ -201481,19 +201478,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldrb r4, [r3, #29] │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #26] │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -201504,15 +201501,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 34857c │ │ │ │ + bl 3485c4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -201537,24 +201534,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 20498c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 204108 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 347b88 │ │ │ │ + bl 347bd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 204920 │ │ │ │ ldr r3, [pc, #64] @ (2049b8 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (2049bc ) │ │ │ │ ldr r0, [pc, #64] @ (2049c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -201573,34 +201570,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 204108 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (204a74 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2fac8c │ │ │ │ + bl 2facd4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 204a44 │ │ │ │ mov r0, r4 │ │ │ │ blx 182930 │ │ │ │ adds r0, #1 │ │ │ │ blx 181544 │ │ │ │ mov r2, r5 │ │ │ │ @@ -201614,15 +201611,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (204a80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -201638,36 +201635,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (204a8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r2, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2253c4 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201680,15 +201677,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 348530 │ │ │ │ + bl 348578 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -201716,25 +201713,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 20305c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 204b58 │ │ │ │ @@ -201814,21 +201811,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 204c48 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 204c64 │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 204c5a │ │ │ │ @@ -201837,19 +201834,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301cb8 │ │ │ │ + b.w 301d00 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 204c88 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -201890,26 +201887,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 204cb4 │ │ │ │ ldr r0, [pc, #32] @ (204d04 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 204cb4 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (204eac ) │ │ │ │ @@ -201927,15 +201924,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 204e6c │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 204e00 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3ae470 │ │ │ │ + bl 3ae4b8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 204e1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 204e4e │ │ │ │ movs r1, #0 │ │ │ │ @@ -201997,19 +201994,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (204eb8 ) │ │ │ │ ldr r0, [pc, #184] @ (204ebc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443348 │ │ │ │ + bl 443390 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3ae470 │ │ │ │ + bl 3ae4b8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 204d4e │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (204ec0 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (204ec4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -202017,94 +202014,94 @@ │ │ │ │ ldr r1, [pc, #156] @ (204ec8 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 204dd8 │ │ │ │ ldr r1, [pc, #136] @ (204ecc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 204dd8 │ │ │ │ ldr r3, [pc, #128] @ (204ed0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (204ed4 ) │ │ │ │ ldr r1, [pc, #128] @ (204ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204dd8 │ │ │ │ ldr r3, [pc, #108] @ (204edc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (204ee0 ) │ │ │ │ ldr r1, [pc, #112] @ (204ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204dd8 │ │ │ │ ldr r3, [pc, #92] @ (204ee8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (204eec ) │ │ │ │ ldr r1, [pc, #92] @ (204ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 204dd8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r4, #7] │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #4] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #640] @ 0x280 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r4 │ │ │ │ str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r1, [r0, #500] @ 0x1f4 │ │ │ │ ldr r3, [pc, #48] @ (204f2c ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 204f0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -202195,17 +202192,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 20503c │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3424a8 │ │ │ │ + bl 3424f0 │ │ │ │ ldr r3, [pc, #200] @ (2050dc ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -202220,37 +202217,37 @@ │ │ │ │ ldr.w r1, [r6, #504] @ 0x1f8 │ │ │ │ ldr.w r2, [r6, #508] @ 0x1fc │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 205008 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr r1, [pc, #116] @ (2050e0 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 348664 │ │ │ │ + bl 3486ac │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202275,19 +202272,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r6, #29] │ │ │ │ movs r1, r7 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -202413,15 +202410,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 2054fc │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 348fe4 │ │ │ │ + bl 34902c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 205572 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 205134 │ │ │ │ ldr.w r3, [pc, #1132] @ 2056dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -202439,24 +202436,24 @@ │ │ │ │ beq.w 2053d8 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 205412 │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 340a3c │ │ │ │ + bl 340a84 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20540a │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 20540a │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2054cc │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -202472,31 +202469,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 205506 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 205318 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2055b8 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 201b14 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -202509,15 +202506,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (2056e0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 3483bc │ │ │ │ + bl 348404 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 2053e0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 205544 │ │ │ │ @@ -202533,17 +202530,17 @@ │ │ │ │ blt.n 2053ac │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 20545e │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3424a8 │ │ │ │ + bl 3424f0 │ │ │ │ ldr r3, [pc, #812] @ (2056e4 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -202588,28 +202585,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20522c │ │ │ │ ldr r0, [pc, #704] @ (2056f4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 205234 │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 205244 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 348fec │ │ │ │ + bl 349034 │ │ │ │ b.n 205244 │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 2053ac │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2055a0 │ │ │ │ movs r0, #12 │ │ │ │ blx 181544 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -202639,15 +202636,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20527c │ │ │ │ ldr r0, [pc, #568] @ (2056fc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20527c │ │ │ │ ldr r2, [pc, #560] @ (205700 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -202688,17 +202685,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (205710 ) │ │ │ │ ldr r0, [pc, #476] @ (205714 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3424a8 │ │ │ │ + bl 3424f0 │ │ │ │ ldr r3, [pc, #408] @ (2056e8 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -202709,33 +202706,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (205704 ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 205510 │ │ │ │ mov r0, r4 │ │ │ │ bl 201b14 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr r1, [pc, #392] @ (205718 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3486ac │ │ │ │ + bl 3486f4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 2053e0 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3424a8 │ │ │ │ + bl 3424f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (205700 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 2054d2 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 181544 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -202769,21 +202766,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 349f28 │ │ │ │ + bl 349f70 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 205666 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ @@ -202800,34 +202797,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 205644 │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 201b14 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (20571c ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 34857c │ │ │ │ + bl 3485c4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 2053e0 │ │ │ │ ldr r0, [pc, #116] @ (205720 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2051ce │ │ │ │ @@ -202835,15 +202832,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2051ce │ │ │ │ ldr r0, [pc, #96] @ (205724 ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 2051d0 │ │ │ │ nop │ │ │ │ strb r0, [r7, #23] │ │ │ │ movs r1, r7 │ │ │ │ @@ -202855,39 +202852,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x000e │ │ │ │ + bkpt 0x0056 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ movs r7, r4 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -202927,24 +202924,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (20580c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 205770 │ │ │ │ mov r0, r8 │ │ │ │ - bl 340b24 │ │ │ │ + bl 340b6c │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2057e6 │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 457d5c │ │ │ │ + bl 457da4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 2057c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 181410 │ │ │ │ b.n 205770 │ │ │ │ @@ -202958,15 +202955,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2057ba │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (205814 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2057ba │ │ │ │ ldr r3, [pc, #48] @ (205818 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (20581c ) │ │ │ │ ldr r0, [pc, #48] @ (205820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -202980,21 +202977,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #616] @ 0x268 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 205870 │ │ │ │ + cbnz r4, 205882 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 205860 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203002,25 +202999,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (205868 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - cbnz r6, 2058a4 │ │ │ │ + cbnz r6, 2058b6 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (205928 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203029,25 +203026,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (205930 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #156] @ (205934 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (205938 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #140] @ (20593c ) │ │ │ │ ldr r3, [pc, #140] @ (205940 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (205944 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (205948 ) │ │ │ │ @@ -203057,21 +203054,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (205950 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [pc, #120] @ (205954 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cbnz r0, 205900 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -203081,48 +203078,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (20595c ) │ │ │ │ ldr r2, [pc, #88] @ (205960 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #76] @ (205964 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fcd78 │ │ │ │ + b.w 2fcdc0 │ │ │ │ nop │ │ │ │ - revsh r0, r0 │ │ │ │ + cbnz r0, 20596e │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r7, #26] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 3dd942 │ │ │ │ + bl 3dd942 │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 7594a │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r1, #28 │ │ │ │ movs r1, r7 │ │ │ │ str r2, [r3, r3] │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #16] │ │ │ │ movs r7, r4 │ │ │ │ bl 2bf95e │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2059e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203131,33 +203128,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (2059ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #92] @ (2059f0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2059f4 ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #76] @ (2059f8 ) │ │ │ │ ldr r1, [pc, #76] @ (2059fc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r1, [pc, #64] @ (205a00 ) │ │ │ │ ldr r2, [pc, #68] @ (205a04 ) │ │ │ │ ldr r3, [pc, #68] @ (205a08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -203167,27 +203164,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cbnz r4, 205a18 │ │ │ │ + rev r4, r1 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ movs r4, r5 │ │ │ │ - bl 3259fe │ │ │ │ + bl 3259fe │ │ │ │ bl 2d9a02 │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 205982 │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -203198,35 +203195,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (205acc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (205ad0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (205ad4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #132] @ (205ad8 ) │ │ │ │ ldr r1, [pc, #132] @ (205adc ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #120] @ (205ae0 ) │ │ │ │ ldr r2, [pc, #120] @ (205ae4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (205ae8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (205aec ) │ │ │ │ @@ -203246,51 +203243,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (205b00 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [pc, #92] @ (205b04 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbnz r0, 205ad0 │ │ │ │ + cbnz r0, 205ae2 │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r2, r2] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - bl 4a1ae2 <_IO_stdin_used@@Base+0x36d42> │ │ │ │ + bl 4a1ae2 <_IO_stdin_used@@Base+0x36cfa> │ │ │ │ ble.n 205b9a │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vqshl.u32 q9, q9, #31 │ │ │ │ movs r1, r7 │ │ │ │ ble.n 205a0e │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vqrdmlsh.s q12, , d14[0] │ │ │ │ + @ instruction: 0xffff8f96 │ │ │ │ movs r7, r4 │ │ │ │ ldr r7, [pc, #64] @ (205b48 ) │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203301,25 +203298,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (205bc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #152] @ (205bcc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (205bd0 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #136] @ (205bd4 ) │ │ │ │ ldr r3, [pc, #136] @ (205bd8 ) │ │ │ │ ldr r1, [pc, #140] @ (205bdc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -203329,21 +203326,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (205be4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #29 │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [pc, #116] @ (205be8 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cbnz r0, 205b9a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -203353,46 +203350,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (205bf0 ) │ │ │ │ ldr r2, [pc, #80] @ (205bf4 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r2, [pc, #72] @ (205bf8 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fcd78 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + b.w 2fcdc0 │ │ │ │ + @ instruction: 0xb86c │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ movs r7, r4 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ movs r6, #148 @ 0x94 │ │ │ │ movs r1, r7 │ │ │ │ bl 5d5be2 │ │ │ │ - ldrh r6, [r4, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ ldr r6, [pc, #256] @ (205cec ) │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #2920] @ 206778 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -203636,15 +203633,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 205c60 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 205c60 │ │ │ │ ldr.w r2, [pc, #2380] @ 206784 │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -203676,21 +203673,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 205c60 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 205c60 │ │ │ │ b.n 205e36 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 349f28 │ │ │ │ + bl 349f70 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 205c82 │ │ │ │ ldr.w r3, [pc, #2252] @ 20678c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -203699,15 +203696,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 203850 │ │ │ │ b.n 205e68 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 341068 │ │ │ │ + bl 3410b0 │ │ │ │ ldr.w r3, [pc, #2220] @ 206790 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206a22 │ │ │ │ ldr.w r3, [pc, #2208] @ 206794 │ │ │ │ @@ -203796,15 +203793,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 206068 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 206068 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -203813,15 +203810,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -203888,18 +203885,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205f10 │ │ │ │ ldr.w r0, [pc, #1732] @ 2067b0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 205f10 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 205f10 │ │ │ │ ldr.w r3, [pc, #1708] @ 2067b4 │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1704] @ 2067b8 │ │ │ │ ldr.w r0, [pc, #1704] @ 2067bc │ │ │ │ add r3, pc │ │ │ │ @@ -203911,15 +203908,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 340d3c │ │ │ │ + bl 340d84 │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 205f10 │ │ │ │ b.n 205e60 │ │ │ │ ldr.w r3, [pc, #1608] @ 206790 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203933,15 +203930,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 205f10 │ │ │ │ ldr.w r0, [pc, #1620] @ 2067c4 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 205f10 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 2068aa │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -203958,20 +203955,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #592] @ 0x250 │ │ │ │ - bl 437b78 │ │ │ │ + bl 437bc0 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 437b78 │ │ │ │ + bl 437bc0 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #580] @ 0x244 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 182930 │ │ │ │ @@ -203999,15 +203996,15 @@ │ │ │ │ b.n 205f10 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #605] @ 0x25d │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 3acb10 │ │ │ │ + bl 3acb58 │ │ │ │ b.n 205f10 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 205f10 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #544] @ 0x220 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -204019,15 +204016,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 205f10 │ │ │ │ ldrb.w r3, [r7, #605] @ 0x25d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206e08 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3acc8c │ │ │ │ + bl 3accd4 │ │ │ │ strb.w r6, [r7, #604] @ 0x25c │ │ │ │ b.n 205f10 │ │ │ │ ldr.w r3, [pc, #1280] @ 206790 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205f10 │ │ │ │ @@ -204040,37 +204037,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 205f10 │ │ │ │ ldr.w r0, [pc, #1300] @ 2067cc │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 205f10 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 206880 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2062f0 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 205e60 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206852 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -204089,34 +204086,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 205f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 201b14 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr.w r1, [pc, #1136] @ 2067d0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3486ac │ │ │ │ + bl 3486f4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 205e68 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 205e60 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2067f8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 2069b8 │ │ │ │ movs r6, #0 │ │ │ │ @@ -204198,15 +204195,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 205f10 │ │ │ │ ldr r0, [pc, #872] @ (2067d8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 205f10 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 205e60 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206ca0 │ │ │ │ @@ -204214,15 +204211,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 206736 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206d40 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 206920 │ │ │ │ @@ -204247,15 +204244,15 @@ │ │ │ │ bne.w 205e60 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 205e60 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -204290,30 +204287,30 @@ │ │ │ │ bne.w 206aec │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 183038 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 206880 │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 206590 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 205e60 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -204396,39 +204393,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 205f10 │ │ │ │ ldr r0, [pc, #348] @ (2067e8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 205f10 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldr r3, [pc, #216] @ (206790 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206a78 │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 206894 │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 206888 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 205e60 │ │ │ │ @@ -204451,15 +204448,15 @@ │ │ │ │ ldr r3, [pc, #140] @ (2067ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205e60 │ │ │ │ ldr r0, [pc, #196] @ (2067f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 205e60 │ │ │ │ ldr r0, [pc, #188] @ (2067f4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -204495,65 +204492,65 @@ │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 206818 │ │ │ │ + push {r3, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - sxth r0, r6 │ │ │ │ + sxtb r0, r7 │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r7, #22] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ movs r3, r6 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #24 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -204587,15 +204584,15 @@ │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 20631c │ │ │ │ ldr.w r3, [r9, #544] @ 0x220 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 205fd8 │ │ │ │ ldr.w r3, [pc, #1476] @ 206e48 │ │ │ │ b.w 205ec0 │ │ │ │ @@ -204652,20 +204649,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 205f10 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2064be │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 2064be │ │ │ │ @@ -204676,15 +204673,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 203850 │ │ │ │ b.w 205e60 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ ldrb.w r3, [r6, #549] @ 0x225 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206ad6 │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #549] @ 0x225 │ │ │ │ b.n 206436 │ │ │ │ @@ -204697,24 +204694,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 205f0a │ │ │ │ ldr.w r0, [pc, #1208] @ 206e5c │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 205f0a │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206398 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 3484e0 │ │ │ │ + bl 348528 │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -204734,15 +204731,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205fa4 │ │ │ │ ldr.w r0, [pc, #1112] @ 206e64 │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 205fa4 │ │ │ │ ldr.w r3, [pc, #1092] @ 206e68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205ef2 │ │ │ │ @@ -204750,29 +204747,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 205ef2 │ │ │ │ ldr.w r0, [pc, #1068] @ 206e6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 205ef2 │ │ │ │ ldr.w r1, [pc, #1056] @ 206e70 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 20661c │ │ │ │ ldr r1, [pc, #1016] @ (206e58 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 20661c │ │ │ │ ldr.w r0, [pc, #1032] @ 206e74 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 20661c │ │ │ │ ldr r3, [pc, #1020] @ (206e78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2066c8 │ │ │ │ @@ -204782,15 +204779,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2066c8 │ │ │ │ ldr r0, [pc, #1000] @ (206e7c ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2066c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205f10 │ │ │ │ movs r6, #0 │ │ │ │ b.w 20627e │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 206c7c │ │ │ │ @@ -204822,47 +204819,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (206e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 206560 │ │ │ │ ldr r0, [pc, #892] @ (206e84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 206560 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #500] @ 0x1f4 │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 206dae │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #568] @ 0x238 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 206cd2 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -204988,17 +204985,17 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 205f10 │ │ │ │ movs r3, #5 │ │ │ │ b.n 2068fe │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 349eb0 │ │ │ │ + bl 349ef8 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ - bl 46a1c0 │ │ │ │ + bl 46a208 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 206cec │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -205027,15 +205024,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 206bbe │ │ │ │ ldr r0, [pc, #356] @ (206e9c ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 206bbe │ │ │ │ ldr r2, [pc, #348] @ (206ea0 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -205054,30 +205051,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2068ea │ │ │ │ ldr r0, [pc, #300] @ (206ea8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2068ea │ │ │ │ ldr r3, [pc, #292] @ (206eac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206c6a │ │ │ │ ldr r3, [pc, #196] @ (206e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 206c6a │ │ │ │ ldr r0, [pc, #272] @ (206eb0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r9, [r6, #584] @ 0x248 │ │ │ │ b.n 206c6a │ │ │ │ ldr r3, [pc, #156] @ (206e4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205e60 │ │ │ │ @@ -205089,15 +205086,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (206e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 205e60 │ │ │ │ ldr r0, [pc, #228] @ (206eb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 205e60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205e60 │ │ │ │ ldr r3, [pc, #212] @ (206ebc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205105,18 +205102,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (206e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 205e60 │ │ │ │ ldr r0, [pc, #192] @ (206ec0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 205e60 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 3ac820 │ │ │ │ + bl 3ac868 │ │ │ │ cbz r0, 206e2c │ │ │ │ ldr r3, [pc, #176] @ (206ec4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -205141,75 +205138,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ movs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #560 @ (adr r6, 2070c0 ) │ │ │ │ + add r6, pc, #848 @ (adr r6, 2071e0 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #40 @ (adr r5, 206ef8 ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 207018 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -205219,17 +205216,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 206f1a │ │ │ │ cbnz r1, 206f30 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 204f74 │ │ │ │ mov r0, r4 │ │ │ │ bl 202b04 │ │ │ │ mov r0, r4 │ │ │ │ bl 201b50 │ │ │ │ @@ -205251,46 +205248,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (206f68 ) │ │ │ │ ldr r0, [pc, #20] @ (206f6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - add r3, pc, #952 @ (adr r3, 207320 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 207040 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 206ff6 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20700e │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 206fcc │ │ │ │ cbnz r1, 206fde │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2022a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 201b50 │ │ │ │ @@ -205324,35 +205321,35 @@ │ │ │ │ ldr r0, [pc, #36] @ (20703c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #272 @ (adr r3, 20713c ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 20725c ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r1, #30] │ │ │ │ movs r7, r4 │ │ │ │ - add r3, pc, #176 @ (adr r3, 2070e8 ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 207208 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 2070da │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2070f2 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -205407,25 +205404,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (207120 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #384 @ (adr r2, 207290 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 2073b0 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r5, #12] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r7, r4 │ │ │ │ - add r2, pc, #288 @ (adr r2, 20723c ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 20735c ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ (207258 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -205448,15 +205445,15 @@ │ │ │ │ bl 201b14 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2071c6 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2071d8 │ │ │ │ ldrb.w r3, [r4, #384] @ 0x180 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #384] @ 0x180 │ │ │ │ cbnz r3, 207186 │ │ │ │ ldrb.w r3, [r4, #385] @ 0x181 │ │ │ │ @@ -205480,15 +205477,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 20714c │ │ │ │ ldr r0, [pc, #176] @ (207268 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 20714c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 207220 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ @@ -205497,26 +205494,26 @@ │ │ │ │ b.n 207040 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 207040 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr r1, [pc, #108] @ (20726c ) │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3486ac │ │ │ │ + bl 3486f4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -205530,15 +205527,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (207264 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2071ca │ │ │ │ ldr r0, [pc, #60] @ (207274 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2071ca │ │ │ │ ldr r3, [pc, #56] @ (207278 ) │ │ │ │ movw r2, #527 @ 0x20f │ │ │ │ ldr r1, [pc, #52] @ (20727c ) │ │ │ │ ldr r0, [pc, #56] @ (207280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205550,26 +205547,26 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ movs r7, r4 │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ vcvt.f32.u32 , q4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #1008 @ (adr r0, 20766c ) │ │ │ │ + add r1, pc, #272 @ (adr r1, 20738c ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r0, #352] @ 0x160 │ │ │ │ @@ -205588,17 +205585,17 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 207040 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ ldr r1, [pc, #108] @ (207340 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2072b2 │ │ │ │ @@ -205613,22 +205610,22 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2072b2 │ │ │ │ ldr r0, [pc, #88] @ (20734c ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2072b2 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a4 │ │ │ │ + bl 3424ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 207040 │ │ │ │ ldr r3, [pc, #40] @ (207350 ) │ │ │ │ @@ -205644,21 +205641,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #88 @ (adr r0, 2073ac ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 2074cc ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -205689,33 +205686,33 @@ │ │ │ │ strd r3, r2, [r4, #368] @ 0x170 │ │ │ │ bl 2022a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201b50 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 207412 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 207398 │ │ │ │ mov r0, r4 │ │ │ │ bl 202b04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201b50 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a4 │ │ │ │ + bl 3424ec │ │ │ │ ldr.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r2, 207412 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20738e │ │ │ │ b.n 2073de │ │ │ │ @@ -205734,43 +205731,43 @@ │ │ │ │ ldr r0, [pc, #36] @ (207458 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #824 @ 0x338 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #376] @ 0x178 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ add.w r6, r4, #388 @ 0x184 │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str.w r0, [r4, #380] @ 0x17c │ │ │ │ cbz r0, 2074dc │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20751e │ │ │ │ @@ -205785,68 +205782,68 @@ │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 207510 │ │ │ │ ldrb.w r2, [r4, #350] @ 0x15e │ │ │ │ cbz r2, 2074ec │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 458710 │ │ │ │ + b.w 458758 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r2, r0 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r1, r0 │ │ │ │ bcc.n 207534 │ │ │ │ ldr.w r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2074dc │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2074dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 349f28 │ │ │ │ + bl 349f70 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ str.w r3, [r4, #388] @ 0x184 │ │ │ │ b.n 2074a4 │ │ │ │ ldr r3, [pc, #20] @ (20754c ) │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ ldr r1, [pc, #20] @ (207550 ) │ │ │ │ ldr r0, [pc, #24] @ (207554 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #868 @ 0x364 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r4, #12] │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 20756c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -205870,17 +205867,17 @@ │ │ │ │ str.w r2, [r5, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20760c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 207674 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add.w r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ sub.w r1, r1, lr │ │ │ │ adds.w r3, r3, lr │ │ │ │ @@ -205898,50 +205895,50 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ cbnz r1, 207614 │ │ │ │ mov r0, r5 │ │ │ │ bl 2022a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 201b50 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 44cf30 │ │ │ │ + bl 44cf78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 181840 │ │ │ │ mov r0, r5 │ │ │ │ bl 202b04 │ │ │ │ b.n 2075f4 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ add.w r3, r4, #20 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (20769c ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ - bl 34857c │ │ │ │ + bl 3485c4 │ │ │ │ str.w r0, [r5, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -205960,32 +205957,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #892 @ 0x37c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r7, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (20780c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.w 2077f2 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2077da │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -206015,15 +206012,15 @@ │ │ │ │ sbcs r2, r0 │ │ │ │ mov.w r2, #1 │ │ │ │ it cc │ │ │ │ movcc r3, r1 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r3, [r4, #392] @ 0x188 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r3, [pc, #212] @ (207810 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2077b6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -206056,15 +206053,15 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 201b50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 349f28 │ │ │ │ + bl 349f70 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 207714 │ │ │ │ ldr r3, [pc, #92] @ (207814 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206073,15 +206070,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207748 │ │ │ │ ldr r0, [pc, #80] @ (20781c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ b.n 207748 │ │ │ │ ldr r3, [pc, #68] @ (207820 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r1, [pc, #64] @ (207824 ) │ │ │ │ ldr r0, [pc, #68] @ (207828 ) │ │ │ │ add r3, pc │ │ │ │ @@ -206103,55 +206100,55 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r4, #60] @ 0x3c │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r4, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #576] @ 0x240 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r2, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #420] @ (2079ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2079d4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 201b14 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 20791c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20790a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 207934 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r3, #143 @ 0x8f │ │ │ │ it ne │ │ │ │ @@ -206216,44 +206213,44 @@ │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2076ac │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ b.n 20792a │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbz r3, 2079b0 │ │ │ │ ldr r1, [pc, #160] @ (2079f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ - bl 3486ac │ │ │ │ + bl 3486f4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ ldr r3, [pc, #108] @ (2079fc ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -206273,15 +206270,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (207a08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207926 │ │ │ │ ldr r0, [pc, #64] @ (207a0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 207926 │ │ │ │ ldr r3, [pc, #56] @ (207a10 ) │ │ │ │ movw r2, #605 @ 0x25d │ │ │ │ ldr r1, [pc, #56] @ (207a14 ) │ │ │ │ ldr r0, [pc, #56] @ (207a18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -206298,21 +206295,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -206328,28 +206325,28 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2076ac │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a0 │ │ │ │ + bl 3424e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2076ac │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3424a4 │ │ │ │ + bl 3424ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2076ac │ │ │ │ ldr r3, [pc, #20] @ (207aa4 ) │ │ │ │ @@ -206357,19 +206354,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (207aa8 ) │ │ │ │ ldr r0, [pc, #20] @ (207aac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #964 @ 0x3c4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -206497,15 +206494,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 207c40 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r4, #380 @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 348610 │ │ │ │ + bl 348658 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ite eq │ │ │ │ mvneq.w r0, #4 │ │ │ │ movne r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -206524,25 +206521,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207c0e │ │ │ │ ldr r0, [pc, #28] @ (207c74 ) │ │ │ │ ldrb.w r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 207c0e │ │ │ │ ldr r3, [pc, #40] @ (207c90 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r1 │ │ │ │ @@ -206605,15 +206602,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ rsb r0, lr, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 341098 │ │ │ │ + bl 3410e0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 207ce4 │ │ │ │ strd r0, r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -206635,15 +206632,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207cec │ │ │ │ ldr r0, [pc, #64] @ (207dac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207cec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ (207db0 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #48] @ (207db4 ) │ │ │ │ ldr r0, [pc, #48] @ (207db8 ) │ │ │ │ @@ -206661,21 +206658,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #24] @ (207dbc ) │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (207ea8 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -206736,15 +206733,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207e00 │ │ │ │ ldr r0, [pc, #88] @ (207eb8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207e00 │ │ │ │ ldr r0, [pc, #80] @ (207ebc ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 207de2 │ │ │ │ @@ -206752,15 +206749,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 207de2 │ │ │ │ ldr r0, [pc, #64] @ (207ec0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 207de2 │ │ │ │ ldr r3, [pc, #48] @ (207ec4 ) │ │ │ │ movw r2, #385 @ 0x181 │ │ │ │ ldr r1, [pc, #48] @ (207ec8 ) │ │ │ │ ldr r0, [pc, #48] @ (207ecc ) │ │ │ │ add r3, pc │ │ │ │ @@ -206773,25 +206770,25 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ b.w 181840 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -206911,34 +206908,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207ff4 │ │ │ │ ldr r0, [pc, #36] @ (208034 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 207ff4 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #80] @ (208070 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (208040 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 208098 │ │ │ │ @@ -206948,34 +206945,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2080a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #56] @ (2080a4 ) │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #52] @ (2080a8 ) │ │ │ │ ldr.w r2, [r0, #532] @ 0x214 │ │ │ │ add r4, pc │ │ │ │ str.w r2, [r0, #528] @ 0x210 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 20305c │ │ │ │ nop │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ movs r7, r4 │ │ │ │ mov lr, r1 │ │ │ │ movs r1, r7 │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ b.w 2014e0 │ │ │ │ ldr.w ip, [pc, #16] @ 2080c4 │ │ │ │ @@ -206998,25 +206995,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (208164 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #116] @ (208168 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (20816c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #100] @ (208170 ) │ │ │ │ ldr r2, [pc, #104] @ (208174 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #100] @ (208178 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (20817c ) │ │ │ │ @@ -207027,66 +207024,66 @@ │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #96] @ (208184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #96] @ (208188 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #52] @ 0x34 │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r1, [pc, #88] @ (20818c ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 2f4154 │ │ │ │ + bl 2f419c │ │ │ │ ldr r3, [pc, #76] @ (208190 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #240] @ 0xf0 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r5, #214 @ 0xd6 │ │ │ │ + cmp r6, #30 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xffa1ffff │ │ │ │ lsrs r3, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ vminnm.f32 , , │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ movs r7, r4 │ │ │ │ cmp sl, r9 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r3, #32 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #372] @ 0x174 │ │ │ │ cbz r0, 2081ba │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2081ce │ │ │ │ add sp, #8 │ │ │ │ @@ -207100,39 +207097,39 @@ │ │ │ │ ldr.w r3, [r1, #356] @ 0x164 │ │ │ │ cbnz r3, 2081e6 │ │ │ │ ldr r2, [r1, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r1, #368] @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 302230 │ │ │ │ + b.w 302278 │ │ │ │ ldr r3, [pc, #20] @ (2081fc ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #20] @ (208200 ) │ │ │ │ ldr r0, [pc, #20] @ (208204 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr.w r3, [r4, #372] @ 0x174 │ │ │ │ cbz r3, 20822e │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 208240 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207143,30 +207140,30 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbnz r3, 208256 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #368] @ 0x170 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301cb8 │ │ │ │ + b.w 301d00 │ │ │ │ ldr r3, [pc, #20] @ (20826c ) │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #20] @ (208270 ) │ │ │ │ ldr r0, [pc, #20] @ (208274 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #24] │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r6, #1] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #128] @ (208308 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207213,27 +207210,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 208298 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (20831c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 208298 │ │ │ │ nop │ │ │ │ add r0, pc │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb0dffff │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #3] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #120] @ (2083a8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207280,27 +207277,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 208340 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (2083bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 208340 │ │ │ │ mvns r0, r2 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ cbz r2, 2083ce │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ b.n 207c78 │ │ │ │ push {r3, lr} │ │ │ │ @@ -207312,31 +207309,31 @@ │ │ │ │ ldr r1, [pc, #16] @ (2083f4 ) │ │ │ │ ldr r0, [pc, #20] @ (2083f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r2, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 349e48 │ │ │ │ + bl 349e90 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 349ee0 │ │ │ │ + bl 349f28 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 208456 │ │ │ │ mov r7, r0 │ │ │ │ blx 181f0c │ │ │ │ movs r1, #0 │ │ │ │ mul.w r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ @@ -207344,15 +207341,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ sbcs r3, r5 │ │ │ │ itt cs │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #20] @ (20846c ) │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ @@ -207360,19 +207357,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (208474 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ + ldr r0, [r6, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w ip, [pc, #1136] @ 2088fc │ │ │ │ mov r3, r0 │ │ │ │ @@ -207543,15 +207540,15 @@ │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ beq.w 2084dc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r1, [r3, #427] @ 0x1ab │ │ │ │ add.w r0, r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 340b4c │ │ │ │ + bl 340b94 │ │ │ │ ubfx r2, r0, #8, #8 │ │ │ │ strb.w r0, [sp, #8] │ │ │ │ strb.w r2, [sp, #9] │ │ │ │ ubfx r2, r0, #16, #8 │ │ │ │ uxtb r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #5 │ │ │ │ @@ -207567,15 +207564,15 @@ │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ cmp r2, #20 │ │ │ │ it ne │ │ │ │ cmpne r2, #1 │ │ │ │ bhi.n 208614 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 348f6c │ │ │ │ + bl 348fb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 208562 │ │ │ │ and.w r1, r2, #191 @ 0xbf │ │ │ │ cmp r1, #26 │ │ │ │ bne.w 208562 │ │ │ │ @@ -207671,15 +207668,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 208500 │ │ │ │ ldr r0, [pc, #332] @ (208920 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 208500 │ │ │ │ ldr.w r2, [r3, #368] @ 0x170 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ adds r1, #1 │ │ │ │ beq.n 20880a │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -207797,27 +207794,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ lsrs r2, r0 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r2, #24] │ │ │ │ + ldr r6, [r3, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020893c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -207861,15 +207858,15 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 2089f4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r9 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 3ae470 │ │ │ │ + bl 3ae4b8 │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 208a14 │ │ │ │ cbnz r3, 208a14 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cbnz r0, 208a14 │ │ │ │ ldr r2, [pc, #136] @ (208a58 ) │ │ │ │ @@ -207897,15 +207894,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2089b2 │ │ │ │ ldr r0, [pc, #88] @ (208a64 ) │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2089b2 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbnz r1, 208a1e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2089cc │ │ │ │ ldr r1, [pc, #72] @ (208a68 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -207918,15 +207915,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 208a18 │ │ │ │ ldr r0, [pc, #56] @ (208a6c ) │ │ │ │ ldrb.w r4, [sp, #64] @ 0x40 │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 208a18 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #152 @ 0x98 │ │ │ │ @@ -207935,19 +207932,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #52 @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #220] @ (208b60 ) │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ @@ -208161,47 +208158,47 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 208dc8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 208ca8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 208d8c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r1, #1 │ │ │ │ - bl 348e00 │ │ │ │ + bl 348e48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 208d44 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3ae470 │ │ │ │ + bl 3ae4b8 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 208e04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.w 208de6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #16 │ │ │ │ movw r1, #8822 @ 0x2276 │ │ │ │ - bl 3ae470 │ │ │ │ + bl 3ae4b8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 208daa │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r0, [r6, #104]! │ │ │ │ - bl 348ee4 │ │ │ │ + bl 348f2c │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #1 │ │ │ │ bl 1dd1e8 │ │ │ │ cbz r0, 208d60 │ │ │ │ @@ -208234,15 +208231,15 @@ │ │ │ │ ldr r1, [pc, #416] @ (208eec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #396] @ (208ef0 ) │ │ │ │ ldr r3, [pc, #376] @ (208edc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -208262,71 +208259,71 @@ │ │ │ │ ldr r1, [pc, #360] @ (208efc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #693 @ 0x2b5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 208d60 │ │ │ │ ldr r3, [pc, #340] @ (208f00 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #340] @ (208f04 ) │ │ │ │ ldr r1, [pc, #340] @ (208f08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #717 @ 0x2cd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 208d60 │ │ │ │ ldr r3, [pc, #320] @ (208f0c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #320] @ (208f10 ) │ │ │ │ ldr r1, [pc, #324] @ (208f14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #687 @ 0x2af │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 208d60 │ │ │ │ ldr r3, [pc, #304] @ (208f18 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #304] @ (208f1c ) │ │ │ │ ldr r1, [pc, #304] @ (208f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 208d60 │ │ │ │ ldr r3, [pc, #284] @ (208f24 ) │ │ │ │ negs r1, r5 │ │ │ │ ldr r2, [pc, #284] @ (208f28 ) │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (208f2c ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #704 @ 0x2c0 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 208d60 │ │ │ │ ldr r1, [pc, #260] @ (208f30 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 208d60 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [sp, #49] @ 0x31 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb.w r3, [sp, #53] @ 0x35 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -208358,90 +208355,90 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 208d34 │ │ │ │ ldr r0, [pc, #160] @ (208f3c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 208d34 │ │ │ │ ldr r3, [pc, #152] @ (208f40 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208d14 │ │ │ │ ldr r3, [pc, #132] @ (208f38 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 208d14 │ │ │ │ ldr r0, [pc, #128] @ (208f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ b.n 208d14 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #148 @ 0x94 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r2, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r1, #10] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r7, r2] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r4, r1] │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r3, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 208f60 │ │ │ │ cmp r3, #4 │ │ │ │ ite ne │ │ │ │ @@ -208502,15 +208499,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ sub sp, #12 │ │ │ │ orn ip, r1, #127 @ 0x7f │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strb.w ip, [r3, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [pc, #64] @ (20903c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 209016 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -208530,24 +208527,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209002 │ │ │ │ ldr r0, [pc, #28] @ (209048 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ adds r7, #74 @ 0x4a │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #132] @ (2090e0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -208557,23 +208554,23 @@ │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ mov r6, r3 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ movs r3, #0 │ │ │ │ subs r1, r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ble.n 209098 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4420b0 │ │ │ │ + bl 4420f8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r3, r6, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2090c0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #76] @ (2090e8 ) │ │ │ │ ldr r3, [pc, #68] @ (2090e4 ) │ │ │ │ @@ -208589,15 +208586,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ add r0, r3 │ │ │ │ - bl 340b24 │ │ │ │ + bl 340b6c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ cmpge r1, r0 │ │ │ │ ite ge │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ @@ -208609,15 +208606,15 @@ │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #102 @ 0x66 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #8] @ (2090f8 ) │ │ │ │ movs r1, #2 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c50 │ │ │ │ + b.w 2f8c98 │ │ │ │ nop │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -208626,22 +208623,22 @@ │ │ │ │ ldr r2, [pc, #76] @ (209160 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (209164 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #64] @ (209168 ) │ │ │ │ ldr r1, [pc, #68] @ (20916c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (209170 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -208651,19 +208648,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #58] @ 0x3a │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r4, #6 │ │ │ │ + adds r4, r5, #7 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, #2 │ │ │ │ movs r0, r7 │ │ │ │ @@ -208696,47 +208693,47 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #320] @ (209314 ) │ │ │ │ ldr r1, [pc, #320] @ (209318 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r8, r2 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #300] @ (20931c ) │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #280] @ (209320 ) │ │ │ │ ldr r1, [pc, #284] @ (209324 ) │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f500c │ │ │ │ + bl 2f5054 │ │ │ │ cbnz r0, 20923a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -208814,41 +208811,41 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #194 @ 0xc2 │ │ │ │ + movs r3, #10 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, r6, #2 │ │ │ │ + adds r0, r7, #3 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r0, #27] │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #217 @ 0xd9 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ ldrb.w r3, [r0, #110] @ 0x6e │ │ │ │ ldrb.w r1, [r0, #97] @ 0x61 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -208863,15 +208860,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 209398 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -208925,61 +208922,61 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2093d4 │ │ │ │ ldr r0, [pc, #28] @ (20942c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2093d4 │ │ │ │ nop │ │ │ │ adds r3, #62 @ 0x3e │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 20947c │ │ │ │ ldr r2, [pc, #56] @ (209480 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (209484 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + subs r0, r7, r2 │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2094e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208988,38 +208985,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (2094e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #52] @ (2094ec ) │ │ │ │ add.w r2, r0, #1096 @ 0x448 │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fb6cc │ │ │ │ + bl 2fb714 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ movs r3, r6 │ │ │ │ - movs r0, #80 @ 0x50 │ │ │ │ + movs r0, #152 @ 0x98 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + movs r0, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #292] @ (209624 ) │ │ │ │ movs r1, #1 │ │ │ │ @@ -209035,24 +209032,24 @@ │ │ │ │ tst.w r3, #69 @ 0x45 │ │ │ │ beq.n 209560 │ │ │ │ ldr.w r3, [r2, #148] @ 0x94 │ │ │ │ cbz r3, 209576 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r2, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ bls.n 2095d2 │ │ │ │ cbnz r3, 209560 │ │ │ │ ldr.w r0, [r2, #132] @ 0x84 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [pc, #216] @ (209628 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 209600 │ │ │ │ movs r3, #1 │ │ │ │ @@ -209068,15 +209065,15 @@ │ │ │ │ cbnz r3, 2095ae │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209560 │ │ │ │ ldr.w r0, [r2, #132] @ 0x84 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [pc, #156] @ (209628 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2095de │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #136] @ 0x88 │ │ │ │ @@ -209086,15 +209083,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r2, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ bhi.n 209542 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209560 │ │ │ │ @@ -209115,15 +209112,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 209594 │ │ │ │ ldr r0, [pc, #64] @ (209634 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 209594 │ │ │ │ ldr r3, [pc, #52] @ (209638 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20955a │ │ │ │ @@ -209131,49 +209128,49 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20955a │ │ │ │ ldr r0, [pc, #36] @ (20963c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 20955a │ │ │ │ nop │ │ │ │ adds r1, #254 @ 0xfe │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r2, [r0, #12] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r7, #8] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ (2096a0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 209678 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 441f04 │ │ │ │ + bl 441f4c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 2094f0 │ │ │ │ ldr r3, [pc, #40] @ (2096a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209186,25 +209183,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2096ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209670 │ │ │ │ ldr r0, [pc, #24] @ (2096b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209670 │ │ │ │ adds r0, #174 @ 0xae │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 209708 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209213,15 +209210,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (209710 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #7 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -209230,19 +209227,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r5, #1 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #584 @ (adr r6, 20995c ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 209a7c ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 209768 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209251,15 +209248,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (209770 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #5 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -209268,19 +209265,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r0, #8] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + subs r4, r1, #0 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #200 @ (adr r6, 20983c ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 20995c ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2097c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209289,15 +209286,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (2097d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #4 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -209306,19 +209303,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #4] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #840 @ (adr r5, 209b1c ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 20983c ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 209828 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209327,15 +209324,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (209830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #4 │ │ │ │ ite gt │ │ │ │ movgt r0, #0 │ │ │ │ @@ -209344,19 +209341,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r0, #4 │ │ │ │ + adds r4, r1, #5 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #456 @ (adr r5, 2099fc ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 209b1c ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 20988c │ │ │ │ sub sp, #8 │ │ │ │ @@ -209365,15 +209362,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (209894 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #316] @ 0x13c │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, r0 │ │ │ │ it ge │ │ │ │ movge r1, r0 │ │ │ │ subs r0, r1, #5 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -209384,19 +209381,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + strh r6, [r5, #0] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r5, #3 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #72 @ (adr r5, 2098e0 ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 209a00 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2098d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209404,64 +209401,64 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2098e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 441efc │ │ │ │ + bl 441f44 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 441efc │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + b.w 441f44 │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r1, #2 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #696 @ (adr r4, 209b9c ) │ │ │ │ + add r4, pc, #984 @ (adr r4, 209cbc ) │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 002098e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (209934 ) │ │ │ │ sub sp, #20 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ ldr.w ip, [pc, #56] @ 209938 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #52] @ (20993c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #8 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #316] @ 0x13c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #456 @ (adr r4, 209b00 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 209c20 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r6, #29] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + adds r2, r6, #0 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 209984 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209469,29 +209466,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (20998c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 441ec4 │ │ │ │ + bl 441f0c │ │ │ │ movs r1, #32 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 441ec4 │ │ │ │ - ldrb r2, [r3, #27] │ │ │ │ + b.w 441f0c │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #16 @ (adr r4, 2099a0 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 209ac0 ) │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00209990 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -209582,15 +209579,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2099e8 │ │ │ │ ldr r0, [pc, #176] @ (209b3c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrsh.w r0, [r5, #28] │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2099e8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 209af8 │ │ │ │ str.w r1, [r4, #292] @ 0x124 │ │ │ │ @@ -209606,30 +209603,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209a28 │ │ │ │ ldr r1, [pc, #132] @ (209b44 ) │ │ │ │ ldr r0, [pc, #132] @ (209b48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209a28 │ │ │ │ ldr r0, [pc, #124] @ (209b4c ) │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2099be │ │ │ │ ldr r0, [pc, #92] @ (209b38 ) │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2099be │ │ │ │ ldr r0, [pc, #104] @ (209b50 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 2099be │ │ │ │ ldr r3, [pc, #88] @ (209b54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 209b0c │ │ │ │ @@ -209642,41 +209639,41 @@ │ │ │ │ ldrsh.w r0, [r5, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2099e8 │ │ │ │ b.n 209a74 │ │ │ │ ldr r0, [pc, #56] @ (209b58 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2099da │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #216] @ (209c44 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209685,15 +209682,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (209c4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, r6 │ │ │ │ it ge │ │ │ │ movge r1, r6 │ │ │ │ cmp r1, #4 │ │ │ │ ble.n 209bb2 │ │ │ │ @@ -209734,37 +209731,37 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ble.n 209c16 │ │ │ │ addw r4, r5, #339 @ 0x153 │ │ │ │ add.w r7, r5, #152 @ 0x98 │ │ │ │ add r6, r4 │ │ │ │ ldrb.w r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 441f04 │ │ │ │ + bl 441f4c │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 209c08 │ │ │ │ ldr.w r3, [r5, #388] @ 0x184 │ │ │ │ addw r6, r5, #355 @ 0x163 │ │ │ │ add.w r7, r5, #260 @ 0x104 │ │ │ │ cbz r3, 209c3c │ │ │ │ sub.w r4, r6, #354 @ 0x162 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r1, [r6, #1]! │ │ │ │ subs r4, r4, r5 │ │ │ │ - bl 441f04 │ │ │ │ + bl 441f4c │ │ │ │ ldr.w r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 209c24 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #284] @ 0x11c │ │ │ │ b.n 209b98 │ │ │ │ - ldrb r0, [r0, #19] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, r0, r6 │ │ │ │ + adds r2, r1, r7 │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #952 @ (adr r1, 20a008 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 209d28 ) │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #548] @ (209e88 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -209788,23 +209785,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 183038 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 209dac │ │ │ │ mov r0, r5 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 209d02 │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ cbz r3, 209d02 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #168 @ 0xa8 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r4, #277] @ 0x115 │ │ │ │ bl 200a0c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -209816,15 +209813,15 @@ │ │ │ │ ldrb.w r2, [r4, #277] @ 0x115 │ │ │ │ bl 201554 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 201be4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r7, [r4, #140] @ 0x8c │ │ │ │ - bl 441eb8 │ │ │ │ + bl 441f00 │ │ │ │ movs r3, #0 │ │ │ │ cmp r7, r3 │ │ │ │ strb.w r3, [r4, #285] @ 0x11d │ │ │ │ bne.n 209d7c │ │ │ │ ldr r2, [pc, #404] @ (209e98 ) │ │ │ │ ldr r3, [pc, #388] @ (209e8c ) │ │ │ │ add r2, pc │ │ │ │ @@ -209840,15 +209837,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r5, r0, #260 @ 0x104 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442250 │ │ │ │ + bl 442298 │ │ │ │ cbz r0, 209da0 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #340] @ (209e94 ) │ │ │ │ ldr.w r9, [r6, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209857,21 +209854,21 @@ │ │ │ │ ldrb.w r7, [r4, #276] @ 0x114 │ │ │ │ subs r7, #1 │ │ │ │ uxtb r7, r7 │ │ │ │ strb.w r7, [r4, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 209c8a │ │ │ │ mov r0, r5 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r7, r0 │ │ │ │ mov r1, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4421a4 │ │ │ │ + bl 4421ec │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 209c8a │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r9] │ │ │ │ and.w r3, r3, #248 @ 0xf8 │ │ │ │ ble.n 209e14 │ │ │ │ @@ -209879,15 +209876,15 @@ │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 209e60 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 201ee8 │ │ │ │ b.n 209d02 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442010 │ │ │ │ + bl 442058 │ │ │ │ and.w r7, r0, #7 │ │ │ │ b.n 209d3e │ │ │ │ ldr r3, [pc, #236] @ (209e9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209ca0 │ │ │ │ @@ -209895,23 +209892,23 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 209ca0 │ │ │ │ ldr r0, [pc, #220] @ (209ea4 ) │ │ │ │ ldrb.w r1, [r4, #277] @ 0x115 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209ca0 │ │ │ │ mov.w r3, #8320 @ 0x2080 │ │ │ │ strb.w r0, [r4, #284] @ 0x11c │ │ │ │ strb.w r0, [r4, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209d02 │ │ │ │ ldr r3, [pc, #176] @ (209ea8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209919,15 +209916,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (209ea0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 209d02 │ │ │ │ ldr r0, [pc, #160] @ (209eac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209d02 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 209d96 │ │ │ │ ldr r3, [pc, #144] @ (209eb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -209938,30 +209935,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209d96 │ │ │ │ ldr r1, [pc, #128] @ (209eb4 ) │ │ │ │ ldr r0, [pc, #132] @ (209eb8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209d96 │ │ │ │ ldr r3, [pc, #124] @ (209ebc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209d4c │ │ │ │ ldr r3, [pc, #84] @ (209ea0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 209d4c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (209ec0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209d4c │ │ │ │ ldr r3, [pc, #76] @ (209eb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209d96 │ │ │ │ ldr r3, [pc, #52] @ (209ea0 ) │ │ │ │ @@ -209969,15 +209966,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 209d96 │ │ │ │ ldr r1, [pc, #76] @ (209ec4 ) │ │ │ │ ldr r0, [pc, #80] @ (209ec8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209d96 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #156 @ 0x9c │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -209987,33 +209984,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #254 @ 0xfe │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r6] │ │ │ │ + ldr r0, [r6, r7] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r7, r4] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r4, r6] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r7, r4] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r3, [pc, #1116] @ 20a338 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -210064,15 +210061,15 @@ │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209f2a │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209f2a │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 442250 │ │ │ │ + bl 442298 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 20a14a │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a29a │ │ │ │ ldrb.w r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -210090,33 +210087,33 @@ │ │ │ │ bhi.w 20a1de │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 209f2a │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r6, r2 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r3, [pc, #852] @ (20a348 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20a2a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -210150,32 +210147,32 @@ │ │ │ │ beq.w 20a172 │ │ │ │ cmp r3, #16 │ │ │ │ bne.w 209f2a │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ (20a348 ) │ │ │ │ bic.w r3, r3, #7 │ │ │ │ strb.w r0, [r4, #276] @ 0x114 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r7, r2] │ │ │ │ @@ -210194,31 +210191,31 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 209f2a │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r3, r4, #260 @ 0x104 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ mov r0, r4 │ │ │ │ bl 20904c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209f2a │ │ │ │ mov r0, r4 │ │ │ │ bl 209c50 │ │ │ │ b.n 209f2a │ │ │ │ @@ -210244,35 +210241,35 @@ │ │ │ │ str.w r1, [r4, #296] @ 0x128 │ │ │ │ str.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 209f76 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, #1 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209f2a │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ orr.w r3, r3, #24 │ │ │ │ @@ -210280,54 +210277,54 @@ │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208fb4 │ │ │ │ b.n 209f2a │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r3, r4, #260 @ 0x104 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ b.n 20a126 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209f2a │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #208] @ (20a348 ) │ │ │ │ @@ -210336,15 +210333,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20a312 │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 209f2a │ │ │ │ b.n 20a03a │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 201ee8 │ │ │ │ b.n 209f2a │ │ │ │ ldr r3, [pc, #164] @ (20a34c ) │ │ │ │ @@ -210355,15 +210352,15 @@ │ │ │ │ ldr r3, [pc, #156] @ (20a350 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 209ffe │ │ │ │ ldr r0, [pc, #148] @ (20a354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 209ffe │ │ │ │ ldr r3, [pc, #144] @ (20a358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a0ba │ │ │ │ ldr r3, [pc, #124] @ (20a350 ) │ │ │ │ @@ -210371,15 +210368,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20a0ba │ │ │ │ ldr r1, [pc, #124] @ (20a35c ) │ │ │ │ ldr r0, [pc, #124] @ (20a360 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20a0ba │ │ │ │ ldr r3, [pc, #104] @ (20a358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a03a │ │ │ │ ldr r3, [pc, #84] @ (20a350 ) │ │ │ │ @@ -210387,15 +210384,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20a03a │ │ │ │ ldr r1, [pc, #92] @ (20a364 ) │ │ │ │ ldr r0, [pc, #96] @ (20a368 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20a03a │ │ │ │ ldr r3, [pc, #68] @ (20a358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20a27e │ │ │ │ ldr r3, [pc, #48] @ (20a350 ) │ │ │ │ @@ -210403,15 +210400,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 20a27e │ │ │ │ ldr r1, [pc, #68] @ (20a36c ) │ │ │ │ ldr r0, [pc, #68] @ (20a370 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20a27e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r0, #30 │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #20 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -210420,29 +210417,29 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r4] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r0, r4] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #152] @ (20a41c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -210477,15 +210474,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #8320 @ 0x2080 │ │ │ │ strb.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #100] @ 0x64 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [pc, #44] @ (20a420 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 20a3fe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 20a3c8 │ │ │ │ ldr r3, [pc, #36] @ (20a424 ) │ │ │ │ @@ -210496,25 +210493,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (20a428 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20a3f8 │ │ │ │ ldr r0, [pc, #24] @ (20a42c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20a3f8 │ │ │ │ movs r3, #120 @ 0x78 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w ip, [pc, #2044] @ 20ac40 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210588,15 +210585,15 @@ │ │ │ │ add r1, r2 │ │ │ │ str.w r5, [r4, #292] @ 0x124 │ │ │ │ add r3, r2 │ │ │ │ str.w r1, [r4, #296] @ 0x128 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ cbnz r5, 20a524 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 20a6ea │ │ │ │ mov r0, r4 │ │ │ │ bl 209340 │ │ │ │ ldr.w r2, [pc, #1824] @ 20ac4c │ │ │ │ ldr.w r3, [pc, #1812] @ 20ac44 │ │ │ │ add r2, pc │ │ │ │ @@ -210803,44 +210800,44 @@ │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 20a52a │ │ │ │ mov r0, r4 │ │ │ │ bl 20a430 │ │ │ │ b.n 20a52a │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr.w r3, [pc, #1188] @ 20ac50 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r6, r4, #260 @ 0x104 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20aadc │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a978 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ cbz r2, 20a82a │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ str r2, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ ldrb.w r3, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r1, [r4, #97] @ 0x61 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r1, lsl #8 │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ orrs r3, r1 │ │ │ │ @@ -210872,15 +210869,15 @@ │ │ │ │ bl 209c50 │ │ │ │ b.n 20a52a │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a9ae │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r7, r4, #260 @ 0x104 │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r3, r2 │ │ │ │ cbz r2, 20a8c0 │ │ │ │ @@ -210908,15 +210905,15 @@ │ │ │ │ lsrs r0, r0, #16 │ │ │ │ strb.w r0, [r4, #110] @ 0x6e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 20a95c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r2, [r4, #99] @ 0x63 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ beq.w 20aa0e │ │ │ │ @@ -210945,15 +210942,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208fb4 │ │ │ │ b.n 20a52a │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.w 20a52a │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208fb4 │ │ │ │ @@ -210965,67 +210962,67 @@ │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ b.n 20a82a │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ b.n 20a82a │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add.w r7, r4, #260 @ 0x104 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 20a8c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.w 20a52a │ │ │ │ ldrb.w r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ orr.w r3, r2, #24 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208fb4 │ │ │ │ b.n 20a52a │ │ │ │ mov r0, r7 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20a52a │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #548] @ (20ac50 ) │ │ │ │ @@ -211034,15 +211031,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20abf6 │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 20a52a │ │ │ │ b.n 20a796 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20ab92 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -211084,70 +211081,70 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20a834 │ │ │ │ ldr r0, [pc, #396] @ (20ac60 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20a834 │ │ │ │ ldr r3, [pc, #388] @ (20ac64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a7c2 │ │ │ │ ldr r3, [pc, #364] @ (20ac58 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20a7c2 │ │ │ │ ldr r0, [pc, #364] @ (20ac68 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 20a7c2 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ b.n 20a720 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ cmp r5, #16 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, #16 │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ ldr.w r5, [r4, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r5, r5, r2 │ │ │ │ b.n 20a4fc │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r5, #16 │ │ │ │ it cs │ │ │ │ movcs r5, #16 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ b.n 20a610 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ ldrb.w r3, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r2, [r4, #97] @ 0x61 │ │ │ │ cmp r5, r0 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ lsls r3, r3, #16 │ │ │ │ @@ -211157,29 +211154,29 @@ │ │ │ │ ite ne │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ b.n 20a684 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ cmp r5, r0 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ b.n 20aa6e │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ b.n 20a58e │ │ │ │ ldr r3, [pc, #132] @ (20ac54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211189,15 +211186,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20a920 │ │ │ │ ldr r1, [pc, #128] @ (20ac6c ) │ │ │ │ ldr r0, [pc, #132] @ (20ac70 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20a920 │ │ │ │ ldr r3, [pc, #92] @ (20ac54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20aa38 │ │ │ │ ldr r3, [pc, #80] @ (20ac58 ) │ │ │ │ @@ -211205,21 +211202,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 20aa38 │ │ │ │ ldr r1, [pc, #96] @ (20ac74 ) │ │ │ │ ldr r0, [pc, #96] @ (20ac78 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20aa38 │ │ │ │ ldr r1, [pc, #88] @ (20ac7c ) │ │ │ │ ldr r0, [pc, #92] @ (20ac80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrb.w r1, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r5, [r4, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r4, #97] @ 0x61 │ │ │ │ b.n 20a78a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ @@ -211234,31 +211231,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #80] @ (20acb4 ) │ │ │ │ + ldr r5, [pc, #368] @ (20add4 ) │ │ │ │ movs r7, r4 │ │ │ │ adds r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #112] @ (20acdc ) │ │ │ │ + ldr r5, [pc, #400] @ (20adfc ) │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 20acda │ │ │ │ + cbz r4, 20acec │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #520] @ (20ae7c ) │ │ │ │ + ldr r3, [pc, #808] @ (20af9c ) │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 20acd8 │ │ │ │ + cbz r2, 20acea │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #352] @ (20addc ) │ │ │ │ + ldr r3, [pc, #640] @ (20aefc ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #928] @ (20b020 ) │ │ │ │ + ldr r4, [pc, #192] @ (20ad40 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #296] @ (20adac ) │ │ │ │ + ldr r3, [pc, #584] @ (20aecc ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ac84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -211356,15 +211353,15 @@ │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [pc, #60] @ (20adcc ) │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r2, lsl #8 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ orrs r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20aca6 │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq.n 20ad2a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -211376,15 +211373,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #624] @ (20b040 ) │ │ │ │ + ldr r2, [pc, #912] @ (20b160 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -211438,27 +211435,27 @@ │ │ │ │ beq.n 20ae08 │ │ │ │ ldr.w r2, [r3, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20ae08 │ │ │ │ add.w r4, r3, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #16 │ │ │ │ it cs │ │ │ │ movcs r2, #16 │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r1, [r3, #296] @ 0x128 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 44219c │ │ │ │ + bl 4421e4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ bl 2094f0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #296] @ 0x128 │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ add r1, r2 │ │ │ │ @@ -211486,15 +211483,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 20adf6 │ │ │ │ ldr.w r1, [r0, #140] @ 0x8c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (20af48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20adf6 │ │ │ │ ldr.w r0, [r3, #256] @ 0x100 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201ee8 │ │ │ │ ldr r1, [pc, #64] @ (20af40 ) │ │ │ │ @@ -211512,29 +211509,29 @@ │ │ │ │ ldrb.w r1, [r3, #96] @ 0x60 │ │ │ │ ldr r0, [pc, #44] @ (20af4c ) │ │ │ │ lsls r2, r2, #16 │ │ │ │ orr.w r2, r2, ip, lsl #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ orrs r1, r2 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20ae2c │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff93ffff │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #472] @ (20b124 ) │ │ │ │ + ldr r1, [pc, #760] @ (20b244 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [pc, #208] @ (20b020 ) │ │ │ │ + ldr r1, [pc, #496] @ (20b140 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #352] @ (20b0c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -211547,15 +211544,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #332] @ (20b0d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20b09c │ │ │ │ cmp r7, #1 │ │ │ │ @@ -211659,31 +211656,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20af90 │ │ │ │ ldr r0, [pc, #36] @ (20b0dc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20af90 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r2, #16] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ asrs r2, r1, #30 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - blx sl │ │ │ │ + ldr r0, [pc, #96] @ (20b140 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #212] @ 20b1c4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -211693,15 +211690,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (20b1d0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #192] @ (20b1d4 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20b1a4 │ │ │ │ @@ -211713,20 +211710,20 @@ │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne.n 20b154 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r4, #152 @ 0x98 │ │ │ │ mov r6, r5 │ │ │ │ - bl 442250 │ │ │ │ + bl 442298 │ │ │ │ cbz r0, 20b198 │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442250 │ │ │ │ + bl 442298 │ │ │ │ cbz r0, 20b18e │ │ │ │ mov r0, r4 │ │ │ │ bl 2094f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 20a430 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -211735,29 +211732,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ - bl 442250 │ │ │ │ + bl 442298 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20b14e │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 442010 │ │ │ │ + bl 442058 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ b.n 20b14e │ │ │ │ mov r0, r7 │ │ │ │ - bl 442010 │ │ │ │ + bl 442058 │ │ │ │ orrs r5, r0 │ │ │ │ b.n 20b14e │ │ │ │ mov r0, r7 │ │ │ │ - bl 442010 │ │ │ │ + bl 442058 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r5, r0, #8 │ │ │ │ b.n 20b140 │ │ │ │ ldr r3, [pc, #48] @ (20b1d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211766,31 +211763,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20b11e │ │ │ │ ldr r0, [pc, #36] @ (20b1e0 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b11e │ │ │ │ - str r2, [r7, #112] @ 0x70 │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r6, #15 │ │ │ │ + lsls r4, r7, #16 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ asrs r2, r6, #23 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, lr │ │ │ │ + bx r7 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #176] @ (20b29c ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 20b1f4 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 20b24e │ │ │ │ @@ -211852,29 +211849,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20b22c │ │ │ │ ldr r1, [pc, #32] @ (20b2b0 ) │ │ │ │ ldr r0, [pc, #36] @ (20b2b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20b22c │ │ │ │ asrs r2, r3, #20 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ movs r6, r4 │ │ │ │ - add lr, fp │ │ │ │ + cmp r6, r4 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #172] @ (20b36c ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 20b2c8 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 20b31c │ │ │ │ @@ -211934,30 +211931,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20b300 │ │ │ │ ldr r1, [pc, #36] @ (20b380 ) │ │ │ │ ldr r0, [pc, #36] @ (20b384 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20b300 │ │ │ │ nop │ │ │ │ asrs r6, r0, #17 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff97ffff │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, r7 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, fp │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #176] @ (20b440 ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 20b398 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 20b3f2 │ │ │ │ @@ -212019,29 +212016,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20b3d0 │ │ │ │ ldr r1, [pc, #32] @ (20b454 ) │ │ │ │ ldr r0, [pc, #36] @ (20b458 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20b3d0 │ │ │ │ asrs r6, r6, #13 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r3 │ │ │ │ + add ip, ip │ │ │ │ movs r7, r4 │ │ │ │ - orrs r2, r7 │ │ │ │ + bics r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020b45c : │ │ │ │ ldr r3, [pc, #112] @ (20b4d0 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 20b466 │ │ │ │ b.w 2093b0 │ │ │ │ @@ -212072,15 +212069,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #52] @ (20b4e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r2, #288] @ 0x120 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -212093,15 +212090,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r6 │ │ │ │ + add r0, pc │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020b4e4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -212115,17 +212112,17 @@ │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ str r5, [r4, #120] @ 0x78 │ │ │ │ str r5, [r4, #124] @ 0x7c │ │ │ │ strb.w r5, [r4, #138] @ 0x8a │ │ │ │ str.w r5, [r4, #140] @ 0x8c │ │ │ │ str.w r5, [r4, #292] @ 0x124 │ │ │ │ - bl 441eb8 │ │ │ │ + bl 441f00 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441eb8 │ │ │ │ + bl 441f00 │ │ │ │ movs r3, #7 │ │ │ │ str.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strb.w r5, [r4, #284] @ 0x11c │ │ │ │ strb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -212144,30 +212141,30 @@ │ │ │ │ add.w r1, r4, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (20b590 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #36] @ (20b594 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 20b4e4 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - vaddl.u16 q0, d8, d22 │ │ │ │ - vhadd.u d0, d10, d22 │ │ │ │ - strh r6, [r6, #62] @ 0x3e │ │ │ │ + vaddl.u32 q8, d0, d22 │ │ │ │ + vaddl.u8 q0, d2, d22 │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (20b66c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212181,23 +212178,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #172] @ (20b67c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 20b620 │ │ │ │ cmp r5, #1 │ │ │ │ beq.n 20b5fc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -212221,18 +212218,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 20b5e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 20b4e4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2093b0 │ │ │ │ @@ -212244,31 +212241,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (20b688 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20b606 │ │ │ │ ldr r0, [pc, #40] @ (20b68c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b606 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r2, #5 │ │ │ │ movs r1, r7 │ │ │ │ - cdp2 0, 14, cr0, cr8, cr6, {1} │ │ │ │ - vhadd.u d0, d14, d22 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + vhadd.u d0, d0, d22 │ │ │ │ + vaddl.u8 q0, d6, d22 │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ movs r5, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r7 │ │ │ │ + cmn r0, r0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020b690 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -212310,15 +212307,15 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20b76c │ │ │ │ ldrb.w r3, [r2, #137] @ 0x89 │ │ │ │ mov r6, r3 │ │ │ │ b.n 20b6d0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r2, [pc, #276] @ (20b818 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20b6d0 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ @@ -212336,15 +212333,15 @@ │ │ │ │ strb.w r3, [r2, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ b.n 20b6d0 │ │ │ │ add.w r3, r0, #152 @ 0x98 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442250 │ │ │ │ + bl 442298 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r1, r3 │ │ │ │ cbz r0, 20b774 │ │ │ │ mov r0, r2 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ @@ -212358,25 +212355,25 @@ │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20b6d0 │ │ │ │ ldrb.w r3, [r2, #110] @ 0x6e │ │ │ │ mov r6, r3 │ │ │ │ b.n 20b6d0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 442010 │ │ │ │ + bl 442058 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r0 │ │ │ │ b.n 20b74e │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ ldr.w r0, [r2, #128] @ 0x80 │ │ │ │ strb.w r3, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [pc, #124] @ (20b818 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 20b7b2 │ │ │ │ ldrb.w r1, [r2, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ @@ -212407,21 +212404,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 20b6d4 │ │ │ │ ldr r0, [pc, #60] @ (20b828 ) │ │ │ │ uxtb r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 20b6d4 │ │ │ │ ldr r0, [pc, #44] @ (20b82c ) │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r3, [r2, #100] @ 0x64 │ │ │ │ b.n 20b72a │ │ │ │ asrs r6, r3, #1 │ │ │ │ movs r1, r7 │ │ │ │ @@ -212429,17 +212426,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4 │ │ │ │ + adcs r6, r5 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r7 │ │ │ │ + adcs r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #68] @ (20b884 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212451,30 +212448,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (20b88c ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r5, #1088] @ 0x440 │ │ │ │ rsb r2, r3, #32 │ │ │ │ lsr.w r1, r6, r3 │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r4, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ orrs r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 20b690 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r6, #0] │ │ │ │ movs r3, r6 │ │ │ │ - stc2 0, cr0, [r6], #152 @ 0x98 │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + stc2l 0, cr0, [lr], #152 @ 0x98 │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0020b890 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -212540,15 +212537,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #152 @ 0x98 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 44225c │ │ │ │ + bl 4422a4 │ │ │ │ ldrb.w r7, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20bcce │ │ │ │ mov r0, r5 │ │ │ │ bl 209ecc │ │ │ │ b.n 20b934 │ │ │ │ adds r2, r5, r4 │ │ │ │ @@ -212590,15 +212587,15 @@ │ │ │ │ bpl.n 20b93a │ │ │ │ ldr.w r0, [pc, #1316] @ 20bee8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 20b8ee │ │ │ │ lsls r1, r3, #24 │ │ │ │ itt pl │ │ │ │ movpl r3, #0 │ │ │ │ strpl.w r3, [r5, #148] @ 0x94 │ │ │ │ bmi.n 20bab2 │ │ │ │ @@ -212688,15 +212685,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20b934 │ │ │ │ ldr.w r0, [pc, #1096] @ 20bef0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b934 │ │ │ │ ldrb.w r3, [r5, #126] @ 0x7e │ │ │ │ movs r1, #1 │ │ │ │ ldrb.w r2, [r5, #113] @ 0x71 │ │ │ │ str.w r1, [r5, #148] @ 0x94 │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r2, lsl #8 │ │ │ │ @@ -212709,15 +212706,15 @@ │ │ │ │ strbne.w r3, [r5, #110] @ 0x6e │ │ │ │ b.n 20b9e6 │ │ │ │ adds r2, r0, r1 │ │ │ │ ldr.w r0, [pc, #1040] @ 20bef4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [r2, #112] @ 0x70 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 20bb16 │ │ │ │ cmp r4, #3 │ │ │ │ bls.w 20b8c6 │ │ │ │ movs r2, #1 │ │ │ │ lsls r2, r4 │ │ │ │ @@ -212757,15 +212754,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 20b934 │ │ │ │ ldr r0, [pc, #912] @ (20befc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b934 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20be80 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ bl 208fb4 │ │ │ │ @@ -212791,15 +212788,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20b934 │ │ │ │ ldr r0, [pc, #828] @ (20bf04 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b934 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bd3c │ │ │ │ ldrb.w r3, [r5, #101] @ 0x65 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r5, #284] @ 0x11c │ │ │ │ @@ -212827,46 +212824,46 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20bbfa │ │ │ │ ldr r0, [pc, #744] @ (20bf0c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bbfa │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20be14 │ │ │ │ ldr.w r0, [r5, #128] @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ mov r0, r5 │ │ │ │ bl 20b4e4 │ │ │ │ b.n 20b934 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bda8 │ │ │ │ add.w r0, r5, #152 @ 0x98 │ │ │ │ - bl 441eb8 │ │ │ │ + bl 441f00 │ │ │ │ b.n 20b934 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20be38 │ │ │ │ ldr r1, [pc, #680] @ (20bf10 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r2, [pc, #676] @ (20bf14 ) │ │ │ │ add.w r0, r5, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #668] @ (20bf18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ - bl 2f2868 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 2f28b0 │ │ │ │ ldrb.w r3, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r3, #25 │ │ │ │ bmi.w 20b934 │ │ │ │ ldrb.w r3, [r5, #101] @ 0x65 │ │ │ │ mov r0, r5 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ @@ -212883,15 +212880,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20b934 │ │ │ │ ldr r0, [pc, #604] @ (20bf20 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b934 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 209640 │ │ │ │ b.n 20b960 │ │ │ │ ldr r3, [pc, #584] @ (20bf24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212902,15 +212899,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20b8f8 │ │ │ │ ldr r0, [pc, #564] @ (20bf28 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20b8f8 │ │ │ │ bl 209ecc │ │ │ │ b.n 20b934 │ │ │ │ ldr r3, [pc, #552] @ (20bf2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 20bd16 │ │ │ │ @@ -212928,170 +212925,170 @@ │ │ │ │ ldr r3, [pc, #440] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20bbfa │ │ │ │ ldr r0, [pc, #512] @ (20bf34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bbfa │ │ │ │ ldr r3, [pc, #504] @ (20bf38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bbd6 │ │ │ │ ldr r3, [pc, #404] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20bbd6 │ │ │ │ ldr r0, [pc, #484] @ (20bf3c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bbd6 │ │ │ │ ldr r3, [pc, #476] @ (20bf40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb44 │ │ │ │ ldr r3, [pc, #368] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20bb44 │ │ │ │ ldr r0, [pc, #456] @ (20bf44 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bb44 │ │ │ │ ldr r3, [pc, #448] @ (20bf48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb90 │ │ │ │ ldr r3, [pc, #332] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 20bb90 │ │ │ │ ldr r0, [pc, #428] @ (20bf4c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bb90 │ │ │ │ ldr r3, [pc, #420] @ (20bf50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bc56 │ │ │ │ ldr r3, [pc, #296] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20bc56 │ │ │ │ ldr r0, [pc, #400] @ (20bf54 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bc56 │ │ │ │ ldr r3, [pc, #392] @ (20bf58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb36 │ │ │ │ ldr r3, [pc, #260] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20bb36 │ │ │ │ ldr r0, [pc, #372] @ (20bf5c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bb36 │ │ │ │ ldr r3, [pc, #364] @ (20bf60 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb9e │ │ │ │ ldr r3, [pc, #224] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20bb9e │ │ │ │ ldr r0, [pc, #344] @ (20bf64 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bb9e │ │ │ │ ldr r3, [pc, #336] @ (20bf68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bc34 │ │ │ │ ldr r3, [pc, #188] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 20bc34 │ │ │ │ ldr r0, [pc, #316] @ (20bf6c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bc34 │ │ │ │ ldr r3, [pc, #308] @ (20bf70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bc66 │ │ │ │ ldr r3, [pc, #152] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20bc66 │ │ │ │ ldr r0, [pc, #288] @ (20bf74 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bc66 │ │ │ │ ldr r3, [pc, #280] @ (20bf78 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb28 │ │ │ │ ldr r3, [pc, #116] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20bb28 │ │ │ │ ldr r0, [pc, #260] @ (20bf7c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bb28 │ │ │ │ ldr r3, [pc, #252] @ (20bf80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb7c │ │ │ │ ldr r3, [pc, #80] @ (20bee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20bb7c │ │ │ │ ldr r0, [pc, #232] @ (20bf84 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20bb7c │ │ │ │ ldr r0, [pc, #224] @ (20bf88 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r1, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20bd1a │ │ │ │ b.n 20bbfa │ │ │ │ ldr r3, [pc, #204] @ (20bf8c ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -213108,98 +213105,98 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r2 │ │ │ │ + bics r6, r3 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - tst r2, r7 │ │ │ │ + cmp r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + eors r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + ands r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ movs r3, r6 │ │ │ │ - movw r0, #8229 @ 0x2025 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + @ instruction: 0xf28a0025 │ │ │ │ + strh r0, [r5, #0] │ │ │ │ movs r4, r5 │ │ │ │ cmp r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r5, #18 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r5, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #164 @ 0xa4 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r7, #28 │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #244 @ 0xf4 │ │ │ │ + subs r4, #60 @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #20 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #64 @ 0x40 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r4, #0 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r4, #12 │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r6, #4 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #220 @ 0xdc │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ movs r3, r6 │ │ │ │ - adds r7, #68 @ 0x44 │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -213212,34 +213209,34 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ ldrd r6, r7, [sp, #32] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [r5, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ rsb lr, r1, #32 │ │ │ │ lsr.w ip, r8, r1 │ │ │ │ subs r1, #32 │ │ │ │ lsl.w lr, r4, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ orr.w r1, ip, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 20b890 │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r2, [r6, #22] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf53e0026 │ │ │ │ + @ instruction: 0xf5860026 │ │ │ │ │ │ │ │ 0020c004 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213248,21 +213245,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, #54 @ 0x36 │ │ │ │ + subs r6, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (20c038 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ @ instruction: 0xf1220037 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #256] @ (20c150 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -213271,25 +213268,25 @@ │ │ │ │ ldr r1, [pc, #256] @ (20c158 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #244] @ (20c15c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #244] @ (20c160 ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20c12a │ │ │ │ cmp r0, #8 │ │ │ │ bhi.n 20c13c │ │ │ │ mov.w sl, #28 │ │ │ │ @@ -213359,32 +213356,32 @@ │ │ │ │ ldr r0, [pc, #52] @ (20c174 ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r2, r1] │ │ │ │ + ldr r4, [r3, r2] │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #592] @ 0x250 │ │ │ │ movs r6, r4 │ │ │ │ lsls r5, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, lr, #55 @ 0x37 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r6, #18 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #172 @ 0xac │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 20c1c8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -213392,34 +213389,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (20c1d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #44] @ (20c1d4 ) │ │ │ │ ldr r1, [pc, #48] @ (20c1d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r1, [pc, #36] @ (20c1dc ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - ldrsb r2, [r3, r4] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ movs r3, r6 │ │ │ │ - stc 0, cr0, [r4, #-148]! @ 0xffffff6c │ │ │ │ - mov sl, sp │ │ │ │ + stcl 0, cr0, [ip, #-148]! @ 0xffffff6c │ │ │ │ + bx r6 │ │ │ │ movs r0, r5 │ │ │ │ mrc2 15, 4, pc, cr1, cr15, {7} │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 20c204 │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -213467,15 +213464,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (20c2a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20c210 │ │ │ │ ldr r0, [pc, #76] @ (20c2a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r4, #16] │ │ │ │ b.n 20c210 │ │ │ │ ldr r3, [pc, #68] @ (20c2a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c22e │ │ │ │ @@ -213483,15 +213480,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 20c22e │ │ │ │ ldr r0, [pc, #52] @ (20c2ac ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #44] @ (20c2b0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #44] @ (20c2b4 ) │ │ │ │ ldr r0, [pc, #48] @ (20c2b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ @@ -213501,25 +213498,25 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #210 @ 0xd2 │ │ │ │ + subs r5, #26 │ │ │ │ movs r7, r4 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb r4, [r4, r0] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ movs r3, r6 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (20c324 ) │ │ │ │ @@ -213546,15 +213543,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 20c2de │ │ │ │ ldr r0, [pc, #52] @ (20c334 ) │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ b.n 20c2de │ │ │ │ ldr r3, [pc, #36] @ (20c338 ) │ │ │ │ movs r2, #131 @ 0x83 │ │ │ │ ldr r1, [pc, #36] @ (20c33c ) │ │ │ │ ldr r0, [pc, #40] @ (20c340 ) │ │ │ │ @@ -213567,21 +213564,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ movs r3, r6 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r4, #6 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #144] @ (20c3e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213606,18 +213603,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r3, #4] │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [r3, #24] │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 20c370 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -213632,15 +213629,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 20c366 │ │ │ │ ldr r0, [pc, #48] @ (20c3f4 ) │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20c366 │ │ │ │ ldr r3, [pc, #36] @ (20c3f8 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ ldr r1, [pc, #36] @ (20c3fc ) │ │ │ │ ldr r0, [pc, #40] @ (20c400 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213652,21 +213649,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #208 @ 0xd0 │ │ │ │ + subs r4, #24 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + strb r4, [r3, r4] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (20c4c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213674,15 +213671,15 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #168] @ (20c4c8 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20c4ac │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -213727,21 +213724,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (20c4cc ) │ │ │ │ add.w r3, r5, #140 @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #100 @ 0x64 │ │ │ │ + subs r2, #172 @ 0xac │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + subs r3, #68 @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #552] @ (20c70c ) │ │ │ │ @@ -213786,15 +213783,15 @@ │ │ │ │ bpl.n 20c506 │ │ │ │ ldr r0, [pc, #480] @ (20c71c ) │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 20c506 │ │ │ │ ldr r3, [pc, #444] @ (20c710 ) │ │ │ │ ldr.w r1, [r0, #940] @ 0x3ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213811,15 +213808,15 @@ │ │ │ │ bpl.n 20c506 │ │ │ │ ldr r0, [pc, #428] @ (20c720 ) │ │ │ │ movs r2, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ b.n 20c506 │ │ │ │ subs.w r0, r3, #16 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orr.w r5, r0, ip, lsl #28 │ │ │ │ adds r0, r5, #1 │ │ │ │ @@ -213873,15 +213870,15 @@ │ │ │ │ bpl.w 20c506 │ │ │ │ ldr r0, [pc, #276] @ (20c724 ) │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ b.n 20c506 │ │ │ │ movs r1, #28 │ │ │ │ mul.w r0, r1, r5 │ │ │ │ ldr r1, [pc, #228] @ (20c710 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -213903,15 +213900,15 @@ │ │ │ │ bpl.w 20c508 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #196] @ (20c728 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r6 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 20c508 │ │ │ │ ldr r1, [pc, #156] @ (20c714 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -213924,15 +213921,15 @@ │ │ │ │ bpl.n 20c5d8 │ │ │ │ ldr r0, [pc, #160] @ (20c72c ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ mov r0, r4 │ │ │ │ b.n 20c508 │ │ │ │ ldr r0, [pc, #112] @ (20c710 ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movs r4, #28 │ │ │ │ ldr r0, [r2, r0] │ │ │ │ mla r1, r4, r5, r1 │ │ │ │ @@ -213952,15 +213949,15 @@ │ │ │ │ bpl.n 20c5d8 │ │ │ │ ldr r0, [pc, #100] @ (20c730 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ mov r0, r4 │ │ │ │ b.n 20c508 │ │ │ │ ldr r1, [pc, #52] @ (20c714 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 20c5e6 │ │ │ │ @@ -213972,38 +213969,38 @@ │ │ │ │ ldr r0, [pc, #60] @ (20c734 ) │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20c5e6 │ │ │ │ nop │ │ │ │ lsls r4, r3, #8 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r1, #14 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #748] @ (20ca34 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -214049,22 +214046,22 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #40] @ 0x28 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ uxth r4, r1 │ │ │ │ str.w r4, [r5, #940] @ 0x3ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 20c90c │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c778 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -214180,15 +214177,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (20ca3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20c970 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #296] @ (20ca4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c7d2 │ │ │ │ ldr r3, [pc, #272] @ (20ca40 ) │ │ │ │ @@ -214196,15 +214193,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20c7d2 │ │ │ │ ldr r0, [pc, #276] @ (20ca50 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20c7d2 │ │ │ │ ldr r3, [pc, #240] @ (20ca3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c778 │ │ │ │ ldr r3, [pc, #232] @ (20ca40 ) │ │ │ │ @@ -214226,18 +214223,18 @@ │ │ │ │ bpl.n 20c916 │ │ │ │ ldr r0, [pc, #220] @ (20ca58 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20c922 │ │ │ │ b.n 20c7d2 │ │ │ │ bl 20c2bc │ │ │ │ @@ -214257,15 +214254,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 20c8fe │ │ │ │ ldr r0, [pc, #144] @ (20ca5c ) │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20c8fe │ │ │ │ ldr r3, [pc, #92] @ (20ca3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c84c │ │ │ │ @@ -214276,15 +214273,15 @@ │ │ │ │ bpl.w 20c84c │ │ │ │ ldr r0, [pc, #104] @ (20ca60 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20c84c │ │ │ │ ldr r3, [pc, #48] @ (20ca3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c8b2 │ │ │ │ @@ -214295,45 +214292,45 @@ │ │ │ │ bpl.w 20c8b2 │ │ │ │ ldr r0, [pc, #64] @ (20ca64 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20c8b2 │ │ │ │ vshr.u32 d0, d24, #12 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #228 @ 0xe4 │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r6, #20 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (20ca70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ b.n 20c910 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214341,35 +214338,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (20cac4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (20cac8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #44] @ (20cacc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54e4 │ │ │ │ + bl 2f552c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (20cad0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (20cad4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4154 │ │ │ │ - ldr r6, [pc, #760] @ (20cdbc ) │ │ │ │ + b.w 2f419c │ │ │ │ + ldr r7, [pc, #24] @ (20cadc ) │ │ │ │ movs r3, r6 │ │ │ │ - b.n 20c320 │ │ │ │ + b.n 20c3b0 │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ b.n 20c8e8 │ │ │ │ movs r7, r6 │ │ │ │ ldmia r5, {r1, r3, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ @@ -214422,26 +214419,26 @@ │ │ │ │ bpl.n 20cb24 │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #32] @ (20cb80 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20cb24 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbfc0038 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -214538,20 +214535,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ands.w r4, r4, #32768 @ 0x8000 │ │ │ │ beq.n 20cbd8 │ │ │ │ ldr r0, [pc, #144] @ (20cd1c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20cbf2 │ │ │ │ add r6, r3 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #776] @ 0x308 │ │ │ │ ldr r3, [pc, #100] @ (20cd10 ) │ │ │ │ ldr.w r1, [r6, #784] @ 0x310 │ │ │ │ bic.w r1, r1, #2147483648 @ 0x80000000 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r4, r1 │ │ │ │ @@ -214584,28 +214581,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20cbd8 │ │ │ │ ldr r0, [pc, #36] @ (20cd24 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20cbd8 │ │ │ │ @ instruction: 0xfb580038 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r4, #32 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r5, r4, [r0, #168] @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -214641,40 +214638,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ add r5, r4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f674c │ │ │ │ + b.w 2f6794 │ │ │ │ ldr r3, [pc, #44] @ (20cdd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20cd54 │ │ │ │ ldr r3, [pc, #36] @ (20cdd4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20cd54 │ │ │ │ adds r3, r5, r4 │ │ │ │ ldr r0, [pc, #28] @ (20cdd8 ) │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r1, [r3, #768] @ 0x300 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20cd54 │ │ │ │ nop │ │ │ │ vst1.8 @ instruction: 0xf9c40038 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #82 @ 0x52 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #336] @ (20cf40 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -214694,24 +214691,24 @@ │ │ │ │ ldr.w fp, [pc, #324] @ 20cf54 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ movs r7, #0 │ │ │ │ add fp, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #308] @ (20cf58 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #308] @ (20cf5c ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #296] @ (20cf60 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r6, r9, #760 @ 0x2f8 │ │ │ │ add r3, pc │ │ │ │ add r4, sp, #32 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -214811,35 +214808,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #352] @ (20d0a4 ) │ │ │ │ + ldr r3, [pc, #640] @ (20d1c4 ) │ │ │ │ movs r3, r6 │ │ │ │ vst4.8 {d0-d3}, [r4 :256], r8 │ │ │ │ - adds r3, #56 @ 0x38 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ movs r7, r4 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ movs r6, r4 │ │ │ │ b.n 20d658 │ │ │ │ movs r7, r6 │ │ │ │ b.n 20d648 │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf7ee0038 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (20d028 ) │ │ │ │ @@ -214849,15 +214846,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (20d030 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov.w r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r6, r5 │ │ │ │ b.n 20cfb6 │ │ │ │ adds r5, #1 │ │ │ │ @@ -214896,19 +214893,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #760] @ (20d324 ) │ │ │ │ + ldr r2, [pc, #24] @ (20d044 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #170 @ 0xaa │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r2, #6 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #1144] @ 20d4c0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -214948,15 +214945,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d08e │ │ │ │ mov fp, r8 │ │ │ │ mov r6, r4 │ │ │ │ mov r8, sl │ │ │ │ b.n 20d114 │ │ │ │ ldr.w r0, [r6, #792] @ 0x318 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr.w r3, [r6, #812] @ 0x32c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d344 │ │ │ │ ldr.w r0, [r6, #796] @ 0x31c │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ mov.w r2, #65024 @ 0xfe00 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ @@ -215013,15 +215010,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 20d102 │ │ │ │ ldr r0, [pc, #856] @ (20d4d0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20d102 │ │ │ │ lsls r7, r5, #5 │ │ │ │ adds r1, r4, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r0, [r1, #764] @ 0x2fc │ │ │ │ bl 1e2c20 │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ @@ -215084,15 +215081,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20d08e │ │ │ │ ldr r0, [pc, #652] @ (20d4d8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ lsls r7, r5, #5 │ │ │ │ mov.w r3, #65024 @ 0xfe00 │ │ │ │ movt r3, #32767 @ 0x7fff │ │ │ │ adds r5, r4, r7 │ │ │ │ and.w r3, r9, r3 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r0, [r5, #764] @ 0x2fc │ │ │ │ @@ -215122,15 +215119,15 @@ │ │ │ │ str.w r6, [r7, #780] @ 0x30c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1e2c48 │ │ │ │ adds r5, r4, r7 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ mov.w r2, #65024 @ 0xfe00 │ │ │ │ movt r2, #32767 @ 0x7fff │ │ │ │ movs r3, #0 │ │ │ │ and.w r2, r9, r2 │ │ │ │ ldr.w r0, [r5, #764] @ 0x2fc │ │ │ │ str.w r3, [r5, #788] @ 0x314 │ │ │ │ str.w r2, [r5, #784] @ 0x310 │ │ │ │ @@ -215233,15 +215230,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 20d210 │ │ │ │ b.n 20d22e │ │ │ │ ldr r0, [pc, #204] @ (20d4e0 ) │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #4 │ │ │ │ bhi.w 20d59a │ │ │ │ add r3, pc, #8 @ (adr r3, 20d434 ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -215280,15 +215277,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20d102 │ │ │ │ ldr r0, [pc, #84] @ (20d4f0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20d102 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20d576 │ │ │ │ adds r3, r4, r7 │ │ │ │ ldr.w r0, [r3, #764] @ 0x2fc │ │ │ │ bl 1e29c4 │ │ │ │ b.n 20d2b2 │ │ │ │ @@ -215298,31 +215295,31 @@ │ │ │ │ @ instruction: 0xf6b40038 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ movs r7, r4 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r7, #62 @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [pc, #220] @ (20d5d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d3dc │ │ │ │ ldr r3, [pc, #212] @ (20d5d8 ) │ │ │ │ @@ -215331,15 +215328,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20d3dc │ │ │ │ ldr r0, [pc, #200] @ (20d5dc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20d3dc │ │ │ │ ldr r3, [pc, #176] @ (20d5d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d1d4 │ │ │ │ ldr r3, [pc, #168] @ (20d5d8 ) │ │ │ │ @@ -215348,15 +215345,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20d1d4 │ │ │ │ ldr r0, [pc, #160] @ (20d5e0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 20d1d4 │ │ │ │ ldr r3, [pc, #148] @ (20d5e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d38e │ │ │ │ @@ -215364,30 +215361,30 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20d38e │ │ │ │ ldr r0, [pc, #124] @ (20d5e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20d38e │ │ │ │ ldr r3, [pc, #116] @ (20d5ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d4aa │ │ │ │ ldr r3, [pc, #84] @ (20d5d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20d4aa │ │ │ │ ldr r0, [pc, #96] @ (20d5f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 20d4aa │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d08e │ │ │ │ ldr r3, [pc, #76] @ (20d5f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -215400,35 +215397,35 @@ │ │ │ │ bpl.w 20d08e │ │ │ │ ldr r0, [pc, #52] @ (20d5f8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ asrs r4, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #164 @ 0xa4 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #178 @ 0xb2 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #214 @ 0xd6 │ │ │ │ + cmp r5, #30 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #206 @ 0xce │ │ │ │ + cmp r6, #22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020d5fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -215493,15 +215490,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r2, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xf0e40038 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, r0, #56 @ 0x38 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -215673,23 +215670,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ mcr 0, 7, r0, cr8, cr8, {1} │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4 │ │ │ │ + asrs r0, r5 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020d8c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -215713,23 +215710,23 @@ │ │ │ │ blx 183038 │ │ │ │ ldr r0, [pc, #928] @ (20dca4 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #928] @ 20dca8 │ │ │ │ add r0, pc │ │ │ │ blx 181c4c │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r2, [pc, #916] @ (20dcac ) │ │ │ │ ldr r1, [pc, #920] @ (20dcb0 ) │ │ │ │ add.w ip, sl, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r9, pc │ │ │ │ mov fp, r0 │ │ │ │ bl 1892b4 │ │ │ │ cmp r0, #26 │ │ │ │ beq.w 20db2e │ │ │ │ bl 1892b4 │ │ │ │ cbz r0, 20d984 │ │ │ │ @@ -215739,15 +215736,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #884] @ (20dcbc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 20db20 │ │ │ │ ldr r2, [pc, #864] @ (20dcc0 ) │ │ │ │ ldr r3, [pc, #828] @ (20dc9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -215762,27 +215759,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w sl, [pc, #828] @ 20dcc4 │ │ │ │ mov r0, fp │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20d93e │ │ │ │ ldr r3, [pc, #816] @ (20dcc8 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [pc, #816] @ (20dccc ) │ │ │ │ mov r0, fp │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #512] @ 0x200 │ │ │ │ ldrd r0, r1, [r3, #16] │ │ │ │ adds.w r2, r0, #134217728 @ 0x8000000 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ bl 20d6c0 │ │ │ │ mov r2, r0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -215904,25 +215901,25 @@ │ │ │ │ mov r4, r5 │ │ │ │ blx 181410 │ │ │ │ b.n 20d95c │ │ │ │ ldr r1, [pc, #420] @ (20dcd4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20d938 │ │ │ │ ldr r2, [pc, #404] @ (20dcd8 ) │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #109 @ 0x6d │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov.w r2, #9437184 @ 0x900000 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r0, #8388608 @ 0x800000 │ │ │ │ movs r1, #0 │ │ │ │ bl 20d6c0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -215991,15 +215988,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #208] @ (20dce4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 20d95c │ │ │ │ b.n 20db20 │ │ │ │ subs r1, r0, r5 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ sbc.w ip, r9, r6 │ │ │ │ str.w ip, [sp, #116] @ 0x74 │ │ │ │ @@ -216017,15 +216014,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #156] @ (20dcf0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 20d95c │ │ │ │ b.n 20db20 │ │ │ │ mov r1, r0 │ │ │ │ mov ip, r5 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ @@ -216036,67 +216033,67 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #124] @ (20dcfc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 20d95c │ │ │ │ b.n 20db20 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mcr 0, 1, r0, cr2, cr8, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r7 │ │ │ │ + lsrs r2, r0 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ ldcl 0, cr0, [sl, #224] @ 0xe0 │ │ │ │ - bpl.n 20dd90 │ │ │ │ + bpl.n 20dc20 │ │ │ │ movs r5, r4 │ │ │ │ - blt.n 20dcbc │ │ │ │ + blt.n 20dd4c │ │ │ │ movs r5, r4 │ │ │ │ - ands r4, r6 │ │ │ │ + eors r4, r7 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r3, #6 │ │ │ │ movs r7, r4 │ │ │ │ stc 0, cr0, [r4, #224]! @ 0xe0 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + ands r6, r4 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #190 @ 0xbe │ │ │ │ + cmp r1, #6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #40 @ 0x28 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #70 @ 0x46 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #208 @ 0xd0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020dd00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -216112,15 +216109,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -216143,32 +216140,32 @@ │ │ │ │ mov r0, r3 │ │ │ │ blx 1831dc │ │ │ │ ldr r1, [pc, #200] @ (20de48 ) │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, sp, #24 │ │ │ │ blx 1833cc │ │ │ │ ldr r1, [pc, #176] @ (20de4c ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ blx 1831dc │ │ │ │ ldr r1, [pc, #168] @ (20de50 ) │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ee474 │ │ │ │ + bl 3ee4bc │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #140] @ (20de54 ) │ │ │ │ ldr r3, [pc, #120] @ (20de40 ) │ │ │ │ add r2, pc │ │ │ │ @@ -216186,15 +216183,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ cbz r4, 20ddfa │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ee474 │ │ │ │ + bl 3ee4bc │ │ │ │ movs r0, #0 │ │ │ │ blx 181844 │ │ │ │ movs r0, #0 │ │ │ │ blx 181844 │ │ │ │ b.n 20ddc4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (20de58 ) │ │ │ │ @@ -216216,50 +216213,50 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ blx 18155c │ │ │ │ strd r0, r0, [sl, #224]! @ 0xe0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + cmp r0, #16 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + cmp r0, #18 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ ldmdb ip!, {r3, r4, r5} │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #174 @ 0xae │ │ │ │ movs r3, r6 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020de70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (20de94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - movs r6, #236 @ 0xec │ │ │ │ + movs r7, #52 @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020de98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216268,28 +216265,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (20ded8 ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #40] @ (20dedc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #218 @ 0xda │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020dee0 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -216320,28 +216317,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (20df3c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #40] @ (20df40 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #194 @ 0xc2 │ │ │ │ + movs r7, #10 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020df44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216351,29 +216348,29 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r3, [pc, #40] @ (20df88 ) │ │ │ │ ldr r1, [pc, #44] @ (20df8c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #192 @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020df90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216383,29 +216380,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20dfd8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #46 @ 0x2e │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r2, #220 @ 0xdc │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r6, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020dfdc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216415,29 +216412,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20e024 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r6, #12 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e028 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216447,29 +216444,29 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #44] @ (20e070 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #250 @ 0xfa │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #192 @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e074 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216479,29 +216476,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20e0bc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #122 @ 0x7a │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r2, #16 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e0c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216512,28 +216509,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (20e108 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #12 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e10c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216544,28 +216541,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (20e154 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ movs r3, r6 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + movs r5, #8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e158 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216576,28 +216573,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (20e1a0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ movs r2, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216605,49 +216602,49 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 20e1e0 │ │ │ │ ldr r7, [pc, #164] @ (20e264 ) │ │ │ │ ldr r6, [pc, #164] @ (20e268 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20e1cc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20e1c8 │ │ │ │ ldr r1, [pc, #136] @ (20e26c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r4, [r8, #8] │ │ │ │ cbz r4, 20e21c │ │ │ │ ldr r7, [pc, #124] @ (20e270 ) │ │ │ │ ldr r6, [pc, #128] @ (20e274 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20e1fe │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20e1fa │ │ │ │ ldr r1, [pc, #100] @ (20e278 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r8, #12] │ │ │ │ cbnz r3, 20e238 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -216656,36 +216653,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #64] @ (20e27c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r6, r7, [r8, #16] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r8, #32] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #186 @ 0xba │ │ │ │ movs r7, r4 │ │ │ │ - sevl │ │ │ │ - movs r0, r5 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + it ls │ │ │ │ + movls r0, r5 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ movs r6, r5 │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - ittt ne │ │ │ │ - movne r0, r5 │ │ │ │ - strne r3, [sp, #296] @ 0x128 │ │ │ │ - movne r6, r5 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + itte vs │ │ │ │ + movvs r0, r5 │ │ │ │ + strvs r3, [sp, #584] @ 0x248 │ │ │ │ + movvc r6, r5 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e280 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -216709,20 +216706,20 @@ │ │ │ │ ldr r6, [pc, #100] @ (20e31c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20e2ba │ │ │ │ mov r0, r7 │ │ │ │ - bl 415f0c │ │ │ │ + bl 415f54 │ │ │ │ ldr r2, [pc, #72] @ (20e320 ) │ │ │ │ ldr r3, [pc, #64] @ (20e318 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -216738,26 +216735,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ b.n 20e2d4 │ │ │ │ ldr r1, [pc, #28] @ (20e324 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 20e2d4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ b.n 20dbf4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #188 @ 0xbc │ │ │ │ + movs r4, #4 │ │ │ │ movs r7, r4 │ │ │ │ b.n 20db7c │ │ │ │ movs r0, r7 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -216771,15 +216768,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 20df44 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20e398 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ @@ -216801,307 +216798,307 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #860] @ (20e6f8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6de │ │ │ │ ldr r3, [pc, #840] @ (20e6fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #840] @ (20e700 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #836] @ (20e704 ) │ │ │ │ ldrh r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6c2 │ │ │ │ ldr r2, [pc, #820] @ (20e708 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #820] @ (20e70c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #812] @ (20e710 ) │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #41] @ 0x29 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6bc │ │ │ │ ldr r2, [pc, #796] @ (20e714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #796] @ (20e718 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6b6 │ │ │ │ ldr r2, [pc, #780] @ (20e71c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #780] @ (20e720 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6b0 │ │ │ │ ldr r2, [pc, #764] @ (20e724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #764] @ (20e728 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6aa │ │ │ │ ldr r2, [pc, #748] @ (20e72c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #748] @ (20e730 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e6a4 │ │ │ │ ldr r2, [pc, #732] @ (20e734 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #732] @ (20e738 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e69e │ │ │ │ ldr r2, [pc, #716] @ (20e73c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #716] @ (20e740 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e698 │ │ │ │ ldr r2, [pc, #700] @ (20e744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #700] @ (20e748 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e692 │ │ │ │ ldr r2, [pc, #684] @ (20e74c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #684] @ (20e750 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #676] @ (20e754 ) │ │ │ │ ldrd r2, r3, [r6, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #668] @ (20e758 ) │ │ │ │ ldrh r2, [r6, #38] @ 0x26 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #660] @ (20e75c ) │ │ │ │ ldrb.w r2, [r6, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #648] @ (20e760 ) │ │ │ │ ldr r2, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #640] @ (20e764 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 20e516 │ │ │ │ ldr r7, [pc, #628] @ (20e768 ) │ │ │ │ ldr.w r8, [pc, #628] @ 20e76c │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 20e506 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20e4fe │ │ │ │ ldr r1, [pc, #600] @ (20e770 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20e6ce │ │ │ │ ldr r1, [pc, #584] @ (20e774 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 20e1a4 │ │ │ │ ldr r1, [pc, #568] @ (20e778 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 20e1a4 │ │ │ │ ldr r1, [pc, #556] @ (20e77c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 20e1a4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e68a │ │ │ │ ldr r1, [pc, #532] @ (20e780 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #524] @ (20e784 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #516] @ (20e788 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #504] @ (20e78c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #492] @ (20e790 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #480] @ (20e794 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #468] @ (20e798 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldrb.w r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20e6c8 │ │ │ │ ldr r2, [pc, #448] @ (20e79c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #448] @ (20e7a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #440] @ (20e7a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #428] @ (20e7a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ bl 20e1a4 │ │ │ │ ldr r1, [pc, #412] @ (20e7ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ bl 20e1a4 │ │ │ │ ldr r1, [pc, #396] @ (20e7b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ bl 20e1a4 │ │ │ │ ldr r1, [pc, #380] @ (20e7b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 20e66c │ │ │ │ ldr r7, [pc, #364] @ (20e7b8 ) │ │ │ │ ldr.w r8, [pc, #368] @ 20e7bc │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 20e65c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20e654 │ │ │ │ ldr r1, [pc, #336] @ (20e7c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cbz r3, 20e68a │ │ │ │ ldr r1, [pc, #324] @ (20e7c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r9, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 415f84 │ │ │ │ + bl 415fcc │ │ │ │ b.n 20e36c │ │ │ │ ldr r2, [pc, #308] @ (20e7c8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e4a2 │ │ │ │ ldr r2, [pc, #304] @ (20e7cc ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e48a │ │ │ │ @@ -217129,145 +217126,145 @@ │ │ │ │ ldr r2, [pc, #288] @ (20e7ec ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e5de │ │ │ │ ldr r1, [pc, #288] @ (20e7f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r2, [r9, #5] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 20e52a │ │ │ │ ldr r3, [pc, #276] @ (20e7f4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 20e3b4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ b.n 20ee74 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ b.n 20ee20 │ │ │ │ movs r0, r7 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r3, #22 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r3, #24 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r3, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - ldc2l 0, cr0, [ip, #168]! @ 0xa8 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + cdp2 0, 4, cr0, cr4, cr10, {1} │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ + movs r7, r4 │ │ │ │ + cdp2 0, 2, cr0, cr0, cr10, {1} │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ + movs r7, r4 │ │ │ │ + cdp2 0, 0, cr0, cr8, cr10, {1} │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ + movs r7, r4 │ │ │ │ + ldc2l 0, cr0, [r0, #168]! @ 0xa8 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ movs r7, r4 │ │ │ │ ldc2l 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ - movs r3, #14 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ movs r7, r4 │ │ │ │ stc2l 0, cr0, [r0, #168] @ 0xa8 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ stc2 0, cr0, [r8, #168]! @ 0xa8 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ ldc2 0, cr0, [r0, #168] @ 0xa8 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ ldc2l 0, cr0, [r8, #-168]! @ 0xffffff58 │ │ │ │ - movs r3, #46 @ 0x2e │ │ │ │ - movs r7, r4 │ │ │ │ - stc2l 0, cr0, [r0, #-168]! @ 0xffffff58 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ - movs r7, r4 │ │ │ │ - stc2l 0, cr0, [r8, #-168] @ 0xffffff58 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ - movs r7, r4 │ │ │ │ - ldc2 0, cr0, [r0, #-168]! @ 0xffffff58 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r3, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #222 @ 0xde │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ movs r6, r5 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #222 @ 0xde │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r4, #2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r4, #14 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r4, #18 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ + movs r4, #26 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - revsh r4, r0 │ │ │ │ + cbnz r4, 20e802 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r1, #0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #226 @ 0xe2 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #220 @ 0xdc │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xfb06002a │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + @ instruction: 0xfb4e002a │ │ │ │ + movs r2, #14 │ │ │ │ movs r7, r4 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0020e7f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217282,20 +217279,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #292] @ (20e950 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 20df90 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20e872 │ │ │ │ mov r0, r4 │ │ │ │ @@ -217318,127 +217315,127 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #228] @ (20e958 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #216] @ (20e95c ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #208] @ (20e960 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #200] @ (20e964 ) │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #188] @ (20e968 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #184] @ (20e96c ) │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #172] @ (20e970 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #164] @ (20e974 ) │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #152] @ (20e978 ) │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #144] @ (20e97c ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #136] @ (20e980 ) │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #124] @ (20e984 ) │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #116] @ (20e988 ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #108] @ (20e98c ) │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #96] @ (20e990 ) │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4160b0 │ │ │ │ + bl 4160f8 │ │ │ │ b.n 20e84a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ udf #246 @ 0xf6 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ movs r4, r5 │ │ │ │ udf #182 @ 0xb6 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r2, #26 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #80 @ 0x50 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #134 @ 0x86 │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e994 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217453,20 +217450,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #336] @ (20eb18 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 20dfdc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20ea10 │ │ │ │ mov r0, r4 │ │ │ │ @@ -217489,154 +217486,154 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #268] @ (20eb20 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #260] @ (20eb24 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #252] @ (20eb28 ) │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #244] @ (20eb2c ) │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #236] @ (20eb30 ) │ │ │ │ ldrh r2, [r5, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #228] @ (20eb34 ) │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20eae0 │ │ │ │ ldr r2, [pc, #212] @ (20eb38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #212] @ (20eb3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20eae6 │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20eafa │ │ │ │ ldr r1, [pc, #188] @ (20eb40 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #184] @ (20eb44 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #176] @ (20eb48 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #168] @ (20eb4c ) │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #160] @ (20eb50 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #148] @ (20eb54 ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #140] @ (20eb58 ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 416074 │ │ │ │ + bl 4160bc │ │ │ │ b.n 20e9e6 │ │ │ │ ldr r2, [pc, #120] @ (20eb5c ) │ │ │ │ add r2, pc │ │ │ │ b.n 20ea66 │ │ │ │ ldr r1, [pc, #120] @ (20eb60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20ea80 │ │ │ │ ldr r1, [pc, #104] @ (20eb64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 20ea80 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ble.n 20ebc4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ movs r4, r5 │ │ │ │ ble.n 20eb54 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r2, #4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r2, #20 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf76c002a │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + @ instruction: 0xf7b4002a │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #140 @ 0x8c │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #106 @ 0x6a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r1, #212 @ 0xd4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020eb68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -217651,27 +217648,27 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #436] @ (20ed54 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r1, [pc, #428] @ (20ed58 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ uxth r3, r2 │ │ │ │ adds r2, #1 │ │ │ │ uxth r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -217700,174 +217697,174 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #340] @ (20ed60 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #332] @ (20ed64 ) │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #320] @ (20ed68 ) │ │ │ │ ldr.w r2, [fp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #312] @ (20ed6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #304] @ (20ed70 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 20eccc │ │ │ │ ldr.w r8, [pc, #292] @ 20ed74 │ │ │ │ ldr r6, [pc, #292] @ (20ed78 ) │ │ │ │ add r8, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20ec6a │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 20eccc │ │ │ │ ldr r1, [pc, #280] @ (20ed7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r7, [ip, #8] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr.w r9, [r3, #12] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 20ec5a │ │ │ │ ldr r1, [pc, #240] @ (20ed80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w sl, [pc, #240] @ 20ed84 │ │ │ │ add r1, pc │ │ │ │ add sl, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 20eca6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 20ec9e │ │ │ │ ldr r1, [pc, #200] @ (20ed88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20ec60 │ │ │ │ ldr r1, [pc, #188] @ (20ed8c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #188] @ (20ed90 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #188] @ (20ed94 ) │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #188] @ (20ed98 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ ldr r1, [pc, #144] @ (20ed9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #136] @ (20eda0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, fp │ │ │ │ - bl 4161dc │ │ │ │ + bl 416224 │ │ │ │ b.n 20ebdc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 20ec54 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + add r0, pc, #104 @ (adr r0, 20edc4 ) │ │ │ │ movs r1, r5 │ │ │ │ blt.n 20eda8 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r3, #4 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + movs r1, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ movs r6, r4 │ │ │ │ - push {r4, r5, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ movs r2, r5 │ │ │ │ - bic.w r0, r8, #38 @ 0x26 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + orns r0, r0, #38 @ 0x26 │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ movs r6, r5 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r1, #28 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r1, #26 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #216 @ 0xd8 │ │ │ │ + movs r1, #32 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020eda4 : │ │ │ │ ldr r3, [pc, #8] @ (20edb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -217895,72 +217892,72 @@ │ │ │ │ bhi.n 20ee8e │ │ │ │ tbb [pc, r1] │ │ │ │ asrs r6, r1, #28 │ │ │ │ movs r5, #31 │ │ │ │ subs r7, #48 @ 0x30 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, #6 │ │ │ │ - bl 4107f8 │ │ │ │ + bl 410840 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ec9fc │ │ │ │ movs r0, #0 │ │ │ │ - bl 4107f8 │ │ │ │ + bl 410840 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 244b78 │ │ │ │ movs r0, #1 │ │ │ │ - bl 4107f8 │ │ │ │ + bl 410840 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2450a0 │ │ │ │ movs r0, #2 │ │ │ │ - bl 4107f8 │ │ │ │ + bl 410840 │ │ │ │ movs r0, #0 │ │ │ │ blx 183594 │ │ │ │ bl 24472c │ │ │ │ movs r0, #3 │ │ │ │ - bl 4107f8 │ │ │ │ + bl 410840 │ │ │ │ movs r0, #13 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 244758 │ │ │ │ movs r0, #4 │ │ │ │ - bl 4107f8 │ │ │ │ + bl 410840 │ │ │ │ ldr r3, [pc, #100] @ (20eeac ) │ │ │ │ ldr r0, [pc, #100] @ (20eeb0 ) │ │ │ │ movs r2, #22 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181294 │ │ │ │ movs r0, #5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4107f8 │ │ │ │ + b.w 410840 │ │ │ │ ldr r3, [pc, #72] @ (20eeb4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20edd8 │ │ │ │ ldr r3, [pc, #64] @ (20eeb8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20edd8 │ │ │ │ ldr r0, [pc, #60] @ (20eebc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20edd8 │ │ │ │ ldr r3, [pc, #48] @ (20eec0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (20eec4 ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ @@ -217971,25 +217968,25 @@ │ │ │ │ bls.n 20ef1c │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2240045 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + movs r0, #26 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + subs r2, r0, #7 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r3, #6 │ │ │ │ + subs r6, r4, #7 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020eec8 : │ │ │ │ ldr r2, [pc, #68] @ (20ef10 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w ip, [pc, #68] @ 20ef14 │ │ │ │ add r2, pc │ │ │ │ @@ -218013,26 +218010,26 @@ │ │ │ │ ldr r3, [pc, #36] @ (20ef20 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20eee0 │ │ │ │ ldr r0, [pc, #28] @ (20ef24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ @ instruction: 0xf1200045 │ │ │ │ bhi.n 20ef78 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r2, #6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ef28 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218042,17 +218039,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #18 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r6, #5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ef54 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218062,17 +218059,17 @@ │ │ │ │ movs r2, #24 │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ add r3, r2 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ef80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218082,17 +218079,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r3, #4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020efac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218102,17 +218099,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r6, #3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020efd8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218122,17 +218119,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r0, #3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020f004 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218142,17 +218139,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r3, #2 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r3, #2 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218199,15 +218196,15 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1833fc │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 20f0cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -218323,15 +218320,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ ldrd r0, r4, [r7, #56] @ 0x38 │ │ │ │ add r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r2, [r7, #64] @ 0x40 │ │ │ │ subs r4, r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ cmp r4, r9 │ │ │ │ add r3, sp, #20 │ │ │ │ it cs │ │ │ │ movcs r4, r9 │ │ │ │ @@ -218441,15 +218438,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #76] @ (20f35c ) │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43eb20 │ │ │ │ + bl 43eb68 │ │ │ │ cmp r0, r4 │ │ │ │ ble.n 20f338 │ │ │ │ ldr r3, [pc, #64] @ (20f360 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbnz r4, 20f32a │ │ │ │ b.n 20f33a │ │ │ │ @@ -218461,26 +218458,26 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20f326 │ │ │ │ b.n 20f2e4 │ │ │ │ bne.n 20f33e │ │ │ │ movs r4, #0 │ │ │ │ b.n 20f2e4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 20f33a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [sl, #-276]! @ 0xfffffeec │ │ │ │ bmi.n 20f3dc │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 20f394 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r7, r6 │ │ │ │ movs r7, r4 │ │ │ │ ldcl 0, cr0, [r6], {69} @ 0x45 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -218558,15 +218555,15 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #160] @ (20f4bc ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -218587,15 +218584,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (20f4c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2053 @ 0x805 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 20f3ce │ │ │ │ movs r1, #1 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ strb r1, [r0, #4] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r3, 20f49c │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ @@ -218618,29 +218615,29 @@ │ │ │ │ str.w ip, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20f3ca │ │ │ │ strb r1, [r0, #20] │ │ │ │ b.n 20f408 │ │ │ │ mov r2, r3 │ │ │ │ b.n 20f408 │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r1, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r6, r2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r6, r1 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (20f4d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ bkpt 0x007e │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ (20f5ec ) │ │ │ │ @@ -218649,15 +218646,15 @@ │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #256] @ (20f5f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r8, [r0, #40] @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 20f562 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r6, r8 │ │ │ │ ldr.w r8, [r8, #100] @ 0x64 │ │ │ │ @@ -218728,21 +218725,21 @@ │ │ │ │ cbz r3, 20f5ac │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ blx r3 │ │ │ │ str r5, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ cbz r0, 20f5b8 │ │ │ │ - bl 41a120 │ │ │ │ + bl 41a168 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ ldr r4, [r7, #32] │ │ │ │ cbz r4, 20f5cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r0, [r7, #88] @ 0x58 │ │ │ │ cbz r0, 20f5d8 │ │ │ │ bl 24488c │ │ │ │ @@ -218752,19 +218749,19 @@ │ │ │ │ mov r2, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 26d22c │ │ │ │ - movs r6, #106 @ 0x6a │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r3, r0 │ │ │ │ + subs r0, r4, r1 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r6, r1 │ │ │ │ movs r7, r4 │ │ │ │ pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218785,15 +218782,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f6ce │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20f624 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldrb.w r2, [r4, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f6d6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218804,28 +218801,28 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f61a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 45276c │ │ │ │ + bl 4527b4 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20f642 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #72] @ 0x48 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [pc, #128] @ (20f70c ) │ │ │ │ strd r0, r1, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f642 │ │ │ │ ldr r3, [pc, #116] @ (20f710 ) │ │ │ │ @@ -218838,21 +218835,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 20f642 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (20f718 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f62a │ │ │ │ b.n 20f65c │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #48] @ (20f70c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -218869,29 +218866,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20f642 │ │ │ │ ldr r0, [pc, #36] @ (20f720 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ beq.n 20f6f0 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r7, r2 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -218966,19 +218963,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20f7e0 ) │ │ │ │ ldr r0, [pc, #20] @ (20f7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r0, #28 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020f7e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218998,19 +218995,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20f828 ) │ │ │ │ ldr r0, [pc, #20] @ (20f82c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r3, #140 @ 0x8c │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020f830 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219024,15 +219021,15 @@ │ │ │ │ ldrd r3, r1, [r4, #76] @ 0x4c │ │ │ │ add r3, r2 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 20f876 │ │ │ │ add r0, r2 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219043,19 +219040,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20f890 ) │ │ │ │ ldr r0, [pc, #20] @ (20f894 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cbnz r3, 20f8b0 │ │ │ │ @@ -219225,15 +219222,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ movs r3, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 20fa7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -219301,15 +219298,15 @@ │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #144] @ (20fba0 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ movs r4, #0 │ │ │ │ movs r0, #32 │ │ │ │ strd r4, r4, [r5, #36] @ 0x24 │ │ │ │ str r4, [r5, #44] @ 0x2c │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #112] @ (20fba4 ) │ │ │ │ @@ -219317,15 +219314,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [pc, #96] @ (20fba8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r0, pc │ │ │ │ bl 24485c │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ cbz r0, 20fb82 │ │ │ │ @@ -219350,28 +219347,28 @@ │ │ │ │ add.w r3, r6, #208 @ 0xd0 │ │ │ │ ldr r0, [pc, #40] @ (20fbb4 ) │ │ │ │ movw r2, #1626 @ 0x65a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r2, #17 │ │ │ │ movs r7, r4 │ │ │ │ subs r7, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbd5ffff │ │ │ │ @ instruction: 0xb7ec │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r4, #17 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020fbb8 : │ │ │ │ ldr r3, [pc, #28] @ (20fbd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ @@ -219418,15 +219415,15 @@ │ │ │ │ ldr r3, [pc, #8] @ (20fc24 ) │ │ │ │ ldr r4, [r2, r3] │ │ │ │ b.n 20fc0a │ │ │ │ ldmia r3!, {r4} │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020fc2c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -219485,15 +219482,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r2, {r2, r7} │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219521,23 +219518,23 @@ │ │ │ │ bl 20fc2c │ │ │ │ ldr r1, [pc, #28] @ (20fd28 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 20fc2c │ │ │ │ b.n 20fcec │ │ │ │ nop │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ movs r7, r4 │ │ │ │ b.n 21033c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020fd2c : │ │ │ │ cbnz r1, 20fd38 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219638,42 +219635,42 @@ │ │ │ │ b.n 20fdba │ │ │ │ ldr r1, [pc, #68] @ (20fe6c ) │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ bl 20fc2c │ │ │ │ b.n 20fd9c │ │ │ │ nop │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r2, #56] @ 0x38 │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ movs r7, r4 │ │ │ │ - vst1.8 {d16[1]}, [r4], r8 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + @ instruction: 0xfa0c0028 │ │ │ │ + strb r6, [r4, #31] │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #448 @ (adr r6, 210028 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 210148 ) │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -219729,19 +219726,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20feec │ │ │ │ str r3, [r1, #0] │ │ │ │ b.n 20feec │ │ │ │ nop │ │ │ │ - adds r2, r1, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r0, r4, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r6, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -219796,19 +219793,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (20ffb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 20fc2c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 20ff48 │ │ │ │ blx 1833fc │ │ │ │ - subs r6, r1, r7 │ │ │ │ + adds r6, r2, #0 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r1, #5 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2100b2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -219855,15 +219852,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 210022 │ │ │ │ ldr r7, [r4, #60] @ 0x3c │ │ │ │ add.w r0, r5, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ subs r6, r6, r5 │ │ │ │ mov sl, r1 │ │ │ │ bne.n 20fffa │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str.w sl, [r4, #56] @ 0x38 │ │ │ │ @@ -219909,19 +219906,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r6, #5 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #376] @ (210258 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220076,37 +220073,37 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ stmia r6!, {r2, r5} │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r7 │ │ │ │ + subs r0, r3, r0 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r5, r7 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r1, #22] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r4, #31 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r0, r6 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00210290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -220145,21 +220142,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1833fc │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r7, r3 │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r0, r4 │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00210310 : │ │ │ │ cbz r2, 210354 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ mov ip, r1 │ │ │ │ cbnz r3, 210346 │ │ │ │ @@ -220239,15 +220236,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 002103f4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -220316,21 +220313,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 210566 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -220406,37 +220403,37 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (2105d8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 210572 │ │ │ │ stmia r2!, {r1, r2, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #17 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r3, #17 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r3, [pc, #1064] @ 210a18 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -220485,15 +220482,15 @@ │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 21066a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 2103f4 │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ @@ -220620,15 +220617,15 @@ │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210848 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r0, r9 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ it cs │ │ │ │ movcs r0, r9 │ │ │ │ mov fp, r0 │ │ │ │ cbz r5, 210804 │ │ │ │ cbz r0, 210804 │ │ │ │ @@ -220649,15 +220646,15 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r9, [r4, #60] @ 0x3c │ │ │ │ adds r0, r6, r7 │ │ │ │ add sl, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r6, r1 │ │ │ │ subs.w r8, r8, r7 │ │ │ │ bne.n 2107ca │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ @@ -220665,23 +220662,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ add r3, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, r7 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp fp, r7 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ it cc │ │ │ │ orrcc.w r3, r3, #1 │ │ │ │ @@ -220814,15 +220811,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 210a00 │ │ │ │ adds r0, r7, r6 │ │ │ │ subs r4, r4, r6 │ │ │ │ ldr.w r6, [fp, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ mov r7, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 210932 │ │ │ │ mov r4, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r5, [r5, #116] @ 0x74 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -220869,47 +220866,47 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r4, fp │ │ │ │ bl 20fc2c │ │ │ │ ldr.w sl, [fp, #60] @ 0x3c │ │ │ │ b.n 210998 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ movs r3, r6 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ stmia r0!, {r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - asrs r6, r3, #11 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsrs r0, r5, #32 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00210a5c : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 210ae2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -220962,19 +220959,19 @@ │ │ │ │ b.w 20fc2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r0, #16] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00210afc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -221268,43 +221265,43 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ cbnz r0, 210e54 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #32 │ │ │ │ + asrs r0, r2, #1 │ │ │ │ movs r3, r6 │ │ │ │ cbnz r2, 210e48 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r6, #2] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r0, #28 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r3, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00210e18 : │ │ │ │ cbz r0, 210e1e │ │ │ │ ldrb.w r0, [r0, #56] @ 0x38 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -221339,23 +221336,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -221435,21 +221432,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 211024 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -221525,38 +221522,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (211098 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 211030 │ │ │ │ nop │ │ │ │ @ instruction: 0xb7e4 │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #448] @ (211270 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -221744,37 +221741,37 @@ │ │ │ │ blx 181844 │ │ │ │ b.n 21118e │ │ │ │ nop │ │ │ │ @ instruction: 0xb654 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ movs r3, r6 │ │ │ │ - vswp d0, d22 │ │ │ │ - ldrb r0, [r1, #12] │ │ │ │ + vaddl.u q8, d10, d22 │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ movs r3, r6 │ │ │ │ - vaddl.u16 q0, d14, d22 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + vaddl.u32 q8, d6, d22 │ │ │ │ + ldrb r4, [r4, #12] │ │ │ │ movs r6, r4 │ │ │ │ - vaddl.u32 q0, d14, d22 │ │ │ │ - vrev64.8 d0, d22 │ │ │ │ + vaddl.u q8, d6, d22 │ │ │ │ + vrev64.32 d16, d22 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ movs r3, r6 │ │ │ │ - cdp2 0, 11, cr0, cr4, cr6, {1} │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + cdp2 0, 15, cr0, cr12, cr6, {1} │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ movs r3, r6 │ │ │ │ - vhadd.u16 d0, d14, d22 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + vhadd.u32 d16, d6, d22 │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #632] @ (211540 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -221869,15 +221866,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ blx r2 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ ldr r7, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 211526 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 211412 │ │ │ │ cmp r9, r7 │ │ │ │ bcc.w 2114e0 │ │ │ │ @@ -221896,15 +221893,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r7 │ │ │ │ blx r3 │ │ │ │ add r8, sl │ │ │ │ ldrd r0, r7, [r4, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r2, [r4, #28] │ │ │ │ subs.w r9, r9, sl │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ bne.n 2113c4 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ @@ -222049,38 +222046,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r5} │ │ │ │ movs r0, r7 │ │ │ │ push {r1, r3} │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #28 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ movs r6, r4 │ │ │ │ - vaddl.u32 q8, d12, d22 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + movs r4, r6 │ │ │ │ + movs r7, r4 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ movs r3, r6 │ │ │ │ - vhadd.u d0, d14, d22 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + vaddl.u8 q0, d6, d22 │ │ │ │ + strb r4, [r2, #31] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ movs r3, r6 │ │ │ │ - ldr??.w r0, [sl, r6, lsl #2] │ │ │ │ - vhadd.u32 d0, d8, d22 │ │ │ │ + vld1.8 {d0[1]}, [r2], r6 │ │ │ │ + vhadd.u d16, d0, d22 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (211628 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [r4, #64] @ 0x40 │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ @@ -222122,30 +222120,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2115ce │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (211638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2115ce │ │ │ │ nop │ │ │ │ cbz r0, 21164a │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr14, cr6, {1} │ │ │ │ + cdp2 0, 13, cr0, cr6, cr6, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ @@ -222351,48 +222349,48 @@ │ │ │ │ ldr r3, [pc, #112] @ (21189c ) │ │ │ │ ldr r2, [r4, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [r2, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ b.n 21166c │ │ │ │ nop │ │ │ │ - cdp2 0, 3, cr0, cr14, cr6, {1} │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + cdp2 0, 8, cr0, cr6, cr6, {1} │ │ │ │ + strb r4, [r0, #25] │ │ │ │ movs r6, r4 │ │ │ │ - cdp2 0, 8, cr0, cr14, cr6, {1} │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + cdp2 0, 13, cr0, cr6, cr6, {1} │ │ │ │ + strb r0, [r6, #24] │ │ │ │ movs r6, r4 │ │ │ │ - stc2l 0, cr0, [ip, #152] @ 0x98 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + cdp2 0, 1, cr0, cr4, cr6, {1} │ │ │ │ + strb r0, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ - cdp2 0, 6, cr0, cr14, cr6, {1} │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + cdp2 0, 11, cr0, cr6, cr6, {1} │ │ │ │ + strb r4, [r1, #22] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ movs r3, r6 │ │ │ │ - stc2l 0, cr0, [r8, #152]! @ 0x98 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + cdp2 0, 3, cr0, cr0, cr6, {1} │ │ │ │ + strb r6, [r2, #21] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r7, #14 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ movs r3, r6 │ │ │ │ - ldc2l 0, cr0, [lr, #152] @ 0x98 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + cdp2 0, 2, cr0, cr6, cr6, {1} │ │ │ │ + strb r4, [r4, #20] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ movs r3, r6 │ │ │ │ - ldc2 0, cr0, [r8, #152]! @ 0x98 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + cdp2 0, 0, cr0, cr0, cr6, {1} │ │ │ │ + strb r6, [r7, #19] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ movs r3, r6 │ │ │ │ - ldc2l 0, cr0, [r2, #-152]! @ 0xffffff68 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + ldc2 0, cr0, [sl, #152]! @ 0x98 │ │ │ │ + strb r0, [r4, #19] │ │ │ │ movs r6, r4 │ │ │ │ - stc2l 0, cr0, [r6, #152]! @ 0x98 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + cdp2 0, 2, cr0, cr14, cr6, {1} │ │ │ │ + strb r4, [r1, #19] │ │ │ │ movs r6, r4 │ │ │ │ bls.n 2118e2 │ │ │ │ vaddl.u q15, d15, d15 │ │ │ │ vcvt.u32.f32 , , #1 │ │ │ │ @ instruction: 0xffffdfb7 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (211c64 ) │ │ │ │ @@ -222403,55 +222401,55 @@ │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #396] @ (211a44 ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #384] @ (211a48 ) │ │ │ │ ldr.w r8, [pc, #388] @ 211a4c │ │ │ │ add r6, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r6, #80 @ 0x50 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 211978 │ │ │ │ ldr r3, [pc, #360] @ (211a50 ) │ │ │ │ str r4, [r0, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r6, r0 │ │ │ │ bl 20f2a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2119e0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21163c │ │ │ │ cbz r0, 21195a │ │ │ │ ldr r0, [pc, #324] @ (211a54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2fbd7c │ │ │ │ + bl 2fbdc4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 2fb49c │ │ │ │ + bl 2fb4e4 │ │ │ │ cbz r0, 21195a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222462,18 +222460,18 @@ │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #276] @ (211a60 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #600 @ 0x258 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222493,26 +222491,26 @@ │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [r8, r3] │ │ │ │ b.n 2119d0 │ │ │ │ str r7, [r0, #4] │ │ │ │ blx 181844 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ bl 20f2a4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21163c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21190e │ │ │ │ mov r0, r4 │ │ │ │ - bl 41a120 │ │ │ │ + bl 41a168 │ │ │ │ ldr.w r0, [r9] │ │ │ │ str.w sl, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21193e │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str r4, [r5, #24] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -222543,59 +222541,59 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #120] @ (211a88 ) │ │ │ │ add.w r3, r3, #600 @ 0x258 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movw r2, #1762 @ 0x6e2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21195a │ │ │ │ ldr r2, [pc, #100] @ (211a8c ) │ │ │ │ add r2, pc │ │ │ │ b.n 211a02 │ │ │ │ ldr r1, [pc, #100] @ (211a90 ) │ │ │ │ add.w r3, r6, #612 @ 0x264 │ │ │ │ ldr r0, [pc, #96] @ (211a94 ) │ │ │ │ movw r2, #1772 @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf66c0026 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + @ instruction: 0xf6b40026 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf63e0026 │ │ │ │ + @ instruction: 0xf6860026 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ movs r0, r7 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r7, #4 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ movs r3, r6 │ │ │ │ - stc2l 0, cr0, [ip, #-152] @ 0xffffff68 │ │ │ │ - @ instruction: 0xf53a0026 │ │ │ │ + ldc2 0, cr0, [r4, #152] @ 0x98 │ │ │ │ + @ instruction: 0xf5820026 │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xf4fc0038 │ │ │ │ @ instruction: 0xf4ee0038 │ │ │ │ - mrrc2 0, 2, r0, r4, cr6 │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + ldc2 0, cr0, [ip], {38} @ 0x26 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ movs r4, r5 │ │ │ │ - bmi.n 2119c0 │ │ │ │ + bmi.n 211a50 │ │ │ │ movs r5, r4 │ │ │ │ - stc2 0, cr0, [r4], #-152 @ 0xffffff68 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + stc2l 0, cr0, [ip], #-152 @ 0xffffff68 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ movs r3, r6 │ │ │ │ - orns r0, sl, #10878976 @ 0xa60000 │ │ │ │ - stc2 0, cr0, [ip], #-152 @ 0xffffff68 │ │ │ │ - bmi.n 2119b4 │ │ │ │ + @ instruction: 0xf4c20026 │ │ │ │ + ldc2l 0, cr0, [r4], #-152 @ 0xffffff68 │ │ │ │ + bmi.n 211a44 │ │ │ │ movs r5, r4 │ │ │ │ - orrs.w r0, r6, #10878976 @ 0xa60000 │ │ │ │ - mcrr2 0, 2, r0, ip, cr6 │ │ │ │ + eors.w r0, lr, #10878976 @ 0xa60000 │ │ │ │ + ldc2 0, cr0, [r4], {38} @ 0x26 │ │ │ │ │ │ │ │ 00211a98 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 211b1e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222647,18 +222645,18 @@ │ │ │ │ b.w 20fc2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf7fc0026 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + str.w r0, [r4, r6, lsl #2] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00211b38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -222951,34 +222949,35 @@ │ │ │ │ b.n 211df4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blx 1833fc │ │ │ │ add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u8 d16, d18, #4 │ │ │ │ + movs r4, r2 │ │ │ │ + movs r3, r6 │ │ │ │ add r3, sp, #344 @ 0x158 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf7020026 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf74a0026 │ │ │ │ + strb r4, [r6, #0] │ │ │ │ movs r6, r4 │ │ │ │ - mcr2 0, 5, r0, cr8, cr2, {1} │ │ │ │ - @ instruction: 0xf6540026 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + mrc2 0, 7, r0, cr0, cr2, {1} │ │ │ │ + @ instruction: 0xf69c0026 │ │ │ │ + strb r0, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - mrc2 0, 3, r0, cr10, cr2, {1} │ │ │ │ - mrc2 0, 0, r0, cr14, cr2, {1} │ │ │ │ - mcr2 0, 0, r0, cr6, cr2, {1} │ │ │ │ - rsbs r0, lr, #10878976 @ 0xa60000 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + mcr2 0, 6, r0, cr2, cr2, {1} │ │ │ │ + mcr2 0, 3, r0, cr6, cr2, {1} │ │ │ │ + mcr2 0, 2, r0, cr14, cr2, {1} │ │ │ │ + @ instruction: 0xf6260026 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - sbcs.w r0, r8, #10878976 @ 0xa60000 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + rsb r0, r0, #10878976 @ 0xa60000 │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00211e54 : │ │ │ │ cbz r0, 211e58 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -223014,23 +223013,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -223128,15 +223127,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ blx r1 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r5, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ it cs │ │ │ │ movcs r7, #0 │ │ │ │ bcs.n 211fe2 │ │ │ │ subs r3, r7, r5 │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -223149,15 +223148,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 215040 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r0, r2 │ │ │ │ cmp r0, r3 │ │ │ │ it cs │ │ │ │ movcs r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ @@ -223242,26 +223241,26 @@ │ │ │ │ bl 2150b4 │ │ │ │ b.n 212030 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #1000 @ (adr r7, 2124c0 ) │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf78e0026 │ │ │ │ - ldr r0, [r4, #84] @ 0x54 │ │ │ │ + @ instruction: 0xf7d60026 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ add r7, pc, #800 @ (adr r7, 212408 ) │ │ │ │ movs r0, r7 │ │ │ │ add r7, pc, #576 @ (adr r7, 21232c ) │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r5, #3] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfade0032 │ │ │ │ - bics.w r0, r2, #38 @ 0x26 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + @ instruction: 0xfb260032 │ │ │ │ + orns r0, sl, #38 @ 0x26 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002120fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -223338,15 +223337,15 @@ │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov sl, r1 │ │ │ │ cmp r6, r1 │ │ │ │ bhi.n 212276 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, r2 │ │ │ │ it cs │ │ │ │ movcs r0, r2 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ @@ -223434,26 +223433,26 @@ │ │ │ │ bl 20fc2c │ │ │ │ b.n 212140 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #960 @ (adr r5, 21265c ) │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r4, #10878976 @ 0xa60000 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf5ec0026 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ add r5, pc, #760 @ (adr r5, 2125a4 ) │ │ │ │ movs r0, r7 │ │ │ │ add r5, pc, #544 @ (adr r5, 2124d0 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r5, r5 │ │ │ │ - str??.w r0, [r4, #50] @ 0x32 │ │ │ │ - orns r0, r2, #10878976 @ 0xa60000 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ + vld4.8 {d0-d3}, [ip :256], r2 │ │ │ │ + @ instruction: 0xf4ba0026 │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002122c0 : │ │ │ │ cbz r0, 212318 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -223694,15 +223693,15 @@ │ │ │ │ ldrd r6, r5, [r4, #76] @ 0x4c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add r6, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r7 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r8, r7 │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ bhi.n 212506 │ │ │ │ subs r3, r5, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ bcc.n 2124cc │ │ │ │ @@ -223780,17 +223779,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2125bc ) │ │ │ │ ldr r0, [pc, #20] @ (2125c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - subs.w r0, r2, #11665408 @ 0xb20000 │ │ │ │ - strd r0, r0, [r0], #152 @ 0x98 │ │ │ │ - @ instruction: 0xe9ba0026 │ │ │ │ + @ instruction: 0xf5fa0032 │ │ │ │ + stmdb r8!, {r1, r2, r5} │ │ │ │ + and.w r0, r2, r6, asr #32 │ │ │ │ │ │ │ │ 002125c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223958,21 +223957,21 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ (212760 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (212764 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #8] │ │ │ │ - bl 2fbd7c │ │ │ │ + bl 2fbdc4 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2f8d8c │ │ │ │ + b.w 2f8dd4 │ │ │ │ nop │ │ │ │ @ instruction: 0xb8a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00212768 : │ │ │ │ ldr r3, [pc, #96] @ (2127cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -224006,23 +224005,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21279c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #20] @ (2127d4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ b.n 21279c │ │ │ │ @ instruction: 0xb888 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 212574 │ │ │ │ movs r0, r7 │ │ │ │ - vhadd.s32 d16, d0, d22 │ │ │ │ + vaddl.s32 q0, d8, d22 │ │ │ │ │ │ │ │ 002127d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -224059,18 +224058,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (212848 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf32c0032 │ │ │ │ - b.n 2124fc │ │ │ │ + @ instruction: 0xf3740032 │ │ │ │ + b.n 21258c │ │ │ │ movs r6, r4 │ │ │ │ - vhadd.s32 d0, d0, d22 │ │ │ │ + vhadd.s32 d16, d8, d22 │ │ │ │ │ │ │ │ 0021284c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -224286,37 +224285,37 @@ │ │ │ │ ldr r2, [pc, #68] @ (212aa8 ) │ │ │ │ add r3, r1 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ b.n 2129be │ │ │ │ ldr r0, [pc, #56] @ (212aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ blx 1833fc │ │ │ │ blx 1833fc │ │ │ │ ldr r6, [sp, #648] @ 0x288 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf27c0032 │ │ │ │ - cdp 0, 8, cr0, cr2, cr6, {1} │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + movt r0, #16434 @ 0x4032 │ │ │ │ + cdp 0, 12, cr0, cr10, cr6, {1} │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xb684 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8, #152] @ 0x98 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + ldcl 0, cr0, [r0, #152] @ 0x98 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 212938 │ │ │ │ + b.n 2129c8 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 212944 │ │ │ │ + b.n 2129d4 │ │ │ │ movs r6, r4 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2], #152 @ 0x98 │ │ │ │ + ldc 0, cr0, [sl, #-152]! @ 0xffffff68 │ │ │ │ │ │ │ │ 00212ab0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ @@ -224636,15 +224635,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 210eb8 │ │ │ │ mov r1, sp │ │ │ │ bl 20f364 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 212dfe │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #88] @ (212e30 ) │ │ │ │ ldr r3, [pc, #80] @ (212e2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224706,15 +224705,15 @@ │ │ │ │ adds r5, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 212f74 │ │ │ │ ldr r7, [pc, #264] @ (212f78 ) │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 212ee4 │ │ │ │ - bl 42f5bc │ │ │ │ + bl 42f604 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 212f48 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -224727,17 +224726,17 @@ │ │ │ │ beq.n 212f3c │ │ │ │ ldr r3, [pc, #216] @ (212f7c ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41c5d0 │ │ │ │ + bl 41c618 │ │ │ │ mov r0, sl │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [pc, #200] @ (212f80 ) │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 212d94 │ │ │ │ @@ -224752,29 +224751,29 @@ │ │ │ │ str r0, [r1, #0] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ cbz r0, 212f16 │ │ │ │ bl 20f2a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 212ede │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432a30 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ mov r0, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 212e78 │ │ │ │ - bl 42f5bc │ │ │ │ + bl 42f604 │ │ │ │ mov sl, r0 │ │ │ │ b.n 212ea0 │ │ │ │ ldr r2, [pc, #112] @ (212f88 ) │ │ │ │ ldr r3, [pc, #76] @ (212f68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -224786,15 +224785,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 212ea0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (212f8c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #64] @ (212f90 ) │ │ │ │ ldr r0, [pc, #68] @ (212f94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -224807,31 +224806,31 @@ │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #976 @ (adr r4, 213344 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 213064 ) │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe98a0026 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrd r0, r0, [r2, #152] @ 0x98 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ svc 172 @ 0xac │ │ │ │ movs r0, r7 │ │ │ │ str r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r0, r7 │ │ │ │ - stc 0, cr0, [ip], {50} @ 0x32 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + mrrc 0, 3, r0, r4, cr2 │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00212f98 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224841,30 +224840,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ ldr r3, [pc, #56] @ (212fec ) │ │ │ │ add r5, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ bl 20f2a4 │ │ │ │ cbz r0, 212fcc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181cb0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 212fb8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe85c0026 │ │ │ │ + stmia.w r4!, {r1, r2, r5} │ │ │ │ str r7, [sp, #320] @ 0x140 │ │ │ │ movs r0, r7 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 00212ff0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -224904,22 +224903,22 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [pc, #136] @ (2130d4 ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 42f634 │ │ │ │ + bl 42f67c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41c5d0 │ │ │ │ + bl 41c618 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ bl 212d94 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ @@ -224953,19 +224952,19 @@ │ │ │ │ nop │ │ │ │ str r6, [sp, #1008] @ 0x3f0 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r0, r7 │ │ │ │ - cbz r4, 213110 │ │ │ │ + cbz r4, 213122 │ │ │ │ movs r5, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #88 @ (adr r3, 213130 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 213250 ) │ │ │ │ movs r2, r5 │ │ │ │ ble.n 2130d4 │ │ │ │ movs r0, r7 │ │ │ │ str r6, [sp, #440] @ 0x1b8 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 002130e0 : │ │ │ │ @@ -225122,15 +225121,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -225151,15 +225150,15 @@ │ │ │ │ movw r3, #41248 @ 0xa120 │ │ │ │ movt r3, #7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mul.w r0, r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -225181,15 +225180,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mul.w r0, r4, r0 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 213326 │ │ │ │ cmp r3, #1 │ │ │ │ it hi │ │ │ │ lslhi r0, r0, #1 │ │ │ │ @@ -225213,28 +225212,28 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #116] @ (2133bc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 2fbd7c │ │ │ │ + bl 2fbdc4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ cbz r0, 213386 │ │ │ │ ldr r4, [pc, #100] @ (2133c0 ) │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ ldr r2, [pc, #100] @ (2133c4 ) │ │ │ │ ldr r1, [pc, #100] @ (2133c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225248,37 +225247,35 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #2223 @ 0x8af │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 2133b8 │ │ │ │ - movs r2, r6 │ │ │ │ - blt.n 213318 │ │ │ │ + strex r0, r0, [r2, #200] @ 0xc8 │ │ │ │ + blt.n 2133a8 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 213344 │ │ │ │ + bgt.n 2133d4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 213368 │ │ │ │ - movs r2, r6 │ │ │ │ - b.n 212cf8 │ │ │ │ + @ instruction: 0xe8140032 │ │ │ │ + b.n 212d88 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 2133bc │ │ │ │ + blt.n 21344c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002133d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225300,15 +225297,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (213450 ) │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ movw r2, #2239 @ 0x8bf │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -225318,25 +225315,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (21345c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 212cb8 │ │ │ │ + b.n 212d48 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2132f0 │ │ │ │ + b.n 213380 │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 21353c │ │ │ │ + bge.n 2133cc │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2132a0 │ │ │ │ + b.n 213330 │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 213500 │ │ │ │ + bge.n 213390 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 213a90 │ │ │ │ + b.n 213b20 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213460 : │ │ │ │ cbz r0, 213482 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225362,21 +225359,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2134b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #840 @ 0x348 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ - b.n 213234 │ │ │ │ + b.n 2132c4 │ │ │ │ movs r2, r6 │ │ │ │ - bls.n 213494 │ │ │ │ + bge.n 213524 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 213c44 │ │ │ │ + b.n 212cd4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002134bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -225388,15 +225385,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #12] @ (2134ec ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - asrs r6, r7, #9 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002134f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -225405,15 +225402,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -225423,39 +225420,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r6, #20] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ (adr r3, 2135a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ (adr r3, 2135a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r6, #16] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ sbc.w r1, r8, r3 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ cmp r1, r4 │ │ │ │ strd r0, r1, [r5, #16] │ │ │ │ itee lt │ │ │ │ movlt r0, r4 │ │ │ │ ldrge r4, [r6, #16] │ │ │ │ mulge r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225500,18 +225497,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 2135d0 │ │ │ │ - b.n 213b14 │ │ │ │ + b.n 213ba4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213614 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225546,18 +225543,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 21363e │ │ │ │ - b.n 213aa0 │ │ │ │ + b.n 213b30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213688 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -225579,24 +225576,24 @@ │ │ │ │ movs r0, #8 │ │ │ │ mov r6, r4 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 2136e4 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #92] @ (21372c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41c5d0 │ │ │ │ + bl 41c618 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ strd r6, r3, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2136b8 │ │ │ │ ldr r2, [pc, #64] @ (213730 ) │ │ │ │ ldr r3, [pc, #48] @ (213724 ) │ │ │ │ @@ -226548,15 +226545,15 @@ │ │ │ │ subs r5, r2, #1 │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldmia r6!, {s15} │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46ab8c │ │ │ │ + bl 46abd4 │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 21412c │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -226585,20 +226582,20 @@ │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldr s15, [r5, #-8] │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46ab8c │ │ │ │ + bl 46abd4 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ vldr s15, [r5, #-12] │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46ab8c │ │ │ │ + bl 46abd4 │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 214196 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -226627,15 +226624,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r5, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstmia r6!, {s15} │ │ │ │ bne.n 214210 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -226661,23 +226658,23 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #96] @ 2142dc │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r6, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-12] │ │ │ │ bne.n 214286 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -227001,22 +226998,22 @@ │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46ab8c │ │ │ │ + bl 46abd4 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ ldr.w r0, [r5, #-12] │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46ab8c │ │ │ │ + bl 46abd4 │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 21461a │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -227045,15 +227042,15 @@ │ │ │ │ ldr.w r0, [r6], #4 │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46ab8c │ │ │ │ + bl 46abd4 │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 2146a0 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227078,25 +227075,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #108] @ 214774 │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-12] │ │ │ │ adds r3, r6, #1 │ │ │ │ bne.n 214712 │ │ │ │ @@ -227129,15 +227126,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 46a984 │ │ │ │ + bl 46a9cc │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r6], #4 │ │ │ │ adds r3, r5, #1 │ │ │ │ bne.n 214798 │ │ │ │ @@ -227539,15 +227536,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ movs r5, #0 │ │ │ │ strd r6, r7, [r0] │ │ │ │ mov r0, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ str r5, [r4, #16] │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [r4, #24] │ │ │ │ strd r6, r7, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227905,15 +227902,15 @@ │ │ │ │ it cs │ │ │ │ movcs r0, ip │ │ │ │ bcs.n 215026 │ │ │ │ subs.w lr, r2, lr │ │ │ │ sbc.w r4, r3, r0 │ │ │ │ adds.w r0, lr, ip │ │ │ │ add r1, r4 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ addeq.w r0, r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -228060,15 +228057,15 @@ │ │ │ │ add.w r1, r0, #12 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 213614 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r6, r0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r4, #12 │ │ │ │ bl 210310 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228142,23 +228139,23 @@ │ │ │ │ bl 213614 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov r4, r3 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 215302 │ │ │ │ cbnz r6, 2152ca │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ add r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228194,23 +228191,23 @@ │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #24] @ (215320 ) │ │ │ │ ldr r0, [pc, #24] @ (215324 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (215480 ) │ │ │ │ @@ -228346,35 +228343,35 @@ │ │ │ │ b.n 2153b6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r0, #15] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r7} │ │ │ │ + stmia r5!, {r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ strb r4, [r7, #12] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #376] @ (215640 ) │ │ │ │ @@ -228520,39 +228517,39 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 20fc2c │ │ │ │ b.n 2155e2 │ │ │ │ blx 1833fc │ │ │ │ strb r6, [r6, #8] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ strb r0, [r2, #5] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r3, r4} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -228567,43 +228564,43 @@ │ │ │ │ ldr r1, [pc, #16] @ (2156b0 ) │ │ │ │ ldr r0, [pc, #20] @ (2156b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldmia r0!, {r2, r3, r6} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002156b8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (21570c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #68] @ (215710 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4433f0 │ │ │ │ + bl 443438 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2156f8 │ │ │ │ ldr r7, [pc, #56] @ (215714 ) │ │ │ │ movs r5, #0 │ │ │ │ add r7, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrd r0, r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2156e0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -228611,35 +228608,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + stmia r4!, {r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215718 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #96] @ (21578c ) │ │ │ │ ldr r5, [pc, #100] @ (215790 ) │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #92] @ (215794 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 4433f0 │ │ │ │ + bl 443438 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cbz r5, 215778 │ │ │ │ movs r2, #0 │ │ │ │ b.n 215750 │ │ │ │ ldr r5, [r5, #12] │ │ │ │ adds r2, #1 │ │ │ │ cbz r5, 215778 │ │ │ │ @@ -228664,19 +228661,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r6, #192 @ 0xc0 │ │ │ │ + adds r7, #8 │ │ │ │ movs r6, r5 │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215798 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -228691,50 +228688,50 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #236] @ (2158a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #220] @ (2158ac ) │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #44100 @ 0xac44 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ ldr r1, [pc, #208] @ (2158b0 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ ldr r1, [pc, #196] @ (2158b4 ) │ │ │ │ movs r2, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ ldr r1, [pc, #184] @ (2158b8 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 213334 │ │ │ │ ldr r1, [pc, #164] @ (2158bc ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r6, #9 │ │ │ │ add r1, pc │ │ │ │ - bl 4433f0 │ │ │ │ + bl 443438 │ │ │ │ cbz r5, 21587e │ │ │ │ movs r0, #20 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -228765,47 +228762,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 215854 │ │ │ │ ldr r1, [pc, #64] @ (2158c8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ b.n 215854 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r2, #116] @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r7] │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 215f8c │ │ │ │ + b.n 21601c │ │ │ │ movs r4, r5 │ │ │ │ - blt.n 215840 │ │ │ │ + bgt.n 2158d0 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - b.n 21565c │ │ │ │ + b.n 2156ec │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [r5, #104] @ 0x68 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ movs r6, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228820,27 +228817,27 @@ │ │ │ │ beq.n 215906 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (215920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r5 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -228862,30 +228859,30 @@ │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 21598e │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (215998 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w ip, [pc, #12] @ 21599c │ │ │ │ add ip, pc │ │ │ │ b.n 21596a │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #284] @ (215ad0 ) │ │ │ │ @@ -228930,25 +228927,25 @@ │ │ │ │ beq.n 215a82 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ (215ad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181764 │ │ │ │ cbz r0, 215a3e │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (215adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r5, #8] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #152] @ (215ae0 ) │ │ │ │ ldr r3, [pc, #140] @ (215ad4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -228966,15 +228963,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (215ae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215a22 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #32 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181b14 │ │ │ │ cbnz r0, 215ab4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -228986,41 +228983,41 @@ │ │ │ │ beq.n 215a22 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (215ae8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215a22 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (215aec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215a22 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r1, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215af0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -229179,115 +229176,115 @@ │ │ │ │ b.n 215ba4 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ (215d44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181764 │ │ │ │ cbnz r0, 215cc6 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ b.n 215c3e │ │ │ │ ldr r0, [pc, #140] @ (215d48 ) │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215cb4 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (215d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215cae │ │ │ │ ldr r0, [pc, #112] @ (215d50 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215cb4 │ │ │ │ ldr r0, [pc, #104] @ (215d54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 215ca0 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #88] @ (215d58 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ b.n 215cb4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ ldc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ ldrsb r2, [r2, r6] │ │ │ │ movs r7, r6 │ │ │ │ ldr r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, r7 │ │ │ │ mrrc2 15, 15, pc, fp, cr15 @ │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ stc2 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ - stmia r0!, {r1, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - bls.n 215d44 │ │ │ │ + bge.n 215dd4 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215d5c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6d88 │ │ │ │ + bl 3b6dd0 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 215d90 │ │ │ │ ldr r6, [pc, #36] @ (215d9c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 215d7c │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 3df388 │ │ │ │ + b.w 3df3d0 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215da0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -229300,28 +229297,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #92] @ (215e2c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3b12d0 │ │ │ │ + bl 3b1318 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (215e30 ) │ │ │ │ ldr r3, [pc, #44] @ (215e24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229339,17 +229336,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, #20] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ movs r0, r5 │ │ │ │ ldr r4, [r1, #16] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00215e34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229364,27 +229361,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r1, [pc, #204] @ (215f34 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3b1408 │ │ │ │ + bl 3b1450 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ cbnz r0, 215eec │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ cbz r2, 215edc │ │ │ │ @@ -229394,15 +229391,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 215eb2 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 215ecc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cbz r2, 215edc │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ beq.n 215f16 │ │ │ │ cmp r2, #31 │ │ │ │ ite hi │ │ │ │ movhi r3, #0 │ │ │ │ @@ -229412,22 +229409,22 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 215ea0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ beq.n 215ea4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 215eb2 │ │ │ │ ldr r1, [pc, #96] @ (215f40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #84] @ (215f44 ) │ │ │ │ ldr r3, [pc, #60] @ (215f2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -229442,35 +229439,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #48] @ (215f48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 215eac │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r7, #8] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #128 @ (adr r0, 215fb4 ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 2160d4 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ movs r2, r5 │ │ │ │ - itt ne │ │ │ │ - movne r6, r4 │ │ │ │ - asrne r0, r0, #26 │ │ │ │ + itt vs │ │ │ │ + movvs r6, r4 │ │ │ │ + asrvs r0, r1, #27 │ │ │ │ movs r6, r5 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x00e2 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215f4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -229483,30 +229480,30 @@ │ │ │ │ ldr r1, [pc, #140] @ (215ff4 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #120] @ (215ff8 ) │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cbz r0, 215fd0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3b71d0 │ │ │ │ + bl 3b7218 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #80] @ (215ffc ) │ │ │ │ ldr r3, [pc, #68] @ (215ff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229528,33 +229525,33 @@ │ │ │ │ ldr r3, [pc, #44] @ (216004 ) │ │ │ │ ldr r1, [pc, #48] @ (216008 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 215fa0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r2, [r4, #120] @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x009c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #160] @ (21609c ) │ │ │ │ + ldr r0, [pc, #448] @ (2161bc ) │ │ │ │ movs r1, r5 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x0008 │ │ │ │ + bkpt 0x0050 │ │ │ │ movs r6, r4 │ │ │ │ - itet hi │ │ │ │ - movhi r2, r6 │ │ │ │ - popls {r1, r3, r5, r6, r7, pc} │ │ │ │ - movhi r6, r4 │ │ │ │ + itee le │ │ │ │ + movle r2, r6 │ │ │ │ + bkpt 0x0032 │ │ │ │ + movgt r6, r4 │ │ │ │ │ │ │ │ 0021600c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #228] @ (216100 ) │ │ │ │ @@ -229566,65 +229563,65 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #204] @ (21610c ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2160e2 │ │ │ │ ldr r1, [pc, #184] @ (216110 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445974 │ │ │ │ + bl 4459bc │ │ │ │ cbz r0, 216088 │ │ │ │ ldr r3, [pc, #168] @ (216114 ) │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ ldr r0, [pc, #168] @ (216118 ) │ │ │ │ ldr r1, [pc, #168] @ (21611c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 2160a2 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3b6c98 │ │ │ │ + bl 3b6ce0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2160a2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b7560 │ │ │ │ - bl 3dfb80 │ │ │ │ + bl 3b75a8 │ │ │ │ + bl 3dfbc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3dfb44 │ │ │ │ + bl 3dfb8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #100] @ (216120 ) │ │ │ │ ldr r3, [pc, #68] @ (216104 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229647,40 +229644,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (21612c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 216082 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r2, [r4, #108] @ 0x6c │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - bx ip │ │ │ │ + @ instruction: 0x47ae │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r2, r5 │ │ │ │ - bkpt 0x00f2 │ │ │ │ - movs r2, r6 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ - movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + itte cc │ │ │ │ + movcc r2, r6 │ │ │ │ + popcc {r4, r6, r7, pc} │ │ │ │ + movcs r6, r4 │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r0, #100] @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x00c2 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, pc} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00216130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229694,17 +229691,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ - bl 3b78b4 │ │ │ │ + bl 3b78fc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (2161ac ) │ │ │ │ ldr r3, [pc, #44] @ (2161a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229723,15 +229720,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #88] @ 0x58 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ movs r2, r5 │ │ │ │ str r6, [r1, #88] @ 0x58 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 002161b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229747,17 +229744,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ - bl 3b7a08 │ │ │ │ + bl 3b7a50 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21622c ) │ │ │ │ ldr r3, [pc, #44] @ (216224 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229776,15 +229773,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #80] @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ movs r2, r5 │ │ │ │ str r6, [r1, #80] @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00216230 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 216242 │ │ │ │ @@ -229802,17 +229799,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6e00 │ │ │ │ + bl 3b6e48 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 21629a │ │ │ │ mov r4, r0 │ │ │ │ b.n 21627a │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 21629a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -229821,21 +229818,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 216276 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 459898 │ │ │ │ + bl 4598e0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21627a │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3df400 │ │ │ │ + b.w 3df448 │ │ │ │ │ │ │ │ 002162a4 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2162b6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229850,17 +229847,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6d88 │ │ │ │ + bl 3b6dd0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 21630e │ │ │ │ mov r4, r0 │ │ │ │ b.n 2162ee │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 21630e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -229869,21 +229866,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2162ea │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 459898 │ │ │ │ + bl 4598e0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2162ee │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3df388 │ │ │ │ + b.w 3df3d0 │ │ │ │ │ │ │ │ 00216318 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 21632a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229898,17 +229895,17 @@ │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6d88 │ │ │ │ + bl 3b6dd0 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 216398 │ │ │ │ mov r4, r0 │ │ │ │ b.n 216362 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 216398 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -229916,41 +229913,41 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21635e │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b6e88 │ │ │ │ + bl 3b6ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21635e │ │ │ │ ldr r1, [pc, #36] @ (2163a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21635e │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, fp │ │ │ │ - bl 459898 │ │ │ │ + bl 4598e0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 216362 │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3df388 │ │ │ │ + b.w 3df3d0 │ │ │ │ nop │ │ │ │ - hlt 0x0018 │ │ │ │ + revsh r0, r4 │ │ │ │ movs r6, r4 │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2163b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ str r6, [r2, r0] │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -229958,15 +229955,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (216418 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (21641c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #56] @ 216420 │ │ │ │ ldr r1, [pc, #56] @ (216424 ) │ │ │ │ ldr r2, [pc, #60] @ (216428 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (21642c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -229979,19 +229976,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 216484 │ │ │ │ + cbnz r6, 216496 │ │ │ │ movs r2, r6 │ │ │ │ - rev r0, r1 │ │ │ │ + rev16 r0, r2 │ │ │ │ movs r5, r4 │ │ │ │ - mvns r2, r1 │ │ │ │ + add r2, r2 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #9 │ │ │ │ @@ -230006,30 +230003,30 @@ │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (216480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 21646a │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1bc380 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 441efc │ │ │ │ - cbnz r2, 2164cc │ │ │ │ + b.w 441f44 │ │ │ │ + cbnz r2, 2164de │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r0, 2164b6 │ │ │ │ + rev r0, r4 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 2164be │ │ │ │ + rev r2, r6 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2164d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230039,34 +230036,34 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #48] @ (2164e4 ) │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ bl 1bc280 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ strd r3, r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 441ec4 │ │ │ │ + b.w 441f0c │ │ │ │ nop │ │ │ │ - revsh r6, r5 │ │ │ │ + cbnz r6, 216528 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r2, 216504 │ │ │ │ + cbnz r2, 216516 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 216504 │ │ │ │ + cbnz r2, 216516 │ │ │ │ movs r6, r4 │ │ │ │ ldr r7, [pc, #64] @ (216528 ) │ │ │ │ movs r7, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230077,15 +230074,15 @@ │ │ │ │ ldr r2, [pc, #120] @ (21657c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ beq.n 216538 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 21654c │ │ │ │ cmp r3, #2 │ │ │ │ @@ -230117,19 +230114,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - hlt 0x000a │ │ │ │ + revsh r2, r2 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r2, 216588 │ │ │ │ + cbnz r2, 21659a │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 216586 │ │ │ │ + cbnz r4, 216598 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #180] @ (216648 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -230145,42 +230142,42 @@ │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r6, r0, #120 @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b62c8 │ │ │ │ + bl 3b6310 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 442278 │ │ │ │ + bl 4422c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 21661a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #16 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 44211c │ │ │ │ + bl 442164 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b62c8 │ │ │ │ + bl 3b6310 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -230203,23 +230200,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 216688 │ │ │ │ + rev r4, r7 │ │ │ │ movs r2, r6 │ │ │ │ str r2, [r4, #20] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8da │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -230239,15 +230236,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #28 │ │ │ │ blx 183038 │ │ │ │ ldr r3, [pc, #276] @ (2167c4 ) │ │ │ │ add.w ip, sp, #12 │ │ │ │ @@ -230286,19 +230283,19 @@ │ │ │ │ beq.n 216788 │ │ │ │ tst.w r2, #6 │ │ │ │ bne.n 2166cc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r6, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ movs r2, #19 │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ ldr r0, [pc, #168] @ (2167cc ) │ │ │ │ add.w r1, sp, #27 │ │ │ │ add.w r5, sp, #47 @ 0x2f │ │ │ │ add r0, pc │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ subs r3, #32 │ │ │ │ @@ -230324,20 +230321,20 @@ │ │ │ │ ldrb r4, [r3, #12] │ │ │ │ ldrb r3, [r2, #12] │ │ │ │ movs r2, #23 │ │ │ │ strb.w r3, [sp, #49] @ 0x31 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r4, [sp, #48] @ 0x30 │ │ │ │ strb.w r3, [sp, #50] @ 0x32 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ mov r0, r9 │ │ │ │ bl 216580 │ │ │ │ b.n 2166cc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 441eb8 │ │ │ │ + bl 441f00 │ │ │ │ str r5, [r4, #92] @ 0x5c │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ strh.w r5, [r4, #108] @ 0x6c │ │ │ │ str.w r5, [r4, #110] @ 0x6e │ │ │ │ str.w r5, [r4, #114] @ 0x72 │ │ │ │ @@ -230345,27 +230342,27 @@ │ │ │ │ b.n 2166cc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, #8] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2167be │ │ │ │ + cbnz r4, 2167d0 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb7b6 │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb7da │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb7b0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ movs r6, r4 │ │ │ │ str r2, [r6, #0] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb720 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #280] @ (2168fc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -230382,24 +230379,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #248] @ (216910 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (216914 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ bne.n 216858 │ │ │ │ ldr r2, [pc, #228] @ (216918 ) │ │ │ │ ldr r3, [pc, #212] @ (216908 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -230446,15 +230443,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ strb.w r1, [r4, #111] @ 0x6f │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 44226c │ │ │ │ + bl 4422b4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r0 │ │ │ │ bls.n 2168ec │ │ │ │ ldr r2, [pc, #80] @ (21691c ) │ │ │ │ ldr r3, [pc, #56] @ (216908 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -230467,38 +230464,38 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 216580 │ │ │ │ movs r2, #3 │ │ │ │ b.n 2168ba │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 441f64 │ │ │ │ + bl 441fac │ │ │ │ b.n 2168ca │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ movs r2, r6 │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + cpsid a │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + @ instruction: 0xb682 │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60c │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r0, [r2, r3] │ │ │ │ movs r0, r7 │ │ │ │ ldrsh r6, [r6, r0] │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [pc, #4] @ (216928 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r2, [pc, #936] @ (216cd4 ) │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230506,15 +230503,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (216988 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (21698c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #56] @ 216990 │ │ │ │ ldr r1, [pc, #56] @ (216994 ) │ │ │ │ ldr r2, [pc, #60] @ (216998 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (21699c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -230527,19 +230524,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ movs r2, r6 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #162 @ 0xa2 │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -230582,34 +230579,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #60] @ (216a34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 216a16 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1bc380 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb622 │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + push {r2, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (216ad4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230620,15 +230617,15 @@ │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #136] @ (216ae0 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w ip, r0, #192 @ 0xc0 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, ip, #16 │ │ │ │ @@ -230659,19 +230656,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r1, r7, lr} │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ movs r2, r6 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ add r6, pc, #88 @ (adr r6, 216b3c ) │ │ │ │ movs r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (216c78 ) │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230684,18 +230681,18 @@ │ │ │ │ ldr r1, [pc, #112] @ (216b74 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b62c8 │ │ │ │ + bl 3b6310 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ cbnz r3, 216b3c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -230706,32 +230703,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r6, r1 │ │ │ │ - bl 3b6318 │ │ │ │ + bl 3b6360 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #704] @ 0x2c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 216b28 │ │ │ │ mov r0, r6 │ │ │ │ adds r1, r6, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1821f8 │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r4, lr} │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 216bd0 │ │ │ │ + cbz r0, 216be2 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 216bd8 │ │ │ │ + cbz r2, 216bea │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r3, [r0, #704] @ 0x2c0 │ │ │ │ add.w ip, r3, r2 │ │ │ │ cmp.w ip, #512 @ 0x200 │ │ │ │ bls.n 216b94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -230758,24 +230755,24 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (216be4 ) │ │ │ │ add r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #704] @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 216ae8 │ │ │ │ nop │ │ │ │ - push {r3, r4} │ │ │ │ + push {r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxtb r4, r4 │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #222 @ 0xde │ │ │ │ + subs r4, #38 @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #212] @ (216cd0 ) │ │ │ │ @@ -230879,15 +230876,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #128] @ (216d98 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r4, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 216d86 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r0, #708] @ 0x2c4 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 216d46 │ │ │ │ @@ -230919,34 +230916,34 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 216d4e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #44] @ (216da8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 216d4e │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 216d34 │ │ │ │ - uxtb r0, r1 │ │ │ │ + cbz r0, 216dd4 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 216db2 │ │ │ │ + cbz r0, 216dc4 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r0, 216db0 │ │ │ │ + cbz r0, 216dc2 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [r5, r7] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 216db4 │ │ │ │ + cbz r4, 216dc6 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #992] @ (2171a0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230965,15 +230962,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #984] @ (2171b4 ) │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #9600 @ 0x2580 │ │ │ │ bne.n 216e7a │ │ │ │ ldr.w r2, [r0, #188] @ 0xbc │ │ │ │ mov r9, r7 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -231238,97 +231235,97 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 216f46 │ │ │ │ ldr r0, [pc, #244] @ (2171d0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 216f46 │ │ │ │ ldr r3, [pc, #236] @ (2171d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216ec6 │ │ │ │ ldr r3, [pc, #216] @ (2171cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 216ec6 │ │ │ │ ldr r0, [pc, #212] @ (2171d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 216ec6 │ │ │ │ ldr r3, [pc, #208] @ (2171dc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21705c │ │ │ │ ldr r3, [pc, #180] @ (2171cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 21705c │ │ │ │ ldr r0, [pc, #188] @ (2171e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 21705c │ │ │ │ ldr r3, [pc, #180] @ (2171e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21708c │ │ │ │ ldr r3, [pc, #144] @ (2171cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 21708c │ │ │ │ ldr r0, [pc, #160] @ (2171e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 21708c │ │ │ │ ldr r3, [pc, #156] @ (2171ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216fda │ │ │ │ ldr r3, [pc, #108] @ (2171cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 216fda │ │ │ │ ldr r0, [pc, #132] @ (2171f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 216fda │ │ │ │ ldr r3, [pc, #124] @ (2171f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216f86 │ │ │ │ ldr r3, [pc, #72] @ (2171cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 216f86 │ │ │ │ ldr r0, [pc, #100] @ (2171f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 216f86 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - sxth r4, r1 │ │ │ │ + sxtb r4, r2 │ │ │ │ movs r2, r6 │ │ │ │ ldr r6, [r6, r4] │ │ │ │ movs r0, r7 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r4, r4] │ │ │ │ movs r0, r7 │ │ │ │ ldr r6, [r0, r2] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -231336,39 +231333,39 @@ │ │ │ │ movs r0, r7 │ │ │ │ ldr r7, [sp, #800] @ 0x320 │ │ │ │ movs r0, r7 │ │ │ │ movs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #432 @ 0x1b0 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #984 @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (217204 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ negs r2, r2 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -231378,15 +231375,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (21732c ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #264] @ (217330 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2172de │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r8 │ │ │ │ add.w r7, r0, #84 @ 0x54 │ │ │ │ movs r6, #10 │ │ │ │ @@ -231467,19 +231464,19 @@ │ │ │ │ mov r4, r2 │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 217274 │ │ │ │ b.n 2172ce │ │ │ │ mov.w r0, ip, lsl #1 │ │ │ │ orr.w r0, r0, #1 │ │ │ │ blx 183594 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #80 @ 0x50 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 21737c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231487,295 +231484,295 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #52] @ (217384 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (217388 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #984 @ 0x3d8 │ │ │ │ movs r2, r6 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #848 @ 0x350 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ movs r1, r5 │ │ │ │ mcr2 15, 5, pc, cr3, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #28] @ (2173b8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 443d80 │ │ │ │ + b.w 443dc8 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #216] @ 0xd8 │ │ │ │ movs r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #536 @ 0x218 │ │ │ │ - b.w 450890 │ │ │ │ + b.w 4508d8 │ │ │ │ nop │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #528 @ 0x210 │ │ │ │ - b.w 450890 │ │ │ │ + b.w 4508d8 │ │ │ │ nop │ │ │ │ │ │ │ │ 002173d4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r1, #280 @ 0x118 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 45a4f4 │ │ │ │ + bl 45a53c │ │ │ │ ldr r1, [pc, #372] @ (217568 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #280] @ 0x118 │ │ │ │ ldr r1, [pc, #360] @ (21756c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #320] @ 0x140 │ │ │ │ ldr r1, [pc, #344] @ (217570 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #332] @ (217574 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #400] @ 0x190 │ │ │ │ ldr r1, [pc, #316] @ (217578 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #440] @ 0x1b8 │ │ │ │ ldr r1, [pc, #304] @ (21757c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r1, [pc, #288] @ (217580 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #288] @ 0x120 │ │ │ │ ldr r1, [pc, #276] @ (217584 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #328] @ 0x148 │ │ │ │ ldr r1, [pc, #260] @ (217588 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ ldr r1, [pc, #248] @ (21758c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #408] @ 0x198 │ │ │ │ ldr r1, [pc, #232] @ (217590 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #448] @ 0x1c0 │ │ │ │ ldr r1, [pc, #220] @ (217594 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r1, [pc, #204] @ (217598 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #312] @ 0x138 │ │ │ │ ldr r1, [pc, #192] @ (21759c ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #176] @ (2175a0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [pc, #164] @ (2175a4 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #432] @ 0x1b0 │ │ │ │ ldr r1, [pc, #148] @ (2175a8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #472] @ 0x1d8 │ │ │ │ ldr r1, [pc, #136] @ (2175ac ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ strd r0, r1, [r4, #512] @ 0x200 │ │ │ │ ldr r1, [pc, #120] @ (2175b0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [r4, #520] @ 0x208 │ │ │ │ - bl 45a680 │ │ │ │ + bl 45a6c8 │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #368 @ 0x170 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r5, sp, #776 @ 0x308 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r5, sp, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r7, sp, #400 @ 0x190 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #464 @ 0x1d0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002175b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbnz r0, 2175e4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a538 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 45a580 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r2, [pc, #56] @ (217628 ) │ │ │ │ ldr r3, [pc, #56] @ (21762c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #0 │ │ │ │ - bl 45a580 │ │ │ │ + bl 45a5c8 │ │ │ │ add.w r2, r4, #280 @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a950 │ │ │ │ + bl 45a998 │ │ │ │ add.w r0, r4, #528 @ 0x210 │ │ │ │ - bl 4507e4 │ │ │ │ + bl 45082c │ │ │ │ add.w r0, r4, #536 @ 0x218 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4507e4 │ │ │ │ + b.w 45082c │ │ │ │ stc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ │ │ │ │ 00217630 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -231783,91 +231780,91 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi.n 2176ce │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbnz r0, 21766a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a9cc │ │ │ │ + bl 45aa14 │ │ │ │ add.w r3, r5, #66 @ 0x42 │ │ │ │ add.w r8, r4, r3, lsl #3 │ │ │ │ cbz r0, 2176c2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4507f0 │ │ │ │ + bl 450838 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 458394 │ │ │ │ + bl 4583dc │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45aafc │ │ │ │ + bl 45ab44 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4509f8 │ │ │ │ + bl 450a40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217656 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a9cc │ │ │ │ + bl 45aa14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217656 │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 450910 │ │ │ │ + b.w 450958 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4509f8 │ │ │ │ + bl 450a40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217680 │ │ │ │ b.n 21768a │ │ │ │ ldr r3, [pc, #16] @ (2176e0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #16] @ (2176e4 ) │ │ │ │ ldr r0, [pc, #16] @ (2176e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002176ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbnz r0, 217712 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 45a608 │ │ │ │ + b.w 45a650 │ │ │ │ nop │ │ │ │ │ │ │ │ 00217720 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -231895,15 +231892,15 @@ │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2177c8 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (2177dc ) │ │ │ │ ldr r3, [pc, #80] @ (2177d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -231926,15 +231923,15 @@ │ │ │ │ rev r2, r2 │ │ │ │ add r1, sp, #12 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ rev r3, r3 │ │ │ │ str.w lr, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 217770 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 217784 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #808] @ (217b00 ) │ │ │ │ @@ -232050,19 +232047,19 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ ldr r1, [pc, #16] @ (2178f8 ) │ │ │ │ ldr r0, [pc, #16] @ (2178fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - add r7, pc, #312 @ (adr r7, 217a30 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 217b50 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #288 @ 0x120 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -232101,15 +232098,15 @@ │ │ │ │ cmp r4, r5 │ │ │ │ sbcs.w r3, r7, sl │ │ │ │ bcs.n 2179f6 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ subs r5, r5, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ sbc.w sl, sl, r7 │ │ │ │ subs r1, r1, r2 │ │ │ │ sbc.w r2, r3, r3, lsl #1 │ │ │ │ cmp r1, r5 │ │ │ │ @@ -232131,15 +232128,15 @@ │ │ │ │ adds r5, r5, r4 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r5 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2179dc │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ cmp r5, r2 │ │ │ │ sbcs.w r3, r7, r3 │ │ │ │ bcc.n 21795e │ │ │ │ movs r0, #1 │ │ │ │ @@ -232243,25 +232240,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (217b08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #416 @ (adr r5, 217c98 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 217db8 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #392 @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #328 @ (adr r5, 217c4c ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 217d6c ) │ │ │ │ movs r2, r6 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ @@ -232271,24 +232268,24 @@ │ │ │ │ ldrb.w fp, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r6, [r5, #28] │ │ │ │ bcc.n 217c20 │ │ │ │ mov r9, r2 │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ umull r4, r7, r7, r6 │ │ │ │ mla r7, r6, r3, r7 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ umull sl, r9, r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, sl │ │ │ │ mla r9, r6, r1, r9 │ │ │ │ sbcs.w r3, r7, r9 │ │ │ │ it lt │ │ │ │ strlt r2, [sp, #12] │ │ │ │ @@ -232362,19 +232359,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (217c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #56 @ (adr r4, 217c74 ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 217d94 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #32 │ │ │ │ movs r6, r4 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (217d30 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232404,15 +232401,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (217d40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -232432,15 +232429,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (217d4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 217ca0 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 217cb8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -232453,57 +232450,57 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (217d58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r2, [pc, #672] @ (217fd4 ) │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #664 @ (adr r3, 217fd4 ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 2180f4 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #384 @ (adr r3, 217ec8 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 217fe8 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #968 @ 0x3c8 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ + add r0, sp, #344 @ 0x158 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #184 @ (adr r3, 217e0c ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 217f2c ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #880 @ (adr r7, 2180cc ) │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r2 │ │ │ │ sub sp, #12 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ beq.n 217d8c │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -232559,15 +232556,15 @@ │ │ │ │ bl 226770 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 217dfe │ │ │ │ b.n 217e0a │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #864 @ (adr r6, 218190 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 217eb0 ) │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (217f1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232597,15 +232594,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (217f2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -232625,15 +232622,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (217f38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 217e8c │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 217ea4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -232646,45 +232643,45 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (217f44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #752] @ (218210 ) │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #744 @ (adr r1, 218210 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 217f30 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #768 @ (adr r6, 21822c ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 217f4c ) │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #416 @ (adr r6, 2180d0 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 2181f0 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #464 @ (adr r1, 218104 ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 218224 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #760 @ (adr r6, 218230 ) │ │ │ │ + add r7, pc, #24 @ (adr r7, 217f50 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #136 @ (adr r6, 217fc4 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 2180e4 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #264 @ (adr r1, 218048 ) │ │ │ │ + add r1, pc, #552 @ (adr r1, 218168 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #416 @ (adr r6, 2180e4 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 218204 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #960 @ (adr r5, 218308 ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 218028 ) │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r2, ip, [r0, #20] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -232715,15 +232712,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 217f68 │ │ │ │ movs r0, #0 │ │ │ │ b.n 217f6e │ │ │ │ nop │ │ │ │ - add r6, pc, #152 @ (adr r6, 218044 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 218164 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00217fac : │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #1 │ │ │ │ itte ne │ │ │ │ rev16ne r1, r1 │ │ │ │ @@ -232992,15 +232989,15 @@ │ │ │ │ strh.w lr, [sp, #330] @ 0x14a │ │ │ │ strh.w r7, [sp, #362] @ 0x16a │ │ │ │ strh.w r0, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #352] @ 0x160 │ │ │ │ str r2, [sp, #356] @ 0x164 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 2182aa │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 2182aa │ │ │ │ @@ -233011,54 +233008,54 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2185f4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2183f2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ dmb ish │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ str.w r3, [r9, #232] @ 0xe8 │ │ │ │ movs r0, #0 │ │ │ │ bl 2180e0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ cbz r1, 2182f8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e9bbc │ │ │ │ + bl 3e9c04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e94b0 │ │ │ │ + bl 3e94f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 217da0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr.w r2, [pc, #2736] @ 218dc8 │ │ │ │ ldr.w r3, [pc, #2708] @ 218db0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #444] @ 0x1bc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233211,15 +233208,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.w 2189ce │ │ │ │ mov r3, r8 │ │ │ │ mov r6, r5 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r4 │ │ │ │ @@ -233233,69 +233230,69 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 21856c │ │ │ │ ldr.w r7, [r9, #28] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r1, r6, r1 │ │ │ │ bge.w 2189c6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r1, r5, r7, r3 │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add r1, r3 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 2184f0 │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r7 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 218516 │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2189ae │ │ │ │ ldr.w sl, [sl, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 21843a │ │ │ │ ldrd sl, r0, [sp, #208] @ 0xd0 │ │ │ │ mov r1, sl │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2182c6 │ │ │ │ ldrd r0, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r0 │ │ │ │ bne.w 2190a2 │ │ │ │ ldr.w r3, [r9, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrd r1, r4, [r3] │ │ │ │ mov r2, r4 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2182c6 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 2182c6 │ │ │ │ @@ -233306,15 +233303,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 2182c6 │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ ldr.w r0, [r9, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ite ne │ │ │ │ movne r4, #40 @ 0x28 │ │ │ │ moveq r4, #64 @ 0x40 │ │ │ │ @@ -233377,15 +233374,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 1821d4 │ │ │ │ ldr.w r3, [r9, #116] @ 0x74 │ │ │ │ ldr.w r1, [r9, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mul.w r4, r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2186f4 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 2186f4 │ │ │ │ @@ -233396,15 +233393,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ movw r2, #489 @ 0x1e9 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr.w r0, [r9, #160] @ 0xa0 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2182b4 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ @@ -233436,15 +233433,15 @@ │ │ │ │ revne r3, r3 │ │ │ │ strd r4, r4, [sp, #216] @ 0xd8 │ │ │ │ strd r4, r4, [sp, #232] @ 0xe8 │ │ │ │ movs r4, #32 │ │ │ │ strd r3, r3, [sp, #224] @ 0xe0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 21879a │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 21879a │ │ │ │ @@ -233455,15 +233452,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2182b4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -233620,77 +233617,77 @@ │ │ │ │ str r1, [r4, #4] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [r4, #8] │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ strb r3, [r4, #12] │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp.w r0, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ beq.w 218a72 │ │ │ │ blx 181844 │ │ │ │ ldr.w r3, [pc, #1200] @ 218e0c │ │ │ │ ldr.w r2, [pc, #1200] @ 218e10 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [pc, #1196] @ 218e14 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1673 @ 0x689 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 2182d0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2f0db4 │ │ │ │ + bl 2f0dfc │ │ │ │ b.n 2182d0 │ │ │ │ movs r6, #4 │ │ │ │ mov.w r8, #56 @ 0x38 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ b.n 2183ba │ │ │ │ ldrd r2, r1, [r9, #20] │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 21900e │ │ │ │ cmp r2, #1 │ │ │ │ it ne │ │ │ │ revne r3, r3 │ │ │ │ str r3, [r0, #28] │ │ │ │ b.n 21861e │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 218594 │ │ │ │ subs r7, r0, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r8, r6, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2184c2 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r2 │ │ │ │ orrs r3, r7 │ │ │ │ beq.w 21856c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r3, r5, r4, r3 │ │ │ │ add r1, r3 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 218a30 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 218a30 │ │ │ │ @@ -233701,15 +233698,15 @@ │ │ │ │ ldr.w r1, [pc, #1032] @ 218e20 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 21856c │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r6 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ @@ -233749,28 +233746,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r6 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r0, r6, #79 @ 0x4f │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r7, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 219310 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #820] @ (218e28 ) │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -233900,15 +233897,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r9, #180] @ 0xb4 │ │ │ │ blx 181844 │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 21897a │ │ │ │ ldr.w r8, [r9, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234034,76 +234031,76 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, r7 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, pc, #136 @ (adr r5, 218e4c ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 218f6c ) │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #296 @ (adr r2, 218ef0 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 219010 ) │ │ │ │ movs r6, r4 │ │ │ │ mvns r0, r5 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, pc, #760 @ (adr r0, 2190cc ) │ │ │ │ + add r1, pc, #24 @ (adr r1, 218dec ) │ │ │ │ movs r6, r4 │ │ │ │ - add r4, pc, #328 @ (adr r4, 218f20 ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 219040 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ movs r2, r6 │ │ │ │ - add r3, pc, #120 @ (adr r3, 218e58 ) │ │ │ │ + add r3, pc, #408 @ (adr r3, 218f78 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #848 @ (adr r2, 219138 ) │ │ │ │ + add r3, pc, #112 @ (adr r3, 218e58 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ movs r2, r6 │ │ │ │ - add r1, pc, #192 @ (adr r1, 218eb0 ) │ │ │ │ + add r1, pc, #480 @ (adr r1, 218fd0 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, pc, #712 @ (adr r0, 2190c4 ) │ │ │ │ + add r0, pc, #1000 @ (adr r0, 2191e4 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #464 @ 0x1d0 │ │ │ │ ite ne │ │ │ │ movne sl, r3 │ │ │ │ addeq.w sl, sp, #248 @ 0xf8 │ │ │ │ blx 181544 │ │ │ │ @@ -234114,28 +234111,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r7 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r0, r7, #103 @ 0x67 │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r6, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ mov fp, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 21911a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #3104] @ 219ac8 │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -234337,15 +234334,15 @@ │ │ │ │ bne.w 219910 │ │ │ │ ldrd r4, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 2185a8 │ │ │ │ ldr.w r1, [r9, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2185a8 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 2185a8 │ │ │ │ @@ -234356,15 +234353,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.w 2182c6 │ │ │ │ ldr.w r1, [pc, #2496] @ 219adc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r0, [r4, #432] @ 0x1b0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #436] @ 0x1b4 │ │ │ │ @@ -234427,15 +234424,15 @@ │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ mov.w r3, #0 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 219bfe │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #32 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r0, #32 │ │ │ │ beq.n 219206 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 219206 │ │ │ │ @@ -234443,30 +234440,30 @@ │ │ │ │ movw r2, #261 @ 0x105 │ │ │ │ ldr.w r3, [pc, #2280] @ 219ae0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 219222 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ bls.n 219222 │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2187e2 │ │ │ │ mov r9, fp │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2182b4 │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 219a8e │ │ │ │ @@ -234513,15 +234510,15 @@ │ │ │ │ cmp r5, r4 │ │ │ │ strd r0, r2, [sp, #264] @ 0x108 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 219be8 │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ beq.n 219206 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 219206 │ │ │ │ @@ -234532,15 +234529,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 219206 │ │ │ │ movs r4, #0 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r7 │ │ │ │ b.n 219186 │ │ │ │ strd r2, r7, [sp, #248] @ 0xf8 │ │ │ │ @@ -234616,28 +234613,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1375 @ 0x55f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 218ce2 │ │ │ │ ldr.w r3, [pc, #1832] @ 219b04 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r2, [pc, #1832] @ 219b08 │ │ │ │ ldr.w r1, [pc, #1832] @ 219b0c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1010 @ 0x3f2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 218c48 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ movs r3, #0 │ │ │ │ strd r7, r5, [sp, #256] @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ strd r0, r2, [sp, #272] @ 0x110 │ │ │ │ @@ -234654,27 +234651,27 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ movs r2, #22 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #464 @ 0x1d0 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.w 2186fc │ │ │ │ ldr.w r3, [pc, #1748] @ 219b1c │ │ │ │ ldr.w r2, [pc, #1748] @ 219b20 │ │ │ │ ldr.w r1, [pc, #1748] @ 219b24 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1041 @ 0x411 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 218c48 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r2, [r5, #0] │ │ │ │ str.w lr, [r5, #4] │ │ │ │ strb.w ip, [r5, #8] │ │ │ │ strb r6, [r5, #9] │ │ │ │ @@ -234717,27 +234714,27 @@ │ │ │ │ ldr.w r1, [pc, #1612] @ 219b30 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1121 @ 0x461 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 218c48 │ │ │ │ ldr.w r3, [pc, #1588] @ 219b34 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1588] @ 219b38 │ │ │ │ ldr.w r1, [pc, #1588] @ 219b3c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 218c48 │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r0, [sp, #0] │ │ │ │ adds r2, r3, r7 │ │ │ │ mov r0, r7 │ │ │ │ adc.w r3, sl, #0 │ │ │ │ mov r1, sl │ │ │ │ @@ -234751,15 +234748,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1392 @ 0x570 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 218ce2 │ │ │ │ ldr.w r2, [r9, #268] @ 0x10c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs.w r2, sl, r2 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r7, r2, r3 │ │ │ │ adc.w r0, r1, r3, asr #31 │ │ │ │ @@ -234986,15 +234983,15 @@ │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ bl 217900 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219964 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r1, [r9, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2196c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235069,15 +235066,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 181844 │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ blx 181844 │ │ │ │ mov r0, r7 │ │ │ │ @@ -235092,41 +235089,41 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #16 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r5, [sp, #248] @ 0xf8 │ │ │ │ strd r4, r5, [sp, #256] @ 0x100 │ │ │ │ - bl 437804 │ │ │ │ + bl 43784c │ │ │ │ cmp r0, #16 │ │ │ │ beq.w 21897a │ │ │ │ ldr r3, [pc, #612] @ (219b58 ) │ │ │ │ ldr r2, [pc, #612] @ (219b5c ) │ │ │ │ ldr r1, [pc, #616] @ (219b60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1694 @ 0x69e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 21897a │ │ │ │ ldr r3, [pc, #592] @ (219b64 ) │ │ │ │ ldr r2, [pc, #596] @ (219b68 ) │ │ │ │ ldr r1, [pc, #596] @ (219b6c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #790 @ 0x316 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr.w r0, [r9, #164] @ 0xa4 │ │ │ │ blx 181844 │ │ │ │ b.w 2182c6 │ │ │ │ rev r3, r3 │ │ │ │ mov r2, r7 │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -235170,106 +235167,106 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1629 @ 0x65d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2198a4 │ │ │ │ ldr r3, [pc, #452] @ (219b7c ) │ │ │ │ ldr r2, [pc, #452] @ (219b80 ) │ │ │ │ ldr r1, [pc, #456] @ (219b84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1518 @ 0x5ee │ │ │ │ ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2198a4 │ │ │ │ ldr r3, [pc, #432] @ (219b88 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #432] @ (219b8c ) │ │ │ │ ldr r1, [pc, #432] @ (219b90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1615 @ 0x64f │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2198a4 │ │ │ │ ldr r3, [pc, #412] @ (219b94 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #412] @ (219b98 ) │ │ │ │ ldr r1, [pc, #412] @ (219b9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1603 @ 0x643 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2198a4 │ │ │ │ ldr r3, [pc, #392] @ (219ba0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #392] @ (219ba4 ) │ │ │ │ ldr r1, [pc, #392] @ (219ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 218c48 │ │ │ │ ldr r3, [pc, #372] @ (219bac ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #372] @ (219bb0 ) │ │ │ │ ldr r1, [pc, #376] @ (219bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1535 @ 0x5ff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2198a4 │ │ │ │ ldr r3, [pc, #352] @ (219bb8 ) │ │ │ │ ldr r2, [pc, #356] @ (219bbc ) │ │ │ │ ldr r1, [pc, #356] @ (219bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1056 @ 0x420 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 218c48 │ │ │ │ ldr r3, [pc, #336] @ (219bc4 ) │ │ │ │ ldr r2, [pc, #336] @ (219bc8 ) │ │ │ │ ldr r1, [pc, #340] @ (219bcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1624 @ 0x658 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2198a4 │ │ │ │ ldr r0, [pc, #320] @ (219bd0 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ bl 217e30 │ │ │ │ b.w 2182b4 │ │ │ │ @@ -235285,145 +235282,145 @@ │ │ │ │ adds r3, r3, r3 │ │ │ │ adcs r2, r2 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, lr, r2 │ │ │ │ b.n 2195e6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xe817ffff │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xeb11ffff │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r3, #34] @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r5, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r1, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #20] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r2, #22] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ b.n 21a15e │ │ │ │ @ instruction: 0xffff4b10 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #64] @ (219c1c ) │ │ │ │ ldr r0, [pc, #68] @ (219c20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -235446,31 +235443,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (219c38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r4, #6] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 218124 │ │ │ │ @@ -235563,18 +235560,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 219fd6 │ │ │ │ ldr.w r1, [pc, #2312] @ 21a648 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21a03c │ │ │ │ - bl 3b9da4 │ │ │ │ + bl 3b9dec │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ bl 279ca4 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 219f96 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -235611,26 +235608,26 @@ │ │ │ │ strd r9, r4, [sp, #84] @ 0x54 │ │ │ │ cmp r4, r3 │ │ │ │ str r1, [sp, #20] │ │ │ │ itet eq │ │ │ │ addeq r3, sp, #84 @ 0x54 │ │ │ │ strne r4, [sp, #44] @ 0x2c │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ cbz r0, 219df4 │ │ │ │ ldr.w r3, [pc, #2176] @ 21a65c │ │ │ │ ldr.w r2, [pc, #2176] @ 21a660 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [pc, #2156] @ 21a664 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r7, [r3, #244] @ 0xf4 │ │ │ │ @@ -235758,29 +235755,29 @@ │ │ │ │ ldr.w r1, [pc, #1824] @ 21a67c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2119 @ 0x847 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1800] @ 21a680 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1800] @ 21a684 │ │ │ │ ldr.w r1, [pc, #1800] @ 21a688 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2079 @ 0x81f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr.w r2, [pc, #1772] @ 21a68c │ │ │ │ ldr.w r3, [pc, #1684] @ 21a638 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235795,15 +235792,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs r3, #3 │ │ │ │ mov r6, r7 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ b.n 219f40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f0d6c │ │ │ │ + bl 2f0db4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 219d3e │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1704] @ 21a690 │ │ │ │ mov.w r2, #2128 @ 0x850 │ │ │ │ ldr.w r6, [pc, #1700] @ 21a694 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235811,99 +235808,99 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1696] @ 21a69c │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1676] @ 21a6a0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1676] @ 21a6a4 │ │ │ │ ldr.w r2, [pc, #1676] @ 21a6a8 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1672] @ 21a6ac │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2124 @ 0x84c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r1, [pc, #1648] @ 21a6b0 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21a354 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movw r1, #513 @ 0x201 │ │ │ │ - bl 4376a0 │ │ │ │ + bl 4376e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ mov fp, r3 │ │ │ │ bge.w 219d68 │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1608] @ 21a6b4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1604] @ 21a6b8 │ │ │ │ ldr.w r1, [pc, #1604] @ 21a6bc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2086 @ 0x826 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1584] @ 21a6c0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1580] @ 21a6c4 │ │ │ │ ldr.w r1, [pc, #1580] @ 21a6c8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2138 @ 0x85a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1560] @ 21a6cc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1556] @ 21a6d0 │ │ │ │ ldr.w r1, [pc, #1556] @ 21a6d4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2145 @ 0x861 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr.w r3, [pc, #1536] @ 21a6d8 │ │ │ │ ldr.w r2, [pc, #1536] @ 21a6dc │ │ │ │ ldr.w r1, [pc, #1536] @ 21a6e0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1819 @ 0x71b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r0, [pc, #1512] @ 21a6e4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 217da0 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21a372 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ tst r3, r2 │ │ │ │ beq.w 21a37e │ │ │ │ ldr.w r0, [pc, #1480] @ 21a6e8 │ │ │ │ @@ -235913,43 +235910,43 @@ │ │ │ │ ldr.w r1, [pc, #1476] @ 21a6f0 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb.w r4, [r0, #81] @ 0x51 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ b.n 219f96 │ │ │ │ movs r0, #10 │ │ │ │ bl 226610 │ │ │ │ b.n 219e28 │ │ │ │ ldr.w r6, [pc, #1444] @ 21a6f4 │ │ │ │ orrs.w lr, r3, fp │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ strd r3, fp, [r6, #256] @ 0x100 │ │ │ │ beq.w 21a3b0 │ │ │ │ add.w r1, r6, #8 │ │ │ │ add.w r0, r6, #24 │ │ │ │ - bl 45eeb8 │ │ │ │ + bl 45ef00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 21a3fe │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cbnz r3, 21a184 │ │ │ │ ldr.w r3, [pc, #1404] @ 21a6f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #1396] @ 21a6fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 45eec0 │ │ │ │ + bl 45ef08 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ blt.w 21a604 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cbz r3, 21a1ce │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235960,15 +235957,15 @@ │ │ │ │ movt r3, #15 │ │ │ │ sub.w r2, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bls.w 21a43a │ │ │ │ ldr.w r0, [pc, #1340] @ 21a700 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 21a3ce │ │ │ │ ldr.w r0, [pc, #1324] @ 21a704 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -236004,15 +236001,15 @@ │ │ │ │ subs r0, r6, #1 │ │ │ │ orr.w r3, r3, r2, lsl #29 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, r2, lsr #3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mul.w r6, r0, r6 │ │ │ │ str.w r6, [r5, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21a3de │ │ │ │ ldrd r2, r3, [r5, #112] @ 0x70 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -236065,15 +236062,15 @@ │ │ │ │ strd r3, r1, [r2, #88] @ 0x58 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr.w r3, [r2, #260] @ 0x104 │ │ │ │ str.w r0, [r2, #152] @ 0x98 │ │ │ │ adc.w r1, r1, r3 │ │ │ │ str.w r1, [r2, #156] @ 0x9c │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 21a10c │ │ │ │ movs r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ blx 1836e4 │ │ │ │ @@ -236089,30 +236086,30 @@ │ │ │ │ ldr r1, [pc, #1004] @ (21a724 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ mov r0, fp │ │ │ │ blx 18214c │ │ │ │ b.n 219f96 │ │ │ │ ldr r3, [pc, #976] @ (21a728 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #976] @ (21a72c ) │ │ │ │ ldr r1, [pc, #980] @ (21a730 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2166 @ 0x876 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219f96 │ │ │ │ ldr r3, [pc, #960] @ (21a734 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #240] @ 0xf0 │ │ │ │ b.n 219f96 │ │ │ │ ldr r0, [pc, #952] @ (21a738 ) │ │ │ │ @@ -236126,30 +236123,30 @@ │ │ │ │ ldr r1, [pc, #944] @ (21a744 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2177 @ 0x881 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 219d7c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [pc, #916] @ (21a748 ) │ │ │ │ ldr r2, [pc, #920] @ (21a74c ) │ │ │ │ ldr r1, [pc, #920] @ (21a750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21a0f8 │ │ │ │ ldr r0, [pc, #900] @ (21a754 ) │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ bl 22b9d0 │ │ │ │ b.n 21a1f0 │ │ │ │ @@ -236161,27 +236158,27 @@ │ │ │ │ cmp r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 21a302 │ │ │ │ ldr r0, [pc, #864] @ (21a758 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 21a1ce │ │ │ │ ldr r3, [pc, #860] @ (21a75c ) │ │ │ │ ldr r2, [pc, #860] @ (21a760 ) │ │ │ │ ldr r1, [pc, #864] @ (21a764 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1854 @ 0x73e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21a0f8 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r1, r1, #6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov.w r5, #0 │ │ │ │ adc.w r5, r5, #0 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ @@ -236192,15 +236189,15 @@ │ │ │ │ b.n 21a2cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r1, [r3, #106] @ 0x6a │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 21a45e │ │ │ │ ldr r0, [pc, #800] @ (21a768 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 21a1ce │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 21a302 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 21a302 │ │ │ │ @@ -236261,15 +236258,15 @@ │ │ │ │ ite cs │ │ │ │ movcs r5, r3 │ │ │ │ orrcc.w r5, r3, #1 │ │ │ │ str.w ip, [r7, #276] @ 0x114 │ │ │ │ cbz r5, 21a536 │ │ │ │ ldr r0, [pc, #620] @ (21a770 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr.w r0, [r7, #272] @ 0x110 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r7, #272] @ 0x110 │ │ │ │ b.n 21a1ce │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ @@ -236329,15 +236326,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 182930 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21a5f8 │ │ │ │ ldr r3, [pc, #444] @ (21a780 ) │ │ │ │ ldrd r0, r1, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ @@ -236356,15 +236353,15 @@ │ │ │ │ itt ne │ │ │ │ movne r3, r5 │ │ │ │ movne r2, r3 │ │ │ │ b.n 21a560 │ │ │ │ ldr r0, [pc, #400] @ (21a78c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 21a5cc │ │ │ │ ldr r3, [pc, #392] @ (21a790 ) │ │ │ │ movw r2, #1865 @ 0x749 │ │ │ │ ldr r1, [pc, #392] @ (21a794 ) │ │ │ │ ldr r0, [pc, #392] @ (21a798 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236386,187 +236383,187 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ cmn r2, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmn r2, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldc2l 0, cr0, [r0, #-160] @ 0xffffff60 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + ldc2 0, cr0, [r8, #160] @ 0xa0 │ │ │ │ + strh r0, [r4, #20] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r1, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ negs r6, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ tst r0, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r2, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #4] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ movs r7, #94 @ 0x5e │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ movs r2, r6 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, pc │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + adds r4, r6, #6 │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r0, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r0, #31] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r7, #29] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ subs r7, #88 @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #44 @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xfb05ffff │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #202 @ 0xca │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ movs r6, r4 │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #94 @ 0x5e │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #174 @ 0xae │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, #210 @ 0xd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r5, #19] │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r2, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #6] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ subs r3, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 21a7ec │ │ │ │ movs r5, r5 │ │ │ │ subs r2, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ subs r2, #142 @ 0x8e │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021a7a8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236588,15 +236585,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #0] │ │ │ │ str r3, [r5, #4] │ │ │ │ - bl 2f0d6c │ │ │ │ + bl 2f0db4 │ │ │ │ cbnz r0, 21a7fe │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r0, #8 │ │ │ │ @@ -236627,65 +236624,65 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #488] @ (21aa3c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #476] @ (21aa40 ) │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #468] @ (21aa44 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #456] @ (21aa48 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #448] @ (21aa4c ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #436] @ (21aa50 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #428] @ (21aa54 ) │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ ldr r1, [pc, #420] @ (21aa58 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ ldr r1, [pc, #412] @ (21aa5c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ adds r1, r6, r5 │ │ │ │ add r1, r8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r7 │ │ │ │ cmp r1, #1 │ │ │ │ bgt.n 21a9bc │ │ │ │ subs r1, r2, #0 │ │ │ │ @@ -236762,47 +236759,47 @@ │ │ │ │ beq.n 21a90e │ │ │ │ ldr r1, [pc, #232] @ (21aa64 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r9 │ │ │ │ add r1, pc │ │ │ │ mov r6, r9 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r8, r0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 21a91c │ │ │ │ ldr r1, [pc, #208] @ (21aa68 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21a922 │ │ │ │ ldr r1, [pc, #188] @ (21aa6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e00 │ │ │ │ + bl 432e48 │ │ │ │ mov r9, r0 │ │ │ │ b.n 21a922 │ │ │ │ ldr r0, [pc, #176] @ (21aa70 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ ldr r3, [pc, #176] @ (21aa74 ) │ │ │ │ ldr r1, [pc, #180] @ (21aa78 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #160] @ (21aa7c ) │ │ │ │ ldr r3, [pc, #84] @ (21aa34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236837,47 +236834,47 @@ │ │ │ │ add.w r7, r8, #5 │ │ │ │ b.n 21a90a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r6, r1, #3 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r0, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #222 @ 0xde │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r5, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r7, #22] │ │ │ │ movs r6, r4 │ │ │ │ adds r6, r4, #4 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0021aa80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -236895,50 +236892,50 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 21ab20 │ │ │ │ ldr r3, [pc, #168] @ (21ab54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #160] @ (21ab58 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 21ab14 │ │ │ │ ldrd r3, r5, [r4, #16] │ │ │ │ orrs.w r2, r3, r5 │ │ │ │ beq.n 21ab34 │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ vldr d7, [pc, #108] @ 21ab48 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ vmul.f64 d6, d6, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d5, r0, r1 │ │ │ │ ldr r1, [pc, #96] @ (21ab5c ) │ │ │ │ mov r0, r6 │ │ │ │ vdiv.f64 d7, d6, d5 │ │ │ │ add r1, pc │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vmov r2, r3, d7 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3e94b0 │ │ │ │ + b.w 3e94f8 │ │ │ │ ldr r3, [pc, #60] @ (21ab60 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #60] @ (21ab64 ) │ │ │ │ ldr r0, [pc, #64] @ (21ab68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ @@ -236957,99 +236954,99 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ adds r6, r5, #1 │ │ │ │ movs r0, r7 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r2, #10] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #12] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r0, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (21ab80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 3290f0 │ │ │ │ + b.w 329138 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ movs r0, r7 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w 32b5fc │ │ │ │ + b.w 32b644 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 44f6bc │ │ │ │ + bl 44f704 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 44f170 │ │ │ │ + bl 44f1b8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r1, [sp] │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3806c0 │ │ │ │ + b.w 380708 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #48] @ (21ac3c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 332344 │ │ │ │ + bl 33238c │ │ │ │ cmp r0, #0 │ │ │ │ itttt ge │ │ │ │ addge.w r3, r4, #16512 @ 0x4080 │ │ │ │ movge r0, #0 │ │ │ │ movge r2, #64 @ 0x40 │ │ │ │ strdge r2, r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -237061,92 +237058,92 @@ │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r4, #16384 @ 0x4000 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 357d48 │ │ │ │ + bl 357d90 │ │ │ │ mov r8, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450738 │ │ │ │ + bl 450780 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21acd0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21acd4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44eca8 │ │ │ │ + bl 44ecf0 │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 294e30 │ │ │ │ - bl 450698 │ │ │ │ + bl 4506e0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r4, r0, #16384 @ 0x4000 │ │ │ │ sub sp, #8 │ │ │ │ bl 295184 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 355968 │ │ │ │ + bl 3559b0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450738 │ │ │ │ + bl 450780 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21ad50 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21ad54 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44eca8 │ │ │ │ + bl 44ecf0 │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 294e30 │ │ │ │ - bl 450698 │ │ │ │ + bl 4506e0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237156,46 +237153,46 @@ │ │ │ │ mov r8, r1 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ - bl 355e68 │ │ │ │ + bl 355eb0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450738 │ │ │ │ + bl 450780 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21addc ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #48] @ (21ade0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44eca8 │ │ │ │ + bl 44ecf0 │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r8 │ │ │ │ bl 294e30 │ │ │ │ - bl 450698 │ │ │ │ + bl 4506e0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ stc2l 15, cr15, [r3, #1020]! @ 0x3fc │ │ │ │ - ldrb r4, [r5, #29] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237207,46 +237204,46 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ strd r1, r2, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ - bl 358700 │ │ │ │ + bl 358748 │ │ │ │ mov r6, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450738 │ │ │ │ + bl 450780 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21ae6c ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #48] @ (21ae70 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44eca8 │ │ │ │ + bl 44ecf0 │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r8 │ │ │ │ bl 294e30 │ │ │ │ - bl 450698 │ │ │ │ + bl 4506e0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -237258,51 +237255,51 @@ │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r4, #16384 @ 0x4000 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 35861c │ │ │ │ + bl 358664 │ │ │ │ mov r8, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450738 │ │ │ │ + bl 450780 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21af04 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21af08 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44eca8 │ │ │ │ + bl 44ecf0 │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 294e30 │ │ │ │ - bl 450698 │ │ │ │ + bl 4506e0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r0, [r0, #-4] │ │ │ │ mov r2, r3 │ │ │ │ - b.w 34b198 │ │ │ │ + b.w 34b1e0 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -237332,20 +237329,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 34b124 │ │ │ │ + bl 34b16c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21af44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ee370 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 21af44 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -237403,15 +237400,15 @@ │ │ │ │ cbz r1, 21b020 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2413a4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 3474f4 │ │ │ │ + bl 34753c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 21b070 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -237425,15 +237422,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (21b09c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237445,28 +237442,28 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (21b0a4 ) │ │ │ │ ldr r1, [pc, #36] @ (21b0a8 ) │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ b.n 21b02c │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r2, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ - tst r2, r4 │ │ │ │ + negs r2, r5 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r5, #8] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237479,119 +237476,119 @@ │ │ │ │ moveq r7, r0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 21afe8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b1a4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 347ec0 │ │ │ │ + bl 347f08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b164 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f1c │ │ │ │ + bl 347f64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b184 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f8c │ │ │ │ + bl 347fd4 │ │ │ │ cbz r0, 21b10c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 347fa4 │ │ │ │ + bl 347fec │ │ │ │ cbnz r0, 21b128 │ │ │ │ ldr r3, [pc, #152] @ (21b1b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 347d9c │ │ │ │ + bl 347de4 │ │ │ │ b.n 21b0f6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f2c │ │ │ │ + bl 347f74 │ │ │ │ cbnz r5, 21b152 │ │ │ │ ldr r3, [pc, #128] @ (21b1b4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #128] @ (21b1b8 ) │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #128] @ (21b1bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r0, #114 @ 0x72 │ │ │ │ b.n 21b0f8 │ │ │ │ ldr r3, [pc, #92] @ (21b1b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 347d9c │ │ │ │ + bl 347de4 │ │ │ │ b.n 21b0f6 │ │ │ │ ldr r3, [pc, #88] @ (21b1c0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #88] @ (21b1c4 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #88] @ (21b1c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 21b0f8 │ │ │ │ ldr r3, [pc, #68] @ (21b1cc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #68] @ (21b1d0 ) │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #68] @ (21b1d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ b.n 21b0f8 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 21b0f8 │ │ │ │ nop │ │ │ │ asrs r6, r6, #24 │ │ │ │ movs r0, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #4] │ │ │ │ + strb r0, [r6, #5] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r7, #17] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r0, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #15] │ │ │ │ + ldrb r4, [r1, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r0, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r5, #15] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #260] @ (21b2f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -237605,18 +237602,18 @@ │ │ │ │ beq.n 21b2da │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 21afe8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21b23c │ │ │ │ - bl 347c34 │ │ │ │ + bl 347c7c │ │ │ │ cbz r0, 21b25a │ │ │ │ mov r0, r4 │ │ │ │ - bl 347ec0 │ │ │ │ + bl 347f08 │ │ │ │ cbnz r0, 21b252 │ │ │ │ ldr r3, [pc, #216] @ (21b2f4 ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ ldr r4, [pc, #208] @ (21b2f8 ) │ │ │ │ @@ -237625,58 +237622,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f1c │ │ │ │ + bl 347f64 │ │ │ │ cbnz r0, 21b2ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b23c │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c974 │ │ │ │ + bl 32c9bc │ │ │ │ cbnz r0, 21b2a2 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a5e0 │ │ │ │ + bl 34a628 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f1c │ │ │ │ + bl 347f64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b23c │ │ │ │ ldr r3, [pc, #116] @ (21b300 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 347d9c │ │ │ │ + b.w 347de4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3523f0 │ │ │ │ + b.w 352438 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f8c │ │ │ │ + bl 347fd4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b25a │ │ │ │ ldr r3, [pc, #76] @ (21b304 ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ @@ -237686,47 +237683,47 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21b23c │ │ │ │ ldr r3, [pc, #52] @ (21b310 ) │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ ldr r1, [pc, #52] @ (21b314 ) │ │ │ │ ldr r0, [pc, #52] @ (21b318 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r2, #20 │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r3, #10] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #52 @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237737,38 +237734,38 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #232] @ (21b424 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 347c34 │ │ │ │ + bl 347c7c │ │ │ │ cbz r0, 21b360 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347ec0 │ │ │ │ + bl 347f08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b3de │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f1c │ │ │ │ + bl 347f64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b3f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ cbz r0, 21b3a8 │ │ │ │ ldr r3, [pc, #188] @ (21b428 ) │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ ldr r4, [pc, #188] @ (21b42c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (21b430 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #176] @ (21b434 ) │ │ │ │ ldr r3, [pc, #160] @ (21b424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237781,85 +237778,85 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347978 │ │ │ │ + bl 3479c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21b380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f1c │ │ │ │ + bl 347f64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b380 │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347d9c │ │ │ │ + bl 347de4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 21b380 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a5e0 │ │ │ │ + bl 34a628 │ │ │ │ b.n 21b380 │ │ │ │ ldr r3, [pc, #88] @ (21b438 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #88] @ (21b43c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (21b440 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21b380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f8c │ │ │ │ + bl 347fd4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b360 │ │ │ │ ldr r3, [pc, #64] @ (21b444 ) │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ ldr r4, [pc, #64] @ (21b448 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (21b44c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21b380 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r0, #14 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r5, #5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021b450 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237885,15 +237882,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ adds.w r3, r0, #115 @ 0x73 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 21b4d0 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #60] @ (21b4e8 ) │ │ │ │ ldr r3, [pc, #56] @ (21b4e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237905,15 +237902,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 21b4a8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r3, #10 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -237937,15 +237934,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 21afe8 │ │ │ │ cbz r0, 21b546 │ │ │ │ mov r4, r0 │ │ │ │ - bl 347ec0 │ │ │ │ + bl 347f08 │ │ │ │ cbnz r0, 21b56e │ │ │ │ ldr r3, [pc, #128] @ (21b5a8 ) │ │ │ │ cmp r7, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r7 │ │ │ │ moveq r2, r6 │ │ │ │ ldr r4, [pc, #124] @ (21b5ac ) │ │ │ │ @@ -237954,15 +237951,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #108] @ (21b5b4 ) │ │ │ │ ldr r3, [pc, #88] @ (21b5a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237973,42 +237970,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f1c │ │ │ │ + bl 347f64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b546 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347f8c │ │ │ │ + bl 347fd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b546 │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347d9c │ │ │ │ + bl 347de4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 21b546 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 21b546 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r0, #8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r0, #1] │ │ │ │ movs r6, r4 │ │ │ │ asrs r2, r7, #6 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0021b5b8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -238020,73 +238017,73 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #0 │ │ │ │ bl 21afe8 │ │ │ │ cbz r0, 21b602 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32b8d4 │ │ │ │ + bl 32b91c │ │ │ │ cbz r0, 21b632 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 347710 │ │ │ │ + bl 347758 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 21b60c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21b31c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3523f0 │ │ │ │ + b.w 352438 │ │ │ │ ldr r3, [pc, #72] @ (21b658 ) │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ ldr r5, [pc, #72] @ (21b65c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #72] @ (21b660 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3523f0 │ │ │ │ + b.w 352438 │ │ │ │ ldr r3, [pc, #48] @ (21b664 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #48] @ (21b668 ) │ │ │ │ ldr r1, [pc, #48] @ (21b66c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3523f0 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + b.w 352438 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r2, #1] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021b670 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -238109,55 +238106,55 @@ │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 21afe8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b766 │ │ │ │ mov r5, r0 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ cbz r0, 21b6c2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a558 │ │ │ │ + bl 34a5a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a74c │ │ │ │ + bl 34a794 │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ bic.w r7, r7, #280 @ 0x118 │ │ │ │ cbz r4, 21b6e2 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 21b7c2 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ orreq.w r7, r7, #2 │ │ │ │ bne.n 21b79e │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432a30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a6f8 │ │ │ │ + bl 34a740 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b798 │ │ │ │ ldr r2, [pc, #244] @ (21b7e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #244] @ (21b7ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 21b712 │ │ │ │ ldr r1, [pc, #232] @ (21b7f0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 33254c │ │ │ │ + bl 332594 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21b766 │ │ │ │ add r7, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -238168,29 +238165,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne.n 21b75e │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 21b1d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 21b7a6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 21b768 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32de2c │ │ │ │ + bl 32de74 │ │ │ │ ldr r2, [pc, #132] @ (21b7f4 ) │ │ │ │ ldr r3, [pc, #112] @ (21b7e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238219,36 +238216,36 @@ │ │ │ │ bne.n 21b75e │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 21b4ec │ │ │ │ b.n 21b768 │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432a30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r7, r7, #282 @ 0x11a │ │ │ │ - bl 34a6f8 │ │ │ │ + bl 34a740 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b6f2 │ │ │ │ b.n 21b798 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r7, #1 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r3, #1 │ │ │ │ + adds r0, r4, #2 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r2, r2, #30 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0021b7fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238270,15 +238267,15 @@ │ │ │ │ bl 21b0ac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmnne.w r0, #38 @ 0x26 │ │ │ │ bne.n 21b87a │ │ │ │ mov r0, r1 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 21b1d8 │ │ │ │ ldr r2, [pc, #60] @ (21b890 ) │ │ │ │ ldr r3, [pc, #52] @ (21b88c ) │ │ │ │ add r2, pc │ │ │ │ @@ -238293,15 +238290,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 21b852 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6, #27 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -238329,19 +238326,19 @@ │ │ │ │ blx 183038 │ │ │ │ ldrd r0, r1, [r4] │ │ │ │ mov r2, r6 │ │ │ │ bl 21afe8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21b9d4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21ba38 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 45a4f4 │ │ │ │ + bl 45a53c │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -238400,15 +238397,15 @@ │ │ │ │ strd r2, r3, [sp, #240] @ 0xf0 │ │ │ │ ldrb.w r3, [r4, #248] @ 0xf8 │ │ │ │ cbz r3, 21b9ca │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ strd r2, r3, [sp, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 45a680 │ │ │ │ + bl 45a6c8 │ │ │ │ cbnz r0, 21b9fc │ │ │ │ ldr r2, [pc, #156] @ (21ba74 ) │ │ │ │ ldr r3, [pc, #152] @ (21ba70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ @@ -238420,69 +238417,69 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbz r0, 21ba24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 347928 │ │ │ │ + bl 347970 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr.w r1, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 21ba54 │ │ │ │ cbz r1, 21ba1a │ │ │ │ mov r0, r7 │ │ │ │ - bl 34b0b0 │ │ │ │ + bl 34b0f8 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 34a8a0 │ │ │ │ + bl 34a8e8 │ │ │ │ b.n 21b9d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 347928 │ │ │ │ + bl 347970 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21b9d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 34a8f0 │ │ │ │ + bl 34a938 │ │ │ │ b.n 21b9d4 │ │ │ │ ldr r3, [pc, #60] @ (21ba78 ) │ │ │ │ mov.w r2, #434 @ 0x1b2 │ │ │ │ ldr r4, [pc, #60] @ (21ba7c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #60] @ (21ba80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21b9d4 │ │ │ │ cbz r1, 21ba5e │ │ │ │ mov r0, r7 │ │ │ │ - bl 34b038 │ │ │ │ + bl 34b080 │ │ │ │ b.n 21ba1a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21ba56 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 21ba56 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r3, #25 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #20 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r2, #19] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021ba84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -238505,15 +238502,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldrb.w r6, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r7, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 21afe8 │ │ │ │ cbz r0, 21baee │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ orrs.w r3, r4, r8 │ │ │ │ mov fp, r0 │ │ │ │ bne.n 21bb04 │ │ │ │ orrs.w r3, r6, r7 │ │ │ │ beq.w 21bbe4 │ │ │ │ orrs.w r3, r4, r6 │ │ │ │ bne.n 21bb46 │ │ │ │ @@ -238529,15 +238526,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21bb3a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21bade │ │ │ │ ldr r3, [pc, #216] @ (21bbf0 ) │ │ │ │ mov.w r2, #540 @ 0x21c │ │ │ │ ldr r4, [pc, #212] @ (21bbf4 ) │ │ │ │ ldr r1, [pc, #216] @ (21bbf8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -238545,42 +238542,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #1 │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21bb16 │ │ │ │ cbnz r6, 21bb9a │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cbnz r0, 21bba8 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 21bbc4 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21bbd2 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, fp │ │ │ │ cmp r7, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, r3 │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21baee │ │ │ │ ldr r3, [pc, #124] @ (21bbfc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #124] @ (21bc00 ) │ │ │ │ ldr r1, [pc, #124] @ (21bc04 ) │ │ │ │ add r3, pc │ │ │ │ @@ -238590,15 +238587,15 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ b.n 21bb30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21bae4 │ │ │ │ ldr r3, [pc, #92] @ (21bc08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (21bc0c ) │ │ │ │ ldr r1, [pc, #96] @ (21bc10 ) │ │ │ │ add r3, pc │ │ │ │ @@ -238608,52 +238605,52 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ b.n 21bb30 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 342380 │ │ │ │ + bl 3423c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21baea │ │ │ │ ldr r3, [pc, #64] @ (21bc14 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r4, [pc, #60] @ (21bc18 ) │ │ │ │ ldr r1, [pc, #64] @ (21bc1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ b.n 21bb26 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 34245c │ │ │ │ + b.w 3424a4 │ │ │ │ nop │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r3, #9] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r6, #7] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r7, [pc, #792] @ (21bf4c ) │ │ │ │ @@ -238673,15 +238670,15 @@ │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21bede │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 21bed2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ ldrb r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 21be4a │ │ │ │ ldr r1, [pc, #728] @ (21bf50 ) │ │ │ │ add r1, pc │ │ │ │ @@ -238696,22 +238693,22 @@ │ │ │ │ ldr.w ip, [pc, #704] @ 21bf58 │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #700] @ (21bf5c ) │ │ │ │ strd r0, ip, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cbz r6, 21bcf2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cbz r2, 21bcba │ │ │ │ ldr r1, [pc, #684] @ (21bf60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ cbz r3, 21bcc6 │ │ │ │ ldr r1, [r6, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21bef6 │ │ │ │ ldrb r3, [r6, #12] │ │ │ │ cbz r3, 21bcec │ │ │ │ @@ -238724,15 +238721,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21beba │ │ │ │ ldr r3, [pc, #648] @ (21bf68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #648] @ (21bf6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 21bdf4 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21be36 │ │ │ │ ldr r2, [pc, #624] @ (21bf70 ) │ │ │ │ @@ -238747,23 +238744,23 @@ │ │ │ │ beq.w 21be2a │ │ │ │ ldr r1, [pc, #608] @ (21bf78 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #604] @ (21bf7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ cbz r2, 21bd3c │ │ │ │ ldr r1, [pc, #596] @ (21bf80 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r8, r9, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21be62 │ │ │ │ ldrd r2, r3, [r4, #48] @ 0x30 │ │ │ │ ldrd r7, r6, [r4, #56] @ 0x38 │ │ │ │ ldrd r9, r8, [r4, #64] @ 0x40 │ │ │ │ orr.w r1, r3, r6 │ │ │ │ @@ -238808,15 +238805,15 @@ │ │ │ │ strd r6, r7, [sp, #88] @ 0x58 │ │ │ │ ldrd r6, r7, [r4, #184] @ 0xb8 │ │ │ │ strd r6, r7, [sp, #80] @ 0x50 │ │ │ │ ldrd r6, r7, [r4, #168] @ 0xa8 │ │ │ │ strd r6, r7, [sp, #72] @ 0x48 │ │ │ │ ldrd r6, r7, [r4, #152] @ 0x98 │ │ │ │ strd r6, r7, [sp, #64] @ 0x40 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21be7c │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -238833,15 +238830,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21bc64 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21bed8 │ │ │ │ ldr r1, [pc, #356] @ (21bf88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ b.n 21bc6a │ │ │ │ ldr r1, [pc, #352] @ (21bf8c ) │ │ │ │ add r1, pc │ │ │ │ b.n 21bd1a │ │ │ │ ldr r3, [pc, #348] @ (21bf90 ) │ │ │ │ add r3, pc │ │ │ │ b.n 21bd0e │ │ │ │ @@ -238865,30 +238862,30 @@ │ │ │ │ ldr r1, [pc, #324] @ (21bfa4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 21bc64 │ │ │ │ ldr r3, [pc, #324] @ (21bfa8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #316] @ (21bfac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 21bd44 │ │ │ │ ldr r1, [pc, #304] @ (21bfb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #96] @ 0x60 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 36347c │ │ │ │ + bl 3634c4 │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21be88 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -238900,53 +238897,53 @@ │ │ │ │ ldr r2, [pc, #256] @ (21bfb4 ) │ │ │ │ add r2, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21bcde │ │ │ │ ldr r3, [pc, #252] @ (21bfb8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 21bce2 │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ cbnz r4, 21bee2 │ │ │ │ ldr r1, [pc, #244] @ (21bfbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 21bcac │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 21be5c │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ b.n 21bc6a │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 21bc6a │ │ │ │ ldr r1, [pc, #212] @ (21bfc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 21bc6a │ │ │ │ ldr r3, [pc, #204] @ (21bfc4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #196] @ (21bfc8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 21bcc6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cbz r1, 21bf1a │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ b.n 21bec6 │ │ │ │ ldr r1, [pc, #176] @ (21bfcc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ b.n 21bec6 │ │ │ │ ldr r3, [pc, #168] @ (21bfd0 ) │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ ldr r1, [pc, #168] @ (21bfd4 ) │ │ │ │ ldr r0, [pc, #168] @ (21bfd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -238958,89 +238955,89 @@ │ │ │ │ ldr r0, [pc, #160] @ (21bfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsrs r2, r1, #11 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r4, #13] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ movs r6, r4 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r4, #12] │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #80 @ (adr r7, 21bfbc ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 21c0dc ) │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 21bf50 │ │ │ │ + ble.n 21bfe0 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 21bf48 │ │ │ │ + ble.n 21bfd8 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r2, #6] │ │ │ │ + strb r0, [r3, #7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 21bf2c │ │ │ │ + ble.n 21bfbc │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 21bf24 │ │ │ │ + ble.n 21bfb4 │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 21c06c │ │ │ │ + bgt.n 21befc │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r6, #7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r2, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r4, #3] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r7, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021bfe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -239056,64 +239053,64 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #408] @ (21c1a8 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #396] @ (21c1ac ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c0ba │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (21c1b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21c090 │ │ │ │ ldr r3, [pc, #360] @ (21c1b4 ) │ │ │ │ add r7, sp, #20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #360] @ (21c1b8 ) │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #352] @ (21c1bc ) │ │ │ │ ldr r1, [pc, #356] @ (21c1c0 ) │ │ │ │ add.w r3, r6, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ add r2, sp, #20 │ │ │ │ ldr r1, [r0, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32193c │ │ │ │ + bl 321984 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21c170 │ │ │ │ cbz r0, 21c090 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21c102 │ │ │ │ ldr r1, [pc, #316] @ (21c1c4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [pc, #308] @ (21c1c8 ) │ │ │ │ ldr r3, [pc, #268] @ (21c1a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239130,52 +239127,52 @@ │ │ │ │ ldr r3, [pc, #272] @ (21c1cc ) │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c090 │ │ │ │ mov r1, r4 │ │ │ │ - bl 445eac │ │ │ │ + bl 445ef4 │ │ │ │ ldr r1, [pc, #244] @ (21c1d0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ cbz r0, 21c136 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 321764 │ │ │ │ + bl 3217ac │ │ │ │ cbz r0, 21c0f2 │ │ │ │ - bl 321194 │ │ │ │ + bl 3211dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ bl 27a668 │ │ │ │ b.n 21c090 │ │ │ │ ldr r1, [pc, #208] @ (21c1d4 ) │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #200] @ (21c1d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3478b0 │ │ │ │ + bl 3478f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 34746c │ │ │ │ + bl 3474b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a9a0 │ │ │ │ + bl 34a9e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 27a668 │ │ │ │ b.n 21c090 │ │ │ │ cbz r4, 21c156 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 21c188 │ │ │ │ @@ -239194,23 +239191,23 @@ │ │ │ │ ldr r1, [pc, #132] @ (21c1e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c0f2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21c11a │ │ │ │ b.n 21c12c │ │ │ │ mov r0, r4 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 21c156 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (21c1e8 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #92] @ (21c1ec ) │ │ │ │ ldr r0, [pc, #96] @ (21c1f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239218,51 +239215,51 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsls r4, r0, #28 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #24] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ movs r2, r5 │ │ │ │ lsls r4, r3, #27 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - str r1, [sp, #616] @ 0x268 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - cdp 0, 2, cr0, cr12, cr4, {1} │ │ │ │ - @ instruction: 0xf3c00024 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + cdp 0, 7, cr0, cr4, cr4, {1} │ │ │ │ + and.w r0, r8, #10747904 @ 0xa40000 │ │ │ │ + strb r6, [r6, #8] │ │ │ │ movs r6, r4 │ │ │ │ lsls r0, r6, #25 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r5, #108] @ 0x6c │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r4, #32] │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r6, #3] │ │ │ │ + strb r4, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r6, #28] │ │ │ │ movs r2, r6 │ │ │ │ - movs r5, #42 @ 0x2a │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0021c1f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239274,29 +239271,29 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #272] @ (21c320 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 225f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c304 │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32b8d4 │ │ │ │ + bl 32b91c │ │ │ │ cbz r0, 21c276 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 324b90 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 324bd8 │ │ │ │ + bl 352438 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #212] @ (21c324 ) │ │ │ │ ldr r3, [pc, #200] @ (21c31c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239310,67 +239307,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3474f4 │ │ │ │ + bl 34753c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 21c2c2 │ │ │ │ - bl 3477e4 │ │ │ │ + bl 34782c │ │ │ │ cbz r0, 21c2de │ │ │ │ mov r0, r6 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ cbz r0, 21c2a8 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 32c974 │ │ │ │ + bl 32c9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c242 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a5e0 │ │ │ │ - bl 352380 │ │ │ │ + bl 34a628 │ │ │ │ + bl 3523c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34746c │ │ │ │ + bl 3474b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 347c34 │ │ │ │ + bl 347c7c │ │ │ │ cbz r0, 21c2f8 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r2 │ │ │ │ - bl 348da4 │ │ │ │ + bl 348dec │ │ │ │ b.n 21c242 │ │ │ │ ldr r3, [pc, #100] @ (21c328 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r0, [pc, #100] @ (21c32c ) │ │ │ │ ldr r1, [pc, #100] @ (21c330 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c242 │ │ │ │ ldr r3, [pc, #84] @ (21c334 ) │ │ │ │ movs r2, #162 @ 0xa2 │ │ │ │ ldr r0, [pc, #84] @ (21c338 ) │ │ │ │ ldr r1, [pc, #84] @ (21c33c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c242 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a9a0 │ │ │ │ + bl 34a9e8 │ │ │ │ b.n 21c242 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (21c340 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ ldr r1, [pc, #56] @ (21c344 ) │ │ │ │ ldr r0, [pc, #60] @ (21c348 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239378,34 +239375,34 @@ │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsls r2, r7, #19 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaea0029 │ │ │ │ + @ instruction: 0xfb320029 │ │ │ │ lsls r2, r6, #18 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + adds r0, #24 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r7, #4] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + subs r2, r1, r0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c34c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -239417,34 +239414,34 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #256] @ (21c468 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 225f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c44c │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ ldr r1, [pc, #224] @ (21c46c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cbnz r0, 21c3d2 │ │ │ │ - bl 34a7e8 │ │ │ │ + bl 34a830 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21c3f8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ ldr r2, [pc, #196] @ (21c470 ) │ │ │ │ ldr r3, [pc, #180] @ (21c464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239455,25 +239452,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3474f4 │ │ │ │ + bl 34753c │ │ │ │ cbz r0, 21c41c │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 347708 │ │ │ │ - bl 333b28 │ │ │ │ + bl 347750 │ │ │ │ + bl 333b70 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 3ac998 │ │ │ │ + bl 3ac9e0 │ │ │ │ cbz r0, 21c438 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34d5bc │ │ │ │ + bl 34d604 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 21c39e │ │ │ │ negs r0, r0 │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #116] @ (21c474 ) │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ @@ -239481,27 +239478,27 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #112] @ (21c47c ) │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c39e │ │ │ │ ldr r3, [pc, #96] @ (21c480 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r0, [pc, #96] @ (21c484 ) │ │ │ │ ldr r1, [pc, #100] @ (21c488 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c39e │ │ │ │ ldr r3, [pc, #80] @ (21c48c ) │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ ldr r0, [pc, #80] @ (21c490 ) │ │ │ │ ldr r1, [pc, #84] @ (21c494 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -239517,43 +239514,43 @@ │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsls r2, r4, #14 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, ip │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r6, #1 │ │ │ │ movs r0, r5 │ │ │ │ lsls r6, r2, #13 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r3, r4] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #118 @ 0x76 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r0, r3 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c4a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -239568,56 +239565,56 @@ │ │ │ │ add r6, pc │ │ │ │ add r7, sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #196] @ (21c5a0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #188] @ (21c5a4 ) │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #180] @ (21c5a8 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 183038 │ │ │ │ ldr r1, [pc, #156] @ (21c5ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ eor.w r3, r9, #1 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ uxtb r3, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb.w r3, [sp, #44] @ 0x2c │ │ │ │ strb.w r3, [sp, #105] @ 0x69 │ │ │ │ cbz r5, 21c572 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 323dfc │ │ │ │ + bl 323e44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #100] @ (21c5b0 ) │ │ │ │ ldr r3, [pc, #76] @ (21c598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239640,39 +239637,39 @@ │ │ │ │ ldr r1, [pc, #64] @ (21c5bc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c540 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r1, #9 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r2 │ │ │ │ + adds r0, r3, r3 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp lr, r3 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ movs r5, r5 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, r9 │ │ │ │ movs r7, r4 │ │ │ │ - muls r6, r6 │ │ │ │ + bics r6, r7 │ │ │ │ movs r7, r4 │ │ │ │ lsls r0, r7, #6 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrsh r2, [r1, r0] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r6, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c5c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -239687,42 +239684,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #212] @ (21c6d4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #204] @ (21c6d8 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #192] @ (21c6dc ) │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #184] @ (21c6e0 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 183038 │ │ │ │ movs r1, #0 │ │ │ │ @@ -239735,15 +239732,15 @@ │ │ │ │ bfi r1, r5, #8, #8 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ strh.w r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ cbz r4, 21c6a2 │ │ │ │ add r1, sp, #12 │ │ │ │ - bl 323cdc │ │ │ │ + bl 323d24 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #104] @ (21c6e4 ) │ │ │ │ ldr r3, [pc, #76] @ (21c6c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239767,40 +239764,40 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21c670 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r5, #4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmn r0, r6 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r5, #29 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, r6 │ │ │ │ + add r0, pc │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #108 @ 0x6c │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ movs r5, r5 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r4 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ lsls r0, r1, #2 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r1, #24] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c6f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239815,26 +239812,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #88] @ (21c784 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, sp, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 32424c │ │ │ │ + bl 324294 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21c788 ) │ │ │ │ ldr r3, [pc, #44] @ (21c77c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239851,17 +239848,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ vshr.u32 d16, d23, #8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r6 │ │ │ │ + sbcs r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ vshr.u32 d0, d23, #12 │ │ │ │ │ │ │ │ 0021c78c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239877,26 +239874,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #88] @ (21c81c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ mov r3, sp │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3242b4 │ │ │ │ + bl 3242fc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21c820 ) │ │ │ │ ldr r3, [pc, #44] @ (21c814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239913,17 +239910,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ vqadd.u32 d16, d0, d23 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3 │ │ │ │ + asrs r4, r4 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ vqadd.u16 d0, d12, d23 │ │ │ │ │ │ │ │ 0021c824 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239938,17 +239935,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ - bl 3243a8 │ │ │ │ + bl 3243f0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21c8a0 ) │ │ │ │ ldr r3, [pc, #44] @ (21c898 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239966,15 +239963,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 6, r0, cr8, cr7, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r0 │ │ │ │ + lsls r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ mrc2 0, 4, r0, cr10, cr7, {1} │ │ │ │ │ │ │ │ 0021c8a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239989,17 +239986,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ - bl 324444 │ │ │ │ + bl 32448c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21c920 ) │ │ │ │ ldr r3, [pc, #44] @ (21c918 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240017,15 +240014,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 2, r0, cr8, cr7, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + ands r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ mrc2 0, 0, r0, cr10, cr7, {1} │ │ │ │ │ │ │ │ 0021c924 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240040,17 +240037,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ - bl 3244e0 │ │ │ │ + bl 324528 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21c9a0 ) │ │ │ │ ldr r3, [pc, #44] @ (21c998 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240068,15 +240065,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r8, #220] @ 0xdc │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ ldc2 0, cr0, [sl, #220] @ 0xdc │ │ │ │ │ │ │ │ 0021c9a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240092,45 +240089,45 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #160] @ (21ca84 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #152] @ (21ca88 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbz r5, 21ca52 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ uxtb r1, r1 │ │ │ │ str.w r9, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ movs r1, #1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 322fac │ │ │ │ + bl 322ff4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #96] @ (21ca8c ) │ │ │ │ ldr r3, [pc, #76] @ (21ca78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240153,34 +240150,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (21ca98 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21ca20 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [r8, #-220] @ 0xffffff24 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r7, #12 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ movs r6, r4 │ │ │ │ - eors r4, r1 │ │ │ │ + lsls r4, r2 │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ movs r5, r5 │ │ │ │ ldc2l 0, cr0, [r8], {55} @ 0x37 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021ca9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240193,26 +240190,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #88] @ (21cb24 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3230bc │ │ │ │ + bl 323104 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21cb28 ) │ │ │ │ ldr r3, [pc, #44] @ (21cb1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240229,17 +240226,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mrrc2 0, 3, r0, r2, cr7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r6, #22 │ │ │ │ movs r7, r4 │ │ │ │ - strd r0, r0, [r8], #160 @ 0xa0 │ │ │ │ + ldmdb r0!, {r3, r5} │ │ │ │ ldc2 0, cr0, [r4], {55} @ 0x37 │ │ │ │ │ │ │ │ 0021cb2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -240252,32 +240249,32 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #104] @ (21cbc4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #96] @ (21cbc8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 322210 │ │ │ │ + bl 322258 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #64] @ (21cbcc ) │ │ │ │ ldr r3, [pc, #44] @ (21cbbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240295,18 +240292,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbc20037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #62 @ 0x3e │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xe8580028 │ │ │ │ - @ instruction: 0xf1900029 │ │ │ │ + stmia.w r0!, {r3, r5} │ │ │ │ + rsbs r0, r8, #41 @ 0x29 │ │ │ │ @ instruction: 0xfb760037 │ │ │ │ │ │ │ │ 0021cbd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -240319,40 +240316,40 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #284] @ (21cd20 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #276] @ (21cd24 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ands r3, r4 │ │ │ │ uxtb r3, r3 │ │ │ │ cbnz r3, 21cc76 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #20 │ │ │ │ - bl 45438c │ │ │ │ + bl 4543d4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ cbz r1, 21cc94 │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #216] @ (21cd28 ) │ │ │ │ ldr r3, [pc, #200] @ (21cd18 ) │ │ │ │ @@ -240377,34 +240374,34 @@ │ │ │ │ ldr r1, [pc, #180] @ (21cd34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 21cc46 │ │ │ │ mov r2, r1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #10 │ │ │ │ - bl 3255c8 │ │ │ │ + bl 325610 │ │ │ │ mov r0, r9 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21cc46 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21cc4c │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 362bb4 │ │ │ │ + bl 362bfc │ │ │ │ mov r2, r0 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 21ccfc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r0, [r1, #16] │ │ │ │ cbz r0, 21ccf6 │ │ │ │ @@ -240414,46 +240411,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r4, [sp, #37] @ 0x25 │ │ │ │ strb.w r3, [sp, #36] @ 0x24 │ │ │ │ - bl 325730 │ │ │ │ + bl 325778 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbnz r1, 21cd06 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21ccc6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3c1e94 │ │ │ │ + bl 3c1edc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 21cc46 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3258c8 │ │ │ │ + bl 325910 │ │ │ │ b.n 21ccfc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ smlatt r0, ip, r7, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r3, #7] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r4, #22 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfab40037 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021cd38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -240466,39 +240463,39 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #120] @ (21cde0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #112] @ (21cde4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ str r3, [sp, #20] │ │ │ │ strb.w r0, [sp, #21] │ │ │ │ add r0, sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 325730 │ │ │ │ + bl 325778 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #60] @ (21cde8 ) │ │ │ │ ldr r3, [pc, #44] @ (21cdd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240515,19 +240512,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrsh.w r0, [r6, #55] @ 0x37 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #50 @ 0x32 │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ movs r7, r4 │ │ │ │ - b.n 21ca7c │ │ │ │ + b.n 21cb0c │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ movs r1, r5 │ │ │ │ ldr??.w r0, [r8, r7, lsl #3] │ │ │ │ │ │ │ │ 0021cdec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240541,28 +240538,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #92] @ (21ce78 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ mov r3, sp │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 325850 │ │ │ │ + bl 325898 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21ce7c ) │ │ │ │ ldr r3, [pc, #44] @ (21ce70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240579,17 +240576,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ vst4.8 {d0-d3}, [r2 :256], r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 21c9d4 │ │ │ │ + b.n 21ca64 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ str.w r0, [r0, #55] @ 0x37 │ │ │ │ │ │ │ │ 0021ce80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240602,15 +240599,15 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3258c8 │ │ │ │ + bl 325910 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #48] @ (21cee8 ) │ │ │ │ ldr r3, [pc, #44] @ (21cee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240647,28 +240644,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #92] @ (21cf78 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3231bc │ │ │ │ + bl 323204 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (21cf7c ) │ │ │ │ ldr r3, [pc, #44] @ (21cf70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240685,17 +240682,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb.w r0, [r2, r7, lsl #3] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf7c00037 │ │ │ │ │ │ │ │ 0021cf80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240712,32 +240709,32 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #172] @ (21d054 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #160] @ (21d058 ) │ │ │ │ mov sl, r0 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ subs r0, r0, r4 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -240748,15 +240745,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r1, sl │ │ │ │ strd r4, r4, [sp, #52] @ 0x34 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 3232e8 │ │ │ │ + bl 323330 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, fp │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #64] @ (21d05c ) │ │ │ │ ldr r3, [pc, #44] @ (21d04c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240773,19 +240770,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf76c0037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #232 @ 0xe8 │ │ │ │ + subs r1, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xf6e60037 │ │ │ │ │ │ │ │ 0021d060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240801,53 +240798,53 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 183038 │ │ │ │ ldr r1, [pc, #168] @ (21d150 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #160] @ (21d154 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ ldr r1, [pc, #148] @ (21d158 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr r1, [pc, #140] @ (21d15c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ ldr r1, [pc, #128] @ (21d160 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #120] @ (21d164 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ strd r0, r1, [r4, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3474f4 │ │ │ │ + bl 34753c │ │ │ │ cbz r0, 21d13c │ │ │ │ str r7, [r4, #0] │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 21b894 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ @@ -240871,27 +240868,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r7, [r4, #4] │ │ │ │ b.n 21d102 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf68c0037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #8 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r5, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r5, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xf5ee0037 │ │ │ │ │ │ │ │ 0021d16c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240906,20 +240903,20 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #88] @ (21d1fc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 21b7fc │ │ │ │ @@ -240943,17 +240940,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf5800037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf53c0037 │ │ │ │ │ │ │ │ 0021d204 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240968,41 +240965,41 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #196] @ (21d2fc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #188] @ (21d300 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cbz r4, 21d2a6 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2413a4 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d2e6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ - bl 33c260 │ │ │ │ + bl 33c2a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a9a0 │ │ │ │ + bl 34a9e8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #132] @ (21d304 ) │ │ │ │ ldr r3, [pc, #116] @ (21d2f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241016,97 +241013,97 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 3474f4 │ │ │ │ + bl 34753c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21d266 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 32bb8c │ │ │ │ + bl 32bbd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21d2e6 │ │ │ │ - bl 32ce00 │ │ │ │ + bl 32ce48 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ - bl 34725c │ │ │ │ + bl 3472a4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 347978 │ │ │ │ + bl 3479c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bge.n 21d266 │ │ │ │ b.n 21d26e │ │ │ │ movs r4, #0 │ │ │ │ b.n 21d26e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4e80037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #6 │ │ │ │ + subs r4, r6, #7 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #76 @ 0x4c │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r6, #15 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ movs r1, r5 │ │ │ │ eor.w r0, r4, #11993088 @ 0xb70000 │ │ │ │ │ │ │ │ 0021d308 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #296] @ (21d444 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr r1, [pc, #288] @ (21d448 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #276] @ (21d44c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d3ce │ │ │ │ movs r0, #0 │ │ │ │ - bl 3c1e94 │ │ │ │ + bl 3c1edc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 323d50 │ │ │ │ + bl 323d98 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d3c4 │ │ │ │ ldr.w sl, [pc, #240] @ 21d450 │ │ │ │ mov r4, r0 │ │ │ │ add sl, pc │ │ │ │ b.n 21d386 │ │ │ │ cmp r9, r4 │ │ │ │ beq.n 21d376 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r8, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21bc20 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -241133,17 +241130,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3c22cc │ │ │ │ + b.w 3c2314 │ │ │ │ mov sl, r0 │ │ │ │ - bl 362bb4 │ │ │ │ + bl 362bfc │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 21d420 │ │ │ │ ldr.w r9, [pc, #132] @ 21d460 │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc │ │ │ │ cbz r5, 21d3ee │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -241151,85 +241148,85 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ blx 182eb0 │ │ │ │ cbnz r0, 21d41a │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 21d3fa │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ bl 21bc20 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d3e0 │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3c1e94 │ │ │ │ + b.w 3c1edc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d3e2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3c1e94 │ │ │ │ + bl 3c1edc │ │ │ │ cbz r5, 21d42e │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 21d34c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r3, #4] │ │ │ │ + str r0, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 21d84c ) │ │ │ │ + add r2, pc, #280 @ (adr r2, 21d56c ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [pc, #528] @ (21d668 ) │ │ │ │ + ldr r7, [pc, #816] @ (21d788 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + str r6, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #520 @ (adr r1, 21d66c ) │ │ │ │ + add r1, pc, #808 @ (adr r1, 21d78c ) │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0021d464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ movs r2, #0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 362d40 │ │ │ │ + bl 362d88 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d508 │ │ │ │ ldr r6, [pc, #136] @ (21d514 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #136] @ (21d518 ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 21d502 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ vldr d7, [ip, #160] @ 0xa0 │ │ │ │ vstr d7, [sp, #72] @ 0x48 │ │ │ │ @@ -241247,25 +241244,25 @@ │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [ip, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d492 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3c2074 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + b.w 3c20bc │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021d51c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241273,39 +241270,39 @@ │ │ │ │ sub sp, #32 │ │ │ │ ldr r3, [pc, #168] @ (21d5dc ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 324fa8 │ │ │ │ + bl 324ff0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d5c8 │ │ │ │ ldr r7, [pc, #152] @ (21d5e0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #152] @ 21d5e4 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 21d58a │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 21d5bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [pc, #88] @ (21d5e8 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 21d552 │ │ │ │ @@ -241314,38 +241311,38 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d58a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3c2128 │ │ │ │ + b.w 3c2170 │ │ │ │ ldr r1, [pc, #32] @ (21d5ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3ba06c │ │ │ │ + b.w 3ba0b4 │ │ │ │ rsbs r0, r0, #55 @ 0x37 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r2] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021d5f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -241363,52 +241360,52 @@ │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 381744 │ │ │ │ + bl 38178c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d91e │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 380b10 │ │ │ │ + bl 380b58 │ │ │ │ subs r7, r0, #0 │ │ │ │ blt.w 21d8ea │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 34aec0 │ │ │ │ + bl 34af08 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d8fc │ │ │ │ mov.w r8, #1 │ │ │ │ strd r7, r4, [sp] │ │ │ │ b.n 21d66c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 34ad48 │ │ │ │ + bl 34ad90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 21d698 │ │ │ │ mov r0, r5 │ │ │ │ - bl 38059c │ │ │ │ + bl 3805e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d662 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 380b10 │ │ │ │ + bl 380b58 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.w 21d878 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181844 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 34ad48 │ │ │ │ + bl 34ad90 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21d66c │ │ │ │ ldrd r7, r4, [sp] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 21d8fc │ │ │ │ movs r1, #4 │ │ │ │ @@ -241430,15 +241427,15 @@ │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul.w r9, r9, r6 │ │ │ │ add r0, r9 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 3814a4 │ │ │ │ + bl 3814ec │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 21d6c4 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r6, [r3, r8, lsl #2] │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -241481,43 +241478,43 @@ │ │ │ │ adds r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 21d6ca │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [pc, #464] @ (21d934 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp.w r8, #0 │ │ │ │ ble.w 21d912 │ │ │ │ ldr r6, [pc, #452] @ (21d938 ) │ │ │ │ movs r0, #0 │ │ │ │ - bl 3630dc │ │ │ │ + bl 363124 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #444] @ 21d93c │ │ │ │ mov r1, r6 │ │ │ │ movs r5, #0 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ mov.w r7, #416 @ 0x1a0 │ │ │ │ sub.w sl, r3, #4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ adds r5, #1 │ │ │ │ mla r0, r7, r3, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 3630dc │ │ │ │ + bl 363124 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 21d796 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 21d83e │ │ │ │ ldr.w r9, [pc, #376] @ 21d940 │ │ │ │ ldr.w r8, [pc, #376] @ 21d944 │ │ │ │ @@ -241530,28 +241527,28 @@ │ │ │ │ cbz r6, 21d81a │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21d7d6 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3630dc │ │ │ │ + bl 363124 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [r6, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21d7d6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3630dc │ │ │ │ + bl 363124 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r5, [r5, #416] @ 0x1a0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21d7fe │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 21d7da │ │ │ │ ldr r5, [sp, #32] │ │ │ │ @@ -241569,15 +241566,15 @@ │ │ │ │ blx 181844 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21d81e │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181844 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ ldr r2, [pc, #252] @ (21d94c ) │ │ │ │ ldr r3, [pc, #220] @ (21d930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -241593,15 +241590,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #20 │ │ │ │ movs r4, #0 │ │ │ │ blx 181544 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ - bl 32be80 │ │ │ │ + bl 32bec8 │ │ │ │ mov r3, r8 │ │ │ │ str.w r0, [r8] │ │ │ │ mov r5, r4 │ │ │ │ str.w r6, [r3, #12]! │ │ │ │ str.w r6, [r8, #4] │ │ │ │ str.w r3, [r8, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -241627,59 +241624,59 @@ │ │ │ │ bne.n 21d8ae │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 21d686 │ │ │ │ ldr r1, [pc, #100] @ (21d950 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ - bl 3523f0 │ │ │ │ + bl 3ba0b4 │ │ │ │ + bl 352438 │ │ │ │ b.n 21d84e │ │ │ │ ldr r1, [pc, #84] @ (21d954 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 21d8f6 │ │ │ │ ldr r1, [pc, #76] @ (21d958 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #72] @ (21d95c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 21d7be │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ b.n 21d8f6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf0fc0037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r2, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r1, r7] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ movs r5, r5 │ │ │ │ mrc 0, 5, r0, cr2, cr7, {1} │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0021d960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241713,15 +241710,15 @@ │ │ │ │ beq.n 21da14 │ │ │ │ ldr r2, [pc, #124] @ (21da2c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 21d9e2 │ │ │ │ subs r4, #0 │ │ │ │ mov.w r1, #1 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ it ne │ │ │ │ @@ -241730,15 +241727,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 21b670 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #68] @ (21da30 ) │ │ │ │ ldr r3, [pc, #48] @ (21da20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241817,23 +241814,23 @@ │ │ │ │ bpl.n 21da80 │ │ │ │ ldr r0, [pc, #32] @ (21dacc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ stcl 0, cr0, [sl], {55} @ 0x37 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021dad0 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -241869,19 +241866,19 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r0, #10 │ │ │ │ blx 1819cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ mov r0, r5 │ │ │ │ bl 1876b0 │ │ │ │ - bl 4481d4 │ │ │ │ + bl 44821c │ │ │ │ cbnz r0, 21db44 │ │ │ │ bl 292ee4 │ │ │ │ blx 1833fc │ │ │ │ - bl 448210 │ │ │ │ + bl 448258 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21db3c │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #13 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ @@ -241895,24 +241892,24 @@ │ │ │ │ movs r0, #10 │ │ │ │ blx 1819cc │ │ │ │ mov r0, r5 │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ mov r1, r4 │ │ │ │ bl 1876b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 448214 │ │ │ │ + bl 44825c │ │ │ │ b.n 21db3c │ │ │ │ nop │ │ │ │ ldc 0, cr0, [ip], {55} @ 0x37 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r2], {55} @ 0x37 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #76] @ (21dbf4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -241942,23 +241939,23 @@ │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 21dcc4 │ │ │ │ + bhi.n 21db54 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (21dc34 ) │ │ │ │ add r1, pc │ │ │ │ @@ -241967,39 +241964,39 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, r0] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 240d28 │ │ │ │ cbz r0, 21dc6a │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21dc58 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21dc5a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -242016,30 +242013,30 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21dea8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #544] @ (21ded0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r1, [pc, #536] @ (21ded4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r1, [pc, #528] @ (21ded8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r1, [pc, #520] @ (21dedc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 21dd00 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 21dd00 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21dd46 │ │ │ │ ldrb.w r3, [r8] │ │ │ │ @@ -242054,15 +242051,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (21dee4 ) │ │ │ │ ldr r1, [pc, #480] @ (21dee8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1166 @ 0x48e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #460] @ (21deec ) │ │ │ │ ldr r3, [pc, #428] @ (21decc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -242123,15 +242120,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r8, r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #328] @ (21defc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1197 @ 0x4ad │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 181db4 │ │ │ │ b.n 21dd18 │ │ │ │ mov r3, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 21dd00 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ @@ -242160,15 +242157,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ bl 1fdcc8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 21dd1c │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1fdea0 │ │ │ │ subs r0, #1 │ │ │ │ @@ -242183,15 +242180,15 @@ │ │ │ │ beq.n 21dd80 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21ddee │ │ │ │ b.n 21dd80 │ │ │ │ ldr r0, [pc, #192] @ (21df04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 21de36 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21ddcc │ │ │ │ b.n 21dd00 │ │ │ │ cbz r0, 21de80 │ │ │ │ movs r3, #1 │ │ │ │ b.n 21ddcc │ │ │ │ @@ -242206,15 +242203,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21dd88 │ │ │ │ ldr r0, [pc, #148] @ (21df0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 21dd88 │ │ │ │ mov r0, r5 │ │ │ │ blx 182930 │ │ │ │ cmp r0, #55 @ 0x37 │ │ │ │ bls.n 21de28 │ │ │ │ ldr r2, [pc, #132] @ (21df10 ) │ │ │ │ movs r1, #55 @ 0x37 │ │ │ │ @@ -242222,89 +242219,89 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #124] @ (21df18 ) │ │ │ │ add r3, pc │ │ │ │ movw r2, #1171 @ 0x493 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21dd18 │ │ │ │ ldr r2, [pc, #112] @ (21df1c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #112] @ (21df20 ) │ │ │ │ ldr r1, [pc, #116] @ (21df24 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1155 @ 0x483 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21dd18 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orn r0, ip, r7, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 21dedc │ │ │ │ + bvc.n 21df6c │ │ │ │ movs r0, r5 │ │ │ │ - bne.n 21dec8 │ │ │ │ + bcs.n 21df58 │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r6, #13] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ movs r6, r4 │ │ │ │ - bx r5 │ │ │ │ + bx lr │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ movs r6, r4 │ │ │ │ strd r0, r0, [r4, #220]! @ 0xdc │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - mov sl, r1 │ │ │ │ + mov sl, sl │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r1, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ movs r6, r4 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, ip │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ movs r6, r4 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r9 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r5, [r7, r6, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 443038 │ │ │ │ + bl 443080 │ │ │ │ ldr r4, [pc, #124] @ (21dfd0 ) │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ ldr r0, [pc, #124] @ (21dfd4 ) │ │ │ │ add r4, pc │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ it eq │ │ │ │ addeq r5, #1 │ │ │ │ @@ -242325,41 +242322,41 @@ │ │ │ │ bge.n 21dfc2 │ │ │ │ add.w r3, r7, r6, lsl #2 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r6, r2 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ - bl 443038 │ │ │ │ + bl 443080 │ │ │ │ str.w r5, [sl] │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [r8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ (21dfd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #24] @ (21dfdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ bpl.n 21e030 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, r1 │ │ │ │ @@ -242375,90 +242372,90 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 182eac │ │ │ │ cbz r1, 21e042 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 21e026 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21e006 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (21e094 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ blx 18214c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #308] @ (21e1e0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ ldr r1, [pc, #288] @ (21e1e4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #276] @ (21e1e8 ) │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #272] @ (21e1ec ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 21e1c2 │ │ │ │ cmp r5, #2 │ │ │ │ ble.n 21e162 │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -242497,40 +242494,40 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #172] @ (21e1fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 21e12c │ │ │ │ ldr r3, [pc, #156] @ (21e200 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #156] @ (21e204 ) │ │ │ │ ldr r1, [pc, #156] @ (21e208 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21e15c │ │ │ │ ldr r3, [pc, #140] @ (21e20c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #140] @ (21e210 ) │ │ │ │ ldr r1, [pc, #140] @ (21e214 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #609 @ 0x261 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21e15c │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #112] @ (21e218 ) │ │ │ │ ldr r2, [pc, #116] @ (21e21c ) │ │ │ │ ldr r1, [pc, #116] @ (21e220 ) │ │ │ │ @@ -242538,116 +242535,116 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #622 @ 0x26e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21e15c │ │ │ │ ldr r3, [pc, #96] @ (21e224 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #96] @ (21e228 ) │ │ │ │ ldr r1, [pc, #96] @ (21e22c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21e15c │ │ │ │ nop │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ movs r7, r4 │ │ │ │ - ldc2 0, cr0, [r8], #152 @ 0x98 │ │ │ │ + stc2 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ b.n 21de38 │ │ │ │ movs r7, r6 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r5 │ │ │ │ + orrs r2, r6 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ - cmn r6, r1 │ │ │ │ + orrs r6, r2 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r1, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmn r6, r2 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ movs r6, r4 │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r6 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r1, r7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #84] @ (21e294 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #84] @ (21e298 ) │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 21e260 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445144 │ │ │ │ - bl 43c96c │ │ │ │ + bl 44518c │ │ │ │ + bl 43c9b4 │ │ │ │ ldr r1, [pc, #56] @ (21e29c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r3, [pc, #52] @ (21e2a0 ) │ │ │ │ ldr r1, [pc, #52] @ (21e2a4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 21e282 │ │ │ │ - bl 3269ac │ │ │ │ + bl 3269f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ b.n 21dc10 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r6] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (21e338 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -242661,15 +242658,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r7, [r9, r3] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ blx r6 │ │ │ │ cbnz r0, 21e2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21e2d4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242678,17 +242675,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #68] @ (21e344 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2fd248 │ │ │ │ + bl 2fd290 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 40884c │ │ │ │ + bl 408894 │ │ │ │ ldrd r3, r2, [r4, #4] │ │ │ │ cbz r3, 21e32e │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r8, r8, [r4, #4] │ │ │ │ @@ -242724,41 +242721,41 @@ │ │ │ │ movs r0, #16 │ │ │ │ mov r5, r1 │ │ │ │ blx 181544 │ │ │ │ ldr r1, [pc, #64] @ (21e3b4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r1, [pc, #56] @ (21e3b8 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r1, [pc, #44] @ (21e3bc ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2f3eb0 │ │ │ │ + bl 2f3ef8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - vaddl.s32 q8, d12, d25 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + bics.w r0, r4, #41 @ 0x29 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r6, #19] │ │ │ │ movs r3, r5 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ b.w 217720 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242773,15 +242770,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b71d0 │ │ │ │ + bl 3b7218 │ │ │ │ cbz r0, 21e426 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #68] @ (21e448 ) │ │ │ │ ldr r3, [pc, #64] @ (21e444 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -242796,15 +242793,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbnz r1, 21e42e │ │ │ │ blx 183594 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21e400 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 21ea8c │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -242814,15 +242811,15 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 32193c │ │ │ │ + bl 321984 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -242837,15 +242834,15 @@ │ │ │ │ ldr r4, [pc, #316] @ (21e5d0 ) │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r9, r2 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ bl 1b5384 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21e598 │ │ │ │ ldr r1, [pc, #292] @ (21e5d4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -242857,34 +242854,34 @@ │ │ │ │ bne.n 21e52e │ │ │ │ ldr r2, [pc, #276] @ (21e5d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 21e52e │ │ │ │ cbz r3, 21e512 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f9e38 │ │ │ │ + bl 2f9e80 │ │ │ │ ldr r3, [pc, #264] @ (21e5dc ) │ │ │ │ ldr r2, [pc, #268] @ (21e5e0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2408 @ 0x968 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2fa8c0 │ │ │ │ + bl 2fa908 │ │ │ │ ldr r3, [pc, #244] @ (21e5e4 ) │ │ │ │ ldr r1, [pc, #248] @ (21e5e8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4455d4 │ │ │ │ + bl 44561c │ │ │ │ ldr r3, [pc, #236] @ (21e5ec ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c3958 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 21e576 │ │ │ │ @@ -242898,35 +242895,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cbz r3, 21e58c │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f9e38 │ │ │ │ + bl 2f9e80 │ │ │ │ ldr r3, [pc, #184] @ (21e5f0 ) │ │ │ │ ldr r2, [pc, #184] @ (21e5f4 ) │ │ │ │ ldr r1, [pc, #188] @ (21e5f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2408 @ 0x968 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2fa8c0 │ │ │ │ + bl 2fa908 │ │ │ │ ldr r3, [pc, #140] @ (21e5e4 ) │ │ │ │ ldr r1, [pc, #164] @ (21e5fc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4455d4 │ │ │ │ + bl 44561c │ │ │ │ ldr r3, [pc, #132] @ (21e5ec ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c3958 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21e5b6 │ │ │ │ @@ -242937,71 +242934,71 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (21e600 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 21e512 │ │ │ │ ldr r3, [pc, #104] @ (21e604 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (21e608 ) │ │ │ │ ldr r1, [pc, #108] @ (21e60c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2396 @ 0x95c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 21e512 │ │ │ │ negs r0, r0 │ │ │ │ blx 181b78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (21e610 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 21e512 │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ b.n 21ea98 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xe8d00026 │ │ │ │ + ldmdb r8, {r1, r2, r5} │ │ │ │ stc2 0, cr0, [sl], #272 @ 0x110 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r3, r6] │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r1, r3] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -243012,23 +243009,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 3bae08 │ │ │ │ + b.w 3bae50 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #56] @ (21e694 ) │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 21e684 │ │ │ │ ldr r5, [pc, #52] @ (21e698 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #1872 @ 0x750 │ │ │ │ add.w r5, r5, #2032 @ 0x7f0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -243042,15 +243039,15 @@ │ │ │ │ bne.n 21e670 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc 0, cr0, [sl, #-164] @ 0xffffff5c │ │ │ │ + ldcl 0, cr0, [r2, #-164] @ 0xffffff5c │ │ │ │ ldmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (21e6fc ) │ │ │ │ @@ -243058,15 +243055,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (21e700 ) │ │ │ │ mov r0, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 21e6d6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -243075,30 +243072,30 @@ │ │ │ │ ldr r3, [pc, #44] @ (21e704 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #44] @ (21e708 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #24 @ (adr r5, 21e718 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 21e838 ) │ │ │ │ movs r2, r5 │ │ │ │ b.n 21e7a0 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #84] @ 0x54 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -243119,46 +243116,46 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ ldr r1, [pc, #264] @ (21e850 ) │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e7e2 │ │ │ │ ldr r2, [pc, #252] @ (21e854 ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ blx 182d44 │ │ │ │ ldr r0, [pc, #240] @ (21e858 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r3, [pc, #236] @ (21e85c ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4456a0 │ │ │ │ + bl 4456e8 │ │ │ │ ldr r3, [pc, #228] @ (21e860 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #228] @ (21e864 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r1, [pc, #216] @ (21e868 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r1, [pc, #208] @ (21e86c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e81a │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -243196,29 +243193,29 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 3b64d4 │ │ │ │ + bl 3b651c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21e764 │ │ │ │ ldr r0, [pc, #116] @ (21e880 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [pc, #104] @ (21e884 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 445430 │ │ │ │ + bl 445478 │ │ │ │ b.n 21e7ae │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (21e888 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ ldr r1, [pc, #84] @ (21e88c ) │ │ │ │ ldr r0, [pc, #88] @ (21e890 ) │ │ │ │ add r3, pc │ │ │ │ @@ -243228,69 +243225,69 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ svc 218 @ 0xda │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ svc 208 @ 0xd0 │ │ │ │ movs r7, r6 │ │ │ │ - str r0, [r2, r5] │ │ │ │ + str r0, [r3, r6] │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r1 │ │ │ │ + adds r6, r6, r2 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ ldrsh.w r0, [ip, #68] @ 0x44 │ │ │ │ svc 72 @ 0x48 │ │ │ │ movs r7, r6 │ │ │ │ vst1.8 {d0[2]}, [r4], r4 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r0, r4] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf1220026 │ │ │ │ - subs r4, #0 │ │ │ │ + sbc.w r0, sl, #38 @ 0x26 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [pc, #968] @ (21ec58 ) │ │ │ │ + ldr r6, [pc, #232] @ (21e978 ) │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [pc, #96] @ (21e8f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #4 │ │ │ │ ldr.w r0, [r3, #2040] @ 0x7f8 │ │ │ │ cbz r0, 21e8ec │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ cbz r0, 21e8ca │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #2044] @ 0x7fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e8bc │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243387,39 +243384,39 @@ │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #56] @ (21ea10 ) │ │ │ │ + ldr r5, [pc, #344] @ (21eb30 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #768] @ (21ecdc ) │ │ │ │ + str r0, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #744] @ (21ecc8 ) │ │ │ │ + str r2, [r0, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #720] @ (21ecb4 ) │ │ │ │ + ldr r7, [pc, #1008] @ (21edd4 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #760] @ (21ece0 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #800] @ (21ed0c ) │ │ │ │ + str r0, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #816] @ (21ed20 ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #816] @ (21ed24 ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #832] @ (21ed38 ) │ │ │ │ + str r0, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #864] @ (21ed5c ) │ │ │ │ + str r0, [r4, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #880] @ (21ed70 ) │ │ │ │ + str r4, [r4, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #896] @ (21ed84 ) │ │ │ │ + str r0, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #848] @ (21ed58 ) │ │ │ │ + str r4, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 21e8fc │ │ │ │ @@ -243436,15 +243433,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #1000] @ (21ee34 ) │ │ │ │ + ldr r4, [pc, #264] @ (21eb54 ) │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ (21ea9c ) │ │ │ │ @@ -243461,23 +243458,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb280 │ │ │ │ + bl 2fb2c8 │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r0, [pc, #3020] @ 21f67c │ │ │ │ ldr.w r4, [pc, #3020] @ 21f680 │ │ │ │ @@ -243487,546 +243484,546 @@ │ │ │ │ blx 1834b0 │ │ │ │ ldr.w r1, [pc, #3008] @ 21f684 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ blx 183270 <__printf_chk@plt+0x4> │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f218 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fdb2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd9c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd84 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd6e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd58 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd40 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd28 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fd10 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fcfa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fce4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fcce │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fcb6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc9e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc88 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc72 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc5c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc2c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc14 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbfc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbe6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbda │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbce │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbb8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fba2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb76 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb5e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb46 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb30 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb1a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb04 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21faec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fad6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fac0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fab4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21faa8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa92 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa7c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa70 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa64 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa4a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa32 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa18 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9e8 │ │ │ │ mov.w r0, #2320 @ 0x910 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9b6 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9a8 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f99a │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f980 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f966 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f94c │ │ │ │ movs r0, #10 │ │ │ │ movt r0, #136 @ 0x88 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f930 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f922 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f914 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8f8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8c0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8b2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8a4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f888 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f87a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f86c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f850 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f842 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f834 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f81a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f800 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7e6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7cc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7b2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f798 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f77e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f770 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f672 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f65c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f648 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f634 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f620 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5f8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5e4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5a8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f594 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f580 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f56a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f556 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f542 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f52e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f51a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f506 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4f2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4de │ │ │ │ movw r0, #906 @ 0x38a │ │ │ │ movt r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4ca │ │ │ │ movs r0, #10 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4b6 │ │ │ │ movs r0, #10 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4a2 │ │ │ │ movs r0, #10 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f48e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f47a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f466 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f450 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f43c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f428 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f414 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f400 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3ea │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3d6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3c2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f398 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f384 │ │ │ │ mov.w r0, #2304 @ 0x900 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f370 │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f35c │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f348 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f332 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f31e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f30a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2f6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2e2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2cc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f2b6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f29e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f286 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f26e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cbnz r0, 21f256 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cbnz r0, 21f24a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cbnz r0, 21f23e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cbnz r0, 21f224 │ │ │ │ ldr.w r0, [pc, #1148] @ 21f688 │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ movs r0, #0 │ │ │ │ blx 183594 │ │ │ │ ldr.w r0, [pc, #1136] @ 21f68c │ │ │ │ @@ -244509,135 +244506,135 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 181298 │ │ │ │ b.n 21ef24 │ │ │ │ ldr r0, [pc, #248] @ (21f76c ) │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ b.n 21ef16 │ │ │ │ - ldr r6, [pc, #920] @ (21fa18 ) │ │ │ │ + ldr r7, [pc, #184] @ (21f738 ) │ │ │ │ movs r6, r4 │ │ │ │ bgt.n 21f714 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #312] @ (21f7c0 ) │ │ │ │ + ldr r7, [pc, #600] @ (21f8e0 ) │ │ │ │ movs r6, r4 │ │ │ │ - bvs.n 21f6fc │ │ │ │ + bvs.n 21f58c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #368] @ (21f800 ) │ │ │ │ + ldr r0, [pc, #656] @ (21f920 ) │ │ │ │ movs r6, r4 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 21f684 │ │ │ │ + bpl.n 21f714 │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 21f630 │ │ │ │ + bpl.n 21f6c0 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #24 │ │ │ │ movs r0, r5 │ │ │ │ - bmi.n 21f780 │ │ │ │ + bmi.n 21f610 │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 21f6d4 │ │ │ │ + bmi.n 21f764 │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 21f618 │ │ │ │ + bcc.n 21f6a8 │ │ │ │ movs r6, r4 │ │ │ │ - bcs.n 21f5c4 │ │ │ │ + bcs.n 21f654 │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 21f74c │ │ │ │ + bne.n 21f5dc │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ + movs r6, r4 │ │ │ │ + ldmia r0!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r5} │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ - movs r6, r4 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ - movs r6, r4 │ │ │ │ - bkpt 0x00fe │ │ │ │ - movs r6, r4 │ │ │ │ - bkpt 0x00c2 │ │ │ │ - movs r6, r4 │ │ │ │ - bkpt 0x0082 │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + itte mi │ │ │ │ + movmi r6, r4 │ │ │ │ + itet eq @ unpredictable │ │ │ │ + moveq r6, r4 │ │ │ │ + bkpt 0x00ca │ │ │ │ + moveq r6, r4 │ │ │ │ + bkpt 0x0006 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r6, pc} │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 21f78c │ │ │ │ + cbnz r2, 21f79e │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 21f77c │ │ │ │ + cbnz r6, 21f78e │ │ │ │ movs r6, r4 │ │ │ │ - revsh r6, r2 │ │ │ │ + cbnz r6, 21f776 │ │ │ │ movs r6, r4 │ │ │ │ - hlt 0x0012 │ │ │ │ + revsh r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 21f762 │ │ │ │ + cbnz r6, 21f774 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb7d8 │ │ │ │ + @ instruction: 0xb820 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb79c │ │ │ │ + @ instruction: 0xb7e4 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb6f0 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ movs r6, r4 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb698 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ movs r6, r4 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cbz r6, 21f7ba │ │ │ │ + cbz r6, 21f7cc │ │ │ │ movs r6, r4 │ │ │ │ - cbz r0, 21f7b6 │ │ │ │ + cbz r0, 21f7c8 │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r0, [pc, #1620] @ 21fdc8 │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ b.w 21ef08 │ │ │ │ ldr.w r3, [pc, #1612] @ 21fdcc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ @@ -245221,165 +245218,165 @@ │ │ │ │ ldr r0, [pc, #316] @ (21fef4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 181298 │ │ │ │ b.w 21eaec │ │ │ │ - add r3, pc, #608 @ (adr r3, 22002c ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 22014c ) │ │ │ │ movs r0, r5 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 21fe06 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r4, 21fdf8 │ │ │ │ + cbz r4, 21fe0a │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 21fde8 │ │ │ │ + cbz r2, 21fdfa │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + cbz r4, 21fdea │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #792 @ (adr r2, 22010c ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 21fe2c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #568 @ (adr r2, 220038 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 220158 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r6, pc, #808 @ (adr r6, 22012c ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 21fe4c ) │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #624 @ (adr r6, 220078 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 220198 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #344 @ (adr r2, 21ff64 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 220084 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #872 @ (adr r4, 220178 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 21fe98 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #296 @ (adr r3, 21ff3c ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 22005c ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #16] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #920 @ (adr r1, 2201b8 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 21fed8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r3, #12] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #384 @ (adr r1, 21ffb8 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 2200d8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r3, #7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #616 @ (adr r0, 2200c4 ) │ │ │ │ + add r0, pc, #904 @ (adr r0, 2201e4 ) │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r3, #4] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #2] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #344 @ (adr r0, 21ffc4 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 2200e4 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r6, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r5, #80] @ 0x50 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #744] @ (2201c4 ) │ │ │ │ + ldr r7, [pc, #8] @ (21fee4 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #200] @ (21ffa8 ) │ │ │ │ + ldr r0, [pc, #488] @ (2200c8 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r2, r0 │ │ │ │ + add r2, r9 │ │ │ │ movs r6, r4 │ │ │ │ - bics r0, r7 │ │ │ │ + add r0, r0 │ │ │ │ movs r6, r4 │ │ │ │ - muls r2, r4 │ │ │ │ + bics r2, r5 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #210 @ 0xd2 │ │ │ │ + subs r5, #26 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (21ff8c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -245393,82 +245390,82 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 321684 │ │ │ │ + bl 3216cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21ff0e │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ mov r7, r0 │ │ │ │ cbnz r6, 21ff66 │ │ │ │ ldr r3, [pc, #76] @ (21ff90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 32193c │ │ │ │ + bl 321984 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #16] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #44] @ (21ff94 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r3, [pc, #28] @ (21ff90 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21ff44 │ │ │ │ ldr r2, [pc, #28] @ (21ff98 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 21ff44 │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #476] @ (22018c ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 43309c │ │ │ │ + bl 4330e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220040 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #45 @ 0x2d │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4330b4 │ │ │ │ + bl 4330fc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r7, r4 │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181d78 │ │ │ │ cbz r0, 220038 │ │ │ │ @@ -245482,15 +245479,15 @@ │ │ │ │ it eq │ │ │ │ strbeq.w r8, [r2] │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21ffea │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22013a │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cbz r2, 220026 │ │ │ │ adds r2, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -245498,107 +245495,107 @@ │ │ │ │ strex r1, r3, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 220012 │ │ │ │ dmb ish │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 432a1c │ │ │ │ + bl 432a64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21ffc4 │ │ │ │ ldr r4, [pc, #332] @ (220190 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ cbz r0, 220060 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [pc, #320] @ (220194 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r4, [pc, #308] @ (220198 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ cbz r0, 220084 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #296] @ (22019c ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r4, [pc, #280] @ (2201a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ cbz r0, 2200a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #268] @ (2201a4 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r4, [pc, #252] @ (2201a8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2200dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #240] @ (2201ac ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ ldr r0, [pc, #232] @ (2201b0 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r4, [pc, #212] @ (2201b4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ cbz r0, 220102 │ │ │ │ ldr r5, [pc, #204] @ (2201b8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22017a │ │ │ │ blx 183728 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r1, [pc, #184] @ (2201bc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 432be8 │ │ │ │ + bl 432c30 │ │ │ │ cbz r0, 220124 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 220188 │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ @@ -245627,69 +245624,69 @@ │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #124] @ (2201d0 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1741 @ 0x6cd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ b.n 220040 │ │ │ │ ldr r1, [pc, #104] @ (2201d4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ b.n 22011e │ │ │ │ ldr r0, [pc, #92] @ (2201d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ bl 183d64 │ │ │ │ stmia r7!, {r1, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r3, r5] │ │ │ │ movs r0, r5 │ │ │ │ b.n 2203c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r2, #1] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ movs r5, r4 │ │ │ │ b.n 2202bc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r2, #66 @ 0x42 │ │ │ │ movs r7, r4 │ │ │ │ b.n 22025c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r3, #64 @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stc2 0, cr0, [r8, #-152] @ 0xffffff68 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldc2l 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #268] @ (2202f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -245718,15 +245715,15 @@ │ │ │ │ beq.n 22020c │ │ │ │ ldr r1, [pc, #224] @ (220308 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cbz r0, 220272 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne.n 2202e8 │ │ │ │ adds r0, #1 │ │ │ │ bl 1cbc28 │ │ │ │ @@ -245755,21 +245752,21 @@ │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (220318 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 42f634 │ │ │ │ + bl 42f67c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ - bl 427680 │ │ │ │ - bl 42b794 │ │ │ │ + bl 4276c8 │ │ │ │ + bl 42b7dc │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ ldr.w lr, [pc, #128] @ 22031c │ │ │ │ mov r6, r0 │ │ │ │ add lr, pc │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r4, lr, #32 │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -245779,84 +245776,84 @@ │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ add.w r1, lr, #32 │ │ │ │ ldr.w lr, [pc, #96] @ 220320 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r5, lr] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 427510 │ │ │ │ + bl 427558 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 422da8 │ │ │ │ + bl 422df0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ b.n 22024e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (220324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r4} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 22054c │ │ │ │ + b.n 2205dc │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r7 │ │ │ │ + asrs r4, r0 │ │ │ │ movs r3, r5 │ │ │ │ svc 38 @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r4!, {r1, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8ca0027 │ │ │ │ + ldmdb r2, {r0, r1, r2, r5} │ │ │ │ udf #204 @ 0xcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #132] @ (2203c0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432a30 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ cbz r2, 220362 │ │ │ │ adds r3, r2, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r0, [r3] │ │ │ │ adds r0, #1 │ │ │ │ strex r1, r0, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 220350 │ │ │ │ dmb ish │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432a1c │ │ │ │ + bl 432a64 │ │ │ │ ldr r3, [pc, #88] @ (2203c4 ) │ │ │ │ ldr r2, [pc, #88] @ (2203c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4467dc │ │ │ │ + bl 446824 │ │ │ │ cbz r4, 22039c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2203bc │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -245872,15 +245869,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43426c │ │ │ │ + b.w 4342b4 │ │ │ │ bl 183d94 │ │ │ │ stmia r3!, {r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ ble.n 2203c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -245896,21 +245893,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 445eac │ │ │ │ + bl 445ef4 │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 411210 │ │ │ │ + bl 411258 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 22042a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 220490 │ │ │ │ adds r3, r0, #4 │ │ │ │ dmb ish │ │ │ │ @@ -245933,15 +245930,15 @@ │ │ │ │ bne.n 220436 │ │ │ │ dmb ish │ │ │ │ cbz r2, 22047e │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 220458 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #64] @ (22049c ) │ │ │ │ ldr r3, [pc, #60] @ (220498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -245952,17 +245949,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 22044a │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 22042a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183d94 │ │ │ │ stmia r3!, {r1, r2, r3, r4} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -245988,20 +245985,20 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #144] @ (220568 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add.w r2, sp, #11 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 446ccc │ │ │ │ + bl 446d14 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbz r3, 2204f8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 444d6c │ │ │ │ + bl 444db4 │ │ │ │ mov r0, r4 │ │ │ │ blx 183594 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 220328 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -246031,15 +246028,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r1 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 220524 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183d94 │ │ │ │ stmia r2!, {r2, r3, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -246070,15 +246067,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 21db98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220634 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 436658 │ │ │ │ + bl 4366a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 220608 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 22076c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -246091,15 +246088,15 @@ │ │ │ │ ldr r1, [pc, #432] @ (220784 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2317 @ 0x90d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220768 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -246137,75 +246134,75 @@ │ │ │ │ bne.n 220748 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 443834 │ │ │ │ + b.w 44387c │ │ │ │ ldr r1, [pc, #308] @ (220790 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 2206c6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42f5bc │ │ │ │ + bl 42f604 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #284] @ (220794 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d318 │ │ │ │ ldr r3, [pc, #268] @ (220798 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w ip, r2, #4 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ b.n 2205e4 │ │ │ │ ldr r2, [pc, #244] @ (22079c ) │ │ │ │ ldr r3, [pc, #200] @ (220774 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 220748 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43426c │ │ │ │ + b.w 4342b4 │ │ │ │ ldr r1, [pc, #216] @ (2207a0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 2206f4 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r1, [sp, #12] │ │ │ │ - bl 42f5bc │ │ │ │ + bl 42f604 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41c5d0 │ │ │ │ + bl 41c618 │ │ │ │ cbnz r0, 220734 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ b.n 2205e4 │ │ │ │ ldr r1, [pc, #172] @ (2207a4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cbz r0, 220724 │ │ │ │ ldr r1, [pc, #164] @ (2207a8 ) │ │ │ │ @@ -246224,15 +246221,15 @@ │ │ │ │ bl 220328 │ │ │ │ b.n 2205e4 │ │ │ │ ldr r3, [pc, #140] @ (2207b4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 4467dc │ │ │ │ + bl 446824 │ │ │ │ b.n 2205e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 2130e0 │ │ │ │ b.n 2206ec │ │ │ │ ldr r0, [pc, #120] @ (2207b8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ @@ -246253,49 +246250,49 @@ │ │ │ │ bl 183d64 │ │ │ │ stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ movs r6, r4 │ │ │ │ stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ stmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #27 │ │ │ │ movs r0, r7 │ │ │ │ stmia r0!, {r1, r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, #10 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ movs r5, r4 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ movs r5, r4 │ │ │ │ bge.n 22083c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, r4, #3 │ │ │ │ + adds r2, r5, #4 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r7, #24 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #904] @ (220b60 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -246307,25 +246304,25 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #888] @ (220b70 ) │ │ │ │ ldr r2, [pc, #888] @ (220b74 ) │ │ │ │ ldr r1, [pc, #892] @ (220b78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #876] @ (220b7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #876] @ (220b80 ) │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ adds r0, #8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -246341,114 +246338,114 @@ │ │ │ │ ldr r1, [pc, #852] @ (220b88 ) │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r0, [pc, #852] @ (220b8c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220aae │ │ │ │ - bl 321570 │ │ │ │ + bl 3215b8 │ │ │ │ ldr r3, [pc, #828] @ (220b90 ) │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 229520 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220a20 │ │ │ │ bl 1dc8f8 │ │ │ │ ldr r0, [pc, #812] @ (220b94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r4, r0 │ │ │ │ bl 1fe2c8 │ │ │ │ ldr r1, [pc, #804] @ (220b98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1ebd64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220a3e │ │ │ │ ldr r0, [pc, #780] @ (220b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [pc, #776] @ (220ba0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr r3, [pc, #768] @ (220ba4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ cbz r4, 2208d4 │ │ │ │ mov.w r8, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 240e0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220b4a │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2208ac │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #716] @ (220ba8 ) │ │ │ │ ldr r2, [pc, #720] @ (220bac ) │ │ │ │ ldr r1, [pc, #720] @ (220bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 321570 │ │ │ │ + bl 3215b8 │ │ │ │ ldr r3, [pc, #700] @ (220bb4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 220910 │ │ │ │ ldr r2, [pc, #696] @ (220bb8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 220a1a │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220a1a │ │ │ │ - bl 2f3f50 │ │ │ │ + bl 2f3f98 │ │ │ │ bl 1ec8b4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cbz r0, 220924 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220b24 │ │ │ │ ldr r3, [pc, #660] @ (220bbc ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbz r4, 220950 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #4 │ │ │ │ bne.n 22094a │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1dbaa0 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22092c │ │ │ │ ldr r3, [pc, #620] @ (220bc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 22096c │ │ │ │ @@ -246536,20 +246533,20 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 181844 │ │ │ │ b.n 2209b4 │ │ │ │ bl 2860b4 │ │ │ │ b.n 220910 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 22952c │ │ │ │ - bl 326fdc │ │ │ │ + bl 327024 │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 220860 │ │ │ │ ldr r0, [pc, #432] @ (220be4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #424] @ (220be8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbnz r4, 220a50 │ │ │ │ b.n 22088c │ │ │ │ @@ -246557,26 +246554,26 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 22088c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 220a48 │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ bl 1ebd64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220af8 │ │ │ │ mov r0, r9 │ │ │ │ bl 20de70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220ad8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ b.n 220a48 │ │ │ │ bl 295be8 │ │ │ │ b.n 22099c │ │ │ │ ldr r3, [pc, #328] @ (220bd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246603,59 +246600,59 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 183360 <__fprintf_chk@plt+0x4> │ │ │ │ blx 1833fc │ │ │ │ ldr r0, [pc, #296] @ (220bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 22096c │ │ │ │ ldr r3, [pc, #288] @ (220bfc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #288] @ (220c00 ) │ │ │ │ ldr r1, [pc, #292] @ (220c04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ movw r2, #833 @ 0x341 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 220a78 │ │ │ │ ldr r3, [pc, #268] @ (220c08 ) │ │ │ │ ldr r2, [pc, #272] @ (220c0c ) │ │ │ │ ldr r1, [pc, #272] @ (220c10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ blx 18155c │ │ │ │ ldr r1, [pc, #256] @ (220c14 ) │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ - bl 4429a4 │ │ │ │ + bl 4429ec │ │ │ │ mov r0, r6 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #236] @ (220c18 ) │ │ │ │ ldr r2, [pc, #240] @ (220c1c ) │ │ │ │ ldr r1, [pc, #240] @ (220c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movw r2, #2789 @ 0xae5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #216] @ (220c24 ) │ │ │ │ movw r2, #2760 @ 0xac8 │ │ │ │ ldr r1, [pc, #212] @ (220c28 ) │ │ │ │ ldr r0, [pc, #216] @ (220c2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -246667,45 +246664,45 @@ │ │ │ │ movcs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ittt cs │ │ │ │ movcs r7, r6 │ │ │ │ addcs r0, r5, #3 │ │ │ │ movcs r0, r0 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + adds r4, r0, #2 │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #568 @ (adr r6, 220db0 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 220ed0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #21 │ │ │ │ movs r0, r7 │ │ │ │ bls.n 220c18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ bcc.n 220b9a │ │ │ │ - @ instruction: 0xfffffffa │ │ │ │ - movs r6, r4 │ │ │ │ + vmla.i q8, , d2[0] │ │ │ │ + movs r7, r4 │ │ │ │ bcc.n 220ada │ │ │ │ vqdmulh.s q8, , d10[0] │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r4, r6 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, pc, #688 @ (adr r5, 220e60 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 220f80 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #256 @ 0x100 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r1, #17 │ │ │ │ movs r0, r7 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #17 │ │ │ │ movs r0, r7 │ │ │ │ @@ -246719,55 +246716,55 @@ │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 220b78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ pop {r2, r3, r6, pc} │ │ │ │ movs r7, r6 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r5, #12 │ │ │ │ movs r0, r7 │ │ │ │ pop {r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r4, r6 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #68 @ 0x44 │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r0, r6 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r5} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + adds r2, r2, r5 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ + stmia r0!, {r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, #244 @ 0xf4 │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r4, r3 │ │ │ │ + adds r4, r5, r4 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r3, #30 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 220c94 │ │ │ │ @@ -246793,75 +246790,75 @@ │ │ │ │ bne.n 220c4e │ │ │ │ ldr r0, [pc, #112] @ (220ce4 ) │ │ │ │ ldr r1, [pc, #116] @ (220ce8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 4433f0 │ │ │ │ + bl 443438 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #84] @ (220cec ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ cbz r0, 220cb4 │ │ │ │ ldr r5, [pc, #80] @ (220cf0 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (220cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220c9e │ │ │ │ ldr r0, [pc, #52] @ (220cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ cbz r0, 220cd0 │ │ │ │ ldr r5, [pc, #48] @ (220cfc ) │ │ │ │ add r5, pc │ │ │ │ b.n 220c82 │ │ │ │ ldr r0, [pc, #44] @ (220d00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220cca │ │ │ │ b.n 220c80 │ │ │ │ nop │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ movs r6, r6 │ │ │ │ bmi.n 220cd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ite le │ │ │ │ - movle r6, r4 │ │ │ │ - ldrbgt r2, [r0, #28] │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ + movs r6, r4 │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ movs r5, r4 │ │ │ │ - itt ge │ │ │ │ - movge r6, r4 │ │ │ │ - ldrbge r6, [r3, #27] │ │ │ │ + ite al │ │ │ │ + moval r6, r4 │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 220d26 │ │ │ │ + cbnz r4, 220d38 │ │ │ │ movs r4, r4 │ │ │ │ - itee lt │ │ │ │ - movlt r6, r4 │ │ │ │ - stmdbge sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - movge.w ip, #4096 @ 0x1000 │ │ │ │ + itte │ │ │ │ + mov r6, r4 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #440] @ (220ed0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #440] @ (220ed4 ) │ │ │ │ mov sl, r1 │ │ │ │ add r2, pc │ │ │ │ @@ -246890,24 +246887,24 @@ │ │ │ │ add.w fp, r9, #2032 @ 0x7f0 │ │ │ │ lsls r7, r4, #4 │ │ │ │ ldr.w r6, [r7, fp] │ │ │ │ cbz r6, 220d6c │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220df0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 220d56 │ │ │ │ ldr r0, [pc, #372] @ (220ee8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r5, [pc, #360] @ (220eec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r9, [pc, #360] @ 220ef0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ @@ -246977,29 +246974,29 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbz r3, 220e5e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220d72 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220e1c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220d72 │ │ │ │ movs r2, #1 │ │ │ │ b.n 220e1c │ │ │ │ ldr r2, [pc, #180] @ (220f14 ) │ │ │ │ ldr r3, [pc, #112] @ (220ed4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -247026,15 +247023,15 @@ │ │ │ │ blx 182eb0 │ │ │ │ cbnz r0, 220eb4 │ │ │ │ ldr r2, [pc, #120] @ (220f1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (220f20 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r2, [pc, #108] @ (220f24 ) │ │ │ │ add r2, pc │ │ │ │ b.n 220ea4 │ │ │ │ ldr r3, [pc, #108] @ (220f28 ) │ │ │ │ movw r2, #1060 @ 0x424 │ │ │ │ @@ -247045,59 +247042,59 @@ │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cbnz r0, 220f0e │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 220f0c │ │ │ │ + bvs.n 220f9c │ │ │ │ movs r4, r4 │ │ │ │ cbnz r2, 220f16 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #208 @ (adr r7, 220fb8 ) │ │ │ │ movs r6, r6 │ │ │ │ - itet hi │ │ │ │ - movhi r6, r4 │ │ │ │ - addls r6, pc, #992 @ (adr r6, 2212d0 ) │ │ │ │ - movhi r6, r6 │ │ │ │ - itte eq │ │ │ │ - moveq r6, r4 │ │ │ │ - ldrheq r0, [r2, #42] @ 0x2a │ │ │ │ - movne r0, r5 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + itee le │ │ │ │ + movle r6, r4 │ │ │ │ + addgt r6, pc, #992 @ (adr r6, 2212d0 ) │ │ │ │ + movgt r6, r6 │ │ │ │ + itee mi │ │ │ │ + movmi r6, r4 │ │ │ │ + ldrhpl r0, [r3, #44] @ 0x2c │ │ │ │ + movpl r0, r5 │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x00a0 │ │ │ │ + bkpt 0x00e8 │ │ │ │ movs r6, r4 │ │ │ │ - itt eq │ │ │ │ - moveq r6, r4 │ │ │ │ - itee eq @ unpredictable │ │ │ │ - moveq r6, r4 │ │ │ │ - ite ne @ unpredictable │ │ │ │ - movne r6, r4 │ │ │ │ - asreq r4, r2, #2 │ │ │ │ + ite mi │ │ │ │ + movmi r6, r4 │ │ │ │ + itet pl @ unpredictable │ │ │ │ + movpl r6, r4 │ │ │ │ + itt pl @ unpredictable │ │ │ │ + movpl r6, r4 │ │ │ │ + asrpl r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8a2 │ │ │ │ movs r7, r6 │ │ │ │ - strh r4, [r5, #0] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x001c │ │ │ │ + bkpt 0x0064 │ │ │ │ movs r6, r4 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 220f84 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ movs r2, r6 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0022 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220f34 : │ │ │ │ ldr r3, [pc, #12] @ (220f44 ) │ │ │ │ ldr r2, [pc, #16] @ (220f48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -247137,24 +247134,24 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ adds r3, #32 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #80] @ (220fe4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 427680 │ │ │ │ + bl 4276c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r2, [pc, #64] @ (220fe8 ) │ │ │ │ ldr r3, [pc, #44] @ (220fd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -247210,30 +247207,30 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bne.n 221110 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r3, #17 │ │ │ │ movs r2, r6 │ │ │ │ - movs r6, #4 │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221044 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ cbnz r0, 22106a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2207c4 │ │ │ │ ldr r3, [pc, #48] @ (22109c ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -247241,29 +247238,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2210a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2808 @ 0xaf8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r1, #16 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r4, pc} │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002210a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -247278,136 +247275,136 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #3032] @ 221cc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d10 │ │ │ │ + bl 443d58 │ │ │ │ ldr.w r3, [pc, #3024] @ 221cc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d10 │ │ │ │ + bl 443d58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 443d10 │ │ │ │ + bl 443d58 │ │ │ │ ldr.w r3, [pc, #3008] @ 221cc8 │ │ │ │ ldr.w r6, [pc, #3008] @ 221ccc │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d10 │ │ │ │ + bl 443d58 │ │ │ │ ldr.w r3, [pc, #2996] @ 221cd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2984] @ 221cd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2976] @ 221cd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2964] @ 221cdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2956] @ 221ce0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2936] @ 221ce4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2928] @ 221ce8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2916] @ 221cec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2908] @ 221cf0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #116 @ 0x74 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #184 @ 0xb8 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #220 @ 0xdc │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #304 @ 0x130 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #500 @ 0x1f4 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #648 @ 0x288 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #732 @ 0x2dc │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #768 @ 0x300 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #804 @ 0x324 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #872 @ 0x368 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #940 @ 0x3ac │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2808] @ 221cf4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ ldr.w r3, [pc, #2792] @ 221cf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ addw r0, r6, #1156 @ 0x484 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ add.w r0, r6, #1256 @ 0x4e8 │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ addw r0, r6, #1356 @ 0x54c │ │ │ │ - bl 443d80 │ │ │ │ + bl 443dc8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 43ea80 │ │ │ │ + bl 43eac8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 443490 │ │ │ │ + bl 4434d8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 438f5c │ │ │ │ + bl 438fa4 │ │ │ │ movs r6, #1 │ │ │ │ - bl 326c58 │ │ │ │ + bl 326ca0 │ │ │ │ ldr.w r3, [pc, #2732] @ 221cfc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43eb00 │ │ │ │ + bl 43eb48 │ │ │ │ bl 189274 │ │ │ │ - bl 43eb10 │ │ │ │ + bl 43eb58 │ │ │ │ bl 245450 │ │ │ │ cmp r5, r6 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ ble.w 2217d0 │ │ │ │ mov r3, r6 │ │ │ │ b.n 22127a │ │ │ │ adds r3, #1 │ │ │ │ @@ -247427,15 +247424,15 @@ │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #103 @ 0x67 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ andne.w r6, r6, #1 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 22127a │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432a30 │ │ │ │ ldr.w r3, [pc, #2648] @ 221d00 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2217dc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -247445,36 +247442,36 @@ │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ add r6, pc │ │ │ │ movs r7, #1 │ │ │ │ b.n 2212ee │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 443038 │ │ │ │ + bl 443080 │ │ │ │ ldr.w r2, [r4, r7, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ adds r7, #1 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ cmp r5, r7 │ │ │ │ ble.w 221404 │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ bne.n 2212ca │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add r2, sp, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21df28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224180 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ cmp r1, #114 @ 0x72 │ │ │ │ bhi.w 22472e │ │ │ │ tbh [pc, r1, lsl #1] │ │ │ │ asrs r4, r2, #22 │ │ │ │ @@ -247589,123 +247586,123 @@ │ │ │ │ lsls r4, r3, #30 │ │ │ │ lsls r4, r0, #31 │ │ │ │ lsls r5, r3, #14 │ │ │ │ lsls r1, r1, #18 │ │ │ │ lsls r7, r7, #16 │ │ │ │ lsls r4, r0, #17 │ │ │ │ mov r7, fp │ │ │ │ - bl 443024 │ │ │ │ + bl 44306c │ │ │ │ ldr.w r3, [pc, #2300] @ 221d08 │ │ │ │ ldr.w r1, [pc, #2300] @ 221d0c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r3, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr.w r1, [pc, #2288] @ 221d10 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr.w r1, [pc, #2276] @ 221d14 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ ldr.w r1, [pc, #2268] @ 221d18 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 221862 │ │ │ │ ldr.w r3, [pc, #2252] @ 221d1c │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r0, [r3, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22155c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2244b2 │ │ │ │ ldrb.w r3, [r3, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2244c2 │ │ │ │ - bl 326b38 │ │ │ │ + bl 326b80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2217b2 │ │ │ │ ldr.w r3, [pc, #2216] @ 221d20 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22182a │ │ │ │ ldr.w r0, [pc, #2204] @ 221d24 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r3, [pc, #2200] @ 221d28 │ │ │ │ ldr.w r1, [pc, #2200] @ 221d2c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r0, [pc, #2188] @ 221d30 │ │ │ │ add r0, pc │ │ │ │ bl 21e2a8 │ │ │ │ ldr.w r0, [pc, #2180] @ 221d34 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 443d00 │ │ │ │ + bl 443d48 │ │ │ │ cbz r0, 2214cc │ │ │ │ ldr.w r3, [pc, #2172] @ 221d38 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ mov r3, r6 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r0, [pc, #2156] @ 221d3c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #2152] @ 221d40 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22436c │ │ │ │ ldr.w r8, [pc, #2132] @ 221d44 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #2124] @ 221d48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ mov r0, r8 │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #2108] @ 221d4c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r3, [pc, #2100] @ 221d50 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cbz r0, 221530 │ │ │ │ - bl 4486c0 │ │ │ │ + bl 448708 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2244d0 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r5, [pc, #2080] @ 221d54 │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 4483e8 │ │ │ │ + bl 448430 │ │ │ │ bl 2275e8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ cbz r0, 221596 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 221588 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -247721,46 +247718,46 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 221d58 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22146c │ │ │ │ ldr.w r0, [pc, #2016] @ 221d5c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr.w r1, [pc, #2004] @ 221d60 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 221552 │ │ │ │ ldr.w r0, [pc, #1996] @ 221d64 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1988] @ 221d68 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 221556 │ │ │ │ ldr.w r5, [pc, #1976] @ 221d6c │ │ │ │ add r5, pc │ │ │ │ ldrb.w r8, [r5, #128] @ 0x80 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2237e2 │ │ │ │ ldr.w r9, [r5, #136] @ 0x88 │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 326b60 │ │ │ │ - bl 447b38 │ │ │ │ + bl 326ba8 │ │ │ │ + bl 447b80 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 22161e │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ mov r0, r9 │ │ │ │ - bl 43b54c │ │ │ │ + bl 43b594 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2246ce │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 181544 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -247771,130 +247768,130 @@ │ │ │ │ ldr.w r3, [pc, #1896] @ 221d70 │ │ │ │ add.w r0, r5, #156 @ 0x9c │ │ │ │ str.w sl, [r5, #168] @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ strd r8, r8, [r5, #160] @ 0xa0 │ │ │ │ str.w r3, [r5, #156] @ 0x9c │ │ │ │ bl 24543c │ │ │ │ - bl 45eb44 │ │ │ │ + bl 45eb8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ - bl 45eb0c │ │ │ │ + bl 45eb54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44fbc8 │ │ │ │ + bl 44fc10 │ │ │ │ ldr.w sl, [pc, #1856] @ 221d74 │ │ │ │ bl 2273d4 │ │ │ │ ldr.w r0, [pc, #1852] @ 221d78 │ │ │ │ add sl, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1844] @ 221d7c │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 293928 │ │ │ │ ldr.w r0, [pc, #1828] @ 221d80 │ │ │ │ add r0, pc │ │ │ │ - bl 443c24 │ │ │ │ + bl 443c6c │ │ │ │ bl 243ec8 │ │ │ │ ldr.w r0, [pc, #1816] @ 221d84 │ │ │ │ add r0, pc │ │ │ │ - bl 443c24 │ │ │ │ + bl 443c6c │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, r2 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ str r3, [r2, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 442f30 │ │ │ │ + bl 442f78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44596c │ │ │ │ - bl 4329e8 │ │ │ │ + bl 4459b4 │ │ │ │ + bl 432a30 │ │ │ │ mov r1, sl │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4451ac │ │ │ │ + bl 4451f4 │ │ │ │ orrs r0, r1 │ │ │ │ bne.w 222e84 │ │ │ │ ldr.w sl, [pc, #1760] @ 221d88 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 2216cc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr.w r1, [pc, #1740] @ 221d8c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr.w sl, [pc, #1728] @ 221d90 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 2216ee │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 432b84 │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432bcc │ │ │ │ + bl 432a30 │ │ │ │ ldr.w r1, [pc, #1696] @ 221d94 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 432a1c │ │ │ │ + bl 432a64 │ │ │ │ ldr.w r3, [pc, #1684] @ 221d98 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 4467dc │ │ │ │ + bl 446824 │ │ │ │ cbz r5, 22173a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 224712 │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ strex r1, r2, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 221720 │ │ │ │ dmb ish │ │ │ │ cbnz r2, 22173a │ │ │ │ mov r0, r5 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r5, #0 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr.w r3, [pc, #1624] @ 221d9c │ │ │ │ ldr.w r1, [pc, #1624] @ 221da0 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ ldr.w r8, [r3, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov fp, r0 │ │ │ │ bl 18933c │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 222ece │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r4 │ │ │ │ cbnz r0, 22178e │ │ │ │ b.w 223de4 │ │ │ │ @@ -247913,101 +247910,101 @@ │ │ │ │ bne.n 22177c │ │ │ │ ldr.w r1, [pc, #1540] @ 221da4 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ b.w 222ef8 │ │ │ │ ldr.w r3, [pc, #1524] @ 221da8 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 221476 │ │ │ │ ldr.w r0, [pc, #1512] @ 221dac │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ - bl 4329e8 │ │ │ │ + bl 432a30 │ │ │ │ ldr.w r3, [pc, #1496] @ 221db0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ ldr.w r3, [pc, #1352] @ 221d28 │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r0, [pc, #1484] @ 221db4 │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 439044 │ │ │ │ + bl 43908c │ │ │ │ ldr.w r1, [pc, #1472] @ 221db8 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 443e24 │ │ │ │ + bl 443e6c │ │ │ │ adds r0, #2 │ │ │ │ beq.w 2241b6 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r5, r3 │ │ │ │ bgt.w 2212b8 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ b.n 221406 │ │ │ │ ldr.w r1, [pc, #1424] @ 221dbc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 432be8 │ │ │ │ + bl 432c30 │ │ │ │ cbz r0, 221848 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 22473c │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 223e4a │ │ │ │ ldr.w r2, [pc, #1396] @ 221dc0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #1396] @ 221dc4 │ │ │ │ ldr.w r0, [pc, #1396] @ 221dc8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ b.n 221484 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2244a2 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 224492 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 22144e │ │ │ │ ldr.w r0, [pc, #1360] @ 221dcc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr.w r3, [pc, #1348] @ 221dd0 │ │ │ │ subs r1, #23 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr.w r3, [pc, #1332] @ 221dd4 │ │ │ │ subs r1, #21 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr.w r3, [pc, #1140] @ 221d28 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w r7, [pc, #1308] @ 221dd8 │ │ │ │ strb.w r9, [sp, #60] @ 0x3c │ │ │ │ add r7, pc │ │ │ │ @@ -248015,35 +248012,35 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 44681c │ │ │ │ + bl 446864 │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2243d4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr.w r0, [pc, #1268] @ 221de0 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1260] @ 221de4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ bl 2204a0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr.w r0, [pc, #1248] @ 221de8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr.w r3, [pc, #1028] @ 221d28 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w r1, [pc, #1216] @ 221dec │ │ │ │ @@ -248051,31 +248048,31 @@ │ │ │ │ strb.w r9, [sp, #47] @ 0x2f │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 446ccc │ │ │ │ + bl 446d14 │ │ │ │ ldr.w r2, [pc, #1188] @ 221df0 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ str.w r9, [r2, #12] │ │ │ │ ldrb.w r2, [sp, #47] @ 0x2f │ │ │ │ cbnz r2, 221988 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223b28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 223b14 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 223b14 │ │ │ │ @@ -248085,52 +248082,52 @@ │ │ │ │ ldr.w r0, [pc, #1120] @ 221df4 │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ movs r0, #0 │ │ │ │ blx 183594 │ │ │ │ ldr.w r0, [pc, #1108] @ 221df8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr.w r7, [pc, #1084] @ 221dfc │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 2219ea │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.w 223d24 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 223d24 │ │ │ │ ldr.w r0, [pc, #1044] @ 221e00 │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ ldr.w r0, [pc, #1036] @ 221e04 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 221a50 │ │ │ │ ldr.w r9, [pc, #1024] @ 221e08 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ blx 183728 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ blx 182ca0 │ │ │ │ cbz r0, 221a44 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 22442e │ │ │ │ @@ -248150,15 +248147,15 @@ │ │ │ │ blx 181844 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 221a0c │ │ │ │ mov r0, r6 │ │ │ │ blx 182670 │ │ │ │ b.n 221556 │ │ │ │ - bl 44b8dc │ │ │ │ + bl 44b924 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 2212e8 │ │ │ │ ldr r3, [pc, #940] @ (221e10 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ @@ -248213,15 +248210,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2354 @ 0x932 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bl 241448 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ @@ -248236,44 +248233,44 @@ │ │ │ │ b.w 2212e8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 224014 │ │ │ │ ldr r0, [pc, #760] @ (221e28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [pc, #736] @ (221e2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r1, [pc, #716] @ (221e30 ) │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r3, [pc, #712] @ (221e34 ) │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [pc, #704] @ (221e38 ) │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 446fe8 │ │ │ │ + bl 447030 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 224584 │ │ │ │ ldr r3, [pc, #684] @ (221e3c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ @@ -248283,67 +248280,67 @@ │ │ │ │ b.w 2212e8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 223f76 │ │ │ │ ldr r0, [pc, #652] @ (221e40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r9, [pc, #632] @ 221e44 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2245e2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2fd630 │ │ │ │ + bl 2fd678 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 221556 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42b2d8 │ │ │ │ + bl 42b320 │ │ │ │ ldr r3, [pc, #312] @ (221d28 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ movs r0, #12 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 181544 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d318 │ │ │ │ ldr r3, [pc, #572] @ (221e48 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add.w r1, r9, #4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str.w r2, [r9, #8] │ │ │ │ str.w r9, [r2] │ │ │ │ str r1, [r3, #4] │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ bl 2c3014 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [pc, #528] @ (221e4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [pc, #504] @ (221e50 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ @@ -248360,26 +248357,26 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [pc, #472] @ (221e5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [pc, #468] @ (221e60 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ bl 2204a0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [pc, #140] @ (221d28 ) │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 44c68c │ │ │ │ + bl 44c6d4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ nop │ │ │ │ @ instruction: 0xb640 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -248417,174 +248414,174 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + cbnz r4, 221d50 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, pc, #672 @ (adr r7, 221fb0 ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 2220d0 ) │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ ldmia r5!, {r1, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r4, r7} │ │ │ │ vqshl.u32 q14, , #31 │ │ │ │ - vdup.8 , d18[7] │ │ │ │ + vmull.u , d31, d26 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ mcr 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ ldmia r3!, {r0, r2, r4, r7} │ │ │ │ vtbx.8 d28, {d15-d18}, d5 │ │ │ │ vdup.8 q14, d14[7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r4, {r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb708 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf2ee0026 │ │ │ │ + @ instruction: 0xf3360026 │ │ │ │ ldmia r5, {r0, r1, r5, r7} │ │ │ │ @ instruction: 0xffffcbb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r5!, {r0, r6} │ │ │ │ - vqshrun.s64 d30, q11, #1 │ │ │ │ + vqrshrun.s64 d30, q15, #1 │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x0048 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5!, {r0, r2, r3} │ │ │ │ - @ instruction: 0xfffffffe │ │ │ │ - movs r6, r4 │ │ │ │ - lsrs r4, r2, #18 │ │ │ │ + vmla.i q8, , d6[0] │ │ │ │ + movs r7, r4 │ │ │ │ + lsrs r4, r3, #19 │ │ │ │ movs r7, r4 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 5, cr0, cr10, cr5, {1} │ │ │ │ - adds r6, r6, r2 │ │ │ │ + cdp 0, 10, cr0, cr2, cr5, {1} │ │ │ │ + adds r6, r7, r3 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r1, #17 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r2, {r2, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r2!, {r1, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 221d98 │ │ │ │ + bmi.n 221e28 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 221cec │ │ │ │ + bcc.n 221d7c │ │ │ │ movs r7, r4 │ │ │ │ ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 221e26 │ │ │ │ + pop {r5} │ │ │ │ movs r6, r4 │ │ │ │ ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2219c0 │ │ │ │ - str r4, [r0, #76] @ 0x4c │ │ │ │ + str r4, [r1, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r4, #6 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r0!, {r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r4, #16] │ │ │ │ movs r5, r4 │ │ │ │ - rev16 r0, r3 │ │ │ │ + hlt 0x0020 │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ movs r0, r5 │ │ │ │ ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcs.n 221ed4 │ │ │ │ + bcs.n 221d64 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r3, #5 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb85c │ │ │ │ movs r6, r4 │ │ │ │ - rev r4, r5 │ │ │ │ + rev16 r4, r6 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfbf60037 │ │ │ │ - movs r0, #6 │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #584] @ (222044 ) │ │ │ │ + ldr r6, [pc, #872] @ (222164 ) │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #218 @ 0xda │ │ │ │ movs r0, r5 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb61e │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ movs r0, r5 │ │ │ │ - push {r1, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62a │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add sp, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ stmia r7!, {r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r4, 221e64 │ │ │ │ + cbz r4, 221e76 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 221e68 │ │ │ │ + cbz r0, 221e7a │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r1, r6 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xfa2e0037 │ │ │ │ - ldcl 0, cr0, [r8, #-152] @ 0xffffff68 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + stc 0, cr0, [r0, #152]! @ 0x98 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ movs r3, r5 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ ldr??.w r0, [sl, r7, lsl #3] │ │ │ │ - lsls r4, r0, #27 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ movs r7, r4 │ │ │ │ stmia r5!, {r1, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r5!, {r1} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r7, #4] │ │ │ │ movs r5, r4 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.w 223d02 │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -248598,15 +248595,15 @@ │ │ │ │ ldr.w r3, [pc, #3260] @ 222b48 │ │ │ │ ldr.w r2, [pc, #3260] @ 222b4c │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3260] @ 222b50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #3244] @ 222b54 │ │ │ │ add r0, pc │ │ │ │ bl 1b5384 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224170 │ │ │ │ @@ -248639,125 +248636,125 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #3156] @ 222b6c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #3152] @ 222b70 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #3136] @ 222b74 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #3132] @ 222b78 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #3116] @ 222b7c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #3092] @ 222b80 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ b.w 2212e8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 326b4c │ │ │ │ + bl 326b94 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #3068] @ 222b84 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #15 │ │ │ │ bgt.w 2245a0 │ │ │ │ ldr.w r0, [pc, #3052] @ 222b88 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r1, [pc, #3032] @ 222b8c │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr.w r2, [pc, #3020] @ 222b90 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r1, [pc, #3016] @ 222b94 │ │ │ │ ldr.w r7, [fp, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str.w r3, [r7, r2, lsl #3] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 445154 │ │ │ │ + bl 44519c │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r7, r3, lsl #3] │ │ │ │ add.w r7, r7, r3, lsl #3 │ │ │ │ str r0, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 224592 │ │ │ │ adds r3, #1 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str.w r3, [r9] │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2960] @ 222b98 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2932] @ 222b9c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2904] @ 222ba0 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r3, [pc, #2900] @ 222ba4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r7, r3 │ │ │ │ - bl 4456a0 │ │ │ │ + bl 4456e8 │ │ │ │ ldr.w r1, [pc, #2884] @ 222ba8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ @@ -248786,15 +248783,15 @@ │ │ │ │ bne.w 2240e6 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [pc, #2804] @ 222bb8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ add.w r9, r2, r3, lsl #2 │ │ │ │ ldr.w r0, [r9, #84] @ 0x54 │ │ │ │ - bl 3f87f8 │ │ │ │ + bl 3f8840 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str.w r7, [r9, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str.w r3, [r9, #84] @ 0x54 │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [r2, #80] @ 0x50 │ │ │ │ @@ -248831,37 +248828,37 @@ │ │ │ │ bl 296e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2676] @ 222bcc │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2644] @ 222bd0 │ │ │ │ ldr.w r1, [pc, #2644] @ 222bd4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r2, r3 │ │ │ │ - bl 443e24 │ │ │ │ + bl 443e6c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 45eb48 │ │ │ │ + bl 45eb90 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r1, [pc, #2608] @ 222bd8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ bl 1b5b0c │ │ │ │ @@ -248877,75 +248874,75 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2564] @ 222be4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r1, [pc, #2540] @ 222be8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2240de │ │ │ │ ldr.w r1, [pc, #2524] @ 222bec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 22221e │ │ │ │ - bl 326b28 │ │ │ │ + bl 326b70 │ │ │ │ ldr.w r1, [pc, #2512] @ 222bf0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2240d6 │ │ │ │ ldr.w r1, [pc, #2496] @ 222bf4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2212e8 │ │ │ │ - bl 326a48 │ │ │ │ + bl 326a90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2245bc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2464] @ 222bf8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r1, [pc, #2440] @ 222bfc │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r3, [pc, #2432] @ 222c00 │ │ │ │ ldr.w r1, [pc, #2432] @ 222c04 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r3, [pc, #2416] @ 222c08 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r0, [r3, #0] │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -248958,32 +248955,32 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2244fe │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2372] @ 222c10 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r3, [pc, #2284] @ 222bd0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 1dc43c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2332] @ 222c14 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r3, [pc, #2240] @ 222bd0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 20c004 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ @@ -249003,126 +249000,126 @@ │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2260] @ 222c1c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #2256] @ 222c20 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 2863c8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2236] @ 222c24 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #2232] @ 222c28 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 2863c8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2212] @ 222c2c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2184] @ 222c30 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 245c70 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2160] @ 222c34 │ │ │ │ ldr.w r1, [pc, #2160] @ 222c38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2144] @ 222c3c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2124] @ 222c40 │ │ │ │ ldr.w r1, [pc, #2124] @ 222c44 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2104] @ 222c48 │ │ │ │ ldr.w r1, [pc, #2104] @ 222c4c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2088] @ 222c50 │ │ │ │ ldr.w r1, [pc, #2088] @ 222c54 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2068] @ 222c58 │ │ │ │ ldr.w r1, [pc, #2068] @ 222c5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2052] @ 222c60 │ │ │ │ ldr.w r1, [pc, #2052] @ 222c64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #1880] @ 222bd0 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ - bl 42f634 │ │ │ │ + bl 42f67c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 3e4438 │ │ │ │ - bl 42b794 │ │ │ │ + bl 3e4480 │ │ │ │ + bl 42b7dc │ │ │ │ ldr.w r3, [pc, #1992] @ 222c68 │ │ │ │ ldr.w ip, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ ldr.w lr, [pc, #1788] @ 222ba4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r7, r3 │ │ │ │ @@ -249130,42 +249127,42 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [fp, lr] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ - bl 3e42fc │ │ │ │ + bl 3e4344 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 3e41b8 │ │ │ │ + bl 3e4200 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #1924] @ 222c6c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w ip, [pc, #1872] @ 222c70 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #1868] @ 222c74 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -249189,15 +249186,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ movs r3, #2 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w ip, [pc, #1788] @ 222c7c │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #1788] @ 222c80 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -249256,18 +249253,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #1644] @ 222ca4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r3, [pc, #1624] @ 222ca8 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -249276,15 +249273,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ movs r3, #3 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w r3, [pc, #1592] @ 222cac │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -249309,32 +249306,32 @@ │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #1520] @ 222cbc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r3, [pc, #1496] @ 222cc0 │ │ │ │ ldr.w r1, [pc, #1496] @ 222cc4 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ ldr.w r1, [pc, #1480] @ 222cc8 │ │ │ │ strb.w r0, [r9] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22421a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne.w 22334c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -249353,15 +249350,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ movs r3, #4 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w r3, [pc, #1400] @ 222cd0 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -249374,15 +249371,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 222cd4 │ │ │ │ mov r9, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w r3, [pc, #1344] @ 222cd8 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -249402,241 +249399,241 @@ │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r2, [r3, #124] @ 0x7c │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [pc, #1016] @ (222bd0 ) │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 448458 │ │ │ │ + bl 4484a0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #1272] @ 222ce4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #6 │ │ │ │ add r3, pc │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #1252] @ 222ce8 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r0, [pc, #1248] @ 222cec │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ bl 293bdc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #1232] @ 222cf0 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224610 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #1200] @ 222cf4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224602 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr.w r1, [pc, #1172] @ 222cf8 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224540 │ │ │ │ ldr.w r7, [pc, #1160] @ 222cfc │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224540 │ │ │ │ ldr.w r0, [pc, #1144] @ 222d00 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 445974 │ │ │ │ + bl 4459bc │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224238 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ - bl 4456a0 │ │ │ │ + bl 4456e8 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22455c │ │ │ │ ldr.w r7, [pc, #1104] @ 222d04 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223e38 │ │ │ │ ldr r3, [pc, #732] @ (222ba4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr.w r7, [pc, #1072] @ 222d08 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r7, [pc, #1060] @ 222d0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 22290c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr.w r7, [pc, #1024] @ 222d10 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 222928 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r7, [pc, #1000] @ (222d14 ) │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 222942 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r7, [pc, #980] @ (222d18 ) │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 22295c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r7, [pc, #956] @ (222d1c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #944] @ (222d20 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ - bl 445430 │ │ │ │ + bl 445478 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 222990 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r0, [pc, #912] @ (222d24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - bl 4456a0 │ │ │ │ + bl 4456e8 │ │ │ │ ldr r2, [pc, #900] @ (222d28 ) │ │ │ │ ldr r1, [pc, #900] @ (222d2c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 445974 │ │ │ │ + bl 4459bc │ │ │ │ ldr r1, [pc, #884] @ (222d30 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #872] @ 222d34 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [pc, #848] @ (222d38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [pc, #824] @ (222d3c ) │ │ │ │ ldr r2, [pc, #824] @ (222d40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #824] @ (222d44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r3, [pc, #812] @ (222d48 ) │ │ │ │ ldr r2, [pc, #812] @ (222d4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #812] @ (222d50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ movs r7, #0 │ │ │ │ adds r0, #8 │ │ │ │ str.w r7, [r0, #-8] │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr r3, [pc, #780] @ (222d54 ) │ │ │ │ str.w r7, [r9, #24] │ │ │ │ add.w r1, r9, #24 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str.w r2, [r9, #28] │ │ │ │ @@ -249650,28 +249647,28 @@ │ │ │ │ ldr r7, [pc, #744] @ (222d58 ) │ │ │ │ ldr r2, [pc, #744] @ (222d5c ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #744] @ (222d60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr r0, [pc, #724] @ (222d64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22454e │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r2, [pc, #700] @ (222d68 ) │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #24] │ │ │ │ adds r3, #1 │ │ │ │ @@ -249731,252 +249728,252 @@ │ │ │ │ str r0, [r2, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ b.w 2212e8 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #188 @ 0xbc │ │ │ │ + adds r5, #4 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r6, r4 │ │ │ │ + sxtb r6, r5 │ │ │ │ movs r6, r4 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 222b9e │ │ │ │ + sxtb r4, r0 │ │ │ │ movs r6, r4 │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 222b9e │ │ │ │ + sxth r2, r4 │ │ │ │ movs r6, r4 │ │ │ │ asrs r4, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 222b80 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + cbz r4, 222b84 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + cbz r4, 222b92 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + cbz r2, 222b92 │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf6520026 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + @ instruction: 0xf69a0026 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r6, #26] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #192 @ (adr r5, 222c6c ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 222d8c ) │ │ │ │ movs r3, r5 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ stmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, ip, #11993088 @ 0xb70000 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add sp, #16 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2233ae │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ movs r7, r6 │ │ │ │ ite ge │ │ │ │ lslge r4, r0, #1 │ │ │ │ itt ls @ unpredictable │ │ │ │ lslls r4, r0, #1 │ │ │ │ - addls sp, #64 @ 0x40 │ │ │ │ + addls sp, #352 @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + add sp, #264 @ 0x108 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #952 @ 0x3b8 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r4 │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - ldrsb r6, [r3, r5] │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ movs r5, r4 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xf21a0037 │ │ │ │ @ instruction: 0xf1f40037 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ movs r3, r5 │ │ │ │ rsbs r0, r4, #55 @ 0x37 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ pop {r2, r5, r7, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r4, #28] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ movs r0, r5 │ │ │ │ pop {r1, r4, r5, r6, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ movs r7, r4 │ │ │ │ pop {r3, r4, r6, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ movs r5, r4 │ │ │ │ pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ movs r1, r5 │ │ │ │ pop {r2, r5, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ movs r5, r4 │ │ │ │ pop {r1, r3, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ movs r5, r4 │ │ │ │ orr.w r0, r4, #55 @ 0x37 │ │ │ │ ands.w r0, r6, #55 @ 0x37 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ vshr.s32 d16, d23, #26 │ │ │ │ vshr.s32 d0, d23, #8 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ vqadd.s64 d16, d6, d23 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r0, #5 │ │ │ │ movs r3, r5 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ vqadd.s64 d0, d6, d23 │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ vqadd.s16 d0, d8, d23 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ movs r1, r5 │ │ │ │ mrc 0, 7, r0, cr0, cr7, {1} │ │ │ │ mrc 0, 7, r0, cr0, cr7, {1} │ │ │ │ revsh r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ hlt 0x003e │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #672 @ 0x2a0 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 0, r0, cr14, cr7, {1} │ │ │ │ - add r6, pc, #960 @ (adr r6, 223098 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 222db8 ) │ │ │ │ movs r6, r4 │ │ │ │ stcl 0, cr0, [lr, #220] @ 0xdc │ │ │ │ cbnz r0, 222d0c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbnz r0, 222d0c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ movs r0, r5 │ │ │ │ cbnz r0, 222d04 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ - movs r7, r4 │ │ │ │ - @ instruction: 0xf79c0025 │ │ │ │ - @ instruction: 0xf70c0025 │ │ │ │ - @ instruction: 0xf6f40025 │ │ │ │ - @ instruction: 0xf6ee0025 │ │ │ │ - @ instruction: 0xf7340025 │ │ │ │ - movt r0, #43045 @ 0xa825 │ │ │ │ - @ instruction: 0xf67c0025 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf65e0025 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ - movs r0, r5 │ │ │ │ - @ instruction: 0xf65e0025 │ │ │ │ - @ instruction: 0xf62a0025 │ │ │ │ - @ instruction: 0xf6240025 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + @ instruction: 0xf7e40025 │ │ │ │ + @ instruction: 0xf7540025 │ │ │ │ + @ instruction: 0xf73c0025 │ │ │ │ + @ instruction: 0xf7360025 │ │ │ │ + @ instruction: 0xf77c0025 │ │ │ │ + @ instruction: 0xf7120025 │ │ │ │ + movt r0, #18469 @ 0x4825 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ + movs r7, r4 │ │ │ │ + subw r0, r6, #2085 @ 0x825 │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ + movs r0, r5 │ │ │ │ + subw r0, r6, #2085 @ 0x825 │ │ │ │ + @ instruction: 0xf6720025 │ │ │ │ + @ instruction: 0xf66c0025 │ │ │ │ + svc 62 @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #616 @ (adr r5, 222f94 ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 2230b4 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #0 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf5fe0025 │ │ │ │ - @ instruction: 0xf5980025 │ │ │ │ - add r4, pc, #448 @ (adr r4, 222efc ) │ │ │ │ + movw r0, #26661 @ 0x6825 │ │ │ │ + @ instruction: 0xf5e00025 │ │ │ │ + add r4, pc, #736 @ (adr r4, 22301c ) │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xb766 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #10 │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r6, #68 @ 0x44 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xb74e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #242 @ 0xf2 │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #228 @ 0xe4 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ adds.w r0, lr, r7, rrx │ │ │ │ @ instruction: 0xb6fa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 22262c │ │ │ │ + b.n 2226bc │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ movs r5, r4 │ │ │ │ - sub.w r0, r8, r5, asr #32 │ │ │ │ + @ instruction: 0xebf00025 │ │ │ │ @ instruction: 0xb6be │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb6ae │ │ │ │ lsls r4, r0, #1 │ │ │ │ eor.w r0, r2, r7, rrx │ │ │ │ @ instruction: 0xb692 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @@ -249998,87 +249995,87 @@ │ │ │ │ ldr.w r2, [pc, #2928] @ 223910 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [pc, #2928] @ 223914 │ │ │ │ ldr.w r0, [pc, #2928] @ 223918 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2912] @ 22391c │ │ │ │ ldr.w r2, [pc, #2912] @ 223920 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2908] @ 223924 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2892] @ 223928 │ │ │ │ movs r1, #2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2872] @ 22392c │ │ │ │ ldr.w r1, [pc, #2872] @ 223930 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ - bl 42f634 │ │ │ │ + bl 42f67c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #24 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3d35ac │ │ │ │ + bl 3d35f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w r3, [pc, #2820] @ 223934 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r2, r9, #20 │ │ │ │ ldr.w r1, [r3, #1460] @ 0x5b4 │ │ │ │ str.w r9, [r1] │ │ │ │ str.w r2, [r3, #1460] @ 0x5b4 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r0, [pc, #2792] @ 223938 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r3, [pc, #2764] @ 22393c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #5 │ │ │ │ add r3, pc │ │ │ │ - bl 321400 │ │ │ │ + bl 321448 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov fp, r0 │ │ │ │ blx 182930 │ │ │ │ add.w r3, fp, r0 │ │ │ │ ldrb.w r2, [r3, #-1] │ │ │ │ ldr.w r3, [pc, #2724] @ 223940 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -250089,15 +250086,15 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r1, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ b.w 2216a6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 22432e │ │ │ │ @@ -250114,85 +250111,85 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22432e │ │ │ │ mov r0, sl │ │ │ │ ldr.w r5, [pc, #2636] @ 223948 │ │ │ │ blx 182670 │ │ │ │ ldr.w sl, [pc, #2632] @ 22394c │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr.w r0, [r9, #128] @ 0x80 │ │ │ │ add r5, pc │ │ │ │ - bl 2f8cf0 │ │ │ │ + bl 2f8d38 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9e38 │ │ │ │ + bl 2f9e80 │ │ │ │ ldr.w r2, [pc, #2608] @ 223950 │ │ │ │ add sl, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, sl, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [pc, #2588] @ 223954 │ │ │ │ ldr.w fp, [pc, #2588] @ 223958 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2fb3dc │ │ │ │ + bl 2fb424 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f7714 │ │ │ │ + bl 2f775c │ │ │ │ ldr.w r1, [pc, #2556] @ 22395c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f7714 │ │ │ │ + bl 2f775c │ │ │ │ ldr.w r1, [pc, #2548] @ 223960 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f7714 │ │ │ │ + bl 2f775c │ │ │ │ mov r0, fp │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ mov r5, r0 │ │ │ │ bl 1f187c │ │ │ │ ldr.w r1, [pc, #2528] @ 223964 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ ldr.w r0, [r9, #148] @ 0x94 │ │ │ │ cbz r0, 222fa0 │ │ │ │ - bl 2f0e08 │ │ │ │ + bl 2f0e50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2244ec │ │ │ │ bl 23b7e4 │ │ │ │ ldr.w r0, [r9, #132] @ 0x84 │ │ │ │ cbz r0, 222fae │ │ │ │ - bl 43796c │ │ │ │ + bl 4379b4 │ │ │ │ ldr.w r0, [r9, #112] @ 0x70 │ │ │ │ cbz r0, 223002 │ │ │ │ ldr.w r3, [pc, #2480] @ 223968 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r3, r9 │ │ │ │ - bl 446ccc │ │ │ │ + bl 446d14 │ │ │ │ mov r5, r0 │ │ │ │ bl 21ff9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2fcf9c │ │ │ │ + bl 2fcfe4 │ │ │ │ cbz r5, 223002 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 224712 │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -250204,28 +250201,28 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2241a0 │ │ │ │ ldr.w r3, [pc, #2408] @ 22396c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 250344 │ │ │ │ - bl 3b06f4 │ │ │ │ + bl 3b073c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #2384] @ 223970 │ │ │ │ ldr.w r2, [pc, #2384] @ 223974 │ │ │ │ ldr.w r1, [pc, #2384] @ 223978 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [pc, #2368] @ 22397c │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #16] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 22308e │ │ │ │ ldr.w sl, [pc, #2356] @ 223980 │ │ │ │ @@ -250233,15 +250230,15 @@ │ │ │ │ add sl, pc │ │ │ │ strd r6, r4, [sp, #28] │ │ │ │ add r9, pc │ │ │ │ mov r4, r8 │ │ │ │ add.w r8, sl, #2032 @ 0x7f0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 223084 │ │ │ │ add.w r5, sl, #1872 @ 0x750 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r6 │ │ │ │ blx 182eb0 │ │ │ │ cbnz r0, 22307e │ │ │ │ @@ -250253,27 +250250,27 @@ │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 223060 │ │ │ │ ldrd r6, r4, [sp, #28] │ │ │ │ ldr.w r0, [pc, #2296] @ 223988 │ │ │ │ ldr.w r5, [pc, #2296] @ 22398c │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r0, [pc, #2276] @ 223990 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r3, [pc, #2260] @ 223994 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223ca0 │ │ │ │ ldr.w r3, [pc, #2248] @ 223998 │ │ │ │ add r3, pc │ │ │ │ @@ -250310,21 +250307,21 @@ │ │ │ │ strb.w r3, [r2, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #2184] @ 2239ac │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 22314a │ │ │ │ ldr.w r0, [fp, #124] @ 0x7c │ │ │ │ cbz r0, 22314a │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ mov r9, r0 │ │ │ │ cbnz r0, 22314a │ │ │ │ ldr.w r0, [pc, #2164] @ 2239b0 │ │ │ │ ldr.w r1, [fp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ str.w r9, [r5] │ │ │ │ ldr.w r5, [pc, #2152] @ 2239b4 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cbnz r3, 223166 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -250335,30 +250332,30 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr.w r5, [pc, #2132] @ 2239bc │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b9b50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #2112] @ 2239c0 │ │ │ │ ldr.w r2, [pc, #2112] @ 2239c4 │ │ │ │ ldr.w r1, [pc, #2112] @ 2239c8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b9d38 │ │ │ │ mov r9, r0 │ │ │ │ - bl 326b38 │ │ │ │ + bl 326b80 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223886 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2237ee │ │ │ │ ldr.w r2, [pc, #2064] @ 2239cc │ │ │ │ @@ -250387,25 +250384,25 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [r3, #132] @ 0x84 │ │ │ │ cbz r1, 22320a │ │ │ │ mov r0, sl │ │ │ │ bl 220d04 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #1996] @ 2239e0 │ │ │ │ ldr.w r2, [pc, #1996] @ 2239e4 │ │ │ │ ldr.w r1, [pc, #1996] @ 2239e8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [pc, #1980] @ 2239ec │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r2, [r3, #38] @ 0x26 │ │ │ │ cbz r2, 223246 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ subs r3, #2 │ │ │ │ @@ -250429,28 +250426,28 @@ │ │ │ │ ldr.w r3, [pc, #1928] @ 2239fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [pc, #1920] @ 223a00 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1912] @ 223a04 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r0, [pc, #1904] @ 223a08 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1896] @ 223a0c │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r3, [pc, #1888] @ 223a10 │ │ │ │ ldr.w r1, [r9, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #108] @ 0x6c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 223c94 │ │ │ │ ldr.w sl, [pc, #1872] @ 223a14 │ │ │ │ @@ -250462,22 +250459,22 @@ │ │ │ │ str r7, [sp, #28] │ │ │ │ add.w r4, sl, #1456 @ 0x5b0 │ │ │ │ mov r7, sl │ │ │ │ b.n 223308 │ │ │ │ movs r3, #0 │ │ │ │ adds r0, r5, #4 │ │ │ │ str r3, [r5, #20] │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 32491c │ │ │ │ + bl 324964 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 3c33e8 │ │ │ │ + bl 3c3430 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr.w r5, [r7, #1456] @ 0x5b0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 223382 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str.w r3, [r7, #1456] @ 0x5b0 │ │ │ │ @@ -250495,15 +250492,15 @@ │ │ │ │ ldr.w r3, [pc, #1772] @ 223a1c │ │ │ │ ldr.w r2, [pc, #1772] @ 223a20 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r1, [pc, #1748] @ 223a24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -250522,20 +250519,20 @@ │ │ │ │ b.w 2212e8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, fp │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 223c78 │ │ │ │ ldr.w r0, [pc, #1696] @ 223a30 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1688] @ 223a34 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r9, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 221556 │ │ │ │ ldr.w r2, [r9, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r9, [pc, #1664] @ 223a38 │ │ │ │ ldr.w r3, [pc, #1664] @ 223a3c │ │ │ │ @@ -250568,15 +250565,15 @@ │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ bl 21ff9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2fcf9c │ │ │ │ + bl 2fcfe4 │ │ │ │ movs r0, #0 │ │ │ │ bl 18b394 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 223f46 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ @@ -250600,43 +250597,43 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 22345a │ │ │ │ dmb ish │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 224198 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [pc, #1496] @ 223a50 │ │ │ │ - bl 2f5b44 │ │ │ │ + bl 2f5b8c │ │ │ │ ldr.w r0, [pc, #1492] @ 223a54 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r4, #0 │ │ │ │ add r0, pc │ │ │ │ strb.w r4, [sp, #60] @ 0x3c │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1476] @ 223a58 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r3, [pc, #1464] @ 223a5c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 224076 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22461e │ │ │ │ ldr.w r0, [pc, #1444] @ 223a60 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1440] @ 223a64 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224522 │ │ │ │ cbz r3, 2234ea │ │ │ │ ldr.w r3, [pc, #1416] @ 223a68 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -250648,64 +250645,64 @@ │ │ │ │ cbz r3, 223502 │ │ │ │ ldr.w r3, [pc, #1400] @ 223a70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2246a2 │ │ │ │ movs r0, #2 │ │ │ │ - bl 2f5b44 │ │ │ │ + bl 2f5b8c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r3, [pc, #1376] @ 223a74 │ │ │ │ ldr.w r2, [pc, #1376] @ 223a78 │ │ │ │ ldr.w r1, [pc, #1376] @ 223a7c │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [pc, #1360] @ 223a80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 223546 │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ cbz r2, 223546 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1348] @ 223a84 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr.w r3, [pc, #1344] @ 223a88 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 22355a │ │ │ │ ldr.w r1, [r3, #152] @ 0x98 │ │ │ │ mov r2, r6 │ │ │ │ bl 243a40 │ │ │ │ bl 2861d0 │ │ │ │ ldr.w r0, [pc, #1324] @ 223a8c │ │ │ │ add r0, pc │ │ │ │ bl 21e2a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43bbb4 │ │ │ │ + bl 43bbfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22436c │ │ │ │ bl 245c2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 22436c │ │ │ │ ldr.w r0, [pc, #1296] @ 223a90 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #1288] @ 223a94 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r3, [pc, #1280] @ 223a98 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 223748 │ │ │ │ ldr.w r5, [pc, #1268] @ 223a9c │ │ │ │ ldr.w r3, [pc, #1268] @ 223aa0 │ │ │ │ @@ -250720,15 +250717,15 @@ │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cbz r4, 223610 │ │ │ │ ldr.w fp, [r4] │ │ │ │ cmp.w fp, #1 │ │ │ │ bne.n 2235be │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldrd r7, r0, [r5, #96] @ 0x60 │ │ │ │ movs r2, #4 │ │ │ │ adds r1, r7, #1 │ │ │ │ blx 1815a8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ @@ -250738,15 +250735,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 223bca │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [sl, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2235c2 │ │ │ │ ldr.w r3, [pc, #1172] @ 223aa8 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #28] │ │ │ │ @@ -250766,15 +250763,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2236ba │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 22363a │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ blx 183038 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -250791,26 +250788,26 @@ │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ movs r2, #0 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r8, [sl, #172] @ 0xac │ │ │ │ - bl 3b7394 │ │ │ │ + bl 3b73dc │ │ │ │ ldr.w r3, [pc, #1060] @ 223ab8 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldr.w r3, [sl, #172] @ 0xac │ │ │ │ str.w r0, [r2, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22425e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #172] @ 0xac │ │ │ │ mov r0, r5 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 223640 │ │ │ │ ldr.w r3, [pc, #1024] @ 223abc │ │ │ │ mov r6, r9 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ @@ -250827,53 +250824,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 223746 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2236dc │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442ee4 │ │ │ │ + bl 442f2c │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b7394 │ │ │ │ + bl 3b73dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223cc6 │ │ │ │ mov r0, fp │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 4456a0 │ │ │ │ + bl 4456e8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223dbe │ │ │ │ ldr r3, [pc, #584] @ (223968 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [pc, #936] @ (223acc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r1, [pc, #928] @ (223ad0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 442f48 │ │ │ │ + bl 442f90 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2236e2 │ │ │ │ mov r6, r9 │ │ │ │ bl 296e34 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2f5b44 │ │ │ │ + bl 2f5b8c │ │ │ │ bl 2567a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebdfc │ │ │ │ ldr r3, [pc, #880] @ (223ad4 ) │ │ │ │ str.w r0, [r4, #168] @ 0xa8 │ │ │ │ @@ -250887,36 +250884,36 @@ │ │ │ │ ldr r4, [pc, #860] @ (223ad8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 2237ac │ │ │ │ ldr r1, [pc, #856] @ (223adc ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2245f2 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223e9a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #832] @ (223ae0 ) │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbb0c │ │ │ │ + bl 2fbb54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ee06c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 223d3a │ │ │ │ - bl 43f1f0 │ │ │ │ + bl 43f238 │ │ │ │ mov r0, r4 │ │ │ │ bl 26cc88 │ │ │ │ movs r0, #0 │ │ │ │ blx 183594 │ │ │ │ strd r2, r2, [r3, #20] │ │ │ │ strd r2, r2, [r3, #28] │ │ │ │ strb.w r2, [r3, #36] @ 0x24 │ │ │ │ @@ -250938,15 +250935,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr r3, [pc, #720] @ (223ae8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -250962,15 +250959,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ movs r3, #2 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr r3, [pc, #668] @ (223af0 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -251000,15 +250997,15 @@ │ │ │ │ ldr r3, [pc, #612] @ (223b00 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr r3, [pc, #596] @ (223b04 ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w fp, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -251026,88 +251023,88 @@ │ │ │ │ ldr r3, [pc, #552] @ (223b0c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr r3, [pc, #536] @ (223b10 ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w r9, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ str r1, [r3, #28] │ │ │ │ b.n 2231ce │ │ │ │ cbz r4, 223986 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r5} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #704 @ (adr r1, 223bd8 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 223cf8 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #776 @ (adr r1, 223c24 ) │ │ │ │ + add r2, pc, #40 @ (adr r2, 223944 ) │ │ │ │ movs r6, r4 │ │ │ │ cbz r2, 22398a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 223b4c │ │ │ │ + b.n 223bdc │ │ │ │ movs r5, r4 │ │ │ │ - add r0, pc, #520 @ (adr r0, 223b30 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 223c50 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #368 @ (adr r0, 223a9c ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 223bbc ) │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #424 @ (adr r5, 223adc ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 223bfc ) │ │ │ │ movs r1, r5 │ │ │ │ b.n 2237a8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ movs r0, r5 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #600 @ (adr r5, 223ba0 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 223cc0 ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - adds.w r0, r6, #11599872 @ 0xb10000 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + adcs.w r0, lr, #11599872 @ 0xb10000 │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ movs r4, r4 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #122 @ 0x7a │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #536 @ (adr r5, 223b80 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 223ca0 ) │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 223988 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ands.w r0, r0, #11599872 @ 0xb10000 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + orrs.w r0, r8, #11599872 @ 0xb10000 │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r7, #32] │ │ │ │ movs r4, r4 │ │ │ │ b.n 2233dc │ │ │ │ movs r7, r6 │ │ │ │ strh r2, [r6, #32] │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #48 @ (adr r3, 2239b8 ) │ │ │ │ + add r3, pc, #336 @ (adr r3, 223ad8 ) │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 223970 │ │ │ │ + bhi.n 223a00 │ │ │ │ movs r6, r4 │ │ │ │ push {r0, r3, r5, r7, lr} │ │ │ │ - vrsra.u64 d26, d4, #1 │ │ │ │ + vrsra.u64 q13, q6, #1 │ │ │ │ movs r6, r4 │ │ │ │ sub sp, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 223284 │ │ │ │ movs r7, r6 │ │ │ │ b.n 223248 │ │ │ │ movs r7, r6 │ │ │ │ @@ -251115,176 +251112,176 @@ │ │ │ │ movs r7, r6 │ │ │ │ b.n 223218 │ │ │ │ movs r7, r6 │ │ │ │ b.n 223200 │ │ │ │ movs r7, r6 │ │ │ │ b.n 2231f0 │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #864 @ (adr r3, 223d14 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 223a34 ) │ │ │ │ movs r6, r4 │ │ │ │ add sp, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add sp, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf2b00031 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + @ instruction: 0xf2f80031 │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ movs r4, r4 │ │ │ │ b.n 2240dc │ │ │ │ movs r7, r6 │ │ │ │ b.n 2240b8 │ │ │ │ movs r7, r6 │ │ │ │ b.n 2240a0 │ │ │ │ movs r7, r6 │ │ │ │ b.n 224088 │ │ │ │ movs r7, r6 │ │ │ │ add r7, sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf21a0031 │ │ │ │ - ldrb r2, [r5, #17] │ │ │ │ + @ instruction: 0xf2620031 │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r7, #14] │ │ │ │ + strh r6, [r0, #18] │ │ │ │ movs r4, r4 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb68d │ │ │ │ vqshlu.s64 , q14, #63 @ 0x3f │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ movs r0, r5 │ │ │ │ cbz r5, 223a14 │ │ │ │ - @ instruction: 0xffffed22 │ │ │ │ + vqrdmulh.s q15, , d26[0] │ │ │ │ movs r5, r4 │ │ │ │ cbz r5, 223a14 │ │ │ │ @ instruction: 0xffffaeb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 223f64 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ movs r6, r4 │ │ │ │ - add.w r0, r4, #49 @ 0x31 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + adc.w r0, ip, #49 @ 0x31 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 22393c │ │ │ │ + blt.n 2239cc │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r0, #2 │ │ │ │ movs r1, r5 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ vaddw.u q15, , d6 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ add r5, sp, #392 @ 0x188 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #848 @ (adr r1, 223d9c ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 223abc ) │ │ │ │ movs r6, r4 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, sp, #840 @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf5260027 │ │ │ │ + sbc.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ cbz r1, 223a7a │ │ │ │ vmla.i q15, , d8[0] │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r4, #3 │ │ │ │ movs r0, r5 │ │ │ │ add r7, sp, #700 @ 0x2bc │ │ │ │ vmull.u q13, d31, d12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 d0, d12, d17 │ │ │ │ - ldrb r4, [r5, #5] │ │ │ │ + vqadd.s32 d16, d4, d17 │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #752 @ (adr r1, 223d78 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 223a98 ) │ │ │ │ movs r6, r4 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r0, r1, r5, r7} │ │ │ │ - @ instruction: 0xffff4d0e │ │ │ │ + vcvt.u16.f16 q10, q3, #1 │ │ │ │ movs r1, r5 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffdfd2 │ │ │ │ movs r7, r6 │ │ │ │ add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ movs r3, r5 │ │ │ │ add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ svc 86 @ 0x56 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ movs r3, r5 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 223be8 ) │ │ │ │ + add r1, pc, #592 @ (adr r1, 223d08 ) │ │ │ │ movs r6, r4 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ udf #172 @ 0xac │ │ │ │ movs r7, r6 │ │ │ │ - add r1, pc, #224 @ (adr r1, 223ba4 ) │ │ │ │ + add r1, pc, #512 @ (adr r1, 223cc4 ) │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 223a2c │ │ │ │ + bne.n 223abc │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #192 @ (adr r1, 223b8c ) │ │ │ │ + add r1, pc, #480 @ (adr r1, 223cac ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r7, #2] │ │ │ │ movs r0, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbcs r0, r6 │ │ │ │ + rors r0, r7 │ │ │ │ movs r5, r4 │ │ │ │ - sbcs r6, r1 │ │ │ │ + rors r6, r2 │ │ │ │ movs r5, r4 │ │ │ │ ble.n 223b90 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 223b8c │ │ │ │ movs r7, r6 │ │ │ │ ble.n 223b20 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 223b1c │ │ │ │ movs r7, r6 │ │ │ │ bgt.n 223ab0 │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #504] @ 0x1f8 │ │ │ │ movs r6, r4 │ │ │ │ bgt.n 223a70 │ │ │ │ movs r7, r6 │ │ │ │ - add r7, pc, #280 @ (adr r7, 223c1c ) │ │ │ │ + add r7, pc, #568 @ (adr r7, 223d3c ) │ │ │ │ movs r0, r5 │ │ │ │ bgt.n 223a70 │ │ │ │ movs r7, r6 │ │ │ │ bgt.n 223a0c │ │ │ │ movs r7, r6 │ │ │ │ - bmi.n 223bec │ │ │ │ + bmi.n 223a7c │ │ │ │ movs r2, r5 │ │ │ │ bgt.n 223bec │ │ │ │ movs r7, r6 │ │ │ │ ldr.w r1, [pc, #3112] @ 224740 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ @@ -251292,33 +251289,33 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221988 │ │ │ │ ldr.w r9, [pc, #3096] @ 224744 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22410a │ │ │ │ ldr.w r9, [pc, #3076] @ 224748 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 432c78 │ │ │ │ + bl 432cc0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22411c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 224150 │ │ │ │ - bl 42f5bc │ │ │ │ + bl 42f604 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 224712 │ │ │ │ adds r2, r7, #4 │ │ │ │ dmb ish │ │ │ │ @@ -251331,17 +251328,17 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2241aa │ │ │ │ ldr r7, [sp, #24] │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 41c5d0 │ │ │ │ + bl 41c618 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 224190 │ │ │ │ bl 2130e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -251363,15 +251360,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ ldr.w r9, [r5, #100] @ 0x64 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b7394 │ │ │ │ + bl 3b73dc │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [r3, r7, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2235fa │ │ │ │ ldr.w r3, [pc, #2884] @ 224750 │ │ │ │ ldr.w r2, [pc, #2884] @ 224754 │ │ │ │ @@ -251380,52 +251377,52 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 223604 │ │ │ │ mov r0, sl │ │ │ │ bl 220c30 │ │ │ │ ldr.w r3, [pc, #2852] @ 22475c │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #132] @ 0x84 │ │ │ │ b.w 223202 │ │ │ │ ldr.w r0, [pc, #2840] @ 224760 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r3, [pc, #2836] @ 224764 │ │ │ │ ldr.w r1, [pc, #2836] @ 224768 │ │ │ │ movs r2, #1 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 445bd8 │ │ │ │ + bl 445c20 │ │ │ │ ldr.w r1, [pc, #2820] @ 22476c │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 445bd8 │ │ │ │ + bl 445c20 │ │ │ │ b.w 2231ea │ │ │ │ ldr.w r0, [pc, #2804] @ 224770 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r1, [pc, #2800] @ 224774 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ b.w 22338e │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 3211e8 │ │ │ │ + bl 321230 │ │ │ │ b.w 2232c2 │ │ │ │ ldr.w r3, [pc, #2772] @ 224778 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2230cc │ │ │ │ ldr.w r3, [pc, #2764] @ 22477c │ │ │ │ @@ -251444,19 +251441,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1519 @ 0x5ef │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 22373a │ │ │ │ ldr.w r0, [pc, #2720] @ 224790 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r1, r7 │ │ │ │ bl 2863c8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 2212e8 │ │ │ │ ldr.w r1, [pc, #2704] @ 224794 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ @@ -251481,25 +251478,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223ec6 │ │ │ │ bl 1b8f0c │ │ │ │ ldr.w r1, [pc, #2640] @ 2247a0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ bl 1b9cb0 │ │ │ │ - bl 326918 │ │ │ │ + bl 326960 │ │ │ │ ldr.w r0, [pc, #2628] @ 2247a4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr.w r2, [pc, #2620] @ 2247a8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ ldr.w r3, [pc, #2608] @ 2247ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 223d8a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -251516,104 +251513,104 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2245cc │ │ │ │ add sp, #276 @ 0x114 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3b0708 │ │ │ │ + b.w 3b0750 │ │ │ │ ldr.w r3, [pc, #2552] @ 2247b8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #2548] @ 2247bc │ │ │ │ ldr.w r1, [pc, #2548] @ 2247c0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1524 @ 0x5f4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 22373a │ │ │ │ mov r4, r9 │ │ │ │ ldr.w r3, [pc, #2524] @ 2247c4 │ │ │ │ ldr.w r2, [pc, #2524] @ 2247c8 │ │ │ │ ldr.w r1, [pc, #2524] @ 2247cc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1689 @ 0x699 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r1, [pc, #2500] @ 2247d0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr.w r1, [pc, #2492] @ 2247d4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 22451a │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr.w r3, [sl, #128] @ 0x80 │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr.w r3, [pc, #2344] @ 224764 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.w 2228d6 │ │ │ │ bl 21eaa0 │ │ │ │ ldr.w r1, [pc, #2444] @ 2247d8 │ │ │ │ add r1, pc │ │ │ │ - bl 432be8 │ │ │ │ + bl 432c30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221848 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 22473c │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 221848 │ │ │ │ - bl 4327f0 │ │ │ │ + bl 432838 │ │ │ │ ldr.w r1, [pc, #2412] @ 2247dc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2408] @ 2247e0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ b.w 221848 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ b.w 2216a6 │ │ │ │ - bl 326d20 │ │ │ │ + bl 326d68 │ │ │ │ b.n 223d9a │ │ │ │ ldr.w r3, [pc, #2248] @ 224764 │ │ │ │ ldr.w r1, [pc, #2372] @ 2247e4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fb0d4 │ │ │ │ + bl 2fb11c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ b.n 22379e │ │ │ │ ldr.w r3, [pc, #2352] @ 2247e8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.w 2212e8 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 224386 │ │ │ │ mov r0, r6 │ │ │ │ bl 2207c4 │ │ │ │ b.n 223d4a │ │ │ │ ldr.w fp, [pc, #2320] @ 2247ec │ │ │ │ add fp, pc │ │ │ │ @@ -251625,15 +251622,15 @@ │ │ │ │ ldr.w r3, [pc, #2308] @ 2247f4 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w r3, [pc, #2288] @ 2247f8 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -251646,38 +251643,38 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 224804 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1500 @ 0x5dc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 2236ae │ │ │ │ bl 296e28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22342c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldrd r0, r1, [r3, #152] @ 0x98 │ │ │ │ bl 296e30 │ │ │ │ b.w 22342c │ │ │ │ ldr.w r0, [pc, #2212] @ 224808 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.w 223246 │ │ │ │ bl 212e34 │ │ │ │ b.w 223406 │ │ │ │ ldr.w r3, [pc, #2196] @ 22480c │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 434018 │ │ │ │ + bl 434060 │ │ │ │ mov r9, r0 │ │ │ │ - bl 42f554 │ │ │ │ + bl 42f59c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 221bf4 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 224712 │ │ │ │ @@ -251689,27 +251686,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 223fac │ │ │ │ dmb ish │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 221bf4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 221bf4 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 22161e │ │ │ │ blx 181b78 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2088] @ 224810 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.w 22161e │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b9a74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b0 │ │ │ │ ldr.w r3, [pc, #2064] @ 224814 │ │ │ │ add r3, pc │ │ │ │ @@ -251717,30 +251714,30 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22315c │ │ │ │ b.w 223166 │ │ │ │ ldr.w r3, [pc, #2036] @ 22480c │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 434018 │ │ │ │ + bl 434060 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 181544 │ │ │ │ mov r9, r0 │ │ │ │ cbz r7, 224040 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 22473c │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ mov r0, r9 │ │ │ │ str.w r7, [r0], #4 │ │ │ │ - bl 442fa0 │ │ │ │ + bl 442fe8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 224716 │ │ │ │ ldr.w r3, [pc, #1984] @ 224818 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r1, r9, #20 │ │ │ │ @@ -251764,27 +251761,27 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr.w r5, [pc, #1932] @ 224824 │ │ │ │ mov.w r9, #1 │ │ │ │ add sl, pc │ │ │ │ add r5, pc │ │ │ │ b.n 2240b6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r2, #1 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 2240cc │ │ │ │ bl 1b5384 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2240a2 │ │ │ │ strb.w r9, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 2240b0 │ │ │ │ mov r0, fp │ │ │ │ blx 183a90 │ │ │ │ b.w 2234b8 │ │ │ │ bl 229518 │ │ │ │ b.w 222232 │ │ │ │ bl 24648c │ │ │ │ @@ -251801,36 +251798,36 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 256f70 │ │ │ │ b.w 2220c0 │ │ │ │ ldr.w r2, [pc, #1820] @ 224828 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 432b84 │ │ │ │ + bl 432bcc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 223b40 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ blx 183728 │ │ │ │ mov r1, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 224246 │ │ │ │ ldrb.w r2, [r9, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 224246 │ │ │ │ bl 1dc810 │ │ │ │ movs r0, #0 │ │ │ │ blx 183594 │ │ │ │ - bl 42f5bc │ │ │ │ + bl 42f604 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 223b92 │ │ │ │ ldr.w r1, [pc, #1744] @ 22482c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #1740] @ 224830 │ │ │ │ add r1, pc │ │ │ │ @@ -251840,52 +251837,52 @@ │ │ │ │ ldr.w r0, [pc, #1728] @ 224834 │ │ │ │ add r0, pc │ │ │ │ bl 1b5384 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 221eb6 │ │ │ │ ldr.w r0, [pc, #1716] @ 224838 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 21313c │ │ │ │ b.n 223bc4 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.w 223472 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.w 223002 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 223b92 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ b.w 22180a │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 443d00 │ │ │ │ + bl 443d48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221af8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 445648 │ │ │ │ + bl 445690 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2243aa │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r7, r2 │ │ │ │ mov r2, r7 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ b.w 221af8 │ │ │ │ adds r0, #1 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ blx 182e88 <__isoc23_strtol@plt> │ │ │ │ cmp r0, #24 │ │ │ │ @@ -251902,15 +251899,15 @@ │ │ │ │ b.w 2220a8 │ │ │ │ ldr.w r0, [pc, #1556] @ 224840 │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ b.w 222094 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r1, r0 │ │ │ │ b.w 22289e │ │ │ │ ldr.w r1, [pc, #1532] @ 224844 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ @@ -251925,29 +251922,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1506 @ 0x5e2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 2236ae │ │ │ │ ldr.w r1, [pc, #1484] @ 224854 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 42f634 │ │ │ │ + bl 42f67c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 3fb878 │ │ │ │ + bl 3fb8c0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 2220c2 │ │ │ │ ldr.w r0, [pc, #1444] @ 224858 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ add r0, pc │ │ │ │ @@ -251999,64 +251996,64 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1695 @ 0x69f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 223e16 │ │ │ │ movw r2, #32489 @ 0x7ee9 │ │ │ │ movt r2, #65278 @ 0xfefe │ │ │ │ asrs r2, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 22420e │ │ │ │ ldr.w r0, [pc, #1304] @ 22487c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ bl 1b53ec │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1284] @ 224880 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.w 2234ea │ │ │ │ ldr.w r3, [pc, #1276] @ 224884 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1272] @ 224888 │ │ │ │ ldr.w r1, [pc, #1272] @ 22488c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2808 @ 0xaf8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 223d4a │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r3, [pc, #1248] @ 224890 │ │ │ │ ldr.w r2, [pc, #1248] @ 224894 │ │ │ │ ldr.w r1, [pc, #1248] @ 224898 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ movw r2, #2360 @ 0x938 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 223346 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r7, r0 │ │ │ │ bl 18933c │ │ │ │ mov r1, r9 │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 22462c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22462c │ │ │ │ mov r5, r0 │ │ │ │ b.n 22440c │ │ │ │ @@ -252070,16 +252067,16 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2243fa │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92e8 │ │ │ │ - bl 2fd508 │ │ │ │ + bl 2f9330 │ │ │ │ + bl 2fd550 │ │ │ │ mov r0, r4 │ │ │ │ blx 182670 │ │ │ │ b.w 221556 │ │ │ │ ldr.w r1, [pc, #1132] @ 22489c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 181cbc │ │ │ │ @@ -252113,36 +252110,36 @@ │ │ │ │ b.n 22407c │ │ │ │ cbz r3, 2244e0 │ │ │ │ mov r0, fp │ │ │ │ str.w fp, [r5, #8] │ │ │ │ b.n 22407c │ │ │ │ ldr.w r0, [pc, #1048] @ 2248ac │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr.w r0, [pc, #1036] @ 2248b0 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr.w r0, [pc, #1024] @ 2248b4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #1012] @ (2248b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #1000] @ (2248bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 448794 │ │ │ │ + bl 4487dc │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2246ec │ │ │ │ mov r0, r4 │ │ │ │ str r4, [r5, #8] │ │ │ │ b.n 22407c │ │ │ │ @@ -252155,114 +252152,114 @@ │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #952] @ (2248c4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ mov.w r9, #0 │ │ │ │ b.w 222ef8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22436c │ │ │ │ ldr r0, [pc, #924] @ (2248c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 22436c │ │ │ │ ldr r0, [pc, #920] @ (2248cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #908] @ (2248d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #900] @ (2248d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [pc, #888] @ (2248d8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ (2248dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #872] @ (2248e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #860] @ (2248e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #852] @ (2248e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #840] @ (2248ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #832] @ (2248f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #820] @ (2248f4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.w 22431e │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ bne.w 22431e │ │ │ │ b.n 224478 │ │ │ │ ldr r0, [pc, #788] @ (2248f8 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #776] @ (2248fc ) │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #764] @ (224900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #752] @ (224904 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #744] @ (224908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #732] @ (22490c ) │ │ │ │ add r0, pc │ │ │ │ blx 181cb0 │ │ │ │ ldr r1, [pc, #728] @ (224910 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -252309,43 +252306,43 @@ │ │ │ │ mov r1, r7 │ │ │ │ b.n 22465a │ │ │ │ ldr r0, [pc, #648] @ (224928 ) │ │ │ │ add r0, pc │ │ │ │ b.n 224662 │ │ │ │ ldr r0, [pc, #648] @ (22492c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldr r3, [pc, #636] @ (224930 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ (224934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r1, [pc, #616] @ (224938 ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 4429a4 │ │ │ │ + bl 4429ec │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #604] @ (22493c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #592] @ (224940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #584] @ (224944 ) │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ ldr r1, [pc, #580] @ (224948 ) │ │ │ │ ldr r0, [pc, #584] @ (22494c ) │ │ │ │ add r3, pc │ │ │ │ @@ -252361,273 +252358,273 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #556] @ (22495c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ bl 183d64 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r7, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xe8240031 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + strd r0, r0, [ip], #-196 @ 0xc4 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xfa0c0025 │ │ │ │ + @ instruction: 0xfa540025 │ │ │ │ add r5, pc, #200 @ (adr r5, 224828 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r4, #31] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ movs r1, r5 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ vtbl.8 d29, {d31}, d16 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 224650 │ │ │ │ + b.n 2246e0 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ movs r6, r4 │ │ │ │ - vst4.8 {d16-d19}, [lr :128], r5 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldrsb.w r0, [r6, #37] @ 0x25 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #208 @ (adr r6, 224868 ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 224988 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #80 @ (adr r6, 2247ec ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 22490c ) │ │ │ │ movs r4, r4 │ │ │ │ add r4, pc, #184 @ (adr r4, 224858 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, pc, #104 @ (adr r4, 22480c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 224494 │ │ │ │ + b.n 224524 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - ldr.w r0, [r6, r5, lsl #2] │ │ │ │ - b.n 224458 │ │ │ │ + ldrb.w r0, [lr, #37] @ 0x25 │ │ │ │ + b.n 2244e8 │ │ │ │ movs r1, r6 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh.w r0, [r6, r5, lsl #2] │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + ldr??.w r0, [lr, r5, lsl #2] │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [sp, #784] @ 0x310 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2241d8 │ │ │ │ + b.n 224268 │ │ │ │ movs r4, r5 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #184 @ 0xb8 │ │ │ │ + subs r3, #0 │ │ │ │ movs r5, r4 │ │ │ │ - itee le │ │ │ │ - movle r6, r4 │ │ │ │ - movgt r3, #164 @ 0xa4 │ │ │ │ - movgt r0, r0 │ │ │ │ - add r1, pc, #24 @ (adr r1, 224808 ) │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ + movs r6, r4 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, pc, #312 @ (adr r1, 224928 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #1016 @ (adr r0, 224bec ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 22490c ) │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ movs r6, r4 │ │ │ │ bvs.n 2248b8 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 224214 │ │ │ │ + b.n 2242a4 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + ldr r0, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf6f40025 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + @ instruction: 0xf73c0025 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ movs r6, r4 │ │ │ │ add r1, pc, #408 @ (adr r1, 2249b0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ bpl.n 224830 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7900025 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + @ instruction: 0xf7d80025 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r3, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #952 @ (adr r0, 224c00 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 224920 ) │ │ │ │ movs r4, r4 │ │ │ │ - b.n 224be4 │ │ │ │ + b.n 224c74 │ │ │ │ movs r1, r6 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf3b60025 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf3fe0025 │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r4, #20] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 224a70 │ │ │ │ + b.n 224b00 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf2e60025 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + @ instruction: 0xf32e0025 │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2249d0 │ │ │ │ + b.n 224a60 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf28e0025 │ │ │ │ - b.n 224994 │ │ │ │ + @ instruction: 0xf2d60025 │ │ │ │ + b.n 224a24 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf26a0025 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + @ instruction: 0xf2b20025 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1340025 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + sbcs.w r0, ip, #37 @ 0x25 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r1, #30] │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 2248e4 │ │ │ │ + bge.n 224974 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #20] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r6, #22] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, #20] │ │ │ │ + ldrh r6, [r7, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #32] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r5, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ ldr r1, [sp, #652] @ 0x28c │ │ │ │ - vtbx.8 d24, {d15-d16}, d12 │ │ │ │ + @ instruction: 0xffff8994 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp ip, r0 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ movs r6, r4 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 2249b0 │ │ │ │ + ble.n 224a40 │ │ │ │ movs r1, r6 │ │ │ │ - vhadd.s32 d0, d6, d21 │ │ │ │ - ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + vhadd.s32 d16, d14, d21 │ │ │ │ + ldrh r0, [r6, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 224984 │ │ │ │ + ble.n 224a14 │ │ │ │ movs r1, r6 │ │ │ │ - vhadd.s8 d0, d10, d21 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + vhadd.s16 d16, d2, d21 │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (2249e0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -252645,60 +252642,60 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f2014 │ │ │ │ + bl 2f205c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22497e │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #68] @ (2249ec ) │ │ │ │ ldr r3, [pc, #72] @ (2249f0 ) │ │ │ │ mov.w lr, #4 │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #64] @ (2249f4 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ movs r0, #0 │ │ │ │ b.n 224988 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #48] @ (2249f8 ) │ │ │ │ mov.w lr, #2 │ │ │ │ ldr r3, [pc, #48] @ (2249fc ) │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #44] @ (224a00 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ b.n 2249be │ │ │ │ ldrb r6, [r1, #22] │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 224a5c │ │ │ │ + bgt.n 224aec │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 224a28 │ │ │ │ + bgt.n 224ab8 │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224a04 : │ │ │ │ ldr r3, [pc, #48] @ (224a38 ) │ │ │ │ mov ip, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -252814,15 +252811,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (224b70 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252837,40 +252834,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 224ae0 │ │ │ │ ldr r0, [pc, #60] @ (224b7c ) │ │ │ │ mov r1, ip │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w ip, [r6, #8] │ │ │ │ b.n 224ae0 │ │ │ │ ldrb r0, [r1, #17] │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ movs r3, r5 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 224b38 │ │ │ │ + blt.n 224bc8 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 224c1c │ │ │ │ + beq.n 224aac │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #768] @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -252950,42 +252947,42 @@ │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #48] @ (224c74 ) │ │ │ │ ldr r0, [pc, #48] @ (224c78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #360] @ (224dbc ) │ │ │ │ + ldr r7, [pc, #648] @ (224edc ) │ │ │ │ movs r0, r5 │ │ │ │ - b.n 225060 │ │ │ │ + b.n 2250f0 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 224c6c │ │ │ │ + bge.n 224cfc │ │ │ │ movs r1, r6 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #976] @ (225038 ) │ │ │ │ + ldr r7, [pc, #240] @ (224d58 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #920] @ (225004 ) │ │ │ │ + ldr r7, [pc, #184] @ (224d24 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #888] @ (224fe8 ) │ │ │ │ + ldr r7, [pc, #152] @ (224d08 ) │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 224bf0 │ │ │ │ + bge.n 224c80 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ mov ip, r3 │ │ │ │ mov r0, r1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r2, [ip] │ │ │ │ - b.w 42d82c │ │ │ │ + b.w 42d874 │ │ │ │ │ │ │ │ 00224c8c : │ │ │ │ ldr r3, [pc, #12] @ (224c9c ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253025,15 +253022,15 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #80] @ (224d40 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -253044,34 +253041,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (224d48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #52] @ (224d4c ) │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 224d70 │ │ │ │ + bls.n 224e00 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 224d28 │ │ │ │ + bls.n 224db8 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224d50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253115,43 +253112,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 224d98 │ │ │ │ ldr r3, [pc, #48] @ (224dfc ) │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ ldr.w ip, [pc, #48] @ 224e00 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (224e04 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 224d98 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #6] │ │ │ │ movs r7, r6 │ │ │ │ str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #5] │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 224e60 │ │ │ │ + bhi.n 224ef0 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #584] @ 0x248 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224e08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253223,29 +253220,29 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #44] @ (224edc ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4!, {r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 224f80 │ │ │ │ + bvc.n 224e10 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + str r1, [sp, #392] @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224ee0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224f70 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253394,15 +253391,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224ee0 │ │ │ │ ldr r0, [pc, #44] @ (225078 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #32] @ (22507c ) │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ ldr r1, [pc, #32] @ (225080 ) │ │ │ │ ldr r0, [pc, #32] @ (225084 ) │ │ │ │ add r3, pc │ │ │ │ @@ -253411,21 +253408,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r1, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - bpl.n 224fc4 │ │ │ │ + bpl.n 225054 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r0, #54] @ 0x36 │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 225144 │ │ │ │ mov r0, r1 │ │ │ │ @@ -253439,15 +253436,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r4 │ │ │ │ - bl 42d82c │ │ │ │ + bl 42d874 │ │ │ │ cbnz r0, 2250ec │ │ │ │ ldr r2, [pc, #132] @ (22514c ) │ │ │ │ ldr r3, [pc, #128] @ (225148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -253473,15 +253470,15 @@ │ │ │ │ beq.n 225124 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2250f8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 225110 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 2250c4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrd r3, r2, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -253493,30 +253490,30 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ (22515c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 225104 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r4, #25] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #24] │ │ │ │ movs r7, r6 │ │ │ │ ldmia r2!, {r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 225100 │ │ │ │ + bpl.n 225190 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225160 : │ │ │ │ ldr r3, [pc, #36] @ (225188 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 225176 │ │ │ │ @@ -253544,26 +253541,26 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #260] @ (2252a4 ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 2f5568 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f55b0 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #248] @ (2252a8 ) │ │ │ │ ldr r2, [pc, #248] @ (2252ac ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #244] @ (2252b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #236] @ (2252b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 225286 │ │ │ │ movs r4, #0 │ │ │ │ ldrb.w r8, [r0, #178] @ 0xb2 │ │ │ │ @@ -253643,25 +253640,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ strb r4, [r4, #21] │ │ │ │ movs r7, r6 │ │ │ │ - bmi.n 22534c │ │ │ │ + bmi.n 2251dc │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r2, r3] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002252c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253687,28 +253684,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #48] @ (22532c ) │ │ │ │ ldr r2, [pc, #48] @ (225330 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fa2fc │ │ │ │ + bl 2fa344 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fabf4 │ │ │ │ + b.w 2fac3c │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00225334 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253756,19 +253753,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ stmia r7!, {r1, r2, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - bcs.n 225474 │ │ │ │ + bcs.n 225304 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002253c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 225454 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253903,15 +253900,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ b.n 2254fa │ │ │ │ stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [pc, #12] @ (225530 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -253968,15 +253965,15 @@ │ │ │ │ add r0, pc │ │ │ │ blx 182db8 │ │ │ │ blx 1833fc │ │ │ │ strb r6, [r4, #6] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #20] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ subs r3, r0, #4 │ │ │ │ @@ -253987,25 +253984,25 @@ │ │ │ │ ldr r2, [r1, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ cbz r3, 225604 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f2018 │ │ │ │ + bl 2f2060 │ │ │ │ cbnz r0, 22560e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f201c │ │ │ │ + bl 2f2064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2255f2 │ │ │ │ bl 225548 │ │ │ │ nop │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ @@ -254019,19 +254016,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (22564c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - beq.n 225718 │ │ │ │ + beq.n 2255a8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225650 : │ │ │ │ ldrb.w r0, [r0, #123] @ 0x7b │ │ │ │ cbz r0, 22565e │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -254206,19 +254203,19 @@ │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #116] @ 0x74 │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #6] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225814 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254522,19 +254519,19 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4} │ │ │ │ + ldmia r4!, {r1, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225aa4 : │ │ │ │ ldr r3, [pc, #8] @ (225ab0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -254629,32 +254626,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ movs r0, #33 @ 0x21 │ │ │ │ blx 18283c <__prctl_time64@plt+0x4> │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r2, [pc, #52] @ (225bdc ) │ │ │ │ ldr r3, [pc, #40] @ (225bd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 225bc6 │ │ │ │ add.w r0, r4, #148 @ 0x94 │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43d6c4 │ │ │ │ + b.w 43d70c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa49ffff │ │ │ │ @@ -254684,24 +254681,24 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43d6e8 │ │ │ │ + bl 43d730 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 225c4a │ │ │ │ ldr r0, [pc, #36] @ (225c50 ) │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ strh.w r2, [r3, #122] @ 0x7a │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 188ef0 │ │ │ │ bl 225618 │ │ │ │ nop │ │ │ │ @@ -254747,15 +254744,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ movs r7, r6 │ │ │ │ strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r4, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225cc8 : │ │ │ │ ldr r2, [pc, #124] @ (225d48 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r3, [r0, #120] @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -254806,17 +254803,17 @@ │ │ │ │ blx 183360 <__fprintf_chk@plt+0x4> │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r2, [r7, #32] │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225d58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254826,25 +254823,25 @@ │ │ │ │ ldrex r0, [r3] │ │ │ │ orrs r0, r1 │ │ │ │ strex r2, r0, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 225d70 │ │ │ │ dmb ish │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 43d6e8 │ │ │ │ + bl 43d730 │ │ │ │ cbz r0, 225d9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r3, [pc, #24] @ (225dbc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 225db4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -254857,15 +254854,15 @@ │ │ │ │ 00225dc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r3, [pc, #24] @ (225df0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 225de8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -254896,35 +254893,35 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #46] @ 0x2e │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225e40 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 43d6e8 │ │ │ │ + b.w 43d730 │ │ │ │ nop │ │ │ │ │ │ │ │ 00225e48 : │ │ │ │ ldr r3, [pc, #28] @ (225e68 ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r2, r3] │ │ │ │ cbz r0, 225e5c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 43d6e8 │ │ │ │ + b.w 43d730 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #44] @ 0x2c │ │ │ │ movs r7, r6 │ │ │ │ @@ -254959,19 +254956,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (225ec0 ) │ │ │ │ ldr r0, [pc, #20] @ (225ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ movs r1, r6 │ │ │ │ - strh r6, [r6, #12] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r5, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225ec8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -255015,25 +255012,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r2, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ - movs r6, r4 │ │ │ │ strh r2, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + strh r2, [r3, #14] │ │ │ │ + movs r6, r4 │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r6, #8] │ │ │ │ + strh r4, [r7, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225f5c : │ │ │ │ b.w 225520 │ │ │ │ │ │ │ │ 00225f60 : │ │ │ │ b.w 225520 │ │ │ │ @@ -255041,18 +255038,18 @@ │ │ │ │ 00225f64 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (225f80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ blx 1833fc │ │ │ │ nop │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225f84 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -255089,19 +255086,19 @@ │ │ │ │ nop │ │ │ │ str r2, [r5, #116] @ 0x74 │ │ │ │ movs r7, r6 │ │ │ │ cmp r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r5} │ │ │ │ movs r1, r6 │ │ │ │ - strh r6, [r1, #12] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225ff0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255114,15 +255111,15 @@ │ │ │ │ cbnz r3, 22603c │ │ │ │ ldr r1, [pc, #76] @ (226060 ) │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ movw r2, #585 @ 0x249 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr r3, [pc, #60] @ (226064 ) │ │ │ │ ldr r2, [pc, #64] @ (226068 ) │ │ │ │ ldr r1, [pc, #64] @ (22606c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -255139,27 +255136,27 @@ │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ strh r4, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r4, #2] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022607c : │ │ │ │ ldr r3, [pc, #32] @ (2260a0 ) │ │ │ │ ldr r2, [pc, #36] @ (2260a4 ) │ │ │ │ add r3, pc │ │ │ │ push {lr} │ │ │ │ @@ -255176,15 +255173,15 @@ │ │ │ │ bx ip │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002260b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255214,62 +255211,62 @@ │ │ │ │ nop │ │ │ │ str r4, [r7, #96] @ 0x60 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022610c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (226120 ) │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 43ce40 │ │ │ │ + b.w 43ce88 │ │ │ │ nop │ │ │ │ strh r2, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00226124 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (226138 ) │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 43ce40 │ │ │ │ + b.w 43ce88 │ │ │ │ nop │ │ │ │ strh r2, [r1, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0022613c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 43d6e8 │ │ │ │ + bl 43d730 │ │ │ │ cbz r0, 226178 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 43d6e8 │ │ │ │ + bl 43d730 │ │ │ │ cbz r0, 226188 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ bl 1876a0 │ │ │ │ ldr r0, [pc, #32] @ (22618c ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 43ce80 │ │ │ │ + b.w 43cec8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #122] @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1876a0 │ │ │ │ bl 225618 │ │ │ │ strh r4, [r0, #6] │ │ │ │ @@ -255280,15 +255277,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r3, [pc, #24] @ (2261c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 2261be │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -255303,15 +255300,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [pc, #144] @ (226274 ) │ │ │ │ - bl 45233c │ │ │ │ + bl 452384 │ │ │ │ ldr r3, [pc, #144] @ (226278 ) │ │ │ │ add r6, pc │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r4, 2261fe │ │ │ │ mov r0, r4 │ │ │ │ bl 22613c │ │ │ │ @@ -255343,15 +255340,15 @@ │ │ │ │ cbnz r4, 226246 │ │ │ │ b.n 22620c │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22620c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22623c │ │ │ │ bl 225cc8 │ │ │ │ b.n 22623e │ │ │ │ @@ -255364,19 +255361,19 @@ │ │ │ │ b.w 225f84 │ │ │ │ str r4, [r3, #80] @ 0x50 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #23] │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -255389,16 +255386,16 @@ │ │ │ │ add r5, pc │ │ │ │ cmp r0, #9 │ │ │ │ ite ne │ │ │ │ movne r0, r3 │ │ │ │ orreq.w r0, r3, #1 │ │ │ │ cbnz r0, 2262e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 353d1c │ │ │ │ - bl 354e30 │ │ │ │ + bl 353d64 │ │ │ │ + bl 354e78 │ │ │ │ ldr r3, [pc, #108] @ (226338 ) │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 22630c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -255417,45 +255414,45 @@ │ │ │ │ beq.n 22632c │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ bl 2448b8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2262c0 │ │ │ │ - bl 4105dc │ │ │ │ + bl 410624 │ │ │ │ b.n 2262c0 │ │ │ │ ldr r3, [pc, #48] @ (226340 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2262d2 │ │ │ │ ldr r3, [pc, #44] @ (226344 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2262d2 │ │ │ │ ldr r0, [pc, #36] @ (226348 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2262d2 │ │ │ │ bl 2261cc │ │ │ │ b.n 2262f8 │ │ │ │ nop │ │ │ │ str r4, [r2, #68] @ 0x44 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022634c : │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #11 │ │ │ │ b.n 22628c │ │ │ │ nop │ │ │ │ @@ -255473,15 +255470,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl 45233c │ │ │ │ + bl 452384 │ │ │ │ ldr r3, [pc, #56] @ (2263c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22636c │ │ │ │ ldr r6, [pc, #52] @ (2263c4 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -255489,15 +255486,15 @@ │ │ │ │ b.n 2263a0 │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22636c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strh.w r5, [r4, #122] @ 0x7a │ │ │ │ - bl 43ce80 │ │ │ │ + bl 43cec8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 226396 │ │ │ │ bl 225cc8 │ │ │ │ b.n 226398 │ │ │ │ @@ -255519,23 +255516,23 @@ │ │ │ │ strb.w r3, [r0, #122] @ 0x7a │ │ │ │ strb.w r3, [r0, #125] @ 0x7d │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 1876a0 │ │ │ │ bl 225ff0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ ldr r0, [pc, #16] @ (226408 ) │ │ │ │ movw r1, #690 @ 0x2b2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225f84 │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022640c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -255579,31 +255576,31 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002264a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -255623,46 +255620,46 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldrb r0, [r0, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002264ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #180] @ (2265bc ) │ │ │ │ ldr r2, [pc, #184] @ (2265c0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #176] @ (2265c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #176] @ (2265c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r5, #100] @ 0x64 │ │ │ │ add r4, pc │ │ │ │ strb.w r6, [r5, #123] @ 0x7b │ │ │ │ - bl 44c5ac │ │ │ │ + bl 44c5f4 │ │ │ │ strd r0, r1, [r5, #160] @ 0xa0 │ │ │ │ ldr.w r1, [r5, #604] @ 0x25c │ │ │ │ cbz r1, 22658e │ │ │ │ ldr r6, [pc, #144] @ (2265cc ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r3, 2265a2 │ │ │ │ @@ -255708,35 +255705,35 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #726 @ 0x2d6 │ │ │ │ blx 18155c │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldr r1, [pc, #480] @ (2267a4 ) │ │ │ │ + ldr r1, [pc, #768] @ (2268c4 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [pc, #48] @ (2265f8 ) │ │ │ │ + ldr r7, [pc, #336] @ (226718 ) │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r4, #28] │ │ │ │ movs r7, r6 │ │ │ │ ldrb r2, [r7, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldrb r0, [r3, #13] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r7, #11] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002265e8 : │ │ │ │ ldr r3, [pc, #32] @ (22660c ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -255764,15 +255761,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 22666e │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43d6e8 │ │ │ │ + bl 43d730 │ │ │ │ cbz r0, 22666e │ │ │ │ bl 24472c │ │ │ │ mov r0, r4 │ │ │ │ bl 244758 │ │ │ │ ldr r3, [pc, #56] @ (226680 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -255834,28 +255831,28 @@ │ │ │ │ bl 244644 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22673e │ │ │ │ subs r4, r4, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #124] @ (22675c ) │ │ │ │ ldr r2, [pc, #124] @ (226760 ) │ │ │ │ ldr r1, [pc, #128] @ (226764 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r7 │ │ │ │ bl 2c3a68 │ │ │ │ - bl 410648 │ │ │ │ + bl 410690 │ │ │ │ bl 22702c │ │ │ │ mov r0, r6 │ │ │ │ bl 244534 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #1 │ │ │ │ bl 2448b8 │ │ │ │ ldr r3, [pc, #84] @ (226768 ) │ │ │ │ @@ -255874,30 +255871,30 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 4105dc │ │ │ │ - bl 410648 │ │ │ │ + bl 410624 │ │ │ │ + bl 410690 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 226716 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r3, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - it lt │ │ │ │ - movlt r1, r6 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + stmia r0!, {} │ │ │ │ + movs r1, r6 │ │ │ │ + @ instruction: 0x47ee │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #232] @ (226850 ) │ │ │ │ + ldr r5, [pc, #520] @ (226970 ) │ │ │ │ movs r4, r4 │ │ │ │ ldrb r2, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsh r2, [r5, r7] │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00226770 : │ │ │ │ @@ -255952,16 +255949,16 @@ │ │ │ │ cmpne r0, #9 │ │ │ │ mov r0, r5 │ │ │ │ bne.n 226802 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 226610 │ │ │ │ bl 244534 │ │ │ │ - bl 353d1c │ │ │ │ - bl 354e30 │ │ │ │ + bl 353d64 │ │ │ │ + bl 354e78 │ │ │ │ ldr r3, [pc, #64] @ (226850 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 22682a │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ @@ -255979,26 +255976,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 226818 │ │ │ │ ldr r0, [pc, #28] @ (22685c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 226818 │ │ │ │ ldrsh r0, [r3, r4] │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226860 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2968] @ 0xb98 │ │ │ │ @@ -256094,15 +256091,15 @@ │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #867 @ 0x363 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181764 │ │ │ │ ldr r2, [pc, #180] @ (226a2c ) │ │ │ │ ldr r3, [pc, #152] @ (226a14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -256125,15 +256122,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (226a38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #872 @ 0x368 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 226970 │ │ │ │ ldr r4, [pc, #116] @ (226a3c ) │ │ │ │ ldr r1, [pc, #120] @ (226a40 ) │ │ │ │ ldr r3, [pc, #120] @ (226a44 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #120] @ (226a48 ) │ │ │ │ @@ -256142,15 +256139,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (226a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 226976 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #84] @ (226a50 ) │ │ │ │ @@ -256158,49 +256155,49 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 44288c │ │ │ │ + bl 4428d4 │ │ │ │ b.n 226976 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r7, r1] │ │ │ │ movs r7, r6 │ │ │ │ - cbz r6, 226a6e │ │ │ │ + cbz r6, 226a80 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r1, r6 │ │ │ │ ldrb r2, [r1, r6] │ │ │ │ movs r7, r6 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r4, r5, pc} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r4, #1] │ │ │ │ + ldrb r6, [r5, #2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r4, pc} │ │ │ │ movs r1, r6 │ │ │ │ - cbz r4, 226a6c │ │ │ │ + cbz r4, 226a7e │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226a58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3000] @ 0xbb8 │ │ │ │ @@ -256272,15 +256269,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #903 @ 0x387 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181764 │ │ │ │ ldr r2, [pc, #104] @ (226b94 ) │ │ │ │ ldr r3, [pc, #84] @ (226b80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -256304,45 +256301,45 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ movw r2, #893 @ 0x37d │ │ │ │ - bl 44288c │ │ │ │ + bl 4428d4 │ │ │ │ b.n 226b28 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, r2] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 226ba0 │ │ │ │ + cbz r4, 226bb2 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 226bf0 │ │ │ │ + cbnz r2, 226c02 │ │ │ │ movs r1, r6 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r3, #22] │ │ │ │ movs r6, r4 │ │ │ │ ldrh r0, [r3, r7] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r0, 226bea │ │ │ │ + cbnz r0, 226bfc │ │ │ │ movs r1, r6 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226ba0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 3b9da4 │ │ │ │ - bl 2f16d0 │ │ │ │ + bl 3b9dec │ │ │ │ + bl 2f1718 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1ec9fc │ │ │ │ nop │ │ │ │ ldr r3, [pc, #20] @ (226be0 ) │ │ │ │ ldr r2, [pc, #24] @ (226be4 ) │ │ │ │ @@ -257094,15 +257091,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ cbz r1, 22735e │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 225e48 │ │ │ │ @@ -257270,15 +257267,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2274ee │ │ │ │ ldr r0, [pc, #88] @ (22756c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2274ee │ │ │ │ ldr r3, [pc, #68] @ (227564 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2274a4 │ │ │ │ ldr r3, [pc, #60] @ (227568 ) │ │ │ │ @@ -257286,39 +257283,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2274a4 │ │ │ │ ldr r0, [pc, #56] @ (227570 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2274a4 │ │ │ │ strh r0, [r1, r3] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r6, #152 @ 0x98 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r7, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227574 : │ │ │ │ cbz r0, 2275d2 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -257372,30 +257369,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #40] @ (227620 ) │ │ │ │ ldr r0, [pc, #40] @ (227624 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ - bl 439044 │ │ │ │ + bl 43908c │ │ │ │ bl 227574 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2275fe │ │ │ │ ldr r0, [pc, #24] @ (227628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 439044 │ │ │ │ + bl 43908c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 227574 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #456] @ (2277ec ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r0, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022762c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -257424,15 +257421,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #108] @ (2276e8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f2074 │ │ │ │ + bl 2f20bc │ │ │ │ ldr r3, [pc, #100] @ (2276ec ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #19 │ │ │ │ bgt.n 2276d0 │ │ │ │ ldr r4, [pc, #92] @ (2276f0 ) │ │ │ │ @@ -257446,15 +257443,15 @@ │ │ │ │ strdcc r5, r1, [r4] │ │ │ │ movcc r3, r1 │ │ │ │ movw r1, #16960 @ 0x4240 │ │ │ │ movt r1, #15 │ │ │ │ it cc │ │ │ │ movcc r2, r5 │ │ │ │ umull r0, r1, r0, r1 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ add sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r4, [pc, #32] @ (2276f4 ) │ │ │ │ @@ -257470,19 +257467,19 @@ │ │ │ │ nop │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #764] @ (227a14 ) │ │ │ │ @@ -257551,15 +257548,15 @@ │ │ │ │ ldr r1, [pc, #620] @ (227a24 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 227668 │ │ │ │ adds.w ip, r5, r5 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ adc.w r1, fp, fp │ │ │ │ @@ -257571,15 +257568,15 @@ │ │ │ │ mov.w lr, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w lr, lr, ip, lsr #27 │ │ │ │ adc.w r1, r1, lr │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, fp, r1 │ │ │ │ ldr.w r5, [r4, #748] @ 0x2ec │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 2278f4 │ │ │ │ ldrd r6, r7, [sp, #8] │ │ │ │ cmp r8, r6 │ │ │ │ sbcs.w r3, r9, r7 │ │ │ │ bcc.w 22794a │ │ │ │ @@ -257595,32 +257592,32 @@ │ │ │ │ lsls r0, r7, #5 │ │ │ │ mov.w lr, r1, lsl #5 │ │ │ │ adds r0, r7, r0 │ │ │ │ orr.w lr, lr, r7, lsr #27 │ │ │ │ adc.w r1, r1, lr │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mul.w r3, r2, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mla r3, r1, r6, r3 │ │ │ │ umull r0, r1, r2, r6 │ │ │ │ add r1, r3 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r6, #100 @ 0x64 │ │ │ │ sbc.w r1, r7, r7, lsl #1 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ac18 │ │ │ │ + bl 46ac60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov ip, r1 │ │ │ │ subs r2, r3, r0 │ │ │ │ sbc.w r5, r5, r1 │ │ │ │ ldr r3, [pc, #384] @ (227a28 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ strd r2, r5, [r4, #744] @ 0x2e8 │ │ │ │ @@ -257689,41 +257686,41 @@ │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r1, r7, #5 │ │ │ │ adds r0, r6, r0 │ │ │ │ orr.w r1, r1, r6, lsr #27 │ │ │ │ adc.w r1, r7, r1 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ adc.w r1, r9, r1 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mul.w r3, r2, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mla r3, r1, r6, r3 │ │ │ │ umull r0, r1, r2, r6 │ │ │ │ add r1, r3 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r6, #100 @ 0x64 │ │ │ │ sbc.w r1, r7, r7, lsl #1 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ac18 │ │ │ │ + bl 46ac60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov ip, r1 │ │ │ │ adds r2, r0, r3 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ b.n 2278a6 │ │ │ │ mvn.w r2, #9 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, r0, r3 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ b.n 2278b8 │ │ │ │ ldr r3, [pc, #72] @ (227a2c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -257737,34 +257734,34 @@ │ │ │ │ ldr.w r5, [r4, #708] @ 0x2c4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #44] @ (227a34 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r5, [r4, #744] @ 0x2e8 │ │ │ │ b.n 2278b8 │ │ │ │ ldr r7, [pc, #936] @ (227dc0 ) │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #256] @ (227b4c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -257840,15 +257837,15 @@ │ │ │ │ bgt.n 227a9c │ │ │ │ ldr r0, [pc, #108] @ (227b68 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #108] @ (227b6c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #100] @ (227b70 ) │ │ │ │ ldr r2, [pc, #64] @ (227b50 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -257863,36 +257860,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r7, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 227b0a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #720] @ (227e20 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #688] @ (227e08 ) │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r0, #32] │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [pc, #984] @ (227f4c ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -257905,15 +257902,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #4 │ │ │ │ bl 251bb4 │ │ │ │ ldr r4, [pc, #264] @ (227cb8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ @@ -257984,15 +257981,15 @@ │ │ │ │ bl 260324 │ │ │ │ b.n 227bce │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 227c14 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #4 │ │ │ │ bl 251bb4 │ │ │ │ - bl 4479dc │ │ │ │ + bl 447a24 │ │ │ │ ldr r2, [pc, #92] @ (227cc8 ) │ │ │ │ ldr r3, [pc, #60] @ (227cac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -258005,15 +258002,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #8 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 227bac │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #488] @ (227e94 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -258023,15 +258020,15 @@ │ │ │ │ movs r7, r6 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [pc, #600] @ (227f24 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00227ccc : │ │ │ │ ldr r3, [pc, #20] @ (227ce4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -258069,27 +258066,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (227d44 ) │ │ │ │ ldr r0, [r2, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #40] @ (227d48 ) │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r7, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ mcr2 15, 2, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00227d4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -258103,19 +258100,19 @@ │ │ │ │ strb r2, [r3, #8] │ │ │ │ ldr r4, [pc, #60] @ (227dac ) │ │ │ │ add.w r7, r6, #8 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ bl 225ff0 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ adds r0, #12 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ movs r1, #149 @ 0x95 │ │ │ │ mov r0, r4 │ │ │ │ bl 225f84 │ │ │ │ ldr r3, [pc, #28] @ (227db0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ @@ -258123,36 +258120,36 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r1, [pc, #632] @ (228024 ) │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ... │ │ │ │ │ │ │ │ 00227db4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr.w ip, [pc, #80] @ 227e1c │ │ │ │ ldr r2, [pc, #80] @ (227e20 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (227e24 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #64] @ (227e28 ) │ │ │ │ movs r0, #16 │ │ │ │ ldr.w r5, [r3, #216] @ 0xd8 │ │ │ │ blx 181544 │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ @@ -258169,19 +258166,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #74 @ 0x4a │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ movs r4, r4 │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00227e2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -258220,47 +258217,47 @@ │ │ │ │ bx r3 │ │ │ │ ldr r0, [pc, #624] @ (2280f0 ) │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r7, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227e8c : │ │ │ │ ldr r0, [pc, #12] @ (227e9c ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #12] @ (227ea0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227ea4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ (227f4c ) │ │ │ │ sub sp, #8 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r2, [pc, #148] @ (227f50 ) │ │ │ │ ldr r1, [pc, #148] @ (227f54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r4, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r5, [pc, #136] @ (227f58 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #12 │ │ │ │ add r5, pc │ │ │ │ ldr r6, [pc, #132] @ (227f5c ) │ │ │ │ ldr.w r4, [r3, #216] @ 0xd8 │ │ │ │ blx 181544 │ │ │ │ @@ -258308,34 +258305,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227f14 │ │ │ │ ldr r0, [pc, #48] @ (227f70 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + b.w 4482ec │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + adds r0, #20 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #120] @ (227fd8 ) │ │ │ │ movs r7, r6 │ │ │ │ str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #84] @ 0x54 │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227f74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258370,27 +258367,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227fa8 │ │ │ │ ldr r0, [pc, #32] @ (227fec ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx pc │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r4, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227ff0 : │ │ │ │ ldr r3, [pc, #12] @ (228000 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ subs r0, #0 │ │ │ │ @@ -258404,25 +258401,25 @@ │ │ │ │ 00228004 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr.w ip, [pc, #64] @ 22805c │ │ │ │ ldr r2, [pc, #64] @ (228060 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #64] @ (228064 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r4, #0 │ │ │ │ it lt │ │ │ │ movlt r0, #0 │ │ │ │ blt.n 22804a │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ cmp r0, r4 │ │ │ │ ite ls │ │ │ │ @@ -258431,19 +258428,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, pc, #368 @ (adr r7, 2281d0 ) │ │ │ │ + add r7, pc, #656 @ (adr r7, 2282f0 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00228068 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258476,22 +258473,22 @@ │ │ │ │ cbz r3, 2280c0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 227700 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ mov r8, r1 │ │ │ │ movs r7, r6 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002280dc : │ │ │ │ cbz r0, 2280f2 │ │ │ │ ldr r3, [pc, #40] @ (228108 ) │ │ │ │ mov.w r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -258583,15 +258580,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 22813c │ │ │ │ ldr r0, [pc, #44] @ (2281ec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 22813c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cmp lr, fp │ │ │ │ movs r7, r6 │ │ │ │ @@ -258599,37 +258596,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002281f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #72] @ (228258 ) │ │ │ │ ldr r2, [pc, #76] @ (22825c ) │ │ │ │ ldr r1, [pc, #76] @ (228260 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r5, [r0, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 228240 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ @@ -258643,19 +258640,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #440 @ (adr r5, 228414 ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 228534 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00228264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258699,17 +258696,17 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #104] @ (228338 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r1, [pc, #84] @ (22833c ) │ │ │ │ ldrd r2, r3, [r5, #744] @ 0x2e8 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2282fc │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ @@ -258724,37 +258721,37 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2282f0 │ │ │ │ ldr r0, [pc, #52] @ (228348 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r5, #744] @ 0x2e8 │ │ │ │ b.n 2282f0 │ │ │ │ nop │ │ │ │ add lr, r1 │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022834c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -258772,29 +258769,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f2070 │ │ │ │ + bl 2f20b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22836c │ │ │ │ cbz r5, 2283d4 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #312] @ (2284cc ) │ │ │ │ ldr r2, [pc, #312] @ (2284d0 ) │ │ │ │ ldr r1, [pc, #316] @ (2284d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 2283b4 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2283d4 │ │ │ │ ldr r3, [pc, #288] @ (2284d8 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -258804,15 +258801,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ bl 2574ac │ │ │ │ cbnz r0, 22842a │ │ │ │ ldr r0, [pc, #264] @ (2284e4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22836c │ │ │ │ @@ -258842,15 +258839,15 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #220] @ (2284f8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ bl 259c88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2283da │ │ │ │ bl 25f5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2283da │ │ │ │ ldr r3, [pc, #192] @ (2284fc ) │ │ │ │ @@ -258866,24 +258863,24 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ b.n 2283ca │ │ │ │ ldr r4, [pc, #172] @ (22850c ) │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r2, [pc, #172] @ (228510 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #172] @ (228514 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 228408 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -258911,51 +258908,51 @@ │ │ │ │ bl 227f74 │ │ │ │ b.n 228414 │ │ │ │ nop │ │ │ │ bics r2, r4 │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #928 @ (adr r3, 228870 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 228590 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #784 @ (adr r3, 2287ec ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 22850c ) │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ ldrsh r2, [r5, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsh r2, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r2, #4] │ │ │ │ movs r6, r4 │ │ │ │ ldrsh r0, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 2285c4 ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 2286e4 ) │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [r0, #20] │ │ │ │ + str r2, [r1, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + str r2, [r3, #0] │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #96 @ (adr r3, 228570 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 228690 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00228518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -258969,15 +258966,15 @@ │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -259008,27 +259005,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #32] @ (2285cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 228582 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rors r2, r2 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ adcs r6, r7 │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r6, #0] │ │ │ │ + str r2, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002285d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -259041,29 +259038,29 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cbz r1, 22864e │ │ │ │ mov sl, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f2070 │ │ │ │ + bl 2f20b8 │ │ │ │ cbz r0, 22864e │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22866e │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #344] @ (228764 ) │ │ │ │ ldr r2, [pc, #344] @ (228768 ) │ │ │ │ ldr r1, [pc, #348] @ (22876c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 22862e │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 22866e │ │ │ │ ldr r3, [pc, #320] @ (228770 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -259073,28 +259070,28 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ ldr r3, [pc, #300] @ (22877c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #300] @ (228780 ) │ │ │ │ ldr r2, [pc, #300] @ (228784 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ bl 2574ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2286fa │ │ │ │ orrs.w r3, r5, r6 │ │ │ │ beq.n 22872c │ │ │ │ ldr r3, [pc, #264] @ (228788 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -259106,25 +259103,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228740 │ │ │ │ cbnz r7, 2286d6 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #244] @ (228794 ) │ │ │ │ ldr r2, [pc, #244] @ (228798 ) │ │ │ │ ldr r1, [pc, #248] @ (22879c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2286e4 │ │ │ │ mov r4, r7 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -259146,15 +259143,15 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #184] @ (2287a4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ bl 259c88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228676 │ │ │ │ bl 25f5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228676 │ │ │ │ ldr r3, [pc, #156] @ (2287a8 ) │ │ │ │ @@ -259190,55 +259187,55 @@ │ │ │ │ beq.n 22869a │ │ │ │ b.n 2286d6 │ │ │ │ nop │ │ │ │ asrs r6, r3 │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #448 @ (adr r1, 228928 ) │ │ │ │ + add r1, pc, #736 @ (adr r1, 228a48 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #296 @ (adr r1, 22889c ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 2289bc ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #168 @ (adr r1, 228828 ) │ │ │ │ + add r1, pc, #456 @ (adr r1, 228948 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + str r0, [r3, #0] │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #880 @ (adr r0, 228b08 ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 228828 ) │ │ │ │ movs r1, r6 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrb r4, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r0, [r5, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #400 @ (adr r0, 228940 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 228a60 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r6, [r4, r5] │ │ │ │ + ldrsh r6, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002287b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -259251,23 +259248,23 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432d68 │ │ │ │ + bl 432db0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #156] @ (228888 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ movs r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ blt.n 228856 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -259309,33 +259306,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 228826 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #54 @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #568 @ (adr r0, 228ac0 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 228be0 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ subs r6, #210 @ 0xd2 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022889c : │ │ │ │ ldr r3, [pc, #72] @ (2288e8 ) │ │ │ │ ldr r2, [pc, #76] @ (2288ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -259409,15 +259406,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w lr, #0 │ │ │ │ beq.n 22896c │ │ │ │ mov r2, lr │ │ │ │ mov r1, r4 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 227668 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -259456,39 +259453,39 @@ │ │ │ │ ldrd r6, r7, [r3] │ │ │ │ vldr d7, [r3, #16] │ │ │ │ mov r2, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r3, #8] │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2289b8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3f89d8 │ │ │ │ + b.w 3f8a20 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (228a14 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 3ba06c │ │ │ │ + b.w 3ba0b4 │ │ │ │ nop │ │ │ │ ldr r6, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r3, r3] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #16 │ │ │ │ @@ -259514,15 +259511,15 @@ │ │ │ │ bl 23bdc4 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 228a34 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 458bf4 │ │ │ │ + b.w 458c3c │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ @@ -259532,15 +259529,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 348530 │ │ │ │ + bl 348578 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -259558,15 +259555,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 34857c │ │ │ │ + bl 3485c4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -259675,24 +259672,24 @@ │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ cbz r2, 228c24 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 228c86 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 34860c │ │ │ │ + b.w 348654 │ │ │ │ cbz r1, 228c40 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 23b8bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ - bl 44f170 │ │ │ │ + bl 44f1b8 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 228c52 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ @@ -259715,15 +259712,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 228c0e │ │ │ │ ldr r0, [pc, #48] @ (228ca8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 228c0e │ │ │ │ ldr r3, [pc, #36] @ (228cac ) │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #36] @ (228cb0 ) │ │ │ │ ldr r0, [pc, #36] @ (228cb4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -259734,21 +259731,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #932] @ (229070 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -259764,15 +259761,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 228fb4 │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ cmp r0, r7 │ │ │ │ bne.w 229046 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ @@ -259808,15 +259805,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ b.n 228da2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 458744 │ │ │ │ + bl 45878c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ adds r2, r6, r2 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ adc.w r5, r5, r3 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ @@ -259935,15 +259932,15 @@ │ │ │ │ bl 23bdc4 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228f5a │ │ │ │ ldr r6, [r4, #32] │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 228fa8 │ │ │ │ ldrd r6, r1, [r4, #88] @ 0x58 │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r3, [pc, #440] @ (229084 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ @@ -259979,28 +259976,28 @@ │ │ │ │ bl 228a18 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r3, 228f26 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 458b9c │ │ │ │ + bl 458be4 │ │ │ │ ldr r2, [pc, #348] @ (22908c ) │ │ │ │ ldr r3, [pc, #320] @ (229074 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 229042 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 44ea30 │ │ │ │ + b.w 44ea78 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r9, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228eb2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -260010,15 +260007,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (229090 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #296] @ (229094 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44eca8 │ │ │ │ + bl 44ecf0 │ │ │ │ ldr r2, [pc, #288] @ (229098 ) │ │ │ │ ldr r3, [pc, #252] @ (229074 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -260033,15 +260030,15 @@ │ │ │ │ b.w 23b760 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r8, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ b.n 228d5e │ │ │ │ mul.w r1, r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459028 │ │ │ │ + bl 459070 │ │ │ │ b.n 228ec2 │ │ │ │ ldr r3, [pc, #228] @ (22909c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 228cf4 │ │ │ │ ldr r3, [pc, #220] @ (2290a0 ) │ │ │ │ @@ -260049,15 +260046,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 228cf4 │ │ │ │ ldr r0, [pc, #208] @ (2290a4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 228cf4 │ │ │ │ ldr r3, [pc, #200] @ (2290a8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228f10 │ │ │ │ ldr r3, [pc, #180] @ (2290a0 ) │ │ │ │ @@ -260066,15 +260063,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 228f10 │ │ │ │ ldr r0, [pc, #180] @ (2290ac ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228f10 │ │ │ │ ldr r3, [pc, #164] @ (2290b0 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #164] @ (2290b4 ) │ │ │ │ ldr r0, [pc, #164] @ (2290b8 ) │ │ │ │ @@ -260092,15 +260089,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 228f60 │ │ │ │ ldr r0, [pc, #136] @ (2290c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 228f60 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ (2290c4 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ ldr r1, [pc, #124] @ (2290c8 ) │ │ │ │ ldr r0, [pc, #124] @ (2290cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -260129,64 +260126,64 @@ │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r3, #1020]! @ 0x3fc │ │ │ │ subs r0, #34 @ 0x22 │ │ │ │ movs r7, r6 │ │ │ │ adds r7, #210 @ 0xd2 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #138 @ 0x8a │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r6] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ - movs r6, r4 │ │ │ │ ldrsb r0, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ + movs r6, r4 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r1, r7] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ cbnz r1, 22910a │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 22910a │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f170 │ │ │ │ + bl 44f1b8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 228cb8 │ │ │ │ ldr r3, [pc, #20] @ (229120 ) │ │ │ │ @@ -260195,19 +260192,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (229128 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r4, r4] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022912c : │ │ │ │ ldrb.w r1, [sp] │ │ │ │ vldr d7, [sp, #8] │ │ │ │ dmb ish │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -260239,15 +260236,15 @@ │ │ │ │ str r1, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f9718 │ │ │ │ + b.w 2f9760 │ │ │ │ nop │ │ │ │ │ │ │ │ 0022918c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -260291,15 +260288,15 @@ │ │ │ │ 002291fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 183034 │ │ │ │ @@ -260315,25 +260312,25 @@ │ │ │ │ ldr r0, [pc, #168] @ (2292e8 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #168] @ (2292ec ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 44e9e0 │ │ │ │ + bl 44ea28 │ │ │ │ ldr r3, [pc, #156] @ (2292f0 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2292b4 │ │ │ │ movs r4, #0 │ │ │ │ str r5, [r6, #28] │ │ │ │ str r4, [r6, #24] │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r6, #32] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -260344,15 +260341,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r6, #84] @ 0x54 │ │ │ │ strd r2, r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - bl 4586dc │ │ │ │ + bl 458724 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 228cb8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -260377,27 +260374,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #36] @ (2292fc ) │ │ │ │ clz r3, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22925c │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #178 @ 0xb2 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229300 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -260506,20 +260503,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ - bl 34a170 │ │ │ │ + bl 34a1b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r2, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 342318 │ │ │ │ + bl 342360 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260636,24 +260633,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov sl, r3 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #256] @ (229670 ) │ │ │ │ mov.w r8, #20 │ │ │ │ ldr r2, [pc, #252] @ (229674 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ mla r0, r4, r8, r8 │ │ │ │ mul.w r8, r8, r4 │ │ │ │ blx 181544 │ │ │ │ mov r1, r9 │ │ │ │ @@ -260690,28 +260687,28 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #140] @ (229678 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ bl 22e670 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ cbz r7, 229660 │ │ │ │ ldr r0, [pc, #116] @ (22967c ) │ │ │ │ ldr r1, [r6, #28] │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ mov r0, r8 │ │ │ │ blx 181844 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ cbnz r3, 229658 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add.w r2, sl, r5 │ │ │ │ movs r3, #0 │ │ │ │ @@ -260731,33 +260728,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 232a1c │ │ │ │ b.n 229626 │ │ │ │ ldr r0, [pc, #28] @ (229680 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ mov r7, r0 │ │ │ │ b.n 229604 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #146 @ 0x92 │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - bvc.n 2296a0 │ │ │ │ + bvc.n 229730 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #8] @ (229690 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ nop │ │ │ │ movs r7, #250 @ 0xfa │ │ │ │ movs r6, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -260766,28 +260763,28 @@ │ │ │ │ ldr r2, [pc, #44] @ (2296d8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (2296dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #24 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #824] @ 0x338 │ │ │ │ movs r1, r6 │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, r7] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ movs r4, #1 │ │ │ │ @@ -261056,15 +261053,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22994e │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r0, [pc, #48] @ (2299dc ) │ │ │ │ ldrb.w r3, [sp, #31] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 22994e │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -261075,15 +261072,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #32] @ (229a00 ) │ │ │ │ + ldr r7, [pc, #320] @ (229b20 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002299e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -261155,15 +261152,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229a16 │ │ │ │ ldr r0, [pc, #48] @ (229ac0 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 229a16 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #14 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #6 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ @@ -261174,15 +261171,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #144] @ (229b54 ) │ │ │ │ + ldr r6, [pc, #432] @ (229c74 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229ac4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -261254,15 +261251,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229af8 │ │ │ │ ldr r0, [pc, #48] @ (229ba0 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 229af8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #42 @ 0x2a │ │ │ │ movs r7, r6 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ @@ -261273,15 +261270,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #208 @ 0xd0 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #272] @ (229cb4 ) │ │ │ │ + ldr r5, [pc, #560] @ (229dd4 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229ba4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -261304,15 +261301,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 229c06 │ │ │ │ ldr r3, [pc, #352] @ (229d5c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261350,15 +261347,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 23aa40 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229d2e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 229cb0 │ │ │ │ ldr r2, [pc, #232] @ (229d64 ) │ │ │ │ @@ -261392,15 +261389,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 229c7a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #164] @ (229d6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 229c7a │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 229cea │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 229cea │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -261429,15 +261426,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 229c88 │ │ │ │ ldr r0, [pc, #92] @ (229d78 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ b.n 229c88 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (229d7c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #76] @ (229d80 ) │ │ │ │ ldr r0, [pc, #76] @ (229d84 ) │ │ │ │ @@ -261468,21 +261465,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #744] @ (22a064 ) │ │ │ │ + ldr r4, [pc, #8] @ (229d84 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ movs r1, r6 │ │ │ │ - bvc.n 229d24 │ │ │ │ + bhi.n 229db4 │ │ │ │ movs r4, r4 │ │ │ │ - bvc.n 229d50 │ │ │ │ + bhi.n 229de0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00229d88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -261506,15 +261503,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 229dee │ │ │ │ ldr r3, [pc, #360] @ (229f4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261552,15 +261549,15 @@ │ │ │ │ vldr d7, [pc, #248] @ 229f38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 23aa40 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229f20 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 229ea4 │ │ │ │ bl 18937c │ │ │ │ @@ -261598,15 +261595,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 229e62 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #160] @ (229f5c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 229e62 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cbz r3, 229ee0 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cbz r3, 229ee0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr.w r0, [r8, #32] │ │ │ │ @@ -261634,15 +261631,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229e7a │ │ │ │ ldr r0, [pc, #88] @ (229f68 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 229e7a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (229f6c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (229f70 ) │ │ │ │ ldr r0, [pc, #76] @ (229f74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -261671,21 +261668,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #784] @ (22a27c ) │ │ │ │ + ldr r2, [pc, #48] @ (229f9c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r2, #10] │ │ │ │ movs r1, r6 │ │ │ │ - bpl.n 229f30 │ │ │ │ + bvs.n 229fc0 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 229f5c │ │ │ │ + bvs.n 229fec │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00229f78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -261709,15 +261706,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 229fda │ │ │ │ ldr r3, [pc, #348] @ (22a12c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261755,15 +261752,15 @@ │ │ │ │ vldr d7, [pc, #240] @ 22a118 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 23aa40 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22a102 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22a088 │ │ │ │ bl 18937c │ │ │ │ @@ -261800,15 +261797,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22a04c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #156] @ (22a13c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 22a04c │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 22a0c0 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 22a0c0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -261838,15 +261835,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22a060 │ │ │ │ ldr r0, [pc, #88] @ (22a148 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22a060 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (22a14c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (22a150 ) │ │ │ │ ldr r0, [pc, #72] @ (22a154 ) │ │ │ │ add r3, pc │ │ │ │ @@ -261875,21 +261872,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + ldr r0, [pc, #168] @ (22a1f4 ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 22a14c │ │ │ │ + bmi.n 22a1dc │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 22a178 │ │ │ │ + bmi.n 22a208 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0022a158 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -261941,17 +261938,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 22a1ee │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ sub.w r4, r0, #24 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 22a1d2 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 181840 │ │ │ │ │ │ │ │ @@ -262033,19 +262030,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (22a2cc ) │ │ │ │ ldr r0, [pc, #20] @ (22a2d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ movs r1, r6 │ │ │ │ - cmp sl, ip │ │ │ │ + mov r2, r5 │ │ │ │ movs r6, r4 │ │ │ │ - mov r6, r6 │ │ │ │ + mov r6, pc │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022a2d4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -262169,15 +262166,15 @@ │ │ │ │ ldrd r3, r1, [r1] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (22a410 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ subs r2, r1, r4 │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -262185,15 +262182,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (22a47c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (22a480 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #68] @ (22a484 ) │ │ │ │ ldr r3, [pc, #72] @ (22a488 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #72] @ 22a48c │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ @@ -262211,19 +262208,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r1, r6 │ │ │ │ - add r8, ip │ │ │ │ + cmp r0, r5 │ │ │ │ movs r6, r4 │ │ │ │ - add lr, lr │ │ │ │ + cmp r6, r7 │ │ │ │ movs r6, r4 │ │ │ │ lsls r1, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -262253,30 +262250,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [fp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 22a652 │ │ │ │ mov r5, r0 │ │ │ │ blx 181f0c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 22a5be │ │ │ │ vldr d8, [pc, #336] @ 22a668 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ @@ -262286,15 +262283,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r3, r9, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -262369,61 +262366,61 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ vstr d8, [sp, #32] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 22a634 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 22a51e │ │ │ │ b.n 22a5be │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #72] @ (22a688 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (22a68c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 22a5c0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #60] @ (22a690 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ ldr r1, [pc, #56] @ (22a694 ) │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ ... │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ movs r1, r6 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, ip │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp │ │ │ │ + add sl, r6 │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ movs r1, r6 │ │ │ │ - muls r4, r6 │ │ │ │ + bics r4, r7 │ │ │ │ movs r6, r4 │ │ │ │ - orrs r0, r7 │ │ │ │ + bics r0, r0 │ │ │ │ movs r6, r4 │ │ │ │ - orrs r4, r2 │ │ │ │ + muls r4, r3 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #348] @ (22a808 ) │ │ │ │ @@ -262732,30 +262729,30 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (22a9d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r1, r6 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #246 @ 0xf6 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (22aa3c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -262764,15 +262761,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (22aa44 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 22aa24 │ │ │ │ blx 181f0c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -262787,23 +262784,23 @@ │ │ │ │ movs r2, #163 @ 0xa3 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ movs r1, r6 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #94 @ 0x5e │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -262818,18 +262815,18 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 181f0c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 22ab4c │ │ │ │ mov r4, r0 │ │ │ │ vldr d8, [pc, #312] @ 22abe0 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ @@ -262839,15 +262836,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r3, r9, [sp, #40] @ 0x28 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -262922,42 +262919,42 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ vstr d8, [sp, #24] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 22abc2 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 22aaac │ │ │ │ b.n 22ab4c │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #40] @ (22abf4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (22abf8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 22ab4e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ adds r2, r2, #2 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, r6 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ movs r1, r6 │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #132] @ (22ac94 ) │ │ │ │ @@ -262975,15 +262972,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 22ac7a │ │ │ │ ldr r3, [pc, #92] @ (22aca8 ) │ │ │ │ @@ -263017,26 +263014,26 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r2, r6, r3 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r1, r6 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ bl 1d6caa │ │ │ │ subs r4, r5, r2 │ │ │ │ movs r7, r6 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (22ad4c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -263045,58 +263042,58 @@ │ │ │ │ ldr r1, [pc, #128] @ (22ad54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ blx 181f0c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrd r0, r1, [r5, #24] │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldrd r3, ip, [r5, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r5] │ │ │ │ orrs.w r3, r3, ip │ │ │ │ bne.n 22ad46 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ adds r3, r0, r6 │ │ │ │ adc.w r4, r1, r8 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ subs r5, r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ adc.w r4, r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ ite cc │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 183dc4 │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r1, r6 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #180 @ 0xb4 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #156] @ (22ae04 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -263106,15 +263103,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #152] @ (22ae0c ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 22add0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ @@ -263156,31 +263153,31 @@ │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #44] @ (22ae1c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (22ae20 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #300 @ 0x12c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ - ldrb r0, [r0, #12] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ movs r1, r6 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r4, #16 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ bl 40e12 │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + subs r4, #2 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r1, r6 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (22aef8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -263189,15 +263186,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (22af00 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 22aee2 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [ip, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -263238,15 +263235,15 @@ │ │ │ │ beq.n 22ae70 │ │ │ │ negs r0, r0 │ │ │ │ blx 181b78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (22af08 ) │ │ │ │ add.w r1, r5, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r4, [pc, #60] @ (22af0c ) │ │ │ │ add.w r3, r5, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #60] @ (22af10 ) │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ add r4, pc │ │ │ │ @@ -263259,30 +263256,30 @@ │ │ │ │ ldr r1, [pc, #44] @ (22af18 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ mov r0, ip │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - ldrb r4, [r6, #8] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ bl fff54f06 <__bss_end__@@Base+0xff8c30ca> │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #154 @ 0x9a │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #204 @ 0xcc │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022af1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -263302,41 +263299,41 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 181f0c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ mov fp, r3 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22b246 │ │ │ │ bl 22ee30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ orrs.w r3, r3, fp │ │ │ │ bne.n 22afda │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 22afda │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r1, r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -263361,15 +263358,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (22b268 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #21 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -263403,15 +263400,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22b144 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22b1e2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -263421,15 +263418,15 @@ │ │ │ │ bne.w 22b1ce │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 22b032 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 441350 │ │ │ │ + bl 441398 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ @@ -263533,15 +263530,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22b168 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r1 │ │ │ │ bhi.w 22b032 │ │ │ │ @@ -263606,82 +263603,82 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ blx 18155c │ │ │ │ asrs r2, r0, #31 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + subs r3, #28 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #148 @ 0x94 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r1, #22 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #124 @ 0x7c │ │ │ │ + subs r0, #196 @ 0xc4 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #166 @ 0xa6 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ movs r1, r6 │ │ │ │ - cmn r6, r5 │ │ │ │ + orrs r6, r6 │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022b2ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (22b36c ) │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (22b370 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r7, #8] │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #164] @ (22b374 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #148] @ (22b378 ) │ │ │ │ ldr r1, [pc, #152] @ (22b37c ) │ │ │ │ add.w r4, r4, #464 @ 0x1d0 │ │ │ │ str r7, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 231ce0 │ │ │ │ cbnz r0, 22b35c │ │ │ │ blx 181f0c │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r4, [r6, #72] @ 0x48 │ │ │ │ @@ -263693,15 +263690,15 @@ │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ adds.w ip, ip, r2 │ │ │ │ adc.w r1, r3, r1 │ │ │ │ negs r0, r2 │ │ │ │ and.w r0, ip, r0 │ │ │ │ sbc.w r4, r3, r3, lsl #1 │ │ │ │ ands r1, r4 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ add.w r3, r0, #31 │ │ │ │ str r0, [r5, #24] │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ blx 181704 │ │ │ │ str r0, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ @@ -263710,27 +263707,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ b.n 22b348 │ │ │ │ bl 183dc4 │ │ │ │ nop │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + strb r2, [r5, #23] │ │ │ │ movs r1, r6 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #38 @ 0x26 │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022b380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -263742,31 +263739,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 231ce0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ ldr r3, [pc, #24] @ (22b3cc ) │ │ │ │ ldr r2, [pc, #28] @ (22b3d0 ) │ │ │ │ ldr r1, [pc, #28] @ (22b3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r1, r6 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -263914,28 +263911,28 @@ │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #28] @ (22b570 ) │ │ │ │ ldr r0, [pc, #28] @ (22b574 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - strb r6, [r6, #20] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ movs r1, r6 │ │ │ │ - adds r6, #32 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ movs r1, r6 │ │ │ │ - nop {9} │ │ │ │ - movs r4, r4 │ │ │ │ - itte ge │ │ │ │ - movge r4, r4 │ │ │ │ - ldrge r2, [r1, #16] │ │ │ │ - ldrblt r3, [r2, #21] │ │ │ │ + it le │ │ │ │ + movle r4, r4 │ │ │ │ + itee al │ │ │ │ + moval r4, r4 │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + ldrb r3, [r2, #21] │ │ │ │ cbnz r3, 22b58c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -264338,15 +264335,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 22b960 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22b948 │ │ │ │ movs r5, #1 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #96] @ (22b9cc ) │ │ │ │ ldr r3, [pc, #80] @ (22b9bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264986,23 +264983,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #24] @ (22bf94 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #32 │ │ │ │ + cmp r4, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #300] @ 22c0d8 │ │ │ │ @@ -265023,15 +265020,15 @@ │ │ │ │ vstreq d7, [r6, #64] @ 0x40 │ │ │ │ blx 183728 │ │ │ │ ldr r1, [pc, #256] @ (22c0e0 ) │ │ │ │ str.w r0, [r6, #148] @ 0x94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22c0a2 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -265087,17 +265084,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 22c0c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 181840 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -265110,28 +265107,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 18375c │ │ │ │ mov r9, r0 │ │ │ │ b.n 22c074 │ │ │ │ ldr r0, [pc, #36] @ (22c0ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ mov r5, r0 │ │ │ │ b.n 22c082 │ │ │ │ mov ip, r0 │ │ │ │ b.n 22c06e │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r0, [pc, #648] @ (22c36c ) │ │ │ │ + ldr r0, [pc, #936] @ (22c48c ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #102 @ 0x66 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #208] @ (22c1d4 ) │ │ │ │ @@ -265211,15 +265208,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22c12a │ │ │ │ ldr r3, [pc, #48] @ (22c1ec ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (22c1f0 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -265233,19 +265230,19 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r3 │ │ │ │ @@ -265314,15 +265311,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22c256 │ │ │ │ ldr r3, [pc, #52] @ (22c2f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (22c2f4 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ @@ -265339,101 +265336,101 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ movs r1, r6 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ b.w 23a410 │ │ │ │ nop │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #8] @ (22c30c ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - b.w 443564 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + b.w 4435ac │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #116] @ (22c398 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 22c35c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #100] @ (22c39c ) │ │ │ │ ldr r0, [pc, #104] @ (22c3a0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ cbz r1, 22c36a │ │ │ │ ldr r0, [pc, #92] @ (22c3a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [pc, #88] @ (22c3a8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 443564 │ │ │ │ + b.w 4435ac │ │ │ │ ldr r2, [pc, #76] @ (22c3ac ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #76] @ (22c3b0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fba40 │ │ │ │ + bl 2fba88 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 22c386 │ │ │ │ ldr r0, [pc, #60] @ (22c3b4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ b.n 22c34e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (22c3b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ b.n 22c34e │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r5 │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #0 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r3, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #54] @ 0x36 │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ blx 182670 │ │ │ │ @@ -265449,20 +265446,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (22c414 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ @ instruction: 0xfb580035 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #16] │ │ │ │ ldr r4, [r0, #24] │ │ │ │ orrs.w lr, ip, r2 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -265574,30 +265571,30 @@ │ │ │ │ cbnz r0, 22c53e │ │ │ │ cbz r2, 22c564 │ │ │ │ ldr r1, [pc, #84] @ (22c584 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44758c │ │ │ │ + b.w 4475d4 │ │ │ │ ldr r0, [pc, #72] @ (22c588 ) │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22c52c │ │ │ │ ldr r0, [pc, #64] @ (22c58c ) │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 22c52c │ │ │ │ ldr r0, [pc, #60] @ (22c590 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ b.n 22c52c │ │ │ │ ldr r3, [pc, #44] @ (22c594 ) │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ ldr r1, [pc, #44] @ (22c598 ) │ │ │ │ ldr r0, [pc, #44] @ (22c59c ) │ │ │ │ @@ -265613,21 +265610,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ movs r1, r6 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #160 @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -265671,21 +265668,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 22c310 │ │ │ │ ldr r0, [pc, #16] @ (22c630 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 443564 │ │ │ │ + b.w 4435ac │ │ │ │ nop │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r7, #12 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ sub sp, #28 │ │ │ │ @@ -265750,17 +265747,17 @@ │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ movs r1, r6 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 22c734 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265768,30 +265765,30 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #48] @ (22c73c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #30] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, r6 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #488 @ (adr r7, 22c928 ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 22ca48 ) │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 22c780 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265799,28 +265796,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #44] @ (22c788 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r1, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #176 @ 0xb0 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #168 @ (adr r7, 22c834 ) │ │ │ │ + add r7, pc, #456 @ (adr r7, 22c954 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 22c814 │ │ │ │ sub sp, #16 │ │ │ │ @@ -265838,23 +265835,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #120] @ 0x78 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 42d82c │ │ │ │ + bl 42d874 │ │ │ │ ldr r2, [pc, #56] @ (22c828 ) │ │ │ │ ldr r3, [pc, #44] @ (22c81c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -265864,22 +265861,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ movs r1, r6 │ │ │ │ vqadd.u8 d16, d14, d22 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #824 @ (adr r6, 22cb5c ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 22c87c ) │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ movs r6, r4 │ │ │ │ vqadd.u16 d0, d4, d22 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 22c8e8 │ │ │ │ @@ -265898,15 +265895,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd ip, lr, [r0, #64] @ 0x40 │ │ │ │ ldrd r2, r0, [r0, #72] @ 0x48 │ │ │ │ orrs.w r3, ip, lr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -265919,15 +265916,15 @@ │ │ │ │ bne.n 22c8e4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ - bl 42d5ac │ │ │ │ + bl 42d5f4 │ │ │ │ ldr r2, [pc, #72] @ (22c8fc ) │ │ │ │ ldr r3, [pc, #64] @ (22c8f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -265942,22 +265939,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov lr, ip │ │ │ │ b.n 22c89c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183df4 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ mcr2 0, 5, r0, cr14, cr6, {1} │ │ │ │ - add r6, pc, #184 @ (adr r6, 22c9ac ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 22cacc ) │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ mrc2 0, 2, r0, cr0, cr6, {1} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 22c998 │ │ │ │ @@ -265976,28 +265973,28 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #96] @ (22c9ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r0, 22c956 │ │ │ │ - bl 2fba40 │ │ │ │ + bl 2fba88 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 22c96c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #64] @ (22c9b0 ) │ │ │ │ ldr r3, [pc, #52] @ (22c9a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -266012,24 +266009,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r4, [r2, #28] │ │ │ │ movs r1, r6 │ │ │ │ - add r5, pc, #376 @ (adr r5, 22cb18 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 22cc38 ) │ │ │ │ movs r7, r4 │ │ │ │ ldc2l 0, cr0, [sl, #216] @ 0xd8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #7 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 22c934 │ │ │ │ + bcs.n 22c9c4 │ │ │ │ movs r7, r4 │ │ │ │ ldc2 0, cr0, [r4, #216] @ 0xd8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ (22ca78 ) │ │ │ │ @@ -266038,15 +266035,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #180] @ (22ca80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #168] @ (22ca84 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #168] @ (22ca88 ) │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ @@ -266065,96 +266062,96 @@ │ │ │ │ ldr r2, [pc, #132] @ (22ca90 ) │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #132] @ (22ca94 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fa2fc │ │ │ │ + bl 2fa344 │ │ │ │ ldr r2, [pc, #120] @ (22ca98 ) │ │ │ │ ldr r1, [pc, #120] @ (22ca9c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fcb60 │ │ │ │ + bl 2fcba8 │ │ │ │ ldr r3, [pc, #104] @ (22caa0 ) │ │ │ │ ldr r2, [pc, #108] @ (22caa4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #108] @ (22caa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fa2fc │ │ │ │ + bl 2fa344 │ │ │ │ ldr r3, [pc, #92] @ (22caac ) │ │ │ │ ldr r2, [pc, #96] @ (22cab0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #96] @ (22cab4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fa2fc │ │ │ │ + bl 2fa344 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r4, #16] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r1, #6 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, pc, #744 @ (adr r4, 22cd6c ) │ │ │ │ + add r5, pc, #8 @ (adr r5, 22ca8c ) │ │ │ │ movs r7, r4 │ │ │ │ sbcs.w r0, r0, #11862016 @ 0xb50000 │ │ │ │ bl fff6aa8a <__bss_end__@@Base+0xff8d8c4e> │ │ │ │ - bls.n 22c9fc │ │ │ │ + bls.n 22ca8c │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #236 @ 0xec │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ mcr2 15, 7, pc, cr7, cr15, {7} @ │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmn r0, r4 │ │ │ │ movs r7, r4 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - movs r0, #6 │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r3, #20 │ │ │ │ movs r6, r4 │ │ │ │ ldc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - movs r2, #198 @ 0xc6 │ │ │ │ + movs r3, #14 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r4, #96 @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #88] @ (22cb2c ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #88] @ (22cb30 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (22cb34 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 22cb28 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ orrs r2, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266177,46 +266174,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ b.n 22caf8 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + str r6, [r2, #0] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r7, #1 │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #140 @ 0x8c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22cbbc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 22cba6 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cbnz r3, 22cb90 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 22c4e0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 181844 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 22cb7e │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cb7e │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -266244,31 +266241,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (22cbf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r2, r5] │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #22 │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #174 @ 0xae │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #0 │ │ │ │ + movs r1, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -266297,27 +266294,27 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r1, r4] │ │ │ │ cbz r3, 22cc5a │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cc5a │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldrd r1, r2, [r6, #12] │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 22cc4a │ │ │ │ mov r0, r1 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 22cc74 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cc74 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ b.n 22cc62 │ │ │ │ ldr r3, [pc, #40] @ (22ccac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266329,24 +266326,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22cc38 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #24] @ (22ccb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22cc38 │ │ │ │ @ instruction: 0xfad40036 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -266375,15 +266372,15 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1} │ │ │ │ stmia.w ip, {r0, r1} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 22cd24 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cd24 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267207,19 +267204,19 @@ │ │ │ │ @ instruction: 0xf27e0036 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf1e80036 │ │ │ │ @ instruction: 0xf18c0036 │ │ │ │ - strb r2, [r0, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ movs r1, r6 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + adds r0, r5, r1 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -267936,35 +267933,35 @@ │ │ │ │ ldr r1, [pc, #28] @ (22dd80 ) │ │ │ │ ldr r0, [pc, #32] @ (22dd84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #344] @ (22decc ) │ │ │ │ + ldr r5, [pc, #632] @ (22dfec ) │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #256] @ (22de80 ) │ │ │ │ + ldr r5, [pc, #544] @ (22dfa0 ) │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + asrs r2, r0, #32 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0022dd88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #164] @ (22de48 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 22ddb6 │ │ │ │ ldr r3, [pc, #160] @ (22de4c ) │ │ │ │ @@ -267988,15 +267985,15 @@ │ │ │ │ bne.n 22dde6 │ │ │ │ strex lr, r0, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 22ddd4 │ │ │ │ cmp r1, r3 │ │ │ │ dmb ish │ │ │ │ bne.n 22ddc8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 22de32 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22de10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -268014,15 +268011,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22ddfc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (22de50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 22ddfc │ │ │ │ ldr r3, [pc, #32] @ (22de54 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (22de58 ) │ │ │ │ ldr r0, [pc, #32] @ (22de5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -268031,19 +268028,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [lr, #-216] @ 0xd8 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #424] @ (22e000 ) │ │ │ │ + ldr r4, [pc, #712] @ (22e120 ) │ │ │ │ movs r1, r6 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r2, [pc, #1196] @ 22e324 │ │ │ │ @@ -268620,15 +268617,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22e390 │ │ │ │ ldr r0, [pc, #152] @ (22e4fc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22e390 │ │ │ │ ldr r3, [pc, #124] @ (22e4f0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e390 │ │ │ │ @@ -268642,15 +268639,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22e390 │ │ │ │ ldr r0, [pc, #100] @ (22e500 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22e390 │ │ │ │ ldr r2, [pc, #92] @ (22e504 ) │ │ │ │ ldr r3, [pc, #56] @ (22e4e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -268674,29 +268671,29 @@ │ │ │ │ movs r7, r6 │ │ │ │ b.n 22ec54 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22ec4c │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r0, #7 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ movs r6, r4 │ │ │ │ b.n 22e9bc │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #116] @ (22e594 ) │ │ │ │ add r3, pc │ │ │ │ @@ -268814,23 +268811,23 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #36] @ (22e66c ) │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 22bf98 │ │ │ │ - ldrh r4, [r7, #0] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0022e670 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -268838,15 +268835,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #76] @ (22e6d0 ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 22bf98 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -268863,15 +268860,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [pc, #12] @ (22e6d4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ b.n 22e6a8 │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22e5e8 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0022e6d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -268891,15 +268888,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #140] @ (22e798 ) │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r5, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bf98 │ │ │ │ @@ -268918,18 +268915,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22e762 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #60] @ (22e7a0 ) │ │ │ │ ldr r3, [pc, #44] @ (22e794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -268945,15 +268942,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 22e7bc │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ blt.n 22e732 │ │ │ │ @ instruction: 0xffffdf9e │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e7a4 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -268999,15 +268996,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 22bf98 │ │ │ │ ldr r3, [pc, #120] @ (22e8ac ) │ │ │ │ @@ -269027,18 +269024,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22e872 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (22e8b0 ) │ │ │ │ ldr r3, [pc, #44] @ (22e8a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -269054,15 +269051,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 16 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ bge.n 22e82e │ │ │ │ @ instruction: 0xffffde8e │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e8b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -269085,15 +269082,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 22bf98 │ │ │ │ mov r0, r6 │ │ │ │ @@ -269122,18 +269119,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 22e95c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (22e998 ) │ │ │ │ ldr r3, [pc, #44] @ (22e98c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269148,15 +269145,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ udf #56 @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #44] @ 0x2c │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ bls.n 22e952 │ │ │ │ @ instruction: 0xffffdda4 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e99c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -269177,15 +269174,15 @@ │ │ │ │ ldr r2, [pc, #172] @ (22ea74 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr.w sl, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bf98 │ │ │ │ @@ -269215,18 +269212,18 @@ │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 22ea40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (22ea7c ) │ │ │ │ ldr r3, [pc, #44] @ (22ea70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269241,15 +269238,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ble.n 22eb10 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22ea56 │ │ │ │ vqdmulh.s , , d0[0] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022ea80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -269260,15 +269257,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #116] @ (22eb0c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bf98 │ │ │ │ movs r3, #1 │ │ │ │ @@ -269303,26 +269300,26 @@ │ │ │ │ ldr r0, [pc, #40] @ (22eb24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22eb7e │ │ │ │ vcvt.f16.u16 d29, d30, #1 │ │ │ │ movs r6, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r7, #240 @ 0xf0 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r1, #7 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022eb28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269330,15 +269327,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #128] @ (22ebc0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bf98 │ │ │ │ movs r3, #1 │ │ │ │ @@ -269378,28 +269375,28 @@ │ │ │ │ ldr r1, [pc, #40] @ (22ebd8 ) │ │ │ │ ldr r0, [pc, #40] @ (22ebdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ bcc.n 22eb90 │ │ │ │ movs r5, r6 │ │ │ │ blt.n 22eae8 │ │ │ │ movs r6, r6 │ │ │ │ bvc.n 22ecca │ │ │ │ vsubl.u , d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022ebe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -269407,15 +269404,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #64] @ (22ec34 ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 22bf98 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -269426,15 +269423,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0022ec38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -269482,15 +269479,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22ed40 │ │ │ │ ldr r2, [pc, #172] @ (22ed60 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ bl 22bf98 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -269512,18 +269509,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22ed14 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (22ed68 ) │ │ │ │ ldr r3, [pc, #68] @ (22ed5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -269547,99 +269544,99 @@ │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bge.n 22ee44 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ movs r7, r4 │ │ │ │ bvs.n 22ed96 │ │ │ │ vtbx.8 d29, {d31- d16, d12, d21 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + vaddl.u8 q8, d4, d21 │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0022ed78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ ldr r5, [pc, #100] @ (22edf4 ) │ │ │ │ - bl 2f9d20 │ │ │ │ + bl 2f9d68 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (22edf8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #96] @ (22edfc ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ bl 22bf98 │ │ │ │ ldr r1, [pc, #64] @ (22ee00 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r4, r4, #368 @ 0x170 │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #104] @ 0x68 │ │ │ │ strd r3, r3, [r0, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb7a0025 │ │ │ │ - subs r5, #8 │ │ │ │ + @ instruction: 0xfbc20025 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ movs r1, r6 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ movs r7, r4 │ │ │ │ - vhadd.u16 d16, d14, d21 │ │ │ │ + vaddl.u32 q0, d6, d21 │ │ │ │ │ │ │ │ 0022ee04 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0022ee08 : │ │ │ │ cbz r0, 22ee12 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 22ee12 │ │ │ │ - b.w 2f9718 │ │ │ │ + b.w 2f9760 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0022ee1c : │ │ │ │ cbz r0, 22ee26 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 22ee26 │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0022ee30 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -269687,15 +269684,15 @@ │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ blx 183728 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -269780,15 +269777,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r4, #20] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22ef4a │ │ │ │ ldr r3, [pc, #100] @ (22effc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #8 │ │ │ │ bpl.n 22ef4a │ │ │ │ cbz r7, 22eff0 │ │ │ │ @@ -269800,30 +269797,30 @@ │ │ │ │ ldr r0, [pc, #92] @ (22f00c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22ef4a │ │ │ │ cbz r7, 22efe4 │ │ │ │ ldr r5, [pc, #72] @ (22f010 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 22ee90 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (22f014 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22ef4a │ │ │ │ ldr r5, [pc, #48] @ (22f018 ) │ │ │ │ add r5, pc │ │ │ │ b.n 22efc8 │ │ │ │ ldr r6, [pc, #48] @ (22f01c ) │ │ │ │ add r6, pc │ │ │ │ b.n 22ef6e │ │ │ │ @@ -269831,25 +269828,25 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 22efa6 │ │ │ │ nop │ │ │ │ bhi.n 22f020 │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe40028 │ │ │ │ - vhadd.u d0, d4, d21 │ │ │ │ - @ instruction: 0xfbac0028 │ │ │ │ - cdp2 0, 11, cr0, cr12, cr5, {1} │ │ │ │ - @ instruction: 0xfb8a0028 │ │ │ │ - cdp2 0, 5, cr0, cr6, cr5, {1} │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + stc2 0, cr0, [ip], #-160 @ 0xffffff60 │ │ │ │ + vhadd.u d16, d12, d21 │ │ │ │ + @ instruction: 0xfbf40028 │ │ │ │ + vhadd.u8 d0, d4, d21 │ │ │ │ + @ instruction: 0xfbd20028 │ │ │ │ + cdp2 0, 9, cr0, cr14, cr5, {1} │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ @@ -270009,15 +270006,15 @@ │ │ │ │ ldr r0, [pc, #156] @ (22f270 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ b.n 22f0ac │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22f0ac │ │ │ │ b.n 22f1b4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -270036,15 +270033,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ str.w lr, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 22f18e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ b.n 22f16e │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xfb640036 │ │ │ │ @@ -270061,16 +270058,16 @@ │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa9e0036 │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6, #-148]! @ 0xffffff6c │ │ │ │ - stc2l 0, cr0, [r0, #-148] @ 0xffffff6c │ │ │ │ + ldc2l 0, cr0, [lr, #-148]! @ 0xffffff6c │ │ │ │ + stc2 0, cr0, [r8, #148] @ 0x94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #448] @ (22f450 ) │ │ │ │ @@ -270189,15 +270186,15 @@ │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f2d6 │ │ │ │ negs r6, r4 │ │ │ │ adds r4, #32 │ │ │ │ lsrs r2, r6 │ │ │ │ lsl.w r4, r3, r4 │ │ │ │ orrs r2, r4 │ │ │ │ @@ -270232,15 +270229,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f2d6 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22f2d6 │ │ │ │ b.n 22f3fc │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ @@ -270252,18 +270249,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba80025 │ │ │ │ + @ instruction: 0xfbf00025 │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf40025 │ │ │ │ + @ instruction: 0xfb3c0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov fp, r3 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ @@ -270412,18 +270409,18 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4433f0 │ │ │ │ + bl 443438 │ │ │ │ b.n 22f574 │ │ │ │ @ instruction: 0xf0a40043 │ │ │ │ - ldrsh.w r0, [r6, #37] @ 0x25 │ │ │ │ + ldr??.w r0, [lr, #37] @ 0x25 │ │ │ │ │ │ │ │ 0022f608 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -270654,15 +270651,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 22c418 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22f830 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43ac08 │ │ │ │ + bl 43ac50 │ │ │ │ movs r0, #0 │ │ │ │ b.n 22f762 │ │ │ │ ldr r4, [pc, #52] @ (22f8c0 ) │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ @@ -270801,15 +270798,15 @@ │ │ │ │ strd r1, r7, [sp] │ │ │ │ mov r1, sl │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f942 │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -270833,15 +270830,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (22fa8c ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f942 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22f942 │ │ │ │ b.n 22fa2a │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ @@ -270853,18 +270850,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #26661 @ 0x6825 │ │ │ │ + @ instruction: 0xf68e0025 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r2, #10813440 @ 0xa50000 │ │ │ │ + @ instruction: 0xf5ea0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #416] @ (22fc48 ) │ │ │ │ @@ -270977,15 +270974,15 @@ │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22fb0e │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -271010,15 +271007,15 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22fb0e │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22fb0e │ │ │ │ b.n 22fbfa │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -271030,18 +271027,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, lr, #10813440 @ 0xa50000 │ │ │ │ + @ instruction: 0xf4c60025 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d20025 │ │ │ │ + ands.w r0, sl, #10813440 @ 0xa50000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #808] @ (22ffa0 ) │ │ │ │ mov fp, r2 │ │ │ │ @@ -271051,15 +271048,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #792] @ (22ffa4 ) │ │ │ │ ldr r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr.w r3, [fp] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cbz r3, 22fcf8 │ │ │ │ ldr r7, [pc, #768] @ (22ffa8 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -271072,38 +271069,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ ldrd sl, r0, [r4, #8] │ │ │ │ bl 22ee90 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ cbz r0, 22fce4 │ │ │ │ bl 22ee90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 22fcb8 │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22ff88 │ │ │ │ bl 22ee90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ (22ffb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ cmp r4, #0 │ │ │ │ ble.w 22ff8e │ │ │ │ ldr r2, [pc, #672] @ (22ffb8 ) │ │ │ │ subs r3, r4, #1 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r4, sl, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ @@ -271171,15 +271168,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r6, [sp] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22ff56 │ │ │ │ ldr.w r8, [fp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 22fe84 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -271222,37 +271219,37 @@ │ │ │ │ blx r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22fe0a │ │ │ │ ldr.w r3, [fp, #8] │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 22fe14 │ │ │ │ ldr r0, [pc, #324] @ (22ffcc ) │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ bne.w 22fd2c │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cbz r3, 22feac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, #28] │ │ │ │ cbz r1, 22feac │ │ │ │ ldr r0, [r3, #24] │ │ │ │ bl 23f230 │ │ │ │ ldr r0, [pc, #288] @ (22ffd0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 443564 │ │ │ │ + b.w 4435ac │ │ │ │ mov.w lr, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 22fe4a │ │ │ │ orrs r6, r7 │ │ │ │ bne.n 22ff9c │ │ │ │ ldrd r3, r0, [r4, #-24] │ │ │ │ ldrd r1, r7, [r4, #-16] │ │ │ │ @@ -271297,15 +271294,15 @@ │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22fdf2 │ │ │ │ mov r0, r8 │ │ │ │ bl 22c5cc │ │ │ │ b.n 22fdf2 │ │ │ │ ldr r7, [pc, #120] @ (22ffd8 ) │ │ │ │ @@ -271332,46 +271329,46 @@ │ │ │ │ ldr r1, [pc, #92] @ (22ffe8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 22fd08 │ │ │ │ ldr r0, [pc, #92] @ (22ffec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 443564 │ │ │ │ + b.w 4435ac │ │ │ │ bl 183df4 │ │ │ │ ldmia r2, {r1, r2, r7} │ │ │ │ movs r6, r6 │ │ │ │ - and.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ - @ instruction: 0xf3fa0025 │ │ │ │ - and.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + orrs.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ + orr.w r0, r2, #10813440 @ 0xa50000 │ │ │ │ + orrs.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf3be0025 │ │ │ │ - ands.w r0, r0, #10813440 @ 0xa50000 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + and.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ + orrs.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ + cmp r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf2f60025 │ │ │ │ - @ instruction: 0xf32c0025 │ │ │ │ + @ instruction: 0xf33e0025 │ │ │ │ + @ instruction: 0xf3740025 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r4, r5 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf1840025 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + rsb r0, ip, #37 @ 0x25 │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ movs r7, r4 │ │ │ │ - add.w r0, r2, #37 @ 0x25 │ │ │ │ - adcs.w r0, r4, #37 @ 0x25 │ │ │ │ + adc.w r0, sl, #37 @ 0x25 │ │ │ │ + @ instruction: 0xf19c0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #848] @ (230354 ) │ │ │ │ mov r4, r1 │ │ │ │ @@ -271452,15 +271449,15 @@ │ │ │ │ beq.n 23019e │ │ │ │ cbz r4, 2300e8 │ │ │ │ ldr.w r9, [pc, #648] @ 23035c │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ cmp r4, sl │ │ │ │ bne.n 2300da │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 230302 │ │ │ │ @@ -271517,21 +271514,21 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2302f4 │ │ │ │ ldr r0, [pc, #468] @ (23036c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr.w r9, [r7, #124] @ 0x7c │ │ │ │ movs r7, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 23023c │ │ │ │ @@ -271615,28 +271612,28 @@ │ │ │ │ adds r2, r0, #4 │ │ │ │ strd r7, r3, [r0, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ b.n 2301fe │ │ │ │ ldr r0, [pc, #256] @ (230374 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2300a6 │ │ │ │ ldrb.w r3, [r7, #106] @ 0x6a │ │ │ │ orrs r3, r6 │ │ │ │ beq.n 23019e │ │ │ │ cbz r4, 2302a0 │ │ │ │ ldr.w r9, [pc, #236] @ 230378 │ │ │ │ mov sl, r2 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ cmp r4, sl │ │ │ │ bne.n 230292 │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr.w sl, [r7, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 230342 │ │ │ │ ldr.w r9, [pc, #208] @ 23037c │ │ │ │ @@ -271659,15 +271656,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 230196 │ │ │ │ mov r0, r7 │ │ │ │ bl 22c5cc │ │ │ │ b.n 230196 │ │ │ │ ldr r2, [pc, #136] @ (230388 ) │ │ │ │ @@ -271707,34 +271704,34 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183df4 │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r4, #10813440 @ 0xa50000 │ │ │ │ - vaddl.s16 q0, d14, d21 │ │ │ │ - ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ + addw r0, ip, #2085 @ 0x825 │ │ │ │ + vaddl.s32 q8, d6, d21 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r4 │ │ │ │ - and.w r0, r2, #37 @ 0x25 │ │ │ │ - strb r0, [r1, #15] │ │ │ │ + orr.w r0, sl, #37 @ 0x25 │ │ │ │ + strb r0, [r2, #16] │ │ │ │ movs r4, r5 │ │ │ │ stmia r4!, {r2, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - cdp 0, 15, cr0, cr2, cr5, {1} │ │ │ │ - and.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ - stcl 0, cr0, [r6, #148]! @ 0x94 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + vhadd.s d0, d10, d21 │ │ │ │ + orrs.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ + cdp 0, 2, cr0, cr14, cr5, {1} │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ movs r7, r4 │ │ │ │ - cdp 0, 14, cr0, cr0, cr5, {1} │ │ │ │ - cdp 0, 5, cr0, cr10, cr5, {1} │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + vhadd.s32 d0, d8, d21 │ │ │ │ + cdp 0, 10, cr0, cr2, cr5, {1} │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ movs r7, r4 │ │ │ │ - cdp 0, 1, cr0, cr10, cr5, {1} │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + cdp 0, 6, cr0, cr2, cr5, {1} │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r0 │ │ │ │ @@ -271754,18 +271751,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 22fff0 │ │ │ │ ldr r0, [pc, #16] @ (2303e4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 443564 │ │ │ │ + b.w 4435ac │ │ │ │ nop │ │ │ │ itete mi │ │ │ │ - vaddwmi.u , , d14 │ │ │ │ + vsrami.u64 , q3, #1 │ │ │ │ movpl r4, r5 │ │ │ │ │ │ │ │ 002303e8 : │ │ │ │ ldrbmi.w r0, [r0, #105] @ 0x69 │ │ │ │ bxpl lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -272658,15 +272655,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r4, [r0, #28] │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 230ffc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 230ce4 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [pc, #896] @ (231068 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23102e │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ movs r2, #0 │ │ │ │ @@ -272775,15 +272772,15 @@ │ │ │ │ mov r2, ip │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mul.w r3, r3, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 230e2a │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 230e2a │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr.w r2, [r9, #12] │ │ │ │ adds r4, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r4, fp │ │ │ │ bcc.n 230e14 │ │ │ │ ldr.w r2, [r9, #16] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ @@ -272960,15 +272957,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 230d3c │ │ │ │ ldr r0, [pc, #88] @ (23107c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 230d3c │ │ │ │ ldr r3, [pc, #68] @ (231074 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 230cf0 │ │ │ │ ldr r3, [pc, #60] @ (231078 ) │ │ │ │ @@ -272976,15 +272973,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 230cf0 │ │ │ │ ldr r0, [pc, #56] @ (231080 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 230cf0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183df4 │ │ │ │ rev16 r4, r1 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -272996,17 +272993,17 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb81e │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2313fc │ │ │ │ + b.n 23148c │ │ │ │ movs r5, r4 │ │ │ │ - b.n 2313b4 │ │ │ │ + b.n 231444 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (231140 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -273264,25 +273261,25 @@ │ │ │ │ movs r7, r6 │ │ │ │ lsrs r4, r0, #4 │ │ │ │ movs r7, r6 │ │ │ │ bmi.n 231388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bmi.n 231328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r3, r1 │ │ │ │ movs r1, r6 │ │ │ │ - bge.n 231350 │ │ │ │ + bge.n 2313e0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r0, r1 │ │ │ │ movs r1, r6 │ │ │ │ - bge.n 23132c │ │ │ │ + bge.n 2313bc │ │ │ │ movs r5, r4 │ │ │ │ - svc 76 @ 0x4c │ │ │ │ + svc 148 @ 0x94 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov ip, r3 │ │ │ │ @@ -273344,15 +273341,15 @@ │ │ │ │ ldrb.w r2, [r4, #106] @ 0x6a │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [pc, #52] @ (2313d8 ) │ │ │ │ add r2, pc │ │ │ │ strb r3, [r2, #20] │ │ │ │ ldmia.w sp!, {r4, r5, fp, lr} │ │ │ │ b.w 231154 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ b.n 23134e │ │ │ │ ldr r3, [pc, #36] @ (2313dc ) │ │ │ │ movw r2, #2683 @ 0xa7b │ │ │ │ ldr r1, [pc, #32] @ (2313e0 ) │ │ │ │ ldr r0, [pc, #36] @ (2313e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -273362,19 +273359,19 @@ │ │ │ │ nop │ │ │ │ bcc.n 231480 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bcs.n 2313cc │ │ │ │ lsls r3, r0, #1 │ │ │ │ bcs.n 2313b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ movs r1, r6 │ │ │ │ - bls.n 2313f0 │ │ │ │ + bls.n 231480 │ │ │ │ movs r5, r4 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #208] @ (2314c8 ) │ │ │ │ subs r3, r0, #1 │ │ │ │ @@ -273440,15 +273437,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (2314e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23141c │ │ │ │ ldr r0, [pc, #88] @ (2314e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 23141e │ │ │ │ b.n 23142c │ │ │ │ ldr r3, [pc, #76] @ (2314e8 ) │ │ │ │ movw r2, #3010 @ 0xbc2 │ │ │ │ ldr r1, [pc, #76] @ (2314ec ) │ │ │ │ @@ -273477,27 +273474,27 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6, #27 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - udf #6 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r1, #25 │ │ │ │ movs r1, r6 │ │ │ │ - bhi.n 231538 │ │ │ │ + bhi.n 2315c8 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 231468 │ │ │ │ + udf #2 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ movs r1, r6 │ │ │ │ - bhi.n 231514 │ │ │ │ + bhi.n 2315a4 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 2315ec │ │ │ │ + ble.n 23147c │ │ │ │ movs r5, r4 │ │ │ │ cbnz r1, 231510 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -273611,27 +273608,27 @@ │ │ │ │ 00231604 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #64] @ (23165c ) │ │ │ │ ldr r2, [pc, #64] @ (231660 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #64] @ (231664 ) │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (231668 ) │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 231642 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #40] @ (23166c ) │ │ │ │ @@ -273641,21 +273638,21 @@ │ │ │ │ asrs r1, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 231630 │ │ │ │ + bcc.n 2316c0 │ │ │ │ movs r5, r4 │ │ │ │ sub sp, #352 @ 0x160 │ │ │ │ movs r6, r6 │ │ │ │ - bvs.n 231658 │ │ │ │ + bvc.n 2316e8 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00231670 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273677,25 +273674,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #248] @ (2317b4 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ blx 183038 │ │ │ │ ldr.w r4, [sl, #60] @ 0x3c │ │ │ │ cbz r4, 231706 │ │ │ │ @@ -273777,21 +273774,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ b.n 23171a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add sp, #496 @ 0x1f0 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2318a8 │ │ │ │ + bcs.n 231738 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 231880 │ │ │ │ + bvs.n 231710 │ │ │ │ movs r5, r4 │ │ │ │ add sp, #128 @ 0x80 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 002317bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273817,25 +273814,25 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ str r3, [sp, #0] │ │ │ │ vstr d7, [r1, #32] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #36] @ (231820 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 22cab8 │ │ │ │ ... │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ movs r1, r6 │ │ │ │ - bne.n 231848 │ │ │ │ + bne.n 2318d8 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 231870 │ │ │ │ + bpl.n 231900 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -273928,19 +273925,19 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #792 @ 0x318 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 2318a8 │ │ │ │ + bmi.n 231938 │ │ │ │ movs r5, r4 │ │ │ │ - bls.n 231878 │ │ │ │ + bls.n 231908 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231934 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -274033,15 +274030,15 @@ │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #112] @ (231a84 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 231a20 │ │ │ │ ldrb r3, [r3, #30] │ │ │ │ cbz r3, 231a62 │ │ │ │ ldr.w r4, [r4, #168] @ 0xa8 │ │ │ │ @@ -274073,47 +274070,47 @@ │ │ │ │ ldr r0, [pc, #36] @ (231a90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ movs r1, r6 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r7, #32 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 231b44 │ │ │ │ + bcs.n 2319d4 │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 231b4c │ │ │ │ + bhi.n 2319dc │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231a94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #60] @ (231aec ) │ │ │ │ ldr r2, [pc, #60] @ (231af0 ) │ │ │ │ ldr r1, [pc, #64] @ (231af4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 231ad6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -274122,40 +274119,40 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 231bc8 │ │ │ │ + bcs.n 231a58 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231af8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #60] @ (231b50 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #60] @ (231b54 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (231b58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 231b3a │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -274164,58 +274161,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r2, #31 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5, {r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 231b60 │ │ │ │ + bcs.n 231bf0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231b5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #60] @ 231bb0 │ │ │ │ ldr r2, [pc, #60] @ (231bb4 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #60] @ (231bb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 231b9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r0, r5, #28 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 231afc │ │ │ │ + bne.n 231b8c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231bbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -274232,15 +274229,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (231cac ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 231c90 │ │ │ │ ldrd r6, r1, [r4, #16] │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r6, r7 │ │ │ │ @@ -274301,33 +274298,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (231cc4 ) │ │ │ │ add.w r3, r5, #552 @ 0x228 │ │ │ │ ldr r0, [pc, #48] @ (231cc8 ) │ │ │ │ movw r2, #1963 @ 0x7ab │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - lsrs r2, r0, #27 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 231d20 │ │ │ │ + bne.n 231bb0 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 231d68 │ │ │ │ + beq.n 231bf8 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231c50 │ │ │ │ + bvc.n 231ce0 │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 231d40 │ │ │ │ + beq.n 231bd0 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231c08 │ │ │ │ + bvs.n 231c98 │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 231d20 │ │ │ │ + beq.n 231db0 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231d90 │ │ │ │ + bvs.n 231c20 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231ccc : │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbz r3, 231cd8 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -274368,40 +274365,40 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2132 @ 0x854 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ movs r1, r6 │ │ │ │ - bvs.n 231e18 │ │ │ │ + bvs.n 231ca8 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231d44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (231d9c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #64] @ (231da0 ) │ │ │ │ ldr r1, [pc, #64] @ (231da4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cbz r2, 231d84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -274410,44 +274407,44 @@ │ │ │ │ ldr r2, [pc, #32] @ (231dac ) │ │ │ │ add.w r3, r4, #664 @ 0x298 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2146 @ 0x862 │ │ │ │ blx 18155c │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r4!, {r3} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231de8 │ │ │ │ + bvs.n 231e78 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231db0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (231e08 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #64] @ (231e0c ) │ │ │ │ ldr r1, [pc, #64] @ (231e10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ cbz r2, 231df0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -274456,46 +274453,46 @@ │ │ │ │ ldr r2, [pc, #32] @ (231e18 ) │ │ │ │ add.w r3, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2155 @ 0x86b │ │ │ │ blx 18155c │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 231db4 │ │ │ │ + bvs.n 231e44 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (231e88 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #76] @ (231e8c ) │ │ │ │ ldr r1, [pc, #80] @ (231e90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w lr, [r0, #60] @ 0x3c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 231e6e │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -274509,46 +274506,46 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2166 @ 0x876 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r5, #18 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 231f60 │ │ │ │ + bpl.n 231df0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231e9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (231f08 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #76] @ (231f0c ) │ │ │ │ ldr r1, [pc, #80] @ (231f10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w lr, [r0, #64] @ 0x40 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 231eee │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -274562,45 +274559,45 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2177 @ 0x881 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r5, #16 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 231f10 │ │ │ │ + bpl.n 231fa0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231f1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (231f84 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #76] @ (231f88 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #76] @ (231f8c ) │ │ │ │ add.w ip, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w lr, [r0, #68] @ 0x44 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 231f6a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, lr │ │ │ │ @@ -274613,44 +274610,44 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2187 @ 0x88b │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 231ec4 │ │ │ │ + bmi.n 231f54 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r4, r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231f98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (231ff0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #64] @ (231ff4 ) │ │ │ │ ldr r1, [pc, #64] @ (231ff8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ cbz r2, 231fd8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -274659,23 +274656,23 @@ │ │ │ │ ldr r2, [pc, #32] @ (232000 ) │ │ │ │ add.w r3, r4, #860 @ 0x35c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2196 @ 0x894 │ │ │ │ blx 18155c │ │ │ │ - lsrs r6, r5, #11 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 232084 │ │ │ │ + bmi.n 231f14 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232004 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -274781,72 +274778,72 @@ │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2217 @ 0x8a9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r5, #0 │ │ │ │ b.n 2320e4 │ │ │ │ ldr r3, [pc, #104] @ (2321a0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (2321a4 ) │ │ │ │ ldr r1, [pc, #104] @ (2321a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2245 @ 0x8c5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 232132 │ │ │ │ ldr r3, [pc, #84] @ (2321ac ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #84] @ (2321b0 ) │ │ │ │ ldr r1, [pc, #88] @ (2321b4 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r4, r5, [r4, #16] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 232132 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #928 @ (adr r6, 232524 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #768 @ (adr r6, 23248c ) │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #112 @ (adr r6, 232204 ) │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 2321e4 │ │ │ │ + bcc.n 232274 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 232280 │ │ │ │ + bcc.n 232110 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 2321b8 │ │ │ │ + bcc.n 232248 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002321b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274902,19 +274899,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #924 @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r7} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 232188 │ │ │ │ + bcs.n 232218 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232264 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274937,19 +274934,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2322b0 ) │ │ │ │ ldr r0, [pc, #20] @ (2322b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r3, r5} │ │ │ │ + ldmia r2!, {r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 232364 │ │ │ │ + bcs.n 2321f4 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002322b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -275172,19 +275169,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6560036 │ │ │ │ - lsls r0, r2, #22 │ │ │ │ + lsls r0, r3, #23 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + beq.n 232584 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232534 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -275203,19 +275200,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (23257c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232580 : │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 232594 │ │ │ │ movs r0, #0 │ │ │ │ @@ -275338,29 +275335,29 @@ │ │ │ │ ldr r0, [pc, #24] @ (2326c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002326c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #124] @ (23275c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2326f2 │ │ │ │ ldr r3, [pc, #120] @ (232760 ) │ │ │ │ @@ -275371,15 +275368,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2326f2 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr.w r3, [r3, #312] @ 0x138 │ │ │ │ mov r6, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 232746 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 232724 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -275397,15 +275394,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 232710 │ │ │ │ strb r4, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (232764 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 232710 │ │ │ │ ldr r3, [pc, #32] @ (232768 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (23276c ) │ │ │ │ ldr r0, [pc, #32] @ (232770 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -275415,29 +275412,29 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #136 @ (adr r0, 2327e8 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r5, [pc, #736] @ (232a50 ) │ │ │ │ + ldr r6, [pc, #0] @ (232770 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #816] @ (232aa4 ) │ │ │ │ + ldr r6, [pc, #80] @ (2327c4 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00232774 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #172] @ (23283c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2327a2 │ │ │ │ ldr r3, [pc, #168] @ (232840 ) │ │ │ │ @@ -275458,15 +275455,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2327ac │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 232824 │ │ │ │ bl 23a4c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 232810 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2327e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -275484,15 +275481,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2327d4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (232844 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2327d4 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 2327ba │ │ │ │ ldr r3, [pc, #52] @ (232848 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #52] @ (23284c ) │ │ │ │ @@ -275513,25 +275510,25 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #10 │ │ │ │ + lsls r4, r2, #11 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r4, [pc, #952] @ (232c08 ) │ │ │ │ + ldr r5, [pc, #216] @ (232928 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #8] @ (23285c ) │ │ │ │ + ldr r5, [pc, #296] @ (23297c ) │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232860 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -275573,19 +275570,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2328d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1104 @ 0x450 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r4, #7 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4, {r2, r4, r5} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002328dc : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, r2 │ │ │ │ cbz r0, 2328e8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ @@ -276015,18 +276012,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ rev16 r2, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r6, 232d78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ movs r6, r6 │ │ │ │ - ldc2l 0, cr0, [r6, #-192]! @ 0xffffff40 │ │ │ │ - it ls │ │ │ │ - movls r5, r4 │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + ldc2 0, cr0, [lr, #192]! @ 0xc0 │ │ │ │ + nop {14} │ │ │ │ + movs r5, r4 │ │ │ │ + ldmia r0!, {r1, r2, r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232d5c : │ │ │ │ push {r4} │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r1, [r4, #120] @ 0x78 │ │ │ │ @@ -276093,15 +276090,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (232e44 ) │ │ │ │ add r2, pc │ │ │ │ strb r3, [r2, #20] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 231154 │ │ │ │ str.w r2, [r5, #128] @ 0x80 │ │ │ │ b.n 232dc6 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ b.n 232dde │ │ │ │ ldr r3, [pc, #60] @ (232e48 ) │ │ │ │ movw r2, #2719 @ 0xa9f │ │ │ │ ldr r1, [pc, #56] @ (232e4c ) │ │ │ │ ldr r0, [pc, #60] @ (232e50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -276120,23 +276117,23 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb8fc │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb8ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb89e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2 0, cr0, [r0], {48} @ 0x30 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + ldc2l 0, cr0, [r8], {48} @ 0x30 │ │ │ │ + bkpt 0x00fa │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldc2l 0, cr0, [r8], #-192 @ 0xffffff40 │ │ │ │ - bkpt 0x009a │ │ │ │ + stc2l 0, cr0, [r0], {48} @ 0x30 │ │ │ │ + bkpt 0x00e2 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #144] @ (232f00 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -276144,15 +276141,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #144] @ (232f08 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #106] @ 0x6a │ │ │ │ mov r4, r0 │ │ │ │ bl 239274 │ │ │ │ ldr r2, [pc, #116] @ (232f0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ @@ -276190,24 +276187,24 @@ │ │ │ │ addw r3, r5, #1188 @ 0x4a4 │ │ │ │ ldr r0, [pc, #32] @ (232f14 ) │ │ │ │ movw r2, #1828 @ 0x724 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [ip], #-192 @ 0xffffff40 │ │ │ │ - hlt 0x0016 │ │ │ │ + ldc2l 0, cr0, [r4], #-192 @ 0xffffff40 │ │ │ │ + revsh r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ - ands r4, r1 │ │ │ │ + eors r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xb7fa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + bkpt 0x001a │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232f18 : │ │ │ │ ldrb.w r3, [r0, #106] @ 0x6a │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 232f5c │ │ │ │ push {lr} │ │ │ │ @@ -276328,25 +276325,25 @@ │ │ │ │ ldr r2, [pc, #56] @ (23307c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ cbz r0, 233054 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 232d7c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #80] @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2312fc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 233070 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 231154 │ │ │ │ nop │ │ │ │ @ instruction: 0xb64c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ @@ -276398,18 +276395,18 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1212 @ 0x4bc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r5, r6, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh.w r0, [r8, #48] @ 0x30 │ │ │ │ - cbnz r2, 23317e │ │ │ │ + @ instruction: 0xfa000030 │ │ │ │ + pop {r1, r5} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023310c : │ │ │ │ ldrb r3, [r0, #28] │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 23314e │ │ │ │ push {lr} │ │ │ │ @@ -276475,15 +276472,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r5, [pc, #204] @ (233270 ) │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov.w r0, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -276497,16 +276494,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ bl 22d878 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2331f6 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 2331f6 │ │ │ │ - bl 2f9718 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 2f9760 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 233252 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23322c │ │ │ │ ldr r2, [pc, #112] @ (233278 ) │ │ │ │ ldr r3, [pc, #100] @ (23326c ) │ │ │ │ @@ -276533,15 +276530,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 233204 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (23327c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 233204 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (233280 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #44] @ (233284 ) │ │ │ │ ldr r0, [pc, #44] @ (233288 ) │ │ │ │ add r3, pc │ │ │ │ @@ -276558,18 +276555,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [sl, r0, lsl #3] │ │ │ │ - cmp r4, r5 │ │ │ │ + ldrb.w r0, [r2, #48] @ 0x30 │ │ │ │ + cmn r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - cmn r0, r0 │ │ │ │ + orrs r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023328c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -276586,15 +276583,15 @@ │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w lr, {r0, r1, r2, r3} │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2332ce │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 2332ce │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 233300 │ │ │ │ add.w r2, r3, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbnz r3, 2332e0 │ │ │ │ b.n 233310 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -276624,18 +276621,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1244 @ 0x4dc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2906 @ 0xb5a │ │ │ │ blx 18155c │ │ │ │ - @ instruction: 0xf78c0030 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + @ instruction: 0xf7d40030 │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r6, 233360 │ │ │ │ + cbnz r6, 233372 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233338 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -276647,15 +276644,15 @@ │ │ │ │ bl 22c4e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ cbz r2, 233366 │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ cbz r0, 233366 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -276672,15 +276669,15 @@ │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r4, [pc, #192] @ (233454 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 2333be │ │ │ │ ldr r1, [pc, #164] @ (233458 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -276696,15 +276693,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r0 │ │ │ │ ite ne │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 233438 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 233412 │ │ │ │ ldr r2, [pc, #112] @ (23345c ) │ │ │ │ ldr r3, [pc, #96] @ (233450 ) │ │ │ │ @@ -276731,15 +276728,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2333ea │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (233460 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2333ea │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (233464 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #40] @ (233468 ) │ │ │ │ ldr r0, [pc, #44] @ (23346c ) │ │ │ │ add r3, pc │ │ │ │ @@ -276755,18 +276752,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6640030 │ │ │ │ - lsrs r6, r0 │ │ │ │ + subw r0, ip, #2096 @ 0x830 │ │ │ │ + asrs r6, r1 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r3 │ │ │ │ + asrs r2, r4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00233470 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #0 │ │ │ │ b.w 22e330 │ │ │ │ │ │ │ │ @@ -276912,15 +276909,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 233502 │ │ │ │ ldr r0, [pc, #112] @ (233628 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 233502 │ │ │ │ ldr r3, [pc, #88] @ (233620 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233524 │ │ │ │ @@ -276928,15 +276925,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 233524 │ │ │ │ ldr r0, [pc, #80] @ (23362c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233500 │ │ │ │ b.n 233528 │ │ │ │ ldr r3, [pc, #68] @ (233630 ) │ │ │ │ mov.w r2, #2976 @ 0xba0 │ │ │ │ ldr r1, [pc, #68] @ (233634 ) │ │ │ │ ldr r0, [pc, #68] @ (233638 ) │ │ │ │ @@ -276961,22 +276958,22 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, pc} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf4b20030 │ │ │ │ - @ instruction: 0xb6d4 │ │ │ │ + @ instruction: 0xf4fa0030 │ │ │ │ + @ instruction: 0xb71c │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023363c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -277260,18 +277257,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ add r7, sp, #360 @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - rsb r0, r0, #48 @ 0x30 │ │ │ │ - cbz r2, 23399c │ │ │ │ + addw r0, r8, #48 @ 0x30 │ │ │ │ + push {r1, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -277465,15 +277462,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ cbz r1, 233b42 │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ cbz r0, 233b42 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #144] @ (233bd8 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r1, r5, [r4, #12] │ │ │ │ add r2, pc │ │ │ │ str r5, [r4, #20] │ │ │ │ @@ -277485,15 +277482,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ cbz r6, 233bc8 │ │ │ │ mov r0, r6 │ │ │ │ blx 183728 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -277529,15 +277526,15 @@ │ │ │ │ bl 230ca0 │ │ │ │ b.n 233b9e │ │ │ │ nop │ │ │ │ svc 236 @ 0xec │ │ │ │ movs r6, r6 │ │ │ │ add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00233be4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -277560,15 +277557,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (233c3c ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 44758c │ │ │ │ + b.w 4475d4 │ │ │ │ ldr r1, [pc, #16] @ (233c40 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 233c16 │ │ │ │ nop │ │ │ │ add r2, sp, #584 @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @@ -277600,15 +277597,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (233c9c ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 44758c │ │ │ │ + b.w 4475d4 │ │ │ │ ldr r1, [pc, #16] @ (233ca0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 233c76 │ │ │ │ nop │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @@ -277648,25 +277645,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 182b00 │ │ │ │ mov r7, r0 │ │ │ │ bl 2c39e8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #408] @ (233e9c ) │ │ │ │ ldr r2, [pc, #408] @ (233ea0 ) │ │ │ │ movw r3, #3607 @ 0xe17 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1336 @ 0x538 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #400] @ (233ea4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 233d22 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #388] @ (233ea8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -277785,24 +277782,24 @@ │ │ │ │ ldr r6, [pc, #140] @ (233ecc ) │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 22ee90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 22fff0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233e42 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 233d4c │ │ │ │ mov r0, r4 │ │ │ │ @@ -277818,33 +277815,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #18] │ │ │ │ movs r6, r6 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl, #192] @ 0xc0 │ │ │ │ - add r7, sp, #720 @ 0x2d0 │ │ │ │ + stcl 0, cr0, [r2, #192]! @ 0xc0 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r7, r4 │ │ │ │ udf #20 │ │ │ │ movs r6, r6 │ │ │ │ iteet cs │ │ │ │ vqrshruncs.s64 d24, , #1 │ │ │ │ @ instruction: 0xffff89b4 │ │ │ │ movcc r6, r6 │ │ │ │ ble.n 233f78 @ unpredictable │ │ │ │ movs r6, r6 │ │ │ │ strh r3, [r5, #46] @ 0x2e │ │ │ │ vsli.32 q14, , #31 │ │ │ │ vsli.64 d24, d3, #63 @ 0x3f │ │ │ │ - vabdl.u , d31, d6 │ │ │ │ + @ instruction: 0xffffb7ce │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00233ed0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277866,31 +277863,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (233f3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 270e84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sub.w r0, r0, r0, rrx │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + @ instruction: 0xebe80030 │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233f40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277912,30 +277909,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (233fac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 270e84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xeb2e0030 │ │ │ │ - ldr r4, [r7, #112] @ 0x70 │ │ │ │ + sbcs.w r0, r6, r0, rrx │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233fb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277959,31 +277956,31 @@ │ │ │ │ strb r3, [r5, #23] │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (234020 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 270e84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeac00030 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + add.w r0, r8, r0, rrx │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00234024 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278005,31 +278002,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (234090 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 270e84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - orr.w r0, ip, r0, rrx │ │ │ │ - ldr r2, [r3, #100] @ 0x64 │ │ │ │ + eors.w r0, r4, r0, rrx │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r7, [pc, #236] @ (23418c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ @@ -278223,18 +278220,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, #42] @ 0x2a │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip, #-192] @ 0xffffff40 │ │ │ │ - cbz r2, 234312 │ │ │ │ + ldc 0, cr0, [r4, #192] @ 0xc0 │ │ │ │ + cbz r2, 234324 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 23431a │ │ │ │ + cbz r4, 23432c │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #16] @ (2342e0 ) │ │ │ │ ldr r2, [pc, #20] @ (2342e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2342e8 ) │ │ │ │ @@ -278242,15 +278239,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strh r4, [r6, #32] │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ movs r3, r4 │ │ │ │ b.w 2d1b14 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 234364 │ │ │ │ @@ -278304,15 +278301,15 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r3, pc, #608 @ (adr r3, 2345d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r3, pc, #504 @ (adr r3, 23456c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r7 │ │ │ │ + cbz r0, 2343bc │ │ │ │ movs r5, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (23440c ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -278367,18 +278364,18 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ strh r4, [r6, #26] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf80030 │ │ │ │ - cbz r6, 234450 │ │ │ │ + mcrr 0, 3, r0, r0, cr0 │ │ │ │ + sxth r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ @@ -278513,30 +278510,30 @@ │ │ │ │ ldr r0, [pc, #32] @ (2345b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orns r0, r6, r0, rrx │ │ │ │ - add sp, #336 @ 0x150 │ │ │ │ + @ instruction: 0xeabe0030 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + cbz r0, 2345b0 │ │ │ │ movs r5, r4 │ │ │ │ - orn r0, r2, r0, rrx │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + @ instruction: 0xeaaa0030 │ │ │ │ + sub sp, #32 │ │ │ │ movs r5, r4 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + cbz r0, 2345be │ │ │ │ movs r5, r4 │ │ │ │ ldr r1, [pc, #8] @ (2345c8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #336] @ (234730 ) │ │ │ │ @@ -278678,28 +278675,28 @@ │ │ │ │ nop │ │ │ │ strh r0, [r4, #8] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #6] │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ bl 22ee90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cbz r0, 234790 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f5344 │ │ │ │ + bl 2f538c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 234790 │ │ │ │ ldr r0, [pc, #72] @ (2347b4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ @@ -278725,15 +278722,15 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -278741,57 +278738,57 @@ │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 234814 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #84] @ (234828 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [pc, #76] @ (23482c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ mvn.w r3, #4227858432 @ 0xfc000000 │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 23481e │ │ │ │ cbz r4, 234808 │ │ │ │ ldr r0, [pc, #60] @ (234830 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [pc, #52] @ (234834 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 443564 │ │ │ │ + b.w 4435ac │ │ │ │ ldr r0, [pc, #44] @ (234838 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ b.n 2347fc │ │ │ │ ldr r0, [pc, #36] @ (23483c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ b.n 2347de │ │ │ │ ldr r0, [pc, #32] @ (234840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ b.n 2347fc │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #64 @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #808 @ 0x328 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #0 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #92] @ (2348b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -278819,29 +278816,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 181cf8 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 234868 │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 1834d4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 234868 │ │ │ │ ldrb r4, [r5, #26] │ │ │ │ movs r6, r6 │ │ │ │ ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #260] @ (2349dc ) │ │ │ │ @@ -279153,19 +279150,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldrb r6, [r3, #13] │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ bl 160bf2 │ │ │ │ - b.n 234430 │ │ │ │ + b.n 2344c0 │ │ │ │ movs r0, r6 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r5, r4 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #36] @ (234c28 ) │ │ │ │ ldr r2, [pc, #40] @ (234c2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 234c1a │ │ │ │ @@ -279191,26 +279188,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (234c9c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 234c86 │ │ │ │ ldr.w ip, [pc, #72] @ 234ca0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (234ca4 ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ bl 2493f4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2493ec │ │ │ │ cbz r0, 234c86 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -279222,19 +279219,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2353d8 │ │ │ │ + b.n 235468 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [pc, #440] @ (234e60 ) │ │ │ │ + ldr r4, [pc, #728] @ (234f80 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #228] @ (234da0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -279343,26 +279340,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (234e1c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 234e06 │ │ │ │ ldr.w ip, [pc, #72] @ 234e20 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (234e24 ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ bl 2493f4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2493ec │ │ │ │ cbz r0, 234e06 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -279374,19 +279371,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 235258 │ │ │ │ + b.n 2352e8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r2, [pc, #952] @ (2351e0 ) │ │ │ │ + ldr r3, [pc, #216] @ (234f00 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #492] @ (235028 ) │ │ │ │ @@ -279580,19 +279577,19 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r2, #6] │ │ │ │ movs r5, r6 │ │ │ │ ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ strb r6, [r5, #28] │ │ │ │ movs r6, r6 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + b.n 2350b8 │ │ │ │ movs r0, r6 │ │ │ │ - add r5, pc, #816 @ (adr r5, 235380 ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 2350a0 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r7, pc, #416 @ (adr r7, 2351f4 ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 235314 ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r8, r3 │ │ │ │ @@ -279720,15 +279717,15 @@ │ │ │ │ cbnz r3, 2351f8 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2351fe │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43b234 │ │ │ │ + bl 43b27c │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ blx 18214c │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2351ee │ │ │ │ ldr.w r0, [r4, #332] @ 0x14c │ │ │ │ bl 22b380 │ │ │ │ @@ -279740,31 +279737,31 @@ │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ ldr.w r5, [r3, #264] @ 0x108 │ │ │ │ add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ str.w ip, [r3, #264] @ 0x108 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ bl 20efac │ │ │ │ b.n 2351b2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 43b7dc │ │ │ │ + bl 43b824 │ │ │ │ b.n 2351b2 │ │ │ │ nop │ │ │ │ strb r2, [r7, #21] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #0 @ (adr r4, 235218 ) │ │ │ │ + add r4, pc, #288 @ (adr r4, 235338 ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r8, [pc, #208] @ 2352fc │ │ │ │ mov r5, r2 │ │ │ │ @@ -279775,15 +279772,15 @@ │ │ │ │ ldrd r3, r2, [r3, #4] │ │ │ │ subs r6, r1, r2 │ │ │ │ subs r6, #1 │ │ │ │ lsr.w r4, r0, r3 │ │ │ │ add r6, r0 │ │ │ │ ands r6, r2 │ │ │ │ lsrs r6, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 235264 │ │ │ │ ldr r3, [pc, #172] @ (235304 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -279808,21 +279805,21 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp r6, r4 │ │ │ │ ite ls │ │ │ │ rsbls r5, r5, r6 │ │ │ │ rsbhi r5, r5, r4 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ mov r1, r5 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ cmp r5, r0 │ │ │ │ bls.n 235282 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2352ae │ │ │ │ movs r4, #1 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2352f6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2352d2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -279840,15 +279837,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2352bc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #36] @ (23530c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2352bc │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ strb r2, [r2, #19] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ @@ -279871,15 +279868,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrd r3, r2, [r3, #4] │ │ │ │ subs r6, r0, r2 │ │ │ │ ands r6, r2 │ │ │ │ lsr.w r4, r0, r3 │ │ │ │ lsrs r6, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23535c │ │ │ │ ldr r3, [pc, #192] @ (235410 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -279904,21 +279901,21 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp r6, r4 │ │ │ │ ite ls │ │ │ │ rsbls r5, r5, r6 │ │ │ │ rsbhi r5, r5, r4 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ mov r1, r5 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ cmp r5, r0 │ │ │ │ bls.n 23537a │ │ │ │ movs r4, #1 │ │ │ │ b.n 2353a6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 235404 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2353ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -279936,15 +279933,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2353b4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (235418 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2353b4 │ │ │ │ ldr r3, [pc, #44] @ (23541c ) │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ ldr r1, [pc, #40] @ (235420 ) │ │ │ │ ldr r0, [pc, #44] @ (235424 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -279958,19 +279955,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 235420 │ │ │ │ + bgt.n 2354b0 │ │ │ │ movs r0, r6 │ │ │ │ - add r1, pc, #888 @ (adr r1, 23579c ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 2354bc ) │ │ │ │ movs r5, r4 │ │ │ │ - add r3, pc, #728 @ (adr r3, 235700 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 235820 ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #512] @ (23563c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -280148,50 +280145,50 @@ │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ blx 18155c │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2354e4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r4, r5, [r6] │ │ │ │ bl 22ee90 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #56] @ (235660 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2355f2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, #11] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #10] │ │ │ │ movs r6, r6 │ │ │ │ strb r6, [r6, #9] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #184 @ (adr r0, 23570c ) │ │ │ │ + add r0, pc, #472 @ (adr r0, 23582c ) │ │ │ │ movs r5, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 23564c │ │ │ │ + bge.n 2356dc │ │ │ │ movs r0, r6 │ │ │ │ - str r5, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #664 @ (adr r1, 2358fc ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 235a1c ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00235664 : │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ lsls r3, r3, #26 │ │ │ │ bne.n 235676 │ │ │ │ movs r0, #0 │ │ │ │ @@ -280649,15 +280646,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 235b16 │ │ │ │ ldr r3, [pc, #428] @ (235cb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -280741,15 +280738,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22f608 │ │ │ │ cbz r7, 235be4 │ │ │ │ str r0, [r7, #0] │ │ │ │ cbz r5, 235bea │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 235ca6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 235c0c │ │ │ │ dmb ish │ │ │ │ @@ -280800,30 +280797,30 @@ │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 235bea │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 18937c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 235bc2 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 235baa │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 235c66 │ │ │ │ b.n 235bea │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (235cc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 235c0c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #64] @ 0x40 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -280832,15 +280829,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r6, r6 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -280860,15 +280857,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ adds r7, r1, #1 │ │ │ │ str r7, [r0, #8] │ │ │ │ cbnz r1, 235d28 │ │ │ │ ldr r1, [pc, #420] @ (235ec4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -280953,15 +280950,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22f608 │ │ │ │ cbz r6, 235df4 │ │ │ │ str r0, [r6, #0] │ │ │ │ cbz r7, 235dfa │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 235eb4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 235e1c │ │ │ │ dmb ish │ │ │ │ @@ -281019,22 +281016,22 @@ │ │ │ │ bne.n 235e72 │ │ │ │ b.n 235dfa │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 18937c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 235dd2 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 235dba │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (235ed4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 235e1c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -281042,15 +281039,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ movs r6, r6 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -281071,15 +281068,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 235f32 │ │ │ │ ldr r3, [pc, #440] @ (2360e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -281162,15 +281159,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22f608 │ │ │ │ cbz r7, 235ffc │ │ │ │ str r0, [r7, #0] │ │ │ │ cbz r5, 236002 │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2360ce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 236024 │ │ │ │ dmb ish │ │ │ │ @@ -281226,30 +281223,30 @@ │ │ │ │ bne.n 235f9c │ │ │ │ b.n 236002 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 18937c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 235fda │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 235fc2 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 235f9c │ │ │ │ b.n 236002 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (2360f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 236024 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -281258,15 +281255,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ movs r6, r6 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 002360f4 : │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -281393,15 +281390,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r3, #756] @ 0x2f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 236380 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -281572,38 +281569,38 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r7, #84] @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #84] @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r5, #18 │ │ │ │ movs r7, r4 │ │ │ │ stmia.w r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r3, r5} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #32] │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281667,31 +281664,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #32] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236504 : │ │ │ │ ldr r2, [r1, #20] │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ movt r3, #43690 @ 0xaaaa │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -281794,33 +281791,33 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #28] │ │ │ │ movs r6, r6 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2362ae │ │ │ │ vsli.64 q15, , #63 @ 0x3f │ │ │ │ - @ instruction: 0xffff67c0 │ │ │ │ + vtbl.8 d22, {d15}, d8 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r3, [sp, #32] │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r6, #56] @ 0x38 │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236640 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -281883,19 +281880,19 @@ │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ str r2, [r5, #8] │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236704 : │ │ │ │ ldr.w r3, [r0, #596] @ 0x254 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -281922,15 +281919,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ subs r5, r1, r3 │ │ │ │ and.w r4, r3, r0 │ │ │ │ subs r5, #1 │ │ │ │ add r5, r0 │ │ │ │ ands r5, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 236764 │ │ │ │ ldr r3, [pc, #212] @ (236830 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -281959,15 +281956,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1f34 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 236790 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2367ec │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2367c6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -281987,15 +281984,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (236838 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ bl 183ee4 │ │ │ │ bl 183e84 │ │ │ │ ldr r3, [pc, #68] @ (23683c ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #68] @ (236840 ) │ │ │ │ ldr r0, [pc, #68] @ (236844 ) │ │ │ │ add r3, pc │ │ │ │ @@ -282020,25 +282017,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r3, #46] @ 0x2e │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r5, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #324] @ 2369ac │ │ │ │ sub sp, #28 │ │ │ │ @@ -282051,15 +282048,15 @@ │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ ldrd r6, r3, [sl, #4] │ │ │ │ subs r5, r4, r3 │ │ │ │ subs r5, #1 │ │ │ │ ands r5, r3 │ │ │ │ lsrs r5, r6 │ │ │ │ lsr.w r6, r0, r6 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2368a4 │ │ │ │ ldr r3, [pc, #284] @ (2369b4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -282091,15 +282088,15 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov.w r0, fp, lsr #21 │ │ │ │ adds r0, #2 │ │ │ │ add fp, r2 │ │ │ │ ldr.w r0, [r7, r0, lsl #2] │ │ │ │ - bl 441690 │ │ │ │ + bl 4416d8 │ │ │ │ orrs r0, r4 │ │ │ │ cmp r5, fp │ │ │ │ uxtb r4, r0 │ │ │ │ bhi.n 2368d2 │ │ │ │ ldrd r6, r0, [sp, #12] │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ @@ -282108,15 +282105,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ lsls r5, r3 │ │ │ │ subs r2, r6, r2 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2322b8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23698e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23694c │ │ │ │ cbz r4, 236936 │ │ │ │ @@ -282140,15 +282137,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23692a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (2369c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23692a │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 236718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -282176,19 +282173,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r4, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002369d0 : │ │ │ │ ldr r3, [pc, #28] @ (2369f0 ) │ │ │ │ ldr r2, [pc, #32] @ (2369f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -282310,15 +282307,15 @@ │ │ │ │ add r5, pc │ │ │ │ bhi.n 236b96 │ │ │ │ ldr r3, [pc, #196] @ (236bb4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsr.w r4, r0, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ lsrs r6, r4, #21 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 236b14 │ │ │ │ ldr r3, [pc, #172] @ (236bb8 ) │ │ │ │ @@ -282340,15 +282337,15 @@ │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldrex r0, [r3] │ │ │ │ orrs r0, r2 │ │ │ │ strex r1, r0, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 236b38 │ │ │ │ dmb ish │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 236b92 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 236b6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -282368,15 +282365,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (236bc0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ bl 183ee4 │ │ │ │ ldr r3, [pc, #44] @ (236bc4 ) │ │ │ │ movw r2, #1028 @ 0x404 │ │ │ │ ldr r1, [pc, #40] @ (236bc8 ) │ │ │ │ ldr r0, [pc, #44] @ (236bcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -282390,19 +282387,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r6} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r7, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236bd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -282435,15 +282432,15 @@ │ │ │ │ subs r6, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ands r6, r3 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r2, r5 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 236d4c │ │ │ │ ldr r2, [pc, #340] @ (236d9c ) │ │ │ │ add r3, sp, #16 │ │ │ │ @@ -282474,25 +282471,25 @@ │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 236ca2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 4413f8 │ │ │ │ + bl 441440 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 236cfc │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 236d14 │ │ │ │ adds r7, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ cmp r6, r4 │ │ │ │ bhi.n 236c7c │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236d82 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 236d28 │ │ │ │ ldr r3, [pc, #200] @ (236d94 ) │ │ │ │ @@ -282517,37 +282514,37 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 4413f8 │ │ │ │ + bl 441440 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 236cac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r0, r7, #2 │ │ │ │ sub.w r2, r5, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r3, r0, lsl #2] │ │ │ │ - bl 4413f8 │ │ │ │ + bl 441440 │ │ │ │ b.n 236cac │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 236cca │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (236da4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 236cca │ │ │ │ ldr r3, [pc, #88] @ (236da8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 236c44 │ │ │ │ @@ -282652,25 +282649,25 @@ │ │ │ │ add.w r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r0, [r0, r5] │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #528] @ (237098 ) │ │ │ │ @@ -282690,15 +282687,15 @@ │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 236ed6 │ │ │ │ ldr r3, [pc, #472] @ (2370a4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -282794,15 +282791,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22f708 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 236fc8 │ │ │ │ str.w r0, [sl] │ │ │ │ cbz r6, 236fce │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 237094 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 236ff0 │ │ │ │ dmb ish │ │ │ │ @@ -282852,15 +282849,15 @@ │ │ │ │ beq.w 236f20 │ │ │ │ b.n 236f72 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 18937c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ b.n 236fa0 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 236f8e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #72] @ (2370b4 ) │ │ │ │ ldr r3, [pc, #48] @ (23709c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -282870,30 +282867,30 @@ │ │ │ │ bne.n 237090 │ │ │ │ ldr r3, [pc, #56] @ (2370b8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ ldr r0, [r7, r1] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, r1] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r4] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ movs r5, r4 │ │ │ │ ldrsb r0, [r3, r2] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -282917,15 +282914,15 @@ │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23711e │ │ │ │ ldr r3, [pc, #480] @ (2372f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -283029,15 +283026,15 @@ │ │ │ │ bl 22f708 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 237228 │ │ │ │ str.w r0, [sl] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 237232 │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2372e2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 237252 │ │ │ │ dmb ish │ │ │ │ @@ -283077,15 +283074,15 @@ │ │ │ │ bne.w 237170 │ │ │ │ b.n 237164 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 18937c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ b.n 237200 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 2371ee │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #76] @ (237304 ) │ │ │ │ ldr r3, [pc, #48] @ (2372ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -283095,15 +283092,15 @@ │ │ │ │ bne.n 2372de │ │ │ │ ldr r3, [pc, #60] @ (237308 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ ldrsb r0, [r6, r0] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -283111,15 +283108,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, r2] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r1, r1] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -283142,15 +283139,15 @@ │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ adds r5, r1, #1 │ │ │ │ str r5, [r0, #8] │ │ │ │ cbnz r1, 237372 │ │ │ │ ldr r1, [pc, #504] @ (237560 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ @@ -283254,15 +283251,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22f708 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 237476 │ │ │ │ str.w r0, [sl] │ │ │ │ cbz r6, 23747c │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 237550 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23749e │ │ │ │ dmb ish │ │ │ │ @@ -283317,15 +283314,15 @@ │ │ │ │ rev.w fp, r2 │ │ │ │ b.n 2373f0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 18937c │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ b.n 23744e │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23743c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #72] @ (237570 ) │ │ │ │ ldr r3, [pc, #52] @ (23755c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -283335,30 +283332,30 @@ │ │ │ │ bne.n 23754c │ │ │ │ ldr r3, [pc, #56] @ (237574 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ strh r6, [r2, r7] │ │ │ │ movs r6, r6 │ │ │ │ strh r0, [r2, r7] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, r1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ movs r5, r4 │ │ │ │ str r4, [r3, r7] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -283540,15 +283537,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23776e │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225ff0 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 23763c │ │ │ │ bl 18937c │ │ │ │ mov r4, r0 │ │ │ │ b.n 237646 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ @@ -283559,15 +283556,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r5] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ movs r5, r4 │ │ │ │ ldr r7, [pc, #776] @ (237a9c ) │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -283750,15 +283747,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23798e │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225ff0 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 237858 │ │ │ │ bl 18937c │ │ │ │ mov r4, r0 │ │ │ │ b.n 237862 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ @@ -283769,15 +283766,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #240] @ (237a94 ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #432] @ (237b5c ) │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r5, r4 │ │ │ │ ldr r5, [pc, #648] @ (237c3c ) │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -283967,15 +283964,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 237bd0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225ff0 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 237a78 │ │ │ │ bl 18937c │ │ │ │ mov r4, r0 │ │ │ │ b.n 237a82 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ rev.w r3, fp │ │ │ │ @@ -283990,15 +283987,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #120] @ (237c5c ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #304] @ (237d1c ) │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #440] @ (237dac ) │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -284192,41 +284189,41 @@ │ │ │ │ ldr r3, [pc, #68] @ (237e2c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #8 │ │ │ │ bmi.n 237df8 │ │ │ │ movs r0, #4 │ │ │ │ b.n 237c5c │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 237c94 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r4, r5, [r3] │ │ │ │ bl 22ee90 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #36] @ (237e30 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 237dee │ │ │ │ ldr r2, [pc, #984] @ (2381f4 ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #2] │ │ │ │ + ldrb r4, [r4, #3] │ │ │ │ movs r5, r4 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxtb r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov lr, r0 │ │ │ │ @@ -284341,30 +284338,30 @@ │ │ │ │ bl 22ee90 │ │ │ │ vldr d7, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #52] @ (237fb4 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 237f6a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #664] @ (238240 ) │ │ │ │ movs r6, r6 │ │ │ │ ldr r0, [pc, #640] @ (23822c ) │ │ │ │ movs r6, r6 │ │ │ │ @ instruction: 0x47ce │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -284468,21 +284465,21 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bxns r6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r7 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r4, r0 │ │ │ │ @@ -284544,22 +284541,22 @@ │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ mov r1, r8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2f207c │ │ │ │ + bl 2f20c4 │ │ │ │ cmp r0, r9 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ blt.w 2385e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 22b2ac │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -284577,15 +284574,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1324] @ 238728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ bl 259da4 │ │ │ │ ldr.w r2, [pc, #1296] @ 23872c │ │ │ │ movw r9, #65535 @ 0xffff │ │ │ │ movt r9, #31 │ │ │ │ @@ -284673,15 +284670,15 @@ │ │ │ │ ldr.w r1, [pc, #1076] @ 238740 │ │ │ │ dmb ish │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r1, pc │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ movs r2, #7 │ │ │ │ ldrd r0, r1, [r4, #20] │ │ │ │ bl 236bd0 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ cbz r6, 238364 │ │ │ │ ldr.w r3, [pc, #1040] @ 238744 │ │ │ │ ldr r7, [r4, #28] │ │ │ │ @@ -284689,15 +284686,15 @@ │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ebd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 238580 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #14 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ ldr r3, [pc, #1016] @ (238748 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 238596 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ @@ -284790,15 +284787,15 @@ │ │ │ │ bpl.w 23814e │ │ │ │ ldr r0, [pc, #796] @ (238760 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 23814e │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r1 │ │ │ │ b.n 2383ea │ │ │ │ ldr r2, [pc, #776] @ (238764 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -284815,53 +284812,53 @@ │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 23840e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r4, #8 │ │ │ │ adds r0, #8 │ │ │ │ blx 1821d4 │ │ │ │ b.n 23827e │ │ │ │ ldr r2, [pc, #716] @ (23876c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ - bl 44758c │ │ │ │ + bl 4475d4 │ │ │ │ b.n 2382a6 │ │ │ │ ldr r3, [pc, #704] @ (238770 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 238516 │ │ │ │ add.w r1, r2, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ubfx r3, r2, #7, #1 │ │ │ │ ubfx r2, r2, #1, #1 │ │ │ │ - bl 43b730 │ │ │ │ + bl 43b778 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 238688 │ │ │ │ ldr r3, [pc, #620] @ (238744 ) │ │ │ │ ldr r7, [r4, #28] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ebd78 │ │ │ │ cbz r0, 2384ee │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #12 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ movs r7, #1 │ │ │ │ b.n 23815a │ │ │ │ ldr.w r2, [r3, #296] @ 0x128 │ │ │ │ strd r2, r1, [r4, #296] @ 0x128 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #296] @ 0x128 │ │ │ │ ldr.w r3, [r4, #296] @ 0x128 │ │ │ │ @@ -284874,89 +284871,89 @@ │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ bl 20ef54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 238158 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r1, [pc, #580] @ (238774 ) │ │ │ │ ldr r0, [pc, #580] @ (238778 ) │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 238364 │ │ │ │ ldr r3, [pc, #512] @ (238744 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #556] @ (23877c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #556] @ (238780 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #556] @ (238784 ) │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2210 @ 0x8a2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 238364 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 43b7dc │ │ │ │ + bl 43b824 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 238364 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 238344 │ │ │ │ bl 183f14 │ │ │ │ b.n 238344 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ b.n 23835a │ │ │ │ ldr r5, [pc, #484] @ (238788 ) │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [pc, #468] @ (23878c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #468] @ (238790 ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2218 @ 0x8aa │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr r1, [pc, #444] @ (238794 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 23856c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 23856c │ │ │ │ bl 2303e8 │ │ │ │ cbnz r0, 238606 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ blt.w 23821a │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ @@ -284988,29 +284985,29 @@ │ │ │ │ ldr r2, [pc, #352] @ (2387a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2242 @ 0x8c2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ blx 18214c │ │ │ │ bl 234844 │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 23856c │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r4, [pc, #276] @ (2387a8 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 22ee90 │ │ │ │ @@ -285022,20 +285019,20 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r2, pc │ │ │ │ strd r5, r2, [sp] │ │ │ │ movw r2, #2195 @ 0x893 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ ldr r0, [pc, #248] @ (2387b4 ) │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r0, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 238364 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (2387b8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #232] @ (2387bc ) │ │ │ │ movw r2, #1811 @ 0x713 │ │ │ │ add r3, pc │ │ │ │ @@ -285055,41 +285052,41 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp sl, pc │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #18] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ movs r5, r4 │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r6, #4] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r5, r4 │ │ │ │ - add r5, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r6, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ movs r5, r4 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r3 │ │ │ │ movs r6, r6 │ │ │ │ @@ -285097,67 +285094,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #22] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ movs r5, r4 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ movs r5, r4 │ │ │ │ str r4, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r5, #19] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r5, r4 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ movs r0, r6 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r7, #19] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r7, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ movs r0, r6 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r0, #15] │ │ │ │ movs r5, r4 │ │ │ │ ldrsh r2, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ movs r0, r6 │ │ │ │ - beq.n 238864 │ │ │ │ + beq.n 2386f4 │ │ │ │ movs r6, r4 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #328 @ 0x148 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002387cc : │ │ │ │ cbnz r1, 2387da │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -285214,15 +285211,15 @@ │ │ │ │ lsl.w r5, r5, r8 │ │ │ │ subs r0, r5, r4 │ │ │ │ lsrs r0, r2 │ │ │ │ adds r0, #8 │ │ │ │ blx 181544 │ │ │ │ strd r4, r5, [r0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsrs r4, r7 │ │ │ │ lsrs r5, r7 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 238894 │ │ │ │ ldr r3, [pc, #312] @ (2389c0 ) │ │ │ │ @@ -285261,18 +285258,18 @@ │ │ │ │ adds r0, #2 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r2, r7 │ │ │ │ add r4, r7 │ │ │ │ ldr.w r3, [fp, r0, lsl #2] │ │ │ │ add.w r0, r6, sl, lsl #2 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ - bl 4417d0 │ │ │ │ + bl 441818 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 2388c2 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23896a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23893c │ │ │ │ ldr r3, [pc, #188] @ (2389c8 ) │ │ │ │ @@ -285302,15 +285299,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23890a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #120] @ (2389cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23890a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 236718 │ │ │ │ b.n 238914 │ │ │ │ bl 183ee4 │ │ │ │ ldr r3, [pc, #96] @ (2389d0 ) │ │ │ │ @@ -285349,31 +285346,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #512 @ (adr r6, 238bd4 ) │ │ │ │ + add r6, pc, #800 @ (adr r6, 238cf4 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #416 @ (adr r6, 238b80 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 238ca0 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r3, #8] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #320 @ (adr r6, 238b2c ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 238c4c ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002389f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -285439,25 +285436,25 @@ │ │ │ │ add.w r3, r3, #608 @ 0x260 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r4, #250 @ 0xfa │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #472 @ (adr r5, 238c8c ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 238dac ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #376 @ (adr r5, 238c38 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 238d58 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00238ac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -285479,15 +285476,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ blx 181f0c │ │ │ │ ldr r3, [pc, #732] @ (238de0 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ rsb r9, r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsr.w fp, r7, r3 │ │ │ │ bic.w r5, fp, #31 │ │ │ │ lsls r5, r3 │ │ │ │ cmp r5, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, #1 │ │ │ │ @@ -285522,15 +285519,15 @@ │ │ │ │ adds r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ beq.n 238bbe │ │ │ │ ldr.w r4, [sl, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 238b6a │ │ │ │ mov r0, r4 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asrs r1, r0, #31 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 238bea │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -285580,15 +285577,15 @@ │ │ │ │ strd r4, r4, [sp] │ │ │ │ b.n 238bbe │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, fp, lsr #5 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 238db6 │ │ │ │ ldr r0, [pc, #460] @ (238df4 ) │ │ │ │ @@ -285633,15 +285630,15 @@ │ │ │ │ cbnz r4, 238cd8 │ │ │ │ mov.w r9, #2 │ │ │ │ cmp sl, fp │ │ │ │ bne.n 238c5e │ │ │ │ str.w r8, [sp, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldrd r7, r8, [sp, #16] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 238dd0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238d92 │ │ │ │ @@ -285654,15 +285651,15 @@ │ │ │ │ ldr r1, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ lsl.w r1, r8, r1 │ │ │ │ bl 20ef28 │ │ │ │ b.n 238bbe │ │ │ │ mov sl, r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r1, r5, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ mov.w r3, r9, lsl #2 │ │ │ │ dmb ish │ │ │ │ add r2, r3 │ │ │ │ @@ -285729,15 +285726,15 @@ │ │ │ │ beq.n 238cba │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #84] @ (238dfc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 238cba │ │ │ │ ldr r2, [pc, #72] @ (238e00 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -286178,32 +286175,32 @@ │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #22] │ │ │ │ movs r6, r6 │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r5, [sp, #776] @ 0x308 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 10, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 14, cr0, cr10, cr10, {1} │ │ │ │ │ │ │ │ 00239274 : │ │ │ │ ldr r3, [pc, #24] @ (239290 ) │ │ │ │ ldr r2, [pc, #28] @ (239294 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 23928a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - b.w 2f2010 │ │ │ │ + b.w 2f2058 │ │ │ │ nop │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 00239298 : │ │ │ │ @@ -286218,27 +286215,27 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bx r3 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ strb r0, [r1, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002392c0 : │ │ │ │ ldr r1, [pc, #12] @ (2392d0 ) │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ ldr r0, [pc, #12] @ (2392d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + b.w 43cbf8 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ strh r2, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002392d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -286246,15 +286243,15 @@ │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [pc, #272] @ (2393fc ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w fp, [pc, #272] @ 239400 │ │ │ │ add r0, pc │ │ │ │ blx 181c4c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add fp, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 239314 │ │ │ │ ldr r3, [pc, #252] @ (239404 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -286291,15 +286288,15 @@ │ │ │ │ ldr.w r8, [pc, #220] @ 239434 │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w ip, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldrb r3, [r3, #23] │ │ │ │ ldrd r1, r0, [r4, #24] │ │ │ │ @@ -286318,15 +286315,15 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 181ecc │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23935e │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2393f8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2393d4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ @@ -286344,46 +286341,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2393be │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (239438 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2393be │ │ │ │ bl 183ee4 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, #6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ movs r5, r4 │ │ │ │ strh r6, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023943c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -286398,19 +286395,19 @@ │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc430 │ │ │ │ ldr r1, [pc, #64] @ (2394b4 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldr r2, [pc, #60] @ (2394b8 ) │ │ │ │ ldr r3, [pc, #44] @ (2394ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -286426,15 +286423,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #176 @ 0xb0 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r3] │ │ │ │ + strh r0, [r7, r4] │ │ │ │ movs r3, r4 │ │ │ │ cbnz r5, 2394c6 │ │ │ │ vsubl.u , d31, d6 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 002394bc : │ │ │ │ push {lr} │ │ │ │ @@ -286449,19 +286446,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (239528 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc430 │ │ │ │ ldr r1, [pc, #64] @ (23952c ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldr r2, [pc, #60] @ (239530 ) │ │ │ │ ldr r3, [pc, #44] @ (239524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -286477,15 +286474,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #50 @ 0x32 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xb745 │ │ │ │ vsubl.u , d15, d14 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 00239534 : │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -286588,15 +286585,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2396bc │ │ │ │ mov r4, r1 │ │ │ │ add.w r6, r0, #40 @ 0x28 │ │ │ │ cbz r2, 239616 │ │ │ │ mov r0, r2 │ │ │ │ add.w r6, r5, #40 @ 0x28 │ │ │ │ - bl 2f5344 │ │ │ │ + bl 2f538c │ │ │ │ str r0, [sp, #12] │ │ │ │ cbz r0, 239616 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2396f0 ) │ │ │ │ @@ -286606,16 +286603,16 @@ │ │ │ │ mov r1, r3 │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ mov r2, r4 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437bf4 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 437c3c │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23963a │ │ │ │ ldr r3, [pc, #196] @ (2396f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -286630,15 +286627,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 182eb0 │ │ │ │ cbz r0, 2396a2 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 239642 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2396b8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23967c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -286658,15 +286655,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (2396fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ ldr r0, [pc, #92] @ (239700 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #92] @ (239704 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -286689,37 +286686,37 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ adds r1, #50 @ 0x32 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r5, #100] @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r0, r5] │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00239720 : │ │ │ │ cbz r0, 23972e │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -286859,15 +286856,15 @@ │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ movs r4, #22 │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #2062 @ 0x80e │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 2397f0 │ │ │ │ ldr r3, [pc, #60] @ (2398b4 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #56] @ (2398b8 ) │ │ │ │ @@ -286876,31 +286873,31 @@ │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r4, #22 │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2070 @ 0x816 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 239870 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #664] @ 0x298 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ movs r5, r4 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #768] @ 0x300 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002398c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -286924,49 +286921,49 @@ │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r4 │ │ │ │ bls.n 239942 │ │ │ │ add r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 43c4c0 │ │ │ │ + bl 43c508 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2398e4 │ │ │ │ ldr.w ip, [pc, #60] @ 239948 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #56] @ (23994c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #700 @ 0x2bc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 443140 │ │ │ │ + b.w 443188 │ │ │ │ ldr r3, [pc, #40] @ (239950 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #40] @ (239954 ) │ │ │ │ ldr r1, [pc, #40] @ (239958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #700 @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2102 @ 0x836 │ │ │ │ blx 18155c │ │ │ │ bl 183e84 │ │ │ │ nop │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r1, #64] @ 0x40 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r5, r3] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023995c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -287089,32 +287086,32 @@ │ │ │ │ bic.w r3, sl, #8192 @ 0x2000 │ │ │ │ str r7, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r0, #28] │ │ │ │ str.w r3, [r0, #328] @ 0x148 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 43aea8 │ │ │ │ + bl 43aef0 │ │ │ │ ldr.w sl, [r4, #8] │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sl, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 239cda │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.w 239bf4 │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 239d0a │ │ │ │ cmp r5, r9 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ itt cc │ │ │ │ movcc r5, r9 │ │ │ │ movcc r7, #0 │ │ │ │ @@ -287146,15 +287143,15 @@ │ │ │ │ orrs r5, r3 │ │ │ │ and.w r3, r0, #2 │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orrs r3, r5 │ │ │ │ and.w r0, r0, #8 │ │ │ │ orrs r3, r0 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 43af5c │ │ │ │ + bl 43afa4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 239dfa │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -287165,15 +287162,15 @@ │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ bl 2380e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 239caa │ │ │ │ ldrd r1, r0, [sp, #80] @ 0x50 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #784] @ (239eb4 ) │ │ │ │ ldr r3, [pc, #760] @ (239e9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -287183,28 +287180,28 @@ │ │ │ │ add sp, #212 @ 0xd4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 2f2014 │ │ │ │ + bl 2f205c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 239a04 │ │ │ │ ldr r3, [pc, #736] @ (239eb8 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #736] @ (239ebc ) │ │ │ │ ldr r1, [pc, #736] @ (239ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #740 @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2346 @ 0x92a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 239cb8 │ │ │ │ subs r3, r5, #1 │ │ │ │ adc.w r2, r7, #4294967295 @ 0xffffffff │ │ │ │ ands r3, r5 │ │ │ │ ands r2, r7 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 239af0 │ │ │ │ @@ -287216,15 +287213,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #696] @ (239ecc ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239d02 │ │ │ │ ldrd r3, r6, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #672] @ (239ed0 ) │ │ │ │ bic.w r1, r6, #4080 @ 0xff0 │ │ │ │ lsrs r2, r3, #12 │ │ │ │ @@ -287272,43 +287269,43 @@ │ │ │ │ add r0, pc │ │ │ │ blx 182db8 │ │ │ │ b.n 239b38 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 239b98 │ │ │ │ ldr r3, [pc, #536] @ (239ed8 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #536] @ (239edc ) │ │ │ │ ldr r1, [pc, #540] @ (239ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #740 @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2341 @ 0x925 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 239cb8 │ │ │ │ ldr r3, [pc, #520] @ (239ee4 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #520] @ (239ee8 ) │ │ │ │ movw r2, #1737 @ 0x6c9 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #512] @ (239eec ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ b.n 239cb8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ @@ -287321,30 +287318,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ movw r2, #1746 @ 0x6d2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239d02 │ │ │ │ ldr r3, [pc, #448] @ (239efc ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [pc, #448] @ (239f00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #448] @ (239f04 ) │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ movw r2, #1759 @ 0x6df │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239d02 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ bne.n 239c6e │ │ │ │ @@ -287397,15 +287394,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #300] @ (239f14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #740 @ 0x2e4 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 239cb8 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #280] @ (239f18 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #280] @ (239f1c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -287413,15 +287410,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movw r2, #1791 @ 0x6ff │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239d02 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ blx 181da8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -287475,85 +287472,85 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ movs r6, r6 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r7, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r0, #44] @ 0x2c │ │ │ │ + str r2, [r1, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r6, #24] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r0, #20] │ │ │ │ + str r2, [r1, #24] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #360] @ 0x168 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r0, r7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #824] @ 0x338 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r6, [r3, r4] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + str r6, [r3, #0] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #596] @ (23a1b0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -287683,25 +287680,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 181844 │ │ │ │ b.n 23a00e │ │ │ │ lsls r2, r4, #30 │ │ │ │ bpl.w 239fb0 │ │ │ │ b.n 23a052 │ │ │ │ movs r0, #0 │ │ │ │ - bl 43db88 │ │ │ │ + bl 43dbd0 │ │ │ │ cbz r0, 23a118 │ │ │ │ vldr d7, [pc, #232] @ 23a1a8 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 43d7a4 │ │ │ │ + bl 43d7ec │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #0 │ │ │ │ blt.n 23a0a4 │ │ │ │ mov r2, r3 │ │ │ │ @@ -287711,27 +287708,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ b.n 23a06a │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #0 │ │ │ │ blx 181844 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 23a00e │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24fef4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 18214c │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ b.n 239fb0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - bl 43c640 │ │ │ │ + bl 43c688 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 23a0d6 │ │ │ │ ldr r3, [pc, #168] @ (23a1cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a0a4 │ │ │ │ @@ -287743,15 +287740,15 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #140] @ (23a1d4 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 23a0a4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (23a1d8 ) │ │ │ │ movw r2, #2495 @ 0x9bf │ │ │ │ ldr r1, [pc, #124] @ (23a1dc ) │ │ │ │ ldr r0, [pc, #128] @ (23a1e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -287795,33 +287792,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r6, r1] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a1fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -287890,15 +287887,15 @@ │ │ │ │ mov sl, r0 │ │ │ │ negs r3, r5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #804 @ 0x324 │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #2411 @ 0x96b │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ movw r3, #2050 @ 0x802 │ │ │ │ ands r3, r4 │ │ │ │ cmn.w r5, #13 │ │ │ │ it eq │ │ │ │ cmpeq r3, #0 │ │ │ │ beq.n 23a2ca │ │ │ │ movs r0, #0 │ │ │ │ @@ -287914,15 +287911,15 @@ │ │ │ │ blt.n 23a2c6 │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 23a312 │ │ │ │ blx 18214c │ │ │ │ ldr r1, [pc, #76] @ (23a33c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 23a2c6 │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 23a306 │ │ │ │ mov r0, r5 │ │ │ │ blx 18214c │ │ │ │ b.n 23a2c6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -287937,23 +287934,23 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ movs r4, #236 @ 0xec │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #154 @ 0x9a │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ movs r0, r6 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r1, r6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r2, r1] │ │ │ │ + ldrsh r2, [r3, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r4, [r6, r0] │ │ │ │ + ldrsh r4, [r7, r1] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a344 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288001,19 +287998,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (23a3d4 ) │ │ │ │ ldr r0, [pc, #20] @ (23a3d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a3dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288078,36 +288075,36 @@ │ │ │ │ dmb ish │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - bl 44758c │ │ │ │ + bl 4475d4 │ │ │ │ ldr r1, [pc, #48] @ (23a4c4 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ movs r2, #242 @ 0xf2 │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r3, r7] │ │ │ │ movs r5, r4 │ │ │ │ negs r2, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp, #940 @ 0x3ac │ │ │ │ - vsra.u32 d21, d30, #1 │ │ │ │ + vaddw.u , , d6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a4c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -288159,25 +288156,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (23a56c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #876 @ 0x36c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #22] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r5, r3] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r7, #22] │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a570 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -288186,27 +288183,27 @@ │ │ │ │ ldr r3, [pc, #256] @ (23a684 ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 23a5e2 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a634 │ │ │ │ mov r0, r5 │ │ │ │ bl 20efd8 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ bne.n 23a64c │ │ │ │ movs r4, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a67c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23a5ce │ │ │ │ dmb ish │ │ │ │ @@ -288221,15 +288218,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbz r3, 23a626 │ │ │ │ ldr r3, [pc, #148] @ (23a688 ) │ │ │ │ add r3, pc │ │ │ │ @@ -288288,15 +288285,15 @@ │ │ │ │ str r2, [r7, #0] │ │ │ │ b.n 23a5ac │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (23a698 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23a5ce │ │ │ │ bl 183ee4 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0 │ │ │ │ @@ -288424,24 +288421,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ (23a7d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ blx 1833fc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r4, r3, #6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r7, r3] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a7d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -288517,25 +288514,25 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #160 @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ movs r0, r6 │ │ │ │ - ldr r5, [pc, #448] @ (23aa64 ) │ │ │ │ + ldr r5, [pc, #736] @ (23ab84 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ movs r0, r6 │ │ │ │ - ldr r5, [pc, #352] @ (23aa10 ) │ │ │ │ + ldr r5, [pc, #640] @ (23ab30 ) │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp lr, r2 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a8b4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288550,15 +288547,15 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ bl 22ee1c │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 23a8c6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23a8ce │ │ │ │ @@ -288603,19 +288600,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (23a968 ) │ │ │ │ ldr r0, [pc, #20] @ (23a96c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [pc, #512] @ (23ab6c ) │ │ │ │ + ldr r4, [pc, #800] @ (23ac8c ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a970 : │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldrb.w r0, [r0, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -288679,15 +288676,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #0 │ │ │ │ b.n 23a9ec │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -288697,15 +288694,15 @@ │ │ │ │ bl 225f84 │ │ │ │ movs r0, #1 │ │ │ │ b.n 23a9ec │ │ │ │ adds r4, r4, #4 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #696] @ (23acf8 ) │ │ │ │ + ldr r3, [pc, #984] @ (23ae18 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023aa40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -288838,30 +288835,30 @@ │ │ │ │ bl 22ee90 │ │ │ │ vldr d7, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #52] @ (23abf4 ) │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 23aba8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r6, r6 │ │ │ │ subs r2, r2, r6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #48] @ (23ac28 ) │ │ │ │ + ldr r4, [pc, #336] @ (23ad48 ) │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ mov lr, r0 │ │ │ │ @@ -288974,21 +288971,21 @@ │ │ │ │ nop │ │ │ │ subs r2, r6, r3 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r5, r2 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ movs r0, r6 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, #248 @ 0xf8 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023ad34 : │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289006,15 +289003,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 23addc │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -289024,15 +289021,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 23aad8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 23adec │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23ad5c │ │ │ │ dmb ish │ │ │ │ @@ -289043,15 +289040,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23ad5c │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (23adf4 ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23ad5c │ │ │ │ ldr r2, [pc, #24] @ (23adf8 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 23ad88 │ │ │ │ @@ -289082,15 +289079,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 23aea4 │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -289100,15 +289097,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 237e34 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 23aeb4 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23ae24 │ │ │ │ dmb ish │ │ │ │ @@ -289119,15 +289116,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23ae24 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (23aebc ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23ae24 │ │ │ │ ldr r2, [pc, #24] @ (23aec0 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 23ae50 │ │ │ │ @@ -289169,15 +289166,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r1, r4, r2 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ beq.n 23aefe │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 23af3c │ │ │ │ ldr r3, [pc, #180] @ (23afe4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -289191,15 +289188,15 @@ │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 23aad8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23afda │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23aefe │ │ │ │ @@ -289211,18 +289208,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23aefe │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #100] @ (23afe8 ) │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23aefe │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 23afb0 │ │ │ │ ldr r3, [pc, #64] @ (23afe4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -289236,15 +289233,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 237e34 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23af66 │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ adds r2, r4, r0 │ │ │ │ movs r6, r6 │ │ │ │ @@ -289293,15 +289290,15 @@ │ │ │ │ mov r4, r6 │ │ │ │ mov r5, r7 │ │ │ │ itt cs │ │ │ │ movcs.w r4, #512 @ 0x200 │ │ │ │ movcs r5, #0 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ strd r0, r1, [sp, #52] @ 0x34 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b080 │ │ │ │ ldr r3, [pc, #196] @ (23b138 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -289316,15 +289313,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov r3, sl │ │ │ │ bl 237e34 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b126 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23b0c2 │ │ │ │ dmb ish │ │ │ │ @@ -289361,15 +289358,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23b140 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23b0c2 │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 23b0de │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ asrs r0, r0, #28 │ │ │ │ @@ -289413,15 +289410,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, fp, pc} │ │ │ │ mov r3, ip │ │ │ │ mov r8, r2 │ │ │ │ mov r2, fp │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w lr, r1, #1 │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cbnz r1, 23b1c6 │ │ │ │ ldr.w ip, [pc, #112] @ 23b224 │ │ │ │ ldr.w r1, [r7, ip] │ │ │ │ @@ -289433,15 +289430,15 @@ │ │ │ │ ldr.w ip, [r0, #296] @ 0x128 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r6, r5, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str.w r8, [sp, #8] │ │ │ │ bl 23aad8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b21a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23b182 │ │ │ │ dmb ish │ │ │ │ @@ -289454,15 +289451,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #32] @ (23b22c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ @@ -289496,30 +289493,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r2 │ │ │ │ mov r2, r7 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w lr, r1, #1 │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cbz r1, 23b2f0 │ │ │ │ ldr r0, [pc, #116] @ (23b310 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w ip, [r0, #296] @ 0x128 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r6, r5, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str.w r9, [sp, #8] │ │ │ │ bl 237e34 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b306 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23b26a │ │ │ │ dmb ish │ │ │ │ @@ -289532,15 +289529,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (23b314 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ ldr.w ip, [pc, #36] @ 23b318 │ │ │ │ ldr.w r1, [fp, ip] │ │ │ │ ldr.w ip, [r1] │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ b.n 23b29a │ │ │ │ bl 183ee4 │ │ │ │ @@ -289572,15 +289569,15 @@ │ │ │ │ add r8, pc │ │ │ │ ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b370 │ │ │ │ ldr r3, [pc, #448] @ (23b524 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -289653,15 +289650,15 @@ │ │ │ │ sbc.w r7, r7, r4 │ │ │ │ adds.w r4, r8, r2 │ │ │ │ adc.w sl, r3, sl │ │ │ │ str r4, [sp, #24] │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 23b396 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b508 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b4e0 │ │ │ │ @@ -289738,15 +289735,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23b43e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (23b52c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23b43e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r6, r6 │ │ │ │ @@ -289799,15 +289796,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b5b2 │ │ │ │ ldr r3, [pc, #428] @ (23b754 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -289862,25 +289859,25 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 235054 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #44] @ 0x2c │ │ │ │ - bl 44227c │ │ │ │ + bl 4422c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r5, r5, r2 │ │ │ │ sbc.w r8, r8, r3 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc.w r9, r3, r9 │ │ │ │ mov r4, r2 │ │ │ │ orrs.w r3, r5, r8 │ │ │ │ bne.n 23b5dc │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b72e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23b56a │ │ │ │ @@ -289905,15 +289902,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cbz r2, 23b6c8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2303e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -290009,15 +290006,15 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2345bc │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23b7a4 │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 44f16c │ │ │ │ + bl 44f1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 23b7c8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ @@ -290040,17 +290037,17 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r6, [pc, #164] @ (23b8a0 ) │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e48 │ │ │ │ + bl 2f0e90 │ │ │ │ ldr r3, [pc, #144] @ (23b8a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -290097,23 +290094,23 @@ │ │ │ │ b.w 233b20 │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r2, r2] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [pc, #160] @ (23b95c ) │ │ │ │ + ldr r2, [pc, #448] @ (23ba7c ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023b8bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -290152,15 +290149,15 @@ │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #144] @ (23b9b0 ) │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ ldrb.w r6, [sp, #56] @ 0x38 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23b94a │ │ │ │ ldr r1, [pc, #116] @ (23b9b4 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -290172,15 +290169,15 @@ │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r0, ip │ │ │ │ bl 2358c4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b9ac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23b98a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ @@ -290198,15 +290195,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23b976 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (23b9b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23b976 │ │ │ │ bl 183ee4 │ │ │ │ lsrs r0, r4, #23 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ @@ -290217,15 +290214,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #176] @ (23ba84 ) │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b9f0 │ │ │ │ ldr r3, [pc, #160] @ (23ba88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -290251,15 +290248,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 2357ac │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbnz r3, 23ba30 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ mov r4, r7 │ │ │ │ cbnz r3, 23ba54 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23ba7e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23ba5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ @@ -290280,15 +290277,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ba3e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (23ba8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23ba3e │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ lsrs r0, r5, #20 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -290327,15 +290324,15 @@ │ │ │ │ ldrd r4, r7, [r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23bd28 │ │ │ │ orrs.w r3, r4, r7 │ │ │ │ beq.w 23bcd8 │ │ │ │ strd r4, r7, [sp, #72] @ 0x48 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23bbee │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -290392,15 +290389,15 @@ │ │ │ │ orrs.w r2, r4, r7 │ │ │ │ bne.w 23bcee │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23bdbc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23bbc2 │ │ │ │ dmb ish │ │ │ │ @@ -290562,15 +290559,15 @@ │ │ │ │ ldr r0, [pc, #68] @ (23bd88 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, fp │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 23bae8 │ │ │ │ ... │ │ │ │ asrs r5, r5, #11 │ │ │ │ ldr r7, [pc, #1016] @ (23c15c ) │ │ │ │ ldrb r3, [r5, #19] │ │ │ │ push {r0} │ │ │ │ lsrs r0, r3, #17 │ │ │ │ @@ -290585,15 +290582,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp lr, r7 │ │ │ │ movs r5, r4 │ │ │ │ strd r4, r7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldmia.w r9, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ @@ -290602,15 +290599,15 @@ │ │ │ │ b.n 23bd20 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #20] @ (23bdc0 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23bbc2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023bdc4 : │ │ │ │ @@ -290699,15 +290696,15 @@ │ │ │ │ dmb ish │ │ │ │ mov r0, r7 │ │ │ │ bl 2342cc │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cbz r4, 23bede │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 44f16c │ │ │ │ + bl 44f1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 23beca │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ @@ -290737,15 +290734,15 @@ │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #-12] │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ orrs.w r1, r8, r9 │ │ │ │ beq.n 23be6e │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23bf44 │ │ │ │ ldr r1, [pc, #144] @ (23bfcc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ @@ -290755,15 +290752,15 @@ │ │ │ │ ldr.w ip, [r5, #16] │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 237e34 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23bfac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23be6e │ │ │ │ dmb ish │ │ │ │ @@ -290774,15 +290771,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 23be6e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (23bfd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23be6e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ (23bfd4 ) │ │ │ │ movw r2, #3799 @ 0xed7 │ │ │ │ ldr r1, [pc, #60] @ (23bfd8 ) │ │ │ │ ldr r0, [pc, #60] @ (23bfdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -290804,19 +290801,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #3 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ - muls r6, r2 │ │ │ │ + bics r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023bfe0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -290907,15 +290904,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #4 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r3, r1, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r1, 23c0f6 │ │ │ │ ldr r1, [pc, #332] @ (23c238 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -290985,15 +290982,15 @@ │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ bl 22f608 │ │ │ │ cbz r7, 23c196 │ │ │ │ str r0, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c1a0 │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c228 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c1c0 │ │ │ │ dmb ish │ │ │ │ @@ -291029,22 +291026,22 @@ │ │ │ │ bl 225f84 │ │ │ │ b.n 23c16a │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c136 │ │ │ │ b.n 23c15c │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23c178 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23c248 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23c1c0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ lsls r0, r3, #25 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -291052,15 +291049,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #21 │ │ │ │ movs r6, r6 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c24c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291129,15 +291126,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r3, r1, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r1, 23c322 │ │ │ │ ldr r1, [pc, #332] @ (23c464 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -291206,15 +291203,15 @@ │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ bl 22f608 │ │ │ │ cbz r7, 23c3c2 │ │ │ │ str r0, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c3cc │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c454 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c3ec │ │ │ │ dmb ish │ │ │ │ @@ -291249,22 +291246,22 @@ │ │ │ │ bl 225f84 │ │ │ │ b.n 23c396 │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c362 │ │ │ │ b.n 23c388 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23c3a4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23c474 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23c3ec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ lsls r4, r5, #16 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -291272,15 +291269,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #12 │ │ │ │ movs r6, r6 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #250 @ 0xfa │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c478 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291323,15 +291320,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23c510 │ │ │ │ ldr r1, [pc, #316] @ (23c644 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -291365,15 +291362,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 235054 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r5, 23c55e │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c632 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c5f2 │ │ │ │ @@ -291405,15 +291402,15 @@ │ │ │ │ beq.n 23c61e │ │ │ │ ldrb r2, [r6, #26] │ │ │ │ cbz r2, 23c5be │ │ │ │ ldr r2, [pc, #152] @ (23c64c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cbz r2, 23c5be │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -291438,15 +291435,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23c570 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (23c650 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23c570 │ │ │ │ ldrb r2, [r6, #26] │ │ │ │ movs r7, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23c5be │ │ │ │ b.n 23c5b2 │ │ │ │ ldr r0, [pc, #52] @ (23c654 ) │ │ │ │ @@ -291468,15 +291465,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #6 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023c658 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -291522,15 +291519,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r3, r1, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r1, 23c6f6 │ │ │ │ ldr r1, [pc, #332] @ (23c838 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -291599,15 +291596,15 @@ │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ bl 22f608 │ │ │ │ cbz r7, 23c798 │ │ │ │ str r0, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c7a2 │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c828 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c7c2 │ │ │ │ dmb ish │ │ │ │ @@ -291642,37 +291639,37 @@ │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ b.n 23c76c │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c734 │ │ │ │ b.n 23c740 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23c77a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23c848 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23c7c2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u64 d0, d14, d21 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c84c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291716,15 +291713,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r4, [pc, #436] @ (23ca80 ) │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r2, 23c8e0 │ │ │ │ ldr r2, [pc, #428] @ (23ca84 ) │ │ │ │ @@ -291809,15 +291806,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 22f708 │ │ │ │ cbz r6, 23c9aa │ │ │ │ str r0, [r6, #0] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 23c9b4 │ │ │ │ bl 225ff0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ca72 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c9d6 │ │ │ │ dmb ish │ │ │ │ @@ -291866,15 +291863,15 @@ │ │ │ │ bne.n 23c96e │ │ │ │ ldrb r3, [r5, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23c928 │ │ │ │ b.n 23c96e │ │ │ │ rev r7, r7 │ │ │ │ b.n 23c942 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23c98a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #72] @ (23ca94 ) │ │ │ │ ldr r3, [pc, #48] @ (23ca7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -291884,28 +291881,28 @@ │ │ │ │ bne.n 23ca6e │ │ │ │ ldr r3, [pc, #56] @ (23ca98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ mcr2 0, 3, r0, cr4, cr5, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 1, r0, cr4, cr5, {1} │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [sl, #-212]! @ 0xffffff2c │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r4, #16 │ │ │ │ movs r5, r4 │ │ │ │ ldc2 0, cr0, [r8], #212 @ 0xd4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023ca9c : │ │ │ │ push {lr} │ │ │ │ @@ -292004,15 +292001,15 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r5, r1, #1 │ │ │ │ str r5, [r0, #8] │ │ │ │ cbnz r1, 23cbaa │ │ │ │ ldr r1, [pc, #400] @ (23cd30 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -292059,15 +292056,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ movs r4, #1 │ │ │ │ strd r4, r5, [sp] │ │ │ │ bl 236db0 │ │ │ │ cbz r7, 23cc1a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23cd1e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ccda │ │ │ │ @@ -292159,30 +292156,30 @@ │ │ │ │ bne.n 23cd1a │ │ │ │ ldr r3, [pc, #64] @ (23cd44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ - bl 2f2010 │ │ │ │ + b.w 43f414 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23cc74 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb9c0035 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb8a0035 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfad40035 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xfa120035 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023cd48 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -292573,19 +292570,19 @@ │ │ │ │ add.w r3, r3, #1024 @ 0x400 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ strh.w r0, [r4, r5, lsl #3] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf63e0035 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ movs r0, r6 │ │ │ │ - movs r4, #176 @ 0xb0 │ │ │ │ + movs r4, #248 @ 0xf8 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0023d14c : │ │ │ │ ldrb.w r1, [r0, #80] @ 0x50 │ │ │ │ cbz r1, 23d174 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ cbz r1, 23d166 │ │ │ │ @@ -292610,19 +292607,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (23d1a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1052 @ 0x41c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r4, [r5, r1] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ movs r0, r6 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d1a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -293046,26 +293043,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d5d6 │ │ │ │ b.n 23d54e │ │ │ │ rev r0, r0 │ │ │ │ b.n 23d5f2 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23d56c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ movw r0, #32821 @ 0x8035 │ │ │ │ movw r0, #8245 @ 0x2035 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, sl, #53 @ 0x35 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + movs r0, #16 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293203,26 +293200,26 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d6fe │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d77c │ │ │ │ b.n 23d6fe │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23d71c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ eors.w r0, r8, #53 @ 0x35 │ │ │ │ eors.w r0, r2, #53 @ 0x35 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s32 d0, d21, #12 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r6, #1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d7ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293361,27 +293358,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d896 │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d914 │ │ │ │ b.n 23d896 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23d8b4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ nop │ │ │ │ vqadd.s8 d0, d0, d21 │ │ │ │ mrc 0, 7, r0, cr10, cr5, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 0, r0, cr12, cr5, {1} │ │ │ │ - adds r2, r2, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293530,27 +293527,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23da32 │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23daba │ │ │ │ b.n 23da32 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23da50 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r4, #-212]! @ 0xffffff2c │ │ │ │ ldcl 0, cr0, [lr, #-212] @ 0xffffff2c │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r4], #-212 @ 0xffffff2c │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r4, r4 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023db40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293689,26 +293686,26 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23dbea │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23dc68 │ │ │ │ b.n 23dbea │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23dc08 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ sub.w r0, ip, r5, rrx │ │ │ │ sub.w r0, r6, r5, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeac60035 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r0, r6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023dcdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293848,27 +293845,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23dd86 │ │ │ │ mov r0, r6 │ │ │ │ bl 2303e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23de04 │ │ │ │ b.n 23dd86 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23dda4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ nop │ │ │ │ ands.w r0, r0, r5, rrx │ │ │ │ and.w r0, sl, r5, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sl!, {r0, r2, r4, r5} │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023de7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -293969,15 +293966,15 @@ │ │ │ │ ldrb r2, [r5, #26] │ │ │ │ cbz r2, 23df8a │ │ │ │ ldr r2, [pc, #136] @ (23e004 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cbz r2, 23df8a │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -294017,15 +294014,15 @@ │ │ │ │ strd r0, r0, [sl], #-212 @ 0xd4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23df98 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e00c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294174,30 +294171,30 @@ │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23e13c │ │ │ │ b.n 23e14c │ │ │ │ rev16 r0, r0 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 23e168 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23e0d4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ nop │ │ │ │ b.n 23df70 │ │ │ │ movs r5, r6 │ │ │ │ b.n 23df68 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23dda0 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e1c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294336,29 +294333,29 @@ │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ b.n 23e27c │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23e2ea │ │ │ │ b.n 23e2fa │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23e28c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ b.n 23dd9c │ │ │ │ movs r5, r6 │ │ │ │ b.n 23dd94 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23dbe0 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r5, #10 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e360 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294499,29 +294496,29 @@ │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ b.n 23e418 │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23e486 │ │ │ │ b.n 23e496 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23e428 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ b.n 23ec04 │ │ │ │ movs r5, r6 │ │ │ │ b.n 23ebfc │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23ea48 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r1, #4 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294694,29 +294691,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23e6d0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225ff0 │ │ │ │ rev.w sl, sl │ │ │ │ b.n 23e642 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23e5c8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ b.n 23eab4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23ea90 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23e910 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ movs r5, r4 │ │ │ │ b.n 23e7a8 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0023e6f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294953,15 +294950,15 @@ │ │ │ │ ldrb r3, [r5, #23] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23e8aa │ │ │ │ ldrb r3, [r5, #25] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23e8aa │ │ │ │ b.n 23e848 │ │ │ │ - bl 2f2010 │ │ │ │ + bl 2f2058 │ │ │ │ b.n 23e8c8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183eb4 │ │ │ │ nop │ │ │ │ svc 68 @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -294970,15 +294967,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ udf #134 @ 0x86 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ udf #12 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e978 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -295190,15 +295187,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ec28 │ │ │ │ strd r0, r1, [sp, #68] @ 0x44 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23eb42 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23ebce │ │ │ │ ldr r2, [pc, #276] @ (23ecd8 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -295215,15 +295212,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 237e34 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ec7e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23ec12 │ │ │ │ dmb ish │ │ │ │ @@ -295245,15 +295242,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 23eb42 │ │ │ │ ldrd r0, r1, [sp, #60] @ 0x3c │ │ │ │ strd r0, r1, [sp, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23eb42 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23ec52 │ │ │ │ ldr r2, [pc, #144] @ (23ecd8 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -295270,15 +295267,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 23aad8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23ebfa │ │ │ │ bl 183ee4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (23ecdc ) │ │ │ │ ldr r3, [pc, #68] @ (23ecd0 ) │ │ │ │ @@ -295300,15 +295297,15 @@ │ │ │ │ b.n 23ec86 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (23ece0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23ec12 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ blt.n 23ecac │ │ │ │ movs r5, r6 │ │ │ │ blt.n 23eca0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -295326,15 +295323,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w r8, [pc, #132] @ 23ed88 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ cbnz r3, 23ed1a │ │ │ │ ldr r3, [pc, #124] @ (23ed8c ) │ │ │ │ @@ -295351,15 +295348,15 @@ │ │ │ │ cbz r4, 23ed5a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23ed24 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23ed82 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23ed5e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -295379,15 +295376,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ed44 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #32] @ (23ed94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 23ed44 │ │ │ │ bl 183ee4 │ │ │ │ nop │ │ │ │ bls.n 23ed84 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -295407,27 +295404,27 @@ │ │ │ │ ldr.w r8, [pc, #520] @ 23efbc │ │ │ │ add r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23ef80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds r0, r2, r6 │ │ │ │ adc.w r2, r9, #0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r1, r2 │ │ │ │ bcc.w 23ef5c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23ef94 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ str r3, [r0, #0] │ │ │ │ mov fp, r0 │ │ │ │ ldr.w sl, [r4, #312] @ 0x138 │ │ │ │ @@ -295494,15 +295491,15 @@ │ │ │ │ ldr r0, [pc, #312] @ (23efc8 ) │ │ │ │ ldr r1, [pc, #312] @ (23efcc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ addw r2, r2, #1084 @ 0x43c │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ - bl 4433f0 │ │ │ │ + bl 443438 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ b.n 23ee16 │ │ │ │ mov r5, sl │ │ │ │ b.n 23ee38 │ │ │ │ ldr r1, [pc, #288] @ (23efd0 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ @@ -295512,15 +295509,15 @@ │ │ │ │ negs r5, r5 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 23ee76 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ ldr r1, [pc, #244] @ (23efd8 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ negs r5, r5 │ │ │ │ @@ -295529,15 +295526,15 @@ │ │ │ │ ldr r0, [pc, #240] @ (23efdc ) │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ ldrd r6, r7, [r4, #320] @ 0x140 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295563,91 +295560,91 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds.w r3, sl, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 23ee76 │ │ │ │ ldr r1, [pc, #140] @ (23efec ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #140] @ (23eff0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, r9, [sp] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 23ee76 │ │ │ │ ldr r1, [pc, #112] @ (23eff4 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #112] @ (23eff8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 23ef7a │ │ │ │ ldr r1, [pc, #100] @ (23effc ) │ │ │ │ ldr r0, [pc, #104] @ (23f000 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 23ef7a │ │ │ │ ldr r1, [pc, #88] @ (23f004 ) │ │ │ │ ldr r0, [pc, #92] @ (23f008 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 23ef7a │ │ │ │ nop │ │ │ │ bls.n 23f050 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r4 │ │ │ │ + sbcs r6, r5 │ │ │ │ movs r0, r6 │ │ │ │ strh.w r0, [r0, r2] │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r2, #21 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r7 │ │ │ │ + sbcs r6, r0 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r7, #23 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r2 │ │ │ │ + adcs r0, r3 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r2, #22 │ │ │ │ movs r5, r4 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r2 │ │ │ │ + lsrs r4, r3 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ movs r5, r4 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r7 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ movs r5, r4 │ │ │ │ - eors r0, r4 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ movs r5, r4 │ │ │ │ - eors r4, r1 │ │ │ │ + lsls r4, r2 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f00c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -295669,15 +295666,15 @@ │ │ │ │ bcs.n 23f02c │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r2 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ umull r2, r1, r0, r6 │ │ │ │ mov sl, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23f170 │ │ │ │ @@ -295742,61 +295739,61 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1ebd70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f0f4 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f0f4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 183f14 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #84] @ (23f190 ) │ │ │ │ mov r3, r9 │ │ │ │ vldr d7, [r4, #320] @ 0x140 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #60] @ (23f194 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ bl 183e84 │ │ │ │ blx 1833fc │ │ │ │ ... │ │ │ │ bvs.n 23f148 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xf6900042 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r3, #15 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f198 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -295833,28 +295830,28 @@ │ │ │ │ mov r5, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1108 @ 0x454 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f224 : │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -295874,18 +295871,18 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r6, [pc, #548] @ (23f478 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [pc, #536] @ (23f47c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23f390 │ │ │ │ ldr r2, [pc, #524] @ (23f480 ) │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -295909,29 +295906,29 @@ │ │ │ │ ldr r0, [pc, #492] @ (23f490 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, lr │ │ │ │ strd r3, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r7, ip, [sp, #12] │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 23f2ce │ │ │ │ ldr.w r1, [r3, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 23f45c │ │ │ │ ldr r0, [pc, #460] @ (23f494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r0, [pc, #456] @ (23f498 ) │ │ │ │ add.w fp, fp, #1 │ │ │ │ add.w sl, sl, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, fp │ │ │ │ bls.n 23f38c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -296015,25 +296012,25 @@ │ │ │ │ asrs r1, r2, #31 │ │ │ │ smull r0, r2, r0, r2 │ │ │ │ ldr r0, [pc, #252] @ (23f4b4 ) │ │ │ │ add r0, pc │ │ │ │ rsb r2, r1, r2, asr #1 │ │ │ │ movs r1, #9 │ │ │ │ adds r2, #1 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cbz r3, 23f432 │ │ │ │ ldr.w r8, [pc, #236] @ 23f4b8 │ │ │ │ movs r7, #0 │ │ │ │ add r8, pc │ │ │ │ ldr r6, [r4, #32] │ │ │ │ lsls r5, r7, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [r6, r5] │ │ │ │ add.w r9, r6, r5 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ eors r3, r2 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ @@ -296085,53 +296082,53 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183e54 │ │ │ │ nop │ │ │ │ bmi.n 23f3e8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r6, #14 │ │ │ │ movs r5, r4 │ │ │ │ bmi.n 23f3dc │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ movs r5, r4 │ │ │ │ cmp r0, #206 @ 0xce │ │ │ │ movs r6, r6 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ movs r5, r4 │ │ │ │ - add r0, sp, #496 @ 0x1f0 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r2, #12 │ │ │ │ + asrs r0, r3, #13 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r1, #20] │ │ │ │ + strh r0, [r2, #22] │ │ │ │ movs r3, r5 │ │ │ │ - add r7, pc, #696 @ (adr r7, 23f758 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 23f878 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #648 @ (adr r7, 23f72c ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 23f84c ) │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #608 @ (adr r7, 23f708 ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 23f828 ) │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r0, #10 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ movs r5, r4 │ │ │ │ bcs.n 23f45c │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f4c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296148,15 +296145,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (23f53c ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #72] @ (23f540 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296172,15 +296169,15 @@ │ │ │ │ str.w r2, [r3, #268] @ 0x10c │ │ │ │ b.n 23f4ec │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f4ee │ │ │ │ nop │ │ │ │ rsbs r0, r4, #66 @ 0x42 │ │ │ │ subs.w r0, lr, #66 @ 0x42 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xf19e0042 │ │ │ │ │ │ │ │ 0023f548 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -296198,15 +296195,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (23f5b8 ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #64] @ (23f5bc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296219,15 +296216,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #464] @ 0x1d0 │ │ │ │ b.n 23f570 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f572 │ │ │ │ adcs.w r0, r0, #66 @ 0x42 │ │ │ │ @ instruction: 0xf13a0042 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ movs r5, r4 │ │ │ │ adds.w r0, sl, #66 @ 0x42 │ │ │ │ │ │ │ │ 0023f5c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -296245,15 +296242,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (23f63c ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #72] @ (23f640 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296269,15 +296266,16 @@ │ │ │ │ str.w r2, [r3, #460] @ 0x1cc │ │ │ │ b.n 23f5ec │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f5ee │ │ │ │ nop │ │ │ │ @ instruction: 0xf0d40042 │ │ │ │ @ instruction: 0xf0be0042 │ │ │ │ - vaddl.u32 q8, d0, d20 │ │ │ │ + movs r0, r5 │ │ │ │ + movs r5, r4 │ │ │ │ eors.w r0, lr, #66 @ 0x42 │ │ │ │ │ │ │ │ 0023f648 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296294,15 +296292,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (23f6b8 ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #64] @ (23f6bc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296315,15 +296313,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #264] @ 0x108 │ │ │ │ b.n 23f670 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f672 │ │ │ │ orrs.w r0, r0, #66 @ 0x42 │ │ │ │ bics.w r0, sl, #66 @ 0x42 │ │ │ │ - vhadd.u16 d16, d12, d20 │ │ │ │ + vaddl.u32 q0, d4, d20 │ │ │ │ ands.w r0, sl, #66 @ 0x42 │ │ │ │ │ │ │ │ 0023f6c4 : │ │ │ │ ldr r3, [pc, #32] @ (23f6e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, #268] @ 0x10c │ │ │ │ cbz r2, 23f6d6 │ │ │ │ @@ -296402,15 +296400,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1172 @ 0x494 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #4464 @ 0x1170 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 259da4 │ │ │ │ ldr r3, [pc, #32] @ (23f7bc ) │ │ │ │ @@ -296418,34 +296416,34 @@ │ │ │ │ ldr r1, [pc, #32] @ (23f7c0 ) │ │ │ │ ldr r0, [pc, #32] @ (23f7c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1144 @ 0x478 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 5, cr0, cr12, cr4, {1} │ │ │ │ - subs r0, #86 @ 0x56 │ │ │ │ + cdp2 0, 10, cr0, cr4, cr4, {1} │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ movs r0, r6 │ │ │ │ - cdp2 0, 3, cr0, cr4, cr4, {1} │ │ │ │ - lsrs r2, r6, #26 │ │ │ │ + cdp2 0, 7, cr0, cr12, cr4, {1} │ │ │ │ + lsrs r2, r7, #27 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f7c8 : │ │ │ │ add.w r0, r0, #308 @ 0x134 │ │ │ │ b.w 259f00 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #92] @ (23f83c ) │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ ldr r4, [pc, #88] @ (23f840 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ add r4, pc │ │ │ │ b.n 23f802 │ │ │ │ mov r1, r7 │ │ │ │ @@ -296454,15 +296452,15 @@ │ │ │ │ cbz r0, 23f81c │ │ │ │ ldr.w r4, [r5, #12]! │ │ │ │ adds r6, #1 │ │ │ │ cbz r4, 23f828 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f7f0 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f7fa │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f7fa │ │ │ │ @@ -296477,30 +296475,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ movs r5, r4 │ │ │ │ ldmia r0!, {r2, r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #304] @ 23f98c │ │ │ │ sub sp, #28 │ │ │ │ add r8, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 43f1f0 │ │ │ │ + bl 43f238 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f969c │ │ │ │ + bl 2f96e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f948 │ │ │ │ ldr.w ip, [pc, #284] @ 23f990 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w sl, [pc, #280] @ 23f994 │ │ │ │ ldr r7, [pc, #280] @ (23f998 ) │ │ │ │ add ip, pc │ │ │ │ @@ -296514,15 +296512,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ lsl.w r6, r6, r9 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #195 @ 0xc3 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ cmp.w r9, #10 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ mov fp, r0 │ │ │ │ beq.n 23f952 │ │ │ │ tst r2, r6 │ │ │ │ beq.n 23f92e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -296535,46 +296533,46 @@ │ │ │ │ beq.n 23f97a │ │ │ │ ldr r1, [pc, #208] @ (23f99c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (23f9a0 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ (23f9a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr.w r1, [fp, #88] @ 0x58 │ │ │ │ cbz r1, 23f8f8 │ │ │ │ ldr r0, [pc, #180] @ (23f9a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ mov r0, fp │ │ │ │ bl 23f7d0 │ │ │ │ cbz r0, 23f910 │ │ │ │ mov r0, fp │ │ │ │ bl 23f7d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (23f9ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr.w r1, [fp, #56] @ 0x38 │ │ │ │ cbz r1, 23f91e │ │ │ │ ldr r0, [pc, #152] @ (23f9b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldrb.w r3, [fp, #66] @ 0x42 │ │ │ │ cbz r3, 23f970 │ │ │ │ ldr r0, [pc, #140] @ (23f9b4 ) │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23f89a │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ add.w r9, r9, #1 │ │ │ │ cmp.w r9, #11 │ │ │ │ add.w ip, ip, #4 │ │ │ │ @@ -296594,54 +296592,54 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23f8da │ │ │ │ ldr r1, [pc, #76] @ (23f9b8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23f8ce │ │ │ │ ldr r0, [pc, #72] @ (23f9bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ b.n 23f924 │ │ │ │ ldr r1, [pc, #68] @ (23f9c0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23f8ce │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23f8da │ │ │ │ ldr r1, [pc, #60] @ (23f9c4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23f8ce │ │ │ │ nop │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ movs r5, r4 │ │ │ │ stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r6, #27 │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r3, #19] │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #25 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r7, #25 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r7, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r5, #25 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + lsrs r6, r4, #25 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #576 @ (adr r1, 23fc04 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 23fd24 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ movs r3, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (23fa30 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -296657,15 +296655,15 @@ │ │ │ │ ldr r5, [r4, #16] │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #12 │ │ │ │ cbz r5, 23fa1c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f9e4 │ │ │ │ - bl 2f0dfc │ │ │ │ + bl 2f0e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f9ee │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f9ee │ │ │ │ @@ -296680,74 +296678,74 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r0, #24 │ │ │ │ movs r5, r4 │ │ │ │ stmia r6!, {r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 23fa8c │ │ │ │ ldr r1, [pc, #64] @ (23fa94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ cbz r4, 23fa7e │ │ │ │ ldr r2, [pc, #52] @ (23fa98 ) │ │ │ │ ldr r7, [pc, #56] @ (23fa9c ) │ │ │ │ ldr r6, [pc, #56] @ (23faa0 ) │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23fa6c │ │ │ │ ldr r1, [pc, #36] @ (23faa4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 44246c │ │ │ │ - bl 2f92cc │ │ │ │ + b.w 4424b4 │ │ │ │ + bl 2f9314 │ │ │ │ mov r2, r0 │ │ │ │ b.n 23fa52 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 23f548 │ │ │ │ + b.n 23f5d8 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #64] @ (23fafc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 23faca │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ cbnz r2, 23fade │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -296756,25 +296754,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (23fb00 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fab08 │ │ │ │ + bl 2fab50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23faca │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ blx 18217c │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 23faca │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -296785,51 +296783,51 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #2 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #660] @ (23fdd4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23fbb6 │ │ │ │ ldr r3, [pc, #644] @ (23fdd8 ) │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #640] @ (23fddc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [r3, #8] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr.w r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 23fdc6 │ │ │ │ ldr r3, [pc, #616] @ (23fde0 ) │ │ │ │ ldr r1, [pc, #616] @ (23fde4 ) │ │ │ │ strd r0, r2, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 23fbcc │ │ │ │ ldr.w r5, [r9, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r4, r3, #4 │ │ │ │ cbz r5, 23fbac │ │ │ │ mov r1, r5 │ │ │ │ @@ -296864,15 +296862,15 @@ │ │ │ │ ldr r5, [pc, #524] @ (23fdec ) │ │ │ │ ldr r7, [pc, #524] @ (23fdf0 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ b.n 23fbf6 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 23fc48 │ │ │ │ ldr.w lr, [r4, #8] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -296880,15 +296878,15 @@ │ │ │ │ beq.n 23fc20 │ │ │ │ ldr.w ip, [r4] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ it eq │ │ │ │ moveq ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [pc, #464] @ (23fdf4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #464] @ (23fdf8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -296909,15 +296907,15 @@ │ │ │ │ add r7, pc │ │ │ │ str.w r9, [sp, #24] │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2f71c0 │ │ │ │ + bl 2f7208 │ │ │ │ ldrb r2, [r4, #8] │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov ip, r8 │ │ │ │ ite ne │ │ │ │ @@ -296932,24 +296930,24 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #384] @ (23fe14 ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd ip, r6, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23fc68 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #352] @ (23fe18 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #348] @ (23fe1c ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #24] │ │ │ │ add.w r5, r3, #40 @ 0x28 │ │ │ │ str.w fp, [sp, #60] @ 0x3c │ │ │ │ @@ -296957,28 +296955,28 @@ │ │ │ │ ldr r1, [pc, #328] @ (23fe20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrh.w r7, [r0, #64] @ 0x40 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 23fd78 │ │ │ │ ldr r3, [pc, #308] @ (23fe24 ) │ │ │ │ movs r6, #0 │ │ │ │ mov fp, r0 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 23fd3a │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fa9ac │ │ │ │ + bl 2fa9f4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 181844 │ │ │ │ ldr r1, [pc, #280] @ (23fe28 ) │ │ │ │ add r1, pc │ │ │ │ cbz r5, 23fd34 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ @@ -296986,15 +296984,15 @@ │ │ │ │ cbz r3, 23fd1e │ │ │ │ mov r1, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 23fd74 │ │ │ │ mov.w r8, #48 @ 0x30 │ │ │ │ ldr.w r4, [fp, #60] @ 0x3c │ │ │ │ @@ -297002,152 +297000,152 @@ │ │ │ │ mul.w r8, r8, r6 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ blx 1815b8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb350 │ │ │ │ + bl 2fb398 │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23fcfe │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb2c8 │ │ │ │ + bl 2fb310 │ │ │ │ mov r5, r0 │ │ │ │ b.n 23fd08 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9444 │ │ │ │ + bl 2f948c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #168] @ (23fe2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ cmp r8, r0 │ │ │ │ bne.n 23fcd4 │ │ │ │ ldr.w r0, [r9, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #144] @ (23fe30 ) │ │ │ │ ldr r2, [pc, #148] @ (23fe34 ) │ │ │ │ ldr r1, [pc, #148] @ (23fe38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23fb90 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ b.n 23fb90 │ │ │ │ ldr r2, [pc, #116] @ (23fe3c ) │ │ │ │ add r2, pc │ │ │ │ b.n 23fb76 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #200 @ (adr r0, 23fe98 ) │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r6, #18 │ │ │ │ + lsrs r0, r7, #19 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #856] @ 0x358 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r7, #17 │ │ │ │ + lsrs r6, r0, #19 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - muls r4, r0 │ │ │ │ + bics r4, r1 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r1, #13 │ │ │ │ + lsrs r6, r2, #14 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #768] @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r5, #14 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 23fe5a │ │ │ │ + sxtb r4, r0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r7, #78 @ 0x4e │ │ │ │ movs r0, r6 │ │ │ │ - cbz r6, 23fe3c │ │ │ │ + cbz r6, 23fe4e │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (23fef8 ) │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 23fe88 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fc3f8 │ │ │ │ + bl 2fc440 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23fe9e │ │ │ │ ldr r1, [pc, #144] @ (23fefc ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23fed8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #116] @ (23ff00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 2fc3f8 │ │ │ │ + bl 2fc440 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23fe68 │ │ │ │ ldr r2, [pc, #100] @ (23ff04 ) │ │ │ │ cmp r7, r0 │ │ │ │ ite eq │ │ │ │ moveq r1, #3 │ │ │ │ @@ -297158,15 +297156,15 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #88] @ (23ff0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -297178,32 +297176,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 23fe74 │ │ │ │ nop │ │ │ │ bics.w r0, r2, r2, lsl #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ movs r5, r4 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf3f00025 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + bics.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ movs r5, r4 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r6, #16 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ orrs.w r3, r1, r2 │ │ │ │ @@ -297235,20 +297233,20 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 23ff1c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 23ffba │ │ │ │ ldrb.w r3, [r0, #37] @ 0x25 │ │ │ │ cbnz r3, 23ffb4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 23ffae │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -297273,33 +297271,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23ff48 │ │ │ │ ldrb.w r3, [r6, #37] @ 0x25 │ │ │ │ cbz r3, 23fff6 │ │ │ │ mov r5, r6 │ │ │ │ b.n 23ff4a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #72] @ (240048 ) │ │ │ │ ldr r2, [pc, #76] @ (24004c ) │ │ │ │ ldr r1, [pc, #76] @ (240050 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ff98 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt.n 23ff98 │ │ │ │ mov r5, r6 │ │ │ │ @@ -297310,31 +297308,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (24005c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ movs r0, r6 │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ movs r0, r6 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00240060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -297350,15 +297348,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #312] @ (2401c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 240186 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 2400d6 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -297385,41 +297383,41 @@ │ │ │ │ ldr r1, [pc, #240] @ (2401c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2400a6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4450e8 │ │ │ │ + bl 445130 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 240186 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2401a2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b9564 │ │ │ │ + bl 3b95ac │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24018a │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 240190 │ │ │ │ ldr r0, [pc, #188] @ (2401cc ) │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ blx 182ed4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ - bl 2fd394 │ │ │ │ + bl 2fd3dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 182008 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 240120 │ │ │ │ ldr r3, [pc, #144] @ (2401d0 ) │ │ │ │ @@ -297433,69 +297431,69 @@ │ │ │ │ ldr r6, [pc, #132] @ (2401d4 ) │ │ │ │ movs r4, #0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 240154 │ │ │ │ ldr r3, [pc, #108] @ (2401d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 183990 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 1822c8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 407eec │ │ │ │ + bl 407f34 │ │ │ │ b.n 2400ac │ │ │ │ movs r0, #0 │ │ │ │ b.n 2400ae │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 2400ac │ │ │ │ ldr r0, [pc, #72] @ (2401dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443564 │ │ │ │ + bl 4435ac │ │ │ │ blx 182ed4 │ │ │ │ mov r5, r0 │ │ │ │ b.n 24013c │ │ │ │ mov r0, r4 │ │ │ │ bl 23f9c8 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ b.n 2400f8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r2, r3, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 240180 │ │ │ │ + bcc.n 240210 │ │ │ │ movs r7, r4 │ │ │ │ stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - b.n 240690 │ │ │ │ + b.n 240720 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r3, #31 │ │ │ │ movs r5, r4 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #28 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002401e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297513,15 +297511,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24025c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fb49c │ │ │ │ + bl 2fb4e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 240274 │ │ │ │ str r6, [r5, #20] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297539,41 +297537,41 @@ │ │ │ │ str r3, [r4, #4] │ │ │ │ blx 1815b8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cbz r0, 240268 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ b.n 24021c │ │ │ │ ldr r0, [pc, #92] @ (2402bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ str r0, [r4, #0] │ │ │ │ b.n 24020c │ │ │ │ ldr r0, [pc, #84] @ (2402c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 24024a │ │ │ │ ldr r3, [pc, #76] @ (2402c4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #76] @ (2402c8 ) │ │ │ │ ldr r1, [pc, #80] @ (2402cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #609 @ 0x261 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ b.n 24021e │ │ │ │ ldr r3, [pc, #52] @ (2402d0 ) │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ ldr r1, [pc, #52] @ (2402d4 ) │ │ │ │ ldr r0, [pc, #52] @ (2402d8 ) │ │ │ │ @@ -297583,31 +297581,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 23ffb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 23ff5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ movs r5, r4 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r6, #18 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r0, r6 │ │ │ │ - lsls r0, r2, #18 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002402dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297633,35 +297631,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (2403c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #88] @ 0x58 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #128] @ (2403c8 ) │ │ │ │ ldr r2, [pc, #128] @ (2403cc ) │ │ │ │ ldr r1, [pc, #132] @ (2403d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24032e │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 24030e │ │ │ │ mov r0, r4 │ │ │ │ @@ -297670,61 +297668,61 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [r5, #88] @ 0x58 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ ldr r3, [pc, #76] @ (2403d4 ) │ │ │ │ ldr r2, [pc, #76] @ (2403d8 ) │ │ │ │ ldr r1, [pc, #80] @ (2403dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #631 @ 0x277 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24032c │ │ │ │ ldr r3, [pc, #56] @ (2403e0 ) │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ ldr r1, [pc, #52] @ (2403e4 ) │ │ │ │ ldr r0, [pc, #56] @ (2403e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ movs r0, r6 │ │ │ │ - add r3, sp, #432 @ 0x1b0 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r1, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002403ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -297749,69 +297747,69 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ cmp r7, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #68 @ 0x44 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2409a6 │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24092a │ │ │ │ ldr.w r1, [pc, #1880] @ 240bb0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2409d2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92dc │ │ │ │ + bl 2f9324 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 240958 │ │ │ │ ldr.w r5, [pc, #1856] @ 240bb4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r2, [pc, #1856] @ 240bb8 │ │ │ │ ldr.w r1, [pc, #1856] @ 240bbc │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 240980 │ │ │ │ ldr.w r1, [pc, #1824] @ 240bc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cbz r0, 2404d6 │ │ │ │ - bl 2f5568 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f55b0 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w r2, [pc, #1808] @ 240bc4 │ │ │ │ ldr.w r1, [pc, #1808] @ 240bc8 │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r1, sl │ │ │ │ bl 1eb760 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 240a46 │ │ │ │ ldr.w r1, [pc, #1780] @ 240bcc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2406b0 │ │ │ │ add.w fp, sp, #76 @ 0x4c │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -297894,15 +297892,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ b.n 2405ce │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 24079e │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ mov r1, fp │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2405c6 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ add r6, r8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -297950,21 +297948,21 @@ │ │ │ │ ldr.w r1, [pc, #1424] @ 240be8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ strd r2, fp, [sp] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 23fa3c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr.w r2, [pc, #1384] @ 240bec │ │ │ │ ldr.w r3, [pc, #1304] @ 240ba0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -297986,64 +297984,64 @@ │ │ │ │ bl 2402dc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 240676 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f4ef8 │ │ │ │ + bl 2f4f40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2409f0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 240676 │ │ │ │ bl 2574ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 240a6c │ │ │ │ mov r0, sl │ │ │ │ - bl 2f4dbc │ │ │ │ + bl 2f4e04 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ cbz r0, 240704 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ee7e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 240790 │ │ │ │ ldr.w r8, [pc, #1256] @ 240bf0 │ │ │ │ mov r0, r9 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ blx 183728 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2401e0 │ │ │ │ cbz r0, 240790 │ │ │ │ mov r0, r9 │ │ │ │ - bl 433164 │ │ │ │ + bl 4331ac │ │ │ │ ldr.w r1, [pc, #1224] @ 240bf4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr.w r1, [pc, #1216] @ 240bf8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4331d8 │ │ │ │ + bl 433220 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fcf9c │ │ │ │ + bl 2fcfe4 │ │ │ │ cbz r6, 24077c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 240b80 │ │ │ │ adds r3, r6, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -298055,41 +298053,41 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 240a88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 240790 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f500c │ │ │ │ + bl 2f5054 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 240678 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ b.n 240676 │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2408b4 │ │ │ │ ldr.w sl, [pc, #1108] @ 240bfc │ │ │ │ ldr.w r9, [pc, #1108] @ 240c00 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r8, r5 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r7, r0 │ │ │ │ bl 23f7d0 │ │ │ │ cbz r0, 2407e8 │ │ │ │ mov r0, r7 │ │ │ │ bl 23f7d0 │ │ │ │ mov r1, fp │ │ │ │ blx 182eb0 │ │ │ │ @@ -298109,48 +298107,48 @@ │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ ldr r1, [pc, #1008] @ (240c10 ) │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #1000] @ (240c14 ) │ │ │ │ add r5, pc │ │ │ │ cbz r4, 24085e │ │ │ │ ldr r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #988] @ (240c18 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 240854 │ │ │ │ ldr r1, [pc, #976] @ (240c1c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ ldr r5, [pc, #968] @ (240c20 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 240830 │ │ │ │ ldr r1, [pc, #964] @ (240c24 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ b.n 240676 │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldrd sl, r9, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r5, #37] @ 0x25 │ │ │ │ cbz r3, 2408ca │ │ │ │ ldr r3, [pc, #940] @ (240c28 ) │ │ │ │ @@ -298159,15 +298157,15 @@ │ │ │ │ ldr r1, [pc, #944] @ (240c30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r6, r7 │ │ │ │ ldrd sl, r9, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ bne.w 240a90 │ │ │ │ @@ -298177,67 +298175,67 @@ │ │ │ │ ldrd r8, r7, [sp, #36] @ 0x24 │ │ │ │ b.n 2405e0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ b.n 2407f2 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f4ef8 │ │ │ │ + bl 2f4f40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2406d6 │ │ │ │ b.n 240676 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #864] @ (240c34 ) │ │ │ │ ldr r2, [pc, #868] @ (240c38 ) │ │ │ │ ldr r1, [pc, #868] @ (240c3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 2408f2 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 240878 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #88] @ 0x58 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2406c6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #820] @ (240c40 ) │ │ │ │ ldr r2, [pc, #824] @ (240c44 ) │ │ │ │ ldr r1, [pc, #824] @ (240c48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #674 @ 0x2a2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ mov r0, sl │ │ │ │ bl 23f9c8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2409c4 │ │ │ │ - bl 2f93a4 │ │ │ │ + bl 2f93ec │ │ │ │ ldr r1, [pc, #784] @ (240c4c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 240afa │ │ │ │ mov sl, r5 │ │ │ │ b.n 240464 │ │ │ │ bl 1f187c │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -298253,75 +298251,75 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #752] @ (240c60 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r4, [pc, #736] @ (240c64 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ ldr r1, [pc, #736] @ (240c68 ) │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #732] @ (240c6c ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #728] @ (240c70 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r3, [pc, #716] @ (240c74 ) │ │ │ │ mov.w r2, #656 @ 0x290 │ │ │ │ ldr r5, [pc, #712] @ (240c78 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #712] @ (240c7c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r1, [pc, #696] @ (240c80 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 240464 │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, #684] @ (240c84 ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r4, [pc, #684] @ (240c88 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #684] @ (240c8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r4, [r5, #28] │ │ │ │ cbz r4, 240a26 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #660] @ (240c90 ) │ │ │ │ ldr r2, [pc, #660] @ (240c94 ) │ │ │ │ ldr r1, [pc, #664] @ (240c98 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 240676 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -298333,85 +298331,85 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #687 @ 0x2af │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r1, [pc, #608] @ (240ca8 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ ldr r2, [pc, #604] @ (240cac ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #604] @ (240cb0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #600] @ (240cb4 ) │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r3, [pc, #584] @ (240cb8 ) │ │ │ │ mov.w r2, #696 @ 0x2b8 │ │ │ │ ldr r4, [pc, #584] @ (240cbc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #584] @ (240cc0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 24077c │ │ │ │ cbz r3, 240aba │ │ │ │ ldr r3, [pc, #560] @ (240cc4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #560] @ (240cc8 ) │ │ │ │ ldr r1, [pc, #560] @ (240ccc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #562 @ 0x232 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 23fa3c │ │ │ │ b.n 240676 │ │ │ │ ldr r3, [pc, #532] @ (240cd0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #532] @ (240cd4 ) │ │ │ │ ldr r1, [pc, #532] @ (240cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r3, [pc, #512] @ (240cdc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #512] @ (240ce0 ) │ │ │ │ ldr r1, [pc, #512] @ (240ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ cmp sl, r5 │ │ │ │ beq.w 2409d4 │ │ │ │ ldr r3, [pc, #484] @ (240ce8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #484] @ (240cec ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ @@ -298419,15 +298417,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240676 │ │ │ │ ldr r3, [pc, #464] @ (240cf4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #464] @ (240cf8 ) │ │ │ │ movw r2, #538 @ 0x21a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -298477,193 +298475,195 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ movs r0, r6 │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r1, #17 │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ movs r3, r4 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #128 @ 0x80 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r5, #20 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r7, #98 @ 0x62 │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ movs r5, r4 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb63a │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #24 @ (adr r7, 240c18 ) │ │ │ │ + add r7, pc, #312 @ (adr r7, 240d38 ) │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r3, #4 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r4, #168 @ 0xa8 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ movs r0, r6 │ │ │ │ - eors.w r0, sl, r5, asr #32 │ │ │ │ - vhadd.u32 d0, d12, d20 │ │ │ │ - lsls r6, r4, #9 │ │ │ │ + @ instruction: 0xeae20025 │ │ │ │ + vhadd.u d16, d4, d20 │ │ │ │ + lsls r6, r5, #10 │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 240b38 │ │ │ │ + bvc.n 240bc8 │ │ │ │ movs r2, r4 │ │ │ │ - vhadd.u d16, d14, d20 │ │ │ │ - lsls r6, r1, #9 │ │ │ │ + vaddl.u8 q8, d6, d20 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r7, #76] @ 0x4c │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 10, cr0, cr8, cr4, {1} │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cdp2 0, 15, cr0, cr0, cr4, {1} │ │ │ │ + cmp r4, #26 │ │ │ │ movs r0, r6 │ │ │ │ - add r5, pc, #904 @ (adr r5, 240fc4 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 240ce4 ) │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 1, cr0, cr10, cr4, {1} │ │ │ │ - vhadd.u8 d16, d10, d20 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + cdp2 0, 6, cr0, cr2, cr4, {1} │ │ │ │ + vaddl.u16 q0, d2, d20 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ movs r3, r4 │ │ │ │ - ldc2 0, cr0, [lr, #144]! @ 0x90 │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + cdp2 0, 0, cr0, cr6, cr4, {1} │ │ │ │ + lsls r2, r6, #2 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ movs r3, r4 │ │ │ │ - ldc2 0, cr0, [r6, #144] @ 0x90 │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + ldc2l 0, cr0, [lr, #144] @ 0x90 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ movs r0, r6 │ │ │ │ - adc.w r0, r8, r2, asr #32 │ │ │ │ - ldc2l 0, cr0, [ip, #-144]! @ 0xffffff70 │ │ │ │ - cdp2 0, 12, cr0, cr2, cr4, {1} │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + @ instruction: 0xeb900022 │ │ │ │ + stc2l 0, cr0, [r4, #144] @ 0x90 │ │ │ │ + vhadd.u8 d0, d10, d20 │ │ │ │ + cmp r3, #18 │ │ │ │ movs r0, r6 │ │ │ │ - vaddl.u16 q8, d0, d20 │ │ │ │ - ldc2l 0, cr0, [r0, #-144] @ 0xffffff70 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + movs r0, r3 │ │ │ │ + movs r5, r4 │ │ │ │ + ldc2 0, cr0, [r8, #144] @ 0x90 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ movs r3, r4 │ │ │ │ - stc2 0, cr0, [r0, #-144] @ 0xffffff70 │ │ │ │ - vrev64. d0, d20 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + stc2l 0, cr0, [r8, #-144] @ 0xffffff70 │ │ │ │ + movs r4, r0 │ │ │ │ + movs r5, r4 │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ movs r3, r4 │ │ │ │ - ldc2l 0, cr0, [r0], {36} @ 0x24 │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + ldc2 0, cr0, [r8, #-144] @ 0xffffff70 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ movs r5, r4 │ │ │ │ - ldc2 0, cr0, [r6], #144 @ 0x90 │ │ │ │ - cmp r2, #14 │ │ │ │ + ldc2l 0, cr0, [lr], #144 @ 0x90 │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ movs r0, r6 │ │ │ │ - movs r0, r1 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + movs r5, r4 │ │ │ │ + ldc2l 0, cr0, [r6], {36} @ 0x24 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ + movs r0, r6 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ movs r5, r4 │ │ │ │ + stc2 0, cr0, [lr], #144 @ 0x90 │ │ │ │ + cmp r2, #14 │ │ │ │ + movs r0, r6 │ │ │ │ + vrev64.32 d0, d20 │ │ │ │ stc2 0, cr0, [lr], {36} @ 0x24 │ │ │ │ cmp r1, #230 @ 0xe6 │ │ │ │ movs r0, r6 │ │ │ │ - movs r0, r1 │ │ │ │ - movs r5, r4 │ │ │ │ - stc2l 0, cr0, [r6], #-144 @ 0xffffff70 │ │ │ │ + cdp2 0, 11, cr0, cr8, cr4, {1} │ │ │ │ + stc2l 0, cr0, [ip], #-144 @ 0xffffff70 │ │ │ │ cmp r1, #198 @ 0xc6 │ │ │ │ movs r0, r6 │ │ │ │ - vhadd.u d16, d0, d20 │ │ │ │ - mcrr2 0, 2, r0, r6, cr4 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + mcrr2 0, 2, r0, lr, cr4 │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ movs r0, r6 │ │ │ │ - cdp2 0, 7, cr0, cr0, cr4, {1} │ │ │ │ - stc2 0, cr0, [r4], #-144 @ 0xffffff70 │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + ldc2 0, cr0, [r2], #-144 @ 0xffffff70 │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ + movs r0, r6 │ │ │ │ + ldc2 0, cr0, [ip], {36} @ 0x24 │ │ │ │ + vhadd.u32 d0, d12, d20 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ movs r0, r6 │ │ │ │ stc2 0, cr0, [r6], {36} @ 0x24 │ │ │ │ + vhadd.u d0, d6, d20 │ │ │ │ cmp r1, #98 @ 0x62 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfbea0024 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ - movs r0, r6 │ │ │ │ - @ instruction: 0xfbd40024 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr4, {1} │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ - movs r0, r6 │ │ │ │ - @ instruction: 0xfbbe0024 │ │ │ │ - cdp2 0, 14, cr0, cr14, cr4, {1} │ │ │ │ - cmp r1, #26 │ │ │ │ - movs r0, r6 │ │ │ │ - @ instruction: 0xfba40024 │ │ │ │ - cdp2 0, 13, cr0, cr4, cr4, {1} │ │ │ │ + @ instruction: 0xfbec0024 │ │ │ │ + vhadd.u16 d0, d12, d20 │ │ │ │ │ │ │ │ 00240d28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 445eac │ │ │ │ + bl 445ef4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 2403ec │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 240d5a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r4, 240d7a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cbz r2, 240dac │ │ │ │ adds r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r1, [r2] │ │ │ │ @@ -298679,15 +298679,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -298701,15 +298701,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #60] @ (240e00 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ mov r4, r0 │ │ │ │ bl 1f187c │ │ │ │ cbz r0, 240dec │ │ │ │ bl 1f187c │ │ │ │ eor.w r3, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -298721,15 +298721,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2, #144] @ 0x90 │ │ │ │ + stc2l 0, cr0, [sl, #144] @ 0x90 │ │ │ │ │ │ │ │ 00240e04 : │ │ │ │ movs r0, #1 │ │ │ │ b.w 23f848 │ │ │ │ nop │ │ │ │ │ │ │ │ 00240e0c : │ │ │ │ @@ -298739,21 +298739,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #12 │ │ │ │ bl 2403ec │ │ │ │ cbz r0, 240e2e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 4475dc │ │ │ │ + bl 447624 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ │ │ │ │ 00240e40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #240] @ (240f40 ) │ │ │ │ @@ -298799,54 +298799,54 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ bl 1ee8c0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 240f26 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #144] @ (240f54 ) │ │ │ │ ldr r2, [pc, #148] @ (240f58 ) │ │ │ │ ldr r1, [pc, #148] @ (240f5c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 240ef0 │ │ │ │ bl 1e39ac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 240e74 │ │ │ │ bl 1e3a0c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 240ee8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 240ee8 │ │ │ │ ldr r3, [pc, #88] @ (240f60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #88] @ (240f64 ) │ │ │ │ ldr r1, [pc, #92] @ (240f68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 240e74 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (240f6c ) │ │ │ │ ldr r2, [pc, #68] @ (240f70 ) │ │ │ │ ldr r1, [pc, #72] @ (240f74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -298861,28 +298861,28 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb88c │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r6 │ │ │ │ - mcrr2 0, 2, r0, r2, cr4 │ │ │ │ - ldrb.w r0, [lr, r4, lsl #2] │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + stc2 0, cr0, [sl], {36} @ 0x24 │ │ │ │ + str??.w r0, [r6, r4, lsl #2] │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r6 │ │ │ │ - mcrr2 0, 2, r0, sl, cr4 │ │ │ │ - @ instruction: 0xf7fe0024 │ │ │ │ + ldc2 0, cr0, [r2], {36} @ 0x24 │ │ │ │ + str.w r0, [r6, r4, lsl #2] │ │ │ │ │ │ │ │ 00240f78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -298898,19 +298898,19 @@ │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 240fd4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ cmp r0, r7 │ │ │ │ sbcs.w r1, r1, r8 │ │ │ │ blt.n 240fd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -298921,82 +298921,82 @@ │ │ │ │ ldr r1, [pc, #52] @ (241010 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #950 @ 0x3b6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r5, #20 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfbaa0024 │ │ │ │ - @ instruction: 0xf74c0024 │ │ │ │ + @ instruction: 0xfbf20024 │ │ │ │ + @ instruction: 0xf7940024 │ │ │ │ │ │ │ │ 00241014 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (24108c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #96] @ (241090 ) │ │ │ │ ldr r1, [pc, #96] @ (241094 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #276 @ 0x114 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 241054 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ add.w r3, r4, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #56] @ (241098 ) │ │ │ │ mov.w r2, #964 @ 0x3c4 │ │ │ │ ldr r4, [pc, #52] @ (24109c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #190 @ 0xbe │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ movs r2, r4 │ │ │ │ - str.w r0, [ip, r4, lsl #2] │ │ │ │ - movt r0, #51236 @ 0xc824 │ │ │ │ - @ instruction: 0xfb4c0024 │ │ │ │ + ldrb.w r0, [r4, #36] @ 0x24 │ │ │ │ + @ instruction: 0xf7140024 │ │ │ │ + @ instruction: 0xfb940024 │ │ │ │ │ │ │ │ 002410a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299019,28 +299019,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (24110c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #983 @ 0x3d7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #22 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfb0c0024 │ │ │ │ - @ instruction: 0xf6500024 │ │ │ │ + @ instruction: 0xfb540024 │ │ │ │ + @ instruction: 0xf6980024 │ │ │ │ │ │ │ │ 00241110 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299053,29 +299053,29 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #132] @ (2411b4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ - bl 445cd8 │ │ │ │ + bl 445d20 │ │ │ │ cbz r0, 241164 │ │ │ │ mov r4, r0 │ │ │ │ bl 240060 │ │ │ │ cbnz r0, 241194 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 240d28 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 24119c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #72] @ (2411b8 ) │ │ │ │ ldr r3, [pc, #68] @ (2411b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299089,24 +299089,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ b.n 24116c │ │ │ │ - bl 4475dc │ │ │ │ + bl 447624 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445980 │ │ │ │ + bl 4459c8 │ │ │ │ b.n 24115e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf7580024 │ │ │ │ + @ instruction: 0xf7a00024 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r4, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 002411bc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -299121,15 +299121,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (241230 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 240f78 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ @@ -299152,15 +299152,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r4, r5, lr} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ movs r7, r4 │ │ │ │ push {r1, r2, lr} │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00241238 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 24124a │ │ │ │ @@ -299180,18 +299180,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r9, r2 │ │ │ │ add r6, pc │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 2412c0 │ │ │ │ ldr r5, [pc, #76] @ (2412d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #76] @ (2412d4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ @@ -299200,34 +299200,34 @@ │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2412c0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movw r3, #1052 @ 0x41c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241290 │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 241294 │ │ │ │ mov r0, sl │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 18266c │ │ │ │ - @ instruction: 0xf6220024 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf66a0024 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf4a80024 │ │ │ │ + @ instruction: 0xf4f00024 │ │ │ │ │ │ │ │ 002412d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (24138c ) │ │ │ │ @@ -299258,35 +299258,35 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ ldr r0, [pc, #100] @ (241398 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55bc │ │ │ │ + bl 2f5604 │ │ │ │ ldr r1, [pc, #96] @ (24139c ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2412fc │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 241360 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 241352 │ │ │ │ ldr r2, [pc, #56] @ (2413a0 ) │ │ │ │ ldr r3, [pc, #36] @ (241390 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299303,15 +299303,15 @@ │ │ │ │ nop │ │ │ │ push {r1, r2, r4} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r2} │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ movs r3, r4 │ │ │ │ b.n 24126a │ │ │ │ vrsra.u64 d27, d10, #1 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 002413a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -299325,15 +299325,15 @@ │ │ │ │ cbz r0, 241418 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 23fe40 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2413d4 │ │ │ │ - bl 347c88 │ │ │ │ + bl 347cd0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2413e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -299346,15 +299346,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (241438 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1135 @ 0x46f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -299364,22 +299364,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (241440 ) │ │ │ │ ldr r0, [pc, #32] @ (241444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #420 @ 0x1a4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #0 │ │ │ │ movs r0, r6 │ │ │ │ - strh.w r0, [lr, r4, lsl #2] │ │ │ │ - @ instruction: 0xf33a0024 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + ldr??.w r0, [r6, r4, lsl #2] │ │ │ │ + @ instruction: 0xf3820024 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf3100024 │ │ │ │ - ldmia r0!, {r1, r3, r5, r7} │ │ │ │ + @ instruction: 0xf3580024 │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00241448 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -299419,33 +299419,33 @@ │ │ │ │ ldrb r3, [r4, r3] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ beq.n 24150c │ │ │ │ ldr r0, [pc, #200] @ (241574 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241558 │ │ │ │ ldr r1, [pc, #188] @ (241578 ) │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241550 │ │ │ │ ldr r1, [pc, #180] @ (24157c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241550 │ │ │ │ ldr r1, [pc, #168] @ (241580 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241550 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #156] @ (241584 ) │ │ │ │ ldr r3, [pc, #128] @ (241568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299464,82 +299464,82 @@ │ │ │ │ ldr r3, [pc, #120] @ (241588 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #120] @ (24158c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r8, r3 │ │ │ │ - bl 4456a0 │ │ │ │ + bl 4456e8 │ │ │ │ ldr r1, [pc, #108] @ (241590 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r1, [pc, #100] @ (241594 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #88] @ (241598 ) │ │ │ │ mov r3, r8 │ │ │ │ adds r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, r4 │ │ │ │ - bl 4452a4 │ │ │ │ + bl 4452ec │ │ │ │ b.n 2414e2 │ │ │ │ ldr r0, [pc, #72] @ (24159c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2414e4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxth r4, r4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ uxth r0, r3 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf7be0024 │ │ │ │ + strb.w r0, [r6, r4, lsl #2] │ │ │ │ lsls r6, r5, #26 │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x00a8 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 241524 │ │ │ │ + bcs.n 2415b4 │ │ │ │ movs r2, r4 │ │ │ │ - muls r0, r5 │ │ │ │ + bics r0, r6 │ │ │ │ movs r1, r5 │ │ │ │ sxth r4, r3 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #25 │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x0084 │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 241668 │ │ │ │ + bne.n 2414f8 │ │ │ │ movs r2, r4 │ │ │ │ - cmn r2, r7 │ │ │ │ + muls r2, r0 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf70e0024 │ │ │ │ + @ instruction: 0xf7560024 │ │ │ │ │ │ │ │ 002415a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2415c8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r4, #1 │ │ │ │ bpl.n 2415dc │ │ │ │ @@ -299558,27 +299558,27 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1206 @ 0x4b6 │ │ │ │ ldr r1, [pc, #40] @ (241618 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf6b40024 │ │ │ │ - subs r0, r7, #2 │ │ │ │ + @ instruction: 0xf6fc0024 │ │ │ │ + subs r0, r0, #4 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf13e0024 │ │ │ │ + @ instruction: 0xf1860024 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov.w r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -299613,20 +299613,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bcs.n 241738 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfa7a0024 │ │ │ │ + @ instruction: 0xfac20024 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #52] @ (2416d4 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbz r3, 2416b6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -299679,15 +299679,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (24178c ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 24177a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241754 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -299707,50 +299707,50 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #36] @ (241790 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ ldr r3, [pc, #24] @ (241794 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #24] @ (241798 ) │ │ │ │ ldr r0, [pc, #24] @ (24179c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ add r7, sp, #856 @ 0x358 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r0, r6] │ │ │ │ + ldrb r4, [r1, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (2417a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ add r3, sp, #328 @ 0x148 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ blx 182930 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aeb00 │ │ │ │ + bl 3aeb48 │ │ │ │ ldr r3, [pc, #40] @ (2417f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2417da │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cbnz r3, 2417ec │ │ │ │ movs r0, #0 │ │ │ │ @@ -299846,22 +299846,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ beq.n 2419a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh.w r0, [sl, #36] @ 0x24 │ │ │ │ + vst4.8 {d0-d3}, [r2 :128], r4 │ │ │ │ beq.n 24195c │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 241928 │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 2418e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str.w r0, [r0, r4, lsl #2] │ │ │ │ + strb.w r0, [r8, #36] @ 0x24 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 241944 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #80] @ (241948 ) │ │ │ │ @@ -299869,61 +299869,61 @@ │ │ │ │ ldr r1, [pc, #80] @ (24194c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #64] @ (241950 ) │ │ │ │ ldr r1, [pc, #68] @ (241954 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (241958 ) │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #64] @ (24195c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (241960 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #56] @ (241964 ) │ │ │ │ ldr r2, [pc, #56] @ (241968 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (24196c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc608 │ │ │ │ + b.w 2fc650 │ │ │ │ nop │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r2, #7 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia r6, {r5, r6} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r7, #31 │ │ │ │ movs r6, r4 │ │ │ │ sub.w r3, r0, #48 @ 0x30 │ │ │ │ uxtb r2, r3 │ │ │ │ cmp r2, #9 │ │ │ │ bls.n 24199e │ │ │ │ sub.w r3, r0, #97 @ 0x61 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -300001,15 +300001,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf6fc0024 │ │ │ │ + @ instruction: 0xf7440024 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #348] @ (241ba8 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #348] @ (241bac ) │ │ │ │ @@ -300023,66 +300023,66 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #324] @ (241bb8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 241b20 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241b7c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 241aa0 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fb94c │ │ │ │ + bl 2fb994 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 241b4c │ │ │ │ ldr r1, [pc, #272] @ (241bbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 241b6a │ │ │ │ add.w r5, r4, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3af030 │ │ │ │ + bl 3af078 │ │ │ │ cbz r0, 241b0a │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp, #8] │ │ │ │ ldr r3, [pc, #232] @ (241bc0 ) │ │ │ │ ldr r2, [pc, #236] @ (241bc4 ) │ │ │ │ ldr r1, [pc, #236] @ (241bc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3af388 │ │ │ │ + bl 3af3d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3af1c0 │ │ │ │ + bl 3af208 │ │ │ │ ldr r0, [pc, #220] @ (241bcc ) │ │ │ │ add r0, pc │ │ │ │ blx 181c4c │ │ │ │ ldr r3, [pc, #216] @ (241bd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ str.w r0, [r3, #1040] @ 0x410 │ │ │ │ @@ -300101,15 +300101,15 @@ │ │ │ │ ldr r4, [pc, #180] @ (241bd8 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -300137,54 +300137,54 @@ │ │ │ │ ldr r4, [pc, #112] @ (241bf0 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #922 @ 0x39a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r3, #3 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + adds r6, r6, #1 │ │ │ │ movs r0, r6 │ │ │ │ add r4, sp, #688 @ 0x2b0 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf6ec0024 │ │ │ │ + @ instruction: 0xf7340024 │ │ │ │ ldmia r6!, {r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ ldc2 15, cr15, [pc, #-1020] @ 2417c8 │ │ │ │ adds r1, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb3fffff │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r5!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf62e0024 │ │ │ │ + @ instruction: 0xf6760024 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcrr2 15, 15, pc, r7, cr15 @ │ │ │ │ - @ instruction: 0xf62e0024 │ │ │ │ + @ instruction: 0xf6760024 │ │ │ │ ldmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf5fe0024 │ │ │ │ + movw r0, #26660 @ 0x6824 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 241628 │ │ │ │ @@ -300208,23 +300208,23 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (241c64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r1, r2 │ │ │ │ movs r0, r6 │ │ │ │ - add.w r0, r4, #10747904 @ 0xa40000 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + adc.w r0, ip, #10747904 @ 0xa40000 │ │ │ │ + adds r6, r4, #3 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 241ca0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -300232,23 +300232,23 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (241ca8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r1, r1 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf4c00024 │ │ │ │ - adds r2, r3, #1 │ │ │ │ + add.w r0, r8, #10747904 @ 0xa40000 │ │ │ │ + adds r2, r4, #2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #192] @ (241d7c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -300258,15 +300258,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #176] @ (241d84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #172] @ (241d88 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r2, #1036] @ 0x40c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 241d26 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ @@ -300276,41 +300276,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #132] @ (241d8c ) │ │ │ │ add r1, pc │ │ │ │ - bl 2fa458 │ │ │ │ + bl 2fa4a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ strb r2, [r3, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r0, #32 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3af538 │ │ │ │ + bl 3af580 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r1, [r2, #4] │ │ │ │ cbnz r1, 241d6a │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 3af3cc │ │ │ │ + bl 3af414 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r0, 241d5e │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ blx 181764 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -300323,26 +300323,26 @@ │ │ │ │ b.n 241ce6 │ │ │ │ ldr r0, [pc, #40] @ (241d94 ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #942 @ 0x3ae │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - eor.w r0, r6, #10747904 @ 0xa40000 │ │ │ │ - adds r0, r0, r7 │ │ │ │ + @ instruction: 0xf4ce0024 │ │ │ │ + subs r0, r1, r0 │ │ │ │ movs r0, r6 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r3, #1 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + adds r6, r4, #0 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bic.w r0, sl, #10747904 @ 0xa40000 │ │ │ │ + orns r0, r2, #10747904 @ 0xa40000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (241e24 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #124] @ (241e28 ) │ │ │ │ @@ -300352,15 +300352,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #104] @ (241e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, #1036] @ 0x40c │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 241dfa │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -300381,31 +300381,31 @@ │ │ │ │ ldr r2, [pc, #56] @ (241e34 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #962 @ 0x3c2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf3980024 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + @ instruction: 0xf3e00024 │ │ │ │ + adds r2, r3, r4 │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, r4, r4 │ │ │ │ + subs r6, r5, r5 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r2, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf3ac0024 │ │ │ │ + @ instruction: 0xf3f40024 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #184] @ (241f04 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #184] @ 241f08 │ │ │ │ @@ -300415,47 +300415,47 @@ │ │ │ │ add r8, pc │ │ │ │ mov r9, r2 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #164] @ (241f10 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 241ea8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b6e88 │ │ │ │ + bl 3b6ed0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 241ed4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 181844 │ │ │ │ mov r0, r6 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 241e9a │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2f9718 │ │ │ │ + b.w 2f9760 │ │ │ │ ldr r2, [pc, #104] @ (241f14 ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #982 @ 0x3d6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -300463,33 +300463,33 @@ │ │ │ │ ldr r2, [pc, #64] @ (241f18 ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ mov.w r2, #988 @ 0x3dc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2f40024 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + @ instruction: 0xf33c0024 │ │ │ │ + adds r6, r6, r1 │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r1, r3 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r2!, {r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf3220024 │ │ │ │ - @ instruction: 0xf31e0024 │ │ │ │ + @ instruction: 0xf36a0024 │ │ │ │ + @ instruction: 0xf3660024 │ │ │ │ │ │ │ │ 00241f1c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -300602,25 +300602,25 @@ │ │ │ │ bne.n 2420d8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24279e │ │ │ │ movs r1, #0 │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc430 │ │ │ │ ldr.w r3, [pc, #2880] @ 242b9c │ │ │ │ ldr.w r2, [pc, #2880] @ 242ba0 │ │ │ │ ldr.w r1, [pc, #2880] @ 242ba4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242552 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ ite ne │ │ │ │ @@ -300675,25 +300675,25 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242a76 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242a76 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc430 │ │ │ │ ldr.w r1, [pc, #2708] @ 242bbc │ │ │ │ ldr.w r2, [pc, #2708] @ 242bc0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #2700] @ 242bc4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2425ea │ │ │ │ ldr r5, [r4, #8] │ │ │ │ ldr.w r1, [pc, #2680] @ 242bc8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ @@ -300701,30 +300701,30 @@ │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ moveq r5, #0 │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2427fc │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r2 │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2427dc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e3634 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ bl 241628 │ │ │ │ ldr.w r3, [pc, #2612] @ 242bcc │ │ │ │ ldr.w r1, [pc, #2612] @ 242bd0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ ldr.w r0, [r3, #1048] @ 0x418 │ │ │ │ @@ -300749,15 +300749,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 24228c │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ beq.n 242274 │ │ │ │ ldr.w r1, [pc, #2548] @ 242bd8 │ │ │ │ ldrd r0, r2, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a18 │ │ │ │ + bl 2f6a60 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2421e2 │ │ │ │ ldr.w r4, [pc, #2532] @ 242bdc │ │ │ │ add r4, pc │ │ │ │ str.w r8, [r4, #1052] @ 0x41c │ │ │ │ bl 241628 │ │ │ │ @@ -300785,15 +300785,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 181544 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f691c │ │ │ │ + bl 2f6964 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ adds r6, #1 │ │ │ │ bl 1e3774 │ │ │ │ str r0, [r7, #0] │ │ │ │ @@ -300947,23 +300947,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242e74 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242e74 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242e54 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242e34 │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ orrs r2, r3 │ │ │ │ beq.w 242e16 │ │ │ │ mov r0, r3 │ │ │ │ @@ -300987,15 +300987,15 @@ │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ bl 23ad34 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 457d5c │ │ │ │ + bl 457da4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1960] @ 242c44 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ bl 241f1c │ │ │ │ mov r0, r5 │ │ │ │ @@ -301026,23 +301026,23 @@ │ │ │ │ beq.w 2432e2 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2432e2 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2432c2 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242df6 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ bcs.w 242dd8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -301092,15 +301092,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242aaa │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242a90 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp.w r3, #65536 @ 0x10000 │ │ │ │ bcs.w 242ac2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -301146,23 +301146,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2427bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2427bc │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24283c │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24281c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.n 2426d4 │ │ │ │ @@ -301350,23 +301350,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242990 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242990 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242e8e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 242976 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [pc, #908] @ (242c40 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -301408,15 +301408,15 @@ │ │ │ │ strd r2, r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2431f0 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2430f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 242f5c │ │ │ │ @@ -301484,23 +301484,23 @@ │ │ │ │ beq.w 242b60 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242b60 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242b46 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242b2c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 182930 │ │ │ │ cmp r0, #2 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -301649,194 +301649,193 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #248 @ (adr r7, 242c80 ) │ │ │ │ movs r5, r6 │ │ │ │ ldmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf2380024 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + @ instruction: 0xf2800024 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf1fe0024 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + movw r0, #24612 @ 0x6024 │ │ │ │ + asrs r6, r4, #25 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xe81a0024 │ │ │ │ + strd r0, r0, [r2], #-144 @ 0x90 │ │ │ │ ldmia r0!, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, pc, #336 @ (adr r6, 242d00 ) │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf1f60024 │ │ │ │ - sbcs.w r0, r2, #36 @ 0x24 │ │ │ │ - @ instruction: 0xf2160024 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + @ instruction: 0xf23e0024 │ │ │ │ + subs.w r0, sl, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf25e0024 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - b.n 242a60 │ │ │ │ + b.n 242af0 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #664] @ (242e64 ) │ │ │ │ + ldr r3, [pc, #952] @ (242f84 ) │ │ │ │ movs r3, r4 │ │ │ │ stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ movs r4, r4 │ │ │ │ add r5, pc, #320 @ (adr r5, 242d18 ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r7, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r4, pc, #992 @ (adr r4, 242fc4 ) │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r1, #1 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ movs r4, r4 │ │ │ │ asrs r3, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #432 @ (adr r4, 242da0 ) │ │ │ │ movs r5, r6 │ │ │ │ stmia r5!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bics.w r0, r0, #36 @ 0x24 │ │ │ │ + orns r0, r8, #36 @ 0x24 │ │ │ │ add r4, pc, #256 @ (adr r4, 242cfc ) │ │ │ │ movs r5, r6 │ │ │ │ stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vaddl.s32 q0, d8, d20 │ │ │ │ - orrs.w r0, r0, #36 @ 0x24 │ │ │ │ - orr.w r0, r6, #36 @ 0x24 │ │ │ │ - bics.w r0, ip, #36 @ 0x24 │ │ │ │ - orrs.w r0, sl, #36 @ 0x24 │ │ │ │ - orr.w r0, ip, #36 @ 0x24 │ │ │ │ - bics.w r0, lr, #36 @ 0x24 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + vext.8 d16, d0, d20, #0 │ │ │ │ + eors.w r0, r8, #36 @ 0x24 │ │ │ │ + eor.w r0, lr, #36 @ 0x24 │ │ │ │ + eor.w r0, r4, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf0a20024 │ │ │ │ + eors.w r0, r4, #36 @ 0x24 │ │ │ │ + eor.w r0, r6, #36 @ 0x24 │ │ │ │ + movs r3, #24 │ │ │ │ movs r2, r5 │ │ │ │ - bic.w r0, sl, #36 @ 0x24 │ │ │ │ - @ instruction: 0xf31c0029 │ │ │ │ - and.w r0, lr, #36 @ 0x24 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + orns r0, r2, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf3640029 │ │ │ │ + orrs.w r0, r6, #36 @ 0x24 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ movs r2, r5 │ │ │ │ - vext.8 d16, d2, d20, #0 │ │ │ │ - @ instruction: 0xf2ec0029 │ │ │ │ - vaddl.s16 q8, d6, d20 │ │ │ │ - bpl.n 242be0 │ │ │ │ + bics.w r0, sl, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf3340029 │ │ │ │ + ands.w r0, lr, #36 @ 0x24 │ │ │ │ + bvs.n 242c70 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 d0, d14, d20 │ │ │ │ + vhadd.s d16, d6, d20 │ │ │ │ add r2, pc, #256 @ (adr r2, 242d4c ) │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ movs r4, r4 │ │ │ │ stmia r3!, {r1, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ movs r4, r4 │ │ │ │ add r1, pc, #664 @ (adr r1, 242ef4 ) │ │ │ │ movs r5, r6 │ │ │ │ stmia r3!, {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldcl 0, cr0, [r6], #144 @ 0x90 │ │ │ │ - ldc 0, cr0, [r2, #144]! @ 0x90 │ │ │ │ + ldc 0, cr0, [lr, #-144]! @ 0xffffff70 │ │ │ │ + ldcl 0, cr0, [sl, #144]! @ 0x90 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldcl 0, cr0, [r8], #-144 @ 0xffffff70 │ │ │ │ + stcl 0, cr0, [r0], {36} @ 0x24 │ │ │ │ stmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r2, #14 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r7, #27 │ │ │ │ + lsrs r0, r0, #29 │ │ │ │ movs r0, r6 │ │ │ │ - eors.w r0, sl, r4, asr #32 │ │ │ │ - @ instruction: 0xe9b40024 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + @ instruction: 0xeae20024 │ │ │ │ + ldrd r0, r0, [ip, #144]! @ 0x90 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeab40024 │ │ │ │ - @ instruction: 0xe9940024 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + @ instruction: 0xeafc0024 │ │ │ │ + ldrd r0, r0, [ip, #144] @ 0x90 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeb940024 │ │ │ │ - ldrd r0, r0, [r6, #-144]! @ 0x90 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + rsbs r0, ip, r4, asr #32 │ │ │ │ + @ instruction: 0xe9be0024 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ movs r0, r6 │ │ │ │ - adcs.w r0, r0, r4, asr #32 │ │ │ │ - ldrd r0, r0, [r4, #-144] @ 0x90 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + @ instruction: 0xeb980024 │ │ │ │ + @ instruction: 0xe99c0024 │ │ │ │ + lsrs r6, r7, #26 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeb300024 │ │ │ │ - ldmdb r4!, {r2, r5} │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + sbcs.w r0, r8, r4, asr #32 │ │ │ │ + ldrd r0, r0, [ip, #-144]! @ 0x90 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - ldmdb r6, {r2, r5} │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + ldrd r0, r0, [lr, #-144] @ 0x90 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ movs r0, r6 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldrd r0, r0, [r4], #144 @ 0x90 │ │ │ │ - sbcs.w r0, sl, r4, asr #32 │ │ │ │ - @ instruction: 0xeaec0024 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + ldmdb ip!, {r2, r5} │ │ │ │ + rsb r0, r2, r4, asr #32 │ │ │ │ + @ instruction: 0xeb340024 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ movs r0, r6 │ │ │ │ - adds r2, #188 @ 0xbc │ │ │ │ + adds r3, #4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 242c64 │ │ │ │ - movs r4, r4 │ │ │ │ - lsrs r4, r5, #19 │ │ │ │ + @ instruction: 0xe80a0024 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ movs r0, r6 │ │ │ │ - strd r0, r0, [r6, #144] @ 0x90 │ │ │ │ - b.n 242c3c │ │ │ │ + and.w r0, lr, r4, asr #32 │ │ │ │ + b.n 242ccc │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r1, #17 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia.w r0, {r2, r5} │ │ │ │ - b.n 242a80 │ │ │ │ + @ instruction: 0xe8d80024 │ │ │ │ + b.n 242b10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r3, r4 │ │ │ │ - b.n 242a58 │ │ │ │ + b.n 242ae8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r2, #15 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 242c74 │ │ │ │ + b.n 242d04 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 242a34 │ │ │ │ + b.n 242ac4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ movs r0, r6 │ │ │ │ - stmia.w sl!, {r2, r5} │ │ │ │ - b.n 242a0c │ │ │ │ + ldrd r0, r0, [r2], #144 @ 0x90 │ │ │ │ + b.n 242a9c │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r5, #30 │ │ │ │ movs r4, r4 │ │ │ │ - strd r0, r0, [lr], #144 @ 0x90 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + ldmdb r6!, {r2, r5} │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #6 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24294c │ │ │ │ + b.n 2429dc │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 242924 │ │ │ │ + b.n 2429b4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r4, #13 │ │ │ │ movs r0, r6 │ │ │ │ - stmia.w r2, {r2, r5} │ │ │ │ - b.n 2428fc │ │ │ │ + @ instruction: 0xe8ca0024 │ │ │ │ + b.n 24298c │ │ │ │ movs r4, r4 │ │ │ │ ldr.w r1, [pc, #1240] @ 243228 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -301854,31 +301853,31 @@ │ │ │ │ beq.w 24339a │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24339a │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 243380 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r7 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 243366 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438108 │ │ │ │ + bl 438150 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24334c │ │ │ │ ldrd r0, r3, [sp, #104] @ 0x68 │ │ │ │ orrs r3, r0 │ │ │ │ bne.w 243302 │ │ │ │ ldr.w r0, [pc, #1120] @ 24322c │ │ │ │ @@ -302267,74 +302266,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 242fe0 │ │ │ │ + b.n 243070 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 242d54 │ │ │ │ + b.n 242de4 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2438f0 │ │ │ │ + b.n 243980 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2438c0 │ │ │ │ + b.n 243950 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r5, #2 │ │ │ │ movs r0, r6 │ │ │ │ - stc2l 0, cr0, [ip], {37} @ 0x25 │ │ │ │ - b.n 243890 │ │ │ │ + ldc2 0, cr0, [r4, #-148] @ 0xffffff6c │ │ │ │ + b.n 243920 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #244 @ 0xf4 │ │ │ │ + cmp r6, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243858 │ │ │ │ + b.n 2438e8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r6, #32 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243828 │ │ │ │ + b.n 2438b8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 242c30 │ │ │ │ + b.n 242cc0 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2437fc │ │ │ │ + b.n 24388c │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsrs r6, r6, #32 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2437d8 │ │ │ │ + b.n 243868 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 242b44 │ │ │ │ + b.n 242bd4 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243320 │ │ │ │ + b.n 2433b0 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 243378 │ │ │ │ + b.n 243408 │ │ │ │ movs r4, r4 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 146 @ 0x92 │ │ │ │ movs r4, r4 │ │ │ │ bl 2416dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2430a6 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr.w r0, [r9, #32] │ │ │ │ bl 23a4c8 │ │ │ │ @@ -302452,23 +302451,23 @@ │ │ │ │ beq.n 2434c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2434c8 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2434ae │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4382bc │ │ │ │ + bl 438304 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 243494 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 182930 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -302588,19 +302587,19 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #112] @ 0x70 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2435e0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4381e4 │ │ │ │ + bl 43822c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2435c6 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ - bl 453158 │ │ │ │ + bl 4531a0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r4 │ │ │ │ beq.n 2435a4 │ │ │ │ @@ -302700,42 +302699,42 @@ │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2436c4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2436c4 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ - bl 43eb20 │ │ │ │ + bl 43eb68 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2436b6 │ │ │ │ bne.n 2436de │ │ │ │ ldr r1, [pc, #424] @ (243808 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ bl 241f1c │ │ │ │ b.w 2421ac │ │ │ │ movs r0, #1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24370e │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4381e4 │ │ │ │ + bl 43822c │ │ │ │ cbnz r0, 2436f4 │ │ │ │ ldrd r3, r1, [sp, #112] @ 0x70 │ │ │ │ adds r0, r5, r3 │ │ │ │ adc.w r1, r1, r7 │ │ │ │ - bl 453158 │ │ │ │ + bl 4531a0 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ sbcs r7, r1 │ │ │ │ bge.n 2436e6 │ │ │ │ ldr r1, [pc, #352] @ (24380c ) │ │ │ │ mov r0, sl │ │ │ │ @@ -302755,15 +302754,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #735 @ 0x2df │ │ │ │ blx 18155c │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 24365e │ │ │ │ ldr r1, [pc, #312] @ (243820 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ bl 241f1c │ │ │ │ b.w 2421ac │ │ │ │ ldr r3, [pc, #300] @ (243824 ) │ │ │ │ @@ -302775,149 +302774,150 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ blx 18155c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #1 │ │ │ │ - bl 452d90 │ │ │ │ + bl 452dd8 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [sp, #112] @ 0x70 │ │ │ │ bge.n 243690 │ │ │ │ ldr r0, [pc, #268] @ (243830 ) │ │ │ │ add r0, pc │ │ │ │ bl 241bf4 │ │ │ │ b.w 2421ac │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r7, #15 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #178 @ 0xb2 │ │ │ │ movs r3, r4 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 24381c │ │ │ │ + b.n 2438ac │ │ │ │ movs r4, r4 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #12 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 24372c │ │ │ │ + udf #52 @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r1, #20 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 243704 │ │ │ │ + udf #26 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 2436dc │ │ │ │ + udf #0 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 243804 │ │ │ │ + b.n 243894 │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 2436b4 │ │ │ │ + ble.n 243744 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 243874 │ │ │ │ + b.n 243904 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 243740 │ │ │ │ + ble.n 2437d0 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [sl, #140]! @ 0x8c │ │ │ │ - svc 134 @ 0x86 │ │ │ │ + cdp2 0, 4, cr0, cr2, cr3, {1} │ │ │ │ + svc 206 @ 0xce │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 2436dc │ │ │ │ + bgt.n 24376c │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #204 @ 0xcc │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 2436b4 │ │ │ │ + bgt.n 243744 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r7, #7 │ │ │ │ movs r0, r6 │ │ │ │ - svc 26 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 24388c │ │ │ │ + bgt.n 24371c │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r2, #26 │ │ │ │ movs r3, r4 │ │ │ │ cbz r2, 24381c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 156 @ 0x9c │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2437d8 │ │ │ │ + b.n 243868 │ │ │ │ movs r4, r4 │ │ │ │ - svc 202 @ 0xca │ │ │ │ + b.n 2437e4 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 24373c │ │ │ │ + ble.n 2437cc │ │ │ │ movs r4, r4 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 210 @ 0xd2 │ │ │ │ movs r4, r4 │ │ │ │ str r1, [sp, #520] @ 0x208 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - udf #170 @ 0xaa │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r1, #16 │ │ │ │ movs r3, r4 │ │ │ │ str r1, [sp, #344] @ 0x158 │ │ │ │ movs r5, r6 │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #206 @ 0xce │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ movs r0, r6 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 2438cc │ │ │ │ + blt.n 24375c │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r3, #2 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ movs r0, r6 │ │ │ │ - bgt.n 2438ec │ │ │ │ + bgt.n 24377c │ │ │ │ movs r4, r4 │ │ │ │ - blt.n 2438ac │ │ │ │ + blt.n 24373c │ │ │ │ movs r4, r4 │ │ │ │ - svc 36 @ 0x24 │ │ │ │ + svc 108 @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ uxth r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [sp, #920] @ 0x398 │ │ │ │ movs r5, r6 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + svc 22 │ │ │ │ movs r4, r4 │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + udf #202 @ 0xca │ │ │ │ movs r4, r4 │ │ │ │ - udf #12 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xfbbe0023 │ │ │ │ - vrev64.32 d0, d31 │ │ │ │ - bgt.n 243740 │ │ │ │ + stc2 0, cr0, [r6], {35} @ 0x23 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r6 │ │ │ │ + bgt.n 2437d0 │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 243908 │ │ │ │ + bge.n 243798 │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 2437d8 │ │ │ │ + udf #34 @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - vaddl.u8 q0, d8, d31 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + vaddl.u16 q8, d0, d31 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 2438b8 │ │ │ │ + bge.n 243748 │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 2438b0 │ │ │ │ + ble.n 243740 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r9, [pc, #100] @ 2438ac │ │ │ │ mov r8, r0 │ │ │ │ @@ -302956,15 +302956,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #448 @ (adr r7, 243a70 ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 243b90 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #180] @ (243974 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303051,15 +303051,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2f674c │ │ │ │ + bl 2f6794 │ │ │ │ ldr r0, [pc, #68] @ (2439e0 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r1, r0, r3, lsl #2 │ │ │ │ ldr r4, [r1, #12] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -303084,19 +303084,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r6, r5] │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 243ad0 │ │ │ │ + blt.n 243960 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r6, r4] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 002439f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -303118,18 +303118,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ add r6, sp, #592 @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2l 0, cr0, [r0], #-188 @ 0xffffff44 │ │ │ │ - bvc.n 243a80 │ │ │ │ + stc2 0, cr0, [r8], #188 @ 0xbc │ │ │ │ + bvc.n 243b10 │ │ │ │ movs r4, r4 │ │ │ │ - blt.n 243a5c │ │ │ │ + blt.n 243aec │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243a40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -303156,63 +303156,63 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 3b7360 │ │ │ │ + bl 3b73a8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 243b32 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r3, [pc, #212] @ (243b70 ) │ │ │ │ ldr r1, [pc, #212] @ (243b74 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 2fa918 │ │ │ │ + bl 2fa960 │ │ │ │ mov r2, r9 │ │ │ │ cbz r2, 243abc │ │ │ │ ldr r1, [pc, #196] @ (243b78 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fa918 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2fa960 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #184] @ (243b7c ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb894 │ │ │ │ + bl 2fb8dc │ │ │ │ ldr r1, [pc, #180] @ (243b80 ) │ │ │ │ ldr r2, [pc, #180] @ (243b84 ) │ │ │ │ mov.w r3, #852 @ 0x354 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #172] @ (243b88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fce78 │ │ │ │ + bl 2fcec0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 243af4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8d8c │ │ │ │ + bl 2f8dd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #128] @ (243b8c ) │ │ │ │ ldr r3, [pc, #88] @ (243b64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -303232,45 +303232,45 @@ │ │ │ │ ldr r1, [pc, #92] @ (243b98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 243b08 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r5, #36] @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ ldrh r0, [r4, #36] @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr10, cr3, {1} │ │ │ │ + cdp2 0, 11, cr0, cr2, cr3, {1} │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 3, cr0, cr6, cr5, {1} │ │ │ │ - cdp2 0, 2, cr0, cr0, cr3, {1} │ │ │ │ - @ instruction: 0xfbb2002f │ │ │ │ - bvs.n 243c60 │ │ │ │ + cdp 0, 7, cr0, cr14, cr5, {1} │ │ │ │ + cdp2 0, 6, cr0, cr8, cr3, {1} │ │ │ │ + @ instruction: 0xfbfa002f │ │ │ │ + bvs.n 243af0 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r7, #30] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfb4a002f │ │ │ │ - bge.n 243bb8 │ │ │ │ + @ instruction: 0xfb92002f │ │ │ │ + bge.n 243c48 │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 243ba4 │ │ │ │ + bvs.n 243c34 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243b9c : │ │ │ │ ldr r3, [pc, #16] @ (243bb0 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #1044] @ 0x414 │ │ │ │ str.w r1, [r3, #1048] @ 0x418 │ │ │ │ @@ -303415,18 +303415,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #184 @ (adr r3, 243dc0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ cmp r4, #1 │ │ │ │ mov ip, r1 │ │ │ │ beq.n 243d24 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 243d74 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 243da4 │ │ │ │ @@ -303508,16 +303508,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #632 @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r6, [r6, #12] │ │ │ │ movs r5, r6 │ │ │ │ udf #88 @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ - ldrsb.w r0, [r8, #47] @ 0x2f │ │ │ │ - bvc.n 243d78 │ │ │ │ + vld1.8 {d16[1]}, [r0] │ │ │ │ + bhi.n 243e08 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243de8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -303532,22 +303532,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov.w r2, #0 │ │ │ │ beq.n 243e72 │ │ │ │ bics.w r3, r3, #2 │ │ │ │ bne.n 243ea4 │ │ │ │ - bl 437d70 │ │ │ │ + bl 437db8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r0, #2 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #128 @ (adr r3, 243ea8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r2, [pc, #136] @ (243ebc ) │ │ │ │ mov r3, r1 │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #16] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 243e48 │ │ │ │ ldr r3, [pc, #128] @ (243ec0 ) │ │ │ │ @@ -303621,41 +303621,41 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #524 @ (adr r3, 244108 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #504 @ (adr r3, 244108 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r1, [pc, #512] @ (24411c ) │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ cbz r0, 243f36 │ │ │ │ ldr r1, [pc, #504] @ (244120 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 243fd0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #492] @ (244124 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 243f6e │ │ │ │ ldr r1, [pc, #480] @ (244128 ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 243fc6 │ │ │ │ @@ -303670,15 +303670,15 @@ │ │ │ │ bne.w 2440a0 │ │ │ │ ldr r3, [pc, #448] @ (24412c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r1, [pc, #448] @ (244130 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 243f9a │ │ │ │ ldr r5, [pc, #436] @ (244134 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -303754,15 +303754,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #24 │ │ │ │ subw r2, r2, #1900 @ 0x76c │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 437d70 │ │ │ │ + bl 437db8 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2440ec │ │ │ │ ldr r3, [pc, #256] @ (244150 ) │ │ │ │ ldr r4, [pc, #256] @ (244154 ) │ │ │ │ add r3, pc │ │ │ │ @@ -303776,17 +303776,17 @@ │ │ │ │ ldr r4, [pc, #244] @ (244158 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #244] @ (24415c ) │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8c88 │ │ │ │ + bl 2f8cd0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 243f9a │ │ │ │ ldr r2, [pc, #224] @ (244160 ) │ │ │ │ ldr r3, [pc, #144] @ (244114 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -303794,24 +303794,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2440e8 │ │ │ │ ldr r0, [pc, #208] @ (244164 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 443140 │ │ │ │ + b.w 443188 │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.n 2440aa │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ beq.n 2440c8 │ │ │ │ ldr r0, [pc, #188] @ (244168 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r0, [pc, #176] @ (24416c ) │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ bl 293bdc │ │ │ │ @@ -303823,87 +303823,87 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 243f6e │ │ │ │ ldr r0, [pc, #152] @ (244174 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #136] @ (244178 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [pc, #132] @ (24417c ) │ │ │ │ add r0, pc │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #0] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #880 @ 0x370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002e │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 2441e0 │ │ │ │ + bvs.n 244070 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 244048 │ │ │ │ + bcs.n 2440d8 │ │ │ │ movs r5, r4 │ │ │ │ add r5, sp, #360 @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 2440ac │ │ │ │ + bvc.n 24413c │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0, #13 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ movs r1, r5 │ │ │ │ strh r6, [r4, #58] @ 0x3a │ │ │ │ movs r5, r6 │ │ │ │ add r4, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 2440b8 │ │ │ │ + bvs.n 244148 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 2440bc │ │ │ │ + bvs.n 24414c │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 2440a4 │ │ │ │ + bpl.n 244134 │ │ │ │ movs r4, r4 │ │ │ │ add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blt.n 244058 │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 244130 │ │ │ │ + bvs.n 2441c0 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 244104 │ │ │ │ + bvs.n 244194 │ │ │ │ movs r4, r4 │ │ │ │ strh r2, [r0, #52] @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 244100 │ │ │ │ + bvs.n 244190 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 244248 │ │ │ │ + bpl.n 2440d8 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 244120 │ │ │ │ + bpl.n 2441b0 │ │ │ │ movs r4, r4 │ │ │ │ add r3, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 2441f8 │ │ │ │ + bpl.n 244088 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 244138 │ │ │ │ + bpl.n 2441c8 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 24415c │ │ │ │ + bpl.n 2441ec │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244180 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303962,76 +303962,76 @@ │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 24423e │ │ │ │ ldr r2, [pc, #80] @ (244264 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (244268 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 244228 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 244244 │ │ │ │ ldr r1, [pc, #64] @ (24426c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40eba8 │ │ │ │ + b.w 40ebf0 │ │ │ │ ldr r2, [pc, #48] @ (244270 ) │ │ │ │ add r2, pc │ │ │ │ b.n 244214 │ │ │ │ ldr r3, [pc, #44] @ (244274 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #36] @ (244278 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 244228 │ │ │ │ nop │ │ │ │ strh r2, [r0, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 244364 │ │ │ │ + bmi.n 2441f4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - mov ip, ip │ │ │ │ + bxns r5 │ │ │ │ movs r7, r4 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, sl, r2, asr #32 │ │ │ │ + @ instruction: 0xeae20022 │ │ │ │ │ │ │ │ 0024427c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #124] @ (24430c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #124] @ (244310 ) │ │ │ │ add r1, pc │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c39e8 │ │ │ │ ldr r1, [pc, #112] @ (244314 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2fa0ac │ │ │ │ + bl 2fa0f4 │ │ │ │ cbz r0, 2442fa │ │ │ │ cbz r4, 2442e2 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ beq.n 2442d6 │ │ │ │ ldr r1, [pc, #96] @ (244318 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -304041,15 +304041,15 @@ │ │ │ │ cbz r0, 2442e4 │ │ │ │ ldr r1, [pc, #84] @ (24431c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3ba06c │ │ │ │ + b.w 3ba0b4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ bne.n 2442b6 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2442b6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -304057,37 +304057,37 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #56] @ (244324 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2faa74 │ │ │ │ + b.w 2faabc │ │ │ │ ldr r1, [pc, #44] @ (244328 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3ba06c │ │ │ │ + b.w 3ba0b4 │ │ │ │ nop │ │ │ │ - add r1, pc, #224 @ (adr r1, 2443f0 ) │ │ │ │ + add r1, pc, #512 @ (adr r1, 244510 ) │ │ │ │ movs r2, r4 │ │ │ │ strh r2, [r4, #34] @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 244314 │ │ │ │ + bmi.n 2443a4 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4!, {r1, r5} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 24436c │ │ │ │ + bmi.n 2443fc │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 24429c │ │ │ │ + bmi.n 24432c │ │ │ │ movs r4, r4 │ │ │ │ - bcc.n 244298 │ │ │ │ + bcc.n 244328 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024432c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304103,25 +304103,25 @@ │ │ │ │ ldr r4, [pc, #136] @ (2443d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 182d9c │ │ │ │ ldr r2, [pc, #112] @ (2443dc ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 2443b6 │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ @@ -304151,15 +304151,15 @@ │ │ │ │ b.n 24438e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r0, #30] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #0] │ │ │ │ + str r6, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ strh r2, [r6, #28] │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #26] │ │ │ │ movs r5, r6 │ │ │ │ @@ -304183,26 +304183,26 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ ldr r3, [pc, #52] @ (244454 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ cmp r4, #7 │ │ │ │ bne.n 244424 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -304224,25 +304224,25 @@ │ │ │ │ movw r1, #921 @ 0x399 │ │ │ │ ldr r0, [pc, #40] @ (2444a0 ) │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ ldr r0, [pc, #36] @ (2444a4 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225ff0 │ │ │ │ ldr r0, [pc, #20] @ (2444a8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4441b8 │ │ │ │ - bcs.n 2443c8 │ │ │ │ + b.w 444200 │ │ │ │ + bcs.n 244458 │ │ │ │ movs r4, r4 │ │ │ │ add r0, sp, #384 @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002444ac : │ │ │ │ @@ -304298,18 +304298,18 @@ │ │ │ │ nop │ │ │ │ strh r6, [r5, #16] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #944 @ (adr r7, 2448d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movw r0, #32815 @ 0x802f │ │ │ │ - bne.n 24451c │ │ │ │ + @ instruction: 0xf290002f │ │ │ │ + bcs.n 2445ac │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 244544 │ │ │ │ + bcs.n 2445d4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244534 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304323,19 +304323,19 @@ │ │ │ │ ldr r3, [pc, #180] @ (244608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r6, r3 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #156] @ (24460c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2445a6 │ │ │ │ ldr r2, [pc, #152] @ (244610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -304368,27 +304368,27 @@ │ │ │ │ bpl.n 244576 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (244620 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244576 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ (244624 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ blx 1833fc │ │ │ │ ldr r3, [pc, #56] @ (244628 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #56] @ (24462c ) │ │ │ │ ldr r0, [pc, #60] @ (244630 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -304407,22 +304407,22 @@ │ │ │ │ movs r5, r6 │ │ │ │ add r7, pc, #376 @ (adr r7, 244790 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 24454c │ │ │ │ + bne.n 2445dc │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 24458c │ │ │ │ + bne.n 24461c │ │ │ │ movs r4, r4 │ │ │ │ - sbc.w r0, r4, #47 @ 0x2f │ │ │ │ - bne.n 244654 │ │ │ │ + sub.w r0, ip, #47 @ 0x2f │ │ │ │ + bne.n 2446e4 │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 2446b8 │ │ │ │ + bne.n 244548 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244634 : │ │ │ │ ldr r3, [pc, #8] @ (244640 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -304505,15 +304505,15 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov.w r2, #280 @ 0x118 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #15 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -304525,15 +304525,15 @@ │ │ │ │ nop │ │ │ │ strh r6, [r7, #0] │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #48 @ (adr r6, 244754 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 24478c │ │ │ │ + beq.n 24481c │ │ │ │ movs r4, r4 │ │ │ │ bmi.n 244714 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0024472c : │ │ │ │ ldr r3, [pc, #24] @ (244748 ) │ │ │ │ ldr r2, [pc, #28] @ (24474c ) │ │ │ │ @@ -304549,15 +304549,15 @@ │ │ │ │ bx r3 │ │ │ │ ldrb r4, [r2, #31] │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #648 @ (adr r5, 2449dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + beq.n 244778 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244758 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -304566,22 +304566,22 @@ │ │ │ │ ldr r3, [pc, #32] @ (244790 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #32] @ (244794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w r0, [ip, #4] │ │ │ │ add.w r0, r3, #260 @ 0x104 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ bmi.n 244868 │ │ │ │ movs r5, r6 │ │ │ │ add r5, pc, #432 @ (adr r5, 244944 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244798 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304713,15 +304713,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (2449d8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r2, [pc, #252] @ (2449dc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2449b0 │ │ │ │ cbz r6, 244938 │ │ │ │ ldr r3, [pc, #244] @ (2449e0 ) │ │ │ │ @@ -304833,15 +304833,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2448e6 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2449f8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2448e6 │ │ │ │ ldrb r6, [r6, #24] │ │ │ │ movs r5, r6 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -304853,15 +304853,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ bcs.n 244900 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002449fc : │ │ │ │ ldr r3, [pc, #8] @ (244a08 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304898,25 +304898,25 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 244ab6 │ │ │ │ mov r5, r3 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #192] @ (244b14 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #192] @ (244b18 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #188] @ (244b1c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 225814 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r4, #10 │ │ │ │ beq.n 244ada │ │ │ │ cbz r0, 244ac4 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ @@ -304930,15 +304930,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 244a9a │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ - bl 41045c │ │ │ │ + bl 4104a4 │ │ │ │ bl 2259a4 │ │ │ │ cbnz r0, 244aca │ │ │ │ ldr r3, [pc, #124] @ (244b20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #6 │ │ │ │ bne.n 244af4 │ │ │ │ @@ -304979,25 +304979,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #19] │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #-188] @ 0xffffff44 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + stcl 0, cr0, [r8, #-188] @ 0xffffff44 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r0, #28] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ movs r2, r4 │ │ │ │ bne.n 244b98 │ │ │ │ movs r5, r6 │ │ │ │ - mrrc 0, 2, r0, sl, cr15 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + stc 0, cr0, [r2], #188 @ 0xbc │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244b30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305007,28 +305007,28 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 244b60 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 410ae0 │ │ │ │ + bl 410b28 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40ebe4 │ │ │ │ + b.w 40ec2c │ │ │ │ ldr r0, [pc, #16] @ (244b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244b4e │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #15] │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244b78 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -305051,40 +305051,40 @@ │ │ │ │ cbz r0, 244bc6 │ │ │ │ ldr r3, [pc, #80] @ (244c04 ) │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #296] @ 0x128 │ │ │ │ bl 2265e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldr r0, [pc, #64] @ (244c08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [pc, #60] @ (244c0c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #288] @ 0x120 │ │ │ │ bl 2265e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldr r3, [pc, #40] @ (244c10 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ bl 2265e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldrb r6, [r6, #13] │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #184 @ (adr r1, 244cc0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ add r1, pc, #56 @ (adr r1, 244c48 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, pc, #992 @ (adr r0, 244ff4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244c14 : │ │ │ │ @@ -305099,30 +305099,30 @@ │ │ │ │ beq.n 244c42 │ │ │ │ ldr r3, [pc, #32] @ (244c50 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #300] @ 0x12c │ │ │ │ bl 2265e8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldmia r7, {r3, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ add r0, pc, #704 @ (adr r0, 244f14 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244c54 : │ │ │ │ ldr r3, [pc, #12] @ (244c64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #304 @ 0x130 │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ nop │ │ │ │ add r0, pc, #544 @ (adr r0, 244e88 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244c68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305158,26 +305158,26 @@ │ │ │ │ movs r0, #9 │ │ │ │ bl 244534 │ │ │ │ ldr r3, [pc, #104] @ (244d20 ) │ │ │ │ add r3, pc │ │ │ │ str.w r4, [r3, #308] @ 0x134 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldr r3, [pc, #92] @ (244d24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (244d28 ) │ │ │ │ ldr r1, [pc, #92] @ (244d2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #734 @ 0x2de │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -305191,34 +305191,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 244c8a │ │ │ │ ldr r0, [pc, #44] @ (244d38 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244c8a │ │ │ │ ldrb r6, [r0, #10] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ add r0, pc, #168 @ (adr r0, 244dcc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eor.w r0, sl, pc, asr #32 │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + @ instruction: 0xead2002f │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244d3c : │ │ │ │ ldr r2, [pc, #36] @ (244d64 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ lsl.w r0, r3, r0 │ │ │ │ @@ -305242,15 +305242,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00244d6c : │ │ │ │ ldr r3, [pc, #12] @ (244d7c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #312 @ 0x138 │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244d80 : │ │ │ │ ldr r3, [pc, #12] @ (244d90 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -305281,15 +305281,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r2, ip] │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #292] @ 0x124 │ │ │ │ str r1, [r2, #0] │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r6, [r2, #5] │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -305312,42 +305312,42 @@ │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ str.w r4, [r3, #288] @ 0x120 │ │ │ │ it eq │ │ │ │ strbeq.w r2, [r3, #292] @ 0x124 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldr r3, [pc, #44] @ (244e44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 244df4 │ │ │ │ ldr r3, [pc, #36] @ (244e48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 244df4 │ │ │ │ ldr r0, [pc, #32] @ (244e4c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244df4 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #4] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244e50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -305375,33 +305375,33 @@ │ │ │ │ cbz r3, 244ef4 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 244ebc │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 244ec6 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 410968 │ │ │ │ + bl 4109b0 │ │ │ │ cbz r4, 244ede │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 244f04 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bmi.w 244fe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40ebe4 │ │ │ │ + b.w 40ec2c │ │ │ │ ldr r3, [pc, #404] @ (245054 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 244ef4 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 410968 │ │ │ │ + bl 4109b0 │ │ │ │ movs r0, #14 │ │ │ │ bl 226610 │ │ │ │ movs r0, #8 │ │ │ │ bl 244dd8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 244ea4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -305410,15 +305410,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 410968 │ │ │ │ + bl 4109b0 │ │ │ │ movs r0, #14 │ │ │ │ bl 226610 │ │ │ │ b.n 244ea2 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 244fa6 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 244eb0 │ │ │ │ @@ -305476,52 +305476,52 @@ │ │ │ │ cmpeq.w r2, #4294967295 @ 0xffffffff │ │ │ │ beq.n 244eb0 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 244eb0 │ │ │ │ ldr r0, [pc, #188] @ (24505c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244eb0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 244eb0 │ │ │ │ ldr r3, [pc, #176] @ (245060 ) │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ vldr d7, [r4, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (245064 ) │ │ │ │ mov r1, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [r4, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244eb0 │ │ │ │ ldr r0, [pc, #140] @ (245068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244e76 │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #32] │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ (24506c ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244eb0 │ │ │ │ movs r0, #1 │ │ │ │ blx 1838e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ strb r3, [r0, #0] │ │ │ │ b.n 244f7a │ │ │ │ @@ -305529,15 +305529,15 @@ │ │ │ │ blx 183728 │ │ │ │ mov r9, r0 │ │ │ │ b.n 244f7a │ │ │ │ ldr r0, [pc, #68] @ (245070 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 244f80 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 244f6e │ │ │ │ strb.w r8, [r9] │ │ │ │ b.n 244f7a │ │ │ │ ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ movs r5, r6 │ │ │ │ @@ -305545,35 +305545,35 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245074 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 410c58 │ │ │ │ + bl 410ca0 │ │ │ │ movs r0, #6 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 244dd8 │ │ │ │ │ │ │ │ 00245090 : │ │ │ │ ldr r3, [pc, #8] @ (24509c ) │ │ │ │ add r3, pc │ │ │ │ @@ -305594,69 +305594,69 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2450cc │ │ │ │ ldr r3, [pc, #56] @ (2450f4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #332] @ 0x14c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ ldr r3, [pc, #40] @ (2450f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2450ba │ │ │ │ ldr r3, [pc, #36] @ (2450fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2450ba │ │ │ │ ldr r0, [pc, #28] @ (245100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2450ba │ │ │ │ nop │ │ │ │ strb r2, [r2, #25] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245104 : │ │ │ │ ldr r3, [pc, #12] @ (245114 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #336 @ 0x150 │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00245118 : │ │ │ │ ldr r3, [pc, #12] @ (245128 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #340 @ 0x154 │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0024512c : │ │ │ │ ldr r3, [pc, #12] @ (24513c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ - b.w 44fba8 │ │ │ │ + b.w 44fbf0 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00245140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305702,28 +305702,28 @@ │ │ │ │ ldr.w r1, [r5, #320] @ 0x140 │ │ │ │ cbz r1, 2451d8 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2453ae │ │ │ │ ldr r0, [pc, #548] @ (2453f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [pc, #544] @ (2453f4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r6, [r3, #320] @ 0x140 │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 410270 │ │ │ │ + bl 4102b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, sl, #340 @ 0x154 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 24522e │ │ │ │ ldr.w r0, [sl, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 245394 │ │ │ │ ldr r2, [pc, #496] @ (2453f8 ) │ │ │ │ @@ -305775,19 +305775,19 @@ │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r1, fp │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #280 @ 0x118 │ │ │ │ mov.w ip, #16 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ cmp r4, #15 │ │ │ │ bls.n 2452ec │ │ │ │ movs r0, #0 │ │ │ │ - bl 44fdd0 │ │ │ │ + bl 44fe18 │ │ │ │ ldr.w r3, [r5, #344] @ 0x158 │ │ │ │ str.w r6, [r5, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 245190 │ │ │ │ movs r0, #0 │ │ │ │ bl 226610 │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ @@ -305797,56 +305797,56 @@ │ │ │ │ bl 293458 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24519a │ │ │ │ str.w r6, [r5, #300] @ 0x12c │ │ │ │ bl 2261cc │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #304 @ 0x130 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ movs r0, #12 │ │ │ │ bl 244534 │ │ │ │ - bl 4106b4 │ │ │ │ + bl 4106fc │ │ │ │ b.n 24519a │ │ │ │ mov r0, r4 │ │ │ │ bl 226610 │ │ │ │ b.n 24529e │ │ │ │ - bl 4103f0 │ │ │ │ + bl 410438 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #336 @ 0x150 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ b.n 245260 │ │ │ │ bl 2261cc │ │ │ │ ldr r3, [pc, #268] @ (245418 ) │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 245336 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #260] @ (24541c ) │ │ │ │ ldr r2, [pc, #260] @ (245420 ) │ │ │ │ ldr r1, [pc, #264] @ (245424 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ cbz r0, 245336 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 245336 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r4, [pc, #240] @ (245428 ) │ │ │ │ add r4, pc │ │ │ │ add.w r1, r4, #308 @ 0x134 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 4441b8 │ │ │ │ + bl 444200 │ │ │ │ str.w r6, [r4, #308] @ 0x134 │ │ │ │ bl 226354 │ │ │ │ - bl 41078c │ │ │ │ + bl 4107d4 │ │ │ │ b.n 245250 │ │ │ │ movs r0, #2 │ │ │ │ bl 293458 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 245244 │ │ │ │ str.w r6, [fp, #296] @ 0x128 │ │ │ │ bl 2261cc │ │ │ │ @@ -305871,22 +305871,22 @@ │ │ │ │ ldr r3, [pc, #148] @ (245430 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 245204 │ │ │ │ - bl 43c260 │ │ │ │ + bl 43c2a8 │ │ │ │ mov fp, r0 │ │ │ │ ldrd r1, r2, [r5, #320] @ 0x140 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 2453cc │ │ │ │ ldr r0, [pc, #116] @ (245434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ b.n 2451d0 │ │ │ │ ldr r3, [pc, #104] @ (245438 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2453bc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @@ -305899,15 +305899,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r7, #19] │ │ │ │ movs r5, r6 │ │ │ │ ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @@ -305915,48 +305915,48 @@ │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ ldmia r1, {r1, r2, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 244c98 │ │ │ │ + b.n 244d28 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r0!, {r3, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024543c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (245448 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 444180 │ │ │ │ + b.w 4441c8 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0024544c : │ │ │ │ - b.w 444198 │ │ │ │ + b.w 4441e0 │ │ │ │ │ │ │ │ 00245450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #216] @ (245538 ) │ │ │ │ @@ -305967,30 +305967,30 @@ │ │ │ │ ldr r5, [pc, #212] @ (245540 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 326fbc │ │ │ │ + bl 327004 │ │ │ │ movs r0, #4 │ │ │ │ - bl 43ea80 │ │ │ │ + bl 43eac8 │ │ │ │ bl 188708 │ │ │ │ bl 225b3c │ │ │ │ ldr r0, [pc, #184] @ (245544 ) │ │ │ │ movw r1, #935 @ 0x3a7 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ ldr r0, [pc, #176] @ (245548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 46ad70 │ │ │ │ + bl 46adb8 │ │ │ │ movs r0, #3 │ │ │ │ - bl 43ea80 │ │ │ │ + bl 43eac8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43ea80 │ │ │ │ + bl 43eac8 │ │ │ │ mov r1, r4 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 183038 │ │ │ │ ldr r2, [pc, #148] @ (24554c ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ @@ -306000,25 +306000,25 @@ │ │ │ │ add.w r3, r5, r1, lsl #4 │ │ │ │ ldr.w r1, [r2, #8]! │ │ │ │ add r3, r0 │ │ │ │ cmp r1, #16 │ │ │ │ strb r4, [r3, #4] │ │ │ │ bne.n 2454c0 │ │ │ │ add.w r0, r5, #260 @ 0x104 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ bl 265f10 │ │ │ │ bl 26262c │ │ │ │ - bl 3bac24 │ │ │ │ + bl 3bac6c │ │ │ │ mov r0, sp │ │ │ │ - bl 45e520 │ │ │ │ + bl 45e568 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 245524 │ │ │ │ - bl 32689c │ │ │ │ - bl 32c2cc │ │ │ │ - bl 43798c │ │ │ │ + bl 3268e4 │ │ │ │ + bl 32c314 │ │ │ │ + bl 4379d4 │ │ │ │ ldr r2, [pc, #80] @ (245550 ) │ │ │ │ ldr r3, [pc, #60] @ (24553c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -306031,54 +306031,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #44] @ (245554 ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4429a4 │ │ │ │ + bl 4429ec │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r3, #10] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xefbdffff │ │ │ │ - b.n 245a88 │ │ │ │ + b.n 245b18 │ │ │ │ movs r7, r5 │ │ │ │ strb r4, [r0, #8] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245558 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1dbdf8 │ │ │ │ bl 2597c8 │ │ │ │ - bl 31d708 │ │ │ │ + bl 31d750 │ │ │ │ bl 22634c │ │ │ │ bl 292ee4 │ │ │ │ - bl 353978 │ │ │ │ - bl 3375c4 │ │ │ │ - bl 32b214 │ │ │ │ + bl 3539c0 │ │ │ │ + bl 33760c │ │ │ │ + bl 32b25c │ │ │ │ bl 245bd0 │ │ │ │ bl 286020 │ │ │ │ bl 212738 │ │ │ │ - bl 3baa7c │ │ │ │ - bl 3b7c00 │ │ │ │ + bl 3baac4 │ │ │ │ + bl 3b7c48 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2fd9c4 │ │ │ │ + b.w 2fda0c │ │ │ │ nop │ │ │ │ │ │ │ │ 002455a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -306104,15 +306104,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245698 │ │ │ │ ldr r1, [pc, #272] @ (2456f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #272] @ 2456fc │ │ │ │ mov r5, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [pc, #264] @ (245700 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [r8, r3] │ │ │ │ ldr r3, [pc, #260] @ (245704 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #256] @ (245708 ) │ │ │ │ @@ -306128,41 +306128,41 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 24562c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #240] @ (245714 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #232] @ (245718 ) │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 245696 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w sl, [r4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24561a │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cbz r3, 2456ce │ │ │ │ @@ -306172,19 +306172,19 @@ │ │ │ │ cbz r1, 2456c8 │ │ │ │ ldr r0, [pc, #156] @ (245720 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #148] @ (245724 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 24562c │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4212a4 │ │ │ │ + bl 4212ec │ │ │ │ ldr r2, [pc, #136] @ (245728 ) │ │ │ │ ldr r3, [pc, #76] @ (2456f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -306203,53 +306203,53 @@ │ │ │ │ b.n 245686 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ b.n 24567e │ │ │ │ ldr r1, [pc, #84] @ (24572c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 24569e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r1, #5] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #4] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r9 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - add r8, pc │ │ │ │ + cmp r0, r8 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r6, #5 │ │ │ │ movs r3, r5 │ │ │ │ - stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ strb r2, [r4, #1] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245730 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -306315,23 +306315,23 @@ │ │ │ │ bl 2d1b14 │ │ │ │ b.n 245798 │ │ │ │ add.w r3, r0, #24 │ │ │ │ str.w r3, [r5, #648] @ 0x288 │ │ │ │ b.n 2457c0 │ │ │ │ ldr r0, [pc, #20] @ (2457f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 2457a2 │ │ │ │ nop │ │ │ │ ldr r2, [r0, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3} │ │ │ │ + stmia r3!, {r1, r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002457f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306448,58 +306448,58 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #100] @ (245988 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (24598c ) │ │ │ │ add r0, pc │ │ │ │ blx 1815b8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92f0 │ │ │ │ + bl 2f9338 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr r1, [pc, #68] @ (245990 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f8e88 │ │ │ │ + bl 2f8ed0 │ │ │ │ cbz r0, 245970 │ │ │ │ ldr.w ip, [pc, #56] @ 245994 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (245998 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r3, #92] @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 245bbc │ │ │ │ + b.n 245c4c │ │ │ │ movs r7, r5 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (245a1c ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -306508,26 +306508,26 @@ │ │ │ │ bl 245910 │ │ │ │ cbz r0, 245a02 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ ldr r0, [pc, #96] @ (245a20 ) │ │ │ │ ldr r6, [pc, #100] @ (245a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ ldr r3, [pc, #96] @ (245a28 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442cec │ │ │ │ + bl 442d34 │ │ │ │ movs r0, #1 │ │ │ │ cbnz r5, 2459f0 │ │ │ │ bl 245910 │ │ │ │ movs r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2459ce │ │ │ │ @@ -306543,24 +306543,24 @@ │ │ │ │ bl 245910 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2459bc │ │ │ │ ldr r0, [pc, #24] @ (245a2c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 442cec │ │ │ │ + b.w 442d34 │ │ │ │ ldr r6, [r2, #84] @ 0x54 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #276] @ (245b54 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -306577,15 +306577,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 245a92 │ │ │ │ ldr r0, [pc, #256] @ (245b64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #248] @ (245b68 ) │ │ │ │ ldr r3, [pc, #240] @ (245b60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -306598,44 +306598,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 445974 │ │ │ │ + bl 4459bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245b2c │ │ │ │ ldr r1, [pc, #196] @ (245b6c ) │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245b3a │ │ │ │ ldr r2, [pc, #180] @ (245b70 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 245b16 │ │ │ │ bl 245910 │ │ │ │ cbz r0, 245b16 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ add r2, sp, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 445f00 │ │ │ │ + bl 445f48 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245b48 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -306657,61 +306657,61 @@ │ │ │ │ b.n 245a6c │ │ │ │ ldr r2, [pc, #96] @ (245b78 ) │ │ │ │ ldr r1, [pc, #96] @ (245b7c ) │ │ │ │ ldr r0, [pc, #100] @ (245b80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ bl 24599c │ │ │ │ b.n 245a6a │ │ │ │ ldr r1, [pc, #84] @ (245b84 ) │ │ │ │ ldr r0, [pc, #88] @ (245b88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 245a6a │ │ │ │ ldr r0, [pc, #80] @ (245b8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ bl 24599c │ │ │ │ b.n 245a6a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 245a6a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r2, #32] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00245b90 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306751,27 +306751,27 @@ │ │ │ │ ldrd r4, r3, [r0, #36] @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 245c08 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r5, r5, [r0, #36] @ 0x24 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #36] @ 0x24 │ │ │ │ cbz r2, 245c0a │ │ │ │ mov r4, r2 │ │ │ │ b.n 245bee │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r2, r2, [r4, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @@ -306779,32 +306779,32 @@ │ │ │ │ 00245c2c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ (245c68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ba4 │ │ │ │ + bl 443bec │ │ │ │ ldr r1, [pc, #40] @ (245c6c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445fcc │ │ │ │ + bl 446014 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r7, #9] │ │ │ │ movs r4, r4 │ │ │ │ stc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ 00245c70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -306826,26 +306826,26 @@ │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245c8e │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445c0c │ │ │ │ + bl 445c54 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00245cd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -306975,15 +306975,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245e7a │ │ │ │ ldr r6, [pc, #124] @ (245e90 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #124] @ 245e94 │ │ │ │ add r5, sp, #8 │ │ │ │ @@ -306991,15 +306991,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [sl, #52] @ 0x34 │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ @@ -307030,19 +307030,19 @@ │ │ │ │ b.n 245e4a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r2, #16] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0022 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 245f44 │ │ │ │ + bgt.n 245dd4 │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0006 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r5, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -307063,15 +307063,15 @@ │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 245ebc │ │ │ │ ldr r0, [pc, #8] @ (245ee4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 443d80 │ │ │ │ + b.w 443dc8 │ │ │ │ pop {r1, r2, r4, pc} │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00245ee8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307086,15 +307086,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 445144 │ │ │ │ + bl 44518c │ │ │ │ cbnz r0, 245f48 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #772] @ (246224 ) │ │ │ │ ldr r3, [pc, #760] @ (24621c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -307108,15 +307108,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #732] @ (246228 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 245f74 │ │ │ │ ldr r1, [pc, #724] @ (24622c ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24606e │ │ │ │ @@ -307126,15 +307126,15 @@ │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2461de │ │ │ │ movs r5, #3 │ │ │ │ ldr r1, [pc, #700] @ (246234 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 245fb0 │ │ │ │ ldr r1, [pc, #688] @ (246238 ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 246072 │ │ │ │ @@ -307149,27 +307149,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2461f8 │ │ │ │ ldr r1, [pc, #656] @ (246244 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 245fce │ │ │ │ ldr r1, [pc, #648] @ (246248 ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 246078 │ │ │ │ orr.w r5, r5, #8 │ │ │ │ ldr r1, [pc, #636] @ (24624c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444f88 │ │ │ │ + bl 444fd0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 245fec │ │ │ │ ldr r1, [pc, #624] @ (246250 ) │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2460a0 │ │ │ │ @@ -307239,15 +307239,15 @@ │ │ │ │ ldr r3, [pc, #472] @ (246264 ) │ │ │ │ ldr r1, [pc, #472] @ (246268 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24610e │ │ │ │ ldr r1, [pc, #456] @ (24626c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245fec │ │ │ │ @@ -307256,15 +307256,15 @@ │ │ │ │ ldr r3, [pc, #448] @ (246274 ) │ │ │ │ ldr r1, [pc, #448] @ (246278 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24610e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ movw r0, #383 @ 0x17f │ │ │ │ mov.w ip, #2147483648 @ 0x80000000 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ @@ -307281,15 +307281,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #396] @ (246284 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r7 │ │ │ │ blx 182bd8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 245f1e │ │ │ │ ldr r3, [pc, #368] @ (246288 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #368] @ (24628c ) │ │ │ │ @@ -307298,30 +307298,30 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #322 @ 0x142 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r7 │ │ │ │ blx 182bd8 │ │ │ │ asrs r0, r4, #31 │ │ │ │ b.n 245f1e │ │ │ │ ldr r3, [pc, #340] @ (246294 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #340] @ (246298 ) │ │ │ │ ldr r1, [pc, #344] @ (24629c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r7 │ │ │ │ blx 182bd8 │ │ │ │ b.n 24610e │ │ │ │ mov r0, r7 │ │ │ │ blx 181728 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2461b8 │ │ │ │ @@ -307338,167 +307338,167 @@ │ │ │ │ ldr r3, [pc, #288] @ (2462a4 ) │ │ │ │ ldr r1, [pc, #288] @ (2462a8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24610e │ │ │ │ ldr r3, [pc, #272] @ (2462ac ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2462b0 ) │ │ │ │ ldr r1, [pc, #276] @ (2462b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #330 @ 0x14a │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 246132 │ │ │ │ ldr r1, [pc, #252] @ (2462b8 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #252] @ (2462bc ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #248] @ (2462c0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r7 │ │ │ │ blx 182bd8 │ │ │ │ b.n 24610e │ │ │ │ ldr r4, [pc, #228] @ (2462c4 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r3, [pc, #224] @ (2462c8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #224] @ (2462cc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24610e │ │ │ │ ldr r2, [pc, #212] @ (2462d0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (2462d4 ) │ │ │ │ ldr r1, [pc, #216] @ (2462d8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24610e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #0] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r4, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r0, #9] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, pc} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {pc} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r6, #30] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, pc} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r1, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ cbnz r4, 2462cc │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 246280 │ │ │ │ + bge.n 246310 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r4, 2462c6 │ │ │ │ + cbnz r4, 2462d8 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246240 │ │ │ │ + bge.n 2462d0 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r4, 2462cc │ │ │ │ + cbnz r4, 2462de │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 2461cc │ │ │ │ + bls.n 24625c │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r2, 2462c8 │ │ │ │ + cbnz r2, 2462da │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24618c │ │ │ │ + bls.n 24621c │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1} │ │ │ │ + pop {r1, r3, r6} │ │ │ │ movs r4, r4 │ │ │ │ - revsh r4, r3 │ │ │ │ + cbnz r4, 2462dc │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246348 │ │ │ │ + bls.n 2461d8 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r2, 246308 │ │ │ │ + cbnz r2, 24631a │ │ │ │ movs r4, r4 │ │ │ │ - hlt 0x0034 │ │ │ │ + revsh r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - revsh r2, r2 │ │ │ │ + cbnz r2, 2462ea │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 2462d0 │ │ │ │ + bls.n 246360 │ │ │ │ movs r7, r5 │ │ │ │ - rev16 r4, r6 │ │ │ │ + hlt 0x003c │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 2462a8 │ │ │ │ + bls.n 246338 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r6, 24631c │ │ │ │ + cbnz r6, 24632e │ │ │ │ movs r4, r4 │ │ │ │ - rev16 r0, r3 │ │ │ │ + hlt 0x0020 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r0, 246334 │ │ │ │ + pop {r3, r5} │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 24626c │ │ │ │ + bls.n 2462fc │ │ │ │ movs r7, r5 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - rev r6, r5 │ │ │ │ + rev16 r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 24622c │ │ │ │ + bhi.n 2462bc │ │ │ │ movs r7, r5 │ │ │ │ - rev r0, r2 │ │ │ │ + rev16 r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ - rev16 r4, r7 │ │ │ │ + revsh r4, r0 │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 24620c │ │ │ │ + bhi.n 24629c │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r2, 24631a │ │ │ │ + rev16 r2, r0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002462dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -307527,21 +307527,21 @@ │ │ │ │ it ne │ │ │ │ cmpne r0, r3 │ │ │ │ ldr r3, [pc, #96] @ (24638c ) │ │ │ │ it eq │ │ │ │ addeq r0, sp, #20 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [pc, #88] @ (246390 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #72] @ (246394 ) │ │ │ │ ldr r3, [pc, #52] @ (246380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -307560,21 +307560,21 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r2 │ │ │ │ + cbnz r6, 2463ce │ │ │ │ movs r4, r4 │ │ │ │ - hlt 0x0038 │ │ │ │ + cbnz r0, 2463cc │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246328 │ │ │ │ + bge.n 2463b8 │ │ │ │ movs r7, r5 │ │ │ │ - revsh r6, r2 │ │ │ │ + cbnz r6, 2463da │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r7, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -307632,15 +307632,15 @@ │ │ │ │ str r4, [sp, #288] @ 0x120 │ │ │ │ blx 182fa4 <__snprintf_chk@plt> │ │ │ │ add r1, sp, #276 @ 0x114 │ │ │ │ movs r0, #15 │ │ │ │ blx 18283c <__prctl_time64@plt+0x4> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43c4f8 │ │ │ │ + bl 43c540 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ movs r0, #1 │ │ │ │ blx 1816f8 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 181e98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -307665,15 +307665,15 @@ │ │ │ │ str r6, [r4, #48] @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xff95ffff │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024648c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -307703,15 +307703,15 @@ │ │ │ │ add r1, sp, #4 │ │ │ │ movs r0, #0 │ │ │ │ blx 18137c │ │ │ │ movs r0, #75 @ 0x4b │ │ │ │ blx 1828d0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sp │ │ │ │ - bl 43c2e4 │ │ │ │ + bl 43c32c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (24653c ) │ │ │ │ add r0, pc │ │ │ │ blx 182270 │ │ │ │ @@ -307745,21 +307745,21 @@ │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ str r4, [r7, #28] │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [pc, #8] @ (246550 ) │ │ │ │ movs r1, #2 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c50 │ │ │ │ + b.w 2f8c98 │ │ │ │ nop │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ ldr r0, [pc, #4] @ (24655c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ str r2, [r2, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -307767,15 +307767,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (2465c0 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #72] @ (2465c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #60] @ 2465c8 │ │ │ │ ldr r3, [pc, #60] @ (2465cc ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2465d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2465d4 ) │ │ │ │ strd ip, r3, [r0, #48] @ 0x30 │ │ │ │ @@ -307789,19 +307789,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvc.n 2464dc │ │ │ │ + bvc.n 24656c │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb8d0 │ │ │ │ + cbnz r0, 2465ca │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb8ea │ │ │ │ + cbnz r2, 2465d4 │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -307828,15 +307828,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r8, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ str r5, [sp, #8] │ │ │ │ sbcs.w r5, r3, #0 │ │ │ │ @@ -307881,49 +307881,49 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldrb r5, [r5, #4] │ │ │ │ ldrd r1, r2, [r6, #44] @ 0x2c │ │ │ │ cmp r5, #1 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ beq.n 2466c8 │ │ │ │ - bl 30fb14 │ │ │ │ + bl 30fb5c │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24664a │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 24664a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r6, [r4, #32] │ │ │ │ sub.w r3, r3, #1024 @ 0x400 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 246646 │ │ │ │ tbb [pc, r3] │ │ │ │ bxns sl │ │ │ │ lsrs r7, r6, #28 │ │ │ │ - bl 30fb00 │ │ │ │ + bl 30fb48 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 2466aa │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 30fb28 │ │ │ │ + bl 30fb70 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 246692 │ │ │ │ b.n 24674a │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c3b0 │ │ │ │ + bl 30c3f8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 246786 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ itt cs │ │ │ │ strcs r3, [r6, #4] │ │ │ │ @@ -307939,97 +307939,97 @@ │ │ │ │ ldr r1, [pc, #196] @ (2467e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #529 @ 0x211 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 2466aa │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c39c │ │ │ │ + bl 30c3e4 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2466fa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 2466aa │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c388 │ │ │ │ + bl 30c3d0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2466fa │ │ │ │ b.n 24674a │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c374 │ │ │ │ + bl 30c3bc │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2466fa │ │ │ │ b.n 24674a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mvn.w r5, #5 │ │ │ │ b.n 2466aa │ │ │ │ ldr r0, [pc, #84] @ (2467e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 246656 │ │ │ │ ldr r0, [pc, #72] @ (2467e8 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ mov.w r2, #454 @ 0x1c6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #8 │ │ │ │ mvn.w r5, #2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 2466aa │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r2, #16] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ movs r4, r4 │ │ │ │ - bvc.n 2467e0 │ │ │ │ + bvc.n 246870 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb89c │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ movs r4, r4 │ │ │ │ str r2, [r5, #8] │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 2467b4 │ │ │ │ + bvs.n 246844 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb7fe │ │ │ │ + @ instruction: 0xb846 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb784 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #224] @ (2468dc ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -308049,15 +308049,15 @@ │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #204] @ (2468ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #192] @ (2468f0 ) │ │ │ │ ldr r3, [pc, #172] @ (2468e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -308093,15 +308093,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r4, #296] @ 0x128 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ strd r1, r2, [r4, #316] @ 0x13c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [r0, #4] │ │ │ │ - bl 30c370 │ │ │ │ + bl 30c3b8 │ │ │ │ cbz r0, 2468b6 │ │ │ │ ldr.w r3, [r4, #284] @ 0x11c │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #312] @ 0x138 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr r2, [pc, #64] @ (2468f8 ) │ │ │ │ @@ -308119,23 +308119,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 248140 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r0, r4] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2468b8 │ │ │ │ + bpl.n 246948 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb710 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb6a2 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb752 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r1, r1] │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308147,24 +308147,24 @@ │ │ │ │ mov r4, r3 │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (246984 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcs.n 246976 │ │ │ │ add.w r5, r0, r5, lsl #2 │ │ │ │ ldr.w r4, [r5, #880] @ 0x370 │ │ │ │ cbz r4, 246976 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24696a │ │ │ │ - bl 30fb3c │ │ │ │ + bl 30fb84 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r5, #880] @ 0x370 │ │ │ │ cbz r3, 246956 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -308176,23 +308176,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 246942 │ │ │ │ - bl 30c3d4 │ │ │ │ + bl 30c41c │ │ │ │ b.n 246942 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 246958 │ │ │ │ - bcc.n 24696c │ │ │ │ + bmi.n 2469fc │ │ │ │ movs r7, r5 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #120] @ (246a14 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -308202,15 +308202,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r8, [r7, #280] @ 0x118 │ │ │ │ add.w r6, r0, #876 @ 0x36c │ │ │ │ mov r5, r4 │ │ │ │ mov r9, r4 │ │ │ │ ldr.w r1, [r6, #4]! │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -308237,19 +308237,19 @@ │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2469f4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 248140 │ │ │ │ - bcc.n 246ae4 │ │ │ │ + bcc.n 246974 │ │ │ │ movs r7, r5 │ │ │ │ - push {r1, r3, r4, r6, r7} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #988] @ (246e10 ) │ │ │ │ @@ -308269,15 +308269,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ str r4, [sp, #20] │ │ │ │ beq.n 246b6a │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ @@ -308306,27 +308306,27 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #884] @ (246e2c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 246ace │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cbz r6, 246ad8 │ │ │ │ mov r0, r9 │ │ │ │ blx r6 │ │ │ │ movs r0, #0 │ │ │ │ b.n 246ae8 │ │ │ │ ldr r0, [pc, #848] @ (246e30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #2 │ │ │ │ ldr r2, [pc, #840] @ (246e34 ) │ │ │ │ ldr r3, [pc, #808] @ (246e14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -308350,27 +308350,27 @@ │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 246b1e │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ ldrd r3, r2, [r5, #12] │ │ │ │ - bl 30c36c │ │ │ │ + bl 30c3b4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 246de0 │ │ │ │ movs r0, #20 │ │ │ │ blx 181544 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ str r7, [r0, #8] │ │ │ │ str.w r0, [r8, r2, lsl #2] │ │ │ │ cbz r3, 246b60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ asrs r3, r4, #31 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ b.n 246ad2 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -308409,30 +308409,30 @@ │ │ │ │ ldr r1, [pc, #644] @ (246e40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ ldr r3, [pc, #616] @ (246e44 ) │ │ │ │ ldr r2, [pc, #620] @ (246e48 ) │ │ │ │ ldr r1, [pc, #620] @ (246e4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 246d46 │ │ │ │ @@ -308442,15 +308442,15 @@ │ │ │ │ cmp r3, #24 │ │ │ │ it eq │ │ │ │ moveq r0, #1 │ │ │ │ bne.w 246d78 │ │ │ │ add r2, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - bl 30f87c │ │ │ │ + bl 30f8c4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 246de0 │ │ │ │ movs r0, #20 │ │ │ │ blx 181544 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r1, r4, #220 @ 0xdc │ │ │ │ @@ -308458,15 +308458,15 @@ │ │ │ │ str r7, [r0, #0] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r0, #4] │ │ │ │ str.w r0, [r8, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 246b60 │ │ │ │ mov r0, r2 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 246b60 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 246dae │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 246daa │ │ │ │ cmp r3, #16 │ │ │ │ @@ -308477,15 +308477,15 @@ │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #488] @ (246e58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r2, #184 @ 0xb8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 246da4 │ │ │ │ @@ -308544,45 +308544,45 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #372] @ (246e7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r2, #181 @ 0xb5 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ ldr r3, [pc, #352] @ (246e80 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #352] @ (246e84 ) │ │ │ │ ldr r1, [pc, #352] @ (246e88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #348 @ 0x15c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ movs r0, #0 │ │ │ │ b.n 246c1a │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #316] @ (246e8c ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #288 @ 0x120 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ it eq │ │ │ │ moveq r0, #2 │ │ │ │ @@ -308626,15 +308626,15 @@ │ │ │ │ ldr r2, [pc, #216] @ (246e9c ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ @@ -308643,94 +308643,94 @@ │ │ │ │ ldr r2, [pc, #176] @ (246ea0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r7, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246aca │ │ │ │ b.n 246ace │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, r3] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 246da4 │ │ │ │ + bcc.n 246e34 │ │ │ │ movs r7, r5 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r7} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r6} │ │ │ │ + push {r1, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 246ed0 │ │ │ │ + bcs.n 246d60 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r0, 246ea0 │ │ │ │ + push {r3} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 246ed4 │ │ │ │ + bne.n 246d64 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246eb4 │ │ │ │ + push {r1, r2, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - uxth r2, r7 │ │ │ │ + cbz r2, 246e84 │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 246e9c │ │ │ │ + bne.n 246f2c │ │ │ │ movs r7, r5 │ │ │ │ - cbz r4, 246eca │ │ │ │ + push {r2, r6} │ │ │ │ movs r4, r4 │ │ │ │ - uxth r0, r3 │ │ │ │ + uxtb r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 246eaa │ │ │ │ + cbz r0, 246ebc │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246d88 │ │ │ │ + beq.n 246e18 │ │ │ │ movs r7, r5 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxtb r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 246ea8 │ │ │ │ + cbz r0, 246eba │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246f24 │ │ │ │ + beq.n 246db4 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246e9c │ │ │ │ + sxth r6, r3 │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 246ebc │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246ee0 │ │ │ │ + beq.n 246d70 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246e9e │ │ │ │ + cbz r6, 246eb0 │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 246ec8 │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246e7c │ │ │ │ + beq.n 246f0c │ │ │ │ movs r7, r5 │ │ │ │ - cbz r2, 246e9c │ │ │ │ + cbz r2, 246eae │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + beq.n 246ed8 │ │ │ │ movs r7, r5 │ │ │ │ - sxtb r4, r5 │ │ │ │ + uxth r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r6, 246e9e │ │ │ │ + cbz r6, 246eb0 │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r0, r5 │ │ │ │ + cbz r0, 246edc │ │ │ │ movs r4, r4 │ │ │ │ - sxtb r6, r0 │ │ │ │ + uxth r6, r1 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 246eac │ │ │ │ movs r4, r4 │ │ │ │ - sxtb r6, r1 │ │ │ │ + uxth r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 246ec6 │ │ │ │ + cbz r0, 246ed8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00246ea4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -308763,15 +308763,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r4, fp │ │ │ │ blx 181844 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 246f22 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 246ef0 │ │ │ │ blx 183728 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ @@ -308779,57 +308779,57 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 246f04 │ │ │ │ ldr.w fp, [sp] │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cbz r5, 246f68 │ │ │ │ ldr r3, [pc, #92] @ (246f98 ) │ │ │ │ ldr.w fp, [pc, #92] @ 246f9c │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldrd r4, r1, [r3] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 246f48 │ │ │ │ ldr r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 246ed6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 41ca20 │ │ │ │ + b.w 41ca68 │ │ │ │ mov r4, r5 │ │ │ │ b.n 246f26 │ │ │ │ ldr r6, [r0, r1] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #112] @ (247000 ) │ │ │ │ + ldr r0, [pc, #400] @ (247120 ) │ │ │ │ movs r2, r4 │ │ │ │ - cbz r6, 246fc2 │ │ │ │ + sxth r6, r0 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 246fb8 │ │ │ │ + cbz r4, 246fca │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -308956,15 +308956,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #172] @ (2471a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r3, #2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309004,31 +309004,31 @@ │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r1, #16] │ │ │ │ adc.w r0, r0, #0 │ │ │ │ str r0, [r1, #20] │ │ │ │ b.n 24709e │ │ │ │ ldr r0, [pc, #24] @ (2471ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 247102 │ │ │ │ ldr r0, [pc, #20] @ (2471b0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 247102 │ │ │ │ nop │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (2471bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldrsb r6, [r4, r3] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -309037,15 +309037,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #148] @ (24726c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #136] @ (247270 ) │ │ │ │ ldr r1, [pc, #136] @ (247274 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #136] @ (247278 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ @@ -309058,80 +309058,80 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r4, r2, [r2] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (247284 ) │ │ │ │ ldr r1, [pc, #120] @ (247288 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r1, [pc, #112] @ (24728c ) │ │ │ │ ldr r2, [pc, #116] @ (247290 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #112] @ (247294 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #112] @ (247298 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r1, [pc, #100] @ (24729c ) │ │ │ │ ldr r3, [pc, #100] @ (2472a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2472a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #84] @ (2472a8 ) │ │ │ │ ldr r1, [pc, #88] @ (2472ac ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2975b8 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ movs r2, r4 │ │ │ │ ldrb r6, [r2, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #0] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, r7, #6 │ │ │ │ + subs r6, r0, #0 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309206,27 +309206,27 @@ │ │ │ │ ldr r4, [pc, #284] @ (247488 ) │ │ │ │ mov r3, r1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247472 │ │ │ │ ldr r0, [pc, #264] @ (24748c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #264] @ (247490 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r4, [r0, #336] @ 0x150 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2473d6 │ │ │ │ ldr r0, [pc, #244] @ (247494 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ @@ -309292,15 +309292,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 181544 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 2fba40 │ │ │ │ + bl 2fba88 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r5, #4] │ │ │ │ blx 1838e8 │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -309311,43 +309311,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ movs r7, r5 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #32 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #680 @ 0x2a8 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r6, sp, #24 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #32 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #88 @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #100] @ 247538 │ │ │ │ sub sp, #28 │ │ │ │ @@ -309377,31 +309377,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #44] @ (247544 ) │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2fbd7c │ │ │ │ + bl 2fbdc4 │ │ │ │ ldr r1, [pc, #36] @ (247548 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ b.n 2474ee │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r5, r0] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, r0] │ │ │ │ movs r5, r6 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ movs r4, r4 │ │ │ │ mrc2 15, 1, pc, cr3, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r5, [r0, #872] @ 0x368 │ │ │ │ @@ -309429,127 +309429,127 @@ │ │ │ │ strd r3, r3, [r4, #36] @ 0x24 │ │ │ │ bl 247048 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 2475fe │ │ │ │ asrs r3, r2, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 45aafc │ │ │ │ + bl 45ab44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #108] @ (24761c ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2475c6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r6, #624 @ 0x270 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbnz r0, 2475e6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 247576 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r6, #600 @ 0x258 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 45a9cc │ │ │ │ + bl 45aa14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2475d4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 247576 │ │ │ │ b.n 2475d4 │ │ │ │ ldrd r3, r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 247576 │ │ │ │ b.n 2475d4 │ │ │ │ str.w r3, [r6, #876] @ 0x36c │ │ │ │ b.n 247582 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ movs r7, r5 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r1, sp, #144 @ 0x90 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #8 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ sub sp, #16 │ │ │ │ mla r4, r0, r1, r5 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, r7, [r4, #624] @ 0x270 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r7, r3 │ │ │ │ it eq │ │ │ │ cmpeq r8, r2 │ │ │ │ beq.n 2476a8 │ │ │ │ mov sl, r0 │ │ │ │ strd r2, r3, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbz r0, 247692 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 45a680 │ │ │ │ + bl 45a6c8 │ │ │ │ cbz r0, 2476a4 │ │ │ │ add.w r4, r5, #344 @ 0x158 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2476be │ │ │ │ add.w r2, r5, #624 @ 0x270 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 45a950 │ │ │ │ + b.w 45a998 │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ - bl 45a608 │ │ │ │ + bl 45a650 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 24754c │ │ │ │ strd r8, r7, [r4, #624] @ 0x270 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a538 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 45a580 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r3, [pc, #20] @ (2476e0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r2, sl │ │ │ │ add r3, pc │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 45a580 │ │ │ │ + bl 45a5c8 │ │ │ │ b.n 247680 │ │ │ │ mrc2 15, 3, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 247728 │ │ │ │ @@ -309558,29 +309558,29 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #48] @ (247730 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r0, [r0, #21] │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r7, pc, #288 @ (adr r7, 247850 ) │ │ │ │ + add r7, pc, #576 @ (adr r7, 247970 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r7, pc, #408 @ (adr r7, 2478cc ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 2479ec ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 2477bc │ │ │ │ sub sp, #16 │ │ │ │ @@ -309598,23 +309598,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #280] @ 0x118 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 42d4cc │ │ │ │ + bl 42d514 │ │ │ │ ldr r2, [pc, #56] @ (2477d0 ) │ │ │ │ ldr r3, [pc, #44] @ (2477c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309624,23 +309624,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ ldr r7, [pc, #664] @ (247a5c ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #24 @ (adr r7, 2477e4 ) │ │ │ │ + add r7, pc, #312 @ (adr r7, 247904 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #888 @ (adr r6, 247b48 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 247868 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r7, [pc, #432] @ (247984 ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309651,35 +309651,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (247830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #48] @ (247834 ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2fabf4 │ │ │ │ + bl 2fac3c │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 45a4f4 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + b.w 45a53c │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r6, pc, #352 @ (adr r6, 247990 ) │ │ │ │ + add r6, pc, #640 @ (adr r6, 247ab0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #456 @ (adr r6, 2479fc ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 247b1c ) │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 2478c4 │ │ │ │ sub sp, #24 │ │ │ │ @@ -309697,23 +309697,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #744] @ 0x2e8 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d5ac │ │ │ │ + bl 42d5f4 │ │ │ │ ldr r2, [pc, #60] @ (2478d8 ) │ │ │ │ ldr r3, [pc, #44] @ (2478cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309724,23 +309724,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ ldr r6, [pc, #648] @ (247b54 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #8 @ (adr r6, 2478dc ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 2479fc ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #872 @ (adr r5, 247c40 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 247960 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r6, [pc, #408] @ (247a74 ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -309760,23 +309760,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #624] @ 0x270 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d5ac │ │ │ │ + bl 42d5f4 │ │ │ │ ldr r2, [pc, #60] @ (24797c ) │ │ │ │ ldr r3, [pc, #44] @ (247970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309787,23 +309787,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ ldr r5, [pc, #1016] @ (247d68 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #376 @ (adr r5, 247af0 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 247c10 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #216 @ (adr r5, 247a54 ) │ │ │ │ + add r5, pc, #504 @ (adr r5, 247b74 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r5, [pc, #776] @ (247c88 ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -309823,23 +309823,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #76] @ 247a18 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d5ac │ │ │ │ + bl 42d5f4 │ │ │ │ cbz r0, 2479f0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 247620 │ │ │ │ ldr r2, [pc, #64] @ (247a34 ) │ │ │ │ @@ -309856,23 +309856,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r7, r5 │ │ │ │ ldr r5, [pc, #376] @ (247ba0 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #736 @ (adr r4, 247d10 ) │ │ │ │ + add r5, pc, #0 @ (adr r5, 247a30 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #600 @ (adr r4, 247c8c ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 247dac ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r5, [pc, #64] @ (247a78 ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -309892,23 +309892,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #76] @ 247ad0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d5ac │ │ │ │ + bl 42d5f4 │ │ │ │ cbz r0, 247aa8 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 247620 │ │ │ │ ldr r2, [pc, #64] @ (247aec ) │ │ │ │ @@ -309925,23 +309925,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - stmia r4!, {r1} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ ldr r4, [pc, #664] @ (247d78 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #0 @ (adr r4, 247ae8 ) │ │ │ │ + add r4, pc, #288 @ (adr r4, 247c08 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #888 @ (adr r3, 247e64 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 247b84 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [pc, #352] @ (247c50 ) │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -309962,23 +309962,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42d4cc │ │ │ │ + bl 42d514 │ │ │ │ cbz r0, 247b52 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 247b7c │ │ │ │ str.w r3, [r8, #280] @ 0x118 │ │ │ │ ldr r2, [pc, #108] @ (247bc0 ) │ │ │ │ ldr r3, [pc, #88] @ (247bb0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -309993,79 +309993,79 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r1, r6, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #48] @ (247bc4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #48] @ (247bc8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 247b52 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #1008] @ (247fa0 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r3, pc, #344 @ (adr r3, 247d14 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 247e34 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #144 @ (adr r3, 247c50 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 247d70 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #696] @ (247e7c ) │ │ │ │ movs r5, r6 │ │ │ │ - add r6, pc, #712 @ (adr r6, 247e90 ) │ │ │ │ + add r6, pc, #1000 @ (adr r6, 247fb0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #600 @ (adr r6, 247e24 ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 247f44 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (247ca4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247c7c │ │ │ │ movs r0, #12 │ │ │ │ movs r6, #1 │ │ │ │ blx 181544 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb984 │ │ │ │ + bl 2fb9cc │ │ │ │ blx 183728 │ │ │ │ ldr r3, [pc, #160] @ (247ca8 ) │ │ │ │ ldr r2, [pc, #164] @ (247cac ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r7, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ movs r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r5, [r0, #284] @ 0x11c │ │ │ │ mov sl, r0 │ │ │ │ lsl.w r3, r6, r4 │ │ │ │ tst r3, r5 │ │ │ │ bne.n 247c92 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ @@ -310107,19 +310107,19 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ strd r3, r4, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ b.n 247c2c │ │ │ │ nop │ │ │ │ - add r2, pc, #544 @ (adr r2, 247ec8 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 247fe8 ) │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r2, pc, #224 @ (adr r2, 247d90 ) │ │ │ │ + add r2, pc, #512 @ (adr r2, 247eb0 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -310150,35 +310150,35 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #42 @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r6, #872 @ 0x368 │ │ │ │ movs r1, #3 │ │ │ │ strd r2, r3, [r6, #872] @ 0x368 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r6, #744] @ 0x2e8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 247620 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 247d70 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #140] @ (247dd8 ) │ │ │ │ ldr r3, [pc, #124] @ (247dc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -310226,19 +310226,19 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #192] @ (247e88 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r1, pc, #536 @ (adr r1, 247fec ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 24810c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #328 @ (adr r1, 247f20 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 248040 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r1, [pc, #736] @ (2480bc ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00247ddc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -310252,19 +310252,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (247e48 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fbd7c │ │ │ │ + bl 2fbdc4 │ │ │ │ ldr r1, [pc, #64] @ (247e4c ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f9604 │ │ │ │ ldr r2, [pc, #60] @ (247e50 ) │ │ │ │ ldr r3, [pc, #44] @ (247e44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -310280,15 +310280,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #72] @ (247e8c ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #200 @ (adr r4, 247f14 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 248034 ) │ │ │ │ movs r4, r4 │ │ │ │ ldc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ ldr r0, [pc, #952] @ (24820c ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00247e54 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -310345,42 +310345,42 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #52] @ (247f20 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r2, [pc, #52] @ (247f24 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (247f28 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 247f08 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #340] @ 0x154 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ - itte vs │ │ │ │ - movvs r7, r5 │ │ │ │ - ldrvs r7, [sp, #344] @ 0x158 │ │ │ │ - movvc r4, r4 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + itee ge │ │ │ │ + movge r7, r5 │ │ │ │ + ldrlt r7, [sp, #632] @ 0x278 │ │ │ │ + movlt r4, r4 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 247f8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -310388,63 +310388,63 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #76] @ (247f94 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 247ed0 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbnz r0, 247f7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #600 @ 0x258 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 45a608 │ │ │ │ + b.w 45a650 │ │ │ │ nop │ │ │ │ - itee eq │ │ │ │ - moveq r7, r5 │ │ │ │ - ldrne r7, [sp, #0] │ │ │ │ - movne r4, r4 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + itet pl │ │ │ │ + movpl r7, r5 │ │ │ │ + ldrmi r7, [sp, #288] @ 0x120 │ │ │ │ + movpl r4, r4 │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00247f98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #68] @ (248000 ) │ │ │ │ ldr r2, [pc, #72] @ (248004 ) │ │ │ │ ldr r1, [pc, #72] @ (248008 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w lr, [r0, #56] @ 0x38 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 247fec │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -310456,43 +310456,43 @@ │ │ │ │ mvn.w r0, #2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bkpt 0x0096 │ │ │ │ + bkpt 0x00de │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024800c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r0 │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #68] @ (248074 ) │ │ │ │ ldr r2, [pc, #68] @ (248078 ) │ │ │ │ ldr r1, [pc, #72] @ (24807c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [r0, #60] @ 0x3c │ │ │ │ cbz r1, 24805c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r5, r6, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ @@ -310503,65 +310503,65 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bkpt 0x0020 │ │ │ │ + bkpt 0x0068 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248080 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #624 @ 0x270 │ │ │ │ mov r5, r1 │ │ │ │ - bl 45a658 │ │ │ │ + bl 45a6a0 │ │ │ │ cbnz r0, 2480e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 247048 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 248110 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 45aafc │ │ │ │ + bl 45ab44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #104] @ (248128 ) │ │ │ │ ldr r2, [pc, #104] @ (24812c ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (248130 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 248122 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #600 @ 0x258 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 45a9cc │ │ │ │ + bl 45aa14 │ │ │ │ cbnz r0, 2480fc │ │ │ │ ldr.w r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24809e │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add.w r2, r5, #36 @ 0x24 │ │ │ │ @@ -310574,19 +310574,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn.w r0, #2 │ │ │ │ b.n 248110 │ │ │ │ - pop {r4, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248134 : │ │ │ │ strb r1, [r0, #21] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -310602,15 +310602,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00248148 : │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (248154 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ @ instruction: 0x478a │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -310659,32 +310659,32 @@ │ │ │ │ ldr r3, [pc, #52] @ (248214 ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #52] @ (248218 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r2 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r0, pc, #672 @ (adr r0, 2484b4 ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 2485d4 ) │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, pc} │ │ │ │ movs r7, r5 │ │ │ │ - add r0, pc, #544 @ (adr r0, 24843c ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 24855c ) │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 248264 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310692,36 +310692,36 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (24826c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (248270 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf6f60022 │ │ │ │ + @ instruction: 0xf73e0022 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldr r0, [pc, #4] @ (24827c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ mov lr, r2 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -310730,15 +310730,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #436] @ (24844c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #424] @ (248450 ) │ │ │ │ ldr r5, [pc, #424] @ (248454 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #424] @ (248458 ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #424] @ (24845c ) │ │ │ │ @@ -310747,121 +310747,121 @@ │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #420] @ (248460 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [pc, #416] @ (248464 ) │ │ │ │ add r3, pc │ │ │ │ ldr r6, [pc, #416] @ (248468 ) │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #416] @ (24846c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #412] @ (248470 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #408] @ (248474 ) │ │ │ │ ldr r2, [pc, #412] @ (248478 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #400] @ (24847c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #396] @ (248480 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #392] @ (248484 ) │ │ │ │ ldr r2, [pc, #396] @ (248488 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #384] @ (24848c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #372] @ (248490 ) │ │ │ │ ldr r1, [pc, #376] @ (248494 ) │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #372] @ (248498 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #356] @ (24849c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #344] @ (2484a0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #344] @ (2484a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #344] @ (2484a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2fb8bc │ │ │ │ + bl 2fb904 │ │ │ │ ldr r2, [pc, #328] @ (2484ac ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #320] @ (2484b0 ) │ │ │ │ ldr r1, [pc, #324] @ (2484b4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #320] @ (2484b8 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #304] @ (2484bc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #296] @ (2484c0 ) │ │ │ │ ldr r1, [pc, #300] @ (2484c4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #296] @ (2484c8 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #280] @ (2484cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #276] @ (2484d0 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r2, [pc, #276] @ (2484d4 ) │ │ │ │ ldr r3, [pc, #276] @ (2484d8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #276] @ (2484dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -310869,156 +310869,156 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #268] @ (2484e0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fc7d8 │ │ │ │ + bl 2fc820 │ │ │ │ ldr r2, [pc, #256] @ (2484e4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #252] @ (2484e8 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #252] @ (2484ec ) │ │ │ │ ldr r2, [pc, #252] @ (2484f0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #240] @ (2484f4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #236] @ (2484f8 ) │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #236] @ (2484fc ) │ │ │ │ ldr r2, [pc, #236] @ (248500 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #224] @ (248504 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #216] @ (248508 ) │ │ │ │ ldr r2, [pc, #220] @ (24850c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (248510 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fc6f0 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + b.w 2fc738 │ │ │ │ + pop {r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ lsls r7, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb5c0022 │ │ │ │ + @ instruction: 0xfba40022 │ │ │ │ lsls r7, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ mvns r0, r1 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + add r0, pc, #160 @ (adr r0, 248510 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ lsrs r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + add r0, pc, #144 @ (adr r0, 248510 ) │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + add r0, pc, #176 @ (adr r0, 248540 ) │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + add r0, pc, #72 @ (adr r0, 2484e8 ) │ │ │ │ movs r4, r4 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #168 @ (adr r0, 248550 ) │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r6, r0 │ │ │ │ + cbz r6, 2484ee │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #168 @ (adr r0, 248558 ) │ │ │ │ movs r4, r4 │ │ │ │ lsrs r3, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r0, #13] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #248 @ (adr r0, 2485b8 ) │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, ip, #10616832 @ 0xa20000 │ │ │ │ + addw r0, r4, #2082 @ 0x822 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #248 @ (adr r0, 2485c8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + subs.w r0, lr, #10616832 @ 0xa20000 │ │ │ │ + add r0, pc, #232 @ (adr r0, 2485d0 ) │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xfa4e0022 │ │ │ │ + @ instruction: 0xfa960022 │ │ │ │ lsls r1, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + add r0, pc, #184 @ (adr r0, 2485b0 ) │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf5320022 │ │ │ │ + sbcs.w r0, sl, #10616832 @ 0xa20000 │ │ │ │ lsrs r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #248 @ (adr r0, 248600 ) │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], {34} @ 0x22 │ │ │ │ + ldc2l 0, cr0, [r8], {34} @ 0x22 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #516] @ (24872c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #516] @ (248730 ) │ │ │ │ @@ -311034,26 +311034,26 @@ │ │ │ │ mov fp, r3 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2f5b2c │ │ │ │ + bl 2f5b74 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cbz r3, 24857e │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 248594 │ │ │ │ @@ -311079,27 +311079,27 @@ │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ cbz r3, 2485ca │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 248692 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 248686 │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24867a │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 441cc4 │ │ │ │ + bl 441d0c │ │ │ │ movw r3, #16257 @ 0x3f81 │ │ │ │ movt r3, #4064 @ 0xfe0 │ │ │ │ adds r0, #1 │ │ │ │ umull r2, r3, r3, r0 │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ add.w r3, r3, r3, lsl #7 │ │ │ │ @@ -311132,15 +311132,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #264] @ (248744 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 24857e │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2486cc │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24857e │ │ │ │ eor.w r5, r9, #1 │ │ │ │ @@ -311149,119 +311149,119 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ uxtb r5, r5 │ │ │ │ strd r5, r8, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43bd3c │ │ │ │ + bl 43bd84 │ │ │ │ b.n 24857e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ b.n 2485da │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r6 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ b.n 2485d2 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #164] @ (248748 ) │ │ │ │ mov r1, r0 │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #160] @ (24874c ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r3, [pc, #128] @ (248750 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r4, [pc, #128] @ (248754 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #116] @ (248758 ) │ │ │ │ ldr r1, [pc, #120] @ (24875c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24857e │ │ │ │ ldr r3, [pc, #100] @ (248760 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #100] @ (248764 ) │ │ │ │ ldr r1, [pc, #100] @ (248768 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24857e │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ blx 181400 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ it gt │ │ │ │ movgt r2, #5 │ │ │ │ b.n 24860a │ │ │ │ nop │ │ │ │ - cbnz r4, 24875e │ │ │ │ + rev r4, r0 │ │ │ │ movs r7, r5 │ │ │ │ rors r2, r2 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf3fc0022 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + orr.w r0, r4, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb836 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ movs r4, r4 │ │ │ │ - b.w 2fa8c0 │ │ │ │ + b.w 2fa908 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2487b8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -311269,114 +311269,114 @@ │ │ │ │ ldr r1, [pc, #52] @ (2487c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #34] @ 0x22 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb766 │ │ │ │ + @ instruction: 0xb7ae │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ movs r3, r4 │ │ │ │ - sub.w r0, r2, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf1ea0022 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248804 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248808 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24880c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #34] @ 0x22 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb75a │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ movs r3, r4 │ │ │ │ - adcs.w r0, r0, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf1980022 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248850 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248854 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248858 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #38] @ 0x26 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb6c6 │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r4, #2 │ │ │ │ + asrs r6, r5, #3 │ │ │ │ movs r3, r4 │ │ │ │ - add.w r0, r4, #34 @ 0x22 │ │ │ │ + adc.w r0, ip, #34 @ 0x22 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 24889c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2488a0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2488a4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf0b80022 │ │ │ │ + add.w r0, r0, #34 @ 0x22 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2488ec │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -311384,171 +311384,171 @@ │ │ │ │ ldr r1, [pc, #48] @ (2488f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + cpsid ai │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r1, #32 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ - orn r0, sl, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf0b20022 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248938 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (24893c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248940 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb626 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ movs r3, r4 │ │ │ │ - ands.w r0, ip, #34 @ 0x22 │ │ │ │ + orn r0, r4, #34 @ 0x22 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248984 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248988 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24898c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #35] @ 0x23 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ movs r3, r4 │ │ │ │ - vaddl.s16 q8, d0, d18 │ │ │ │ + ands.w r0, r8, #34 @ 0x22 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2489d0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2489d4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2489d8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ movs r3, r4 │ │ │ │ - vaddl.s8 q0, d4, d18 │ │ │ │ + vaddl.s8 q8, d12, d18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248a1c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248a20 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248a24 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r6, lr} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ movs r3, r4 │ │ │ │ - vhadd.s d0, d8, d18 │ │ │ │ + vaddl.s8 q0, d0, d18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 248a6c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (248a70 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (248a74 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r1, #26 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ movs r3, r4 │ │ │ │ - cdp 0, 14, cr0, cr12, cr2, {1} │ │ │ │ + vhadd.s d0, d4, d18 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #52] @ 248ac0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -311558,27 +311558,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (248ac8 ) │ │ │ │ add.w ip, ip, #24 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 42d4cc │ │ │ │ + b.w 42d514 │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cdp 0, 9, cr0, cr8, cr2, {1} │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + cdp 0, 14, cr0, cr0, cr2, {1} │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 248b58 │ │ │ │ sub sp, #24 │ │ │ │ @@ -311596,23 +311596,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #24] │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ ldr r2, [pc, #60] @ (248b6c ) │ │ │ │ ldr r3, [pc, #44] @ (248b60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -311623,22 +311623,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r3} │ │ │ │ + push {r1, r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ subs r4, #14 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr2, {1} │ │ │ │ - lsrs r6, r1, #23 │ │ │ │ + cdp 0, 7, cr0, cr14, cr2, {1} │ │ │ │ + lsrs r6, r2, #24 │ │ │ │ movs r3, r4 │ │ │ │ subs r3, #210 @ 0xd2 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -311650,15 +311650,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #108] @ (248bf8 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ orrs r0, r1 │ │ │ │ it eq │ │ │ │ strbeq.w r6, [r4, #37] @ 0x25 │ │ │ │ bne.n 248bc2 │ │ │ │ @@ -311674,32 +311674,32 @@ │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (248c00 ) │ │ │ │ mov.w r2, #456 @ 0x1c8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cbz r0, 248c4e │ │ │ │ + cbz r0, 248c60 │ │ │ │ movs r7, r5 │ │ │ │ - stc 0, cr0, [r4, #136]! @ 0x88 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + stcl 0, cr0, [ip, #136]! @ 0x88 │ │ │ │ + lsrs r0, r1, #22 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 248c94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -311708,15 +311708,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (248c9c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 248c44 │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -311734,30 +311734,30 @@ │ │ │ │ bl 232774 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ add.w r2, r5, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ strb.w r5, [r4, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - uxtb r2, r2 │ │ │ │ + cbz r2, 248cde │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r0, r6, #18 │ │ │ │ + lsrs r0, r7, #19 │ │ │ │ movs r3, r4 │ │ │ │ - stc 0, cr0, [lr, #-136] @ 0xffffff78 │ │ │ │ + ldcl 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 248d30 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (248d34 ) │ │ │ │ @@ -311765,15 +311765,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (248d38 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 248ce0 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -311791,55 +311791,55 @@ │ │ │ │ bl 232774 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ rsb r2, r5, #13 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ strb.w r5, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r7 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ movs r3, r4 │ │ │ │ - ldcl 0, cr0, [r2], #-136 @ 0xffffff78 │ │ │ │ + ldc 0, cr0, [sl], #136 @ 0x88 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (248dbc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (248dc0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #112] @ (248dc4 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r2, [pc, #92] @ (248dc8 ) │ │ │ │ ldr r1, [pc, #96] @ (248dcc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ bl 1ebd78 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r5, #32] │ │ │ │ bl 1ebd70 │ │ │ │ mov r3, r0 │ │ │ │ @@ -311855,22 +311855,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbz r4, 248de6 │ │ │ │ + cbz r4, 248df8 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ movs r3, r4 │ │ │ │ - rsbs r0, sl, r2, asr #32 │ │ │ │ - movs r1, #30 │ │ │ │ + stc 0, cr0, [r2], #-136 @ 0xffffff78 │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ (248e74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -311880,15 +311880,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #144] @ (248e7c ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 248e2e │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ @@ -311908,15 +311908,15 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #76] @ (248e84 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #475 @ 0x1db │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -311925,28 +311925,28 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #40] @ (248e8c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #479 @ 0x1df │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 248e1a │ │ │ │ - cbz r0, 248e7a │ │ │ │ + cbz r0, 248e8c │ │ │ │ movs r7, r5 │ │ │ │ - adc.w r0, r4, r2, asr #32 │ │ │ │ - lsrs r0, r4, #11 │ │ │ │ + @ instruction: 0xeb8c0022 │ │ │ │ + lsrs r0, r5, #12 │ │ │ │ movs r3, r4 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #368] @ 0x170 │ │ │ │ movs r4, r4 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ movs r4, r4 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #168] @ (248f4c ) │ │ │ │ @@ -311965,23 +311965,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42d4cc │ │ │ │ + bl 42d514 │ │ │ │ cbz r0, 248ef2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 248f1c │ │ │ │ str.w r3, [r8, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #108] @ (248f60 ) │ │ │ │ ldr r3, [pc, #88] @ (248f50 ) │ │ │ │ add r2, pc │ │ │ │ @@ -311996,45 +311996,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (248f64 ) │ │ │ │ ldr r4, [pc, #56] @ (248f68 ) │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ strd r6, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 248ef2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + sub sp, #24 │ │ │ │ movs r7, r5 │ │ │ │ - orns r0, lr, r2, asr #32 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + pkhtb r0, r6, r2, asr #32 │ │ │ │ + lsrs r4, r2, #9 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, #14 │ │ │ │ movs r5, r6 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (249038 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -312052,23 +312052,23 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3be9ec │ │ │ │ + bl 3bea34 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cbz r4, 248fee │ │ │ │ mov r3, r4 │ │ │ │ b.n 248fc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 24901e │ │ │ │ ldrh.w ip, [r3, #4] │ │ │ │ @@ -312080,18 +312080,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #120] @ (249054 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3be3c8 │ │ │ │ + bl 3be410 │ │ │ │ ldr r2, [pc, #96] @ (249058 ) │ │ │ │ ldr r3, [pc, #72] @ (249040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312105,35 +312105,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 441350 │ │ │ │ + bl 441398 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 249020 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b.n 248fee │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ movs r7, r5 │ │ │ │ adds r7, #118 @ 0x76 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe99c0022 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + strd r0, r0, [r4, #136]! @ 0x88 │ │ │ │ + lsrs r0, r0, #6 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ movs r7, r5 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #424] @ 0x1a8 │ │ │ │ + str r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r4 │ │ │ │ adds r7, #12 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312153,30 +312153,30 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add.w r2, r0, #48 @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r4, [r2, #4]! │ │ │ │ cbnz r4, 2490ea │ │ │ │ adds r3, #32 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.n 2490a2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3be9ec │ │ │ │ + bl 3bea34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3be3c8 │ │ │ │ + bl 3be410 │ │ │ │ ldr r2, [pc, #120] @ (24913c ) │ │ │ │ ldr r3, [pc, #112] @ (249134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312204,28 +312204,28 @@ │ │ │ │ blx 181544 │ │ │ │ str r0, [r6, #0] │ │ │ │ strh r4, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ adds r2, r4, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ bne.n 249106 │ │ │ │ b.n 2490ae │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ movs r7, r5 │ │ │ │ adds r6, #134 @ 0x86 │ │ │ │ movs r5, r6 │ │ │ │ - stmia.w lr!, {r1, r5} │ │ │ │ + ldrd r0, r0, [r6], #136 @ 0x88 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312237,15 +312237,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #220] @ (24923c ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #38] @ 0x26 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2491b4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 249206 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ee30 │ │ │ │ @@ -312288,47 +312288,46 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43bd3c │ │ │ │ + bl 43bd84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249184 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ b.n 249184 │ │ │ │ ldr r4, [pc, #56] @ (249240 ) │ │ │ │ add.w r3, r6, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #52] @ (249244 ) │ │ │ │ movs r2, #237 @ 0xed │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 2491e0 │ │ │ │ - movs r2, r4 │ │ │ │ - lsls r6, r5, #29 │ │ │ │ + @ instruction: 0xe81a0022 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ movs r3, r4 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #220] @ (249338 ) │ │ │ │ @@ -312347,28 +312346,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 22ee30 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 2492e6 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ cbz r0, 2492bc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [r4, #24] │ │ │ │ beq.n 249308 │ │ │ │ ldr r2, [pc, #140] @ (24934c ) │ │ │ │ @@ -312386,74 +312385,74 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #100] @ (249350 ) │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #100] @ (249354 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2492bc │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #76] @ (249358 ) │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #72] @ (24935c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2492bc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 2490d4 │ │ │ │ + b.n 249164 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r2, #25 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #632] @ 0x278 │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00249360 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #34] @ 0x22 │ │ │ │ cbz r3, 24937c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2fba40 │ │ │ │ - bl 2fb984 │ │ │ │ + b.w 2fba88 │ │ │ │ + bl 2fb9cc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 183724 │ │ │ │ │ │ │ │ 00249388 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -312527,23 +312526,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (24944c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #16 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #368] @ 0x170 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (249458 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ adds r4, #246 @ 0xf6 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312551,32 +312550,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (2494a4 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #48] @ (2494a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (2494ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -312586,54 +312585,54 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #68] @ (249510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #52] @ (249514 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (249518 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 44ffa4 │ │ │ │ + bl 44ffec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #32] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + add r3, sp, #840 @ 0x348 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #32] │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ cbz r4, 249550 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 44c524 │ │ │ │ + bl 44c56c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 249d60 │ │ │ │ @@ -312657,24 +312656,24 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2495a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 294d18 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #136 @ 0x88 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2495dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -312682,28 +312681,28 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2495e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44f170 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + b.w 44f1b8 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (2495f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ adds r3, #146 @ 0x92 │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -312714,34 +312713,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #132] @ (249698 ) │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (24969c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #124] @ (2496a0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r2, [r6, #20] │ │ │ │ cbz r2, 249664 │ │ │ │ add.w r3, r4, #20 │ │ │ │ ldr r4, [pc, #100] @ (2496a4 ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312759,25 +312758,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #736] @ 0x2e0 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #696 @ (adr r2, 24995c ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 249a7c ) │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #936] @ 0x3a8 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2496fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -312786,15 +312785,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (249704 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (249708 ) │ │ │ │ ldr r2, [pc, #48] @ (24970c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (249710 ) │ │ │ │ add r2, pc │ │ │ │ @@ -312802,29 +312801,29 @@ │ │ │ │ ldr r2, [pc, #40] @ (249714 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (249718 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc608 │ │ │ │ - add r1, sp, #712 @ 0x2c8 │ │ │ │ + b.w 2fc650 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 24975c │ │ │ │ sub sp, #8 │ │ │ │ @@ -312832,28 +312831,28 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (249764 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #32 │ │ │ │ - bl 3af3cc │ │ │ │ + bl 3af414 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #624 @ (adr r1, 2499d8 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 249af8 ) │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2497d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312861,15 +312860,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (2497d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cbz r3, 2497ba │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r2, [r3, #12] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ subs r2, r2, r1 │ │ │ │ add r0, r2 │ │ │ │ @@ -312887,19 +312886,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #968 @ 0x3c8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r1, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #328 @ (adr r1, 249924 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 249a44 ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (249870 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -312915,29 +312914,29 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cbz r4, 249840 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r7, #2 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ mov r5, r4 │ │ │ │ mov.w r2, #2 │ │ │ │ it cs │ │ │ │ movcs r5, #255 @ 0xff │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r7, [sp, #8] │ │ │ │ strb.w r5, [sp, #9] │ │ │ │ - bl 3aeb00 │ │ │ │ + bl 3aeb48 │ │ │ │ subs r4, r4, r5 │ │ │ │ bne.n 249820 │ │ │ │ ldr r2, [pc, #64] @ (249884 ) │ │ │ │ ldr r3, [pc, #56] @ (24987c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -312951,23 +312950,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ movs r7, r5 │ │ │ │ cmp r7, #6 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #856 @ (adr r0, 249bdc ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 2498fc ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #192 @ 0xc0 │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -312977,35 +312976,35 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #64] @ (2498e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ adds r0, #32 │ │ │ │ - bl 3aefd4 │ │ │ │ + bl 3af01c │ │ │ │ cbz r0, 2498ca │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2498ca │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, pc, #840 @ (adr r7, 249c28 ) │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #200 @ (adr r0, 2499b0 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 249ad0 ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #132] @ (249980 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -313015,15 +313014,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (249984 ) │ │ │ │ add.w r1, r3, #12 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (249988 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r6, #0 │ │ │ │ itt gt │ │ │ │ movgt r7, r0 │ │ │ │ movgt.w r9, #0 │ │ │ │ bgt.n 24995e │ │ │ │ b.n 249968 │ │ │ │ ldrd r0, r5, [r4, #12] │ │ │ │ @@ -313059,19 +313058,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #464 @ (adr r7, 249b54 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 249c74 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + add r0, pc, #80 @ (adr r0, 2499dc ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (249a7c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -313081,25 +313080,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ cbz r0, 249a18 │ │ │ │ - bl 3b6e88 │ │ │ │ + bl 3b6ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249a4c │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 3af030 │ │ │ │ + bl 3af078 │ │ │ │ cbnz r0, 2499e8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -313111,15 +313110,15 @@ │ │ │ │ add.w r0, r4, #32 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (249a8c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3af388 │ │ │ │ + bl 3af3d0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -313132,15 +313131,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ ldr r4, [pc, #104] @ (249a98 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -313151,42 +313150,42 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ movs r4, #3 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426f4 │ │ │ │ + bl 44273c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #824 @ (adr r6, 249dbc ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 249adc ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, r1] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ movs r5, r4 │ │ │ │ ldr r0, [pc, #4] @ (249aa8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ cmp r7, #14 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313195,39 +313194,39 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #56] @ (249b00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w ip, [pc, #40] @ 249b04 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #40] @ (249b08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #40] @ (249b0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [lr, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc6f0 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 249ee4 ) │ │ │ │ + b.w 2fc738 │ │ │ │ + add r6, pc, #264 @ (adr r6, 249c04 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [pc, #608] @ (249d60 ) │ │ │ │ + ldr r4, [pc, #896] @ (249e80 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #440] @ (249cbc ) │ │ │ │ + ldr r4, [pc, #728] @ (249ddc ) │ │ │ │ movs r2, r4 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #136] @ (249bac ) │ │ │ │ @@ -313246,21 +313245,21 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (249bbc ) │ │ │ │ movs r3, #20 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #20 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 249b74 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -313282,26 +313281,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 249b78 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #592 @ (adr r5, 249e08 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 249f28 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r7, #24] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313311,28 +313310,28 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #44] @ (249c0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #904 @ (adr r4, 249f90 ) │ │ │ │ + add r5, pc, #168 @ (adr r5, 249cb0 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r2, #22] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r4, #22] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 249c5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -313340,33 +313339,33 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #56] @ (249c64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3, #24]! │ │ │ │ str r3, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #600 @ (adr r4, 249eb8 ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 249fd8 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r0, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (249cc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -313374,15 +313373,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #76] @ (249ccc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 249ca8 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 181844 │ │ │ │ @@ -313397,42 +313396,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #256 @ (adr r4, 249dc8 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 249ee8 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00249cd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #100] @ (249d54 ) │ │ │ │ ldr r2, [pc, #100] @ (249d58 ) │ │ │ │ ldr r1, [pc, #104] @ (249d5c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ cbz r2, 249d3e │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #24 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313458,19 +313457,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r3, pc, #816 @ (adr r3, 24a088 ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 249da8 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00249d60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313507,15 +313506,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (249dc4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ cmp r4, #46 @ 0x2e │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313524,28 +313523,28 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (249e10 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r0, #14] │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #96 @ (adr r3, 249e70 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 249f90 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r1, #10] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (249e58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -313554,29 +313553,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (249e60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #824 @ (adr r2, 24a194 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 249eb4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r0, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (249ea8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -313585,29 +313584,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (249eb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #504 @ (adr r2, 24a0a4 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 24a1c4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r6, #4] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 249f10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313615,15 +313614,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #72] @ (249f18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #56] @ 249f1c │ │ │ │ ldr r1, [pc, #56] @ (249f20 ) │ │ │ │ ldr r2, [pc, #60] @ (249f24 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (249f28 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -313635,29 +313634,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #184 @ (adr r2, 249fcc ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 24a0ec ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ movs r4, r4 │ │ │ │ - b.n 249fd8 │ │ │ │ + b.n 24a068 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ vminnm.f16 , , │ │ │ │ vminnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (249f38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313665,15 +313664,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (249fdc ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #140] @ (249fe0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbnz r4, 249f7e │ │ │ │ b.n 249fb2 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ @@ -313708,34 +313707,34 @@ │ │ │ │ blx 18155c │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 450080 │ │ │ │ + b.w 4500c8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r2, pc, #32 @ (adr r2, 249ffc ) │ │ │ │ + add r2, pc, #320 @ (adr r2, 24a11c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r2, [r2, #8] │ │ │ │ + ldrh r2, [r3, #10] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #736 @ (adr r1, 24a2c8 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 249fe8 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 24a044 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313744,15 +313743,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (24a04c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (24a050 ) │ │ │ │ ldr r2, [pc, #48] @ (24a054 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (24a058 ) │ │ │ │ add r2, pc │ │ │ │ @@ -313760,45 +313759,45 @@ │ │ │ │ ldr r2, [pc, #40] @ (24a05c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (24a060 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc608 │ │ │ │ - add r1, pc, #328 @ (adr r1, 24a190 ) │ │ │ │ + b.w 2fc650 │ │ │ │ + add r1, pc, #616 @ (adr r1, 24a2b0 ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #4] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 24a0b8 │ │ │ │ ldr r2, [pc, #64] @ (24a0bc ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #64] @ (24a0c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cbz r2, 24a0a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -313807,21 +313806,21 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #28] @ (24a0c4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450080 │ │ │ │ + b.w 4500c8 │ │ │ │ nop │ │ │ │ - add r0, pc, #888 @ (adr r0, 24a434 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 24a154 ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313829,15 +313828,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (24a130 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #80] @ (24a134 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #13 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [pc, #60] @ (24a138 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ @@ -313852,55 +313851,55 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #488 @ (adr r0, 24a318 ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 24a438 ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r0, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #56] @ 24a188 │ │ │ │ ldr r2, [pc, #56] @ (24a18c ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #56] @ (24a190 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 24a17c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 437788 │ │ │ │ + bl 4377d0 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ - add r0, pc, #24 @ (adr r0, 24a1a4 ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 24a2c4 ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #116] @ (24a21c ) │ │ │ │ @@ -313908,22 +313907,22 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (24a224 ) │ │ │ │ movs r3, #18 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 24a1e4 │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 437664 │ │ │ │ + bl 4376ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #32] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -313939,61 +313938,61 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #56] @ (24a234 ) │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r7, #52] @ 0x34 │ │ │ │ + strh r0, [r0, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #32] @ 24a26c │ │ │ │ ldr r2, [pc, #32] @ (24a270 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #32] @ (24a274 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (24a318 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -314004,24 +314003,24 @@ │ │ │ │ ldr r2, [pc, #136] @ (24a320 ) │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #120] @ (24a324 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (24a328 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ cbnz r2, 24a2ea │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ mov r0, r7 │ │ │ │ @@ -314040,41 +314039,41 @@ │ │ │ │ ldr r1, [pc, #60] @ (24a32c ) │ │ │ │ ldr r4, [pc, #60] @ (24a330 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (24a33c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ movs r7, #30 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #396] @ (24a4dc ) │ │ │ │ @@ -314085,15 +314084,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (24a4e4 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 24a484 │ │ │ │ ldr.w r3, [r0, #248] @ 0xf8 │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a4b6 │ │ │ │ @@ -314164,39 +314163,39 @@ │ │ │ │ ldr r4, [pc, #156] @ (24a4e8 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24a498 │ │ │ │ ldrb.w r3, [r0, #274] @ 0x112 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a39e │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a39e │ │ │ │ ldr r4, [pc, #124] @ (24a4ec ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24a498 │ │ │ │ ldr r4, [pc, #104] @ (24a4f0 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ @@ -314208,35 +314207,35 @@ │ │ │ │ ldr r4, [pc, #60] @ (24a4f4 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24a498 │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r5 │ │ │ │ - ble.n 24a54c │ │ │ │ + ble.n 24a5dc │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r7, #23] │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (24a5dc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -314245,177 +314244,177 @@ │ │ │ │ ldr r1, [pc, #212] @ (24a5e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #196] @ (24a5e8 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [pc, #196] @ (24a5ec ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #196] @ (24a5f0 ) │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #196] @ (24a5f4 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #192] @ (24a5f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r3, [pc, #184] @ (24a5fc ) │ │ │ │ ldr r2, [pc, #188] @ (24a600 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (24a604 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r1, [pc, #180] @ (24a608 ) │ │ │ │ ldr r2, [pc, #180] @ (24a60c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #180] @ (24a610 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #176] @ (24a614 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r3, [pc, #164] @ (24a618 ) │ │ │ │ ldr r1, [pc, #168] @ (24a61c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #164] @ (24a620 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #148] @ (24a624 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r3, [pc, #140] @ (24a628 ) │ │ │ │ ldr r2, [pc, #144] @ (24a62c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #144] @ (24a630 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #136] @ (24a634 ) │ │ │ │ ldr r1, [pc, #136] @ (24a638 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (24a63c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #132] @ (24a640 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #120] @ (24a644 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fcd78 │ │ │ │ + b.w 2fcdc0 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xf3c20022 │ │ │ │ - bmi.n 24a624 │ │ │ │ + and.w r0, sl, #10616832 @ 0xa20000 │ │ │ │ + bmi.n 24a6b4 │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 24a6c0 │ │ │ │ + blt.n 24a550 │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #248 @ 0xf8 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #7] │ │ │ │ + ldrb r0, [r6, #8] │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r0, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24a688 │ │ │ │ ldr r2, [pc, #44] @ (24a68c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24a690 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #274] @ 0x112 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 24a6e8 │ │ │ │ + bge.n 24a778 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -314423,84 +314422,84 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #44] @ (24a6dc ) │ │ │ │ ldr r1, [pc, #48] @ (24a6e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #272] @ 0x110 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24a69c │ │ │ │ + bge.n 24a72c │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24a724 │ │ │ │ ldr r2, [pc, #44] @ (24a728 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24a72c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #272] @ 0x110 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24a64c │ │ │ │ + bls.n 24a6dc │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 24a768 │ │ │ │ ldr r2, [pc, #36] @ (24a76c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (24a770 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24a7f8 │ │ │ │ + bls.n 24a688 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #112] @ 24a7f8 │ │ │ │ @@ -314517,23 +314516,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #276] @ 0x114 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3e3b00 │ │ │ │ + bl 3e3b48 │ │ │ │ ldr r2, [pc, #56] @ (24a80c ) │ │ │ │ ldr r3, [pc, #44] @ (24a800 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314543,23 +314542,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + ldr r2, [sp, #520] @ 0x208 │ │ │ │ movs r7, r5 │ │ │ │ subs r6, r5, #5 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 24a7ec │ │ │ │ + bls.n 24a87c │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r3, #10] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r6, #4 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314578,23 +314577,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #264] @ 0x108 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ ldr r2, [pc, #60] @ (24a8ac ) │ │ │ │ ldr r3, [pc, #44] @ (24a8a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314605,23 +314604,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ movs r7, r5 │ │ │ │ subs r2, r2, #3 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 24a954 │ │ │ │ + bhi.n 24a7e4 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ movs r4, r4 │ │ │ │ subs r2, r2, #2 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314640,23 +314639,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ ldr r2, [pc, #60] @ (24a94c ) │ │ │ │ ldr r3, [pc, #44] @ (24a940 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314667,23 +314666,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ movs r7, r5 │ │ │ │ subs r2, r6, #0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 24a8b4 │ │ │ │ + bvc.n 24a944 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r4, r4 │ │ │ │ adds r2, r6, #7 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314698,92 +314697,92 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (24a9fc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #120] @ (24aa00 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249388 │ │ │ │ cbnz r0, 24a9bc │ │ │ │ strb.w r8, [r6, #274] @ 0x112 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #64] @ (24aa04 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + beq.n 24aa0c │ │ │ │ movs r2, r4 │ │ │ │ - vhadd.s16 d16, d14, d18 │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + vaddl.s32 q0, d6, d18 │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ movs r4, r4 │ │ │ │ - bvc.n 24aa10 │ │ │ │ + bvc.n 24aaa0 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 24aa40 │ │ │ │ ldr r2, [pc, #36] @ (24aa44 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (24aa48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ nop │ │ │ │ - str r7, [sp, #664] @ 0x298 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 24ab20 │ │ │ │ + bvs.n 24a9b0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (24aad4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -314792,24 +314791,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (24aadc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #100] @ (24aae0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (24aae4 ) │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249388 │ │ │ │ cbz r0, 24aa9c │ │ │ │ ldrb.w r3, [r4, #272] @ 0x110 │ │ │ │ cbnz r3, 24aab0 │ │ │ │ add sp, #8 │ │ │ │ @@ -314827,24 +314826,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 22ee30 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 437418 │ │ │ │ + b.w 437460 │ │ │ │ nop │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r5 │ │ │ │ - cdp 0, 6, cr0, cr10, cr2, {1} │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + cdp 0, 11, cr0, cr2, cr2, {1} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 24ab08 │ │ │ │ + bvs.n 24ab98 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #140] @ (24ab88 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -314858,65 +314857,65 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (24ab94 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #116] @ (24ab98 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249388 │ │ │ │ cbnz r0, 24ab52 │ │ │ │ mov r3, r8 │ │ │ │ add.w r2, r6, #276 @ 0x114 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3e3b00 │ │ │ │ + b.w 3e3b48 │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #64] @ (24ab9c ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stcl 0, cr0, [r6, #136] @ 0x88 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + cdp 0, 0, cr0, cr14, cr2, {1} │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 24ac78 │ │ │ │ + bpl.n 24ab08 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (24ac74 ) │ │ │ │ @@ -314937,36 +314936,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #160] @ (24ac8c ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 249388 │ │ │ │ cbnz r0, 24ac4e │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ cbz r0, 24ac24 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #104] @ (24ac90 ) │ │ │ │ ldr r3, [pc, #80] @ (24ac78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -314980,43 +314979,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #60] @ (24ac94 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24ac24 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r1, r5 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #32] │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ movs r4, r4 │ │ │ │ - ldcl 0, cr0, [ip], #136 @ 0x88 │ │ │ │ - bmi.n 24abd0 │ │ │ │ + stcl 0, cr0, [r4, #-136] @ 0xffffff78 │ │ │ │ + bmi.n 24ac60 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r3, r3 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r6, #24] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (24ad6c ) │ │ │ │ @@ -315037,36 +315036,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #160] @ (24ad84 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 249388 │ │ │ │ cbnz r0, 24ad46 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ cbz r0, 24ad1c │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #264] @ 0x108 │ │ │ │ ldr r2, [pc, #104] @ (24ad88 ) │ │ │ │ ldr r3, [pc, #80] @ (24ad70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -315080,43 +315079,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #60] @ (24ad8c ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24ad1c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r2, r1 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ movs r4, r4 │ │ │ │ - stc 0, cr0, [r4], {34} @ 0x22 │ │ │ │ - bcc.n 24acd8 │ │ │ │ + mcrr 0, 2, r0, ip, cr2 │ │ │ │ + bcc.n 24ad68 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r4, r7 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (24ae3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -315129,24 +315128,24 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #140] @ (24ae48 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #132] @ (24ae4c ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249388 │ │ │ │ cbnz r0, 24ae0a │ │ │ │ ldr.w r0, [r6, #248] @ 0xf8 │ │ │ │ blx 181844 │ │ │ │ mov r0, r8 │ │ │ │ @@ -315157,46 +315156,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #60] @ (24ae50 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - adds.w r0, lr, r2, asr #32 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + sbc.w r0, r6, r2, asr #32 │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 24addc │ │ │ │ + bcc.n 24ae6c │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (24ae5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ adds r2, r6, #0 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -315242,15 +315241,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c640 │ │ │ │ + bl 43c688 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 24af18 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 24fe44 │ │ │ │ ldrd r3, r1, [r4, #24] │ │ │ │ @@ -315261,15 +315260,15 @@ │ │ │ │ ldr r3, [pc, #76] @ (24af54 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (24af58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315283,28 +315282,28 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (24af64 ) │ │ │ │ add r3, pc │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24af1a │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 24afb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315312,31 +315311,31 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (24afb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #36] @ (24afbc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r5 │ │ │ │ - strd r0, r0, [ip, #-136] @ 0x88 │ │ │ │ - ldmia r1, {r1, r3, r5, r7} │ │ │ │ + @ instruction: 0xe9940022 │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (24b018 ) │ │ │ │ @@ -315345,42 +315344,42 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #72] @ (24b020 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #56] @ (24b024 ) │ │ │ │ ldr r1, [pc, #56] @ (24b028 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #37] @ 0x25 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r5, #14] │ │ │ │ movs r4, r4 │ │ │ │ - strd r0, r0, [r4], #136 @ 0x88 │ │ │ │ - ldmia r1!, {r6} │ │ │ │ + stmdb ip!, {r1, r5} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -315393,15 +315392,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r8, pc │ │ │ │ mov r9, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249360 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24ffa4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -315417,15 +315416,15 @@ │ │ │ │ ldrd r6, r7, [r7, #256] @ 0x100 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ movne r3, #7 │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - bl 43d7a4 │ │ │ │ + bl 43d7ec │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 24b132 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24fe44 │ │ │ │ @@ -315469,33 +315468,33 @@ │ │ │ │ ldr r4, [pc, #60] @ (24b15c ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bgt.n 24b074 │ │ │ │ + bgt.n 24b104 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 24b210 │ │ │ │ sub sp, #24 │ │ │ │ @@ -315504,121 +315503,121 @@ │ │ │ │ ldr r1, [pc, #156] @ (24b218 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #140] @ (24b21c ) │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r2, #48] @ 0x30 │ │ │ │ - bl 43db88 │ │ │ │ + bl 43dbd0 │ │ │ │ cbnz r0, 24b1c2 │ │ │ │ ldr r1, [pc, #128] @ (24b220 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (24b224 ) │ │ │ │ ldr r2, [pc, #132] @ (24b228 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #120] @ (24b22c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fcd78 │ │ │ │ + b.w 2fcdc0 │ │ │ │ ldr r1, [pc, #108] @ (24b230 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #108] @ (24b234 ) │ │ │ │ ldr r2, [pc, #108] @ (24b238 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc738 │ │ │ │ ldr r2, [pc, #100] @ (24b23c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ ldr r2, [pc, #92] @ (24b240 ) │ │ │ │ ldr r1, [pc, #92] @ (24b244 ) │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #92] @ (24b248 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #88] @ (24b24c ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fc0 │ │ │ │ + bl 2fa008 │ │ │ │ ldr r2, [pc, #76] @ (24b250 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd78 │ │ │ │ + bl 2fcdc0 │ │ │ │ b.n 24b19c │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 24b0c0 │ │ │ │ + b.n 24b150 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r5, #7] │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r3, #7] │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 43db88 │ │ │ │ + bl 43dbd0 │ │ │ │ cbnz r0, 24b278 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #8] @ (24b284 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ adds r6, r7, r0 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -315627,59 +315626,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (24b2d0 ) │ │ │ │ ldr r1, [pc, #48] @ (24b2d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #264] @ 0x108 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 24b338 │ │ │ │ + bge.n 24b3c8 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24b318 │ │ │ │ ldr r2, [pc, #44] @ (24b31c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (24b320 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #264] @ 0x108 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24b2e8 │ │ │ │ + bge.n 24b378 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -315687,59 +315686,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (24b36c ) │ │ │ │ ldr r1, [pc, #48] @ (24b370 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r4, [r0, #248] @ 0xf8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24b29c │ │ │ │ + bls.n 24b32c │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24b3b4 │ │ │ │ ldr r2, [pc, #44] @ (24b3b8 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (24b3bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24b44c │ │ │ │ + bls.n 24b2dc │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #64] @ (24b414 ) │ │ │ │ @@ -315747,42 +315746,42 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #68] @ (24b41c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #56] @ (24b420 ) │ │ │ │ ldr r1, [pc, #56] @ (24b424 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ strb.w r5, [r0, #264] @ 0x108 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ strb.w r5, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r1, #31] │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 24b41c │ │ │ │ + bls.n 24b4ac │ │ │ │ movs r2, r4 │ │ │ │ - b.n 24adec │ │ │ │ + b.n 24ae7c │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w ip, [pc, #116] @ 24b4b0 │ │ │ │ @@ -315799,23 +315798,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ ldr r2, [pc, #60] @ (24b4c4 ) │ │ │ │ ldr r3, [pc, #44] @ (24b4b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -315826,23 +315825,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ asrs r2, r7, #10 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 24b3cc │ │ │ │ + bhi.n 24b45c │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ movs r4, r4 │ │ │ │ asrs r2, r7, #9 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -315863,34 +315862,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ vldr d7, [pc, #180] @ 24b5c0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #200] @ (24b5dc ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #200] @ (24b5e0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ bl 249388 │ │ │ │ cbnz r0, 24b576 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ cbz r0, 24b54c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [sl, #256] @ 0x100 │ │ │ │ beq.n 24b58c │ │ │ │ ldr r2, [pc, #148] @ (24b5e4 ) │ │ │ │ @@ -315913,61 +315912,61 @@ │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ ldr r4, [pc, #108] @ (24b5e8 ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24b54c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r2, [pc, #88] @ (24b5ec ) │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24b54c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r4, r4, #8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ - bvc.n 24b5b4 │ │ │ │ + bhi.n 24b644 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 24bd58 │ │ │ │ + b.n 24ade8 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r4!, {r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + strb r0, [r3, #0] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r1, #26] │ │ │ │ movs r4, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (24b600 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ asrs r6, r6, #19 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315975,28 +315974,28 @@ │ │ │ │ ldr r2, [pc, #32] @ (24b63c ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #32] @ (24b640 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181840 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (24b64c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ asrs r6, r3, #19 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #13 │ │ │ │ @@ -316013,15 +316012,15 @@ │ │ │ │ strb.w r3, [ip, #12] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r5, #24] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #368] @ (24b818 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -316086,15 +316085,15 @@ │ │ │ │ bne.n 24b79a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #240] @ (24b82c ) │ │ │ │ ldr r0, [pc, #244] @ (24b830 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 24b74e │ │ │ │ blx 181db4 │ │ │ │ cbz r7, 24b756 │ │ │ │ mov r0, r7 │ │ │ │ blx 1829f0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -316116,15 +316115,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #176] @ (24b838 ) │ │ │ │ ldr r0, [pc, #176] @ (24b83c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24b74a │ │ │ │ b.n 24b74e │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ @@ -316144,15 +316143,15 @@ │ │ │ │ b.n 24b746 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #124] @ (24b840 ) │ │ │ │ ldr r0, [pc, #124] @ (24b844 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b75c │ │ │ │ blx 181db4 │ │ │ │ b.n 24b75c │ │ │ │ ldr r3, [pc, #104] @ (24b848 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -316163,59 +316162,59 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24b6d2 │ │ │ │ ldr r0, [pc, #88] @ (24b850 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24b6d2 │ │ │ │ ldr r1, [pc, #80] @ (24b854 ) │ │ │ │ ldr r0, [pc, #84] @ (24b858 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24b74a │ │ │ │ b.n 24b74e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r5, #23] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r4, r4, #30 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r3, #32] │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r7, #19] │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r5, #18] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ movs r7, r5 │ │ │ │ - strb r6, [r1, #18] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (24b8d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316224,74 +316223,74 @@ │ │ │ │ ldr r1, [pc, #104] @ (24b8dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #88] @ (24b8e0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (24b8e4 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [pc, #72] @ (24b8e8 ) │ │ │ │ ldr r1, [pc, #76] @ (24b8ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (24b8f0 ) │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #72] @ (24b8f4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #68] @ (24b8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc608 │ │ │ │ + bl 2fc650 │ │ │ │ ldr r3, [pc, #64] @ (24b8fc ) │ │ │ │ ldr r2, [pc, #64] @ (24b900 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (24b904 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fc608 │ │ │ │ + b.w 2fc650 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r7, #6 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r1, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ lsls r7, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r2, r1] │ │ │ │ movs r5, r4 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #17] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #716] @ (24bbe8 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -316349,15 +316348,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 181a84 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ - bl 44df58 │ │ │ │ + bl 44dfa0 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24bbc0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24ba7a │ │ │ │ ldr r3, [pc, #588] @ (24bc0c ) │ │ │ │ @@ -316424,15 +316423,15 @@ │ │ │ │ bne.n 24b9dc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 24ba9e │ │ │ │ ldr r0, [pc, #452] @ (24bc20 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ mov r0, r5 │ │ │ │ blx 18309c │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ba2e │ │ │ │ @@ -316452,15 +316451,15 @@ │ │ │ │ blx 1835b8 │ │ │ │ b.n 24bae2 │ │ │ │ blx 181844 │ │ │ │ b.n 24ba28 │ │ │ │ ldr r0, [pc, #380] @ (24bc24 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ mov r0, r6 │ │ │ │ blx 183288 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ b.n 24ba28 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24bac8 │ │ │ │ @@ -316562,69 +316561,69 @@ │ │ │ │ ldr r3, [pc, #68] @ (24bc00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 24b98c │ │ │ │ blx 18255c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #108] @ (24bc3c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ blx 181a08 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 24bb40 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r4, #23 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #23 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r5, #15] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r4, #5 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r0, #12] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r3, #16 │ │ │ │ movs r5, r6 │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r0, #11] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r4, #8] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ ldr r4, [pc, #812] @ (24bf80 ) │ │ │ │ sub sp, #324 @ 0x144 │ │ │ │ @@ -316644,15 +316643,15 @@ │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #316] @ 0x13c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [pc, #784] @ (24bf98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -316803,24 +316802,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24bcf8 │ │ │ │ ldr r0, [pc, #416] @ (24bfb0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24bcf8 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #404] @ (24bfb4 ) │ │ │ │ ldr r0, [pc, #404] @ (24bfb8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 1835b8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 24be40 │ │ │ │ blx 181db4 │ │ │ │ cbz r6, 24be48 │ │ │ │ @@ -316860,166 +316859,166 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24bc96 │ │ │ │ ldr r0, [pc, #288] @ (24bfc4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24bc96 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ b.n 24be32 │ │ │ │ ldr r1, [pc, #272] @ (24bfc8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ (24bfcc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24be2e │ │ │ │ ldr r1, [pc, #256] @ (24bfd0 ) │ │ │ │ ldr r0, [pc, #260] @ (24bfd4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24be2e │ │ │ │ ldr r1, [pc, #244] @ (24bfd8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #244] @ (24bfdc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24be2e │ │ │ │ ldr r1, [pc, #232] @ (24bfe0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #232] @ (24bfe4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24be2e │ │ │ │ ldr r1, [pc, #216] @ (24bfe8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #216] @ (24bfec ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24be2e │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #192] @ (24bff0 ) │ │ │ │ ldr r0, [pc, #196] @ (24bff4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr.w r0, [r8] │ │ │ │ cbz r0, 24bf4a │ │ │ │ blx 181db4 │ │ │ │ ldr r1, [pc, #172] @ (24bff8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #172] @ (24bffc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24be2e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [pc, #160] @ (24c000 ) │ │ │ │ ldr r0, [pc, #160] @ (24c004 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 24bf76 │ │ │ │ blx 181db4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 24be54 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ lsrs r2, r4, #10 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r4, #10 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + strb r4, [r3, #0] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r6, #20 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r2, #3] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r1, #6] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r4, r5, #2 │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #0] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + strb r4, [r4, #0] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r5, #0] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r5, #34] @ 0x22 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + strb r4, [r1, #2] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c040 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317027,24 +317026,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (24c048 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c084 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317052,24 +317051,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (24c08c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183724 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (24c100 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -317079,22 +317078,22 @@ │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (24c108 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #76] @ (24c10c ) │ │ │ │ movw r3, #439 @ 0x1b7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #64] @ (24c110 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ bl 26d22c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ movs r3, #0 │ │ │ │ @@ -317106,21 +317105,21 @@ │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ nop │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r2, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -317131,34 +317130,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24c16c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 24c1c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317167,34 +317166,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24c1c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #296] @ (24c308 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -317212,23 +317211,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r2, r4, #88 @ 0x58 │ │ │ │ movs r3, #26 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ (24c31c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2fbffc │ │ │ │ + bl 2fc044 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24c2ea │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24c2cc │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ @@ -317243,15 +317242,15 @@ │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 24c25e │ │ │ │ blx 181db4 │ │ │ │ ldr r2, [pc, #196] @ (24c324 ) │ │ │ │ ldr r3, [pc, #168] @ (24c30c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317271,15 +317270,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (24c328 ) │ │ │ │ mov r2, r7 │ │ │ │ movw r3, #429 @ 0x1ad │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #140] @ (24c32c ) │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -317289,64 +317288,64 @@ │ │ │ │ ldr r5, [pc, #120] @ (24c330 ) │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24c256 │ │ │ │ ldr r5, [pc, #100] @ (24c334 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #100] @ (24c338 ) │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24c256 │ │ │ │ ldr r2, [pc, #80] @ (24c33c ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24c256 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #20 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ movs r7, r5 │ │ │ │ - bhi.n 24c30c │ │ │ │ + bls.n 24c39c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ lsls r2, r4, #18 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #936] @ (24c6e0 ) │ │ │ │ + ldr r2, [pc, #200] @ (24c400 ) │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #364] @ (24c4c0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -317362,15 +317361,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #360] @ (24c4d4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [pc, #348] @ (24c4d8 ) │ │ │ │ add r4, pc │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -317455,90 +317454,90 @@ │ │ │ │ ldr r3, [pc, #152] @ (24c4e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24c38c │ │ │ │ ldr r0, [pc, #148] @ (24c4ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24c38c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #140] @ (24c4f0 ) │ │ │ │ ldr r0, [pc, #140] @ (24c4f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 24c47a │ │ │ │ blx 181db4 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c402 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #116] @ (24c4f8 ) │ │ │ │ ldr r0, [pc, #116] @ (24c4fc ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24c476 │ │ │ │ b.n 24c47a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #96] @ (24c500 ) │ │ │ │ ldr r0, [pc, #100] @ (24c504 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 24c4b4 │ │ │ │ blx 181db4 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c418 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ movs r7, r5 │ │ │ │ lsls r0, r5, #14 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ movs r4, r4 │ │ │ │ lsls r0, r1, #14 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bl 5164de │ │ │ │ + bl 5164de │ │ │ │ lsls r0, r5, #11 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -317741,15 +317740,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (24c74c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c6b8 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r2, [pc, #56] @ (24c750 ) │ │ │ │ ldr r3, [pc, #60] @ (24c754 ) │ │ │ │ @@ -317757,36 +317756,36 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r6 │ │ │ │ blx 18214c │ │ │ │ b.n 24c704 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #2 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r0, #22] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r2, #20] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024c75c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -317938,18 +317937,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (24c8e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c34 │ │ │ │ + bl 2f8c7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ lsls r4, r4, #12 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -317959,73 +317958,73 @@ │ │ │ │ ldr r2, [pc, #72] @ (24c94c ) │ │ │ │ ldr r1, [pc, #72] @ (24c950 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #52] @ (24c954 ) │ │ │ │ ldr r1, [pc, #56] @ (24c958 ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #40] @ 24c998 │ │ │ │ ldr r2, [pc, #40] @ (24c99c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24c9a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181840 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r7, r7] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r2, [r5, r7] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 24ca3c │ │ │ │ sub sp, #28 │ │ │ │ @@ -318041,21 +318040,21 @@ │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov.w r5, #0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -318074,40 +318073,40 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24ca08 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [r6, #-208] @ 0xffffff30 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r2, r5] │ │ │ │ + str r0, [r3, r6] │ │ │ │ movs r4, r4 │ │ │ │ ldc2l 0, cr0, [r8], #208 @ 0xd0 │ │ │ │ │ │ │ │ 0024ca54 : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cbz r3, 24ca88 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 439bbc │ │ │ │ + bl 439c04 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ca68 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318121,52 +318120,52 @@ │ │ │ │ │ │ │ │ 0024ca94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #44] @ 24cad8 │ │ │ │ ldr r2, [pc, #44] @ (24cadc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24cae0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r3, #7] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r7, r2] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cae4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r5, 24cb18 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [r4, #20] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ mov r0, r5 │ │ │ │ strb r5, [r4, #25] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318179,50 +318178,50 @@ │ │ │ │ ldr r4, [pc, #28] @ (24cb40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #28] @ (24cb44 ) │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24cb06 │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cb48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #80] @ (24cbb4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #80] @ (24cbb8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (24cbbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 24cb8c │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 439bbc │ │ │ │ + bl 439c04 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24cb7c │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ cbz r3, 24cb9e │ │ │ │ mov r1, r6 │ │ │ │ @@ -318236,189 +318235,189 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [pc, #760] @ (24ceb4 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [pc, #704] @ (24ce80 ) │ │ │ │ + ldr r7, [pc, #992] @ (24cfa0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cbc0 : │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0024cbc4 : │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbz r2, 24cbd0 │ │ │ │ ldr r0, [pc, #52] @ (24cc00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [r0, #28] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [pc, #24] @ (24cc04 ) │ │ │ │ ldr r0, [pc, #24] @ (24cc08 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 451b1c │ │ │ │ + b.w 451b64 │ │ │ │ nop │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ ldc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [pc, #1020]! @ 24d008 │ │ │ │ │ │ │ │ 0024cc0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #76] @ 24cc70 │ │ │ │ ldr r2, [pc, #76] @ (24cc74 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #76] @ (24cc78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 24cc52 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ b.n 24cc52 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 439bbc │ │ │ │ + bl 439c04 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24cc48 │ │ │ │ strb r3, [r4, #25] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #1000] @ (24d060 ) │ │ │ │ + ldr r7, [pc, #264] @ (24cd80 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #944] @ (24d02c ) │ │ │ │ + ldr r7, [pc, #208] @ (24cd4c ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cc7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #40] @ 24ccbc │ │ │ │ ldr r2, [pc, #40] @ (24ccc0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24ccc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #552] @ (24ceec ) │ │ │ │ + ldr r6, [pc, #840] @ (24d00c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #496] @ (24ceb8 ) │ │ │ │ + ldr r6, [pc, #784] @ (24cfd8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ccc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #60] @ 24cd1c │ │ │ │ ldr r2, [pc, #60] @ (24cd20 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (24cd24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 24cd08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r5, #30] │ │ │ │ + strb r0, [r6, #31] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #248] @ (24ce1c ) │ │ │ │ + ldr r6, [pc, #536] @ (24cf3c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #192] @ (24cde8 ) │ │ │ │ + ldr r6, [pc, #480] @ (24cf08 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cd28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #56] @ (24cd7c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (24cd80 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (24cd84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 24cd66 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -318427,81 +318426,81 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #888] @ (24d0fc ) │ │ │ │ + ldr r6, [pc, #152] @ (24ce1c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #832] @ (24d0c8 ) │ │ │ │ + ldr r6, [pc, #96] @ (24cde8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cd88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #40] @ 24cdc8 │ │ │ │ ldr r2, [pc, #40] @ (24cdcc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24cdd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - strb r0, [r5, #27] │ │ │ │ + strb r0, [r6, #28] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #504] @ (24cfc8 ) │ │ │ │ + ldr r5, [pc, #792] @ (24d0e8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #448] @ (24cf94 ) │ │ │ │ + ldr r5, [pc, #736] @ (24d0b4 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cdd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr.w ip, [pc, #40] @ 24ce14 │ │ │ │ ldr r2, [pc, #40] @ (24ce18 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24ce1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - strb r4, [r3, #26] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #200] @ (24cee4 ) │ │ │ │ + ldr r5, [pc, #488] @ (24d004 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #144] @ (24ceb0 ) │ │ │ │ + ldr r5, [pc, #432] @ (24cfd0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ce20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -318509,34 +318508,34 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #12 │ │ │ │ ldr r6, [pc, #104] @ (24cea0 ) │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #92] @ (24cea4 ) │ │ │ │ ldr r1, [pc, #96] @ (24cea8 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ adds r6, #12 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #72] @ (24ceac ) │ │ │ │ ldr r1, [pc, #72] @ (24ceb0 ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ blx 183728 │ │ │ │ ldr r3, [r7, #92] @ 0x5c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ @@ -318548,30 +318547,30 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r3, #26] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [pc, #896] @ (24d228 ) │ │ │ │ + ldr r5, [pc, #160] @ (24cf48 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #832] @ (24d1ec ) │ │ │ │ + ldr r5, [pc, #96] @ (24cf0c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #464] @ (24d080 ) │ │ │ │ + ldr r5, [pc, #752] @ (24d1a0 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #416] @ (24d054 ) │ │ │ │ + ldr r5, [pc, #704] @ (24d174 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 24ced4 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 24cc0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -318593,23 +318592,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ cbnz r0, 24cf5a │ │ │ │ ldr r2, [pc, #152] @ (24cfcc ) │ │ │ │ ldr r3, [pc, #148] @ (24cfc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318633,58 +318632,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (24cfd4 ) │ │ │ │ ldr r1, [pc, #108] @ (24cfd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24cae4 │ │ │ │ cbnz r0, 24cf8a │ │ │ │ str.w r6, [r8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ b.n 24cf30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r1, [pc, #64] @ (24cfdc ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (24cfe0 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #52] @ (24cfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ b.n 24cf30 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb.w r0, [r0, r4, lsl #3] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7d00034 │ │ │ │ - strb r0, [r6, #21] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r1, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #392] @ (24d164 ) │ │ │ │ + ldr r4, [pc, #680] @ (24d284 ) │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 24d084 │ │ │ │ + bmi.n 24cf14 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r2, #32] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #108] @ (24d068 ) │ │ │ │ @@ -318694,27 +318693,27 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ac4 │ │ │ │ + bl 2f3b0c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 24d05e │ │ │ │ ldr r0, [r3, #32] │ │ │ │ blx 183728 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #56] @ (24d070 ) │ │ │ │ ldr r3, [pc, #48] @ (24d06c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -318734,15 +318733,15 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 24d01e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7040034 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #43060 @ 0xa834 │ │ │ │ - ldmia r2, {r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (24d128 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -319110,41 +319109,41 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24d4dc │ │ │ │ ldr.w r1, [sp, #22] │ │ │ │ ldr r0, [pc, #272] @ (24d568 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 24d330 │ │ │ │ ldr r3, [pc, #248] @ (24d560 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 24d4a4 │ │ │ │ ldr.w r1, [sp, #46] @ 0x2e │ │ │ │ ldr r0, [pc, #248] @ (24d56c ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 24d330 │ │ │ │ ldr r3, [pc, #236] @ (24d570 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24d32e │ │ │ │ ldr r3, [pc, #228] @ (24d574 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24d32e │ │ │ │ ldr r0, [pc, #220] @ (24d578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24d32e │ │ │ │ ldr r2, [pc, #212] @ (24d57c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 24d4b6 │ │ │ │ ldr r2, [pc, #196] @ (24d574 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -319162,15 +319161,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 24d46e │ │ │ │ ldr r0, [pc, #176] @ (24d584 ) │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24d46e │ │ │ │ ldr r2, [pc, #168] @ (24d588 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 24d4ee │ │ │ │ ldr r2, [pc, #140] @ (24d574 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -319188,35 +319187,35 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 24d452 │ │ │ │ ldr r0, [pc, #132] @ (24d590 ) │ │ │ │ movs r2, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24d452 │ │ │ │ ldr r0, [pc, #124] @ (24d594 ) │ │ │ │ movs r2, #18 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #26] │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24d4f4 │ │ │ │ b.n 24d452 │ │ │ │ ldr r0, [pc, #100] @ (24d598 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #55] @ 0x37 │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24d4bc │ │ │ │ b.n 24d46e │ │ │ │ @@ -319224,39 +319223,39 @@ │ │ │ │ and.w r0, r4, #11796480 @ 0xb40000 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3fe0034 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3d00034 │ │ │ │ - ldrb r2, [r1, r7] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ movs r4, r4 │ │ │ │ cmp r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r2] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r7, r1] │ │ │ │ + ldrb r0, [r0, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024d59c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -319327,15 +319326,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #1 │ │ │ │ - bl 457d5c │ │ │ │ + bl 457da4 │ │ │ │ add.w r3, r6, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, r3 │ │ │ │ bls.n 24d68a │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24d63e │ │ │ │ @@ -319374,22 +319373,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 24d696 │ │ │ │ ldr r0, [pc, #60] @ (24d6f8 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 24d696 │ │ │ │ ldr r0, [pc, #48] @ (24d6fc ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24d62a │ │ │ │ mov r0, r7 │ │ │ │ blx 183588 │ │ │ │ mov r3, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -319398,17 +319397,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -319555,15 +319554,15 @@ │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ blx 183078 │ │ │ │ cmp.w fp, #0 │ │ │ │ bge.n 24d842 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 181410 │ │ │ │ ldr r2, [pc, #144] @ (24d92c ) │ │ │ │ ldr r3, [pc, #120] @ (24d914 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -319592,44 +319591,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 18aa40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24d812 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3b9fe0 │ │ │ │ + bl 3ba028 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 181410 │ │ │ │ b.n 24d898 │ │ │ │ ldr r1, [pc, #60] @ (24d934 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 24d898 │ │ │ │ b.n 24d8ec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.s8 d16, d12, d20 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ vqadd.s16 d0, d6, d20 │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ movs r2, r4 │ │ │ │ mcr 0, 3, r0, cr8, cr4, {1} │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -319680,15 +319679,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 4436ac │ │ │ │ + bl 4436f4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24dbee │ │ │ │ mov r0, r4 │ │ │ │ blx 182930 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.w 24dbd0 │ │ │ │ @@ -319742,24 +319741,24 @@ │ │ │ │ blx 183824 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24db6a │ │ │ │ mov r0, r5 │ │ │ │ blx 183728 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #496] @ (24dc64 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3f9ca4 │ │ │ │ + bl 3f9cec │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ blx 183084 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24db38 │ │ │ │ @@ -319790,15 +319789,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #408] @ (24dc70 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r7, [sp] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 18130c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [pc, #380] @ (24dc74 ) │ │ │ │ ldr r3, [pc, #336] @ (24dc48 ) │ │ │ │ add r2, pc │ │ │ │ @@ -319840,15 +319839,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (24dc80 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #272] @ (24dc84 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ @@ -319856,15 +319855,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #272] @ (24dc8c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #305 @ 0x131 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #248] @ (24dc90 ) │ │ │ │ ldr r2, [r2, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -319872,74 +319871,74 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #248] @ (24dc98 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ movs r3, #31 │ │ │ │ ldr r2, [pc, #228] @ (24dc9c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #228] @ (24dca0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #228] @ (24dca4 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #247 @ 0xf7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ ldr r2, [pc, #212] @ (24dca8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #212] @ (24dcac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #212] @ (24dcb0 ) │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ ldr r2, [pc, #196] @ (24dcb4 ) │ │ │ │ ldr r3, [pc, #196] @ (24dcb8 ) │ │ │ │ ldr r1, [pc, #200] @ (24dcbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #235 @ 0xeb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ ldr r2, [pc, #180] @ (24dcc0 ) │ │ │ │ ldr r3, [pc, #184] @ (24dcc4 ) │ │ │ │ ldr r1, [pc, #184] @ (24dcc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ ldr r2, [pc, #164] @ (24dccc ) │ │ │ │ ldr r3, [pc, #168] @ (24dcd0 ) │ │ │ │ ldr r1, [pc, #168] @ (24dcd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24daea │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r8, #208] @ 0xd0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r0, #208] @ 0xd0 │ │ │ │ @@ -319950,105 +319949,105 @@ │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r0] │ │ │ │ + ldrh r0, [r0, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ stc 0, cr0, [ip], {52} @ 0x34 │ │ │ │ - ldr r2, [r5, r7] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r1, r3] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r7, r7] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r1, #20] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r5, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r3, r3] │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldr r0, [r7, r0] │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #16] @ (24dcec ) │ │ │ │ ldr r2, [pc, #20] @ (24dcf0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (24dcf4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bic.w r0, r8, r4, rrx │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 24dce4 │ │ │ │ + bhi.n 24dd74 │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #8] @ (24dd04 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - bvc.n 24dcc8 │ │ │ │ + bhi.n 24dd58 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 24dd52 │ │ │ │ mov r5, r0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 24dd44 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r6, [r4, #32] │ │ │ │ - bl 350960 │ │ │ │ + bl 3509a8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 32de2c │ │ │ │ + bl 32de74 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ @@ -320082,15 +320081,15 @@ │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24de0e │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3512d4 │ │ │ │ + bl 35131c │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r3, 24ddbc │ │ │ │ ldrd r3, r1, [r4, #16] │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ @@ -320101,15 +320100,15 @@ │ │ │ │ lsls r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsr #23 │ │ │ │ subs r3, r2, #1 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, ip │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov r8, r0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24dd94 │ │ │ │ bl 225ff0 │ │ │ │ @@ -320142,27 +320141,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24ddea │ │ │ │ ldr r0, [pc, #32] @ (24de4c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24ddea │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ movs r4, r4 │ │ │ │ ldrd r0, r0, [ip, #-208]! @ 0xd0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f57c │ │ │ │ @@ -320181,36 +320180,36 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ cbz r3, 24deaa │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 32bd84 │ │ │ │ + bl 32bdcc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e0be │ │ │ │ mov r0, r6 │ │ │ │ - bl 351940 │ │ │ │ + bl 351988 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 24dec4 │ │ │ │ b.n 24dff6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35194c │ │ │ │ + bl 351994 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24dff6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 350950 │ │ │ │ + bl 350998 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24deb6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 350950 │ │ │ │ + bl 350998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e068 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320223,71 +320222,71 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24dff6 │ │ │ │ ldrd sl, r7, [r0] │ │ │ │ ldrb.w r3, [sl] │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.w 24e086 │ │ │ │ mov r0, r6 │ │ │ │ - bl 351940 │ │ │ │ + bl 351988 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24dff6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 350950 │ │ │ │ + bl 350998 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24dfea │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3509bc │ │ │ │ + bl 350a04 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e050 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 24e01e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx 1832b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24dfea │ │ │ │ ldrd r5, r8, [r0, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c8f8 │ │ │ │ + bl 32c940 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 350960 │ │ │ │ + bl 3509a8 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 181544 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ str.w r6, [fp] │ │ │ │ blx 183728 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [fp, #4] │ │ │ │ blx 183728 │ │ │ │ str.w r4, [fp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [fp, #8] │ │ │ │ - bl 32b590 │ │ │ │ + bl 32b5d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [fp, #16] │ │ │ │ - bl 3512d4 │ │ │ │ + bl 35131c │ │ │ │ lsrs r2, r0, #9 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ str.w r0, [fp, #28] │ │ │ │ lsls r2, r2, #13 │ │ │ │ str.w r2, [fp, #24] │ │ │ │ orrs r2, r0 │ │ │ │ beq.w 24e0a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3509b0 │ │ │ │ + bl 3509f8 │ │ │ │ cbz r0, 24dfb6 │ │ │ │ ldrb.w r2, [fp, #36] @ 0x24 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [fp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 24e012 │ │ │ │ ldrb.w r2, [r8] │ │ │ │ @@ -320300,30 +320299,30 @@ │ │ │ │ ldr.w r1, [r9, #4] │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, fp, #32 │ │ │ │ str.w r0, [fp, #32] │ │ │ │ str.w fp, [r1] │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 35194c │ │ │ │ + bl 351994 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24df14 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ b.n 24df02 │ │ │ │ mov r0, r4 │ │ │ │ - bl 351924 │ │ │ │ + bl 35196c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24dfd4 │ │ │ │ b.n 24dfc8 │ │ │ │ mov r0, r5 │ │ │ │ blx 182930 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 24e02c │ │ │ │ @@ -320339,15 +320338,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -320358,29 +320357,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24e050 │ │ │ │ ldr r3, [pc, #100] @ (24e0ec ) │ │ │ │ mov.w r2, #528 @ 0x210 │ │ │ │ ldr r5, [pc, #96] @ (24e0f0 ) │ │ │ │ ldr r1, [pc, #100] @ (24e0f4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24e050 │ │ │ │ ldr r3, [pc, #76] @ (24e0f8 ) │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ ldr r1, [pc, #76] @ (24e0fc ) │ │ │ │ ldr r0, [pc, #76] @ (24e100 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -320392,69 +320391,69 @@ │ │ │ │ ldr r1, [pc, #64] @ (24e108 ) │ │ │ │ ldr r0, [pc, #68] @ (24e10c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r2, r7] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r1 │ │ │ │ cbz r2, 24e136 │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r2, 24e14a │ │ │ │ - bl 35106c │ │ │ │ + bl 3510b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cbnz r2, 24e156 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 350b50 │ │ │ │ + bl 350b98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24e13a │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -320481,33 +320480,33 @@ │ │ │ │ str.w r3, [r0, #1544] @ 0x608 │ │ │ │ cbnz r5, 24e1b8 │ │ │ │ b.n 24e1e6 │ │ │ │ ldr r3, [pc, #132] @ (24e228 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 350d04 │ │ │ │ + bl 350d4c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 350e4c │ │ │ │ + bl 350e94 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cbz r5, 24e1e2 │ │ │ │ ldrb.w r3, [r6, #1548] @ 0x60c │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r3, 24e1c4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 24e20e │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 350954 │ │ │ │ + bl 35099c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24e1a2 │ │ │ │ - bl 350960 │ │ │ │ + bl 3509a8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 350e4c │ │ │ │ + bl 350e94 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24e1b8 │ │ │ │ ldr.w r5, [r6, #1560] @ 0x618 │ │ │ │ ldr r3, [pc, #68] @ (24e22c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -320535,19 +320534,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ b.n 24dd10 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r4, r3] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #180] @ 24e300 │ │ │ │ mov r7, r3 │ │ │ │ @@ -320567,37 +320566,37 @@ │ │ │ │ beq.n 24e2b0 │ │ │ │ cmp r3, r0 │ │ │ │ str r1, [r2, #12] │ │ │ │ beq.n 24e298 │ │ │ │ orr.w r1, r7, #12 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 302924 │ │ │ │ + bl 30296c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 302924 │ │ │ │ + b.w 30296c │ │ │ │ orr.w r1, r7, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 302924 │ │ │ │ + b.w 30296c │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 24e2f0 │ │ │ │ orr.w r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ b.n 24e28a │ │ │ │ ldr r0, [pc, #68] @ (24e308 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e268 │ │ │ │ ldr r0, [pc, #60] @ (24e30c ) │ │ │ │ @@ -320605,33 +320604,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 24e268 │ │ │ │ ldr r0, [pc, #52] @ (24e310 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 24e268 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3020d4 │ │ │ │ + b.w 30211c │ │ │ │ nop │ │ │ │ b.n 24dc64 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r1] │ │ │ │ + strb r0, [r3, r2] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [pc, #532] @ (24e53c ) │ │ │ │ @@ -320657,26 +320656,26 @@ │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ bl 24e23c │ │ │ │ mov r0, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ mov r3, r8 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ adds r2, r5, r2 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -320710,15 +320709,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ mov.w r8, r5, lsr #23 │ │ │ │ lsls r4, r5, #9 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3515dc │ │ │ │ + bl 351624 │ │ │ │ adds.w r4, r0, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ lsrs r4, r4, #4 │ │ │ │ bic.w r8, r1, #15 │ │ │ │ orr.w r4, r4, r1, lsl #28 │ │ │ │ orr.w r8, r8, r4, lsr #28 │ │ │ │ lsls r4, r4, #4 │ │ │ │ @@ -320728,18 +320727,18 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [fp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ - bl 351660 │ │ │ │ + bl 3516a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e346 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ ldr r3, [pc, #236] @ (24e544 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -320751,20 +320750,20 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ bl 24e23c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ mov r0, sl │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ b.n 24e386 │ │ │ │ ldr r3, [pc, #188] @ (24e548 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e354 │ │ │ │ @@ -320780,18 +320779,18 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ bl 24e23c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne.n 24e482 │ │ │ │ b.n 24e372 │ │ │ │ ldr.w fp, [fp, #32] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.w 24e3b6 │ │ │ │ @@ -320802,15 +320801,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2fdf50 │ │ │ │ + bl 2fdf98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e3b6 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320819,29 +320818,29 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24e4a8 │ │ │ │ ldr r3, [pc, #28] @ (24e548 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e462 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ movs r6, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 24e49c │ │ │ │ b.n 24ecf0 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r2, r1] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ @@ -320860,29 +320859,29 @@ │ │ │ │ cbnz r3, 24e5ba │ │ │ │ bl 259bb4 │ │ │ │ cbz r0, 24e57c │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 24e596 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e314 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -320895,26 +320894,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e572 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (24e5ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24e572 │ │ │ │ nop │ │ │ │ b.n 24e914 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r7] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #152] @ (24e69c ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -320935,15 +320934,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24e23c │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e61a │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 24e67c │ │ │ │ mov r0, r5 │ │ │ │ bl 24dd08 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320963,44 +320962,44 @@ │ │ │ │ ldr r3, [pc, #60] @ (24e6a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 24e612 │ │ │ │ ldr r0, [pc, #56] @ (24e6ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24e612 │ │ │ │ ldr r3, [pc, #48] @ (24e6b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e63a │ │ │ │ ldr r3, [pc, #32] @ (24e6a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e63a │ │ │ │ ldr r0, [pc, #32] @ (24e6b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24e63a │ │ │ │ nop │ │ │ │ b.n 24e898 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #496] @ (24e8bc ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -321011,132 +321010,132 @@ │ │ │ │ add r4, pc │ │ │ │ mov r8, r2 │ │ │ │ blx 182b00 │ │ │ │ mov r7, r0 │ │ │ │ bl 225f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e8a4 │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ bl 25ffe8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e824 │ │ │ │ strd r0, r0, [r6, #12] │ │ │ │ strh r0, [r6, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 34742c │ │ │ │ + bl 347474 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e7de │ │ │ │ mov.w r9, #0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 32bd14 │ │ │ │ + bl 32bd5c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 24e748 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 183824 │ │ │ │ cbnz r0, 24e73c │ │ │ │ mov r0, r4 │ │ │ │ - bl 32bd84 │ │ │ │ + bl 32bdcc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ bl 24de78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e848 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32bd14 │ │ │ │ + bl 32bd5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e716 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 24e87c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 3518d0 │ │ │ │ + bl 351918 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e750 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e87c │ │ │ │ mov r0, r7 │ │ │ │ blx 18130c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24e778 │ │ │ │ mov r0, r9 │ │ │ │ blx 18130c │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cbz r4, 24e7aa │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 24e23c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3512d4 │ │ │ │ + bl 35131c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e780 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 24e7d2 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e882 │ │ │ │ mov r0, r9 │ │ │ │ - bl 34742c │ │ │ │ + bl 347474 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e708 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3474e4 │ │ │ │ + bl 34752c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e7d2 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e7d2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 347708 │ │ │ │ + bl 347750 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e7d2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e7d2 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24e7ca │ │ │ │ mov r0, r4 │ │ │ │ - bl 3517e4 │ │ │ │ + bl 35182c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e7c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 33341c │ │ │ │ + bl 333464 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e7d2 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e7fc │ │ │ │ b.n 24e7d2 │ │ │ │ bl 25ffc4 │ │ │ │ @@ -321157,15 +321156,15 @@ │ │ │ │ blx 18130c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24e85a │ │ │ │ mov r0, r9 │ │ │ │ blx 18130c │ │ │ │ mov r0, r6 │ │ │ │ bl 24dd08 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321196,19 +321195,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 24e920 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r3, [pc, #464] @ (24ea9c ) │ │ │ │ + ldr r3, [pc, #752] @ (24ebbc ) │ │ │ │ movs r4, r4 │ │ │ │ - bic.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ + orn r0, r8, #10616832 @ 0xa20000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f57c │ │ │ │ cbz r0, 24e8f6 │ │ │ │ @@ -321283,41 +321282,41 @@ │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 24ead4 │ │ │ │ tst.w fp, #32 │ │ │ │ bne.w 24ec7e │ │ │ │ tst.w fp, #64 @ 0x40 │ │ │ │ bne.w 24ed2a │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24eb88 │ │ │ │ mov r0, r9 │ │ │ │ bl 24dcf8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bmi.w 24eec2 │ │ │ │ mov r0, r9 │ │ │ │ bl 24dcd8 │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ lsls r3, r0, #24 │ │ │ │ bmi.w 24ebfc │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ec20 │ │ │ │ tst.w fp, #8 │ │ │ │ beq.n 24e97c │ │ │ │ add.w fp, r4, #24 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 302898 │ │ │ │ + bl 3028e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24f0a6 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ed22 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 24ee5e │ │ │ │ @@ -321327,15 +321326,15 @@ │ │ │ │ blx 1832b0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24ee8a │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ ldrd r1, r5, [r5] │ │ │ │ - bl 32bb8c │ │ │ │ + bl 32bbd4 │ │ │ │ str.w r0, [r4, #1560] @ 0x618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24eeac │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24eebc │ │ │ │ subs r3, r5, r3 │ │ │ │ @@ -321348,24 +321347,24 @@ │ │ │ │ tst.w fp, #4 │ │ │ │ bne.n 24ea9c │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24e9ae │ │ │ │ ldr.w r0, [pc, #1676] @ 24f114 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24eac8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e174 │ │ │ │ b.n 24eac8 │ │ │ │ add.w fp, r4, #280 @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 302898 │ │ │ │ + bl 3028e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24f08a │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ eor.w r3, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -321375,49 +321374,49 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24ebac │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ tst.w fp, #16 │ │ │ │ beq.w 24e9b6 │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24e9c6 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24f052 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, fp │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ - bl 350798 │ │ │ │ + bl 3507e0 │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24f0c8 │ │ │ │ tst.w r5, #248 @ 0xf8 │ │ │ │ bne.w 24f0ba │ │ │ │ ldr.w r3, [r4, #1572] @ 0x624 │ │ │ │ cbz r3, 24eb2e │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 24eb2e │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 24eddc │ │ │ │ lsls r2, r5, #30 │ │ │ │ bmi.w 24ede4 │ │ │ │ - bl 351018 │ │ │ │ + bl 351060 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bpl.w 24ed82 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 350a98 │ │ │ │ + bl 350ae0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24f0b2 │ │ │ │ movs r0, #12 │ │ │ │ and.w r5, r5, #1 │ │ │ │ blx 1838e8 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -321427,15 +321426,15 @@ │ │ │ │ strb r5, [r0, #9] │ │ │ │ str r3, [r0, #0] │ │ │ │ strb.w sl, [r0, #8] │ │ │ │ ldr.w r0, [r4, #1580] @ 0x62c │ │ │ │ blx 18369c │ │ │ │ str.w r0, [r4, #1580] @ 0x62c │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e9d4 │ │ │ │ mov fp, r6 │ │ │ │ b.n 24ee14 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ @@ -321451,38 +321450,38 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ blx 183948 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r5 │ │ │ │ - bl 35073c │ │ │ │ + bl 350784 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e9ae │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 24ead4 │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ ldr.w r0, [pc, #1336] @ 24f118 │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24ea94 │ │ │ │ b.n 24eac8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ lsls r5, r0, #24 │ │ │ │ bpl.w 24e9f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24ea0a │ │ │ │ ldr.w r3, [pc, #1272] @ 24f11c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -321494,15 +321493,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24ea0a │ │ │ │ ldr.w r0, [pc, #1252] @ 24f124 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 24ea0a │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 24ed8a │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321518,22 +321517,22 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ef40 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24e9c6 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 351690 │ │ │ │ + bl 3516d8 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 350954 │ │ │ │ + bl 35099c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24edf0 │ │ │ │ - bl 350960 │ │ │ │ + bl 3509a8 │ │ │ │ ldr.w r3, [r4, #1580] @ 0x62c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e9c6 │ │ │ │ ldr.w r1, [r4, #1564] @ 0x61c │ │ │ │ b.n 24ecca │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321557,33 +321556,33 @@ │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 24e9c6 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ec64 │ │ │ │ ldr.w r0, [pc, #1056] @ 24f128 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24eebc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e174 │ │ │ │ b.n 24ea5a │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ movs r5, #0 │ │ │ │ b.n 24ec64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov.w fp, r1, lsl #9 │ │ │ │ lsls r3, r5, #9 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ ldr.w r3, [r8] │ │ │ │ lsrs r2, r0, #23 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr.w fp, fp, r5, lsr #23 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ lsls r2, r0, #9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ @@ -321599,37 +321598,37 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 351678 │ │ │ │ + bl 3516c0 │ │ │ │ b.n 24e9c6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 350960 │ │ │ │ + bl 3509a8 │ │ │ │ b.n 24eb50 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24e9b6 │ │ │ │ b.n 24e9be │ │ │ │ mov r0, r7 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ movw r3, #10241 @ 0x2801 │ │ │ │ cmp r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bcs.n 24ee00 │ │ │ │ blx 1838e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ cmpeq r5, r0 │ │ │ │ bne.w 24ef64 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -321638,28 +321637,28 @@ │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181844 │ │ │ │ b.n 24e9c6 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24eb34 │ │ │ │ movs r1, #1 │ │ │ │ - bl 351804 │ │ │ │ + bl 35184c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ b.n 24eb34 │ │ │ │ ldr r3, [pc, #824] @ (24f12c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ - bl 350d04 │ │ │ │ + bl 350d4c │ │ │ │ b.n 24ecb2 │ │ │ │ ldr r0, [pc, #812] @ (24f130 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ blx 181844 │ │ │ │ mvn.w r5, #4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24ee20 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e174 │ │ │ │ @@ -321686,15 +321685,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ mov r0, fp │ │ │ │ mov r5, r6 │ │ │ │ - bl 32bb8c │ │ │ │ + bl 32bbd4 │ │ │ │ b.n 24ea50 │ │ │ │ bl 25ffc4 │ │ │ │ ldr r3, [pc, #696] @ (24f12c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -321711,18 +321710,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1070 @ 0x42e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ str.w r5, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24ed1a │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 24ec64 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov fp, r6 │ │ │ │ @@ -321737,24 +321736,24 @@ │ │ │ │ ldr r3, [pc, #580] @ (24f120 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 24ee26 │ │ │ │ ldr r0, [pc, #612] @ (24f148 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24ee26 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 3515dc │ │ │ │ + bl 351624 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r5, r3 │ │ │ │ sbcs r2, r1 │ │ │ │ bcc.n 24f004 │ │ │ │ adds r3, #15 │ │ │ │ @@ -321770,15 +321769,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 351668 │ │ │ │ + bl 3516b0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ b.n 24e9c6 │ │ │ │ ldr r3, [pc, #520] @ (24f14c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321787,31 +321786,31 @@ │ │ │ │ ldr r3, [pc, #464] @ (24f120 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24ec88 │ │ │ │ ldr r0, [pc, #500] @ (24f150 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24ec88 │ │ │ │ ldr r0, [pc, #492] @ (24f154 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181844 │ │ │ │ b.n 24ee10 │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #472] @ (24f158 ) │ │ │ │ mov r1, fp │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24f04c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e174 │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ b.n 24eba4 │ │ │ │ @@ -321837,64 +321836,64 @@ │ │ │ │ ldr r3, [pc, #336] @ (24f120 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 24ed60 │ │ │ │ ldr r0, [pc, #392] @ (24f164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24ed60 │ │ │ │ ldr r3, [pc, #388] @ (24f168 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e950 │ │ │ │ ldr r3, [pc, #304] @ (24f120 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24e950 │ │ │ │ ldr r0, [pc, #368] @ (24f16c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24e950 │ │ │ │ - bl 350950 │ │ │ │ + bl 350998 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ (24f170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24edd4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e174 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181844 │ │ │ │ b.n 24e9c6 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r3, r1, #0, #23 │ │ │ │ ldr r0, [pc, #320] @ (24f174 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 24ed96 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24efbe │ │ │ │ b.n 24ed60 │ │ │ │ str.w r5, [r4, #1572] @ 0x624 │ │ │ │ b.n 24eac8 │ │ │ │ - bl 350950 │ │ │ │ + bl 350998 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ (24f178 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 24ee14 │ │ │ │ add.w r5, r4, #1584 @ 0x630 │ │ │ │ mov r0, r5 │ │ │ │ bl 24dcd8 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24f07e │ │ │ │ @@ -321903,38 +321902,38 @@ │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r5, #21 │ │ │ │ bl 24dcf8 │ │ │ │ b.n 24ee32 │ │ │ │ ldr r0, [pc, #240] @ (24f17c ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24f0a0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e174 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 24ee20 │ │ │ │ ldr r0, [pc, #216] @ (24f180 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24f094 │ │ │ │ mov fp, r6 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 24f062 │ │ │ │ ldr r0, [pc, #200] @ (24f184 ) │ │ │ │ uxtb r1, r5 │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 24f062 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov fp, r6 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 24f062 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ (24f188 ) │ │ │ │ movw r2, #1101 @ 0x44d │ │ │ │ ldr r1, [pc, #172] @ (24f18c ) │ │ │ │ ldr r0, [pc, #176] @ (24f190 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321956,83 +321955,83 @@ │ │ │ │ movs r4, r6 │ │ │ │ ble.n 24f0c8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #144] @ (24f1a8 ) │ │ │ │ + ldr r6, [pc, #432] @ (24f2c8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #536] @ (24f334 ) │ │ │ │ + ldr r5, [pc, #824] @ (24f454 ) │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #944] @ (24f4d8 ) │ │ │ │ + ldr r4, [pc, #208] @ (24f1f8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #648] @ (24f3b4 ) │ │ │ │ + ldr r3, [pc, #936] @ (24f4d4 ) │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #544] @ (24f354 ) │ │ │ │ + ldr r4, [pc, #832] @ (24f474 ) │ │ │ │ movs r4, r4 │ │ │ │ bhi.n 24f0d4 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #928] @ (24f4e0 ) │ │ │ │ + ldr r2, [pc, #192] @ (24f200 ) │ │ │ │ movs r4, r4 │ │ │ │ - cmp sl, r1 │ │ │ │ + cmp sl, sl │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #352] @ (24f2ac ) │ │ │ │ + ldr r4, [pc, #640] @ (24f3cc ) │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #768] @ (24f454 ) │ │ │ │ + ldr r3, [pc, #32] @ (24f174 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #400] @ (24f2e8 ) │ │ │ │ + ldr r3, [pc, #688] @ (24f408 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #688] @ (24f40c ) │ │ │ │ + ldr r1, [pc, #976] @ (24f52c ) │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #584] @ (24f3b0 ) │ │ │ │ + ldr r2, [pc, #872] @ (24f4d0 ) │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #96] @ (24f1d0 ) │ │ │ │ + ldr r0, [pc, #384] @ (24f2f0 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #880] @ (24f4e4 ) │ │ │ │ + ldr r3, [pc, #144] @ (24f204 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #32] @ (24f198 ) │ │ │ │ + ldr r2, [pc, #320] @ (24f2b8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #304] @ (24f2ac ) │ │ │ │ + ldr r1, [pc, #592] @ (24f3cc ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #520] @ (24f388 ) │ │ │ │ + ldr r0, [pc, #808] @ (24f4a8 ) │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #160] @ (24f228 ) │ │ │ │ + ldr r1, [pc, #448] @ (24f348 ) │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r7, r5 │ │ │ │ - muls r2, r0 │ │ │ │ + bics r2, r1 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #200] @ (24f25c ) │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ movs r7, r5 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - blx r4 │ │ │ │ + blx sp │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f1a0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322085,35 +322084,35 @@ │ │ │ │ blx 1830f4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #1568] @ 0x620 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr r3, [pc, #40] @ (24f268 ) │ │ │ │ mov.w r2, #892 @ 0x37c │ │ │ │ ldr r0, [pc, #36] @ (24f26c ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 24f274 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 0, 4, r0, r8, cr1 │ │ │ │ - tst r6, r3 │ │ │ │ + negs r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ mcr 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #56] @ (24f2a8 ) │ │ │ │ + ldr r1, [pc, #344] @ (24f3c8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f270 : │ │ │ │ ldr r0, [pc, #4] @ (24f278 ) │ │ │ │ add r0, pc │ │ │ │ b.w 24dd08 │ │ │ │ @ instruction: 0xfbda0041 │ │ │ │ @@ -322142,38 +322141,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (24f2dc ) │ │ │ │ movw r2, #945 @ 0x3b1 │ │ │ │ ldr r1, [pc, #36] @ (24f2e0 ) │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1584 @ 0x630 │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ bmi.n 24f3bc │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbb00041 │ │ │ │ - sbcs r6, r0 │ │ │ │ + rors r6, r1 │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xfb900041 │ │ │ │ - adcs r2, r4 │ │ │ │ + sbcs r2, r5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f2e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #56] @ (24f32c ) │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ strd r1, r4, [r4] │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r3, [pc, #40] @ (24f330 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #40] @ (24f334 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -322185,15 +322184,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xfb540041 │ │ │ │ cmp r1, #138 @ 0x8a │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #392] @ (24f4c0 ) │ │ │ │ + ldr r0, [pc, #680] @ (24f5e0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f338 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322222,22 +322221,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f3ee │ │ │ │ ldr r3, [pc, #144] @ (24f410 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24f3c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32c534 │ │ │ │ + bl 32c57c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24f398 │ │ │ │ movs r5, #0 │ │ │ │ - bl 442540 │ │ │ │ - bl 442598 │ │ │ │ + bl 442588 │ │ │ │ + bl 4425e0 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #112] @ (24f414 ) │ │ │ │ ldr r3, [pc, #104] @ (24f40c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -322261,15 +322260,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f384 │ │ │ │ ldr r1, [pc, #64] @ (24f420 ) │ │ │ │ ldr r0, [pc, #68] @ (24f424 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24f384 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (24f428 ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #56] @ (24f42c ) │ │ │ │ ldr r0, [pc, #56] @ (24f430 ) │ │ │ │ add r3, pc │ │ │ │ @@ -322288,23 +322287,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 24f4d8 │ │ │ │ movs r4, r6 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #608] @ (24f684 ) │ │ │ │ + ldr r0, [pc, #896] @ (24f7a4 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + ldr r0, [pc, #24] @ (24f440 ) │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r7, r6] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r7, r5 │ │ │ │ - blxns r1 │ │ │ │ + blxns sl │ │ │ │ movs r4, r4 │ │ │ │ - ldc 0, cr0, [sl], #140 @ 0x8c │ │ │ │ + stc 0, cr0, [r2, #-140] @ 0xffffff74 │ │ │ │ │ │ │ │ 0024f434 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #136] @ (24f4cc ) │ │ │ │ @@ -322313,15 +322312,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f4b6 │ │ │ │ ldr r3, [pc, #128] @ (24f4d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24f494 │ │ │ │ - bl 32c6e8 │ │ │ │ + bl 32c730 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 24f472 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -322329,15 +322328,15 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #96] @ (24f4d4 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #96] @ (24f4d8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -322351,15 +322350,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f458 │ │ │ │ ldr r1, [pc, #56] @ (24f4e4 ) │ │ │ │ ldr r0, [pc, #60] @ (24f4e8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24f458 │ │ │ │ ldr r3, [pc, #52] @ (24f4ec ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #52] @ (24f4f0 ) │ │ │ │ ldr r0, [pc, #52] @ (24f4f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322367,31 +322366,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 24f450 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r0, r6] │ │ │ │ movs r7, r5 │ │ │ │ - bx sl │ │ │ │ + @ instruction: 0x479a │ │ │ │ movs r4, r4 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bxns r2 │ │ │ │ + bxns fp │ │ │ │ movs r4, r4 │ │ │ │ - mov sl, lr │ │ │ │ + bx r7 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r7, r4] │ │ │ │ movs r7, r5 │ │ │ │ - mov ip, r8 │ │ │ │ + bxns r1 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xebf00023 │ │ │ │ + ldc 0, cr0, [r8], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 0024f4f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #200] @ (24f5d0 ) │ │ │ │ @@ -322408,29 +322407,29 @@ │ │ │ │ bl 2569b0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2569d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #164] @ (24f5dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24f5a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 271ce0 │ │ │ │ cbz r0, 24f592 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 271a10 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 24f56a │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr.w r1, [r6, #616] @ 0x268 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r6, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldrb.w r3, [r7, #740] @ 0x2e4 │ │ │ │ cbnz r3, 24f5c8 │ │ │ │ ldr r2, [pc, #116] @ (24f5e0 ) │ │ │ │ @@ -322447,15 +322446,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 302aa0 │ │ │ │ + bl 302ae8 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 257adc │ │ │ │ b.n 24f54e │ │ │ │ ldr r3, [pc, #64] @ (24f5e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -322466,15 +322465,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f53c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (24f5ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24f53c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ nop │ │ │ │ bne.n 24f5c0 │ │ │ │ movs r4, r6 │ │ │ │ @@ -322486,42 +322485,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ bne.n 24f510 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f5f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #180] @ (24f6b8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ ldr r3, [pc, #168] @ (24f6bc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24f690 │ │ │ │ cbz r1, 24f640 │ │ │ │ mov r0, r6 │ │ │ │ bl 25b828 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322535,32 +322534,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 271b6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24f620 │ │ │ │ b.n 24f62c │ │ │ │ mov r0, r5 │ │ │ │ - bl 301838 │ │ │ │ + bl 301880 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302aa0 │ │ │ │ + bl 302ae8 │ │ │ │ ldr r3, [pc, #84] @ (24f6c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r5, [pc, #80] @ (24f6c4 ) │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ str r7, [r6, #100] @ 0x64 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 24f620 │ │ │ │ ldr r3, [pc, #52] @ (24f6c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24f61e │ │ │ │ @@ -322571,30 +322570,30 @@ │ │ │ │ bpl.n 24f61e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (24f6d0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 24f61e │ │ │ │ beq.n 24f6a0 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r8 │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp sl, r8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f6d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322614,22 +322613,22 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ b.n 24f716 │ │ │ │ cbz r0, 24f760 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 24f778 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30a8d4 │ │ │ │ + bl 30a91c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, r5, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 309424 │ │ │ │ + bl 30946c │ │ │ │ adds r3, r0, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r0, lsr #31 │ │ │ │ beq.n 24f708 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #76] @ (24f788 ) │ │ │ │ @@ -322653,36 +322652,36 @@ │ │ │ │ ldr r3, [pc, #40] @ (24f790 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (24f794 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 24f734 │ │ │ │ mov r0, r3 │ │ │ │ b.n 24f738 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 24f79c │ │ │ │ movs r4, r6 │ │ │ │ ldmia r7, {r3, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, ip │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #608] @ (24f9f4 ) │ │ │ │ + ldr r6, [pc, #896] @ (24fb14 ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r9 │ │ │ │ movs r4, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (24f7a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ bmi.n 24f77c │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -322700,29 +322699,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (24f878 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (24f87c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3ab9ac │ │ │ │ + bl 3ab9f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24f848 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -322747,33 +322746,33 @@ │ │ │ │ ldr r5, [pc, #56] @ (24f888 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24f820 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #352] @ (24f9d4 ) │ │ │ │ + ldr r6, [pc, #640] @ (24faf4 ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, fp │ │ │ │ + cmp r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - add r8, r8 │ │ │ │ + cmp r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r6, {r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - add r6, pc │ │ │ │ + add lr, r8 │ │ │ │ movs r4, r4 │ │ │ │ - add ip, r2 │ │ │ │ + add ip, fp │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #104] @ 24f904 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322781,15 +322780,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (24f90c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr.w ip, [pc, #84] @ 24f910 │ │ │ │ ldr r1, [pc, #84] @ (24f914 ) │ │ │ │ ldr r2, [pc, #88] @ (24f918 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #88] @ (24f91c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -322814,18 +322813,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #488] @ (24faf0 ) │ │ │ │ + ldr r5, [pc, #776] @ (24fc10 ) │ │ │ │ movs r7, r5 │ │ │ │ - stc2l 0, cr0, [ip], #-132 @ 0xffffff7c │ │ │ │ - ldc2l 0, cr0, [lr], #-132 @ 0xffffff7c │ │ │ │ + ldc2 0, cr0, [r4], #132 @ 0x84 │ │ │ │ + stc2l 0, cr0, [r6], {33} @ 0x21 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322854,65 +322853,65 @@ │ │ │ │ ldr r1, [pc, #48] @ (24f98c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #792] @ (24fca0 ) │ │ │ │ + ldr r5, [pc, #56] @ (24f9c0 ) │ │ │ │ movs r7, r5 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - muls r0, r6 │ │ │ │ + bics r0, r7 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 24f9e0 │ │ │ │ ldr r2, [pc, #60] @ (24f9e4 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #60] @ (24f9e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ cbz r3, 24f9cc │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 32de2c │ │ │ │ + b.w 32de74 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [pc, #472] @ (24fbbc ) │ │ │ │ + ldr r4, [pc, #760] @ (24fcdc ) │ │ │ │ movs r7, r5 │ │ │ │ - cmn r4, r6 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - orrs r2, r1 │ │ │ │ + muls r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #104] @ (24fa68 ) │ │ │ │ @@ -322920,25 +322919,25 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #108] @ (24fa70 ) │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 3ab69c │ │ │ │ + bl 3ab6e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24fa46 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ cbz r0, 24fa2a │ │ │ │ - bl 32de2c │ │ │ │ + bl 32de74 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322951,27 +322950,27 @@ │ │ │ │ ldr r5, [pc, #40] @ (24fa78 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #189 @ 0xbd │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fa34 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #96] @ (24facc ) │ │ │ │ + ldr r4, [pc, #384] @ (24fbec ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmn r2, r4 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmn r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r5 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -322988,29 +322987,29 @@ │ │ │ │ ldr r1, [pc, #156] @ (24fb44 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #148] @ (24fb48 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 3abb3c │ │ │ │ + bl 3abb84 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ ldrge r0, [sp, #32] │ │ │ │ blt.n 24fb10 │ │ │ │ ldr r2, [pc, #96] @ (24fb4c ) │ │ │ │ ldr r3, [pc, #84] @ (24fb40 ) │ │ │ │ add r2, pc │ │ │ │ @@ -323032,34 +323031,34 @@ │ │ │ │ ldr r4, [pc, #60] @ (24fb54 ) │ │ │ │ rsb ip, r0, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #135 @ 0x87 │ │ │ │ add r4, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fae8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #528] @ (24fd50 ) │ │ │ │ + ldr r3, [pc, #816] @ (24fe70 ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - tst r2, r1 │ │ │ │ + negs r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ - rors r4, r5 │ │ │ │ + tst r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r4, {r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - tst r2, r6 │ │ │ │ + negs r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -323076,29 +323075,29 @@ │ │ │ │ ldr r1, [pc, #156] @ (24fc20 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #148] @ (24fc24 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 3ab9ac │ │ │ │ + bl 3ab9f4 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ ldrge r0, [sp, #32] │ │ │ │ blt.n 24fbec │ │ │ │ ldr r2, [pc, #96] @ (24fc28 ) │ │ │ │ ldr r3, [pc, #84] @ (24fc1c ) │ │ │ │ add r2, pc │ │ │ │ @@ -323120,34 +323119,34 @@ │ │ │ │ ldr r4, [pc, #60] @ (24fc30 ) │ │ │ │ rsb ip, r0, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ add r4, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fbc4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r2, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #672] @ (24febc ) │ │ │ │ + ldr r2, [pc, #960] @ (24ffdc ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5 │ │ │ │ + adcs r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r2 │ │ │ │ + adcs r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r3, {r2, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r3 │ │ │ │ + asrs r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r5 │ │ │ │ + asrs r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #136] @ (24fcd0 ) │ │ │ │ @@ -323156,15 +323155,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (24fcd8 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 24fcb0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 24fc82 │ │ │ │ cbnz r3, 24fcbe │ │ │ │ mov r3, r4 │ │ │ │ @@ -323181,15 +323180,15 @@ │ │ │ │ add.w r3, r6, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #84] @ (24fce0 ) │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -323203,25 +323202,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (24fce4 ) │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #176 @ 0xb0 │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - ldr r1, [pc, #848] @ (250024 ) │ │ │ │ + ldr r2, [pc, #112] @ (24fd44 ) │ │ │ │ movs r7, r5 │ │ │ │ - eors r4, r5 │ │ │ │ + lsls r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - eors r4, r1 │ │ │ │ + lsls r4, r2 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4 │ │ │ │ + asrs r2, r5 │ │ │ │ movs r4, r4 │ │ │ │ - eors r0, r0 │ │ │ │ + lsls r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ - ands r0, r1 │ │ │ │ + eors r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -323238,29 +323237,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (24fdb8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (24fdbc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458710 │ │ │ │ + bl 458758 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3abb3c │ │ │ │ + bl 3abb84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24fd88 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -323285,84 +323284,84 @@ │ │ │ │ ldr r5, [pc, #56] @ (24fdc8 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fd60 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #96] @ (24fe14 ) │ │ │ │ + ldr r1, [pc, #384] @ (24ff34 ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r1!, {r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #188 @ 0xbc │ │ │ │ + ands r4, r0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024fdcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #84] @ (24fe30 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #80] @ (24fe34 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #72] @ (24fe38 ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #64] @ (24fe3c ) │ │ │ │ ldr r1, [pc, #64] @ (24fe40 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #5 │ │ │ │ - bl 3093dc │ │ │ │ + bl 309424 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c8f8 │ │ │ │ + bl 32c940 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #232] @ (24ff20 ) │ │ │ │ + ldr r0, [pc, #520] @ (250040 ) │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, #172 @ 0xac │ │ │ │ + subs r6, #244 @ 0xf4 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf7180021 │ │ │ │ - @ instruction: 0xf72a0021 │ │ │ │ + @ instruction: 0xf7600021 │ │ │ │ + @ instruction: 0xf7720021 │ │ │ │ │ │ │ │ 0024fe44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (24fed8 ) │ │ │ │ @@ -323415,27 +323414,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24fe6e │ │ │ │ ldr r0, [pc, #36] @ (24fef0 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24fe6e │ │ │ │ ldmia r0!, {r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6120041 │ │ │ │ @ instruction: 0xf5fe0041 │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r7, #12 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024fef4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323496,25 +323495,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24ff30 │ │ │ │ ldr r0, [pc, #32] @ (24ffa0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ @ instruction: 0xf58e0041 │ │ │ │ stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #122 @ 0x7a │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ffa4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323564,27 +323563,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24ffe4 │ │ │ │ ldr r0, [pc, #36] @ (250038 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 24ffe4 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4de0041 │ │ │ │ stmia r7!, {r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025003c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323628,30 +323627,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #32] @ (2500cc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [pc, #24] @ (2500d0 ) │ │ │ │ ldr r1, [pc, #28] @ (2500d4 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ orr.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ movs r4, r4 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r3 │ │ │ │ movs r7, r5 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002500d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323672,15 +323671,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 437664 │ │ │ │ + bl 4376ac │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 2500fc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 24fe44 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -323737,26 +323736,26 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ sbfx r0, r6, #1, #2 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r8 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r5, #6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002501b8 : │ │ │ │ ldr r3, [pc, #8] @ (2501c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - b.w 3029b0 │ │ │ │ + b.w 3029f8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf2de0041 │ │ │ │ │ │ │ │ 002501c8 : │ │ │ │ ldr r3, [pc, #8] @ (2501d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -323801,15 +323800,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (250318 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #240] @ (25031c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2502da │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2502a6 │ │ │ │ @@ -323826,37 +323825,37 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 250cd8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 2502c6 │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #20562 @ 0x5052 │ │ │ │ movt r1, #20803 @ 0x5143 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr r2, [pc, #176] @ (250320 ) │ │ │ │ ldr r1, [pc, #176] @ (250324 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 3011dc │ │ │ │ + bl 301224 │ │ │ │ cbnz r0, 2502c0 │ │ │ │ bl 260180 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2502b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3029b0 │ │ │ │ + bl 3029f8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ - bl 309cdc │ │ │ │ + bl 309d24 │ │ │ │ ldr r3, [pc, #136] @ (250328 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r3, #8] │ │ │ │ b.n 25023a │ │ │ │ cbz r7, 2502fa │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -323865,15 +323864,15 @@ │ │ │ │ b.n 250256 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 250a44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25028a │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -323887,15 +323886,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 250232 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (250334 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 250232 │ │ │ │ ldr r3, [pc, #60] @ (250338 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #60] @ (25033c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #60] @ (250340 ) │ │ │ │ add r3, pc │ │ │ │ @@ -323915,21 +323914,21 @@ │ │ │ │ ldmia r2, {r2, r6} │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf1f80041 │ │ │ │ asrs r4, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ movs r4, r4 │ │ │ │ - add r4, r1 │ │ │ │ + add r4, sl │ │ │ │ movs r7, r5 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250344 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323954,42 +323953,42 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 25049a │ │ │ │ ldr r2, [pc, #292] @ (2504a8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r2, [pc, #284] @ (2504ac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 25042c │ │ │ │ ldr r2, [pc, #276] @ (2504b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [r2, #0] │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ movw r3, #20562 @ 0x5052 │ │ │ │ movt r3, #20803 @ 0x5143 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 25044a │ │ │ │ mov r0, r4 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 250470 │ │ │ │ ldr r2, [pc, #244] @ (2504b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #244] @ (2504b8 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2ffe88 │ │ │ │ + bl 2ffed0 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 25040c │ │ │ │ bl 260180 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 250426 │ │ │ │ ldr r3, [pc, #224] @ (2504bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -324005,19 +324004,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 250d70 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 250408 │ │ │ │ ldr r0, [pc, #188] @ (2504c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ movs r7, #3 │ │ │ │ b.n 25037a │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324032,47 +324031,47 @@ │ │ │ │ ldr r2, [pc, #144] @ (2504c8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 25039a │ │ │ │ ldr r0, [pc, #136] @ (2504cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25039a │ │ │ │ ldr r1, [pc, #132] @ (2504d0 ) │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ ldr r3, [pc, #132] @ (2504d4 ) │ │ │ │ mvn.w r5, #21 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (2504d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ b.n 2503e2 │ │ │ │ ldr r1, [pc, #104] @ (2504dc ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (2504e0 ) │ │ │ │ add.w r3, r1, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #96] @ (2504e4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #261 @ 0x105 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ b.n 2503e2 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 2503e2 │ │ │ │ stmia r3!, {r1, r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r5, r6 │ │ │ │ @@ -324082,47 +324081,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r1, r5 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xf0d40041 │ │ │ │ ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf0bc0041 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ movs r4, r4 │ │ │ │ subs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r7 │ │ │ │ movs r7, r5 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmn r6, r3 │ │ │ │ movs r7, r5 │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + subs r2, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r2, #8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002504e8 : │ │ │ │ ldr r3, [pc, #64] @ (25052c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 25051e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #8] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -324188,15 +324187,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2505e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 24ffa4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 250600 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #140] @ (250648 ) │ │ │ │ ldr r3, [pc, #124] @ (25063c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -324206,15 +324205,15 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 3b9da4 │ │ │ │ + bl 3b9dec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 27a5c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 250620 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ @@ -324228,21 +324227,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2505b2 │ │ │ │ ldr r1, [pc, #52] @ (250658 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 2505b2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -324250,21 +324249,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r5, r6 │ │ │ │ stmia r1!, {r1, r2, r6} │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r1 │ │ │ │ + adcs r0, r2 │ │ │ │ movs r7, r5 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + subs r0, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #26 │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025065c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324274,36 +324273,36 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ cbnz r4, 2506ce │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2506ce │ │ │ │ - bl 30543c │ │ │ │ + bl 305484 │ │ │ │ ldr r3, [pc, #184] @ (250740 ) │ │ │ │ ldr r2, [pc, #188] @ (250744 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (250748 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3055fc │ │ │ │ + bl 305644 │ │ │ │ cmp r0, r4 │ │ │ │ bge.n 2506fe │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2506e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324315,15 +324314,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (250754 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324331,17 +324330,17 @@ │ │ │ │ ldr r3, [pc, #88] @ (250758 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25071a │ │ │ │ ldr r1, [pc, #84] @ (25075c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301838 │ │ │ │ + bl 301880 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2506ac │ │ │ │ ldr r3, [pc, #68] @ (250760 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 250706 │ │ │ │ @@ -324349,38 +324348,38 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 250706 │ │ │ │ ldr r0, [pc, #56] @ (250768 ) │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 250706 │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r2 │ │ │ │ + asrs r4, r3 │ │ │ │ movs r7, r5 │ │ │ │ - cdp 0, 8, cr0, cr10, cr1, {1} │ │ │ │ - cdp 0, 9, cr0, cr14, cr1, {1} │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + cdp 0, 13, cr0, cr2, cr1, {1} │ │ │ │ + cdp 0, 14, cr0, cr6, cr1, {1} │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0 │ │ │ │ + lsrs r2, r1 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r1, #8 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ movs r4, r4 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025076c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324395,70 +324394,70 @@ │ │ │ │ bne.n 250838 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 250838 │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 30b544 │ │ │ │ + bl 30b58c │ │ │ │ ldr r1, [pc, #220] @ (25087c ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 30b5a0 │ │ │ │ + bl 30b5e8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 30b67c │ │ │ │ + bl 30b6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2507d8 │ │ │ │ cbz r5, 2507c2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 30b864 │ │ │ │ + bl 30b8ac │ │ │ │ ldr r3, [pc, #160] @ (250880 ) │ │ │ │ ldr r2, [pc, #160] @ (250884 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #160] @ (250888 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #148] @ (25088c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 250852 │ │ │ │ ldr r1, [pc, #144] @ (250890 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 301890 │ │ │ │ + bl 3018d8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 25081a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2507c4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324469,15 +324468,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (25089c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2507c2 │ │ │ │ ldr r2, [pc, #76] @ (2508a0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2507fe │ │ │ │ ldr r2, [pc, #68] @ (2508a4 ) │ │ │ │ @@ -324485,59 +324484,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2507fe │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #60] @ (2508a8 ) │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2507fe │ │ │ │ nop │ │ │ │ ittt hi │ │ │ │ movhi r4, r6 │ │ │ │ - subhi r0, #66 @ 0x42 │ │ │ │ + subhi r0, #138 @ 0x8a │ │ │ │ movhi r4, r4 │ │ │ │ - subs r7, #122 @ 0x7a │ │ │ │ + subs r7, #194 @ 0xc2 │ │ │ │ movs r7, r5 │ │ │ │ - ldc 0, cr0, [r0, #-132]! @ 0xffffff7c │ │ │ │ - stcl 0, cr0, [r4, #-132] @ 0xffffff7c │ │ │ │ + ldcl 0, cr0, [r8, #-132]! @ 0xffffff7c │ │ │ │ + stc 0, cr0, [ip, #132] @ 0x84 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + subs r0, #28 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #140 @ 0x8c │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 43ba98 │ │ │ │ + bl 43bae0 │ │ │ │ movs r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 43b9ac │ │ │ │ + bl 43b9f4 │ │ │ │ movs r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -324552,15 +324551,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2569b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #612] @ 0x264 │ │ │ │ - bl 4315e8 │ │ │ │ + bl 431630 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #244] @ (250a1c ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ bl 250140 │ │ │ │ ldr r3, [pc, #236] @ (250a20 ) │ │ │ │ @@ -324580,32 +324579,32 @@ │ │ │ │ ldr r3, [pc, #216] @ (250a2c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r6 │ │ │ │ blx 183a90 │ │ │ │ ldr r0, [pc, #196] @ (250a30 ) │ │ │ │ add r0, pc │ │ │ │ bl 250140 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442540 │ │ │ │ - bl 442598 │ │ │ │ + bl 442588 │ │ │ │ + bl 4425e0 │ │ │ │ movs r2, #11 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 259920 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 24f338 │ │ │ │ @@ -324631,54 +324630,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 226770 │ │ │ │ b.n 2509b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 2509b8 │ │ │ │ ldr r3, [pc, #72] @ (250a38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25093a │ │ │ │ ldr r3, [pc, #64] @ (250a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25093a │ │ │ │ ldr r0, [pc, #60] @ (250a40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25093a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0000 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xff83ffff │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ movs r7, r5 │ │ │ │ vminnm.f32 , , │ │ │ │ pop {r3, r6, pc} │ │ │ │ movs r4, r6 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250a44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -324692,30 +324691,30 @@ │ │ │ │ add r4, sp, #20 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3029b0 │ │ │ │ + bl 3029f8 │ │ │ │ ldr r2, [pc, #168] @ (250b20 ) │ │ │ │ add.w r3, r7, #12 │ │ │ │ ldr r1, [pc, #164] @ (250b24 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 182cec │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ - bl 43ba98 │ │ │ │ + bl 43bae0 │ │ │ │ ldr r3, [pc, #132] @ (250b28 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r3 │ │ │ │ @@ -324748,38 +324747,38 @@ │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #32 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ b.n 250ac2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #120 @ 0x78 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r6, #70 @ 0x46 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #94 @ 0x5e │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ pop {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r6, #22 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250b38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -324789,15 +324788,15 @@ │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250b64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -324819,15 +324818,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 183320 │ │ │ │ cbz r5, 250bf0 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, sp │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cbnz r0, 250bdc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 18214c │ │ │ │ ldr r2, [pc, #92] @ (250c10 ) │ │ │ │ ldr r3, [pc, #84] @ (250c08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -324863,29 +324862,29 @@ │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cbnz r2, 250c6a │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ cbnz r0, 250c68 │ │ │ │ movs r4, r6 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2507e8 │ │ │ │ + b.n 250878 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -324907,20 +324906,20 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #92] @ (250cc4 ) │ │ │ │ ldr r0, [pc, #96] @ (250cc8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 44ffa4 │ │ │ │ + bl 44ffec │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #10 │ │ │ │ bne.n 250cb0 │ │ │ │ - bl 44f16c │ │ │ │ - bl 44fba8 │ │ │ │ + bl 44f1b4 │ │ │ │ + bl 44fbf0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324939,22 +324938,22 @@ │ │ │ │ ldr r1, [pc, #24] @ (250cd0 ) │ │ │ │ ldr r0, [pc, #28] @ (250cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ movs r4, r4 │ │ │ │ ldc2l 15, cr15, [pc], #-1020 @ 2508d0 │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250cd8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324964,58 +324963,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r1 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 43d7a4 │ │ │ │ + bl 43d7ec │ │ │ │ cmp r0, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #0 │ │ │ │ blt.n 250d3e │ │ │ │ - bl 303fbc │ │ │ │ + bl 304004 │ │ │ │ ldr r1, [pc, #84] @ (250d64 ) │ │ │ │ ldr r2, [pc, #84] @ (250d68 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (250d6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 301838 │ │ │ │ + bl 301880 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 250d3e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r4, #2 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 250d60 │ │ │ │ - movs r1, r4 │ │ │ │ - @ instruction: 0xe8100021 │ │ │ │ + strex r0, r0, [r2, #132] @ 0x84 │ │ │ │ + @ instruction: 0xe8580021 │ │ │ │ │ │ │ │ 00250d70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #212] @ (250e54 ) │ │ │ │ @@ -325037,45 +325035,45 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 183320 │ │ │ │ movs r2, #10 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437e14 │ │ │ │ + bl 437e5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 250e2a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 1836e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 303fbc │ │ │ │ + bl 304004 │ │ │ │ ldr r1, [pc, #144] @ (250e60 ) │ │ │ │ ldr r2, [pc, #144] @ (250e64 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (250e68 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 301890 │ │ │ │ + bl 3018d8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 250dfe │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #108] @ (250e6c ) │ │ │ │ ldr r3, [pc, #84] @ (250e58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -325109,35 +325107,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 250e78 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #108 @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r2, #8 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 250cdc │ │ │ │ + b.n 250d6c │ │ │ │ movs r1, r4 │ │ │ │ - b.n 250d0c │ │ │ │ + b.n 250d9c │ │ │ │ movs r1, r4 │ │ │ │ cbnz r2, 250e70 │ │ │ │ movs r4, r6 │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #100 @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #236 @ 0xec │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, #8 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2515a8 │ │ │ │ + b.n 251638 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250e88 : │ │ │ │ ldr r0, [pc, #4] @ (250e90 ) │ │ │ │ add r0, pc │ │ │ │ b.w 250140 │ │ │ │ @ instruction: 0xfa43ffff │ │ │ │ @@ -325181,47 +325179,47 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldrexd r1, r2, [r3] │ │ │ │ ldr r3, [pc, #240] @ (250fe4 ) │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #8] │ │ │ │ strd r1, r2, [r3] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ ldr r1, [pc, #192] @ (250fe8 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 250f9e │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 250f52 │ │ │ │ ldr r1, [pc, #164] @ (250fec ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [r0, #0] │ │ │ │ dmb ish │ │ │ │ movs r0, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ bl 266250 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 250fc4 │ │ │ │ subs r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -325235,15 +325233,15 @@ │ │ │ │ beq.n 250eea │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, #4] │ │ │ │ ldr r1, [pc, #96] @ (250ff0 ) │ │ │ │ ldr r3, [r2, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 250eea │ │ │ │ ldr r1, [pc, #84] @ (250ff4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 250f2e │ │ │ │ @@ -325251,15 +325249,15 @@ │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 250f2e │ │ │ │ ldr r0, [pc, #72] @ (250ffc ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 250f2e │ │ │ │ ldr r3, [pc, #56] @ (251000 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (251004 ) │ │ │ │ ldr r0, [pc, #60] @ (251008 ) │ │ │ │ add r3, pc │ │ │ │ @@ -325281,21 +325279,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #196 @ 0xc4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [pc, #224] @ (2510f0 ) │ │ │ │ ldr r3, [pc, #228] @ (2510f4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cbnz r3, 251026 │ │ │ │ @@ -325342,33 +325340,33 @@ │ │ │ │ vmov s14, r2 │ │ │ │ vldr d5, [pc, #88] @ 2510e0 │ │ │ │ movs r0, #3 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vldr d5, [pc, #64] @ 2510e8 │ │ │ │ vsub.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d7, r0, r1 │ │ │ │ vadd.f64 d7, d6, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46abb0 │ │ │ │ + bl 46abf8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -325406,36 +325404,36 @@ │ │ │ │ vldr d4, [pc, #204] @ 251208 │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d5, d7, d3 │ │ │ │ vsub.f64 d3, d6, d5 │ │ │ │ vdiv.f64 d7, d5, d3 │ │ │ │ vmla.f64 d6, d7, d4 │ │ │ │ vmov r0, r1, d6 │ │ │ │ - bl 46abb0 │ │ │ │ + bl 46abf8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r8, #0 │ │ │ │ blt.n 2511e4 │ │ │ │ ldr.w sl, [pc, #164] @ 251214 │ │ │ │ adds r6, r5, r0 │ │ │ │ movw r9, #16960 @ 0x4240 │ │ │ │ movt r9, #15 │ │ │ │ adc.w r8, r1, r8 │ │ │ │ add sl, pc │ │ │ │ b.n 2511a4 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7, #116] @ 0x74 │ │ │ │ bl 2260b0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ subs r5, r6, r0 │ │ │ │ sbc.w r4, r8, r1 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ blt.n 2511e4 │ │ │ │ ldrb.w ip, [r7, #122] @ 0x7a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ @@ -325449,15 +325447,15 @@ │ │ │ │ sbcs.w ip, ip, r4 │ │ │ │ blt.n 251184 │ │ │ │ bl 225ff0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ blx 1834a4 │ │ │ │ movs r1, #70 @ 0x46 │ │ │ │ mov r0, sl │ │ │ │ bl 225f84 │ │ │ │ b.n 251190 │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -325474,15 +325472,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #11 │ │ │ │ adcs r3, r4 │ │ │ │ b.n 251970 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + adds r0, #24 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00251218 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325528,15 +325526,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25123c │ │ │ │ ldr r0, [pc, #36] @ (2512a8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 25123c │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ b.n 2517a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @@ -325544,15 +325542,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 251778 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #232 @ 0xe8 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002512ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325570,15 +325568,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ strb r1, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -325594,19 +325592,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 251700 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00251324 : │ │ │ │ ldr r3, [pc, #12] @ (251334 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #12] │ │ │ │ subs r0, #0 │ │ │ │ @@ -325651,39 +325649,39 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25136a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 4528ac │ │ │ │ + bl 4528f4 │ │ │ │ mov.w r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325697,19 +325695,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ b.n 2516b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #242 @ 0xf2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025140c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -325722,28 +325720,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ movs r0, #32 │ │ │ │ str r5, [r4, #16] │ │ │ │ blx 181544 │ │ │ │ ldr r3, [pc, #56] @ (251480 ) │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325755,17 +325753,17 @@ │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ @ instruction: 0xfa61ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (251494 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - add r0, pc, #320 @ (adr r0, 2515d8 ) │ │ │ │ + add r0, pc, #608 @ (adr r0, 2516f8 ) │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (2514ac ) │ │ │ │ ldr r2, [pc, #20] @ (2514b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2514b4 ) │ │ │ │ @@ -325773,15 +325771,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ sxtb r0, r5 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #216 @ (adr r0, 251590 ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 2516b0 ) │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #60] @ (2514f8 ) │ │ │ │ ldr r2, [pc, #64] @ (2514fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2514d0 │ │ │ │ @@ -326148,27 +326146,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2518e0 │ │ │ │ ldr r0, [pc, #36] @ (251940 ) │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2518e0 │ │ │ │ cbz r2, 25196a │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #24] @ 251970 │ │ │ │ @@ -326178,19 +326176,19 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (2519a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -326198,17 +326196,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 18155c │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r7, #2 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (251a00 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -326236,25 +326234,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2519c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (251a10 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2519c8 │ │ │ │ add r5, sp, #272 @ 0x110 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #28 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #348] @ (251b84 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326300,15 +326298,15 @@ │ │ │ │ ldr r2, [pc, #268] @ (251b98 ) │ │ │ │ ldr r3, [pc, #268] @ (251b9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #256] @ (251ba0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 251b5c │ │ │ │ ldr r2, [pc, #248] @ (251ba4 ) │ │ │ │ @@ -326326,15 +326324,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ b.n 251a6e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ strd r1, r2, [r4, #8] │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -326392,15 +326390,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (251bac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 251aa8 │ │ │ │ ldr r0, [pc, #60] @ (251bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 251aa8 │ │ │ │ bl 25197c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #864 @ 0x360 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -326419,15 +326417,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #352 @ 0x160 │ │ │ │ movs r4, r6 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00251bb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326470,23 +326468,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 23363c │ │ │ │ b.n 251bf6 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 251bf6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #224 @ 0xe0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #112 @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00251c48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326509,19 +326507,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #552] @ (251ea8 ) │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r3, [r9] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -326548,19 +326546,19 @@ │ │ │ │ blx 181704 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2514b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 251488 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r3, r0, r4 │ │ │ │ sbc.w r2, r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r3, sl │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ @@ -326625,15 +326623,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ lsls r5, r5, #4 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ mul.w r0, sl, r0 │ │ │ │ lsr.w r0, r0, r9 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ str r4, [r3, r5] │ │ │ │ add r3, r5 │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add r3, r5 │ │ │ │ @@ -326652,15 +326650,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 251d94 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ (251ec4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r4, #1 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 251da2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181844 │ │ │ │ @@ -326684,19 +326682,19 @@ │ │ │ │ b.n 251d30 │ │ │ │ adds.w r3, sl, r4 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 1834a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r3, r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ sbc.w r3, r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 251d18 │ │ │ │ mov r2, fp │ │ │ │ b.n 251ccc │ │ │ │ @@ -326714,35 +326712,35 @@ │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #656] @ 0x290 │ │ │ │ movs r1, r4 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ movs r1, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #200 @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r2, #6 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00251ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -326758,21 +326756,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ ldr.w r3, [pc, #2428] @ 252894 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [pc, #2416] @ 252898 │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 252730 │ │ │ │ ldr.w r3, [pc, #2400] @ 25289c │ │ │ │ movs r2, #1 │ │ │ │ @@ -326802,34 +326800,34 @@ │ │ │ │ beq.w 25249e │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 251fb2 │ │ │ │ ldr.w r3, [pc, #2300] @ 2528a0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldr.w r5, [pc, #2288] @ 2528a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r0, #2 │ │ │ │ add r5, pc │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ addw r3, pc, #2228 @ 0x8b4 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [pc, #2256] @ 2528a8 │ │ │ │ strd r0, r1, [r5, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -326976,40 +326974,40 @@ │ │ │ │ mov r5, r8 │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ ldrd r8, r4, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252876 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25253c │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r2, r0, r6 │ │ │ │ sbc.w r1, r1, r7 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs.w r3, r1, r4 │ │ │ │ blt.w 25256a │ │ │ │ ldr.w r3, [pc, #1748] @ 2528b0 │ │ │ │ add r3, pc │ │ │ │ strd r2, r1, [r3, #16] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25252c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, #32] │ │ │ │ @@ -327158,17 +327156,17 @@ │ │ │ │ lsls r0, r3, #3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ mla r3, r7, r2, ip │ │ │ │ umull r2, r6, r2, r6 │ │ │ │ add r3, r6 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252876 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2523ec │ │ │ │ dmb ish │ │ │ │ @@ -327199,15 +327197,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 25275a │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 252780 │ │ │ │ ldr.w r3, [pc, #1148] @ 2528c0 │ │ │ │ movs r1, #2 │ │ │ │ dmb ish │ │ │ │ @@ -327218,15 +327216,15 @@ │ │ │ │ bne.n 252460 │ │ │ │ strex r0, r1, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252450 │ │ │ │ cmp r2, #1 │ │ │ │ dmb ish │ │ │ │ bne.w 25259a │ │ │ │ - bl 4479dc │ │ │ │ + bl 447a24 │ │ │ │ ldr.w r2, [pc, #1108] @ 2528c4 │ │ │ │ ldr.w r3, [pc, #1048] @ 25288c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ @@ -327250,18 +327248,18 @@ │ │ │ │ bl 2334ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 252562 │ │ │ │ ldr.w r6, [pc, #1040] @ 2528cc │ │ │ │ bl 225ff0 │ │ │ │ movs r0, #2 │ │ │ │ add r6, pc │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #948 @ (adr r3, 252880 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ add.w r2, r6, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #2 │ │ │ │ @@ -327285,15 +327283,15 @@ │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 252424 │ │ │ │ mov r0, r7 │ │ │ │ bl 2519a8 │ │ │ │ b.n 252056 │ │ │ │ ldr r0, [pc, #944] @ (2528d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 25246e │ │ │ │ ldr r3, [pc, #880] @ (2528a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 2521f4 │ │ │ │ @@ -327305,50 +327303,50 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2521b6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #900] @ (2528d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2521b6 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 2524ba │ │ │ │ adds.w r8, r6, r8 │ │ │ │ subs.w r8, r8, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r0, r8 │ │ │ │ blx 1834a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r2, r0, r6 │ │ │ │ sbc.w r1, r1, r7 │ │ │ │ b.n 2521da │ │ │ │ ldr r0, [pc, #832] @ (2528dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 25246a │ │ │ │ ldr r0, [pc, #824] @ (2528e0 ) │ │ │ │ movw r1, #621 @ 0x26d │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ bl 2334ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2527fe │ │ │ │ movs r0, #0 │ │ │ │ bl 233470 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2525e2 │ │ │ │ ldr r3, [pc, #712] @ (2528a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -327371,15 +327369,15 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ strd r3, r6, [sp] │ │ │ │ movs r3, #0 │ │ │ │ bl 2322b8 │ │ │ │ ldr.w r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2525f6 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252876 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 25263e │ │ │ │ dmb ish │ │ │ │ @@ -327390,33 +327388,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 252826 │ │ │ │ ldr.w fp, [pc, #676] @ 2528e4 │ │ │ │ bl 225ff0 │ │ │ │ movs r0, #0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [fp, #64] @ 0x40 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #532 @ (adr r3, 252880 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [fp, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r6 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs.w r1, r3, r4 │ │ │ │ blt.w 2527d0 │ │ │ │ ldr r4, [pc, #584] @ (2528e8 ) │ │ │ │ movs r1, #115 @ 0x73 │ │ │ │ @@ -327439,15 +327437,15 @@ │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ rsb r0, r0, #20 │ │ │ │ movs r1, #0 │ │ │ │ subs r3, r3, r7 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ lsr.w r0, r3, r0 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 252424 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25220a │ │ │ │ @@ -327460,15 +327458,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25220a │ │ │ │ ldr r0, [pc, #476] @ (2528f8 ) │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25220a │ │ │ │ mov r0, r6 │ │ │ │ bl 2519a8 │ │ │ │ b.n 25220a │ │ │ │ ldr r3, [pc, #456] @ (2528fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -327478,43 +327476,43 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 251f38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ (252900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 251f38 │ │ │ │ ldr r1, [pc, #424] @ (252904 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25242e │ │ │ │ ldr r1, [pc, #392] @ (2528f4 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 25242e │ │ │ │ ldr r0, [pc, #400] @ (252908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25242e │ │ │ │ ldr r3, [pc, #376] @ (2528fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252442 │ │ │ │ ldr r3, [pc, #356] @ (2528f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 252442 │ │ │ │ ldr r0, [pc, #364] @ (25290c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 252442 │ │ │ │ ldr r2, [pc, #360] @ (252910 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2522d6 │ │ │ │ ldr r2, [pc, #316] @ (2528f4 ) │ │ │ │ @@ -327522,53 +327520,53 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2522d6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #332] @ (252914 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2522d6 │ │ │ │ adds.w r3, r5, r8 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 1834a4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r6 │ │ │ │ b.n 25269c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 2525c2 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 252510 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #200] @ (2528d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2523ec │ │ │ │ mov fp, r0 │ │ │ │ b.n 25202c │ │ │ │ mov r5, r7 │ │ │ │ b.n 25218a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #172] @ (2528d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 25263e │ │ │ │ ldr r3, [pc, #220] @ (252918 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #220] @ (25291c ) │ │ │ │ ldr r1, [pc, #224] @ (252920 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -327624,59 +327622,59 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ beq.n 25281c │ │ │ │ lsls r1, r0, #1 │ │ │ │ beq.n 2527c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r2, pc, #568 @ (adr r2, 252b00 ) │ │ │ │ movs r4, r6 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r3, #6 │ │ │ │ movs r4, r4 │ │ │ │ beq.n 2528e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #4 │ │ │ │ + adds r0, r0, #6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r1, #1 │ │ │ │ + adds r6, r2, #2 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r6!, {r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r7, #0 │ │ │ │ movs r4, r4 │ │ │ │ movs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r5, r6 │ │ │ │ movs r4, r4 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + adds r0, r3, #1 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r3, r5 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r0, r7 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #12 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r7, r5 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r7, r3 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, r6, r6 │ │ │ │ + adds r4, r7, r7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00252924 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -327742,35 +327740,35 @@ │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 252bf8 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 252a36 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f2070 │ │ │ │ + bl 2f20b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbz r0, 252a36 │ │ │ │ ldr r3, [pc, #656] @ (252c80 ) │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #648] @ (252c84 ) │ │ │ │ ldr r2, [pc, #648] @ (252c88 ) │ │ │ │ ldr r1, [pc, #652] @ (252c8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ movw r2, #817 @ 0x331 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 252b2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 252976 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 25299a │ │ │ │ bl 25197c │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -327783,15 +327781,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #592] @ (252c94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [r3, #56] @ 0x38 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w ip, [pc, #584] @ 252c98 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r3, [r6, ip] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 252c3c │ │ │ │ ldr r6, [pc, #572] @ (252c9c ) │ │ │ │ @@ -327822,18 +327820,18 @@ │ │ │ │ movs r0, #2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, pc │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r3, [r6] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, pc, #424 @ (adr r3, 252c68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r4, r5, [r6, #16] │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ strd r7, r8, [r6, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 252be6 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 252aec │ │ │ │ @@ -327846,30 +327844,30 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ ldr r1, [pc, #436] @ (252cac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ b.n 252b2a │ │ │ │ ldr r3, [pc, #424] @ (252cb0 ) │ │ │ │ movw r2, #60000 @ 0xea60 │ │ │ │ ldr r4, [pc, #420] @ (252cb4 ) │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #420] @ (252cb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #784 @ 0x310 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #400] @ (252cbc ) │ │ │ │ ldr r3, [pc, #324] @ (252c74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -327900,15 +327898,15 @@ │ │ │ │ ldr r1, [pc, #324] @ (252cc8 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 252b2a │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ movw r1, #16257 @ 0x3f81 │ │ │ │ sbc.w r3, r8, #0 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.w 2529d4 │ │ │ │ @@ -327919,36 +327917,36 @@ │ │ │ │ ldr r1, [pc, #284] @ (252cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 252b2a │ │ │ │ ldr r3, [pc, #268] @ (252cd8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #268] @ (252cdc ) │ │ │ │ ldr r1, [pc, #268] @ (252ce0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #773 @ 0x305 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 252b2a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #32] │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ strd r2, r3, [r6, #48] @ 0x30 │ │ │ │ b.n 252aec │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f2070 │ │ │ │ + bl 2f20b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 252a36 │ │ │ │ b.n 2529ec │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ blx 182118 │ │ │ │ movs r3, #0 │ │ │ │ @@ -327963,15 +327961,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #192] @ (252cec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 252b2a │ │ │ │ ldr r1, [pc, #176] @ (252cf0 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 252a5e │ │ │ │ ldr r1, [pc, #168] @ (252cf4 ) │ │ │ │ @@ -327979,15 +327977,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 252a5e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (252cf8 ) │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.n 252a5e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -327997,72 +327995,72 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, #1 │ │ │ │ + subs r4, r2, #2 │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r5, r2 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r7, r0 │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 62ccaa │ │ │ │ - adds r4, r1, r7 │ │ │ │ + subs r4, r2, r0 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r0, #6 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r2, r4 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [sp, #856] @ 0x358 │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + adds r6, r2, #4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r7, r2 │ │ │ │ + adds r6, r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r7, #26 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r4, r2 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r0, #3 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r4, #31 │ │ │ │ + adds r0, r5, r0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r4, #0 │ │ │ │ + adds r0, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r5, r1 │ │ │ │ + adds r6, r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ movs r4, r4 │ │ │ │ movs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00252cfc : │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r0, r1 │ │ │ │ moveq r0, #0 │ │ │ │ @@ -328081,115 +328079,115 @@ │ │ │ │ ldr r3, [pc, #216] @ (252e00 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #204] @ (252e04 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #196] @ (252e08 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 252dea │ │ │ │ ldr r1, [pc, #180] @ (252e0c ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [pc, #168] @ (252e10 ) │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #160] @ (252e14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #152] @ (252e18 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 252ddc │ │ │ │ ldr r1, [pc, #140] @ (252e1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ cbz r3, 252dca │ │ │ │ cbz r4, 252dca │ │ │ │ ldr r7, [pc, #120] @ (252e20 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ldrd fp, ip, [r3] │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r3, ip │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 252da8 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8924 │ │ │ │ + bl 3f896c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ b.w 181840 │ │ │ │ ldr r1, [pc, #68] @ (252e24 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ b.n 252dca │ │ │ │ ldr r1, [pc, #60] @ (252e28 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 252d56 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #888] @ 0x378 │ │ │ │ movs r4, r6 │ │ │ │ cmp r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u32 q0, d12, d18 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + vrev64.16 d16, d18 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r7, #31 │ │ │ │ movs r4, r4 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r4, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r7, #27 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00252e2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328204,36 +328202,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #240] @ (252f54 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f88 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #220] @ (252f58 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #212] @ (252f5c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ beq.n 252f2a │ │ │ │ and.w r3, r5, r0 │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ bne.n 252f36 │ │ │ │ @@ -328280,63 +328278,63 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #80] @ (252f64 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [pc, #72] @ (252f68 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 252ee6 │ │ │ │ ldr r1, [pc, #64] @ (252f6c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 252ee6 │ │ │ │ ldr r1, [pc, #56] @ (252f70 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 252ee6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #768] @ 0x300 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #936] @ (2532fc ) │ │ │ │ + ldr r4, [pc, #200] @ (25301c ) │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r6, 252f64 │ │ │ │ + cbnz r6, 252f76 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r3, #27 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r1, #28 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24f4f8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -328346,51 +328344,51 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #164] @ (25305c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4315e8 │ │ │ │ + bl 431630 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (253060 ) │ │ │ │ add r5, pc │ │ │ │ add r0, pc │ │ │ │ blx 182cf8 │ │ │ │ ldr r3, [pc, #152] @ (253064 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 253038 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30375c │ │ │ │ + bl 3037a4 │ │ │ │ ldr r3, [pc, #136] @ (253068 ) │ │ │ │ ldr r2, [pc, #136] @ (25306c ) │ │ │ │ ldr r1, [pc, #140] @ (253070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 253010 │ │ │ │ ldr r1, [pc, #124] @ (253074 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ bl 24f5f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ cbz r4, 253024 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 183a8c │ │ │ │ @@ -328411,47 +328409,47 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 252fd6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (253080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 252fd6 │ │ │ │ nop │ │ │ │ str r7, [sp, #264] @ 0x108 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #256 @ 0x100 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, r3 │ │ │ │ + adds r4, r3, r4 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r7} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253084 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4315e8 │ │ │ │ + bl 431630 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (25313c ) │ │ │ │ ldr r5, [pc, #156] @ (253140 ) │ │ │ │ add r0, pc │ │ │ │ blx 182cf8 │ │ │ │ ldr r3, [pc, #152] @ (253144 ) │ │ │ │ @@ -328459,38 +328457,38 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25311c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30375c │ │ │ │ + bl 3037a4 │ │ │ │ ldr r1, [pc, #136] @ (253148 ) │ │ │ │ ldr r2, [pc, #136] @ (25314c ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (253150 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2530f4 │ │ │ │ ldr r1, [pc, #124] @ (253154 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ blx 181c40 │ │ │ │ ldr r2, [pc, #116] @ (253158 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 309980 │ │ │ │ + bl 3099c8 │ │ │ │ mov r0, r6 │ │ │ │ blx 181844 │ │ │ │ cbz r4, 253108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 183a8c │ │ │ │ @@ -328511,46 +328509,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2530b4 │ │ │ │ ldr r0, [pc, #48] @ (253164 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2530b4 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ movs r1, r4 │ │ │ │ str r6, [sp, #360] @ 0x168 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r7, r0 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r5, #24 │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 4, pc, cr9, cr15, {7} @ │ │ │ │ adds r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24f4f8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -328568,37 +328566,37 @@ │ │ │ │ ldr r5, [pc, #276] @ (2532c4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b9da4 │ │ │ │ + bl 3b9dec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 279ca4 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 25324e │ │ │ │ mov r4, r0 │ │ │ │ - bl 453be4 │ │ │ │ + bl 453c2c │ │ │ │ cbz r0, 253222 │ │ │ │ ldr r3, [pc, #240] @ (2532c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 253296 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 306fd0 │ │ │ │ + bl 307018 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253276 │ │ │ │ ldr r1, [pc, #220] @ (2532cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24f5f0 │ │ │ │ ldr r2, [pc, #204] @ (2532d0 ) │ │ │ │ ldr r3, [pc, #184] @ (2532c0 ) │ │ │ │ @@ -328608,15 +328606,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2532b6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r0, sp │ │ │ │ blx 183038 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 183118 <__fstat64_time64@plt> │ │ │ │ @@ -328624,15 +328622,15 @@ │ │ │ │ beq.n 253244 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 2531d6 │ │ │ │ ldr r0, [pc, #140] @ (2532d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 2531d6 │ │ │ │ ldr r2, [pc, #136] @ (2532d8 ) │ │ │ │ ldr r3, [pc, #108] @ (2532c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ @@ -328669,41 +328667,41 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2531e0 │ │ │ │ ldr r0, [pc, #60] @ (2532e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2531e0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #360] @ 0x168 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #21 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ movs r4, r4 │ │ │ │ str r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ movs r4, r4 │ │ │ │ str r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r6 │ │ │ │ str r4, [sp, #552] @ 0x228 │ │ │ │ movs r4, r6 │ │ │ │ movs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002532ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -328715,47 +328713,47 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #252] @ (253404 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b9da4 │ │ │ │ + bl 3b9dec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 27a5c4 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 253364 │ │ │ │ mov r4, r0 │ │ │ │ - bl 453be4 │ │ │ │ + bl 453c2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25338c │ │ │ │ ldr r3, [pc, #216] @ (253408 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2533d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 306fd0 │ │ │ │ + bl 307018 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2533b8 │ │ │ │ ldr r1, [pc, #196] @ (25340c ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ blx 181c40 │ │ │ │ ldr r2, [pc, #188] @ (253410 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 309980 │ │ │ │ + bl 3099c8 │ │ │ │ ldr r2, [pc, #172] @ (253414 ) │ │ │ │ ldr r3, [pc, #152] @ (253400 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -328780,15 +328778,15 @@ │ │ │ │ beq.n 2533ae │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 25332e │ │ │ │ ldr r0, [pc, #104] @ (253418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 25332e │ │ │ │ ldr r2, [pc, #96] @ (25341c ) │ │ │ │ ldr r3, [pc, #68] @ (253400 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -328808,49 +328806,49 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253338 │ │ │ │ ldr r0, [pc, #56] @ (253428 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 253338 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #8] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ str r3, [sp, #624] @ 0x270 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ movs r4, r4 │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ movs r4, r6 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24f4f8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -328867,15 +328865,15 @@ │ │ │ │ blx 1814ac │ │ │ │ cbz r0, 253488 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ strb.w r1, [r4], #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 438a80 │ │ │ │ + bl 438ac8 │ │ │ │ cbnz r0, 25349a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -328887,24 +328885,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (2534cc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 253488 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r3, #11 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002534d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328937,26 +328935,26 @@ │ │ │ │ ite ne │ │ │ │ movne.w r1, #65537 @ 0x10001 │ │ │ │ moveq r1, #1 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [ip] │ │ │ │ - bl 3040f8 │ │ │ │ + bl 304140 │ │ │ │ cbz r0, 25355c │ │ │ │ ldr.w ip, [pc, #68] @ 25357c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #64] @ (253580 ) │ │ │ │ ldr r1, [pc, #68] @ (253584 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25d1c4 │ │ │ │ movs r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 25c600 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -328966,20 +328964,20 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ movs r7, r5 │ │ │ │ - itee le │ │ │ │ - movle r1, r4 │ │ │ │ - it al @ unpredictable │ │ │ │ - moval r1, r4 │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ + movs r1, r4 │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ + movs r1, r4 │ │ │ │ │ │ │ │ 00253588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #268] @ (2536a8 ) │ │ │ │ @@ -328997,15 +328995,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 253688 │ │ │ │ mov r3, r8 │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r1, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3040f8 │ │ │ │ + bl 304140 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253644 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ blx 1837d8 │ │ │ │ @@ -329023,37 +329021,37 @@ │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #196] @ (2536bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ mov sl, r0 │ │ │ │ bne.n 253632 │ │ │ │ ldr r1, [pc, #180] @ (2536c0 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ bl 24f5f0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ strd fp, r8, [sp] │ │ │ │ - bl 309eac │ │ │ │ + bl 309ef4 │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 25360a │ │ │ │ b.n 253620 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 181840 │ │ │ │ @@ -329068,61 +329066,61 @@ │ │ │ │ ldr r3, [r1, #0] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #92] @ (2536c8 ) │ │ │ │ ldr r1, [pc, #96] @ (2536cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ ldr r3, [pc, #68] @ (2536d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2535ba │ │ │ │ ldr r3, [pc, #64] @ (2536d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2535ba │ │ │ │ ldr r0, [pc, #56] @ (2536d8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2535ba │ │ │ │ str r1, [sp, #360] @ 0x168 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ itt mi │ │ │ │ lslmi r1, r0, #1 │ │ │ │ - ite cs @ unpredictable │ │ │ │ - movcs r1, r4 │ │ │ │ - ittt mi @ unpredictable │ │ │ │ - movmi r1, r4 │ │ │ │ - asrmi r6, r1, #11 │ │ │ │ - movmi r7, r5 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + ite vc @ unpredictable │ │ │ │ + movvc r1, r4 │ │ │ │ + itet hi @ unpredictable │ │ │ │ + movhi r1, r4 │ │ │ │ + asrls r6, r2, #12 │ │ │ │ + movhi r7, r5 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r1, #6 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002536dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -329140,15 +329138,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 253878 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3040f8 │ │ │ │ + bl 304140 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2537a0 │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ bne.n 2537ac │ │ │ │ ldr r1, [pc, #388] @ (2538ac ) │ │ │ │ movs r3, #29 │ │ │ │ @@ -329156,15 +329154,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #380] @ (2538b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ bl 25f654 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2537dc │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #1 │ │ │ │ blx 181704 │ │ │ │ @@ -329179,25 +329177,25 @@ │ │ │ │ add sl, pc │ │ │ │ mov r8, r4 │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [sp, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ mov r1, sl │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ adds r4, #1 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 181c40 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 309980 │ │ │ │ + bl 3099c8 │ │ │ │ cmp fp, r4 │ │ │ │ bne.n 253770 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r1 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -329208,25 +329206,25 @@ │ │ │ │ ldr r1, [pc, #276] @ (2538c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 309eac │ │ │ │ + bl 309ef4 │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 253726 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ b.n 2537a0 │ │ │ │ bl 2601d8 │ │ │ │ mov sl, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 26009c │ │ │ │ movs r1, #4 │ │ │ │ @@ -329245,37 +329243,37 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w fp, #1 │ │ │ │ add.w r8, r8, #20 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ b.n 253832 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp sl, fp │ │ │ │ str.w r0, [r4, #4]! │ │ │ │ add.w fp, fp, #1 │ │ │ │ beq.n 253874 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3040f8 │ │ │ │ + bl 304140 │ │ │ │ ldr r1, [pc, #148] @ (2538d4 ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25381e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r1 │ │ │ │ add.w r4, r1, fp, lsl #2 │ │ │ │ ldr.w r0, [r4, #-4]! │ │ │ │ subs r6, #1 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 253854 │ │ │ │ mov r0, r7 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -329291,49 +329289,49 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25370e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2538e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25370e │ │ │ │ bne.w 25379a │ │ │ │ b.n 253758 │ │ │ │ nop │ │ │ │ str r0, [sp, #32] │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #6 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002a │ │ │ │ movs r1, r4 │ │ │ │ - pop {r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0040 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ movs r4, r4 │ │ │ │ stc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r3, #5 │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r3, r4, r5, r6, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ movs r7, r5 │ │ │ │ - pop {pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r4, r5, pc} │ │ │ │ movs r1, r4 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002538e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -329373,15 +329371,15 @@ │ │ │ │ mov.w r8, #1 │ │ │ │ ldr.w r3, [r7, #360] @ 0x168 │ │ │ │ adds.w r3, ip, r3 │ │ │ │ ldr.w ip, [r7, #364] @ 0x16c │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 309a68 │ │ │ │ + bl 309ab0 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 25397a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r4, #8 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -329402,32 +329400,32 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r4, pc │ │ │ │ strd ip, r7, [sp, #4] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 25397a │ │ │ │ nop │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r6, #29 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r5, #23 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002539d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -329437,15 +329435,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r1, r2, [r4] │ │ │ │ str r3, [sp, #8] │ │ │ │ vldr d7, [r4, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 309c68 │ │ │ │ + bl 309cb0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 253a22 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329456,18 +329454,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ (253a38 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 253a10 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2569b0 │ │ │ │ ldrb.w r0, [r0, #1084] @ 0x43c │ │ │ │ @@ -329510,15 +329508,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strbeq.w r3, [r4, #35] @ 0x23 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 253b2c │ │ │ │ sub.w r3, r0, #12 │ │ │ │ ldrb.w r2, [r4, #37] @ 0x25 │ │ │ │ clz r3, r3 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ @@ -329553,19 +329551,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 253a9a │ │ │ │ ldr r0, [pc, #60] @ (253b60 ) │ │ │ │ adds r1, r4, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 253a9a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 253b34 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 253ae6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #36] @ 0x24 │ │ │ │ @@ -329578,40 +329576,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #32] │ │ │ │ movs r4, r6 │ │ │ │ cmp r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #22 │ │ │ │ + lsrs r4, r5, #23 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (253bd4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #96] @ (253bd8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ str r0, [sp, #4] │ │ │ │ blx 182930 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #31 │ │ │ │ bhi.n 253bc0 │ │ │ │ ldr r4, [pc, #72] @ (253bdc ) │ │ │ │ movs r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 437b78 │ │ │ │ + bl 437bc0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ bl 225ab4 │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ strb.w r0, [r4, #37] @ 0x25 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #38 @ 0x26 │ │ │ │ @@ -329629,19 +329627,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #28] │ │ │ │ movs r4, r6 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 253c06 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r6, #20 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r1, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #100] @ (253c60 ) │ │ │ │ adds r1, r0, #4 │ │ │ │ @@ -329674,15 +329672,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (253c6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253c0c │ │ │ │ ldr r0, [pc, #44] @ (253c70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 253c0c │ │ │ │ ldr r3, [pc, #36] @ (253c74 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #36] @ (253c78 ) │ │ │ │ ldr r0, [pc, #40] @ (253c7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -329693,21 +329691,21 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r1, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r5, #21 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253c80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -329797,15 +329795,15 @@ │ │ │ │ sbcs.w r3, r3, ip │ │ │ │ bcs.n 253dac │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r1, sp, r1, lsl #2 │ │ │ │ ldr r0, [pc, #96] @ (253dd4 ) │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ @@ -329831,28 +329829,28 @@ │ │ │ │ pop {pc} │ │ │ │ movs r1, #0 │ │ │ │ b.n 253d6e │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 253d6e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #14] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 254074 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r6, [r7, #10] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329866,47 +329864,47 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bne.n 253e34 │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4528ac │ │ │ │ + bl 4528f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3f84ec │ │ │ │ + b.w 3f8534 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ cbz r1, 253e40 │ │ │ │ ldr r0, [pc, #44] @ (253e68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 3ba830 │ │ │ │ + bl 3ba878 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 253e56 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3f84ec │ │ │ │ - b.n 253ed8 │ │ │ │ + b.w 3f8534 │ │ │ │ + b.n 253f68 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #196] @ (253f44 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329917,64 +329915,64 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ - bl 352380 │ │ │ │ + bl 3523c8 │ │ │ │ mov r0, r6 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 34aec0 │ │ │ │ + bl 34af08 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 253ec2 │ │ │ │ b.n 253f12 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 34ad48 │ │ │ │ + bl 34ad90 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 253f12 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 38059c │ │ │ │ + bl 3805e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253eb8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3621c4 │ │ │ │ + bl 36220c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253eb8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cbz r4, 253f00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 253ee0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c1a20 │ │ │ │ + bl 3c1a68 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 34ad48 │ │ │ │ + bl 34ad90 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253ec2 │ │ │ │ - bl 3523f0 │ │ │ │ + bl 352438 │ │ │ │ ldr r2, [pc, #52] @ (253f4c ) │ │ │ │ ldr r3, [pc, #44] @ (253f48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -330004,158 +330002,158 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r1, [pc, #1668] @ 2545ec │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r6, [pc, #1664] @ 2545f0 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #0 │ │ │ │ add r6, pc │ │ │ │ bl 2574d4 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cbz r7, 253fa8 │ │ │ │ ldr.w r8, [pc, #1644] @ 2545f4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1640] @ 2545f8 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 253f98 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25435a │ │ │ │ ldrb.w r3, [r5, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25431a │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254148 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, r0 │ │ │ │ ldrd r0, r1, [r3, #16] │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov sl, r0 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [r3, #104] @ 0x68 │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r3, #88] @ 0x58 │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r0 │ │ │ │ ldrd r0, r1, [r3, #120] @ 0x78 │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr.w r1, [pc, #1512] @ 2545fc │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1496] @ 254600 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r1, [pc, #1484] @ 254604 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r1, [pc, #1472] @ 254608 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r1, [pc, #1460] @ 25460c │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 254088 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 438da4 │ │ │ │ + bl 438dec │ │ │ │ ldr.w r1, [pc, #1436] @ 254610 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r7 │ │ │ │ blx 181844 │ │ │ │ ldr.w r1, [pc, #1416] @ 254614 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1408] @ 254618 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r7, #32] │ │ │ │ add r1, pc │ │ │ │ vldr d7, [r7, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1384] @ 25461c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 25440e │ │ │ │ ldr.w r1, [pc, #1360] @ 254620 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1348] @ 254624 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #72] @ 0x48 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 25441a │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 254432 │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 254402 │ │ │ │ ldr.w r1, [pc, #1300] @ 254628 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 181844 │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -330167,73 +330165,73 @@ │ │ │ │ mov r0, r8 │ │ │ │ blx 181844 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 25415a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f84ec │ │ │ │ + b.w 3f8534 │ │ │ │ bl 2569b0 │ │ │ │ ldr.w r1, [pc, #1228] @ 25462c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r7, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2543fc │ │ │ │ ldr.w r2, [pc, #1208] @ 254630 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1204] @ 254634 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r3, [pc, #1196] @ 254638 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2543f6 │ │ │ │ ldr.w r2, [pc, #1188] @ 25463c │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1184] @ 254640 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r7, #1085] @ 0x43d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2543f0 │ │ │ │ ldr.w r2, [pc, #1168] @ 254644 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1164] @ 254648 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r7, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2543ea │ │ │ │ ldr.w r2, [pc, #1148] @ 25464c │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1144] @ 254650 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r7, #1087] @ 0x43f │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2543e4 │ │ │ │ ldr.w r2, [pc, #1128] @ 254654 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1124] @ 254658 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r1, [pc, #1116] @ 25465c │ │ │ │ ldrb.w r2, [r7, #1187] @ 0x4a3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ cbz r6, 254250 │ │ │ │ ldrd r8, r9, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [pc, #1088] @ 254660 │ │ │ │ @@ -330244,15 +330242,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ ldrd r8, r9, [r6, #16] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ ldrd r6, r7, [r6, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25444c │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254464 │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ @@ -330276,15 +330274,15 @@ │ │ │ │ ldrb.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25414e │ │ │ │ ldr.w r6, [r5, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #944] @ (254664 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 25414e │ │ │ │ mov fp, r5 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [pc, #932] @ (254668 ) │ │ │ │ movs r7, #0 │ │ │ │ mov.w sl, #1 │ │ │ │ @@ -330300,98 +330298,98 @@ │ │ │ │ vldr d7, [r6, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ blx 181844 │ │ │ │ mov r0, r8 │ │ │ │ blx 181844 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2542cc │ │ │ │ mov r5, fp │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f84ec │ │ │ │ + b.w 3f8534 │ │ │ │ ldr r1, [pc, #848] @ (25466c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r7, [r5, #172] @ 0xac │ │ │ │ cbz r7, 25434e │ │ │ │ ldr.w r8, [pc, #836] @ 254670 │ │ │ │ add r8, pc │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 4542e0 │ │ │ │ + bl 454328 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, sl │ │ │ │ blx 181844 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 254330 │ │ │ │ ldr r1, [pc, #804] @ (254674 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 253fba │ │ │ │ ldr r3, [pc, #796] @ (254678 ) │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #784] @ (25467c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ subs r3, #7 │ │ │ │ bics.w r3, r3, #4 │ │ │ │ bne.n 2543cc │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ cbz r2, 2543cc │ │ │ │ ldr r1, [pc, #764] @ (254680 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 253fb0 │ │ │ │ ldr r1, [pc, #744] @ (254684 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2545ba │ │ │ │ ldrb.w r3, [r5, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2545da │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2545ca │ │ │ │ ldr r1, [pc, #708] @ (254688 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 253fb0 │ │ │ │ ldr r1, [pc, #700] @ (25468c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 253fb0 │ │ │ │ b.n 254398 │ │ │ │ ldr r2, [pc, #680] @ (254690 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2541f0 │ │ │ │ @@ -330406,128 +330404,128 @@ │ │ │ │ b.n 25419c │ │ │ │ ldr r2, [pc, #672] @ (2546a0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 25417c │ │ │ │ ldr r1, [pc, #672] @ (2546a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 254112 │ │ │ │ ldr r1, [pc, #664] @ (2546a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 2540ce │ │ │ │ ldr r1, [pc, #656] @ (2546ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.w 254106 │ │ │ │ ldr r1, [pc, #636] @ (2546b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 254112 │ │ │ │ b.n 254402 │ │ │ │ ldr r1, [pc, #612] @ (2546b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254264 │ │ │ │ ldr r1, [pc, #592] @ (2546b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25426e │ │ │ │ ldr r1, [pc, #572] @ (2546bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #200] @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254278 │ │ │ │ ldr r1, [pc, #552] @ (2546c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254282 │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #532] @ (2546c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cbz r6, 2544fc │ │ │ │ ldr r2, [pc, #524] @ (2546c8 ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #520] @ 2546cc │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ add r2, pc │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ adds r7, #1 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r2, [pc, #492] @ (2546d0 ) │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 2545b0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2544d4 │ │ │ │ ldr r1, [pc, #468] @ (2546d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25428c │ │ │ │ ldr r1, [pc, #452] @ (2546d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254296 │ │ │ │ ldr r1, [pc, #432] @ (2546dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2542a0 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #408] @ (2546e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cbz r6, 25459a │ │ │ │ ldr r2, [pc, #400] @ (2546e4 ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #396] @ 2546e8 │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ @@ -330535,29 +330533,29 @@ │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ vldr d7, [r6, #8] │ │ │ │ adds r7, #1 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ ldr r2, [pc, #360] @ (2546ec ) │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 2545a6 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 25456c │ │ │ │ ldr r1, [pc, #340] @ (2546f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 2542a0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 25459a │ │ │ │ ldr r2, [pc, #328] @ (2546f4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 25456c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -330565,169 +330563,169 @@ │ │ │ │ ldr r2, [pc, #320] @ (2546f8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2544d4 │ │ │ │ ldr r1, [pc, #320] @ (2546fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 2543ac │ │ │ │ ldr r1, [pc, #308] @ (254700 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 2543c0 │ │ │ │ ldr r1, [pc, #296] @ (254704 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 2543b6 │ │ │ │ nop │ │ │ │ - add r2, pc, #288 @ (adr r2, 254710 ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 254830 ) │ │ │ │ movs r4, r4 │ │ │ │ strh r2, [r1, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf1380022 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + @ instruction: 0xf1800022 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r5, #9 │ │ │ │ + lsrs r0, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r0, #10 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r4, #11 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r5, #26 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r2, #10 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r3, #10 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + adds r4, #144 @ 0x90 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ movs r4, r4 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r0, #15 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r6, #29 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2549d0 ) │ │ │ │ + add r3, pc, #120 @ (adr r3, 2546f0 ) │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #26 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 254740 │ │ │ │ + bmi.n 2545d0 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r6, #25 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r1, #228 @ 0xe4 │ │ │ │ movs r2, r5 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r2, #3 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #160 @ (adr r1, 254778 ) │ │ │ │ + add r1, pc, #448 @ (adr r1, 254898 ) │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r5, r7] │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r0, #3 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r1, #18 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #552 @ (adr r0, 25491c ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 254a3c ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ movs r2, r4 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00254708 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -330746,41 +330744,41 @@ │ │ │ │ ldr.w r8, [r6, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r6, [pc, #68] @ (254780 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25473e │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3f8564 │ │ │ │ + b.w 3f85ac │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r4, #20 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00254784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -330795,382 +330793,382 @@ │ │ │ │ beq.w 254b3e │ │ │ │ ldr.w r3, [pc, #1388] @ 254d1c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r4, [pc, #1388] @ 254d20 │ │ │ │ add r4, pc │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w r1, [pc, #1324] @ 254d24 │ │ │ │ ldrd r8, r9, [r6, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #56] @ 0x38 │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c28 │ │ │ │ ldr.w r4, [pc, #1268] @ 254d28 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #65] @ 0x41 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c14 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #67] @ 0x43 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c00 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #70] @ 0x46 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254bec │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #71] @ 0x47 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254b4a │ │ │ │ ldr.w r3, [pc, #1152] @ 254d2c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [pc, #1148] @ 254d30 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c3c │ │ │ │ ldr.w r9, [pc, #1128] @ 254d34 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r7 │ │ │ │ add r9, pc │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #169] @ 0xa9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c50 │ │ │ │ ldr.w r4, [pc, #1096] @ 254d38 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c64 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c78 │ │ │ │ movs r1, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c8c │ │ │ │ movs r1, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r4, [pc, #1000] @ (254d3c ) │ │ │ │ vldr d7, [r6, #88] @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254ca0 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ vldr d7, [r6, #104] @ 0x68 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254cb4 │ │ │ │ movs r1, #17 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ vldr d7, [r6, #160] @ 0xa0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254cc8 │ │ │ │ movs r1, #13 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ vldr d7, [r6, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #888] @ (254d40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254cdc │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #860] @ (254d44 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #137] @ 0x89 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #816] @ (254d48 ) │ │ │ │ ldr.w r1, [r6, #172] @ 0xac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254cf0 │ │ │ │ movs r1, #27 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #772] @ (254d4c ) │ │ │ │ ldr.w r1, [r6, #228] @ 0xe4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #756] @ (254d50 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #736] @ (254d54 ) │ │ │ │ ldrd r8, r9, [r6, #144] @ 0x90 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 254b72 │ │ │ │ movs r1, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #704] @ (254d58 ) │ │ │ │ ldrd r8, r9, [r6, #192] @ 0xc0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ movs r1, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #680] @ (254d5c ) │ │ │ │ ldrd r8, r9, [r6, #208] @ 0xd0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254d04 │ │ │ │ movs r1, #26 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #648] @ (254d60 ) │ │ │ │ ldr.w r1, [r6, #220] @ 0xdc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #632] @ (254d64 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldrb.w r3, [r6, #232] @ 0xe8 │ │ │ │ cbnz r3, 254b50 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 254bd8 │ │ │ │ ldr.w r4, [r6, #236] @ 0xec │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #596] @ (254d68 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ cbz r4, 254b34 │ │ │ │ ldr r7, [pc, #584] @ (254d6c ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 254b24 │ │ │ │ ldr r1, [pc, #568] @ (254d70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f8708 │ │ │ │ + b.w 3f8750 │ │ │ │ ldr r3, [pc, #552] @ (254d74 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2548b0 │ │ │ │ movs r1, #28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldrb.w r3, [r6, #233] @ 0xe9 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 254bd2 │ │ │ │ ldr r3, [pc, #532] @ (254d78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #532] @ (254d7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ b.n 254afe │ │ │ │ movs r1, #23 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #516] @ (254d80 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr.w r9, [r6, #184] @ 0xb8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 254a8c │ │ │ │ ldr.w fp, [pc, #496] @ 254d84 │ │ │ │ ldr.w r8, [pc, #496] @ 254d88 │ │ │ │ add fp, pc │ │ │ │ add r8, pc │ │ │ │ ldr.w r4, [r9, #4] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cbz r4, 254bc6 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 254bb2 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 254b9e │ │ │ │ b.n 254a8c │ │ │ │ @@ -331305,148 +331303,148 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldrb r6, [r4, #29] │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #26 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r3, #26 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r6, #30] │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r0, #24 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r1, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r3, #16 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r3, #25 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #10] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ movs r2, r5 │ │ │ │ - ldmia.w r0, {r1, r5} │ │ │ │ - udf #218 @ 0xda │ │ │ │ + @ instruction: 0xe8d80022 │ │ │ │ + svc 34 @ 0x22 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3!, {r2, r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r3, #20 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r0, #1 │ │ │ │ + lsrs r0, r1, #2 │ │ │ │ movs r2, r4 │ │ │ │ - stc2l 0, cr0, [sl, #-184]! @ 0xffffff48 │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + ldc2 0, cr0, [r2, #184]! @ 0xb8 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r2, #21 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [r6, #-184] @ 0xffffff48 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + ldc2 0, cr0, [lr, #184] @ 0xb8 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ movs r4, r4 │ │ │ │ - stc2l 0, cr0, [r2, #-184] @ 0xffffff48 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + stc2 0, cr0, [sl, #184] @ 0xb8 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r6, #12 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [lr, #-184]! @ 0xffffff48 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + ldc2l 0, cr0, [r6, #-184]! @ 0xffffff48 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [sl, #-184] @ 0xffffff48 │ │ │ │ - lsls r4, r2, #9 │ │ │ │ + stc2l 0, cr0, [r2, #-184]! @ 0xffffff48 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [r6, #-184] @ 0xffffff48 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + stc2l 0, cr0, [lr, #-184] @ 0xffffff48 │ │ │ │ + lsls r0, r1, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [r2], #184 @ 0xb8 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + ldc2 0, cr0, [sl, #-184]! @ 0xffffff48 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [lr], {46} @ 0x2e │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + stc2 0, cr0, [r6, #-184]! @ 0xffffff48 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ movs r4, r4 │ │ │ │ - stc2l 0, cr0, [sl], {46} @ 0x2e │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + ldc2 0, cr0, [r2, #-184] @ 0xffffff48 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [r6], #184 @ 0xb8 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + ldc2l 0, cr0, [lr], #184 @ 0xb8 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [r2], #184 @ 0xb8 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + stc2l 0, cr0, [sl], #184 @ 0xb8 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [lr], {46} @ 0x2e │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + ldc2l 0, cr0, [r6], {46} @ 0x2e │ │ │ │ + lsls r0, r2, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [sl], #-184 @ 0xffffff48 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + stc2l 0, cr0, [r2], {46} @ 0x2e │ │ │ │ + lsls r4, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ movs r4, r4 │ │ │ │ - stc2l 0, cr0, [r6], #-184 @ 0xffffff48 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + stc2 0, cr0, [lr], #184 @ 0xb8 │ │ │ │ + lsls r0, r5, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r5, #14 │ │ │ │ movs r4, r4 │ │ │ │ - mrrc2 0, 2, r0, r2, cr14 │ │ │ │ - lsls r4, r1, #6 │ │ │ │ + ldc2 0, cr0, [sl], {46} @ 0x2e │ │ │ │ + lsls r4, r2, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [lr], #-184 @ 0xffffff48 │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + stc2 0, cr0, [r6], {46} @ 0x2e │ │ │ │ + lsls r0, r0, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00254e50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -331461,15 +331459,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 244634 │ │ │ │ ldr r1, [pc, #108] @ (254ee8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 226610 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -331504,15 +331502,15 @@ │ │ │ │ b.n 254ea2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #2] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ ldrb r6, [r2, #1] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00254ef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331528,15 +331526,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 433040 │ │ │ │ + bl 433088 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 2704a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -331560,15 +331558,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, #31] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00254f78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331584,15 +331582,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, sp │ │ │ │ bl 270e3c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ @@ -331615,15 +331613,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r6, #29] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r0, #29] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00254ffc : │ │ │ │ movs r0, #0 │ │ │ │ b.w 25a8ac │ │ │ │ @@ -331646,23 +331644,23 @@ │ │ │ │ ldr r4, [pc, #112] @ (255098 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r2, [pc, #96] @ (25509c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 255058 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 25a91c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a668 │ │ │ │ @@ -331684,15 +331682,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r5, #27] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, lr, #10813440 @ 0xa50000 │ │ │ │ + @ instruction: 0xf4c60025 │ │ │ │ strb r2, [r3, #27] │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #26] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ @@ -331712,15 +331710,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r2, r5 │ │ │ │ add r1, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ bl 256f70 │ │ │ │ cbz r0, 255108 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ @@ -331732,21 +331730,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 259f58 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3f8834 │ │ │ │ + bl 3f887c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a668 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 255118 │ │ │ │ - bl 3f87f8 │ │ │ │ + bl 3f8840 │ │ │ │ ldr r2, [pc, #52] @ (255150 ) │ │ │ │ ldr r3, [pc, #44] @ (255148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -331761,15 +331759,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r1, #25] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25562c │ │ │ │ + b.n 2556bc │ │ │ │ movs r2, r4 │ │ │ │ strb r0, [r5, #23] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00255154 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331785,15 +331783,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov r1, sp │ │ │ │ bl 25a098 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #56] @ (2551d0 ) │ │ │ │ ldr r3, [pc, #44] @ (2551c8 ) │ │ │ │ @@ -331814,15 +331812,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r3, #22] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 255548 │ │ │ │ + b.n 2555d8 │ │ │ │ movs r2, r4 │ │ │ │ strb r2, [r5, #21] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 002551d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331885,31 +331883,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #164] @ (255308 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #148] @ (25530c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 432e00 │ │ │ │ + bl 432e48 │ │ │ │ ldr r3, [pc, #140] @ (255310 ) │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2552c4 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ str r4, [r0, #0] │ │ │ │ strb r7, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -331918,15 +331916,15 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r5, [r0, #0] │ │ │ │ add r1, sp, #8 │ │ │ │ bl 25fec0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8564 │ │ │ │ + bl 3f85ac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #68] @ (255314 ) │ │ │ │ ldr r3, [pc, #48] @ (255300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -331945,19 +331943,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r5, #18] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + adds r4, r6, #6 │ │ │ │ movs r0, r5 │ │ │ │ strb r6, [r3, #18] │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf2280025 │ │ │ │ + @ instruction: 0xf2700025 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #16] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00255318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -331975,22 +331973,22 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #800] @ 25565c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ ldr r1, [pc, #784] @ (255660 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ mov sl, r0 │ │ │ │ - bl 4308d4 │ │ │ │ + bl 43091c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #760] @ (255664 ) │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 255648 │ │ │ │ @@ -331998,15 +331996,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ vstr d7, [sp, #32] │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 42c460 │ │ │ │ + bl 42c4a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2553f8 │ │ │ │ cmp r0, #29 │ │ │ │ bhi.w 2557d8 │ │ │ │ tbh [pc, r0, lsl #1] │ │ │ │ lsls r1, r1, #6 │ │ │ │ lsls r7, r7, #5 │ │ │ │ @@ -332040,24 +332038,24 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #232] @ 0xe8 │ │ │ │ add.w r2, r4, #233 @ 0xe9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42da50 │ │ │ │ + bl 42da98 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 2553f8 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ bl 260e30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f86cc │ │ │ │ + bl 3f8714 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 27a668 │ │ │ │ ldr r2, [pc, #600] @ (255668 ) │ │ │ │ ldr r3, [pc, #580] @ (255654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332108,107 +332106,107 @@ │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ add.w r2, r4, #228 @ 0xe4 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f9a34 │ │ │ │ + bl 3f9a7c │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f99b0 │ │ │ │ + bl 3f99f8 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #200] @ 0xc8 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #188] @ 0xbc │ │ │ │ add.w r2, r4, #192 @ 0xc0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ ldr r3, [pc, #388] @ (25566c ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #388] @ (255670 ) │ │ │ │ ldr r1, [pc, #392] @ (255674 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #717 @ 0x2cd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ add.w r2, r4, #179 @ 0xb3 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ add.w r2, r4, #181 @ 0xb5 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #176] @ 0xb0 │ │ │ │ add.w r2, r4, #177 @ 0xb1 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ add.w r2, r4, #172 @ 0xac │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f992c │ │ │ │ + bl 3f9974 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ add.w r2, r4, #169 @ 0xa9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #152] @ 0x98 │ │ │ │ add.w r2, r4, #160 @ 0xa0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #138] @ 0x8a │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2553ec │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2557ca │ │ │ │ ldr r3, [pc, #208] @ (255678 ) │ │ │ │ add r0, sp, #20 │ │ │ │ @@ -332217,115 +332215,115 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #204] @ (255680 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #136] @ 0x88 │ │ │ │ add.w r2, r4, #137 @ 0x89 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #70] @ 0x46 │ │ │ │ add.w r2, r4, #71 @ 0x47 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42da50 │ │ │ │ + bl 42da98 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #68] @ 0x44 │ │ │ │ add.w r2, r4, #69 @ 0x45 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add.w r2, r4, #67 @ 0x43 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ add.w r2, r4, #65 @ 0x41 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d308 │ │ │ │ + bl 42d350 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ add.w r2, r4, #56 @ 0x38 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ ... │ │ │ │ strb r4, [r2, #15] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ strb r4, [r0, #15] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #11] │ │ │ │ movs r4, r6 │ │ │ │ - orn r0, r0, #11403264 @ 0xae0000 │ │ │ │ - ldc2 0, cr0, [r2], #-140 @ 0xffffff74 │ │ │ │ - ldrsb.w r0, [r4, #35] @ 0x23 │ │ │ │ - @ instruction: 0xfb620023 │ │ │ │ - ldr.w r0, [r4, #35] @ 0x23 │ │ │ │ - @ instruction: 0xf392002e │ │ │ │ + @ instruction: 0xf4a8002e │ │ │ │ + ldc2l 0, cr0, [sl], #-140 @ 0xffffff74 │ │ │ │ + ldr??.w r0, [ip, #35] @ 0x23 │ │ │ │ + @ instruction: 0xfbaa0023 │ │ │ │ + ldrsb.w r0, [ip, r3, lsl #2] │ │ │ │ + @ instruction: 0xf3da002e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #16] │ │ │ │ add.w r2, r4, #24 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r3, [r2], #8 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #84] @ 0x54 │ │ │ │ - bl 438ab8 │ │ │ │ + bl 438b00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2556dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2557b6 │ │ │ │ ldr r3, [pc, #272] @ (2557f0 ) │ │ │ │ add r0, sp, #20 │ │ │ │ @@ -332334,26 +332332,26 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #268] @ (2557f8 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2553ec │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r2], #4 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 42dae4 │ │ │ │ + bl 42db2c │ │ │ │ b.n 2553ec │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ b.n 255706 │ │ │ │ movs r0, #8 │ │ │ │ @@ -332363,22 +332361,22 @@ │ │ │ │ b.n 255706 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #112] @ 0x70 │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9b0 │ │ │ │ + bl 42d9f8 │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #96] @ 0x60 │ │ │ │ - bl 438ab8 │ │ │ │ + bl 438b00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25575e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 2557c0 │ │ │ │ ldr r3, [pc, #156] @ (2557fc ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r1, [pc, #156] @ (255800 ) │ │ │ │ @@ -332386,38 +332384,38 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #148] @ (255804 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2553ec │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ add.w r2, r4, #132 @ 0x84 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d4cc │ │ │ │ + bl 42d514 │ │ │ │ b.n 2553ec │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r3, [pc, #108] @ (255808 ) │ │ │ │ ldr r1, [pc, #112] @ (25580c ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #28 │ │ │ │ ldr r2, [pc, #104] @ (255810 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25547c │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [r4, #88] @ 0x58 │ │ │ │ b.n 2553ec │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ b.n 2553ec │ │ │ │ @@ -332431,26 +332429,26 @@ │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ blx 18155c │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa2a0023 │ │ │ │ - @ instruction: 0xf79c0023 │ │ │ │ - @ instruction: 0xf25a002e │ │ │ │ - vld1.8 {d0[1]}, [r8], r3 │ │ │ │ - @ instruction: 0xf71a0023 │ │ │ │ - rsbs r0, r8, #46 @ 0x2e │ │ │ │ - sub.w r0, lr, #46 @ 0x2e │ │ │ │ - @ instruction: 0xf6e20023 │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + @ instruction: 0xfa720023 │ │ │ │ + @ instruction: 0xf7e40023 │ │ │ │ + subw r0, r2, #46 @ 0x2e │ │ │ │ + ldr??.w r0, [r0, #35] @ 0x23 │ │ │ │ + @ instruction: 0xf7620023 │ │ │ │ + @ instruction: 0xf220002e │ │ │ │ + @ instruction: 0xf1f6002e │ │ │ │ + @ instruction: 0xf72a0023 │ │ │ │ + stmia r7!, {r4} │ │ │ │ movs r5, r4 │ │ │ │ - sbc.w r0, sl, #46 @ 0x2e │ │ │ │ - subw r0, r2, #2083 @ 0x823 │ │ │ │ + subs.w r0, r2, #46 @ 0x2e │ │ │ │ + @ instruction: 0xf6ea0023 │ │ │ │ │ │ │ │ 0025581c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #80] @ (25587c ) │ │ │ │ @@ -332556,27 +332554,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, sp, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #300] @ (255a58 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fe4 │ │ │ │ + bl 43302c │ │ │ │ ldr r1, [pc, #292] @ (255a5c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 432ef4 │ │ │ │ + bl 432f3c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r2, r6 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ bl 256f70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2559c0 │ │ │ │ movs r0, #8 │ │ │ │ @@ -332597,17 +332595,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ cbnz r0, 255988 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2559d4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 255990 │ │ │ │ - bl 3f87f8 │ │ │ │ + bl 3f8840 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f8834 │ │ │ │ + bl 3f887c │ │ │ │ ldr r2, [pc, #200] @ (255a60 ) │ │ │ │ ldr r3, [pc, #180] @ (255a50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -332623,18 +332621,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a668 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 255996 │ │ │ │ - bl 3f87f8 │ │ │ │ + bl 3f8840 │ │ │ │ b.n 255996 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba770 │ │ │ │ + bl 3ba7b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 255a34 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ str r7, [r4, #4] │ │ │ │ @@ -332645,54 +332643,54 @@ │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4528ac │ │ │ │ + bl 4528f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25598c │ │ │ │ b.n 255990 │ │ │ │ ldr r1, [pc, #48] @ (255a68 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba06c │ │ │ │ + bl 3ba0b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25598c │ │ │ │ b.n 255990 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r7, #92] @ 0x5c │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r0, #1 │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 255a50 │ │ │ │ + bge.n 255ae0 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [r5, #84] @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ b.n 256232 │ │ │ │ - vabdl.u , d15, d24 │ │ │ │ + vqshl.u32 , q8, #31 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00255a6c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332701,15 +332699,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 255aac │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 255adc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332718,46 +332716,46 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #76] @ (255afc ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 255ab2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [pc, #32] @ (255b00 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ ldr r2, [pc, #24] @ (255b04 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 459914 │ │ │ │ + b.w 45995c │ │ │ │ ldr r0, [r7, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r2, r1, lsl #2] │ │ │ │ - cbz r6, 255b82 │ │ │ │ + ldr??.w r0, [sl, r1, lsl #2] │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00255b08 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332766,35 +332764,35 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 45995c │ │ │ │ + bl 4599a4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 255b44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #48] @ (255b78 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459914 │ │ │ │ + bl 45995c │ │ │ │ cmp r4, #30 │ │ │ │ bne.n 255b4a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -332836,17 +332834,17 @@ │ │ │ │ movls r0, #0 │ │ │ │ sbc.w r0, r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (255bcc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (255be4 ) │ │ │ │ ldr r2, [pc, #20] @ (255be8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (255bec ) │ │ │ │ @@ -332854,15 +332852,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #448] @ (255dc4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -332870,15 +332868,15 @@ │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ add r7, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ blx 181544 │ │ │ │ str r0, [r4, #8] │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r6, r6 │ │ │ │ strd r0, r1, [r3] │ │ │ │ bl 266b54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, r1, [r3, #16] │ │ │ │ ldr r3, [pc, #412] @ (255dcc ) │ │ │ │ @@ -332917,15 +332915,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r6, r0, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldrd r0, r1, [r8, #344] @ 0x158 │ │ │ │ - bl 46ac18 │ │ │ │ + bl 46ac60 │ │ │ │ strd r0, r1, [r6, #96] @ 0x60 │ │ │ │ add.w r2, r5, #72 @ 0x48 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #104] @ 0x68 │ │ │ │ add.w r2, r5, #32 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -333017,15 +333015,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (255ddc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -333034,33 +333032,33 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (255e30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #48] @ (255e34 ) │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r2, [pc, #48] @ (255e38 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #48] @ (255e3c ) │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f4154 │ │ │ │ + b.w 2f419c │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb8c002e │ │ │ │ - str r2, [r0, r3] │ │ │ │ + rsbs r0, r4, lr, asr #32 │ │ │ │ + str r2, [r1, r4] │ │ │ │ movs r1, r4 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ movs r3, r4 │ │ │ │ ldr r4, [r7, #12] │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333070,21 +333068,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (255e7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 255e78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 44f170 │ │ │ │ + bl 44f1b8 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r3, r0, [r4, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 181840 │ │ │ │ bl 183fb4 │ │ │ │ str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -333102,33 +333100,33 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 255f06 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cbnz r1, 255ec0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cbz r1, 255ef4 │ │ │ │ ldr r3, [pc, #112] @ (255f34 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #112] @ (255f38 ) │ │ │ │ ldr r1, [pc, #116] @ (255f3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #2429 @ 0x97d │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333151,29 +333149,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 255eac │ │ │ │ ldr r0, [pc, #44] @ (255f48 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 255eac │ │ │ │ nop │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeabc002e │ │ │ │ - @ instruction: 0xf36a0023 │ │ │ │ - @ instruction: 0xf2d80023 │ │ │ │ + add.w r0, r4, lr, asr #32 │ │ │ │ + @ instruction: 0xf3b20023 │ │ │ │ + @ instruction: 0xf3200023 │ │ │ │ asrs r4, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2da0023 │ │ │ │ + @ instruction: 0xf3220023 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333188,15 +333186,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #236] @ (256064 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333214,15 +333212,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (256070 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 255f84 │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 255f9e │ │ │ │ bl 25f654 │ │ │ │ cbnz r0, 255ffc │ │ │ │ bl 260180 │ │ │ │ @@ -333255,98 +333253,98 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (256080 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 255f84 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 255fd8 │ │ │ │ ldr r3, [pc, #88] @ (256084 ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r4, [pc, #88] @ (256088 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (25608c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 255f84 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 255fca │ │ │ │ b.n 255fa8 │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 255fca │ │ │ │ b.n 255fa8 │ │ │ │ bl 183fb4 │ │ │ │ nop │ │ │ │ - and.w r0, lr, lr, asr #32 │ │ │ │ - @ instruction: 0xf3000023 │ │ │ │ - @ instruction: 0xf22c0023 │ │ │ │ - ldrd r0, r0, [r2, #184] @ 0xb8 │ │ │ │ - @ instruction: 0xf2f80023 │ │ │ │ - @ instruction: 0xf1f00023 │ │ │ │ + orrs.w r0, r6, lr, asr #32 │ │ │ │ + @ instruction: 0xf3480023 │ │ │ │ + @ instruction: 0xf2740023 │ │ │ │ + ands.w r0, sl, lr, asr #32 │ │ │ │ + @ instruction: 0xf3400023 │ │ │ │ + @ instruction: 0xf2380023 │ │ │ │ str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrd r0, r0, [r0, #-184]! @ 0xb8 │ │ │ │ - movt r0, #40995 @ 0xa023 │ │ │ │ - @ instruction: 0xf18e0023 │ │ │ │ - ldrd r0, r0, [r0, #-184] @ 0xb8 │ │ │ │ - @ instruction: 0xf2f20023 │ │ │ │ - sbc.w r0, lr, #35 @ 0x23 │ │ │ │ + @ instruction: 0xe9b8002e │ │ │ │ + @ instruction: 0xf3120023 │ │ │ │ + rsbs r0, r6, #35 @ 0x23 │ │ │ │ + @ instruction: 0xe998002e │ │ │ │ + @ instruction: 0xf33a0023 │ │ │ │ + subs.w r0, r6, #35 @ 0x23 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #120] @ (256118 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (25611c ) │ │ │ │ mov.w r3, #266 @ 0x10a │ │ │ │ ldr r1, [pc, #116] @ (256120 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ - bl 43f388 │ │ │ │ + bl 43f3d0 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43f388 │ │ │ │ - @ instruction: 0xe8da002e │ │ │ │ - @ instruction: 0xf2b00023 │ │ │ │ - lsls r0, r1, #6 │ │ │ │ + b.w 43f3d0 │ │ │ │ + stmdb r2!, {r1, r2, r3, r5} │ │ │ │ + @ instruction: 0xf2f80023 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (2561d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -333355,58 +333353,58 @@ │ │ │ │ ldr r1, [pc, #160] @ (2561dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #266 @ 0x10a │ │ │ │ add r1, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [r0, #616] @ 0x268 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49136 @ 0xbff0 │ │ │ │ strd r2, r3, [r0, #832] @ 0x340 │ │ │ │ strd r2, r3, [r0, #344] @ 0x158 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ add.w r0, r4, #376 @ 0x178 │ │ │ │ bl 26060c │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 43f374 │ │ │ │ + b.w 43f3bc │ │ │ │ nop │ │ │ │ - strex r0, r0, [r8, #184] @ 0xb8 │ │ │ │ - @ instruction: 0xf21e0023 │ │ │ │ - lsls r4, r6, #3 │ │ │ │ + ldmia.w r0, {r1, r2, r3, r5} │ │ │ │ + @ instruction: 0xf2660023 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -333432,19 +333430,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [r5, #840] @ 0x348 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r5, #844] @ 0x34c │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #10 │ │ │ │ @@ -333487,24 +333485,24 @@ │ │ │ │ cbnz r0, 256314 │ │ │ │ add.w r5, r4, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ bl 255bd0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ cbz r0, 256332 │ │ │ │ mov r1, r7 │ │ │ │ - bl 30267c │ │ │ │ + bl 3026c4 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 30267c │ │ │ │ + bl 3026c4 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255bc0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -333519,45 +333517,45 @@ │ │ │ │ ldr r0, [pc, #36] @ (256344 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2562c4 │ │ │ │ ldr r0, [pc, #28] @ (256348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2562c4 │ │ │ │ mvn.w r4, #4 │ │ │ │ b.n 2562fa │ │ │ │ str r4, [r1, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, sl, #35 @ 0x23 │ │ │ │ + eors.w r0, r2, #35 @ 0x23 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ (256414 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [pc, #184] @ (256418 ) │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2563ac │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [r6, #856] @ 0x358 │ │ │ │ bl 244634 │ │ │ │ str.w r0, [r6, #912] @ 0x390 │ │ │ │ bl 253c80 │ │ │ │ mov r0, r7 │ │ │ │ bl 2267d4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -333580,30 +333578,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25636a │ │ │ │ ldr r1, [pc, #96] @ (256424 ) │ │ │ │ ldr r0, [pc, #100] @ (256428 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25636a │ │ │ │ ldr r3, [pc, #76] @ (25641c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2563f2 │ │ │ │ ldr r3, [pc, #72] @ (256420 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25639a │ │ │ │ ldr r1, [pc, #72] @ (25642c ) │ │ │ │ ldr r0, [pc, #76] @ (256430 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25639a │ │ │ │ ldr r3, [pc, #64] @ (256434 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333612,58 +333610,58 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25639a │ │ │ │ ldr r0, [pc, #48] @ (256438 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25639a │ │ │ │ nop │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q8, d4, d19 │ │ │ │ - vaddl.s32 q8, d6, d19 │ │ │ │ - vaddl.s32 q8, d8, d19 │ │ │ │ - vaddl.s8 q8, d6, d19 │ │ │ │ + ands.w r0, ip, #35 @ 0x23 │ │ │ │ + bic.w r0, lr, #35 @ 0x23 │ │ │ │ + bics.w r0, r0, #35 @ 0x23 │ │ │ │ + and.w r0, lr, #35 @ 0x23 │ │ │ │ lsrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q8, d2, d19 │ │ │ │ + ands.w r0, sl, #35 @ 0x23 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (2564cc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #912] @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ bl 22679c │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 25647a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [pc, #60] @ (2564d0 ) │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -333682,38 +333680,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 256468 │ │ │ │ ldr r1, [pc, #28] @ (2564dc ) │ │ │ │ ldr r0, [pc, #32] @ (2564e0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 d16, d0, d19 │ │ │ │ - cdp 0, 14, cr0, cr6, cr3, {1} │ │ │ │ + vaddl.s8 q0, d8, d19 │ │ │ │ + vhadd.s32 d0, d14, d19 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #456] @ (2566c8 ) │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 260138 │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ ldr.w r5, [r4, #352] @ 0x160 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ subs r5, r0, r5 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ sbc.w r6, r1, r0 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ @@ -333721,40 +333719,40 @@ │ │ │ │ subs r3, r2, r1 │ │ │ │ ldr.w r2, [r4, #364] @ 0x16c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sbc.w r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d8, r0, r1 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ vdiv.f64 d7, d8, d6 │ │ │ │ movs r3, #0 │ │ │ │ vmov.f64 d9, d6 │ │ │ │ vmov.f64 d10, d8 │ │ │ │ vmov.f64 d11, d7 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ beq.n 256654 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d8, r0, r1 │ │ │ │ bl 2600cc │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmul.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ac18 │ │ │ │ + bl 46ac60 │ │ │ │ vmov.f64 d5, d9 │ │ │ │ vldr d6, [pc, #292] @ 2566c0 │ │ │ │ vmov.f64 d7, #32 @ 0x41000000 8.0 │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ vmul.f64 d7, d10, d7 │ │ │ │ vdiv.f64 d9, d5, d6 │ │ │ │ vdiv.f64 d4, d7, d9 │ │ │ │ @@ -333762,15 +333760,15 @@ │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ bl 266204 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #340] @ 0x154 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r3, [pc, #244] @ (2566cc ) │ │ │ │ vdiv.f64 d7, d6, d9 │ │ │ │ vstr d7, [r4, #344] @ 0x158 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add.w r3, r1, #8 │ │ │ │ ldrexd r2, r3, [r3] │ │ │ │ @@ -333781,23 +333779,23 @@ │ │ │ │ movcs r0, #1 │ │ │ │ movcc r0, #0 │ │ │ │ orrs r2, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cbnz r0, 25665a │ │ │ │ - bl 2fdfd0 │ │ │ │ + bl 2fe018 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 266204 │ │ │ │ ldr r3, [pc, #160] @ (2566d0 ) │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 256678 │ │ │ │ @@ -333809,19 +333807,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vmov.f64 d8, d11 │ │ │ │ b.n 25657c │ │ │ │ ldrexd r0, r1, [r1] │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46abb0 │ │ │ │ + bl 46abf8 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ b.n 256606 │ │ │ │ ldr r3, [pc, #88] @ (2566d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25663a │ │ │ │ @@ -333832,25 +333830,25 @@ │ │ │ │ bpl.n 25663a │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ vmov r0, r1, d11 │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 46ac18 │ │ │ │ + bl 46ac60 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #44] @ (2566dc ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25663a │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ str r0, [r6, #28] │ │ │ │ @@ -333859,15 +333857,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #-140]! @ 0xffffff74 │ │ │ │ + stc 0, cr0, [ip, #140]! @ 0x8c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333905,19 +333903,19 @@ │ │ │ │ ands.w r4, r4, #1 │ │ │ │ beq.n 256754 │ │ │ │ ldr r2, [pc, #88] @ (25679c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r4, #1 │ │ │ │ add r2, pc │ │ │ │ - bl 442c0c │ │ │ │ + bl 442c54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #64] @ (2567a0 ) │ │ │ │ ldr r3, [pc, #52] @ (256794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -333938,15 +333936,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r7, r7] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [r6, #-140]! @ 0xffffff74 │ │ │ │ + ldcl 0, cr0, [lr, #-140]! @ 0xffffff74 │ │ │ │ ldrsh r4, [r4, r6] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 002567a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -333967,22 +333965,22 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2568fe │ │ │ │ ldr r5, [pc, #332] @ (256924 ) │ │ │ │ ldr r6, [pc, #336] @ (256928 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ ldr r2, [pc, #328] @ (25692c ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r6, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #266 @ 0x10a │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2568ea │ │ │ │ mov.w r0, #744 @ 0x2e8 │ │ │ │ blx 181544 │ │ │ │ mov r6, r0 │ │ │ │ @@ -333991,44 +333989,44 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str.w r5, [r0, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ blx 183630 │ │ │ │ str.w r0, [r6, #316] @ 0x13c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #28 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #448 @ 0x1c0 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #544 @ 0x220 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #652 @ 0x28c │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #680 @ 0x2a8 │ │ │ │ - bl 43cd48 │ │ │ │ + bl 43cd90 │ │ │ │ ldr r0, [pc, #180] @ (256930 ) │ │ │ │ ldr r6, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ blx 182ce0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r0, [r6, #644] @ 0x284 │ │ │ │ movs r2, #1 │ │ │ │ @@ -334085,29 +334083,29 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsh r2, [r0, r5] │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xfa600023 │ │ │ │ - b.n 256c7c │ │ │ │ + @ instruction: 0xfaa80023 │ │ │ │ + b.n 256d0c │ │ │ │ movs r6, r5 │ │ │ │ - sbcs.w r0, r2, r3, asr #32 │ │ │ │ + subs.w r0, sl, r3, asr #32 │ │ │ │ bl 586932 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r7, r0] │ │ │ │ movs r4, r6 │ │ │ │ - ldmia.w r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xebe40023 │ │ │ │ - b.n 256a40 │ │ │ │ + ldrd r0, r0, [sl], #140 @ 0x8c │ │ │ │ + stc 0, cr0, [ip], #-140 @ 0xffffff74 │ │ │ │ + b.n 256ad0 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia.w lr, {r0, r1, r5} │ │ │ │ - subs.w r0, sl, r3, asr #32 │ │ │ │ + strd r0, r0, [r6], #140 @ 0x8c │ │ │ │ + stc 0, cr0, [r2], {35} @ 0x23 │ │ │ │ │ │ │ │ 00256950 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #68] @ (2569a4 ) │ │ │ │ @@ -334122,30 +334120,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2569a8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (2569ac ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 44ffa4 │ │ │ │ + bl 44ffec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r1, #4] │ │ │ │ str r4, [r1, #0] │ │ │ │ str r7, [r1, #8] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 44f16c │ │ │ │ + b.w 44f1b4 │ │ │ │ bl 183fb4 │ │ │ │ ldrh r6, [r7, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbcs.w r0, r6, r3, asr #32 │ │ │ │ + subs.w r0, lr, r3, asr #32 │ │ │ │ bl fff169ae <__bss_end__@@Base+0xff884b72> │ │ │ │ │ │ │ │ 002569b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -334182,15 +334180,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #640] @ 0x280 │ │ │ │ cbz r0, 256a20 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 256a2e │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334229,74 +334227,74 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r5, sp, #4 │ │ │ │ bl 26e984 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 256ab4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r5, sp, #4 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #4 │ │ │ │ rev r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2562a0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 256ac6 │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr.w r0, [r4, #316] @ 0x13c │ │ │ │ cbz r0, 256ad8 │ │ │ │ movs r1, #1 │ │ │ │ blx 181328 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #316] @ 0x13c │ │ │ │ ldr.w r0, [r4, #640] @ 0x280 │ │ │ │ cbz r0, 256ae8 │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 256af6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r4, #12] │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 43f450 │ │ │ │ + bl 43f498 │ │ │ │ ldr.w r0, [r4, #644] @ 0x284 │ │ │ │ cbz r0, 256b0e │ │ │ │ blx 183314 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 256b26 │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bl 2501d8 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #2 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ - bl 45e16c │ │ │ │ + bl 45e1b4 │ │ │ │ ldr r2, [pc, #88] @ (256b98 ) │ │ │ │ ldr r3, [pc, #84] @ (256b94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -334329,19 +334327,19 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r6, r2] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ movs r4, r6 │ │ │ │ - udf #6 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - b.n 2567f4 │ │ │ │ + b.n 256884 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256ba8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ @@ -334422,19 +334420,19 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, r3] │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 256cc0 │ │ │ │ + ble.n 256d50 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256708 │ │ │ │ + b.n 256798 │ │ │ │ movs r3, r4 │ │ │ │ - stmia.w r0!, {r0, r1, r5} │ │ │ │ + strd r0, r0, [r8], #140 @ 0x8c │ │ │ │ │ │ │ │ 00256c8c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #220] @ (256d7c ) │ │ │ │ @@ -334513,30 +334511,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 256d06 │ │ │ │ ldr r0, [pc, #40] @ (256d94 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r7, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 256d06 │ │ │ │ nop │ │ │ │ ldrh r0, [r2, r1] │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #96] @ (256de8 ) │ │ │ │ + ldr r0, [pc, #384] @ (256f08 ) │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 256cf4 │ │ │ │ + b.n 256d84 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256d98 : │ │ │ │ ldr r3, [pc, #8] @ (256da4 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ @@ -334594,44 +334592,44 @@ │ │ │ │ ldr r1, [pc, #72] @ (256e64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #637 @ 0x27d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 256e00 │ │ │ │ ldr r3, [pc, #48] @ (256e68 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #48] @ (256e6c ) │ │ │ │ ldr r1, [pc, #52] @ (256e70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #643 @ 0x283 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r0, #15 │ │ │ │ b.n 256e00 │ │ │ │ nop │ │ │ │ strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 256f34 │ │ │ │ + blt.n 256dc4 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256ccc │ │ │ │ + b.n 256d5c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257570 │ │ │ │ + b.n 257600 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 256efc │ │ │ │ + blt.n 256d8c │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256d34 │ │ │ │ + b.n 256dc4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257538 │ │ │ │ + b.n 2575c8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256e74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -334651,24 +334649,24 @@ │ │ │ │ cbz r5, 256f02 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 256eca │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #100] @ (256f18 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41272c │ │ │ │ + bl 412774 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r2, [pc, #76] @ (256f1c ) │ │ │ │ ldr.w r3, [r5, #640] @ 0x280 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #56] @ (256f10 ) │ │ │ │ @@ -334748,15 +334746,15 @@ │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 181544 │ │ │ │ ldr r1, [pc, #428] @ (257144 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25702a │ │ │ │ movs r3, #1 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 181544 │ │ │ │ str r0, [r4, #8] │ │ │ │ @@ -334809,36 +334807,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #292] @ (257150 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cbz r0, 25704e │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r6, #5 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 453fbc │ │ │ │ + bl 454004 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257112 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #0] │ │ │ │ b.n 25700a │ │ │ │ ldr r1, [pc, #260] @ (257154 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cbz r0, 257096 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #0] │ │ │ │ - bl 45438c │ │ │ │ + bl 4543d4 │ │ │ │ mov lr, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2570ee │ │ │ │ mov r6, r0 │ │ │ │ add.w ip, r4, #12 │ │ │ │ ldr.w r3, [r6], #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -334851,116 +334849,116 @@ │ │ │ │ mov r0, lr │ │ │ │ blx 181844 │ │ │ │ b.n 25700a │ │ │ │ ldr r1, [pc, #192] @ (257158 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25705c │ │ │ │ ldr r1, [pc, #180] @ (25715c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25705c │ │ │ │ ldr r1, [pc, #168] @ (257160 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25705c │ │ │ │ ldr r1, [pc, #156] @ (257164 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437c50 │ │ │ │ + bl 437c98 │ │ │ │ cbz r0, 257120 │ │ │ │ movs r3, #3 │ │ │ │ adds r0, r6, #5 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 183728 │ │ │ │ mov r2, r7 │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r0, [r4, #8] │ │ │ │ bl 253458 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25700a │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f87bc │ │ │ │ + bl 3f8804 │ │ │ │ cbz r5, 2570fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f87f8 │ │ │ │ + bl 3f8840 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 411448 │ │ │ │ + bl 411490 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2570ee │ │ │ │ b.n 2570f4 │ │ │ │ ldr r3, [pc, #68] @ (257168 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #68] @ (25716c ) │ │ │ │ ldr r1, [pc, #72] @ (257170 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #713 @ 0x2c9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2570ee │ │ │ │ b.n 2570f4 │ │ │ │ - b.n 256d98 │ │ │ │ + b.n 256e28 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 256d58 │ │ │ │ + b.n 256de8 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 256d28 │ │ │ │ + b.n 256db8 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 256ca4 │ │ │ │ + b.n 256d34 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257890 │ │ │ │ + b.n 257920 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb708 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 256bc8 │ │ │ │ + b.n 256c58 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 257182 │ │ │ │ + cbnz r0, 257194 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 257182 │ │ │ │ + cbnz r4, 257194 │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 257224 │ │ │ │ + bhi.n 2570b4 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256aec │ │ │ │ + b.n 256b7c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257260 │ │ │ │ + b.n 2572f0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257174 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #16] @ (257194 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 45029c │ │ │ │ + bl 4502e4 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 450640 │ │ │ │ + b.w 450688 │ │ │ │ asrs r3, r5, #10 │ │ │ │ ... │ │ │ │ │ │ │ │ 00257198 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -335141,15 +335139,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 25739a │ │ │ │ ldr r1, [pc, #184] @ (257418 ) │ │ │ │ ldr r0, [pc, #184] @ (25741c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r2, [pc, #176] @ (257420 ) │ │ │ │ ldr r3, [pc, #156] @ (257410 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3 │ │ │ │ @@ -335182,15 +335180,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ bl 265e44 │ │ │ │ movw r2, #1186 @ 0x4a2 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ add.w r0, r5, #136 @ 0x88 │ │ │ │ mov r1, r6 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [pc, #80] @ (25742c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25736e │ │ │ │ ldr r3, [pc, #72] @ (257430 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -335203,40 +335201,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25736e │ │ │ │ ldr r0, [pc, #60] @ (257438 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25736e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r5, r7] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, r7] │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 257460 │ │ │ │ + bvs.n 2574f0 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 257968 │ │ │ │ + b.n 2579f8 │ │ │ │ movs r3, r4 │ │ │ │ strh r2, [r2, r6] │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 25740c │ │ │ │ + udf #56 @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2578ac │ │ │ │ + b.n 25793c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025743c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335324,24 +335322,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 257542 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #640] @ 0x280 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 25753e │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #392] @ (2576b0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4127f0 │ │ │ │ + bl 412838 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str.w r3, [r6, #172] @ 0xac │ │ │ │ ldr.w r3, [r4, #320] @ 0x140 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #11 │ │ │ │ bhi.n 25756c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -335373,15 +335371,15 @@ │ │ │ │ bl 26d9fc │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 25768e │ │ │ │ movs r0, #8 │ │ │ │ blx 1838e8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ blx 183728 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ strd r3, r0, [r4] │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 257596 │ │ │ │ @@ -335404,15 +335402,15 @@ │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w r4, r7, #1056 @ 0x420 │ │ │ │ str.w r8, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 255bd0 │ │ │ │ ldr.w r0, [r7, #1052] @ 0x41c │ │ │ │ cbz r0, 2575fc │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ blx 183728 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ bl 255bc0 │ │ │ │ ldr r2, [pc, #180] @ (2576b8 ) │ │ │ │ ldr r3, [pc, #156] @ (2576a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -335453,15 +335451,15 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 257696 │ │ │ │ add.w r5, r4, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ bl 255bd0 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 25767c │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ blx 183728 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ bl 255bc0 │ │ │ │ b.n 25756c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ @@ -335523,15 +335521,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (257774 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335542,37 +335540,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (257780 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1450 @ 0x5aa │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 183fb4 │ │ │ │ ldrb r6, [r1, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 257858 │ │ │ │ + bcs.n 2576e8 │ │ │ │ movs r6, r5 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257698 │ │ │ │ + bge.n 257728 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 25780c │ │ │ │ + bcs.n 25769c │ │ │ │ movs r6, r5 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 118 @ 0x76 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257848 │ │ │ │ + bge.n 2576d8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257784 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335600,44 +335598,44 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #116] @ (257840 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r3, r0] │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (257844 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 257800 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 25f5c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2577ba │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3fcd0c │ │ │ │ + b.w 3fcd54 │ │ │ │ ldr r0, [pc, #68] @ (257848 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2577ea │ │ │ │ ldr r0, [pc, #64] @ (25784c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2577ea │ │ │ │ ldr r0, [pc, #56] @ (257850 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2577ea │ │ │ │ ldr r3, [pc, #48] @ (257854 ) │ │ │ │ mov.w r2, #1472 @ 0x5c0 │ │ │ │ ldr r1, [pc, #44] @ (257858 ) │ │ │ │ ldr r0, [pc, #48] @ (25785c ) │ │ │ │ add r3, pc │ │ │ │ @@ -335652,21 +335650,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - svc 0 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - bne.n 257908 │ │ │ │ + bne.n 257798 │ │ │ │ movs r6, r5 │ │ │ │ - bls.n 257950 │ │ │ │ + bls.n 2577e0 │ │ │ │ movs r3, r4 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + svc 8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #268] @ (25797c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335718,15 +335716,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25790a │ │ │ │ ldr r1, [pc, #164] @ (257990 ) │ │ │ │ ldr r0, [pc, #168] @ (257994 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25790a │ │ │ │ ldr r3, [pc, #160] @ (257998 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 257920 │ │ │ │ movs r0, #4 │ │ │ │ bl 244534 │ │ │ │ @@ -335758,15 +335756,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 257880 │ │ │ │ ldr r1, [pc, #80] @ (25799c ) │ │ │ │ ldr r0, [pc, #80] @ (2579a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 257880 │ │ │ │ ldr r3, [pc, #44] @ (257988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257894 │ │ │ │ ldr r3, [pc, #40] @ (25798c ) │ │ │ │ @@ -335774,40 +335772,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 257894 │ │ │ │ ldr r1, [pc, #52] @ (2579a4 ) │ │ │ │ ldr r0, [pc, #56] @ (2579a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 257894 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #568] @ (257bb8 ) │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257914 │ │ │ │ + blt.n 2579a4 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 257974 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257a5c │ │ │ │ + bge.n 2578ec │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 257968 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257a20 │ │ │ │ + bge.n 2578b0 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #148] @ (257a50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335832,29 +335830,29 @@ │ │ │ │ cbz r0, 257a34 │ │ │ │ ldr r1, [pc, #108] @ (257a58 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r2, r1] │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 3017dc │ │ │ │ + bl 301824 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov ip, r0 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r3, #320 @ 0x140 │ │ │ │ str.w ip, [r3, #132] @ 0x84 │ │ │ │ bl 257784 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add.w r0, r3, #352 @ 0x160 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335871,19 +335869,19 @@ │ │ │ │ bl 183fe4 │ │ │ │ ldrb r0, [r4, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #264] @ (257b60 ) │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 257b34 │ │ │ │ + bvc.n 2579c4 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 257aec │ │ │ │ + ble.n 25797c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257a68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335897,32 +335895,32 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 257ac4 │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r3, [pc, #72] @ (257ad4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ bl 2579ac │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 257ab2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (257ad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 45029c │ │ │ │ + bl 4502e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450640 │ │ │ │ + b.w 450688 │ │ │ │ bl 184014 │ │ │ │ bl 183fe4 │ │ │ │ ldrb r4, [r4, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [pc, #536] @ (257cec ) │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ @@ -335965,15 +335963,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 25d8f4 │ │ │ │ cbnz r0, 257b4c │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257ccc │ │ │ │ mov r0, r5 │ │ │ │ - bl 301890 │ │ │ │ + bl 3018d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2642e0 │ │ │ │ ldr r2, [pc, #444] @ (257d0c ) │ │ │ │ ldr r3, [pc, #440] @ (257d08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -335991,15 +335989,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25da88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257b22 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3093c4 │ │ │ │ + bl 30940c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257c16 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 257bb8 │ │ │ │ bl 25f654 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257c7c │ │ │ │ @@ -336011,36 +336009,36 @@ │ │ │ │ ldr r1, [pc, #372] @ (257d18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1062 @ 0x426 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 257b4c │ │ │ │ mov r0, r6 │ │ │ │ bl 25d8f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257b4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 301890 │ │ │ │ + bl 3018d8 │ │ │ │ ldr r3, [pc, #336] @ (257d1c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257cc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 257cac │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r3, [pc, #324] @ (257d20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ ldr r3, [pc, #316] @ (257d24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257cc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336050,16 +336048,16 @@ │ │ │ │ bne.n 257c9e │ │ │ │ bl 2579ac │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257b4c │ │ │ │ ldr r0, [pc, #284] @ (257d28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 45029c │ │ │ │ - bl 450640 │ │ │ │ + bl 4502e4 │ │ │ │ + bl 450688 │ │ │ │ b.n 257b4c │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ bl 24f6d4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -336086,15 +336084,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (257d34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 257b4c │ │ │ │ bl 25f654 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257ce4 │ │ │ │ mov r0, r6 │ │ │ │ bl 25d8f4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -336102,15 +336100,15 @@ │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ bl 25dad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 257be6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 257b4c │ │ │ │ bl 25da88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257bfe │ │ │ │ b.n 257b4c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 184014 │ │ │ │ @@ -336148,51 +336146,51 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [pc, #32] @ (257d28 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #720] @ (257fe0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ movs r6, r5 │ │ │ │ - bgt.n 257d68 │ │ │ │ + bgt.n 257df8 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 257d14 │ │ │ │ + bvs.n 257da4 │ │ │ │ movs r3, r4 │ │ │ │ ldrb r6, [r2, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - blt.n 257dd8 │ │ │ │ + blt.n 257c68 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 257db8 │ │ │ │ + bpl.n 257c48 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4} │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 257d18 │ │ │ │ + bpl.n 257da8 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 257db0 │ │ │ │ + blt.n 257e40 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 257cec │ │ │ │ + bpl.n 257d7c │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 257dbc │ │ │ │ + blt.n 257e4c │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 257cc8 │ │ │ │ + bpl.n 257d58 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257ca8 │ │ │ │ + bge.n 257d38 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (257f5c ) │ │ │ │ @@ -336254,26 +336252,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 257efe │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3f87f8 │ │ │ │ + b.w 3f8840 │ │ │ │ ldr r3, [pc, #364] @ (257f70 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #364] @ (257f74 ) │ │ │ │ ldr r1, [pc, #364] @ (257f78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #348] @ (257f7c ) │ │ │ │ ldr r3, [pc, #320] @ (257f64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336287,27 +336285,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #308] @ (257f80 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #300] @ (257f84 ) │ │ │ │ ldr r2, [pc, #300] @ (257f88 ) │ │ │ │ ldr r1, [pc, #304] @ (257f8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r1, pc │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 257de0 │ │ │ │ b.n 257e1e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 255f4c │ │ │ │ @@ -336337,15 +336335,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (257f98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 257e1e │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r3, #8 │ │ │ │ bl 2536dc │ │ │ │ bl 2504e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 257e1e │ │ │ │ @@ -336387,56 +336385,56 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #807 @ 0x327 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 257ede │ │ │ │ bl 183fe4 │ │ │ │ ldrb r4, [r5, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #544] @ (258184 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #496] @ (25815c ) │ │ │ │ movs r4, r6 │ │ │ │ ldr r1, [pc, #128] @ (257ff0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bge.n 257fc0 │ │ │ │ + bge.n 258050 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 257ea4 │ │ │ │ + bcc.n 257f34 │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #904] @ (258308 ) │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bge.n 257ff8 │ │ │ │ + bge.n 258088 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 25800c │ │ │ │ + bcc.n 257e9c │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ movs r6, r5 │ │ │ │ - bls.n 257ed0 │ │ │ │ + bls.n 257f60 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 257f5c │ │ │ │ + bcc.n 257fec │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #96] @ (258000 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvs.n 257ef4 │ │ │ │ + bvs.n 257f84 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 258068 │ │ │ │ + bcs.n 257ef8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -336470,24 +336468,24 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 258136 │ │ │ │ bl 25f678 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2580d6 │ │ │ │ add.w r7, r5, #1016 @ 0x3f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43f450 │ │ │ │ + bl 43f498 │ │ │ │ add.w r3, r5, #616 @ 0x268 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #13 │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 257784 │ │ │ │ bl 225ff0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ ldr r0, [pc, #304] @ (258164 ) │ │ │ │ movw r1, #2967 @ 0xb97 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #14 │ │ │ │ movs r1, #13 │ │ │ │ @@ -336498,15 +336496,15 @@ │ │ │ │ bl 25f558 │ │ │ │ cbnz r0, 25805c │ │ │ │ bl 24f434 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2580f6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2fde4c │ │ │ │ + bl 2fde94 │ │ │ │ movs r0, #3 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 265f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2580ee │ │ │ │ @@ -336515,15 +336513,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 258114 │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 26d908 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #220] @ (25816c ) │ │ │ │ ldr r3, [pc, #200] @ (25815c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336543,53 +336541,53 @@ │ │ │ │ ldr r1, [pc, #184] @ (258178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2984 @ 0xba8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ b.n 258086 │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ movs r2, #14 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ bl 25f558 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25805c │ │ │ │ b.n 258054 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 258074 │ │ │ │ ldr r3, [pc, #132] @ (25817c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #132] @ (258180 ) │ │ │ │ ldr r1, [pc, #132] @ (258184 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2995 @ 0xbb3 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2580d2 │ │ │ │ ldr r3, [pc, #112] @ (258188 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25807e │ │ │ │ ldr r3, [pc, #108] @ (25818c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25807e │ │ │ │ ldr r0, [pc, #100] @ (258190 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25807e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (258194 ) │ │ │ │ movw r2, #2946 @ 0xb82 │ │ │ │ ldr r1, [pc, #88] @ (258198 ) │ │ │ │ ldr r0, [pc, #92] @ (25819c ) │ │ │ │ add r3, pc │ │ │ │ @@ -336604,70 +336602,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ bxns r6 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 25824c │ │ │ │ + bne.n 2580dc │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mov r2, lr │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r0!, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 258170 │ │ │ │ + bhi.n 258200 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 25813c │ │ │ │ + bne.n 2581cc │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 258164 │ │ │ │ + bhi.n 2581f4 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 2580c8 │ │ │ │ + beq.n 258158 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 258178 │ │ │ │ + bhi.n 258208 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r6} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ movs r6, r5 │ │ │ │ - beq.n 258268 │ │ │ │ + beq.n 2580f8 │ │ │ │ movs r3, r4 │ │ │ │ - bvc.n 2580c0 │ │ │ │ + bvc.n 258150 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #284] @ (2582d0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #248] @ (2582d4 ) │ │ │ │ mov r6, r1 │ │ │ │ movw r1, #3363 @ 0xd23 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 258270 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ ldr.w r2, [r4, #904] @ 0x388 │ │ │ │ subs r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #844] @ 0x34c │ │ │ │ @@ -336678,22 +336676,22 @@ │ │ │ │ str.w r3, [r4, #852] @ 0x354 │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ orrs.w r2, r5, r3 │ │ │ │ beq.n 258258 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov.f64 d6, #32 @ 0x41000000 8.0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 46a788 │ │ │ │ + bl 46a7d0 │ │ │ │ vldr d7, [sp] │ │ │ │ vmov d4, r0, r1 │ │ │ │ vldr d6, [pc, #124] @ 2582c8 │ │ │ │ vdiv.f64 d5, d7, d4 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ @@ -336702,15 +336700,15 @@ │ │ │ │ bl 257784 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 225ff0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ ldr r3, [pc, #68] @ (2582d8 ) │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -336728,34 +336726,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2581f4 │ │ │ │ ldr r1, [pc, #40] @ (2582e4 ) │ │ │ │ ldr r0, [pc, #44] @ (2582e8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2581f4 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ cmp r6, r9 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + beq.n 2582f8 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 258378 │ │ │ │ + bne.n 258208 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 2582c8 │ │ │ │ + bne.n 258358 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (2583a0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -336769,15 +336767,15 @@ │ │ │ │ add.w r7, r5, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 258366 │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ b.n 258332 │ │ │ │ - bl 43d224 │ │ │ │ + bl 43d26c │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 258366 │ │ │ │ bl 26db98 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -336795,15 +336793,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r1, #1 │ │ │ │ b.w 257784 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ add.w r5, r5, #920 @ 0x398 │ │ │ │ b.n 258376 │ │ │ │ - bl 43d224 │ │ │ │ + bl 43d26c │ │ │ │ subs r4, #1 │ │ │ │ beq.n 258384 │ │ │ │ bl 26db98 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336814,47 +336812,47 @@ │ │ │ │ ldr r3, [pc, #20] @ (2583a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 258348 │ │ │ │ ldr r0, [pc, #16] @ (2583a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 258348 │ │ │ │ add r6, r0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2582f4 │ │ │ │ + bpl.n 258384 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002583ac : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ ldr r5, [pc, #92] @ (258420 ) │ │ │ │ bl 255bd0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #84] @ (258424 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 258400 │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ cbz r3, 2583ea │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255bc0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442540 │ │ │ │ + bl 442588 │ │ │ │ str.w r0, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255bc0 │ │ │ │ ldr r3, [pc, #36] @ (258428 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -336864,25 +336862,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2583d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (258430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2583d8 │ │ │ │ orrs r4, r6 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2584e4 │ │ │ │ + bpl.n 258374 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #464] @ (258618 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -336912,15 +336910,15 @@ │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ bl 264224 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl 257784 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ add r1, sp, #8 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 26fe14 │ │ │ │ ldr r2, [pc, #384] @ (258628 ) │ │ │ │ str.w r5, [r4, #324] @ 0x144 │ │ │ │ mov r3, r0 │ │ │ │ @@ -336942,15 +336940,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 256950 │ │ │ │ ldr r3, [pc, #352] @ (258634 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2585f6 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #340] @ (258638 ) │ │ │ │ ldr r3, [pc, #312] @ (258620 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336966,32 +336964,32 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ negs r0, r3 │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #296] @ (25863c ) │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 257784 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ bl 256a38 │ │ │ │ ldrb.w r3, [r4, #740] @ 0x2e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2584d2 │ │ │ │ add.w r0, r7, #1056 @ 0x420 │ │ │ │ bl 255bd0 │ │ │ │ ldr.w r0, [r7, #1052] @ 0x41c │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r7, #1056 @ 0x420 │ │ │ │ str.w r3, [r7, #1052] @ 0x41c │ │ │ │ bl 255bc0 │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ bl 2734d0 │ │ │ │ @@ -337010,15 +337008,15 @@ │ │ │ │ beq.n 2584ba │ │ │ │ b.n 2585d0 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (258648 ) │ │ │ │ ldr r0, [pc, #188] @ (25864c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2584b4 │ │ │ │ ldr r2, [pc, #176] @ (258650 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -337029,15 +337027,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 25857e │ │ │ │ ldr r0, [pc, #160] @ (258654 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrb.w r2, [r4, #117] @ 0x75 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2584ba │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2584d2 │ │ │ │ @@ -337049,15 +337047,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (258644 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2584d2 │ │ │ │ ldr r0, [pc, #112] @ (25865c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2584d2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183fb4 │ │ │ │ ldr r3, [pc, #100] @ (258660 ) │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ ldr r1, [pc, #96] @ (258664 ) │ │ │ │ ldr r0, [pc, #100] @ (258668 ) │ │ │ │ @@ -337081,37 +337079,37 @@ │ │ │ │ strb r0, [r4, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 5ea632 │ │ │ │ strb r4, [r1, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ tst r6, r3 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 258620 │ │ │ │ + bpl.n 2586b0 │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 258640 │ │ │ │ + bmi.n 2586d0 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 258638 │ │ │ │ + bmi.n 2586c8 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 258634 │ │ │ │ + bmi.n 2586c4 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r3!, {r3, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bne.n 258764 │ │ │ │ + bne.n 2585f4 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ @@ -337134,24 +337132,24 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2583ac │ │ │ │ ldr r3, [pc, #68] @ (2586f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r1, [pc, #60] @ (2586f8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ (2586fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #680 @ 0x2a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ movs r2, #11 │ │ │ │ b.n 258696 │ │ │ │ ldr r3, [pc, #40] @ (258700 ) │ │ │ │ movw r2, #1583 @ 0x62f │ │ │ │ ldr r1, [pc, #36] @ (258704 ) │ │ │ │ ldr r0, [pc, #40] @ (258708 ) │ │ │ │ add r3, pc │ │ │ │ @@ -337160,23 +337158,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 2587fc │ │ │ │ + bcc.n 25868c │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 25878c │ │ │ │ + bcc.n 25861c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #284] @ (258838 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -337203,15 +337201,15 @@ │ │ │ │ tbb [pc, r3] │ │ │ │ subs r2, #47 @ 0x2f │ │ │ │ adds r0, r0, #5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 45e054 │ │ │ │ + bl 45e09c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 258742 │ │ │ │ ldr r2, [pc, #224] @ (258844 ) │ │ │ │ ldr r3, [pc, #216] @ (258840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -337234,15 +337232,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 258762 │ │ │ │ cbz r5, 2587da │ │ │ │ mov r0, r4 │ │ │ │ bl 25866c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 258762 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 2587ea │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 258792 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ @@ -337259,15 +337257,15 @@ │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2791dc │ │ │ │ b.n 258792 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 45e16c │ │ │ │ + bl 45e1b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 25879a │ │ │ │ add r2, sp, #16 │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 271500 │ │ │ │ b.n 258792 │ │ │ │ @@ -337284,15 +337282,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #64] @ (258858 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2330 @ 0x91a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ b.n 258792 │ │ │ │ bl 183fb4 │ │ │ │ nop │ │ │ │ @@ -337300,23 +337298,23 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, #222 @ 0xde │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #158 @ 0x9e │ │ │ │ movs r4, r6 │ │ │ │ - bcs.n 258920 │ │ │ │ + bcs.n 2587b0 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ movs r1, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337332,15 +337330,15 @@ │ │ │ │ cbz r0, 25889a │ │ │ │ blx 18121c │ │ │ │ ldr.w r0, [r4, #1208] @ 0x4b8 │ │ │ │ blx 181d14 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1208] @ 0x4b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f87bc │ │ │ │ + bl 3f8804 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -337375,15 +337373,15 @@ │ │ │ │ ldr.w r3, [pc, #1252] @ 258dec │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r7, #0] │ │ │ │ ldr.w r8, [r4, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258c48 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ ldr.w r2, [pc, #1232] @ 258df0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r2, [pc, #1224] @ 258df4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -337400,21 +337398,21 @@ │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 2589e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258b9a │ │ │ │ mov r0, r5 │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 258c8e │ │ │ │ subs r1, r4, #1 │ │ │ │ uxth.w sl, fp │ │ │ │ uxth r4, r4 │ │ │ │ uxth r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -337429,15 +337427,15 @@ │ │ │ │ bne.w 258c18 │ │ │ │ uxth.w fp, fp │ │ │ │ cmp.w fp, #512 @ 0x200 │ │ │ │ bhi.w 258c18 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ cmp r0, sl │ │ │ │ bne.w 258cbe │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 258934 │ │ │ │ tbh [pc, r4, lsl #1] │ │ │ │ movs r7, r0 │ │ │ │ @@ -337456,22 +337454,22 @@ │ │ │ │ bne.w 258bf6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 258aa6 │ │ │ │ mov r0, r9 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258bd4 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.w 258bec │ │ │ │ - bl 4479dc │ │ │ │ + bl 447a24 │ │ │ │ ldr r2, [pc, #1004] @ (258df8 ) │ │ │ │ ldr r3, [pc, #984] @ (258de8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ eors r2, r3 │ │ │ │ @@ -337499,15 +337497,15 @@ │ │ │ │ ldr r3, [pc, #936] @ (258e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 258934 │ │ │ │ ldr r0, [pc, #928] @ (258e04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258934 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r6, #0] │ │ │ │ rev r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258d4c │ │ │ │ cmp.w r4, #16777216 @ 0x1000000 │ │ │ │ @@ -337519,15 +337517,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #888] @ (258e0c ) │ │ │ │ ldr r1, [pc, #892] @ (258e10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #788 @ 0x314 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2589e6 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.w 258bec │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -337542,15 +337540,15 @@ │ │ │ │ ldr r3, [pc, #824] @ (258e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 258a06 │ │ │ │ ldr r0, [pc, #840] @ (258e18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258a06 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 258d98 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ add.w r4, sp, #53 @ 0x35 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337604,71 +337602,71 @@ │ │ │ │ beq.w 258934 │ │ │ │ b.n 2589e6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258d26 │ │ │ │ add.w r0, r9, #736 @ 0x2e0 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ cmp.w r4, #1107296256 @ 0x42000000 │ │ │ │ bne.w 258934 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258d74 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r9, #1200 @ 0x4b0 │ │ │ │ strb.w r3, [r9, #1198] @ 0x4ae │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 258934 │ │ │ │ ldr r3, [pc, #640] @ (258e1c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25895a │ │ │ │ ldr r3, [pc, #596] @ (258e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25895a │ │ │ │ ldr r0, [pc, #616] @ (258e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25895a │ │ │ │ add.w r0, r9, #616 @ 0x268 │ │ │ │ movs r2, #6 │ │ │ │ movs r1, #9 │ │ │ │ bl 257784 │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 258934 │ │ │ │ ldr r3, [pc, #588] @ (258e24 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258d10 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ bne.w 258ab8 │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 258ab0 │ │ │ │ ldr r3, [pc, #560] @ (258e28 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #560] @ (258e2c ) │ │ │ │ movw r2, #2566 @ 0xa06 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #552] @ (258e30 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ ldr r3, [pc, #536] @ (258e34 ) │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ strd sl, r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #528] @ (258e38 ) │ │ │ │ @@ -337680,15 +337678,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #520] @ (258e3c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #516] @ (258e40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ ldr r3, [pc, #504] @ (258e44 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337696,62 +337694,62 @@ │ │ │ │ ldr r3, [pc, #424] @ (258e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25891a │ │ │ │ ldr r0, [pc, #484] @ (258e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25891a │ │ │ │ ldr r3, [pc, #476] @ (258e4c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #476] @ (258e50 ) │ │ │ │ movw r2, #2443 @ 0x98b │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #472] @ (258e54 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #756 @ 0x2f4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3018e4 │ │ │ │ + bl 30192c │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ ldr r3, [pc, #444] @ (258e58 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #444] @ (258e5c ) │ │ │ │ movw r2, #2536 @ 0x9e8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (258e60 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ ldr r3, [pc, #420] @ (258e64 ) │ │ │ │ movw r2, #2554 @ 0x9fa │ │ │ │ ldr r1, [pc, #416] @ (258e68 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #416] @ (258e6c ) │ │ │ │ add r1, pc │ │ │ │ strd r0, sl, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ ldr r3, [pc, #392] @ (258e70 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337760,26 +337758,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2589da │ │ │ │ ldr r0, [pc, #372] @ (258e74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2589e0 │ │ │ │ b.n 258bf6 │ │ │ │ ldr r3, [pc, #236] @ (258e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 258be2 │ │ │ │ ldr r0, [pc, #344] @ (258e78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258aa6 │ │ │ │ ldr r3, [pc, #340] @ (258e7c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 258b70 │ │ │ │ @@ -337787,15 +337785,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 258b70 │ │ │ │ ldr r0, [pc, #316] @ (258e80 ) │ │ │ │ rev r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258b70 │ │ │ │ ldr r3, [pc, #308] @ (258e84 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 258a7a │ │ │ │ @@ -337803,15 +337801,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 258a7a │ │ │ │ ldr r0, [pc, #288] @ (258e88 ) │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ b.n 258a7a │ │ │ │ ldr r3, [pc, #276] @ (258e8c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337819,41 +337817,41 @@ │ │ │ │ ldr r3, [pc, #124] @ (258e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 258b8a │ │ │ │ ldr r0, [pc, #256] @ (258e90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258b8a │ │ │ │ ldr r3, [pc, #248] @ (258e94 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #248] @ (258e98 ) │ │ │ │ ldr r1, [pc, #252] @ (258e9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2620 @ 0xa3c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #224] @ (258ea0 ) │ │ │ │ movw r2, #2607 @ 0xa2f │ │ │ │ ldr r1, [pc, #220] @ (258ea4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #220] @ (258ea8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 2589e2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ subs r6, #38 @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ @@ -337867,97 +337865,97 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, #246 @ 0xf6 │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 258d38 │ │ │ │ + bcs.n 258dc8 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 258eb4 │ │ │ │ + bcs.n 258d44 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x00f0 │ │ │ │ - movs r6, r5 │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + it cc │ │ │ │ + movcc r6, r5 │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 258d1c │ │ │ │ + bcs.n 258dac │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ movs r6, r5 │ │ │ │ adcs r2, r3 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 258e64 │ │ │ │ + beq.n 258ef4 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r6} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r5} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 258e98 │ │ │ │ + beq.n 258f28 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 258f10 │ │ │ │ + pop {r2, r3, r5} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r6, 258f18 │ │ │ │ + cbnz r6, 258f2a │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00258eac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -337999,41 +337997,41 @@ │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 258eac │ │ │ │ cbz r0, 258f2c │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 258f2c │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movs r7, #0 │ │ │ │ bl 255bc0 │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ strb.w r7, [r4, #632] @ 0x278 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [pc, #148] @ (258fdc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r5, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ str.w r7, [r4, #624] @ 0x270 │ │ │ │ bl 255bc0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 258f78 │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ str r7, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 258fac │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 258eac │ │ │ │ ldr r3, [pc, #80] @ (258fe0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -338043,50 +338041,50 @@ │ │ │ │ ldr r3, [pc, #72] @ (258fe4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 258f06 │ │ │ │ ldr r0, [pc, #68] @ (258fe8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258f06 │ │ │ │ ldr r3, [pc, #60] @ (258fec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258f84 │ │ │ │ ldr r3, [pc, #44] @ (258fe4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 258f84 │ │ │ │ ldr r0, [pc, #44] @ (258ff0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 258f84 │ │ │ │ nop │ │ │ │ subs r0, #10 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r6, #14 │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ movs r1, r4 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #564] @ (25923c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -338103,23 +338101,23 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r3, r5, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 259170 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, sp │ │ │ │ ldrd r0, r1, [r0, #100] @ 0x64 │ │ │ │ - bl 301968 │ │ │ │ + bl 3019b0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 259132 │ │ │ │ cbz r1, 25904a │ │ │ │ mov r0, r4 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ cmp r5, #6 │ │ │ │ bne.w 25915c │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #6 │ │ │ │ bne.w 25920a │ │ │ │ ldr.w r8, [pc, #492] @ 259248 │ │ │ │ add.w r7, r4, #212 @ 0xd4 │ │ │ │ @@ -338129,41 +338127,41 @@ │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 259076 │ │ │ │ mov r0, r4 │ │ │ │ bl 258ee4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 259222 │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ ldr r3, [pc, #460] @ (259250 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #3244 @ 0xcac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ movw r2, #3247 @ 0xcaf │ │ │ │ mov r0, r7 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ movs r2, #7 │ │ │ │ bl 257784 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ bl 2643c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2590c4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 259170 │ │ │ │ @@ -338179,15 +338177,15 @@ │ │ │ │ bl 26d7d8 │ │ │ │ b.n 259118 │ │ │ │ mov r0, r4 │ │ │ │ bl 258eac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25919c │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 258eac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25919c │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 2590fc │ │ │ │ @@ -338230,59 +338228,59 @@ │ │ │ │ b.n 259138 │ │ │ │ ldr r1, [pc, #228] @ (25925c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #228] @ (259260 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 25906a │ │ │ │ ldr r1, [pc, #216] @ (259264 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (259268 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 25906a │ │ │ │ ldr r1, [pc, #204] @ (25926c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #204] @ (259270 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 25906a │ │ │ │ ldr r3, [pc, #192] @ (259274 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 259170 │ │ │ │ ldr r3, [pc, #184] @ (259278 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 259170 │ │ │ │ ldr r0, [pc, #180] @ (25927c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 259170 │ │ │ │ ldr r3, [pc, #172] @ (259280 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25912e │ │ │ │ ldr r3, [pc, #156] @ (259278 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25912e │ │ │ │ ldr r0, [pc, #156] @ (259284 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25912e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ (259288 ) │ │ │ │ movw r2, #3323 @ 0xcfb │ │ │ │ ldr r1, [pc, #144] @ (25928c ) │ │ │ │ ldr r0, [pc, #148] @ (259290 ) │ │ │ │ add r3, pc │ │ │ │ @@ -338311,64 +338309,64 @@ │ │ │ │ nop │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #238 @ 0xee │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb80a │ │ │ │ + @ instruction: 0xb852 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb83e │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7d0 │ │ │ │ movs r6, r5 │ │ │ │ - itet ge │ │ │ │ - movge r3, r4 │ │ │ │ - ldmialt r3!, {r2, r4, r5, r7} │ │ │ │ - movge r3, r4 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + itee │ │ │ │ + mov r3, r4 │ │ │ │ + ldmiaal r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ + moval r3, r4 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ movs r6, r5 │ │ │ │ - itee ls │ │ │ │ - movls r3, r4 │ │ │ │ - ldmiahi r3, {r2, r3, r5, r7} │ │ │ │ - movhi r3, r4 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + itte le │ │ │ │ + movle r3, r4 │ │ │ │ + ldmiale r3!, {r2, r4, r5, r6, r7} │ │ │ │ + movgt r3, r4 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ movs r6, r5 │ │ │ │ - itte vc │ │ │ │ - movvc r3, r4 │ │ │ │ - ldmiavc r3!, {r2, r6, r7} │ │ │ │ - movvs r3, r4 │ │ │ │ + ittt gt │ │ │ │ + movgt r3, r4 │ │ │ │ + ldmiagt r4!, {r2, r3} │ │ │ │ + movgt r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #820] @ (2595f4 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #820] @ (2595f8 ) │ │ │ │ @@ -338379,57 +338377,57 @@ │ │ │ │ ldr r5, [pc, #816] @ (2595fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #816] @ (259600 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2fde4c │ │ │ │ + bl 2fde94 │ │ │ │ movs r0, #2 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r1 │ │ │ │ - bl 302ff8 │ │ │ │ + bl 303040 │ │ │ │ ldr r2, [pc, #776] @ (259604 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #880 @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #208] @ 0xd0 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #756] @ (259608 ) │ │ │ │ ldr.w r8, [pc, #756] @ 25960c │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r8, pc │ │ │ │ - bl 301838 │ │ │ │ + bl 301880 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r7 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 266204 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ bl 266618 │ │ │ │ ldr r0, [pc, #676] @ (259610 ) │ │ │ │ movw r1, #3933 @ 0xf5d │ │ │ │ add r0, pc │ │ │ │ @@ -338442,27 +338440,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 225ff0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2582ec │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 259544 │ │ │ │ movs r0, #2 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r3, [pc, #592] @ (259614 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ sbc.w r7, r7, r1 │ │ │ │ str.w r7, [r4, #908] @ 0x38c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ @@ -338495,18 +338493,18 @@ │ │ │ │ bls.n 259474 │ │ │ │ ldr r0, [pc, #508] @ (259620 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 256950 │ │ │ │ bl 225ff0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ - bl 4479dc │ │ │ │ + bl 2f9880 │ │ │ │ + bl 447a24 │ │ │ │ ldr r2, [pc, #480] @ (259624 ) │ │ │ │ ldr r3, [pc, #436] @ (2595f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -338524,23 +338522,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 259422 │ │ │ │ ldr r1, [pc, #432] @ (259628 ) │ │ │ │ ldr r0, [pc, #436] @ (25962c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #892 @ 0x37c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 259422 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 26e450 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2593f6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ bl 26678c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2593f6 │ │ │ │ ldr r5, [pc, #396] @ (259630 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #396] @ (259634 ) │ │ │ │ add r5, pc │ │ │ │ @@ -338558,19 +338556,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 259560 │ │ │ │ mov r0, r4 │ │ │ │ bl 258ff4 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 259514 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ ldr.w r7, [r4, #364] @ 0x16c │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r7, r1, r7 │ │ │ │ blt.n 2594b2 │ │ │ │ @@ -338594,33 +338592,33 @@ │ │ │ │ ldr r3, [pc, #268] @ (25963c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 259406 │ │ │ │ ldr r0, [pc, #260] @ (259640 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 259406 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ b.n 259406 │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2595b6 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 259514 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cbnz r0, 2595a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2581a0 │ │ │ │ b.n 259514 │ │ │ │ ldr r3, [pc, #196] @ (259644 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -338629,93 +338627,93 @@ │ │ │ │ ldr r3, [pc, #176] @ (25963c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2593de │ │ │ │ ldr r0, [pc, #172] @ (259648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2593de │ │ │ │ ldr.w r3, [r9] │ │ │ │ cbnz r3, 2595cc │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ b.n 259514 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ b.n 25956c │ │ │ │ ldr r3, [pc, #124] @ (25964c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2595a8 │ │ │ │ ldr r3, [pc, #96] @ (25963c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2595a8 │ │ │ │ ldr r0, [pc, #104] @ (259650 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2595a8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #36] @ 0x24 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ adds r3, #214 @ 0xd6 │ │ │ │ movs r4, r6 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0080 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ movs r3, r4 │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r4, r6 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ movs r3, r4 │ │ │ │ str r2, [r7, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r7, {r0, r4, r7} │ │ │ │ @ instruction: 0xffff1af4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -338745,15 +338743,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2597b0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 2596ae │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr r5, [pc, #260] @ (2597b4 ) │ │ │ │ mov r0, r7 │ │ │ │ bl 255bc0 │ │ │ │ movw r6, #62454 @ 0xf3f6 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ add r5, pc │ │ │ │ b.n 2596e0 │ │ │ │ @@ -338783,15 +338781,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2596ce │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2596f6 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #3 │ │ │ │ @@ -338817,15 +338815,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2597b8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 259772 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ mov r0, r7 │ │ │ │ bl 255bc0 │ │ │ │ b.n 2596f0 │ │ │ │ ldr r3, [pc, #64] @ (2597bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338833,50 +338831,50 @@ │ │ │ │ ldr r3, [pc, #56] @ (2597c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 259686 │ │ │ │ ldr r0, [pc, #48] @ (2597c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 259686 │ │ │ │ bl 183fb4 │ │ │ │ nop │ │ │ │ ldrsh r6, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #0 │ │ │ │ + subs r4, r0, #2 │ │ │ │ movs r1, r4 │ │ │ │ ldrsh r2, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r7, #6 │ │ │ │ movs r1, r4 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002597c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 273464 │ │ │ │ bl 259654 │ │ │ │ ldr r3, [pc, #20] @ (2597f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ bl 24f270 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 24f27c │ │ │ │ ldrb r0, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002597f8 : │ │ │ │ @@ -339067,19 +339065,19 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #194 @ 0xc2 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #72 @ 0x48 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb87c │ │ │ │ movs r3, r4 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ cmp r5, #126 @ 0x7e │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339099,15 +339097,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 259b1c │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 259a06 │ │ │ │ - bl 434958 │ │ │ │ + bl 4349a0 │ │ │ │ ldr.w r0, [r4, #1188] @ 0x4a4 │ │ │ │ movs r6, #0 │ │ │ │ blx 181844 │ │ │ │ str.w r6, [r4, #1188] @ 0x4a4 │ │ │ │ bl 26e738 │ │ │ │ bl 2504e8 │ │ │ │ ldr.w r0, [r4, #1208] @ 0x4b8 │ │ │ │ @@ -339136,31 +339134,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ bl 255bc0 │ │ │ │ cbz r5, 259a78 │ │ │ │ bl 25ccc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ ldr r3, [pc, #248] @ (259b74 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 259b42 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 259b10 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 259a9e │ │ │ │ - bl 442540 │ │ │ │ - bl 442598 │ │ │ │ + bl 442588 │ │ │ │ + bl 4425e0 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, r3, #2 │ │ │ │ cmp r3, #11 │ │ │ │ it ne │ │ │ │ cmpne r1, #1 │ │ │ │ @@ -339169,15 +339167,15 @@ │ │ │ │ movhi r1, #0 │ │ │ │ adds r1, #1 │ │ │ │ bl 259920 │ │ │ │ add r0, sp, #4 │ │ │ │ movs r3, #2 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ - bl 45e16c │ │ │ │ + bl 45e1b4 │ │ │ │ ldr r2, [pc, #172] @ (259b78 ) │ │ │ │ ldr r3, [pc, #148] @ (259b60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339189,15 +339187,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225ff0 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ ldr r0, [pc, #124] @ (259b7c ) │ │ │ │ movs r3, #0 │ │ │ │ movw r1, #1506 @ 0x5e2 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ bl 225f84 │ │ │ │ b.n 259a46 │ │ │ │ @@ -339213,15 +339211,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (259b84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2599f6 │ │ │ │ ldr r0, [pc, #80] @ (259b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2599f6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (259b8c ) │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ ldr r1, [pc, #68] @ (259b90 ) │ │ │ │ ldr r0, [pc, #72] @ (259b94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -339236,33 +339234,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #36 @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r1, r3 │ │ │ │ movs r1, r4 │ │ │ │ ldrh r6, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb6ec │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb6a2 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ b.n 2599c4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00259b9c : │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -339366,15 +339364,15 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00259c88 : │ │ │ │ ldr r3, [pc, #8] @ (259c94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - b.w 43d6e8 │ │ │ │ + b.w 43d730 │ │ │ │ ldr r6, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00259c98 : │ │ │ │ ldr.w r0, [r0, #596] @ 0x254 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -339414,28 +339412,28 @@ │ │ │ │ str.w r0, [r4, #616] @ 0x268 │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ strh.w r0, [r4, #916] @ 0x394 │ │ │ │ strd r2, r3, [r4, #864] @ 0x360 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ strd r2, r3, [r4, #872] @ 0x368 │ │ │ │ strd r2, r3, [r4, #904] @ 0x388 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ str.w r5, [r4, #1052] @ 0x41c │ │ │ │ bl 26e05c │ │ │ │ cbnz r0, 259d8e │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r1, #0 │ │ │ │ bl 257784 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #848] @ 0x350 │ │ │ │ strd r2, r3, [r4, #352] @ 0x160 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [pc, #80] @ (259da0 ) │ │ │ │ @@ -339448,25 +339446,25 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 183038 │ │ │ │ bl 279a3c │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r4, #1198] @ 0x4ae │ │ │ │ - bl 43f450 │ │ │ │ + bl 43f498 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 434894 │ │ │ │ + bl 4348dc │ │ │ │ str.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ b.n 259d18 │ │ │ │ nop │ │ │ │ cmp r2, #70 @ 0x46 │ │ │ │ movs r4, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ ... │ │ │ │ @@ -339503,15 +339501,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 259df0 │ │ │ │ lsls r2, r1, #31 │ │ │ │ bmi.n 259e50 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2566e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 259e6c │ │ │ │ ldr r5, [pc, #132] @ (259e8c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -339545,19 +339543,19 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 18369c │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 259e14 │ │ │ │ ldr r2, [pc, #64] @ (259e94 ) │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 442c0c │ │ │ │ + bl 442c54 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ str r3, [r6, #0] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ mvn.w r0, #12 │ │ │ │ b.n 259e1e │ │ │ │ mvn.w r0, #15 │ │ │ │ b.n 259e1e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #74 @ 0x4a │ │ │ │ @@ -339570,15 +339568,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #226 @ 0xe2 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259e98 : │ │ │ │ mov r2, r1 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.w 259da4 │ │ │ │ nop │ │ │ │ @@ -339636,15 +339634,15 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181948 │ │ │ │ str.w r0, [r4], #4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 259f1e │ │ │ │ mov r0, r1 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -339690,15 +339688,15 @@ │ │ │ │ bl 2444ac │ │ │ │ cbz r0, 259fec │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 45e054 │ │ │ │ + bl 45e09c │ │ │ │ cbz r0, 25a008 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #8] │ │ │ │ eor.w r2, r2, #1 │ │ │ │ orr.w r2, sl, r2 │ │ │ │ strb.w r2, [r5, #740] @ 0x2e4 │ │ │ │ @@ -339707,30 +339705,30 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25a050 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 45e16c │ │ │ │ + bl 45e1b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 25a008 │ │ │ │ ldr r3, [pc, #140] @ (25a07c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #140] @ (25a080 ) │ │ │ │ ldr r1, [pc, #144] @ (25a084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1943 @ 0x797 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #124] @ (25a088 ) │ │ │ │ ldr r3, [pc, #104] @ (25a074 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339750,47 +339748,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (25a094 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1939 @ 0x793 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a008 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cbz r0, 25a064 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r3, [r6, #0] │ │ │ │ b.n 25a008 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183fb4 │ │ │ │ bl 183fe4 │ │ │ │ ldrsb r2, [r6, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #140 @ 0x8c │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #27] │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - cbz r2, 25a0b2 │ │ │ │ + cbz r2, 25a0c4 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #248 @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ movs r6, r5 │ │ │ │ - it le │ │ │ │ - movle r3, r4 │ │ │ │ - cbz r4, 25a0b0 │ │ │ │ + stmia r0!, {r5} │ │ │ │ + movs r3, r4 │ │ │ │ + cbz r4, 25a0c2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a098 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -339812,28 +339810,28 @@ │ │ │ │ ldr r2, [pc, #144] @ (25a158 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1016 @ 0x3f8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1988 @ 0x7c4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #640] @ 0x280 │ │ │ │ cbz r0, 25a10a │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 4116a0 │ │ │ │ + bl 4116e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r3, #640] @ 0x280 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ cbz r1, 25a120 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ @@ -339858,26 +339856,26 @@ │ │ │ │ add.w r3, r3, #996 @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bl 183fe4 │ │ │ │ nop │ │ │ │ strb r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #16 │ │ │ │ movs r6, r5 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ - movs r3, r4 │ │ │ │ - nop {11} │ │ │ │ + cbz r6, 25a160 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + it │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ movs r6, r5 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ + movs r3, r4 │ │ │ │ + nop {8} │ │ │ │ movs r3, r4 │ │ │ │ - it cc │ │ │ │ - movcc r3, r4 │ │ │ │ │ │ │ │ 0025a168 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #328] @ (25a2c4 ) │ │ │ │ @@ -339914,15 +339912,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (25a2dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1036 @ 0x40c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2045 @ 0x7fd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #264] @ (25a2e0 ) │ │ │ │ ldr r3, [pc, #240] @ (25a2cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339948,102 +339946,102 @@ │ │ │ │ mov r9, r2 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #2015 @ 0x7df │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r3, [pc, #184] @ (25a2f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #2019 @ 0x7e3 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 25a278 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ movw r2, #2023 @ 0x7e7 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ cbz r6, 25a286 │ │ │ │ ldr r2, [pc, #144] @ (25a2f4 ) │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2025 @ 0x7e9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a286 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movw r2, #2023 @ 0x7e7 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 25a1d6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25a1d6 │ │ │ │ ldr r3, [pc, #92] @ (25a2f8 ) │ │ │ │ mov.w r2, #2040 @ 0x7f8 │ │ │ │ ldr r4, [pc, #88] @ (25a2fc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #88] @ (25a300 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ addw r3, r3, #1036 @ 0x40c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a1d6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 183fe4 │ │ │ │ bl 183fb4 │ │ │ │ strb r2, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #130 @ 0x82 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #776 @ (adr r7, 25a5e0 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - it mi │ │ │ │ - movmi r3, r4 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + nop {9} │ │ │ │ + movs r3, r4 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #42 @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #496 @ (adr r7, 25a4d8 ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 25a5f8 ) │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #888 @ 0x378 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x00a6 │ │ │ │ + bkpt 0x00ee │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x007e │ │ │ │ + bkpt 0x00c6 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, pc, #888 @ (adr r6, 25a674 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 25a394 ) │ │ │ │ movs r6, r5 │ │ │ │ - bkpt 0x00c0 │ │ │ │ - movs r3, r4 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + it eq │ │ │ │ + moveq r3, r4 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a304 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340061,18 +340059,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 442540 │ │ │ │ + bl 442588 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -340171,18 +340169,18 @@ │ │ │ │ ldr r1, [pc, #916] @ (25a7e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2088 @ 0x828 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cbz r4, 25a468 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f87f8 │ │ │ │ + bl 3f8840 │ │ │ │ ldr r2, [pc, #888] @ (25a7e4 ) │ │ │ │ ldr r3, [pc, #864] @ (25a7cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -340204,33 +340202,33 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #844] @ (25a7f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a468 │ │ │ │ ldr r3, [pc, #828] @ (25a7f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #816] @ (25a7f8 ) │ │ │ │ ldr r2, [pc, #820] @ (25a7fc ) │ │ │ │ ldr r1, [pc, #820] @ (25a800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a468 │ │ │ │ ldr r2, [pc, #796] @ (25a804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 25a51c │ │ │ │ ldr.w r1, [r2, #616] @ 0x268 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -340245,26 +340243,26 @@ │ │ │ │ ldr r1, [pc, #776] @ (25a810 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2101 @ 0x835 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2444ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25a606 │ │ │ │ movs r0, #5 │ │ │ │ bl 2444ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25a6be │ │ │ │ - bl 2f2078 │ │ │ │ + bl 2f20c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25a6dc │ │ │ │ bl 260180 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #3 │ │ │ │ bne.n 25a552 │ │ │ │ ldrb.w r2, [r5, #610] @ 0x262 │ │ │ │ @@ -340319,51 +340317,51 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25a460 │ │ │ │ mov r0, r5 │ │ │ │ bl 25866c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 25a460 │ │ │ │ ldr r3, [pc, #552] @ (25a814 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #552] @ (25a818 ) │ │ │ │ ldr r1, [pc, #556] @ (25a81c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2070 @ 0x816 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r3, [pc, #536] @ (25a820 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #536] @ (25a824 ) │ │ │ │ ldr r1, [pc, #536] @ (25a828 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2106 @ 0x83a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r3, [pc, #516] @ (25a82c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #516] @ (25a830 ) │ │ │ │ ldr r1, [pc, #520] @ (25a834 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2261 @ 0x8d5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ movs r2, #8 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 25a5b2 │ │ │ │ ldr r3, [pc, #484] @ (25a838 ) │ │ │ │ @@ -340372,36 +340370,36 @@ │ │ │ │ ldr r1, [pc, #488] @ (25a840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2242 @ 0x8c2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a468 │ │ │ │ bl 2501b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cbz r3, 25a698 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #452] @ (25a844 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fb678 │ │ │ │ + bl 3fb6c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3098bc │ │ │ │ + bl 309904 │ │ │ │ ldr r1, [pc, #420] @ (25a848 ) │ │ │ │ movs r3, #0 │ │ │ │ str.w r0, [r5, #1208] @ 0x4b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ blx 183b44 │ │ │ │ ldr.w r0, [r5, #1208] @ 0x4b8 │ │ │ │ @@ -340414,27 +340412,27 @@ │ │ │ │ ldr r1, [pc, #396] @ (25a854 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2111 @ 0x83f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r3, [pc, #376] @ (25a858 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #376] @ (25a85c ) │ │ │ │ ldr r1, [pc, #380] @ (25a860 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2117 @ 0x845 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ bl 25f884 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25a774 │ │ │ │ bl 2601fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -340445,57 +340443,57 @@ │ │ │ │ ldr r1, [pc, #340] @ (25a86c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2139 @ 0x85b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r3, [pc, #320] @ (25a870 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #320] @ (25a874 ) │ │ │ │ ldr r1, [pc, #324] @ (25a878 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2124 @ 0x84c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r1, [pc, #304] @ (25a87c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #304] @ (25a880 ) │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #300] @ (25a884 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #300] @ (25a888 ) │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2156 @ 0x86c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r1, [pc, #284] @ (25a88c ) │ │ │ │ add r1, pc │ │ │ │ b.n 25a74e │ │ │ │ ldr r3, [pc, #280] @ (25a890 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #280] @ (25a894 ) │ │ │ │ ldr r1, [pc, #284] @ (25a898 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2134 @ 0x856 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr.w r2, [r5, #612] @ 0x264 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25a5a0 │ │ │ │ ldr r3, [pc, #248] @ (25a89c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -340503,132 +340501,132 @@ │ │ │ │ ldr r1, [pc, #252] @ (25a8a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2162 @ 0x872 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25a460 │ │ │ │ ldr r1, [pc, #232] @ (25a8a8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 25a74e │ │ │ │ bl 183fb4 │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ movs r4, r6 │ │ │ │ - add r5, pc, #224 @ (adr r5, 25a8bc ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 25a9dc ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003e │ │ │ │ movs r3, r4 │ │ │ │ - add r5, sp, #328 @ 0x148 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ movs r3, r4 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #896 @ (adr r4, 25ab6c ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 25a88c ) │ │ │ │ movs r6, r5 │ │ │ │ - cbz r2, 25a852 │ │ │ │ + cbz r2, 25a864 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #744 @ (adr r4, 25aae4 ) │ │ │ │ + add r5, pc, #8 @ (adr r5, 25a804 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ str r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #504 @ (adr r4, 25aa04 ) │ │ │ │ + add r4, pc, #792 @ (adr r4, 25ab24 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #896 @ 0x380 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #592 @ (adr r3, 25aa68 ) │ │ │ │ + add r3, pc, #880 @ (adr r3, 25ab88 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #472 @ (adr r3, 25a9fc ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 25ab1c ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #352 @ (adr r3, 25a990 ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 25aab0 ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r6, 25a8a4 │ │ │ │ + pop {r1, r2, r3} │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #176 @ (adr r3, 25a8ec ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 25aa0c ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r2, 25a89e │ │ │ │ + cbnz r2, 25a8b0 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #568 @ 0x238 │ │ │ │ movs r3, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 25aba6 │ │ │ │ - vrshr.u64 d26, d30, #1 │ │ │ │ + vsubw.u q13, , d6 │ │ │ │ movs r6, r5 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #640 @ (adr r2, 25aadc ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 25abfc ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r4, r5} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #8 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #440 @ (adr r2, 25aa20 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 25ab40 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #832 @ 0x340 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #320 @ (adr r2, 25a9b4 ) │ │ │ │ + add r2, pc, #608 @ (adr r2, 25aad4 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ movs r3, r4 │ │ │ │ - rev16 r4, r0 │ │ │ │ + hlt 0x000c │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #184 @ (adr r2, 25a93c ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 25aa5c ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #280 @ 0x118 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - add r2, pc, #32 @ (adr r2, 25a8b4 ) │ │ │ │ + add r2, pc, #320 @ (adr r2, 25a9d4 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #880 @ (adr r1, 25ac10 ) │ │ │ │ + add r2, pc, #144 @ (adr r2, 25a930 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 25a8e4 │ │ │ │ + rev r4, r5 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a8ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340646,15 +340644,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (25a918 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1084 @ 0x43c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2355 @ 0x933 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -340662,19 +340660,19 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 259654 │ │ │ │ bl 183fb4 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #904] @ (25ac98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #704 @ (adr r0, 25abd4 ) │ │ │ │ + add r0, pc, #992 @ (adr r0, 25acf4 ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r2, 25a970 │ │ │ │ + cbnz r2, 25a982 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a91c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -340689,79 +340687,79 @@ │ │ │ │ ldr.w r1, [r3, #616] @ 0x268 │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 25a980 │ │ │ │ ldr r3, [pc, #88] @ (25a99c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #80] @ (25a9a0 ) │ │ │ │ ldr r2, [pc, #80] @ (25a9a4 ) │ │ │ │ ldr r1, [pc, #84] @ (25a9a8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r3, #1104 @ 0x450 │ │ │ │ movw r2, #2366 @ 0x93e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r3, #1016 @ 0x3f8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ bl 183fb4 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #448] @ (25ab58 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, r2, #7 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #192 @ (adr r0, 25aa64 ) │ │ │ │ + add r0, pc, #480 @ (adr r0, 25ab84 ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r0, 25a9ec │ │ │ │ + cbnz r0, 25a9fe │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a9ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 258eac │ │ │ │ cbnz r0, 25a9dc │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 258eac │ │ │ │ negs r0, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 0025a9ec : │ │ │ │ add.w r0, r0, #640 @ 0x280 │ │ │ │ - b.w 43d1a0 │ │ │ │ + b.w 43d1e8 │ │ │ │ │ │ │ │ 0025a9f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #76] @ (25aa50 ) │ │ │ │ @@ -340779,46 +340777,46 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 25aa3a │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3019e8 │ │ │ │ + bl 301a30 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255bc0 │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 25aa2e │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255bc0 │ │ │ │ ldr r3, [pc, #600] @ (25acac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r7, #3 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0025aa60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (25aa84 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 25aa80 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 43d1a0 │ │ │ │ + b.w 43d1e8 │ │ │ │ bl 183fb4 │ │ │ │ ldr r3, [pc, #192] @ (25ab48 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025aa88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340826,34 +340824,34 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (25aaac ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 25aaa8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 43d368 │ │ │ │ + b.w 43d3b0 │ │ │ │ bl 183fb4 │ │ │ │ ldr r3, [pc, #32] @ (25aad0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025aab0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #256] @ (25abc0 ) │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r3, [pc, #232] @ (25abc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 25abbc │ │ │ │ ldr.w r2, [r4, #360] @ 0x168 │ │ │ │ mov r5, r0 │ │ │ │ @@ -340864,28 +340862,28 @@ │ │ │ │ sbcs.w ip, r1, ip │ │ │ │ blt.n 25ab06 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2564e4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fdf50 │ │ │ │ + bl 2fdf98 │ │ │ │ cbnz r0, 25ab24 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ab0e │ │ │ │ ldr r1, [pc, #148] @ (25abc8 ) │ │ │ │ ldr r3, [r6, r1] │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ mov r7, r3 │ │ │ │ @@ -340893,15 +340891,15 @@ │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r1, r1, r5 │ │ │ │ cbnz r0, 25ab92 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 43d224 │ │ │ │ + bl 43d26c │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cbz r0, 25ab84 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25ab10 │ │ │ │ ldr r1, [pc, #104] @ (25abcc ) │ │ │ │ @@ -340914,20 +340912,20 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 25ab10 │ │ │ │ ldr r0, [pc, #92] @ (25abd4 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 25ab10 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ b.n 25ab5a │ │ │ │ ldr r0, [pc, #68] @ (25abd8 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -340937,34 +340935,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 25ab46 │ │ │ │ ldr r0, [pc, #52] @ (25abdc ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 25ab46 │ │ │ │ bl 183fb4 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r4, r6 │ │ │ │ ldr r2, [pc, #784] @ (25aed8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 25abe4 │ │ │ │ + cbnz r2, 25abf6 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + cbnz r0, 25abea │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r3, [pc, #1248] @ 25b0d8 │ │ │ │ @@ -340978,33 +340976,33 @@ │ │ │ │ ldr.w r3, [pc, #1236] @ 25b0e0 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 43b514 │ │ │ │ + bl 43b55c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1208] @ 25b0e4 │ │ │ │ add r0, pc │ │ │ │ bl 271d54 │ │ │ │ mov r8, r0 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 266204 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ bl 25d21c │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ad58 │ │ │ │ @@ -341055,23 +341053,23 @@ │ │ │ │ bl 226770 │ │ │ │ b.n 25ad02 │ │ │ │ ldr r1, [pc, #1020] @ (25b0f0 ) │ │ │ │ ldr r0, [pc, #1020] @ (25b0f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1196 @ 0x4ac │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [pc, #1012] @ (25b0f8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 256950 │ │ │ │ bl 225ff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ - bl 4479dc │ │ │ │ + bl 2f9880 │ │ │ │ + bl 447a24 │ │ │ │ mov r0, r8 │ │ │ │ bl 271dd4 │ │ │ │ ldr r2, [pc, #984] @ (25b0fc ) │ │ │ │ ldr r3, [pc, #956] @ (25b0e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -341121,27 +341119,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ bl 225ff0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2582ec │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 25b372 │ │ │ │ movs r0, #2 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r3, [pc, #764] @ (25b0e8 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sbc.w r1, r9, r1 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ str.w r1, [r4, #908] @ 0x38c │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -341159,15 +341157,15 @@ │ │ │ │ str.w r8, [sp, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ add fp, pc │ │ │ │ vldr d8, [pc, #676] @ 25b0d0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 25ae3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fdf50 │ │ │ │ + bl 2fdf98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25aec2 │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ movs r3, #0 │ │ │ │ vstr d8, [sp, #56] @ 0x38 │ │ │ │ subs r5, #5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -341246,55 +341244,55 @@ │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 25b408 │ │ │ │ cmp r3, #6 │ │ │ │ beq.w 25b134 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3018e4 │ │ │ │ + bl 30192c │ │ │ │ movs r3, #1 │ │ │ │ cbnz r0, 25af4e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #472] @ (25b110 ) │ │ │ │ ldr r2, [pc, #476] @ (25b114 ) │ │ │ │ ldr r1, [pc, #476] @ (25b118 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1144 @ 0x478 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3099 @ 0xc1b │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 25ac74 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ b.n 25ac74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25aeb4 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r7 │ │ │ │ bcc.n 25aeb4 │ │ │ │ b.n 25aefe │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 266204 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ b.n 25aed0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 26e6d4 │ │ │ │ @@ -341312,15 +341310,15 @@ │ │ │ │ ldrb.w r3, [r4, #1198] @ 0x4ae │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25aeb4 │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r2, #6 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ b.n 25aef8 │ │ │ │ bl 2512ac │ │ │ │ b.n 25ac9a │ │ │ │ @@ -341337,30 +341335,30 @@ │ │ │ │ bpl.w 25ae8e │ │ │ │ strd lr, r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #252] @ (25b124 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25ae8e │ │ │ │ ldrb.w r3, [r4, #916] @ 0x394 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25af76 │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 25b04e │ │ │ │ - bl 434958 │ │ │ │ + bl 4349a0 │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b1a8 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26436c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b1a8 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25b07e │ │ │ │ @@ -341374,78 +341372,78 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2749 @ 0xabd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 25aed6 │ │ │ │ movs r0, #7 │ │ │ │ bl 2444ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25ad02 │ │ │ │ ldr.w r0, [r4, #912] @ 0x390 │ │ │ │ bl 244534 │ │ │ │ b.n 25ad02 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 25ad02 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #120 @ (adr r5, 25b168 ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 25b288 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ movs r6, r5 │ │ │ │ - sxtb r0, r5 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r3, r4 │ │ │ │ mcr 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ adds r0, r4, r7 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #296 @ (adr r4, 25b22c ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 25b34c ) │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #48 @ (adr r4, 25b138 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 25b258 ) │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0x4796 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx pc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb894 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #400 @ (adr r2, 25b2ac ) │ │ │ │ + add r2, pc, #688 @ (adr r2, 25b3cc ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {lr} │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ movs r6, r5 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #96 @ (adr r1, 25b194 ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 25b2b4 ) │ │ │ │ movs r3, r4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b5f4 │ │ │ │ ldr.w r0, [pc, #1552] @ 25b750 │ │ │ │ movw r1, #3037 @ 0xbdd │ │ │ │ add r0, pc │ │ │ │ @@ -341462,15 +341460,15 @@ │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 25b17c │ │ │ │ mov r0, r4 │ │ │ │ bl 258ee4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b356 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b32e │ │ │ │ bl 25f558 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b326 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #14 │ │ │ │ @@ -341515,40 +341513,40 @@ │ │ │ │ bne.w 25b584 │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b57a │ │ │ │ ldr.w r5, [pc, #1340] @ 25b758 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ ldr.w r6, [pc, #1336] @ 25b75c │ │ │ │ - bl 302ff8 │ │ │ │ + bl 303040 │ │ │ │ ldr.w r2, [pc, #1332] @ 25b760 │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #20] │ │ │ │ add.w r6, r6, #880 @ 0x370 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [pc, #1304] @ 25b764 │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301838 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 301880 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r5 │ │ │ │ bl 26d718 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e450 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b6fa │ │ │ │ @@ -341557,51 +341555,51 @@ │ │ │ │ bne.w 25b570 │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b566 │ │ │ │ mov r0, r5 │ │ │ │ bl 26d778 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b6b4 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ ldr r1, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 26d424 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b716 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 259920 │ │ │ │ mov r0, r6 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 25b58c │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b5ea │ │ │ │ bl 25f72c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b5e2 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b6d8 │ │ │ │ bl 25f6c0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b65a │ │ │ │ bl 26015c │ │ │ │ - bl 2fde4c │ │ │ │ + bl 2fde94 │ │ │ │ ldrb.w r2, [r4, #632] @ 0x278 │ │ │ │ movs r1, #14 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ rsb r2, r2, #6 │ │ │ │ bl 257784 │ │ │ │ bl 225ff0 │ │ │ │ b.n 25aed6 │ │ │ │ @@ -341618,31 +341616,31 @@ │ │ │ │ ldr.w r3, [pc, #1064] @ 25b76c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25b356 │ │ │ │ ldr.w r0, [pc, #1056] @ 25b770 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3018e4 │ │ │ │ + bl 30192c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25af4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25af5c │ │ │ │ negs r3, r3 │ │ │ │ b.n 25af30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldr r3, [pc, #996] @ (25b774 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -341687,15 +341685,15 @@ │ │ │ │ ldr r3, [pc, #888] @ (25b76c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25ac7e │ │ │ │ ldr r0, [pc, #900] @ (25b784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25ac7e │ │ │ │ ldr r0, [pc, #892] @ (25b788 ) │ │ │ │ movw r1, #3013 @ 0xbc5 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ subs r3, #1 │ │ │ │ @@ -341707,15 +341705,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bge.n 25b446 │ │ │ │ bl 225ff0 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3018e4 │ │ │ │ + bl 30192c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ negs r3, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25af30 │ │ │ │ b.n 25af4e │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -341745,15 +341743,15 @@ │ │ │ │ bpl.w 25afcc │ │ │ │ ldr r0, [pc, #772] @ (25b790 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r7 │ │ │ │ strd lr, ip, [sp, #8] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ b.n 25aea0 │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b160 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b094 │ │ │ │ @@ -341767,42 +341765,42 @@ │ │ │ │ ldr r3, [pc, #680] @ (25b76c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25b1c4 │ │ │ │ ldr r0, [pc, #712] @ (25b798 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b1c4 │ │ │ │ ldr r3, [pc, #704] @ (25b79c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b1dc │ │ │ │ ldr r3, [pc, #644] @ (25b76c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25b1dc │ │ │ │ ldr r0, [pc, #684] @ (25b7a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b1dc │ │ │ │ ldr r3, [pc, #676] @ (25b7a4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #676] @ (25b7a8 ) │ │ │ │ ldr r1, [pc, #680] @ (25b7ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2779 @ 0xadb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25b52a │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ movs r0, #0 │ │ │ │ @@ -341823,15 +341821,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 25af0e │ │ │ │ ldr r0, [pc, #600] @ (25b7b4 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25af0e │ │ │ │ movs r1, #66 @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ bl 26d304 │ │ │ │ b.n 25b294 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ @@ -341843,15 +341841,15 @@ │ │ │ │ b.n 25b21a │ │ │ │ mov r0, r4 │ │ │ │ bl 267538 │ │ │ │ b.n 25b210 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r2, [r4, #856] @ 0x358 │ │ │ │ ldr.w r3, [sl] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -341868,15 +341866,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 25b2d8 │ │ │ │ ldr r1, [pc, #484] @ (25b7bc ) │ │ │ │ ldr r0, [pc, #488] @ (25b7c0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b2d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 267984 │ │ │ │ b.n 25b2ec │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ bl 26d304 │ │ │ │ @@ -341890,34 +341888,34 @@ │ │ │ │ ldr r3, [pc, #360] @ (25b76c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25b13e │ │ │ │ ldr r0, [pc, #440] @ (25b7c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b13e │ │ │ │ ldr r3, [pc, #432] @ (25b7cc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b16a │ │ │ │ ldr r3, [pc, #324] @ (25b76c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25b16a │ │ │ │ ldr r0, [pc, #412] @ (25b7d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b16a │ │ │ │ ldr r0, [pc, #404] @ (25b7d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [pc, #400] @ (25b7d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 25ae1a │ │ │ │ @@ -341932,15 +341930,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 25b306 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ (25b7e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b306 │ │ │ │ bl 225ff0 │ │ │ │ mvn.w r3, #13 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 25b430 │ │ │ │ ldr r3, [pc, #340] @ (25b7e4 ) │ │ │ │ negs r0, r0 │ │ │ │ @@ -341951,186 +341949,186 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r2, #2765 @ 0xacd │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 25b518 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #312] @ (25b7f0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #312] @ (25b7f4 ) │ │ │ │ ldr r1, [pc, #316] @ (25b7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2849 @ 0xb21 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ b.n 25b518 │ │ │ │ ldr r3, [pc, #288] @ (25b7fc ) │ │ │ │ negs r0, r0 │ │ │ │ ldr r2, [pc, #288] @ (25b800 ) │ │ │ │ ldr r1, [pc, #292] @ (25b804 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ add r1, pc │ │ │ │ movw r2, #2882 @ 0xb42 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 25b518 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #264] @ (25b808 ) │ │ │ │ ldr r1, [pc, #264] @ (25b80c ) │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2822 @ 0xb06 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25b6d0 │ │ │ │ ldr r3, [pc, #248] @ (25b810 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #248] @ (25b814 ) │ │ │ │ ldr r1, [pc, #248] @ (25b818 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2855 @ 0xb27 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25b6d0 │ │ │ │ ldr r3, [pc, #228] @ (25b81c ) │ │ │ │ movw r2, #3571 @ 0xdf3 │ │ │ │ ldr r1, [pc, #224] @ (25b820 ) │ │ │ │ ldr r0, [pc, #228] @ (25b824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1168 @ 0x490 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #392 @ (adr r0, 25b8dc ) │ │ │ │ + add r0, pc, #680 @ (adr r0, 25b9fc ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + add r0, pc, #144 @ (adr r0, 25b7e8 ) │ │ │ │ movs r3, r4 │ │ │ │ - orrs r2, r0 │ │ │ │ + muls r2, r1 │ │ │ │ movs r1, r4 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ movs r6, r5 │ │ │ │ - cmn r4, r4 │ │ │ │ + orrs r4, r5 │ │ │ │ movs r1, r4 │ │ │ │ - cbz r0, 25b7dc │ │ │ │ + push {r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #256 @ 0x100 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + cbz r0, 25b7a2 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + cbz r0, 25b7a6 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ movs r6, r5 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + cbz r6, 25b7b6 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 25b7e2 │ │ │ │ + cbz r6, 25b7f4 │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 25b7d4 │ │ │ │ + cbz r0, 25b7e6 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 25b7dc │ │ │ │ + cbz r0, 25b7ee │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #24 │ │ │ │ movs r3, r4 │ │ │ │ subs r7, #90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #904 @ 0x388 │ │ │ │ + add sp, #168 @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #632] @ 0x278 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #408] @ 0x198 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r4 │ │ │ │ - add sp, #384 @ 0x180 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025b828 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -342150,15 +342148,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 255bd0 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 25b876 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ str.w r8, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ bl 255bc0 │ │ │ │ bl 2600cc │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 25b9ec │ │ │ │ @@ -342187,41 +342185,41 @@ │ │ │ │ b.n 25b8aa │ │ │ │ bl 26015c │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 2fde4c │ │ │ │ + bl 2fde94 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25b99c │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25ba06 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3017dc │ │ │ │ + bl 301824 │ │ │ │ ldr r3, [pc, #436] @ (25baa8 ) │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ ldr.w r6, [r9, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ba6c │ │ │ │ ldr r2, [pc, #420] @ (25baac ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #420] @ (25bab0 ) │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ba46 │ │ │ │ bl 25f6c0 │ │ │ │ cbz r0, 25b936 │ │ │ │ @@ -342236,53 +342234,53 @@ │ │ │ │ bhi.n 25b950 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 25634c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25b97c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ bl 25f534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25ba12 │ │ │ │ ldr r2, [pc, #340] @ (25bab4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #340] @ (25bab8 ) │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ b.n 25b9c2 │ │ │ │ ldr r1, [pc, #316] @ (25babc ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #316] @ (25bac0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #312] @ (25bac4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1224 @ 0x4c8 │ │ │ │ movw r2, #4105 @ 0x1009 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 2583ac │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25b9b6 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2599c4 │ │ │ │ ldr r2, [pc, #260] @ (25bac8 ) │ │ │ │ ldr r3, [pc, #216] @ (25baa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342300,140 +342298,140 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 25866c │ │ │ │ cmp r7, #8 │ │ │ │ bne.n 25b9bc │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 442540 │ │ │ │ - bl 442598 │ │ │ │ + bl 442588 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 25b9c2 │ │ │ │ bl 25f750 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b8ec │ │ │ │ b.n 25b928 │ │ │ │ ldr r2, [pc, #184] @ (25bacc ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #184] @ (25bad0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ b.n 25b974 │ │ │ │ mov r0, r4 │ │ │ │ bl 2643b8 │ │ │ │ b.n 25b936 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r7 │ │ │ │ bl 257784 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 25b9c2 │ │ │ │ ldr r3, [pc, #140] @ (25bad4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b928 │ │ │ │ ldr r3, [pc, #128] @ (25bad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25b928 │ │ │ │ ldr r0, [pc, #120] @ (25badc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b928 │ │ │ │ ldr r3, [pc, #112] @ (25bae0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b904 │ │ │ │ ldr r3, [pc, #92] @ (25bad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25b904 │ │ │ │ ldr r0, [pc, #88] @ (25bae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25b904 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r0, #27 │ │ │ │ movs r4, r6 │ │ │ │ lsrs r2, r7, #26 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r0, r1, r3, r5, r7} │ │ │ │ - vqrdmlah.s q13, , d6[0] │ │ │ │ + @ instruction: 0xffffaf0e │ │ │ │ movs r3, r4 │ │ │ │ bls.n 25bb3a │ │ │ │ - vqrdmlah.s q13, , d10[0] │ │ │ │ + vcvt.u32.f32 d26, d2, #1 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r6, r7, #20 │ │ │ │ movs r4, r6 │ │ │ │ - bl 41face │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + bl 41face │ │ │ │ + add r3, sp, #0 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (25baf4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r0, #32] │ │ │ │ + @ instruction: 0xfa380020 │ │ │ │ ldr r3, [pc, #16] @ (25bb0c ) │ │ │ │ ldr r2, [pc, #20] @ (25bb10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25bb14 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsrs r0, r1, #16 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r6, #32] │ │ │ │ + @ instruction: 0xfa1e0020 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #40] @ (25bb54 ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r0, [r0] │ │ │ │ - bl 306e88 │ │ │ │ + bl 306ed0 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342542,20 +342540,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 25f5e8 │ │ │ │ mov r3, r0 │ │ │ │ add r4, r5 │ │ │ │ add.w r0, r4, #24 │ │ │ │ cbz r3, 25bc66 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ cbz r0, 25bc76 │ │ │ │ - bl 309cdc │ │ │ │ + bl 309d24 │ │ │ │ adds r6, #1 │ │ │ │ add.w r5, r5, #336 @ 0x150 │ │ │ │ bl 2601d8 │ │ │ │ cmp r6, r0 │ │ │ │ blt.n 25bc50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -342578,30 +342576,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25bc0e │ │ │ │ ldr r0, [pc, #40] @ (25bcdc ) │ │ │ │ subs r1, r4, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25bc0e │ │ │ │ nop │ │ │ │ lsrs r0, r0, #12 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #186 @ 0xba │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r2, [pc, #1268] @ 25c1e8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -342622,30 +342620,30 @@ │ │ │ │ ldr.w r3, [pc, #1236] @ 25c1f4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c0f2 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ ldrb.w r3, [r5, #1186] @ 0x4a2 │ │ │ │ cbnz r3, 25bd3e │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #328] @ 0x148 │ │ │ │ add.w fp, sp, #48 @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strd r5, r5, [fp, #4] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 25bdce │ │ │ │ ldr.w r8, [pc, #1188] @ 25c1f8 │ │ │ │ add r8, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c0c6 │ │ │ │ ldr.w r6, [r4, #264] @ 0x108 │ │ │ │ dmb ish │ │ │ │ cbz r6, 25bdba │ │ │ │ @@ -342670,15 +342668,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c0c6 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ b.n 25bd7e │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ strd r6, r6, [fp] │ │ │ │ str.w r6, [fp, #8] │ │ │ │ b.n 25bd90 │ │ │ │ mov r6, fp │ │ │ │ ldr.w fp, [pc, #1064] @ 25c1fc │ │ │ │ ldr.w r3, [pc, #1064] @ 25c200 │ │ │ │ mov r8, r7 │ │ │ │ @@ -342697,15 +342695,15 @@ │ │ │ │ ldr.w r1, [r4, #328] @ 0x148 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 30a4bc │ │ │ │ + bl 30a504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25c116 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 25c0b4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ @@ -342725,15 +342723,15 @@ │ │ │ │ ldrne.w r1, [r4, #276] @ 0x114 │ │ │ │ ldreq.w r1, [r4, #272] @ 0x110 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ itee ne │ │ │ │ addne r1, #12 │ │ │ │ addeq r1, #12 │ │ │ │ subeq r2, #12 │ │ │ │ - bl 30a6c4 │ │ │ │ + bl 30a70c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25c134 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 25c0b4 │ │ │ │ ldr r3, [pc, #912] @ (25c204 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342764,34 +342762,34 @@ │ │ │ │ beq.n 25bf4c │ │ │ │ mov r0, sl │ │ │ │ ldr.w sl, [pc, #824] @ 25c208 │ │ │ │ ldr.w r9, [r4, #280] @ 0x118 │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 25c042 │ │ │ │ ldr r3, [pc, #800] @ (25c20c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #800] @ (25c210 ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1409 @ 0x581 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cbz r0, 25bf12 │ │ │ │ bl 25bbf0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442ae4 │ │ │ │ - bl 4479dc │ │ │ │ + bl 442b2c │ │ │ │ + bl 447a24 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c0ca │ │ │ │ ldr r2, [pc, #752] @ (25c214 ) │ │ │ │ ldr r3, [pc, #712] @ (25c1ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -342812,15 +342810,15 @@ │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25c02a │ │ │ │ ldr r1, [pc, #704] @ (25c218 ) │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ bl 259bb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c1d2 │ │ │ │ ldr r3, [pc, #684] @ (25c21c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -342832,17 +342830,17 @@ │ │ │ │ bne.w 25c0b4 │ │ │ │ lsls r2, r7, #31 │ │ │ │ bpl.n 25bf9a │ │ │ │ ldr r3, [pc, #664] @ (25c220 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r6] │ │ │ │ str r3, [r6, #8] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ b.n 25bdec │ │ │ │ ldr.w r3, [r4, #272] @ 0x110 │ │ │ │ @@ -342865,15 +342863,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25beba │ │ │ │ ldr r1, [pc, #580] @ (25c224 ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25bf06 │ │ │ │ ldr r3, [pc, #564] @ (25c228 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25bfd6 │ │ │ │ @@ -342886,37 +342884,37 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #544] @ (25c230 ) │ │ │ │ ldr.w r3, [r4, #248] @ 0xf8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25beba │ │ │ │ b.n 25bfdc │ │ │ │ ldr r1, [pc, #520] @ (25c234 ) │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ ldr.w r9, [r4, #320] @ 0x140 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 25bf82 │ │ │ │ b.n 25bf62 │ │ │ │ bl 259bb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c1d2 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ blx 1838e8 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r9 │ │ │ │ - bl 30a820 │ │ │ │ + bl 30a868 │ │ │ │ cbnz r0, 25c0ba │ │ │ │ ldr.w r0, [r4, #276] @ 0x114 │ │ │ │ ldrb.w r3, [r0, #267] @ 0x10b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c1aa │ │ │ │ ldr.w r1, [r0, #268] @ 0x10c │ │ │ │ mov r2, r9 │ │ │ │ @@ -342937,15 +342935,15 @@ │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1417 @ 0x589 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25bf06 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ b.n 25bf06 │ │ │ │ mov r0, r9 │ │ │ │ mov r7, r8 │ │ │ │ @@ -342964,30 +342962,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25bf20 │ │ │ │ ldr r0, [pc, #352] @ (25c244 ) │ │ │ │ ldrd r2, r3, [r4, #288] @ 0x120 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25bf20 │ │ │ │ ldr r3, [pc, #340] @ (25c248 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25bd2e │ │ │ │ ldr r3, [pc, #300] @ (25c22c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25bd2e │ │ │ │ ldr r0, [pc, #320] @ (25c24c ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25bd2e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25bf12 │ │ │ │ ldr r3, [pc, #300] @ (25c250 ) │ │ │ │ movw r2, #1308 @ 0x51c │ │ │ │ @@ -343004,15 +343002,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (25c264 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1334 @ 0x536 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25bf06 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #268] @ (25c268 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #268] @ (25c26c ) │ │ │ │ @@ -343022,15 +343020,15 @@ │ │ │ │ ldr r3, [pc, #264] @ (25c270 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov.w r2, #268 @ 0x10c │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #20 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25bf06 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #240] @ (25c274 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #240] @ (25c278 ) │ │ │ │ @@ -343041,28 +343039,28 @@ │ │ │ │ add r1, pc │ │ │ │ movw r5, #13124 @ 0x3344 │ │ │ │ movt r5, #4386 @ 0x1122 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #20 │ │ │ │ mov r7, r8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25bf06 │ │ │ │ ldr r3, [pc, #212] @ (25c280 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [pc, #212] @ (25c284 ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1255 @ 0x4e7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r9 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25bf06 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (25c288 ) │ │ │ │ movw r2, #1398 @ 0x576 │ │ │ │ @@ -343081,87 +343079,87 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #328 @ 0x148 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r4, #31 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ movs r3, r4 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #792 @ 0x318 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ movs r6, r5 │ │ │ │ - add r1, sp, #712 @ 0x2c8 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #728 @ (adr r7, 25c528 ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 25c648 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #736 @ (adr r7, 25c538 ) │ │ │ │ + add r0, sp, #0 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #808 @ (adr r7, 25c584 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r4, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #632 @ (adr r7, 25c4e0 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 25c600 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #848 @ (adr r7, 25c5bc ) │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #504 @ (adr r7, 25c468 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 25c588 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #488 @ (adr r7, 25c460 ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 25c580 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #336 @ (adr r7, 25c3cc ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 25c4ec ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r0, #36] @ 0x24 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #24 @ (adr r7, 25c2a8 ) │ │ │ │ + add r7, pc, #312 @ (adr r7, 25c3c8 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #544] @ (25c4c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -343171,53 +343169,53 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldr r5, [pc, #540] @ (25c4d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30c000 │ │ │ │ + bl 30c048 │ │ │ │ ldr r3, [pc, #528] @ (25c4d4 ) │ │ │ │ ldr r2, [pc, #528] @ (25c4d8 ) │ │ │ │ ldr r1, [pc, #532] @ (25c4dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #512] @ (25c4e0 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c422 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbz r0, 25c34a │ │ │ │ ldr r3, [pc, #492] @ (25c4e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c448 │ │ │ │ mov r0, r2 │ │ │ │ bl 25bb58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #456] @ (25c4e8 ) │ │ │ │ ldr r3, [pc, #424] @ (25c4cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343228,15 +343226,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f9314 │ │ │ │ mov r9, r0 │ │ │ │ bl 2569b0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c470 │ │ │ │ mov r0, r4 │ │ │ │ bl 271ce0 │ │ │ │ @@ -343249,104 +343247,104 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r9, r3 │ │ │ │ bl 271b18 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c414 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c49a │ │ │ │ ldr r0, [pc, #344] @ (25c4ec ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #344] @ (25c4f0 ) │ │ │ │ ldr r1, [pc, #348] @ (25c4f4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #332] @ (25c4f8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ movs r1, #1 │ │ │ │ strd r8, r7, [r0] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r1, [r8, #20] │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r0, r8, #16 │ │ │ │ ldr r2, [pc, #304] @ (25c4fc ) │ │ │ │ ldr r1, [pc, #304] @ (25c500 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ b.n 25c31e │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 309d64 │ │ │ │ + bl 309dac │ │ │ │ mov r0, r4 │ │ │ │ - bl 302aa0 │ │ │ │ + bl 302ae8 │ │ │ │ ldr r2, [pc, #280] @ (25c504 ) │ │ │ │ mov r3, r8 │ │ │ │ add.w r0, r8, #8 │ │ │ │ str.w r4, [r8, #24] │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r8, #12] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ ldr r3, [pc, #256] @ (25c508 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 25c31e │ │ │ │ ldr r3, [pc, #244] @ (25c50c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 25c302 │ │ │ │ ldr r3, [pc, #236] @ (25c510 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c2ea │ │ │ │ ldr r3, [pc, #228] @ (25c514 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25c2ea │ │ │ │ ldr r0, [pc, #220] @ (25c518 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25c2ea │ │ │ │ ldr r3, [pc, #208] @ (25c51c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c30c │ │ │ │ ldr r3, [pc, #188] @ (25c514 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25c30c │ │ │ │ ldr r0, [pc, #188] @ (25c520 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 25c30c │ │ │ │ ldr r3, [pc, #176] @ (25c524 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c35e │ │ │ │ @@ -343356,15 +343354,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25c35e │ │ │ │ ldr.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #152] @ (25c528 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25c35e │ │ │ │ ldr r3, [pc, #144] @ (25c52c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c390 │ │ │ │ ldr r3, [pc, #108] @ (25c514 ) │ │ │ │ @@ -343373,70 +343371,70 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25c390 │ │ │ │ ldr r0, [pc, #124] @ (25c530 ) │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25c390 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r3, #17 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #17 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ movs r1, r4 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #168 @ 0xa8 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r4, #15 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r1, #22] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ movs r1, r4 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ movs r1, r4 │ │ │ │ - add r7, pc, #728 @ (adr r7, 25c7d4 ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 25c8f4 ) │ │ │ │ movs r3, r4 │ │ │ │ bl 1a44fe │ │ │ │ - add r7, pc, #672 @ (adr r7, 25c7a4 ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 25c8c4 ) │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #464 @ (adr r6, 25c6ec ) │ │ │ │ + add r6, pc, #752 @ (adr r6, 25c80c ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #120 @ (adr r7, 25c59c ) │ │ │ │ + add r7, pc, #408 @ (adr r7, 25c6bc ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #312 @ (adr r6, 25c664 ) │ │ │ │ + add r6, pc, #600 @ (adr r6, 25c784 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #392 @ (adr r6, 25c6bc ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 25c7dc ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025c534 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343521,15 +343519,15 @@ │ │ │ │ b.n 25c5d0 │ │ │ │ │ │ │ │ 0025c600 : │ │ │ │ ldr r3, [pc, #8] @ (25c60c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - b.w 43d1a0 │ │ │ │ + b.w 43d1e8 │ │ │ │ cmp r7, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025c610 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -343565,25 +343563,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r2, pc, #624 @ (adr r2, 25c8e4 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 25ca04 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r5, pc, #448 @ (adr r5, 25c838 ) │ │ │ │ + add r5, pc, #736 @ (adr r5, 25c958 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r2, pc, #544 @ (adr r2, 25c8a0 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 25c9c0 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r5, pc, #576 @ (adr r5, 25c8c4 ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 25c9e4 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025c684 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -343666,27 +343664,27 @@ │ │ │ │ ldr.w r0, [r4, #232] @ 0xe8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r5, [r4, #256] @ 0x100 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr r0, [pc, #28] @ (25c784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25c71a │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, r6 │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #640 @ (adr r4, 25ca08 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 25cb28 ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #948] @ (25cb50 ) │ │ │ │ @@ -343700,38 +343698,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 25f5e8 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ - bl 43b514 │ │ │ │ + bl 43b55c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 271d54 │ │ │ │ ldr r3, [pc, #912] @ (25cb5c ) │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25cac0 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 25ca2e │ │ │ │ ldr r5, [pc, #888] @ (25cb60 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ strd r7, fp, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25c9ee │ │ │ │ ldrb.w r3, [r4, #236] @ 0xec │ │ │ │ dmb ish │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -343752,15 +343750,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #236] @ 0xec │ │ │ │ ldr r3, [r3, #8] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25c924 │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 458394 │ │ │ │ + bl 4583dc │ │ │ │ mov r7, r0 │ │ │ │ bl 25f5e8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c906 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ @@ -343800,20 +343798,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25cb02 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 25c996 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 25c7f6 │ │ │ │ mov r0, r4 │ │ │ │ bl 25dffc │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 458394 │ │ │ │ + bl 4583dc │ │ │ │ mov r7, r0 │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25cb18 │ │ │ │ mvn.w r3, #1 │ │ │ │ add.w sl, sp, #52 @ 0x34 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -343821,36 +343819,36 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ands r3, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r2, [r4, #272] @ 0x110 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 30a31c │ │ │ │ + bl 30a364 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c87c │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25cb2e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ca96 │ │ │ │ bl 25bb58 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r3, [pc, #540] @ (25cb68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 442ae4 │ │ │ │ - bl 4479dc │ │ │ │ + bl 442b2c │ │ │ │ + bl 447a24 │ │ │ │ mov r0, fp │ │ │ │ bl 271dd4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25ca06 │ │ │ │ ldr r2, [pc, #512] @ (25cb6c ) │ │ │ │ ldr r3, [pc, #488] @ (25cb58 ) │ │ │ │ @@ -343873,15 +343871,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ bl 25c684 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 30a440 │ │ │ │ + bl 30a488 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25c924 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ strd r3, r0, [sp, #32] │ │ │ │ ldr r3, [pc, #424] @ (25cb64 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd sl, fp, [sp, #32] │ │ │ │ @@ -343897,15 +343895,15 @@ │ │ │ │ dmb ish │ │ │ │ b.n 25c8d4 │ │ │ │ add.w r0, r7, #20 │ │ │ │ bl 25df9c │ │ │ │ b.n 25c8b6 │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ - bl 4479dc │ │ │ │ + bl 447a24 │ │ │ │ mov r0, fp │ │ │ │ bl 271dd4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25c96a │ │ │ │ ldr r3, [pc, #360] @ (25cb70 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -343917,15 +343915,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25c96a │ │ │ │ ldr r0, [pc, #344] @ (25cb78 ) │ │ │ │ ldrd r2, r3, [r4, #264] @ 0x108 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25c96a │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add.w r0, sp, #81 @ 0x51 │ │ │ │ ldrb r6, [r4, #0] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ blx 183038 │ │ │ │ @@ -343938,15 +343936,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ stmia.w r6, {r0, r1, r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ - bl 30a440 │ │ │ │ + bl 30a488 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c92c │ │ │ │ ldr r3, [pc, #244] @ (25cb64 ) │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ dmb ish │ │ │ │ @@ -343968,15 +343966,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25c93c │ │ │ │ ldr r0, [pc, #208] @ (25cb84 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ b.n 25c93c │ │ │ │ ldr r3, [pc, #196] @ (25cb88 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c7da │ │ │ │ @@ -343984,15 +343982,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25c7da │ │ │ │ ldr r0, [pc, #172] @ (25cb8c ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25c7da │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (25cb90 ) │ │ │ │ mov.w r2, #700 @ 0x2bc │ │ │ │ ldr r1, [pc, #160] @ (25cb94 ) │ │ │ │ ldr r0, [pc, #160] @ (25cb98 ) │ │ │ │ add r3, pc │ │ │ │ @@ -344045,49 +344043,49 @@ │ │ │ │ cmp r4, #130 @ 0x82 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2 0, cr0, [r6, #204] @ 0xcc │ │ │ │ adds r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #832 @ (adr r2, 25cebc ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 25cbdc ) │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #120 @ (adr r2, 25cc00 ) │ │ │ │ + add r2, pc, #408 @ (adr r2, 25cd20 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #480 @ (adr r1, 25cd70 ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 25ce90 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #496 @ (adr r1, 25cd8c ) │ │ │ │ + add r1, pc, #784 @ (adr r1, 25ceac ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r2, #26] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #616 @ (adr r1, 25ce10 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 25cf30 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #448 @ (adr r1, 25cd74 ) │ │ │ │ + add r1, pc, #736 @ (adr r1, 25ce94 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r6, #26] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #552 @ (adr r1, 25cde8 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 25cf08 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025cbc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344100,31 +344098,31 @@ │ │ │ │ mov r8, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ adds r7, r3, #4 │ │ │ │ bl 25baf8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov.w r6, #288 @ 0x120 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ str r1, [r5, #20] │ │ │ │ b.n 25cc20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldrb.w r2, [r3, #236] @ 0xec │ │ │ │ uxtb r2, r2 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 25cc5c │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25cc04 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 25bae8 │ │ │ │ @@ -344144,47 +344142,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ str r1, [r5, #20] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 25cc9e │ │ │ │ ldr.w r1, [r8] │ │ │ │ str.w r2, [r8] │ │ │ │ str.w r1, [r3, #244] @ 0xf4 │ │ │ │ mov.w r2, #1 │ │ │ │ dmb ish │ │ │ │ strb.w r2, [r3, #236] @ 0xec │ │ │ │ add.w r0, r3, #40 @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 25cc2c │ │ │ │ ldr r3, [pc, #24] @ (25ccb8 ) │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #20] @ (25ccbc ) │ │ │ │ ldr r0, [pc, #24] @ (25ccc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cmp r1, #248 @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r4, [sp, #520] @ 0x208 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, pc, #488 @ (adr r0, 25ceac ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 25cfcc ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ccc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -344232,48 +344230,48 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, r5 │ │ │ │ add r8, pc │ │ │ │ b.n 25cd52 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 309cdc │ │ │ │ + bl 309d24 │ │ │ │ adds r6, #1 │ │ │ │ add.w r5, r5, #288 @ 0x120 │ │ │ │ bl 2601d8 │ │ │ │ cmp r6, r0 │ │ │ │ bge.n 25cda6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r5 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 25cd4c │ │ │ │ str.w r9, [sp, #8] │ │ │ │ bl 2569b0 │ │ │ │ bl 259b9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25cd42 │ │ │ │ ldr r1, [pc, #476] @ (25cf60 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25cd42 │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 271c98 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25cd42 │ │ │ │ ldr r1, [pc, #452] @ (25cf64 ) │ │ │ │ add r1, pc │ │ │ │ - bl 442a44 │ │ │ │ + bl 442a8c │ │ │ │ b.n 25cd42 │ │ │ │ ldr.w r8, [pc, #448] @ 25cf68 │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r6 │ │ │ │ add r8, pc │ │ │ │ b.n 25cdbc │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ @@ -344286,20 +344284,20 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r6 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25cdb2 │ │ │ │ add.w r0, r4, #16 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25cdb6 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ b.n 25cdb6 │ │ │ │ ldr.w fp, [pc, #384] @ 25cf6c │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w sl, [pc, #380] @ 25cf70 │ │ │ │ mov r9, r8 │ │ │ │ add fp, pc │ │ │ │ mov r5, r8 │ │ │ │ @@ -344312,28 +344310,28 @@ │ │ │ │ ble.n 25cebc │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ add r4, r8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cbz r0, 25ce38 │ │ │ │ - bl 302b20 │ │ │ │ + bl 302b68 │ │ │ │ ldr r3, [pc, #336] @ (25cf74 ) │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 309870 │ │ │ │ + bl 3098b8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ str r5, [r4, #24] │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 181844 │ │ │ │ ldr.w r6, [r4, #244] @ 0xf4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ cbz r6, 25ce70 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -344365,31 +344363,31 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ce00 │ │ │ │ bl 2569b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ b.n 25ce00 │ │ │ │ ldr r4, [pc, #184] @ (25cf78 ) │ │ │ │ bl 2534d0 │ │ │ │ bl 271610 │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ bl 25df24 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 181844 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r5, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181844 │ │ │ │ @@ -344406,15 +344404,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (25cf80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25cd28 │ │ │ │ ldr r0, [pc, #100] @ (25cf84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25cd28 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (25cf88 ) │ │ │ │ mov.w r2, #556 @ 0x22c │ │ │ │ ldr r1, [pc, #88] @ (25cf8c ) │ │ │ │ ldr r0, [pc, #88] @ (25cf90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -344430,17 +344428,17 @@ │ │ │ │ @ instruction: 0xfa100033 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #192 @ (adr r0, 25d024 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + add r0, pc, #152 @ (adr r0, 25d000 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @@ -344448,21 +344446,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r5, #28] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025cf94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -344489,15 +344487,15 @@ │ │ │ │ ldr.w r2, [sl, #240] @ 0xf0 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25d142 │ │ │ │ str.w r7, [sl, #240] @ 0xf0 │ │ │ │ adds r5, #1 │ │ │ │ add.w r0, sl, #40 @ 0x28 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ bl 2601d8 │ │ │ │ cmp r0, r5 │ │ │ │ ble.n 25d064 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r3, #232] @ 0xe8 │ │ │ │ cbnz r3, 25d038 │ │ │ │ @@ -344516,18 +344514,18 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 25cfd4 │ │ │ │ ldr r0, [pc, #356] @ (25d18c ) │ │ │ │ ldrb r1, [r1, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25cfd4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #336] @ (25d190 ) │ │ │ │ ldr r3, [pc, #308] @ (25d174 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -344543,23 +344541,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [pc, #300] @ (25d194 ) │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ add r7, pc │ │ │ │ b.n 25d09a │ │ │ │ add.w r0, sl, #136 @ 0x88 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 25d094 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 25d094 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 309f40 │ │ │ │ + bl 309f88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25d032 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 25d0e8 │ │ │ │ adds r5, #1 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ bl 2601d8 │ │ │ │ @@ -344568,15 +344566,15 @@ │ │ │ │ ble.n 25d112 │ │ │ │ ldr.w fp, [r3] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 25d038 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ add.w sl, fp, r4 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr r3, [pc, #192] @ (25d180 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d06e │ │ │ │ ldr r3, [pc, #208] @ (25d198 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -344587,15 +344585,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25d06e │ │ │ │ ldr r0, [pc, #192] @ (25d19c ) │ │ │ │ ldrb.w r1, [fp, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25d06e │ │ │ │ ldr r3, [pc, #180] @ (25d1a0 ) │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ dmb ish │ │ │ │ adds r3, #24 │ │ │ │ @@ -344622,15 +344620,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 25d11a │ │ │ │ ldr r0, [pc, #116] @ (25d1a8 ) │ │ │ │ ldr r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25d11a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #104] @ (25d1ac ) │ │ │ │ movw r2, #637 @ 0x27d │ │ │ │ ldr r1, [pc, #100] @ (25d1b0 ) │ │ │ │ ldr r0, [pc, #104] @ (25d1b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -344656,66 +344654,66 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ movs r3, r4 │ │ │ │ movt r0, #18483 @ 0x4833 │ │ │ │ movs r5, #98 @ 0x62 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ movs r6, r5 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ movs r6, r5 │ │ │ │ - str r7, [sp, #512] @ 0x200 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d1c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 309d64 │ │ │ │ + bl 309dac │ │ │ │ mov r0, r4 │ │ │ │ - bl 302aa0 │ │ │ │ + bl 302ae8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #44] @ (25d218 ) │ │ │ │ mov.w ip, #0 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r1, [r3, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r4, [r3, #24] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344775,37 +344773,37 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 181704 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w sl, [r3, #232] @ 0xe8 │ │ │ │ bl 2601fc │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r5, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str.w r3, [r4, #236] @ 0xec │ │ │ │ ble.w 25d44c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov r7, sl │ │ │ │ negs r1, r3 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ add.w r8, r0, #40 @ 0x28 │ │ │ │ str.w sl, [sp, #16] │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #384] @ (25d484 ) │ │ │ │ mov r8, sl │ │ │ │ add r3, pc │ │ │ │ @@ -344828,18 +344826,18 @@ │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ mul.w fp, r3, sl │ │ │ │ add.w r4, r9, fp │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ strb.w sl, [r9, fp] │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ blx 181544 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #4 │ │ │ │ bl 25e79c │ │ │ │ str.w fp, [r4, #244] @ 0xf4 │ │ │ │ @@ -344857,15 +344855,15 @@ │ │ │ │ bl 253500 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25d318 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 25d318 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r3 │ │ │ │ blx 181544 │ │ │ │ @@ -344890,15 +344888,15 @@ │ │ │ │ b.n 25d36a │ │ │ │ mov fp, r3 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [fp] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ uxtb r4, r4 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ cmp r4, r5 │ │ │ │ blt.n 25d3de │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbnz r4, 25d43a │ │ │ │ ldr.w sl, [pc, #152] @ 25d490 │ │ │ │ mov.w r8, #288 @ 0x120 │ │ │ │ mov r7, r4 │ │ │ │ @@ -344921,15 +344919,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25d402 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ movs r0, #0 │ │ │ │ b.n 25d25e │ │ │ │ @@ -344950,26 +344948,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4ce0033 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4a20033 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xef87ffff │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d4a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344979,26 +344977,26 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r7, r3 │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ str r1, [r5, #24] │ │ │ │ b.n 25d4e8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldr.w r2, [r3, #264] @ 0x108 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 25d504 │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25d4ce │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -345007,29 +345005,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a454 │ │ │ │ + bl 46a49c │ │ │ │ str r1, [r5, #24] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #268] @ 0x10c │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cbnz r1, 25d550 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str.w r7, [r3, #268] @ 0x10c │ │ │ │ movs r4, #1 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #264] @ 0x108 │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345042,19 +345040,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ movs r6, r5 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d578 : │ │ │ │ ldr r3, [pc, #8] @ (25d584 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -345106,39 +345104,39 @@ │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r0, r5 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d5ea │ │ │ │ adds r0, #8 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ b.n 25d5ea │ │ │ │ ldr.w r8, [pc, #236] @ 25d6fc │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #236] @ 25d700 │ │ │ │ mov r6, r7 │ │ │ │ add r8, pc │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 25d6aa │ │ │ │ ldr r4, [r3, #0] │ │ │ │ movs r5, #0 │ │ │ │ add r4, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 302b20 │ │ │ │ + bl 302b68 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ str r5, [r4, #16] │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ ldr.w r0, [r4, #268] @ 0x10c │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #272] @ 0x110 │ │ │ │ str r5, [r4, #4] │ │ │ │ @@ -345164,15 +345162,15 @@ │ │ │ │ blx r3 │ │ │ │ bl 2601d8 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bgt.n 25d626 │ │ │ │ add.w r0, r3, #16 │ │ │ │ movs r4, #0 │ │ │ │ - bl 43d134 │ │ │ │ + bl 43d17c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 181844 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ str r4, [r3, #0] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -345216,15 +345214,15 @@ │ │ │ │ ldr.w fp, [pc, #384] @ 25d8bc │ │ │ │ mov r7, r4 │ │ │ │ add fp, pc │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ b.n 25d75a │ │ │ │ add.w r0, r9, #120 @ 0x78 │ │ │ │ adds r7, #1 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ add.w r4, r4, #336 @ 0x150 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 25d79a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r9, r3, r4 │ │ │ │ @@ -345239,30 +345237,30 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 25d748 │ │ │ │ ldr r0, [pc, #320] @ (25d8c8 ) │ │ │ │ ldrb r1, [r3, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25d748 │ │ │ │ ldr r3, [pc, #292] @ (25d8b8 ) │ │ │ │ cmp r5, r6 │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ ble.n 25d820 │ │ │ │ ldr r7, [pc, #304] @ (25d8cc ) │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25d83e │ │ │ │ ldr r0, [r7, #4] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ cmp r5, r4 │ │ │ │ bgt.n 25d7a0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 25d828 │ │ │ │ ldr r3, [pc, #276] @ (25d8d0 ) │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [pc, #276] @ (25d8d4 ) │ │ │ │ @@ -345292,15 +345290,15 @@ │ │ │ │ it cc │ │ │ │ strdcc lr, r2, [r1, #112] @ 0x70 │ │ │ │ bl 25bae8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 25d862 │ │ │ │ add.w r0, r4, #24 │ │ │ │ adds r6, #1 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ add.w r9, r9, #336 @ 0x150 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 25d7d0 │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25d884 │ │ │ │ @@ -345321,15 +345319,15 @@ │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25d7a8 │ │ │ │ ldr r0, [pc, #136] @ (25d8e0 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25d7a8 │ │ │ │ ldr r3, [pc, #92] @ (25d8c0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d80a │ │ │ │ @@ -345337,15 +345335,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25d80a │ │ │ │ ldr r0, [pc, #104] @ (25d8e4 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 25d80a │ │ │ │ ldr r3, [pc, #96] @ (25d8e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d828 │ │ │ │ ldr r3, [pc, #48] @ (25d8c4 ) │ │ │ │ @@ -345357,46 +345355,46 @@ │ │ │ │ ldr r0, [pc, #80] @ (25d8f0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r1, [r3, #112] @ 0x70 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ vshr.s32 d16, d19, #28 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #16] │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ movs r3, r4 │ │ │ │ subs r6, r5, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 25d904 │ │ │ │ + ble.n 25d994 │ │ │ │ movs r0, r4 │ │ │ │ cmp r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #352] @ 0x160 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d8f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -345442,29 +345440,29 @@ │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r7, [r3, #120] @ 0x78 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ bl 2601fc │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r6, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ble.n 25d922 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r7 │ │ │ │ negs r1, r3 │ │ │ │ mov r8, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ add.w r3, r0, #40 @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #212] @ (25da80 ) │ │ │ │ add r3, pc │ │ │ │ @@ -345491,21 +345489,21 @@ │ │ │ │ ldr r4, [r3, #4] │ │ │ │ bge.n 25da44 │ │ │ │ mov.w r3, #336 @ 0x150 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mul.w r5, r3, sl │ │ │ │ adds r4, r6, r5 │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d0d8 │ │ │ │ + bl 43d120 │ │ │ │ str.w r7, [r4, #264] @ 0x108 │ │ │ │ movs r0, #16 │ │ │ │ strb.w sl, [r6, r5] │ │ │ │ blx 181544 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r0, [r4, #268] @ 0x10c │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -345541,15 +345539,15 @@ │ │ │ │ beq.n 25da52 │ │ │ │ b.n 25d924 │ │ │ │ ldcl 0, cr0, [r8, #204]! @ 0xcc │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025da88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -345607,15 +345605,15 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ add r6, sp, #28 │ │ │ │ blx 183038 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 30a820 │ │ │ │ + bl 30a868 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25db9c │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ movw r3, #8721 @ 0x2211 │ │ │ │ movt r3, #17459 @ 0x4433 │ │ │ │ rev.w lr, r2 │ │ │ │ rev.w ip, r1 │ │ │ │ @@ -345627,48 +345625,48 @@ │ │ │ │ bne.w 25dcf8 │ │ │ │ ldr r3, [pc, #508] @ (25dd50 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 25dc6c │ │ │ │ - bl 446f70 │ │ │ │ + bl 446fb8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 446f70 │ │ │ │ + bl 446fb8 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ (25dd54 ) │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #480] @ (25dd58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #480] @ (25dd5c ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 25bbf0 │ │ │ │ ldr r3, [pc, #444] @ (25dd60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [pc, #440] @ (25dd64 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ - bl 442c0c │ │ │ │ + bl 442c54 │ │ │ │ ldr r2, [pc, #432] @ (25dd68 ) │ │ │ │ ldr r3, [pc, #400] @ (25dd4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -345702,34 +345700,34 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 25bbf0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 25dbb6 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r2, [pc, #312] @ (25dd80 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ dmb ish │ │ │ │ adds r3, #8 │ │ │ │ ldrex r1, [r3] │ │ │ │ adds r1, #1 │ │ │ │ strex r2, r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -345771,15 +345769,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25dcaa │ │ │ │ ldr r0, [pc, #204] @ (25dd90 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ mov r2, r8 │ │ │ │ b.n 25dbec │ │ │ │ ldr r3, [pc, #192] @ (25dd94 ) │ │ │ │ movw r2, #13124 @ 0x3344 │ │ │ │ movt r2, #4386 @ 0x1122 │ │ │ │ ldr r1, [pc, #188] @ (25dd98 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -345787,99 +345785,99 @@ │ │ │ │ ldr r2, [pc, #184] @ (25dd9c ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, lr, [sp] │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25db9c │ │ │ │ ldr r3, [pc, #164] @ (25dda0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #164] @ (25dda4 ) │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #160] @ (25dda8 ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25db9c │ │ │ │ bl 2601d8 │ │ │ │ ldr r3, [pc, #140] @ (25ddac ) │ │ │ │ ldr r2, [pc, #140] @ (25ddb0 ) │ │ │ │ ldr r1, [pc, #144] @ (25ddb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ strd r2, r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25db9c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r8], {51} @ 0x33 │ │ │ │ ldc 0, cr0, [r2], {51} @ 0x33 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ movs r6, r5 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r5, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ movs r3, r4 │ │ │ │ adc.w r0, sl, r3, rrx │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, r3, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #9] │ │ │ │ + strb r0, [r4, #10] │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #616] @ 0x268 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ b.n 25deae │ │ │ │ @ instruction: 0xffff1eac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #472] @ 0x1d8 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ movs r3, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ cbz r0, 25dde6 │ │ │ │ push {lr} │ │ │ │ @@ -345895,32 +345893,32 @@ │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181840 │ │ │ │ mov r0, r3 │ │ │ │ b.w 181840 │ │ │ │ ldr r1, [pc, #8] @ (25ddf8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - bvs.n 25ddd4 │ │ │ │ + bvc.n 25de64 │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (25de10 ) │ │ │ │ ldr r2, [pc, #20] @ (25de14 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25de18 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmdb r4, {r0, r1, r4, r5} │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 25ddc0 │ │ │ │ + bvc.n 25de50 │ │ │ │ movs r0, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #108] @ (25de9c ) │ │ │ │ @@ -345934,15 +345932,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ blx r3 │ │ │ │ cbz r0, 25de78 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 25de50 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #80] @ (25dea4 ) │ │ │ │ ldr r3, [pc, #76] @ (25dea0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -345970,39 +345968,39 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ @ instruction: 0xe8d20033 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r0!, {r0, r1, r4, r5} │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025deb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ (25df14 ) │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cbnz r5, 25defe │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 1838e8 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ bl 25c534 │ │ │ │ str r0, [r6, #28] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - bl 451f98 │ │ │ │ + bl 451fe0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r6, #32] │ │ │ │ strb.w r5, [r3, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346017,19 +346015,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r3, r4 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025df24 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346038,27 +346036,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ str r1, [r3, #32] │ │ │ │ cbz r0, 25df4c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 452010 │ │ │ │ + bl 452058 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #28] │ │ │ │ cbz r0, 25df5e │ │ │ │ bl 25c5b4 │ │ │ │ ldr r3, [pc, #56] @ (25df94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr r3, [pc, #48] @ (25df98 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r2, [r3, #0] │ │ │ │ cbz r0, 25df7a │ │ │ │ add sp, #12 │ │ │ │ @@ -346195,25 +346193,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (25e0ec ) │ │ │ │ ldr r0, [pc, #32] @ (25e0f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #112] @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r7, #60] @ 0x3c │ │ │ │ + str r0, [sp, #8] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e0f4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346279,19 +346277,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldr r3, [r7, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ asrs r2, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r7, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e1b4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346375,15 +346373,15 @@ │ │ │ │ str.w r8, [r2, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (25e2d0 ) │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 452190 │ │ │ │ + b.w 4521d8 │ │ │ │ ldr r3, [pc, #60] @ (25e2d4 ) │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ ldr r1, [pc, #60] @ (25e2d8 ) │ │ │ │ ldr r0, [pc, #64] @ (25e2dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ @@ -346394,35 +346392,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (25e2e4 ) │ │ │ │ ldr r0, [pc, #56] @ (25e2e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ asrs r2, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb33ffff │ │ │ │ sdiv pc, r1, pc │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #84] @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r5, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r4, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e2ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346451,19 +346449,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ asrs r6, r7, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025e354 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -346488,31 +346486,31 @@ │ │ │ │ bl 2601fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e36e │ │ │ │ ldr r3, [pc, #52] @ (25e3c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 4520b4 │ │ │ │ + bl 4520fc │ │ │ │ mov r0, r4 │ │ │ │ bl 258eac │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w ip, [r0, #244] @ 0xf4 │ │ │ │ ldr r1, [pc, #112] @ (25e444 ) │ │ │ │ ldr.w r2, [ip, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -346567,15 +346565,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #52] @ (25e494 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ movs r1, #8 │ │ │ │ blx 181704 │ │ │ │ mov r3, r0 │ │ │ │ str.w r3, [r4, #304] @ 0x130 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -346664,28 +346662,28 @@ │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 25e540 │ │ │ │ ldr.w r1, [r4, #304] @ 0x130 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 30a7b0 │ │ │ │ + b.w 30a7f8 │ │ │ │ ldr r1, [pc, #76] @ (25e5d8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ ldr r3, [pc, #60] @ (25e5dc ) │ │ │ │ ldr r1, [pc, #60] @ (25e5e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -346696,33 +346694,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2539d8 │ │ │ │ nop │ │ │ │ b.n 25e9b0 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ (25e658 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #100] @ (25e65c ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ mov r5, r0 │ │ │ │ bl 25f7e0 │ │ │ │ cbz r0, 25e618 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ bl 25f5e8 │ │ │ │ @@ -346773,15 +346771,15 @@ │ │ │ │ bl 25e3cc │ │ │ │ mov r0, r4 │ │ │ │ bl 25c684 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 30a440 │ │ │ │ + bl 30a488 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e760 │ │ │ │ ldr r3, [pc, #220] @ (25e78c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ dmb ish │ │ │ │ @@ -346866,35 +346864,35 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ b.n 25e8ac │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r1, #18] │ │ │ │ - movs r3, r4 │ │ │ │ ldrh r6, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ + movs r3, r4 │ │ │ │ │ │ │ │ 0025e79c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (25e7dc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #48] @ (25e7e0 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ movs r1, #4 │ │ │ │ blx 181704 │ │ │ │ str r0, [r4, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346968,28 +346966,28 @@ │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r1, r1 │ │ │ │ subs r6, r6, r3 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ rev r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r2, [r5, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cbz r2, 25e8a0 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 25e8c6 │ │ │ │ movs r3, #0 │ │ │ │ mov ip, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ add.w r1, r3, #40 @ 0x28 │ │ │ │ add.w r0, r5, r1, lsl #3 │ │ │ │ @@ -347024,27 +347022,27 @@ │ │ │ │ bpl.n 25e8d0 │ │ │ │ ldr r0, [pc, #36] @ (25e924 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ udf #160 @ 0xa0 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347055,15 +347053,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr.w r5, [r4, #272] @ 0x110 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ negs r1, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ rev r2, r2 │ │ │ │ cmp r2, r0 │ │ │ │ bhi.w 25ea9e │ │ │ │ ldr r3, [r5, #16] │ │ │ │ rev r1, r3 │ │ │ │ str.w r1, [r4, #312] @ 0x138 │ │ │ │ @@ -347118,15 +347116,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (25eb2c ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -347172,111 +347170,111 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #172] @ (25eb38 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ea04 │ │ │ │ ldr r3, [pc, #156] @ (25eb3c ) │ │ │ │ ldr r4, [pc, #156] @ (25eb40 ) │ │ │ │ ldr r1, [pc, #160] @ (25eb44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ea04 │ │ │ │ ldr r3, [pc, #136] @ (25eb48 ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #136] @ (25eb4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (25eb50 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #253 @ 0xfd │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ea04 │ │ │ │ ldr r3, [pc, #120] @ (25eb54 ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #116] @ (25eb58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (25eb5c ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ea04 │ │ │ │ ldr r3, [pc, #100] @ (25eb60 ) │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #100] @ (25eb64 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #100] @ (25eb68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ea04 │ │ │ │ nop │ │ │ │ ble.n 25eaa8 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r2, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r2, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r0, #100] @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025eb6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347302,15 +347300,15 @@ │ │ │ │ beq.n 25ebe6 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 25eb90 │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 25eb90 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ movs r0, #1 │ │ │ │ add.w r2, r9, #1 │ │ │ │ str r2, [r4, #4] │ │ │ │ str.w sl, [r3, r9, lsl #2] │ │ │ │ @@ -347414,39 +347412,39 @@ │ │ │ │ bne.n 25ec94 │ │ │ │ bl 25f804 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ec92 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ b.n 25ec92 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r0, #1 │ │ │ │ b.w 25cf94 │ │ │ │ ldr r1, [pc, #36] @ (25ed18 ) │ │ │ │ ldr r0, [pc, #36] @ (25ed1c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsrs r6, r7, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ed20 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347521,15 +347519,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, sl │ │ │ │ ldr.w r0, [r8, #16] │ │ │ │ mov r2, r5 │ │ │ │ - bl 30a820 │ │ │ │ + bl 30a868 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ede2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r5, [r4, #4] │ │ │ │ negs r6, r3 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ @@ -347575,15 +347573,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #212] @ (25ef58 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -347603,15 +347601,15 @@ │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #144] @ (25ef60 ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #144] @ (25ef64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ee90 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mul.w r6, r6, fp │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r6, r3 │ │ │ │ beq.w 25edde │ │ │ │ @@ -347622,73 +347620,73 @@ │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r3, [pc, #100] @ (25ef6c ) │ │ │ │ ldr r1, [pc, #104] @ (25ef70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ee90 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ movs r3, #2 │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #80] @ (25ef74 ) │ │ │ │ ldr r3, [pc, #84] @ (25ef78 ) │ │ │ │ ldr r1, [pc, #84] @ (25ef7c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25ee90 │ │ │ │ ldr r3, [pc, #72] @ (25ef80 ) │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ ldr r1, [pc, #72] @ (25ef84 ) │ │ │ │ ldr r0, [pc, #76] @ (25ef88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ bls.n 25effc │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r2, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r3, #28] │ │ │ │ + str r4, [r4, #32] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #324] @ 0x144 │ │ │ │ mov r4, r0 │ │ │ │ @@ -347747,15 +347745,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (25f078 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r5, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 25f012 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #48] @ (25f07c ) │ │ │ │ blx 183834 │ │ │ │ ldr r3, [pc, #44] @ (25f080 ) │ │ │ │ ldr r1, [pc, #48] @ (25f084 ) │ │ │ │ @@ -347763,29 +347761,29 @@ │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25f042 │ │ │ │ - ldr r7, [pc, #520] @ (25f278 ) │ │ │ │ + ldr r7, [pc, #808] @ (25f398 ) │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #312] @ (25f1d4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -347847,15 +347845,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #180] @ (25f1e4 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -347896,34 +347894,34 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r5, [r9] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25f13c │ │ │ │ mov sl, r5 │ │ │ │ b.n 25f162 │ │ │ │ nop │ │ │ │ bvs.n 25f2a0 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + str r2, [r4, #0] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348009,44 +348007,44 @@ │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25f2b6 │ │ │ │ ldr r5, [pc, #52] @ (25f330 ) │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add r5, pc │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ blx 1834e0 │ │ │ │ b.n 25f2d0 │ │ │ │ ldr r5, [pc, #36] @ (25f334 ) │ │ │ │ add r5, pc │ │ │ │ b.n 25f304 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #1008] @ (25f708 ) │ │ │ │ + ldr r5, [pc, #272] @ (25f428 ) │ │ │ │ movs r1, r4 │ │ │ │ bmi.n 25f230 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r4, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -348074,15 +348072,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr.w r0, [r8, #12] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r9, [r3, r4, lsl #2] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, r9 │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25f42c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -348574,44 +348572,44 @@ │ │ │ │ add r4, pc │ │ │ │ cbz r3, 25f902 │ │ │ │ ldr r3, [pc, #68] @ (25f918 ) │ │ │ │ movs r1, #10 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #56] @ (25f91c ) │ │ │ │ ldr.w ip, [pc, #60] @ 25f920 │ │ │ │ mov.w r2, #468 @ 0x1d4 │ │ │ │ ldr r1, [pc, #56] @ (25f924 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldmia r6!, {r1, r2, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, r2] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f928 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348636,15 +348634,15 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #104] @ (25f9cc ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -348654,45 +348652,45 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #68] @ (25f9d8 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25f974 │ │ │ │ ldr r3, [pc, #52] @ (25f9dc ) │ │ │ │ mov.w r2, #490 @ 0x1ea │ │ │ │ ldr.w lr, [pc, #52] @ 25f9e0 │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #48] @ (25f9e4 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25f974 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r4, r7] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #14] │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r4, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f9e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -348747,18 +348745,18 @@ │ │ │ │ ldr r1, [pc, #796] @ (25fd80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #581 @ 0x245 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #768] @ (25fd84 ) │ │ │ │ ldr r3, [pc, #748] @ (25fd70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -348819,43 +348817,43 @@ │ │ │ │ ldrb.w r3, [r0, #1197] @ 0x4ad │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25fd00 │ │ │ │ movs r4, #1 │ │ │ │ b.n 25fa78 │ │ │ │ ldr r0, [pc, #596] @ (25fd88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 25fa34 │ │ │ │ bl 266440 │ │ │ │ cbnz r0, 25fb82 │ │ │ │ ldr r3, [pc, #584] @ (25fd8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #584] @ (25fd90 ) │ │ │ │ ldr r1, [pc, #588] @ (25fd94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ movs r0, #1 │ │ │ │ bl 2444ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25fa40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 2628e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25fa40 │ │ │ │ ldr r1, [pc, #544] @ (25fd98 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 25fa76 │ │ │ │ bl 2664b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25fce4 │ │ │ │ ldr r0, [pc, #524] @ (25fd9c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, #116 @ 0x74 │ │ │ │ @@ -348867,73 +348865,73 @@ │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25fb98 │ │ │ │ ldr r3, [pc, #500] @ (25fda0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #492] @ (25fda4 ) │ │ │ │ ldr r2, [pc, #496] @ (25fda8 ) │ │ │ │ ldr r1, [pc, #496] @ (25fdac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movw r2, #567 @ 0x237 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25fd0c │ │ │ │ ldr r3, [pc, #468] @ (25fdb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 25fbea │ │ │ │ - bl 2f2070 │ │ │ │ + bl 2f20b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25fb02 │ │ │ │ ldr r3, [pc, #456] @ (25fdb4 ) │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ ldr r4, [pc, #452] @ (25fdb8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #452] @ (25fdbc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldr r3, [pc, #440] @ (25fdc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #440] @ (25fdc4 ) │ │ │ │ ldr r1, [pc, #440] @ (25fdc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldr r3, [pc, #424] @ (25fdcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #424] @ (25fdd0 ) │ │ │ │ ldr r1, [pc, #424] @ (25fdd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ bl 2569b0 │ │ │ │ ldrb.w r3, [r0, #890] @ 0x37a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25faf0 │ │ │ │ bl 2569d8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -348945,15 +348943,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #380] @ (25fde0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25fb1e │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25fb16 │ │ │ │ @@ -348963,15 +348961,15 @@ │ │ │ │ ldr r1, [pc, #352] @ (25fdec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #643 @ 0x283 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ bl 2569d8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25fae8 │ │ │ │ ldr r3, [pc, #320] @ (25fdf0 ) │ │ │ │ mov.w r2, #600 @ 0x258 │ │ │ │ @@ -348979,39 +348977,39 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (25fdf8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldr r3, [pc, #304] @ (25fdfc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #304] @ (25fe00 ) │ │ │ │ ldr r1, [pc, #308] @ (25fe04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldr r3, [pc, #288] @ (25fe08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #288] @ (25fe0c ) │ │ │ │ ldr r1, [pc, #292] @ (25fe10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #555 @ 0x22b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 25f928 │ │ │ │ mov r4, r0 │ │ │ │ b.n 25fa78 │ │ │ │ ldr r3, [pc, #260] @ (25fe14 ) │ │ │ │ @@ -349020,145 +349018,145 @@ │ │ │ │ ldr r1, [pc, #264] @ (25fe1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #622 @ 0x26e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldr r3, [pc, #244] @ (25fe20 ) │ │ │ │ mov.w r2, #636 @ 0x27c │ │ │ │ ldr r4, [pc, #244] @ (25fe24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #244] @ (25fe28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ ldr r3, [pc, #228] @ (25fe2c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #228] @ (25fe30 ) │ │ │ │ ldr r1, [pc, #232] @ (25fe34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 25fa76 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 184070 │ │ │ │ ldmia r5!, {r2} │ │ │ │ movs r3, r6 │ │ │ │ ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ movs r3, r4 │ │ │ │ ldmia r4!, {r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r6, #7] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r5, r7] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r0, #19] │ │ │ │ + ldrb r4, [r1, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r6, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strb r4, [r3, r5] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r6, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r3, #13] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r3, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025fe38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349278,15 +349276,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (25ffbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #690 @ 0x2b2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r2, [pc, #72] @ (25ffc0 ) │ │ │ │ ldr r3, [pc, #52] @ (25ffb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -349305,19 +349303,19 @@ │ │ │ │ bl 25f9e8 │ │ │ │ b.n 25ff76 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ movs r3, r4 │ │ │ │ stmia r7!, {r1, r3, r7} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0025ffc4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -349503,19 +349501,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2601d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #744] @ (2604b8 ) │ │ │ │ + str r2, [r0, r0] │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002601d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -349794,24 +349792,24 @@ │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 260556 │ │ │ │ ldr.w r2, [r5, #560] @ 0x230 │ │ │ │ strb.w r3, [r4, #182] @ 0xb6 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r2, 260552 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #196] @ (260600 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f9fa0 │ │ │ │ + bl 3f9fe8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str.w r2, [r4, #184] @ 0xb8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #188] @ 0xbc │ │ │ │ strb.w r3, [r4, #200] @ 0xc8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ @@ -349826,24 +349824,24 @@ │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r5, #604] @ 0x25c │ │ │ │ ldrb.w r2, [r5, #609] @ 0x261 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ strb.w r2, [r4, #233] @ 0xe9 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 2605bc │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #88] @ (260600 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3be56c │ │ │ │ + bl 3be5b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #68] @ (260604 ) │ │ │ │ str.w r3, [r4, #236] @ 0xec │ │ │ │ ldr r3, [pc, #52] @ (2605f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -349870,15 +349868,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r4} │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r6} │ │ │ │ movs r3, r6 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0026060c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350100,15 +350098,15 @@ │ │ │ │ ldr.w r1, [pc, #1036] @ 260cac │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1178 @ 0x49a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ ldrb.w r2, [r3, #137] @ 0x89 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 260762 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #1004] @ (260cb0 ) │ │ │ │ ldr r4, [pc, #1004] @ (260cb4 ) │ │ │ │ @@ -350120,15 +350118,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #1000] @ (260cc0 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1092 @ 0x444 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ ldrb.w r2, [r3, #169] @ 0xa9 │ │ │ │ ldrb.w r1, [r3, #67] @ 0x43 │ │ │ │ cmp r2, #99 @ 0x63 │ │ │ │ it ls │ │ │ │ cmpls r1, r2 │ │ │ │ bls.w 2607e2 │ │ │ │ @@ -350143,18 +350141,18 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #964] @ (260cd4 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1132 @ 0x46c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #940] @ (260cd8 ) │ │ │ │ ldr r3, [pc, #876] @ (260c9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -350179,15 +350177,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #896] @ (260cec ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ ldr r1, [pc, #880] @ (260cf0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #880] @ (260cf4 ) │ │ │ │ ldr r3, [pc, #884] @ (260cf8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -350196,15 +350194,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #876] @ (260d00 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #860] @ (260d04 ) │ │ │ │ ldr r4, [pc, #860] @ (260d08 ) │ │ │ │ ldr r3, [pc, #864] @ (260d0c ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350213,15 +350211,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #856] @ (260d14 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1057 @ 0x421 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ ldr r1, [pc, #840] @ (260d18 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #840] @ (260d1c ) │ │ │ │ ldr r3, [pc, #844] @ (260d20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -350230,15 +350228,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #836] @ (260d28 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ mov.w r2, #1064 @ 0x428 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #820] @ (260d2c ) │ │ │ │ ldr r4, [pc, #820] @ (260d30 ) │ │ │ │ ldr r3, [pc, #824] @ (260d34 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350247,15 +350245,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #816] @ (260d3c ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1073 @ 0x431 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #800] @ (260d40 ) │ │ │ │ ldr r4, [pc, #800] @ (260d44 ) │ │ │ │ ldr r3, [pc, #804] @ (260d48 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350264,15 +350262,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #796] @ (260d50 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1082 @ 0x43a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #780] @ (260d54 ) │ │ │ │ ldr r4, [pc, #780] @ (260d58 ) │ │ │ │ ldr r3, [pc, #784] @ (260d5c ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350281,15 +350279,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #776] @ (260d64 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1123 @ 0x463 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2569b0 │ │ │ │ ldrb.w r2, [r0, #901] @ 0x385 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 260ba6 │ │ │ │ @@ -350312,15 +350310,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #712] @ (260d78 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1194 @ 0x4aa │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ ldrb.w r2, [r3, #200] @ 0xc8 │ │ │ │ cbz r2, 260aea │ │ │ │ ldrd r2, r1, [r3, #208] @ 0xd0 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 260aea │ │ │ │ ldr r3, [pc, #684] @ (260d7c ) │ │ │ │ @@ -350329,36 +350327,36 @@ │ │ │ │ ldr r1, [pc, #684] @ (260d84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1202 @ 0x4b2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ ldrb.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 260b96 │ │ │ │ ldrb.w r3, [r3, #233] @ 0xe9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 260b96 │ │ │ │ - bl 437660 │ │ │ │ + bl 4376a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 260b96 │ │ │ │ ldr r3, [pc, #644] @ (260d88 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #644] @ (260d8c ) │ │ │ │ mov.w r2, #1208 @ 0x4b8 │ │ │ │ ldr r4, [pc, #640] @ (260d90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #624] @ (260d94 ) │ │ │ │ ldr r4, [pc, #628] @ (260d98 ) │ │ │ │ ldr r3, [pc, #628] @ (260d9c ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350367,15 +350365,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #624] @ (260da4 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1100 @ 0x44c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #604] @ (260da8 ) │ │ │ │ ldr r4, [pc, #608] @ (260dac ) │ │ │ │ ldr r3, [pc, #608] @ (260db0 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350384,15 +350382,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #604] @ (260db8 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #584] @ (260dbc ) │ │ │ │ ldr r4, [pc, #588] @ (260dc0 ) │ │ │ │ ldr r3, [pc, #588] @ (260dc4 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350401,22 +350399,22 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #584] @ (260dcc ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1115 @ 0x45b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ movs r4, #1 │ │ │ │ b.n 260922 │ │ │ │ ldr r1, [pc, #564] @ (260dd0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 260920 │ │ │ │ bl 2569b0 │ │ │ │ ldr.w r2, [r0, #548] @ 0x224 │ │ │ │ cmp r2, #2 │ │ │ │ bhi.n 260c8c │ │ │ │ cbnz r2, 260bcc │ │ │ │ bl 2569b0 │ │ │ │ @@ -350433,15 +350431,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (260ddc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1186 @ 0x4a2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #500] @ (260de0 ) │ │ │ │ ldr r4, [pc, #500] @ (260de4 ) │ │ │ │ ldr r3, [pc, #504] @ (260de8 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350450,15 +350448,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (260df0 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1140 @ 0x474 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #480] @ (260df4 ) │ │ │ │ ldr r4, [pc, #480] @ (260df8 ) │ │ │ │ ldr r3, [pc, #484] @ (260dfc ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350467,15 +350465,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #476] @ (260e04 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1147 @ 0x47b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #460] @ (260e08 ) │ │ │ │ ldr r4, [pc, #460] @ (260e0c ) │ │ │ │ ldr r3, [pc, #464] @ (260e10 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350484,15 +350482,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #456] @ (260e18 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #440] @ (260e1c ) │ │ │ │ ldr r4, [pc, #440] @ (260e20 ) │ │ │ │ ldr r3, [pc, #444] @ (260e24 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350501,225 +350499,225 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #436] @ (260e2c ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1162 @ 0x48a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 260920 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ bl 184070 │ │ │ │ stmia r0!, {r6} │ │ │ │ movs r3, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #856] @ (261000 ) │ │ │ │ + ldr r1, [pc, #120] @ (260d20 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r5, #6] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #664] @ (260f54 ) │ │ │ │ + ldr r0, [pc, #952] @ (261074 ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #72] @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - mov r6, r9 │ │ │ │ + mov lr, r2 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #432] @ (260e80 ) │ │ │ │ + ldr r0, [pc, #720] @ (260fa0 ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ pop {r1, r2, r4, r6, r7, pc} │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r8, r4 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r3, #1] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #72] @ (260d30 ) │ │ │ │ + ldr r0, [pc, #360] @ (260e50 ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, fp │ │ │ │ + cmp lr, r4 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #200] @ (260dc4 ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp ip, r4 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + ldr r0, [pc, #40] @ (260d38 ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ movs r3, r4 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r5 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - cmp ip, lr │ │ │ │ + mov r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ movs r3, r4 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47ba │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, ip │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ movs r3, r4 │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0x4792 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r3, #4] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ movs r3, r4 │ │ │ │ - bx r4 │ │ │ │ + bx sp │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, #9] │ │ │ │ + strb r4, [r1, #10] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r5, #9] │ │ │ │ movs r3, r4 │ │ │ │ - mov lr, r9 │ │ │ │ + bx r2 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, sp │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r6 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r8, r2 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r3, #120] @ 0x78 │ │ │ │ + ldr r2, [r4, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, sp │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r8 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r3, #31 │ │ │ │ + asrs r0, r4, #32 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r5, #2] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ movs r3, r4 │ │ │ │ - cmp ip, r4 │ │ │ │ + cmp ip, sp │ │ │ │ movs r6, r5 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + strb r0, [r5, #0] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + strb r6, [r0, #0] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r8 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + lsrs r6, r4, #30 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #0] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp lr, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + strb r0, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, lr │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + strb r4, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp r6, r9 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00260e30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -351130,71 +351128,71 @@ │ │ │ │ cbz r3, 26130a │ │ │ │ ldrb.w r3, [r4, #233] @ 0xe9 │ │ │ │ strb.w r3, [r5, #609] @ 0x261 │ │ │ │ ldrb.w r3, [r4, #234] @ 0xea │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 261046 │ │ │ │ ldr.w r0, [r5, #612] @ 0x264 │ │ │ │ - bl 3be1e8 │ │ │ │ + bl 3be230 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str r3, [sp, #12] │ │ │ │ cbz r3, 261340 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #324] @ (261470 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3be56c │ │ │ │ + bl 3be5b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r3, [r5, #612] @ 0x264 │ │ │ │ b.n 261046 │ │ │ │ ldr.w r0, [r5, #560] @ 0x230 │ │ │ │ - bl 3f8690 │ │ │ │ + bl 3f86d8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #558] @ 0x22e │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cbz r3, 261378 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #268] @ (261470 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f9fa0 │ │ │ │ + bl 3f9fe8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ b.n 2612c4 │ │ │ │ ldrd r0, r1, [r4, #144] @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [r5, #520] @ 0x208 │ │ │ │ bl 264da4 │ │ │ │ b.n 26125e │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ str.w r3, [r5, #508] @ 0x1fc │ │ │ │ bl 272a40 │ │ │ │ b.n 26120e │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 26111a │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 26109e │ │ │ │ - bl 43426c │ │ │ │ + bl 4342b4 │ │ │ │ b.n 2610dc │ │ │ │ ldrd r0, r1, [r5, #464] @ 0x1d0 │ │ │ │ - bl 2fde4c │ │ │ │ + bl 2fde94 │ │ │ │ b.n 2611e8 │ │ │ │ ldrd r0, r1, [r5, #536] @ 0x218 │ │ │ │ - bl 2fde4c │ │ │ │ + bl 2fde94 │ │ │ │ b.n 26127a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ (261474 ) │ │ │ │ movw r2, #1366 @ 0x556 │ │ │ │ ldr r1, [pc, #168] @ (261478 ) │ │ │ │ ldr r0, [pc, #172] @ (26147c ) │ │ │ │ add r3, pc │ │ │ │ @@ -351252,57 +351250,57 @@ │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xb8b0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6b6 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r4, #18] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r4, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r6, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r0, #20] │ │ │ │ + str r4, [r1, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #94 @ 0x5e │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r0, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #16] @ (2614d4 ) │ │ │ │ ldr r2, [pc, #20] @ (2614d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -351312,15 +351310,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ sxtb r0, r0 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #56 @ (adr r0, 261518 ) │ │ │ │ + add r0, pc, #344 @ (adr r0, 261638 ) │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -351368,45 +351366,45 @@ │ │ │ │ bpl.n 261520 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [pc, #64] @ (2615a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261520 │ │ │ │ ldr r2, [pc, #52] @ (2615a4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #52] @ (2615a8 ) │ │ │ │ ldr r1, [pc, #56] @ (2615ac ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r6, [sp, #4] │ │ │ │ movw r2, #705 @ 0x2c1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 261532 │ │ │ │ nop │ │ │ │ cbz r4, 2615d0 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #220] @ (2616a0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -351434,15 +351432,15 @@ │ │ │ │ ldr.w r6, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 261654 │ │ │ │ movs r2, #14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ movw r1, #43521 @ 0xaa01 │ │ │ │ movt r1, #32784 @ 0x8010 │ │ │ │ ldr.w r0, [r8, #124] @ 0x7c │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r3, r6, [sp, #12] │ │ │ │ @@ -351477,26 +351475,26 @@ │ │ │ │ bpl.n 261604 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #80] @ (2616bc ) │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261604 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #56] @ (2616c0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (2616c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #12 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26162c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 2616b2 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -351507,19 +351505,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #336 @ 0x150 │ │ │ │ movs r3, r6 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -351536,15 +351534,15 @@ │ │ │ │ ldr.w r4, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 26171c │ │ │ │ movs r2, #15 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351561,33 +351559,33 @@ │ │ │ │ bpl.n 2616fe │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #32] @ (261754 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2616fe │ │ │ │ nop │ │ │ │ add sp, #96 @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (261764 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #196] @ (261840 ) │ │ │ │ @@ -351646,62 +351644,62 @@ │ │ │ │ bl 239570 │ │ │ │ b.n 2617d2 │ │ │ │ ldr r1, [pc, #72] @ (26184c ) │ │ │ │ ldr r0, [pc, #72] @ (261850 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2617d2 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #48] @ (261854 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (261858 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 261810 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #536 @ 0x218 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #184 @ 0xb8 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (2618e0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #116] @ (2618e4 ) │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 26189a │ │ │ │ add.w r0, r2, #448 @ 0x1c0 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2618bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -351717,15 +351715,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26187a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #60] @ (2618f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 26187a │ │ │ │ ldr r3, [pc, #52] @ (2618f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261886 │ │ │ │ @@ -351734,29 +351732,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261886 │ │ │ │ ldr r0, [pc, #36] @ (2618f8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ add r6, sp, #584 @ 0x248 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #-20] │ │ │ │ @@ -351795,19 +351793,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #336] @ (261ac4 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 261a78 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ add.w r0, r4, #176 @ 0xb0 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr r3, [pc, #304] @ (261ac8 ) │ │ │ │ ldr.w r8, [r9, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #300] @ (261acc ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2055 @ 0x807 │ │ │ │ add r1, pc │ │ │ │ @@ -351817,17 +351815,17 @@ │ │ │ │ beq.n 261a2a │ │ │ │ ldr r7, [pc, #280] @ (261ad0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2619ee │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2026 @ 0x7ea │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ add.w r0, r4, #544 @ 0x220 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movw r2, #2028 @ 0x7ec │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351853,22 +351851,22 @@ │ │ │ │ ldr r3, [pc, #192] @ (261ad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2619ba │ │ │ │ ldr r0, [pc, #184] @ (261adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2619ba │ │ │ │ ldr r1, [pc, #180] @ (261ae0 ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2067 @ 0x813 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ - bl 4479dc │ │ │ │ + bl 43cbf8 │ │ │ │ + bl 447a24 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 261a9e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351882,73 +351880,73 @@ │ │ │ │ ldr r3, [pc, #116] @ (261ad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2619e6 │ │ │ │ ldr r0, [pc, #120] @ (261ae8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2619e6 │ │ │ │ ldr r3, [pc, #112] @ (261aec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 261980 │ │ │ │ ldr r3, [pc, #80] @ (261ad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 261980 │ │ │ │ ldr r0, [pc, #88] @ (261af0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261980 │ │ │ │ ldr r3, [pc, #84] @ (261af4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261a42 │ │ │ │ ldr r3, [pc, #44] @ (261ad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261a42 │ │ │ │ ldr r0, [pc, #64] @ (261af8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261a42 │ │ │ │ add r5, sp, #576 @ 0x240 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ movs r3, r4 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #424] @ (261cb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -351963,75 +351961,75 @@ │ │ │ │ bl 2569d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [r0] │ │ │ │ bl 2569b0 │ │ │ │ movs r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #5 │ │ │ │ bl 257784 │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr r3, [pc, #360] @ (261cc4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 261c6e │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ ldr r3, [pc, #348] @ (261cc8 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r2, r7 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ bl 26ea20 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 261c90 │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 261c0a │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #6 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 257784 │ │ │ │ - bl 4479dc │ │ │ │ + bl 447a24 │ │ │ │ ldr r3, [pc, #276] @ (261ccc ) │ │ │ │ movs r2, #5 │ │ │ │ dmb ish │ │ │ │ add r3, pc │ │ │ │ ldrex r1, [r3] │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 261bc0 │ │ │ │ ldr r0, [pc, #256] @ (261cd0 ) │ │ │ │ movs r1, #0 │ │ │ │ dmb ish │ │ │ │ add r0, pc │ │ │ │ bl 256950 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #240] @ (261cd4 ) │ │ │ │ ldr r3, [pc, #216] @ (261cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352043,76 +352041,76 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ bl 24f27c │ │ │ │ ldr r1, [pc, #192] @ (261cd8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sp │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ ldr r3, [pc, #184] @ (261cdc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ dmb ish │ │ │ │ cmp r3, #4 │ │ │ │ bne.n 261c36 │ │ │ │ bl 25f6e4 │ │ │ │ cbz r0, 261c54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 257784 │ │ │ │ b.n 261bb2 │ │ │ │ bl 25f57c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 261c36 │ │ │ │ ldr r1, [pc, #128] @ (261ce0 ) │ │ │ │ mov r0, sp │ │ │ │ add r1, pc │ │ │ │ - bl 44246c │ │ │ │ + bl 4424b4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 261b9e │ │ │ │ ldr r3, [pc, #116] @ (261ce4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 261b66 │ │ │ │ ldr r3, [pc, #108] @ (261ce8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 261b66 │ │ │ │ ldr r0, [pc, #100] @ (261cec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261b66 │ │ │ │ ldr r2, [pc, #92] @ (261cf0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 261b98 │ │ │ │ ldr r2, [pc, #72] @ (261ce8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 261b98 │ │ │ │ ldr r0, [pc, #72] @ (261cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261b98 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #968 @ 0x3c8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -352124,54 +352122,54 @@ │ │ │ │ movs r0, r0 │ │ │ │ bge.n 261d9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ bge.n 261ce0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (261d68 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 261d2c │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43d1a0 │ │ │ │ + b.w 43d1e8 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 302aa0 │ │ │ │ + bl 302ae8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 301838 │ │ │ │ + bl 301880 │ │ │ │ ldr r2, [pc, #44] @ (261d6c ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 261d1e │ │ │ │ @@ -352183,25 +352181,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (261d74 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261d1e │ │ │ │ ldr r0, [pc, #24] @ (261d78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 261d1e │ │ │ │ add r1, sp, #992 @ 0x3e0 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r5, #0 │ │ │ │ @@ -352259,15 +352257,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #16 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 261ed8 │ │ │ │ movs r4, #1 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #368] @ (261f98 ) │ │ │ │ ldr r3, [pc, #352] @ (261f8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -352282,37 +352280,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvns r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #324] @ (261f9c ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [pc, #316] @ (261fa0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #316] @ (261fa4 ) │ │ │ │ ldr r1, [pc, #320] @ (261fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #513 @ 0x201 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r4, #0 │ │ │ │ b.n 261e1e │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 44e0d8 │ │ │ │ + bl 44e120 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 261f10 │ │ │ │ vldr d7, [pc, #204] @ 261f70 │ │ │ │ movw r1, #43583 @ 0xaa3f │ │ │ │ movt r1, #49176 @ 0xc018 │ │ │ │ @@ -352336,59 +352334,59 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #208] @ (261fb4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 261e7e │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #184] @ (261fb8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #184] @ (261fbc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 261e60 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #164] @ (261fc0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #164] @ (261fc4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [pc, #156] @ (261fc8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (261fcc ) │ │ │ │ ldr r1, [pc, #156] @ (261fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 261e7e │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #128] @ (261fd4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #128] @ (261fd8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r5 │ │ │ │ blx 18214c │ │ │ │ b.n 261f2a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ lsls r2, r5, #2 │ │ │ │ ... │ │ │ │ @@ -352403,45 +352401,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 261fc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, sp, #872 @ 0x368 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [r2, #100] @ 0x64 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r4, #12 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r7, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #164 @ 0xa4 │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r6, #28] │ │ │ │ + str r6, [r7, #32] │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #82 @ 0x52 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r5, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2569b0 │ │ │ │ @@ -352464,15 +352462,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262006 │ │ │ │ add.w r3, r4, #1056 @ 0x420 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2614c0 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1052] @ 0x41c │ │ │ │ bl 261758 │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ nop │ │ │ │ @@ -352486,38 +352484,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30c000 │ │ │ │ + bl 30c048 │ │ │ │ ldr r1, [pc, #104] @ (2620dc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #104] @ (2620e0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (2620e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 261cf8 │ │ │ │ cbz r4, 2620a6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #64] @ (2620e8 ) │ │ │ │ ldr r3, [pc, #44] @ (2620d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352533,19 +352531,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #664 @ (adr r6, 262370 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 262018 │ │ │ │ + bmi.n 2620a8 │ │ │ │ movs r0, r4 │ │ │ │ - bmi.n 262048 │ │ │ │ + bmi.n 2620d8 │ │ │ │ movs r0, r4 │ │ │ │ add r6, pc, #360 @ (adr r6, 262254 ) │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -352558,39 +352556,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #244] @ (262200 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30c000 │ │ │ │ + bl 30c048 │ │ │ │ ldr r3, [pc, #232] @ (262204 ) │ │ │ │ ldr r2, [pc, #232] @ (262208 ) │ │ │ │ ldr r1, [pc, #236] @ (26220c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbz r0, 26217a │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 261cf8 │ │ │ │ cbz r4, 262152 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #188] @ (262210 ) │ │ │ │ ldr r3, [pc, #168] @ (262200 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352625,25 +352623,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (262220 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #108] @ (262224 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r1, [pc, #104] @ (262228 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 306e88 │ │ │ │ + bl 306ed0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26214c │ │ │ │ b.n 262152 │ │ │ │ ldr r3, [pc, #84] @ (26222c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352651,48 +352649,48 @@ │ │ │ │ ldr r3, [pc, #80] @ (262230 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26219e │ │ │ │ ldr r0, [pc, #72] @ (262234 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26219e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #8 @ (adr r6, 262204 ) │ │ │ │ movs r3, r6 │ │ │ │ add r5, pc, #1000 @ (adr r5, 2625e8 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 2621f4 │ │ │ │ + bmi.n 262284 │ │ │ │ movs r0, r4 │ │ │ │ - bmi.n 262224 │ │ │ │ + bmi.n 2622b4 │ │ │ │ movs r0, r4 │ │ │ │ add r5, pc, #696 @ (adr r5, 2624cc ) │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 2622f4 │ │ │ │ + bcc.n 262184 │ │ │ │ movs r0, r4 │ │ │ │ - bcc.n 262124 │ │ │ │ + bcc.n 2621b4 │ │ │ │ movs r0, r4 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ mrc2 15, 3, pc, cr15, cr15, {7} │ │ │ │ cmp r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #528] @ (26245c ) │ │ │ │ @@ -352710,15 +352708,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2623bc │ │ │ │ ldrd r3, r4, [sp, #80] @ 0x50 │ │ │ │ strd r3, r4, [sp] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 44e77c │ │ │ │ + bl 44e7c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 2622ae │ │ │ │ ldr r2, [pc, #484] @ (262468 ) │ │ │ │ ldr r3, [pc, #472] @ (262460 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -352745,15 +352743,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #428] @ (262474 ) │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r3, r4 │ │ │ │ negs r2, r2 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 265db8 │ │ │ │ ldr.w r0, [r5, #644] @ 0x284 │ │ │ │ mov r1, r9 │ │ │ │ blx 182060 │ │ │ │ @@ -352779,29 +352777,29 @@ │ │ │ │ ldr.w r3, [r5, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, #2 │ │ │ │ beq.n 2623f6 │ │ │ │ bl 2569d8 │ │ │ │ ldr.w r5, [r0, #348] @ 0x15c │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #320] @ (26247c ) │ │ │ │ ldr r2, [pc, #320] @ (262480 ) │ │ │ │ ldr r1, [pc, #324] @ (262484 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r7, [r0, #180] @ 0xb4 │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r5, 2623ac │ │ │ │ @@ -352829,19 +352827,19 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 262400 │ │ │ │ ldr r1, [pc, #220] @ (26248c ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1625 @ 0x659 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 262282 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 44e834 │ │ │ │ + bl 44e87c │ │ │ │ mov r4, r0 │ │ │ │ b.n 262280 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 26239c │ │ │ │ ldr.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r0, [r5, #212] @ 0xd4 │ │ │ │ ldr.w r7, [r5, #216] @ 0xd8 │ │ │ │ @@ -352850,15 +352848,15 @@ │ │ │ │ subs r2, r2, r7 │ │ │ │ str.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r5, #220] @ 0xdc │ │ │ │ sbc.w r0, r0, r2 │ │ │ │ str.w r0, [r5, #212] @ 0xd4 │ │ │ │ b.n 26239c │ │ │ │ add.w r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 43ce40 │ │ │ │ + bl 43ce88 │ │ │ │ b.n 26232e │ │ │ │ ldr r3, [pc, #140] @ (262490 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2623ac │ │ │ │ ldr r3, [pc, #136] @ (262494 ) │ │ │ │ @@ -352871,15 +352869,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2623ac │ │ │ │ ldr r3, [pc, #104] @ (26249c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26231e │ │ │ │ ldr r3, [pc, #84] @ (262494 ) │ │ │ │ @@ -352887,52 +352885,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26231e │ │ │ │ ldr r0, [pc, #84] @ (2624a0 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r5, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26231e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #720 @ (adr r4, 262730 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #696 @ (adr r4, 262720 ) │ │ │ │ movs r3, r6 │ │ │ │ add r4, pc, #504 @ (adr r4, 262664 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r1] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r0, r4 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ movs r0, r4 │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r0, #20] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ mov r6, r1 │ │ │ │ @@ -352952,15 +352950,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ bcc.n 262508 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ clz r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26256a │ │ │ │ rsb r3, r3, #63 @ 0x3f │ │ │ │ cmp r3, #23 │ │ │ │ it ge │ │ │ │ movge r3, #23 │ │ │ │ @@ -353030,15 +353028,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262538 │ │ │ │ ldr r0, [pc, #100] @ (262618 ) │ │ │ │ movs r2, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #72] @ (262610 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262538 │ │ │ │ ldr r3, [pc, #64] @ (262614 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -353047,15 +353045,15 @@ │ │ │ │ bpl.n 262538 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #56] @ (26261c ) │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #44] @ (262620 ) │ │ │ │ movw r2, #1164 @ 0x48c │ │ │ │ ldr r1, [pc, #44] @ (262624 ) │ │ │ │ ldr r0, [pc, #44] @ (262628 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ @@ -353066,46 +353064,46 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r1, #8] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r4, #4] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #174 @ 0xae │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r6, r4] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + str r4, [r4, #0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026262c : │ │ │ │ ldr r0, [pc, #8] @ (262638 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #16 │ │ │ │ - b.w 4441f4 │ │ │ │ + b.w 44423c │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0026263c : │ │ │ │ ldr r3, [pc, #12] @ (26264c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #16 │ │ │ │ - b.w 444200 │ │ │ │ + b.w 444248 │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00262650 : │ │ │ │ - b.w 444218 │ │ │ │ + b.w 444260 │ │ │ │ │ │ │ │ 00262654 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (2626b4 ) │ │ │ │ @@ -353118,15 +353116,15 @@ │ │ │ │ add.w r0, r3, #16 │ │ │ │ ldr r3, [pc, #68] @ (2626bc ) │ │ │ │ add ip, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ ldr r2, [pc, #52] @ (2626c0 ) │ │ │ │ ldr r3, [pc, #44] @ (2626bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -353158,48 +353156,48 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ adds r0, #20 │ │ │ │ movs r1, #0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ add.w r0, r5, #20 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43f388 │ │ │ │ + b.w 43f3d0 │ │ │ │ │ │ │ │ 0026270c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 2569d8 │ │ │ │ ldr.w r7, [r0, #348] @ 0x15c │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #428] @ (2628dc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #428] @ (2628e0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #424] @ (2628e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 262896 │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ subs.w sl, r3, #1 │ │ │ │ bmi.w 2628c8 │ │ │ │ mov.w fp, #0 │ │ │ │ strd fp, fp, [sp, #8] │ │ │ │ @@ -353213,15 +353211,15 @@ │ │ │ │ mov r8, r5 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ strd r8, r0, [r5] │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ adds r1, r2, r4 │ │ │ │ add r4, r3 │ │ │ │ ldr.w r8, [r3, sl, lsl #3] │ │ │ │ ldr.w r0, [r2, sl, lsl #3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -353234,15 +353232,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ adc.w r9, r4, r9 │ │ │ │ str r2, [sp, #12] │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ beq.n 2627c6 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r8, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #16 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ blx 1838e8 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [r0] │ │ │ │ @@ -353277,26 +353275,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #152] @ 0x98 │ │ │ │ ldrd r2, r3, [r7, #232] @ 0xe8 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 262848 │ │ │ │ ldrd r0, r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r3, [r1, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r6, [r1, #108] @ 0x6c │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ orrs.w r3, r9, sl │ │ │ │ str r5, [r2, #120] @ 0x78 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ strb.w r6, [r2, #116] @ 0x74 │ │ │ │ strb.w r6, [r2, #124] @ 0x7c │ │ │ │ bne.n 2628ac │ │ │ │ @@ -353319,30 +353317,30 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r0, fp, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ adc.w r1, r3, r2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 26287a │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r8 │ │ │ │ strd r8, r8, [sp, #8] │ │ │ │ b.n 2627e6 │ │ │ │ nop │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #60] @ 0x3c │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 002628e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -353380,31 +353378,31 @@ │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ cmp sl, r3 │ │ │ │ bcc.n 262a24 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ - bl 44e0d8 │ │ │ │ + bl 44e120 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 262a6a │ │ │ │ ldr r0, [pc, #724] @ (262c3c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #28 │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ cbz r0, 2629b2 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, fp │ │ │ │ blx 18214c │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #696] @ (262c40 ) │ │ │ │ ldr r3, [pc, #680] @ (262c34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -353439,46 +353437,46 @@ │ │ │ │ bl 239548 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 23973c │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cbnz r1, 262a42 │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ cmp r0, r1 │ │ │ │ blt.n 2629cc │ │ │ │ - bl 43ae00 │ │ │ │ + bl 43ae48 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 2629cc │ │ │ │ ldr r3, [pc, #572] @ (262c48 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r5, [pc, #572] @ (262c4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #572] @ (262c50 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262976 │ │ │ │ ldr r3, [pc, #556] @ (262c54 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #556] @ (262c58 ) │ │ │ │ ldr r1, [pc, #560] @ (262c5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r7, #0 │ │ │ │ b.n 26297e │ │ │ │ ldr r3, [pc, #540] @ (262c60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #540] @ (262c64 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -353487,15 +353485,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ movw r2, #542 @ 0x21e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262976 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #500] @ (262c6c ) │ │ │ │ ldr r2, [pc, #504] @ (262c70 ) │ │ │ │ ldr r1, [pc, #504] @ (262c74 ) │ │ │ │ @@ -353503,15 +353501,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movw r2, #585 @ 0x249 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262a3e │ │ │ │ blx 182978 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 262b2e │ │ │ │ vldr d7, [pc, #376] @ 262c18 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -353521,15 +353519,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ blx 1812d4 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 262bce │ │ │ │ mov r1, sl │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 262bfc │ │ │ │ vldr d7, [pc, #340] @ 262c20 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #43520 @ 0xaa00 │ │ │ │ movt r1, #49184 @ 0xc020 │ │ │ │ @@ -353573,15 +353571,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262976 │ │ │ │ mvns r3, r3 │ │ │ │ ldr r1, [pc, #296] @ (262c84 ) │ │ │ │ and.w r3, r3, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #292] @ (262c88 ) │ │ │ │ add r1, pc │ │ │ │ @@ -353589,15 +353587,15 @@ │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #284] @ (262c8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r7, #0 │ │ │ │ b.n 262b1e │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #260] @ (262c90 ) │ │ │ │ ldr r1, [pc, #264] @ (262c94 ) │ │ │ │ @@ -353606,15 +353604,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #256] @ (262c98 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262b7a │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #232] @ (262c9c ) │ │ │ │ ldr r1, [pc, #236] @ (262ca0 ) │ │ │ │ mov.w r2, #652 @ 0x28c │ │ │ │ @@ -353622,15 +353620,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #228] @ (262ca4 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262b7a │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #204] @ (262ca8 ) │ │ │ │ ldr r2, [pc, #208] @ (262cac ) │ │ │ │ mov r7, r8 │ │ │ │ @@ -353639,15 +353637,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #635 @ 0x27b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 262b24 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (262cb4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #180] @ (262cb8 ) │ │ │ │ ldr r1, [pc, #184] @ (262cbc ) │ │ │ │ add r3, pc │ │ │ │ @@ -353675,73 +353673,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r2, r4] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r1, r0] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r0, r5] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r7, r0] │ │ │ │ + ldrb r4, [r0, r2] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r6, r5 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r5, r2] │ │ │ │ + ldrsb r6, [r6, r3] │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r7, r0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r4, r7] │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ movs r6, r5 │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ + movs r7, #16 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r3, r5] │ │ │ │ + ldrh r6, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r2, r5] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262cc0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -353821,42 +353819,42 @@ │ │ │ │ negs r1, r5 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ands r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 44e8e4 │ │ │ │ + b.w 44e92c │ │ │ │ ldr r3, [pc, #44] @ (262dcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262d8a │ │ │ │ ldr r3, [pc, #36] @ (262dd0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262d8a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #28] @ (262dd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 262d8a │ │ │ │ nop │ │ │ │ ldr r1, [sp, #600] @ 0x258 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r0] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262dd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -353881,15 +353879,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 265ce4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 262f14 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r5 │ │ │ │ blx 1832b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 262ee8 │ │ │ │ @@ -353960,15 +353958,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r5, r9 │ │ │ │ movs r3, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 262e04 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #232] @ 0xe8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -354002,27 +354000,27 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldr r0, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262f70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354038,39 +354036,39 @@ │ │ │ │ movt r0, #8 │ │ │ │ ldr r3, [pc, #896] @ (263320 ) │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44e0d8 │ │ │ │ + bl 44e120 │ │ │ │ adds r4, r0, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.w 2632b2 │ │ │ │ add r1, sp, #24 │ │ │ │ bl 261d7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26329c │ │ │ │ bl 25f69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2630a4 │ │ │ │ ldr.w r4, [r5, #348] @ 0x15c │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2632f8 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r3, [pc, #840] @ (263324 ) │ │ │ │ ldr r2, [pc, #844] @ (263328 ) │ │ │ │ ldr r1, [pc, #844] @ (26332c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ mov.w r0, #264 @ 0x108 │ │ │ │ ldr.w r7, [r3, #180] @ 0xb4 │ │ │ │ blx 181544 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -354138,28 +354136,28 @@ │ │ │ │ movs r0, #0 │ │ │ │ blx 183a68 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 2632d0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #644] @ (26334c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r5, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #640] @ (263350 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f388 │ │ │ │ + bl 43f3d0 │ │ │ │ ldr r0, [pc, #616] @ (263354 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r5, #108] @ 0x6c │ │ │ │ bl 265c10 │ │ │ │ mov sl, r0 │ │ │ │ @@ -354205,15 +354203,15 @@ │ │ │ │ ldr r1, [pc, #492] @ (263358 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #492] @ (26335c ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2632a2 │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26321c │ │ │ │ ldr r3, [pc, #436] @ (263340 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -354248,15 +354246,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 263074 │ │ │ │ ldr r0, [pc, #392] @ (26336c ) │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263074 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r2, #3 │ │ │ │ vstr d8, [sp, #8] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [r5, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ @@ -354268,28 +354266,28 @@ │ │ │ │ mov r1, r6 │ │ │ │ blx 183038 │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26318a │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ ldr r2, [pc, #328] @ (263370 ) │ │ │ │ ldr r1, [pc, #328] @ (263374 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #272 @ 0x110 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f388 │ │ │ │ + bl 43f3d0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #276] @ 0x114 │ │ │ │ b.n 26318a │ │ │ │ ldr r3, [pc, #288] @ (263378 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -354297,59 +354295,59 @@ │ │ │ │ ldr r3, [pc, #260] @ (263368 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 263196 │ │ │ │ ldr r0, [pc, #268] @ (26337c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263196 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str.w r6, [r5, #312] @ 0x138 │ │ │ │ mov r0, r4 │ │ │ │ negs r6, r4 │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #244] @ (263380 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ (263384 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26317c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ b.n 263196 │ │ │ │ ldr r0, [pc, #220] @ (263388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 2632a2 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #204] @ (26338c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ (263390 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #284 @ 0x11c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 2632a2 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r3, [pc, #184] @ (263394 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #184] @ (263398 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #284 @ 0x11c │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx 18214c │ │ │ │ b.n 2632a2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (26339c ) │ │ │ │ movw r2, #1542 @ 0x606 │ │ │ │ ldr r1, [pc, #160] @ (2633a0 ) │ │ │ │ @@ -354362,19 +354360,19 @@ │ │ │ │ ... │ │ │ │ str r7, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r6 │ │ │ │ str r7, [sp, #408] @ 0x198 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r3, #18 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ movs r0, r4 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354382,55 +354380,55 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strd pc, pc, [r5], #-1020 @ 0x3fc │ │ │ │ lsls r5, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r1] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ movs r3, r4 │ │ │ │ b.n 263046 │ │ │ │ - vsra.u32 d18, d26, #1 │ │ │ │ + vaddw.u q9, , d2 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ str r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ b.n 2631ce │ │ │ │ - vabdl.u , d31, d6 │ │ │ │ + @ instruction: 0xffff57ce │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #26 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r0, r5] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + movs r0, #16 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r4, #6 │ │ │ │ + subs r6, r5, #7 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #176] @ (263454 ) │ │ │ │ + ldr r6, [pc, #464] @ (263574 ) │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r6, r6] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002633a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -354524,25 +354522,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 263468 │ │ │ │ ldr r0, [pc, #24] @ (2634b0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263468 │ │ │ │ str r2, [sp, #760] @ 0x2f8 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002634b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354602,25 +354600,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2634e0 │ │ │ │ ldr r0, [pc, #24] @ (26356c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2634e0 │ │ │ │ str r2, [sp, #184] @ 0xb8 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -354630,15 +354628,15 @@ │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ bl 23973c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 23973c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cbnz r1, 2635fa │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 266104 │ │ │ │ cbnz r0, 2635c8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -354672,19 +354670,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (26361c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r5, #3 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r3, [pc, #168] @ (2636c4 ) │ │ │ │ + ldr r3, [pc, #456] @ (2637e4 ) │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r4, r0] │ │ │ │ + strb r0, [r5, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00263620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -354766,15 +354764,15 @@ │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (263734 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 263676 │ │ │ │ ldr r3, [pc, #60] @ (263738 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2636bc │ │ │ │ @@ -354787,29 +354785,29 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (26373c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2636bc │ │ │ │ str r0, [sp, #616] @ 0x268 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr.w r5, [pc, #1180] @ 263bf0 │ │ │ │ @@ -354830,19 +354828,19 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ ldr.w r3, [pc, #1148] @ 263bfc │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263b42 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #20 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr.w r3, [r4, #316] @ 0x13c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ adds r3, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 181704 │ │ │ │ @@ -354915,16 +354913,16 @@ │ │ │ │ ldr r1, [pc, #912] @ (263c00 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #912] @ (263c04 ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ - bl 4479dc │ │ │ │ + bl 44311c │ │ │ │ + bl 447a24 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263b16 │ │ │ │ mov r0, fp │ │ │ │ blx 181844 │ │ │ │ ldr r2, [pc, #880] @ (263c08 ) │ │ │ │ ldr r3, [pc, #860] @ (263bf8 ) │ │ │ │ @@ -355021,15 +355019,15 @@ │ │ │ │ ldr r1, [pc, #640] @ (263c0c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #640] @ (263c10 ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26381a │ │ │ │ mov r6, fp │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w r9, r9, #20 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r8 │ │ │ │ @@ -355043,15 +355041,15 @@ │ │ │ │ ldr r1, [pc, #592] @ (263c14 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #592] @ (263c18 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r3, #0 │ │ │ │ subs r6, r5, r3 │ │ │ │ strh r3, [r7, #4] │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 2639a2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ @@ -355064,15 +355062,15 @@ │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 263a0a │ │ │ │ ldr r1, [pc, #544] @ (263c1c ) │ │ │ │ ldr r0, [pc, #544] @ (263c20 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldrb.w r3, [r4, #116] @ 0x74 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263846 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263882 │ │ │ │ @@ -355085,15 +355083,15 @@ │ │ │ │ ldr r3, [pc, #504] @ (263c28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 263882 │ │ │ │ ldr r0, [pc, #496] @ (263c2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263882 │ │ │ │ ldr r1, [pc, #488] @ (263c30 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26380c │ │ │ │ ldr r1, [pc, #468] @ (263c28 ) │ │ │ │ @@ -355102,15 +355100,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 26380c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, r5, #2 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr r0, [pc, #460] @ (263c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w ip, [r3, #316] @ 0x13c │ │ │ │ b.n 26380c │ │ │ │ ldrb.w r2, [sp, #60] @ 0x3c │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ @@ -355125,52 +355123,52 @@ │ │ │ │ ldr r1, [pc, #420] @ (263c38 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #420] @ (263c3c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 2639a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 26185c │ │ │ │ b.n 26383c │ │ │ │ ldr r1, [pc, #396] @ (263c40 ) │ │ │ │ ldr r0, [pc, #396] @ (263c44 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26381a │ │ │ │ ldr r1, [pc, #384] @ (263c48 ) │ │ │ │ ldr r0, [pc, #388] @ (263c4c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 2639a2 │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #372] @ (263c50 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #372] @ (263c54 ) │ │ │ │ add r1, pc │ │ │ │ ldrsh.w r3, [r7, #6] │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26381a │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #352] @ (263c58 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ (263c5c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ - bl 4479dc │ │ │ │ + bl 44311c │ │ │ │ + bl 447a24 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263890 │ │ │ │ ldr r3, [pc, #328] @ (263c60 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -355179,15 +355177,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (263c28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 263890 │ │ │ │ ldr r0, [pc, #304] @ (263c64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263890 │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 2639a2 │ │ │ │ ldr r3, [pc, #292] @ (263c68 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -355198,41 +355196,41 @@ │ │ │ │ ldr r3, [pc, #212] @ (263c28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 263790 │ │ │ │ ldr r0, [pc, #268] @ (263c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263790 │ │ │ │ ldr r3, [pc, #264] @ (263c70 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2637d8 │ │ │ │ ldr r3, [pc, #176] @ (263c28 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2637d8 │ │ │ │ ldr r0, [pc, #240] @ (263c74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2637d8 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #224] @ (263c78 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #224] @ (263c7c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 263882 │ │ │ │ ldr r1, [pc, #212] @ (263c80 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26390e │ │ │ │ @@ -355243,102 +355241,102 @@ │ │ │ │ bpl.w 26390e │ │ │ │ ldr r0, [pc, #192] @ (263c84 ) │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b.n 26390e │ │ │ │ ldr r0, [pc, #168] @ (263c88 ) │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 263882 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r3, r6 │ │ │ │ ldrh r4, [r3, #60] @ 0x3c │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r7, r1 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ movs r3, r6 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r3, r5 │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r3, r3 │ │ │ │ + adds r6, r4, r4 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r1, r5] │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r6, r3 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r3] │ │ │ │ + str r0, [r3, r4] │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r3, r1 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r2, r5] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r7, r0 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r4, #31 │ │ │ │ + adds r0, r5, r0 │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r1, #31 │ │ │ │ + adds r0, r2, r0 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r7, r3] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r6, r3] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #504] @ (263e68 ) │ │ │ │ + ldr r7, [pc, #792] @ (263f88 ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #504] @ (263e70 ) │ │ │ │ + ldr r7, [pc, #792] @ (263f90 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r1, #28 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [pc, #800] @ (263fa0 ) │ │ │ │ + str r0, [r2, r0] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + str r4, [r7, r3] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00263c8c : │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strb r2, [r0, #12] │ │ │ │ @@ -355374,15 +355372,15 @@ │ │ │ │ blx 181b78 │ │ │ │ ldr r1, [pc, #80] @ (263d38 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (263d3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #420 @ 0x1a4 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r2, [pc, #68] @ (263d40 ) │ │ │ │ ldr r3, [pc, #56] @ (263d34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355402,17 +355400,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #18] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r3, r5] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r0, [r1, #16] │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00263d44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355446,23 +355444,23 @@ │ │ │ │ strb.w r3, [r4, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 263ca0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263f1a │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ ldr r0, [pc, #576] @ (263ff4 ) │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, pc │ │ │ │ movs r3, #3 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263fb0 │ │ │ │ ldr r0, [pc, #556] @ (263ff8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 265c10 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -355533,24 +355531,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 22952c │ │ │ │ - bl 326fdc │ │ │ │ + bl 327024 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 263e06 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181b78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ (264004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 263e06 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [pc, #320] @ (264008 ) │ │ │ │ dmb ish │ │ │ │ add.w r5, r4, #652 @ 0x28c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -355562,17 +355560,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #648] @ 0x288 │ │ │ │ cbnz r3, 263f02 │ │ │ │ mov r0, r5 │ │ │ │ bl 261758 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 263ef2 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ add.w r0, r4, #272 @ 0x110 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 263d86 │ │ │ │ ldr r3, [pc, #268] @ (264010 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r2, [pc, #264] @ (264014 ) │ │ │ │ @@ -355590,15 +355588,15 @@ │ │ │ │ ldr r3, [pc, #244] @ (26401c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 263daa │ │ │ │ ldr r0, [pc, #236] @ (264020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263daa │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ b.n 263e66 │ │ │ │ ldr r3, [pc, #224] @ (264024 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -355607,30 +355605,30 @@ │ │ │ │ ldr r3, [pc, #204] @ (26401c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 263d7c │ │ │ │ ldr r0, [pc, #204] @ (264028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263d7c │ │ │ │ ldr r3, [pc, #196] @ (26402c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 263f8e │ │ │ │ ldr r3, [pc, #172] @ (26401c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 263e6e │ │ │ │ ldr r0, [pc, #180] @ (264030 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263e6e │ │ │ │ ldr r3, [pc, #164] @ (264034 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355638,33 +355636,33 @@ │ │ │ │ ldr r3, [pc, #128] @ (26401c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 263e6e │ │ │ │ ldr r0, [pc, #144] @ (264038 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263e6e │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 263e70 │ │ │ │ ldr r3, [pc, #124] @ (26403c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263de4 │ │ │ │ ldr r3, [pc, #80] @ (26401c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 263de4 │ │ │ │ ldr r0, [pc, #104] @ (264040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 263de4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -355675,45 +355673,45 @@ │ │ │ │ @ instruction: 0xb86c │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvc.n 263fba │ │ │ │ vsubw.u q9, , d20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #4] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r7, [pc, #888] @ (264380 ) │ │ │ │ + str r6, [r4, r0] │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ movs r0, r4 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r3 │ │ │ │ + negs r4, r4 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #64] @ (264064 ) │ │ │ │ + ldr r7, [pc, #352] @ (264184 ) │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #768] @ (26432c ) │ │ │ │ + ldr r7, [pc, #32] @ (26404c ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #136] @ (2640bc ) │ │ │ │ + ldr r7, [pc, #424] @ (2641dc ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #224] @ (26411c ) │ │ │ │ + ldr r7, [pc, #512] @ (26423c ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #600] @ (26429c ) │ │ │ │ + ldr r6, [pc, #888] @ (2643bc ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264044 : │ │ │ │ ldr r3, [pc, #28] @ (264064 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -355806,15 +355804,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2640b8 │ │ │ │ ldr r0, [pc, #48] @ (264164 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r2, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrh r1, [r4, #28] │ │ │ │ add.w ip, r1, #1 │ │ │ │ b.n 2640b8 │ │ │ │ nop │ │ │ │ strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ @@ -355825,15 +355823,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5, r6, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #832] @ (2644a8 ) │ │ │ │ + ldr r6, [pc, #96] @ (2641c8 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264168 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -355884,29 +355882,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (26420c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #224] @ 0xe0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ push {r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r6, [r0, #44] @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #320] @ (264350 ) │ │ │ │ + ldr r5, [pc, #608] @ (264470 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264210 : │ │ │ │ ldr r3, [pc, #12] @ (264220 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ dmb ish │ │ │ │ @@ -356004,18 +356002,18 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ add.w r0, r5, #176 @ 0xb0 │ │ │ │ str.w r6, [r5, #172] @ 0xac │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ ldr r3, [pc, #68] @ (26435c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 264330 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -356034,41 +356032,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26431c │ │ │ │ ldr r0, [pc, #32] @ (264368 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ nop │ │ │ │ strh r6, [r1, #32] │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026436c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f6c0 │ │ │ │ cbz r0, 26439a │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cbz r3, 2643a8 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356132,35 +356130,35 @@ │ │ │ │ ldr r0, [pc, #208] @ (2644e8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r0, #16 │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2644ce │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ strb.w r3, [r5, #117] @ 0x75 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ ldr r2, [pc, #172] @ (2644ec ) │ │ │ │ ldr r1, [pc, #172] @ (2644f0 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43d3f0 │ │ │ │ + bl 43d438 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f388 │ │ │ │ + bl 43f3d0 │ │ │ │ ldr r2, [pc, #144] @ (2644f4 ) │ │ │ │ ldr r3, [pc, #116] @ (2644dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -356184,60 +356182,60 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264416 │ │ │ │ ldr r1, [pc, #96] @ (264500 ) │ │ │ │ ldr r0, [pc, #96] @ (264504 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 264416 │ │ │ │ mov r0, r5 │ │ │ │ bl 263d44 │ │ │ │ ldr r3, [pc, #84] @ (264508 ) │ │ │ │ ldr r2, [pc, #84] @ (26450c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (264510 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #452 @ 0x1c4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2207 @ 0x89f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 264462 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r3, #24] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #24] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ sxth r6, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvs.n 26445a │ │ │ │ - vtbl.8 d20, {d31- instruction: 0xffff4bd2 │ │ │ │ movs r3, r4 │ │ │ │ strh r6, [r3, #20] │ │ │ │ movs r3, r6 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #8] @ (26450c ) │ │ │ │ + ldr r3, [pc, #296] @ (26462c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #48] @ (264538 ) │ │ │ │ + ldr r3, [pc, #336] @ (264658 ) │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [pc, #736] @ (2647f0 ) │ │ │ │ + ldr r3, [pc, #0] @ (264510 ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356247,15 +356245,15 @@ │ │ │ │ bl 25f6e4 │ │ │ │ cbnz r0, 264550 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #117] @ 0x75 │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 264530 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -356273,22 +356271,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strh r0, [r4, #12] │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ movs r0, r4 │ │ │ │ ldr r1, [pc, #8] @ (26458c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #144] @ (264630 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -356455,15 +356453,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [lr, #32] │ │ │ │ ldr r1, [r1, #12] │ │ │ │ add r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 44e6c0 │ │ │ │ + bl 44e708 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1840a0 │ │ │ │ @@ -356525,15 +356523,15 @@ │ │ │ │ bpl.n 2647d4 │ │ │ │ ldr r0, [pc, #68] @ (264850 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r7, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2647d4 │ │ │ │ ldr r3, [pc, #44] @ (264854 ) │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ ldr r1, [pc, #44] @ (264858 ) │ │ │ │ ldr r0, [pc, #44] @ (26485c ) │ │ │ │ add r3, pc │ │ │ │ @@ -356548,21 +356546,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #32] @ (264874 ) │ │ │ │ + ldr r0, [pc, #320] @ (264994 ) │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + lsrs r6, r3, #18 │ │ │ │ movs r6, r5 │ │ │ │ - blxns r6 │ │ │ │ + blxns pc │ │ │ │ movs r3, r4 │ │ │ │ - blx fp │ │ │ │ + ldr r0, [pc, #128] @ (2648e0 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -356570,40 +356568,40 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ beq.n 2648be │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 182930 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ add.w r0, r4, #9 │ │ │ │ str r6, [r7, #4] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ orr.w r2, r3, #32 │ │ │ │ mov r0, r1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ movs r0, #8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356621,15 +356619,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 25ec7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 264922 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356640,23 +356638,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (26494c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ movw r2, #4677 @ 0x1245 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 264910 │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ movs r6, r5 │ │ │ │ - bxns r6 │ │ │ │ + bxns pc │ │ │ │ movs r3, r4 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, pc │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #408] @ (264afc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -356754,15 +356752,15 @@ │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 264a5a │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [fp] │ │ │ │ orr.w r2, r0, r3 │ │ │ │ bic.w r0, r0, r3 │ │ │ │ str.w r2, [fp] │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc.w r8, r8, r0, asr #31 │ │ │ │ b.n 264a2c │ │ │ │ ldr.w r9, [sp, #12] │ │ │ │ orrs.w r3, r5, r8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ @@ -356786,15 +356784,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ lsrs r3, r2 │ │ │ │ subs r2, #32 │ │ │ │ lsl.w r6, r4, r6 │ │ │ │ orrs r3, r6 │ │ │ │ lsr.w r2, r4, r2 │ │ │ │ orrs r2, r3 │ │ │ │ - bl 441350 │ │ │ │ + bl 441398 │ │ │ │ b.n 2649de │ │ │ │ mov r5, r1 │ │ │ │ str r1, [sp, #16] │ │ │ │ b.n 2649de │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -356828,15 +356826,15 @@ │ │ │ │ bcs.n 264b5a │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r5, #372] @ 0x174 │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 264b54 │ │ │ │ ldrb.w r1, [r5, #376] @ 0x178 │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ - bl 441598 │ │ │ │ + bl 4415e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 264b54 │ │ │ │ bl 264768 │ │ │ │ add r4, r7 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -356895,39 +356893,39 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r3, r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r3, #31 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ ldr.w r0, [r9, sl, lsl #2] │ │ │ │ ands r0, r3 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 264c2e │ │ │ │ subs r2, r2, r4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ and.w r2, r2, #31 │ │ │ │ ldr.w r0, [r9, sl, lsl #2] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ ands r0, r2 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, r0, r3 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ adc.w r0, r0, r3, asr #31 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr.w r0, [r7, #340] @ 0x154 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356938,15 +356936,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 264b08 │ │ │ │ b.n 264bcc │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4418f8 │ │ │ │ + bl 441940 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ b.n 264c0a │ │ │ │ bl 1840a0 │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ @@ -356958,15 +356956,15 @@ │ │ │ │ ldr r6, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #232] @ (264d8c ) │ │ │ │ add r4, pc │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 264d2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov sl, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264d3e │ │ │ │ ldr.w r4, [r6, #228] @ 0xe4 │ │ │ │ @@ -356990,27 +356988,27 @@ │ │ │ │ add.w r2, r6, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r6, #232] @ 0xe8 │ │ │ │ str.w r8, [r3, #24] │ │ │ │ blx 181844 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264cd2 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264d78 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 264d54 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 43c9b8 │ │ │ │ + bl 43ca00 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -357035,15 +357033,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 264d12 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (264d94 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 264d12 │ │ │ │ ldr r3, [pc, #28] @ (264d98 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (264d9c ) │ │ │ │ ldr r0, [pc, #32] @ (264da0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -357052,19 +357050,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ movs r6, r5 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #206 @ 0xce │ │ │ │ movs r1, r4 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #226 @ 0xe2 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00264da4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -357092,30 +357090,30 @@ │ │ │ │ ldr r2, [pc, #156] @ (264e80 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ negs r2, r2 │ │ │ │ - bl 2fe010 │ │ │ │ + bl 2fe058 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 264e44 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - bl 2fe1dc │ │ │ │ + bl 2fe224 │ │ │ │ str r4, [r7, #8] │ │ │ │ movs r4, #0 │ │ │ │ bl 25f7bc │ │ │ │ cbz r0, 264e18 │ │ │ │ ldr r0, [pc, #120] @ (264e84 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #120] @ (264e88 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -357146,42 +357144,42 @@ │ │ │ │ ldr r1, [pc, #68] @ (264ea8 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ mov r4, r7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 264e18 │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #5] │ │ │ │ movs r3, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rors r4, r2 │ │ │ │ + tst r4, r3 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #840 @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + rors r6, r5 │ │ │ │ movs r3, r4 │ │ │ │ - tst r6, r5 │ │ │ │ + negs r6, r6 │ │ │ │ movs r3, r4 │ │ │ │ - negs r4, r0 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r4, #24 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ movs r0, r4 │ │ │ │ - adcs r2, r7 │ │ │ │ + rors r2, r0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264eac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -357239,15 +357237,15 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r1, r3 │ │ │ │ it cs │ │ │ │ movcs r1, r3 │ │ │ │ cbz r3, 264f68 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #12] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357264,19 +357262,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r4, #31] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #20 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ movs r6, r5 │ │ │ │ - eors r0, r6 │ │ │ │ + lsls r0, r7 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r6 │ │ │ │ + adcs r0, r7 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #172] @ (265054 ) │ │ │ │ @@ -357313,57 +357311,57 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ uxtb r4, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r6, r4] │ │ │ │ bl 23a69c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 265044 │ │ │ │ bl 264eac │ │ │ │ cbnz r0, 265036 │ │ │ │ str r4, [r5, #4] │ │ │ │ b.n 264fd6 │ │ │ │ ldr r0, [pc, #48] @ (265060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 264fd6 │ │ │ │ ldr r0, [pc, #44] @ (265064 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r4, #0 │ │ │ │ b.n 264fd6 │ │ │ │ ldr r0, [pc, #32] @ (265068 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 265040 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r2, #29] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #28] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r1 │ │ │ │ + lsrs r6, r2 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r2, r6 │ │ │ │ + lsrs r2, r7 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r2 │ │ │ │ + lsrs r0, r3 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #516] @ (265284 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357447,15 +357445,15 @@ │ │ │ │ ldr.w r0, [r9, #340] @ 0x154 │ │ │ │ and.w r3, r3, #31 │ │ │ │ cmp r1, #32 │ │ │ │ bhi.n 2651c8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsr.w r3, fp, r3 │ │ │ │ ands r0, r3 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ adds r4, r0, r4 │ │ │ │ adc.w r8, r8, r0, asr #31 │ │ │ │ ldr.w r9, [r9, #296] @ 0x128 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26512e │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ @@ -357484,15 +357482,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 4418f8 │ │ │ │ + bl 441940 │ │ │ │ adds r4, r0, r4 │ │ │ │ adc.w r8, r8, r0, asr #31 │ │ │ │ b.n 265124 │ │ │ │ ldr r3, [pc, #188] @ (265294 ) │ │ │ │ ldr r2, [pc, #192] @ (265298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -357501,57 +357499,57 @@ │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2650ce │ │ │ │ ldr r0, [pc, #172] @ (26529c ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2650ce │ │ │ │ ldr r3, [pc, #164] @ (2652a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26510a │ │ │ │ ldr r3, [pc, #144] @ (265298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26510a │ │ │ │ ldr r0, [pc, #144] @ (2652a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26510a │ │ │ │ ldr r3, [pc, #140] @ (2652a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265096 │ │ │ │ ldr r3, [pc, #112] @ (265298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 265096 │ │ │ │ ldr r0, [pc, #120] @ (2652ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 265096 │ │ │ │ ldr r3, [pc, #112] @ (2652b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2650fa │ │ │ │ ldr r3, [pc, #76] @ (265298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2650fa │ │ │ │ ldr r0, [pc, #92] @ (2652b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2650fa │ │ │ │ mov r8, r4 │ │ │ │ b.n 265170 │ │ │ │ ldr r3, [pc, #84] @ (2652b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357561,45 +357559,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26519e │ │ │ │ ldr r0, [pc, #68] @ (2652bc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26519e │ │ │ │ strb r0, [r0, #26] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #94 @ 0x5e │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ movs r3, r4 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #132] @ (265354 ) │ │ │ │ ldr r2, [pc, #132] @ (265358 ) │ │ │ │ @@ -357716,19 +357714,19 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #552 @ (adr r3, 265614 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (265458 ) │ │ │ │ ldr r2, [pc, #76] @ (26545c ) │ │ │ │ @@ -357748,27 +357746,27 @@ │ │ │ │ bne.n 265416 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 25f6e4 │ │ │ │ ldr r0, [pc, #36] @ (265460 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4431ac │ │ │ │ + bl 4431f4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r6, [r6, #11] │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (2654cc ) │ │ │ │ ldr r2, [pc, #88] @ (2654d0 ) │ │ │ │ @@ -357823,15 +357821,15 @@ │ │ │ │ bl 265464 │ │ │ │ bl 25f7bc │ │ │ │ cbnz r0, 26555c │ │ │ │ ldr r4, [pc, #128] @ (265584 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cbz r0, 26552a │ │ │ │ - bl 2fe1dc │ │ │ │ + bl 2fe224 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 181844 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357846,15 +357844,15 @@ │ │ │ │ b.w 264c8c │ │ │ │ ldr r0, [pc, #72] @ (265588 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #72] @ (26558c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ bl 25e82c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 264c8c │ │ │ │ ldr r3, [pc, #48] @ (265590 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -357874,21 +357872,21 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #32 @ (adr r2, 2655a8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r1, pc, #800 @ (adr r1, 2658ac ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #656 @ (adr r1, 265828 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r7, [pc, #1524] @ 265ba8 │ │ │ │ @@ -357925,15 +357923,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1440] @ 265bb8 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26563a │ │ │ │ ldr.w r3, [pc, #1420] @ 265bbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -357986,33 +357984,33 @@ │ │ │ │ umull r0, r1, r5, r3 │ │ │ │ add r1, r2 │ │ │ │ mov r6, sl │ │ │ │ ldrexd r2, r3, [r6] │ │ │ │ strexd r5, r0, r1, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2656bc │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265b8c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26573a │ │ │ │ mov r0, r9 │ │ │ │ bl 264580 │ │ │ │ bl 233478 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 265a92 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ adds.w r3, r3, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -358038,28 +358036,28 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2656da │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr.w r3, [pc, #1148] @ 265bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2656da │ │ │ │ add.w r3, sl, #16 │ │ │ │ ldrexd r0, r1, [r3] │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3fce7c │ │ │ │ + b.w 3fcec4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr.w r3, [pc, #1060] @ 265bb0 │ │ │ │ strd r0, r1, [r4, #88] @ 0x58 │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265602 │ │ │ │ ldr.w r3, [pc, #1072] @ 265bd0 │ │ │ │ @@ -358070,19 +358068,19 @@ │ │ │ │ ldr.w r3, [pc, #1060] @ 265bd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 265602 │ │ │ │ ldr.w r0, [pc, #1052] @ 265bd8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 265602 │ │ │ │ bl 260294 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movw lr, #34079 @ 0x851f │ │ │ │ movt lr, #20971 @ 0x51eb │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ @@ -358153,15 +358151,15 @@ │ │ │ │ lsls r0, r3, #3 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ subs r2, r5, r3 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ sbc.w r3, fp, r3 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrexd r0, r1, [r7] │ │ │ │ strexd ip, r2, r3, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2658c6 │ │ │ │ orrs.w r3, r6, r8 │ │ │ │ @@ -358169,15 +358167,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r2, r3, [r4, #152] @ 0x98 │ │ │ │ str r5, [r4, #88] @ 0x58 │ │ │ │ str.w fp, [r4, #92] @ 0x5c │ │ │ │ strd r2, r3, [r4, #144] @ 0x90 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ strd r0, r1, [r4, #96] @ 0x60 │ │ │ │ b.n 26571a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 2656ba │ │ │ │ bl 25f7bc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -358187,19 +358185,19 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r7, [r3, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #92] @ 0x5c │ │ │ │ subs r0, r7, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d8, r0, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vdiv.f64 d7, d8, d6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ @@ -358212,15 +358210,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ ldr r2, [r4, #124] @ 0x7c │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmov.f64 d8, d7 │ │ │ │ vldr d7, [pc, #548] @ 265ba0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -358281,30 +358279,30 @@ │ │ │ │ cbz r1, 265a6e │ │ │ │ rsbs r6, r6, #100 @ 0x64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ sbc.w r3, r8, r8, lsl #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d8, r0, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vstr d6, [sp, #40] @ 0x28 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vldr d6, [sp, #40] @ 0x28 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmul.f64 d7, d6, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ac18 │ │ │ │ + bl 46ac60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r0, r6, r0 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ cmp r0, r7 │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ itt cc │ │ │ │ strcc r3, [sp, #32] │ │ │ │ @@ -358331,29 +358329,29 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2656ee │ │ │ │ ldr r0, [pc, #316] @ (265be8 ) │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2656ee │ │ │ │ bl 25f5a0 │ │ │ │ cbnz r0, 265af8 │ │ │ │ ldrd ip, lr, [r4, #104] @ 0x68 │ │ │ │ b.n 26586e │ │ │ │ subs.w r3, r8, r3 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ sbc.w r0, r7, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ mla r1, r2, r0, r1 │ │ │ │ umull r0, r3, r3, r2 │ │ │ │ add r1, r3 │ │ │ │ - bl 46a778 │ │ │ │ + bl 46a7c0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vdiv.f64 d7, d6, d8 │ │ │ │ b.n 265998 │ │ │ │ mov r0, r7 │ │ │ │ bl 251218 │ │ │ │ ldrd ip, lr, [r4, #104] @ 0x68 │ │ │ │ b.n 26586e │ │ │ │ @@ -358394,29 +358392,29 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265abe │ │ │ │ ldr r0, [pc, #156] @ (265bf8 ) │ │ │ │ ldrd r2, r3, [r1, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 265abe │ │ │ │ ldr r1, [pc, #148] @ (265bfc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2659d4 │ │ │ │ ldr r1, [pc, #96] @ (265bd4 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2659d4 │ │ │ │ ldr r0, [pc, #128] @ (265c00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 2659d4 │ │ │ │ ldr r3, [pc, #116] @ (265c04 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #116] @ (265c08 ) │ │ │ │ ldr r0, [pc, #120] @ (265c0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -358429,15 +358427,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ movs r0, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #488 @ (adr r0, 265db0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ @@ -358445,51 +358443,51 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #82 @ 0x52 │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ movs r3, r4 │ │ │ │ ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #128 @ 0x80 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ movs r3, r4 │ │ │ │ ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #220 @ 0xdc │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - ldr??.w r0, [r0, #45] @ 0x2d │ │ │ │ - adds r2, r6, r5 │ │ │ │ + ldrsh.w r0, [r8, sp, lsl #2] │ │ │ │ + adds r2, r7, r6 │ │ │ │ movs r1, r4 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r1, r7 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00265c10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w r8, [pc, #152] @ 265cc8 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ cbnz r3, 265c46 │ │ │ │ ldr r3, [pc, #144] @ (265ccc ) │ │ │ │ @@ -358509,15 +358507,15 @@ │ │ │ │ blx r6 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 265c6c │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 265c50 │ │ │ │ movs r5, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 265cb4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 265c90 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -358535,15 +358533,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 265c7a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (265cd4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 265c7a │ │ │ │ ldr r3, [pc, #32] @ (265cd8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (265cdc ) │ │ │ │ ldr r0, [pc, #36] @ (265ce0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -358554,18 +358552,18 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c8002d │ │ │ │ - adds r2, r1, r1 │ │ │ │ + ldrb.w r0, [r0, sp, lsl #2] │ │ │ │ + adds r2, r2, r2 │ │ │ │ movs r1, r4 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r4, r2 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00265ce4 : │ │ │ │ ldr r3, [pc, #44] @ (265d14 ) │ │ │ │ ldr r2, [pc, #48] @ (265d18 ) │ │ │ │ add r3, pc │ │ │ │ push {r4} │ │ │ │ @@ -358661,15 +358659,15 @@ │ │ │ │ sub.w r1, r1, ip │ │ │ │ ldr.w ip, [pc, #24] @ 265ddc │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsrs r1, r3 │ │ │ │ - b.w 4413f8 │ │ │ │ + b.w 441440 │ │ │ │ ldr r6, [r7, #16] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00265de0 : │ │ │ │ ldr r1, [pc, #88] @ (265e3c ) │ │ │ │ @@ -358731,34 +358729,34 @@ │ │ │ │ add.w r0, r4, #63 @ 0x3f │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 181704 │ │ │ │ mov r2, r4 │ │ │ │ adds r4, #7 │ │ │ │ ldr.w r1, [r6, #368] @ 0x170 │ │ │ │ mov r7, r0 │ │ │ │ - bl 441964 │ │ │ │ + bl 4419ac │ │ │ │ lsrs r4, r4, #3 │ │ │ │ movs r3, #0 │ │ │ │ adds r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r4, r4, #7 │ │ │ │ mov r2, r4 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ mov r0, r7 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, #72 @ (adr r3, 265ef8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ adds r4, #8 │ │ │ │ adc.w r1, r0, #0 │ │ │ │ cbz r0, 265eca │ │ │ │ mov r4, r0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -358769,52 +358767,52 @@ │ │ │ │ ldr r1, [pc, #44] @ (265f08 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (265f0c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ adds r1, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r1, r4 │ │ │ │ b.n 265eca │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r5, {r0, r1, r2, r3, r5, r6, r7} │ │ │ │ ldrh r3, [r5, #12] │ │ │ │ cmp r7, ip │ │ │ │ lsls r3, r4, #4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r0, #11337728 @ 0xad0000 │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xf5e8002d │ │ │ │ + adds r4, #24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00265f10 : │ │ │ │ ldr r0, [pc, #8] @ (265f1c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - b.w 4441f4 │ │ │ │ + b.w 44423c │ │ │ │ nop │ │ │ │ str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00265f20 : │ │ │ │ ldr r3, [pc, #12] @ (265f30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ - b.w 444200 │ │ │ │ + b.w 444248 │ │ │ │ nop │ │ │ │ str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00265f34 : │ │ │ │ - b.w 444218 │ │ │ │ + b.w 444260 │ │ │ │ │ │ │ │ 00265f38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (265f98 ) │ │ │ │ @@ -358827,15 +358825,15 @@ │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #68] @ (265fa0 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ ldr r2, [pc, #52] @ (265fa4 ) │ │ │ │ ldr r3, [pc, #44] @ (265fa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358967,24 +358965,24 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #64] @ (266100 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #88] @ 0x58 │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ - bl 2fdeb8 │ │ │ │ + bl 2fdf00 │ │ │ │ strd r0, r1, [r4, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -359154,27 +359152,27 @@ │ │ │ │ beq.n 2662ee │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #4 │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ cbnz r0, 2662d8 │ │ │ │ ldr r4, [pc, #124] @ (266310 ) │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 26559c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 444238 │ │ │ │ + bl 444280 │ │ │ │ cbnz r0, 2662e2 │ │ │ │ ldr r2, [pc, #96] @ (266314 ) │ │ │ │ ldr r3, [pc, #84] @ (266308 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -359186,19 +359184,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ str r4, [sp, #4] │ │ │ │ b.n 266292 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 2662b0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (266318 ) │ │ │ │ movw r2, #1194 @ 0x4aa │ │ │ │ ldr r1, [pc, #36] @ (26631c ) │ │ │ │ ldr r0, [pc, #40] @ (266320 ) │ │ │ │ add r3, pc │ │ │ │ @@ -359212,18 +359210,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r2, #68] @ 0x44 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf18c002d │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + rsbs r0, r4, #45 @ 0x2d │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + adds r0, #30 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #236] @ (266420 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -359271,22 +359269,22 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #124] @ (266428 ) │ │ │ │ movw r1, #3468 @ 0xd8c │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbz r3, 2663fe │ │ │ │ movs r0, #0 │ │ │ │ bl 266250 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 26640c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2663dc │ │ │ │ bl 225ff0 │ │ │ │ b.n 266344 │ │ │ │ @@ -359298,15 +359296,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2663d6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (26642c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2663d6 │ │ │ │ ldr r3, [pc, #48] @ (266430 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 2663c2 │ │ │ │ @@ -359319,24 +359317,24 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ str r2, [r1, #60] @ 0x3c │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r4, #124 @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r0, #45 @ 0x2d │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + @ instruction: 0xf0b8002d │ │ │ │ + asrs r2, r7, #4 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266440 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -359348,15 +359346,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 44e1dc │ │ │ │ + bl 44e224 │ │ │ │ cbnz r0, 2664a2 │ │ │ │ ldrb.w r0, [sp] │ │ │ │ and.w r0, r0, #1 │ │ │ │ ldr r2, [pc, #52] @ (2664b4 ) │ │ │ │ ldr r3, [pc, #48] @ (2664b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -359398,18 +359396,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44e320 │ │ │ │ + bl 44e368 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2665ca │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266596 │ │ │ │ ldr r3, [pc, #248] @ (2665fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -359430,26 +359428,26 @@ │ │ │ │ cbnz r5, 266548 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 44e4f0 │ │ │ │ + bl 44e538 │ │ │ │ cbnz r0, 266552 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 266552 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266518 │ │ │ │ movs r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44e4b8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 44e500 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2665d2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2665a6 │ │ │ │ ldr r2, [pc, #148] @ (266600 ) │ │ │ │ @@ -359484,15 +359482,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 266568 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (266608 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 266568 │ │ │ │ movs r5, #0 │ │ │ │ b.n 266568 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (26660c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (266610 ) │ │ │ │ @@ -359517,18 +359515,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #24] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr10, cr13, {1} │ │ │ │ - lsrs r4, r5, #28 │ │ │ │ + cdp 0, 15, cr0, cr2, cr13, {1} │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266618 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -359538,15 +359536,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #308] @ (266764 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266654 │ │ │ │ ldr r3, [pc, #284] @ (266768 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -359585,15 +359583,15 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ bl 231e1c │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26665c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266746 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266708 │ │ │ │ ldr r2, [pc, #176] @ (266774 ) │ │ │ │ @@ -359645,15 +359643,15 @@ │ │ │ │ bne.n 266742 │ │ │ │ ldr r3, [pc, #72] @ (26677c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (266780 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (266784 ) │ │ │ │ ldr r0, [pc, #56] @ (266788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -359674,18 +359672,18 @@ │ │ │ │ b.n 2667be │ │ │ │ vshr.u32 d22, d30, #1 │ │ │ │ movs r3, r6 │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6, #-180]! @ 0xffffff4c │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + ldcl 0, cr0, [lr, #-180]! @ 0xffffff4c │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0026678c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -359701,19 +359699,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r6, pc │ │ │ │ ldr r7, [r3, #48] @ 0x30 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 44e320 │ │ │ │ + bl 44e368 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 26689e │ │ │ │ str r5, [r7, #56] @ 0x38 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2668fe │ │ │ │ ldr r3, [pc, #508] @ (2669d8 ) │ │ │ │ ldr.w r9, [r6, r3] │ │ │ │ @@ -359739,15 +359737,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266870 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 44e4f0 │ │ │ │ + bl 44e538 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 266938 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ @@ -359763,27 +359761,27 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 44e6c0 │ │ │ │ + bl 44e708 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 266938 │ │ │ │ ldr r3, [pc, #376] @ (2669e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26690c │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2667fc │ │ │ │ movs r5, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2669b4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 26689e │ │ │ │ dmb ish │ │ │ │ @@ -359848,53 +359846,53 @@ │ │ │ │ ldr r0, [pc, #208] @ (2669f4 ) │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 266870 │ │ │ │ ldr r0, [pc, #188] @ (2669f8 ) │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr.w r4, [r9, #32] │ │ │ │ cbz r4, 26697a │ │ │ │ mov r0, r4 │ │ │ │ bl 264eac │ │ │ │ cbnz r0, 266972 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 266972 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ - bl 44e5f0 │ │ │ │ + bl 44e638 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ bl 22ee1c │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26694a │ │ │ │ mov r0, r5 │ │ │ │ - bl 44e4b8 │ │ │ │ + bl 44e500 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ b.n 26687a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #108] @ (2669fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 26689e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (266a00 ) │ │ │ │ movw r2, #1697 @ 0x6a1 │ │ │ │ ldr r1, [pc, #92] @ (266a04 ) │ │ │ │ ldr r0, [pc, #96] @ (266a08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -359928,43 +359926,43 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #218 @ 0xda │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeadc002d │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + @ instruction: 0xeb24002d │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ movs r3, r4 │ │ │ │ - pkhtb r0, r8, sp, asr #32 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + adds.w r0, r0, sp, asr #32 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266a18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ (266b24 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #252] @ (266b28 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266a4a │ │ │ │ ldr r3, [pc, #236] @ (266b2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -359980,33 +359978,33 @@ │ │ │ │ cbnz r0, 266a84 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r2, #25 │ │ │ │ bpl.n 266a84 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ - bl 44e5f0 │ │ │ │ + bl 44e638 │ │ │ │ ldr r3, [pc, #196] @ (266b34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266ae2 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ bl 22ee1c │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266a52 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ - bl 44e4b8 │ │ │ │ + bl 44e500 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266b0e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266abc │ │ │ │ add sp, #16 │ │ │ │ @@ -360027,15 +360025,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (266b38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ ldr r3, [pc, #88] @ (266b3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266a76 │ │ │ │ ldr r3, [pc, #80] @ (266b40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -360045,15 +360043,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (266b44 ) │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 266a76 │ │ │ │ ldr r3, [pc, #56] @ (266b48 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (266b4c ) │ │ │ │ ldr r0, [pc, #56] @ (266b50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -360073,30 +360071,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ movs r3, r4 │ │ │ │ - strd r0, r0, [lr, #-180]! @ 0xb4 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + @ instruction: 0xe9b6002d │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266b54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [pc, #160] @ (266c08 ) │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266b80 │ │ │ │ ldr r3, [pc, #148] @ (266c0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -360116,15 +360114,15 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ adds r3, r3, r5 │ │ │ │ mov r5, r3 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266b8e │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 266bf2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266bca │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -360142,15 +360140,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 266bb6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (266c14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 266bb6 │ │ │ │ mov r5, r4 │ │ │ │ mov r6, r4 │ │ │ │ b.n 266ba8 │ │ │ │ ldr r3, [pc, #36] @ (266c18 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (266c1c ) │ │ │ │ @@ -360165,18 +360163,18 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w sl, {r0, r2, r3, r5} │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + @ instruction: 0xe8d2002d │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #192] @ (266cf8 ) │ │ │ │ @@ -360187,18 +360185,18 @@ │ │ │ │ blx 182078 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266cd6 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r4, #0 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r4, [r3, #228] @ 0xe4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r2, r3, #228 @ 0xe4 │ │ │ │ str.w r2, [r3, #232] @ 0xe8 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ bl 266b54 │ │ │ │ @@ -360244,28 +360242,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2809 @ 0xaf9 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ b.n 266cc4 │ │ │ │ ldrh r0, [r1, r3] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 266c54 │ │ │ │ + b.n 266ce4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r7, [pc, #1912] @ 26749c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -360280,25 +360278,25 @@ │ │ │ │ ldr.w sl, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr.w r3, [pc, #1884] @ 2674a4 │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266d6e │ │ │ │ ldr.w r3, [pc, #1860] @ 2674a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266d88 │ │ │ │ ldr.w r3, [pc, #1836] @ 2674a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -360315,26 +360313,26 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ adds r3, r3, r5 │ │ │ │ mov r5, r3 │ │ │ │ adc.w fp, fp, #0 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266d96 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267486 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2671f8 │ │ │ │ orr.w r2, r5, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ ldr.w r4, [sl, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 266f08 │ │ │ │ blx 181f0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ rsb sl, r3, #0 │ │ │ │ cmp sl, r0 │ │ │ │ @@ -360348,33 +360346,33 @@ │ │ │ │ bl 239580 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266dee │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 182930 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ bl 25f6e4 │ │ │ │ cbz r0, 266e46 │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ cmp r2, sl │ │ │ │ beq.n 266e46 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ bl 25f60c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 266f96 │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266dee │ │ │ │ movs r0, #28 │ │ │ │ @@ -360383,15 +360381,15 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r3, r2 │ │ │ │ adds r3, #31 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ mov.w fp, r3, lsl #2 │ │ │ │ - bl 302004 │ │ │ │ + bl 30204c │ │ │ │ add.w r3, fp, #1044480 @ 0xff000 │ │ │ │ adds r0, #28 │ │ │ │ ldr.w r2, [r8, #8] │ │ │ │ addw r3, r3, #4095 @ 0xfff │ │ │ │ adc.w r1, r1, #0 │ │ │ │ adds r3, r3, r0 │ │ │ │ rsb r2, r2, #0 │ │ │ │ @@ -360418,29 +360416,29 @@ │ │ │ │ movs r2, #28 │ │ │ │ str r3, [r5, #4] │ │ │ │ movs r3, #1 │ │ │ │ strb.w fp, [r5] │ │ │ │ strb r3, [r5, #3] │ │ │ │ strb.w fp, [r5, #1] │ │ │ │ strb.w fp, [r5, #2] │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r0, r6 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr.w r3, [r4, #364] @ 0x16c │ │ │ │ str.w fp, [sp] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 301f30 │ │ │ │ + bl 301f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 266df8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267486 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2671d4 │ │ │ │ @@ -360469,31 +360467,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 225f84 │ │ │ │ cmp r4, #0 │ │ │ │ blt.w 26726c │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.w 2673c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r3, #80] @ 0x50 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ b.n 266e50 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 266c24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2672bc │ │ │ │ bl 25f7bc │ │ │ │ @@ -360511,15 +360509,15 @@ │ │ │ │ blx 182078 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267446 │ │ │ │ bl 260348 │ │ │ │ mov r3, r9 │ │ │ │ negs r2, r4 │ │ │ │ - bl 2fe010 │ │ │ │ + bl 2fe058 │ │ │ │ str r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267332 │ │ │ │ negs r0, r4 │ │ │ │ blx 182078 │ │ │ │ str r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -360532,18 +360530,18 @@ │ │ │ │ beq.w 2672fe │ │ │ │ bl 25f7bc │ │ │ │ cbz r0, 267028 │ │ │ │ ldr.w r1, [pc, #1176] @ 2674b4 │ │ │ │ add.w r0, r5, #12 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ bl 239298 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26704a │ │ │ │ ldr.w r3, [pc, #1128] @ 2674a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -360586,15 +360584,15 @@ │ │ │ │ add.w r3, fp, #31 │ │ │ │ lsrs r6, r3, #5 │ │ │ │ mov r0, r6 │ │ │ │ blx 181704 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, fp │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ - bl 441350 │ │ │ │ + bl 441398 │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267350 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ rsb r2, sl, #32 │ │ │ │ movs r1, #4 │ │ │ │ strb.w sl, [r4, #376] @ 0x178 │ │ │ │ @@ -360622,24 +360620,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r0, #1 │ │ │ │ bl 2334ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26729e │ │ │ │ mov r0, r4 │ │ │ │ bl 266250 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267486 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26735e │ │ │ │ bl 2392c0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26725e │ │ │ │ ldr r3, [pc, #836] @ (2674a0 ) │ │ │ │ ldr.w sl, [r7, r3] │ │ │ │ @@ -360659,15 +360657,15 @@ │ │ │ │ str.w r3, [r5, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r5, #164] @ 0xa4 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ str.w r3, [r5, #164] @ 0xa4 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26716c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267486 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266d40 │ │ │ │ @@ -360679,59 +360677,59 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 266d40 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #752] @ (2674b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 266d40 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 266f1e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #716] @ (2674b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 266f1e │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 266dc6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #680] @ (2674b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 266dc6 │ │ │ │ ldr r3, [pc, #668] @ (2674bc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #668] @ (2674c0 ) │ │ │ │ ldr r1, [pc, #672] @ (2674c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3158 @ 0xc56 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -360749,24 +360747,24 @@ │ │ │ │ ldr r2, [pc, #600] @ (2674cc ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ movw r2, #3203 @ 0xc83 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267486 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267410 │ │ │ │ @@ -360782,15 +360780,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #504] @ (2674d0 ) │ │ │ │ mov r1, sl │ │ │ │ movs r2, #31 │ │ │ │ mov.w sl, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26706c │ │ │ │ ldr r3, [pc, #488] @ (2674d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [pc, #488] @ (2674d8 ) │ │ │ │ movs r2, #165 @ 0xa5 │ │ │ │ ldr r1, [pc, #488] @ (2674dc ) │ │ │ │ @@ -360806,22 +360804,22 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2782 @ 0xade │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181844 │ │ │ │ str r4, [r5, #0] │ │ │ │ ldr r4, [pc, #452] @ (2674ec ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 2fe1dc │ │ │ │ + bl 2fe224 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r4, [pc, #444] @ (2674f0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360845,32 +360843,32 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 267144 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #320] @ (2674b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ bl 2392c0 │ │ │ │ b.n 267148 │ │ │ │ ldr r3, [pc, #364] @ (2674f4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #364] @ (2674f8 ) │ │ │ │ ldr r1, [pc, #364] @ (2674fc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3165 @ 0xc5d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -360886,77 +360884,77 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3210 @ 0xc8a │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #264] @ (267508 ) │ │ │ │ mov r1, sl │ │ │ │ movs r2, #6 │ │ │ │ mov.w sl, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26706c │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2672b4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #144] @ (2674b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2672b4 │ │ │ │ ldr r0, [pc, #212] @ (26750c ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #212] @ (267510 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 267348 │ │ │ │ ldr r3, [pc, #204] @ (267514 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #204] @ (267518 ) │ │ │ │ ldr r1, [pc, #204] @ (26751c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2764 @ 0xacc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 267340 │ │ │ │ ldr r3, [pc, #184] @ (267520 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #184] @ (267524 ) │ │ │ │ ldr r1, [pc, #184] @ (267528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 267324 │ │ │ │ ldr r3, [pc, #164] @ (26752c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #164] @ (267530 ) │ │ │ │ ldr r0, [pc, #164] @ (267534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -360968,98 +360966,98 @@ │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ movs r3, r4 │ │ │ │ strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + movs r0, #10 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 267980 │ │ │ │ + b.n 267a10 │ │ │ │ movs r5, r5 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r7, #7 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2678ec │ │ │ │ + b.n 26797c │ │ │ │ movs r5, r5 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ movs r3, r4 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r6, #4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2677e0 │ │ │ │ + b.n 267870 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r3, #4 │ │ │ │ movs r3, r4 │ │ │ │ strh r6, [r4, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r3, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2676e4 │ │ │ │ + b.n 267774 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r2, #2 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 26766c │ │ │ │ + b.n 2676fc │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ movs r3, r4 │ │ │ │ strh r2, [r2, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + subs r0, r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 267584 │ │ │ │ + b.n 267614 │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r5, #7 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r2, r7 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 267550 │ │ │ │ + b.n 2675e0 │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r5, #7 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r6, r6 │ │ │ │ movs r3, r4 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + b.n 2675ac │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ movs r1, r4 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00267538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ (267794 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #584] @ (267798 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 267570 │ │ │ │ ldr r3, [pc, #564] @ (26779c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -361105,40 +361103,40 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq.n 267680 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w fp, [r3, #48] @ 0x30 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bls.w 267754 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r4 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ subs r3, r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r0 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 267700 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sl │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r4, r6, r1 │ │ │ │ mov r1, sl │ │ │ │ adds r0, r3, r6 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ add.w r1, sl, r4 │ │ │ │ mul.w r6, r0, sl │ │ │ │ cmp r1, r4 │ │ │ │ bls.n 267666 │ │ │ │ lsrs r2, r4, #5 │ │ │ │ and.w r3, r4, #31 │ │ │ │ adds r4, #1 │ │ │ │ @@ -361157,35 +361155,35 @@ │ │ │ │ adc.w r3, r3, #0 │ │ │ │ cmp r1, r4 │ │ │ │ str.w r3, [fp, #164] @ 0xa4 │ │ │ │ bne.n 26762c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bhi.n 267600 │ │ │ │ ldr r5, [r7, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r6, [r7, #340] @ 0x154 │ │ │ │ lsrs r5, r3 │ │ │ │ movs r4, #0 │ │ │ │ cbz r5, 2676b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bcs.n 2676b0 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bcc.n 2676f2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ sub.w r2, r5, sl │ │ │ │ mov r1, sl │ │ │ │ bl 264068 │ │ │ │ @@ -361196,15 +361194,15 @@ │ │ │ │ bne.w 2675a4 │ │ │ │ ldr r3, [pc, #232] @ (2677ac ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267760 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267780 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26772c │ │ │ │ add sp, #28 │ │ │ │ @@ -361219,24 +361217,24 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 264068 │ │ │ │ b.n 267684 │ │ │ │ adds r2, r6, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ mov r1, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26760c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bhi.w 267600 │ │ │ │ b.n 267676 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -361248,15 +361246,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2677b0 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ ldr r5, [r7, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r6, [r7, #340] @ 0x154 │ │ │ │ lsrs r5, r3 │ │ │ │ b.n 267680 │ │ │ │ ldr r3, [pc, #80] @ (2677b4 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -361267,15 +361265,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2677b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2676cc │ │ │ │ ldr r0, [pc, #68] @ (2677bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2676cc │ │ │ │ ldr r3, [pc, #60] @ (2677c0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #60] @ (2677c4 ) │ │ │ │ ldr r0, [pc, #64] @ (2677c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -361298,20 +361296,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + subs r4, r3, #0 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 2677bc │ │ │ │ + ble.n 26784c │ │ │ │ movs r5, r5 │ │ │ │ - ldc2l 0, cr0, [lr, #-128]! @ 0xffffff80 │ │ │ │ - ldc2 0, cr0, [r2, #128] @ 0x80 │ │ │ │ + stc2l 0, cr0, [r6, #128] @ 0x80 │ │ │ │ + ldc2l 0, cr0, [sl, #128] @ 0x80 │ │ │ │ │ │ │ │ 002677cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ (2678e8 ) │ │ │ │ @@ -361321,15 +361319,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26789e │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26780a │ │ │ │ ldr r3, [pc, #240] @ (2678f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -361350,23 +361348,23 @@ │ │ │ │ lsr.w r1, r7, r2 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w r3, r6, r3 │ │ │ │ orr.w r1, r1, ip │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsr.w r2, r3, r2 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 23ed98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2678d2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26787c │ │ │ │ mov r0, r5 │ │ │ │ @@ -361385,15 +361383,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 267866 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (2678f8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 267866 │ │ │ │ ldr r1, [pc, #92] @ (2678fc ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2677f2 │ │ │ │ ldr r1, [pc, #84] @ (267900 ) │ │ │ │ @@ -361402,21 +361400,21 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2677f2 │ │ │ │ ldr r0, [pc, #80] @ (267904 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2677f2 │ │ │ │ ldr r0, [pc, #68] @ (267908 ) │ │ │ │ mov r1, r8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 267856 │ │ │ │ ldr r3, [pc, #56] @ (26790c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (267910 ) │ │ │ │ ldr r0, [pc, #56] @ (267914 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -361434,22 +361432,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r0, #4 │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + adds r6, r2, #4 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 267864 │ │ │ │ + blt.n 2678f4 │ │ │ │ movs r5, r5 │ │ │ │ - stc2 0, cr0, [ip], #-128 @ 0xffffff80 │ │ │ │ - mcrr2 0, 2, r0, r0, cr0 │ │ │ │ + ldc2l 0, cr0, [r4], #-128 @ 0xffffff80 │ │ │ │ + stc2 0, cr0, [r8], {32} │ │ │ │ │ │ │ │ 00267918 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #84] @ (26797c ) │ │ │ │ @@ -361517,35 +361515,35 @@ │ │ │ │ ldr r6, [r5, #24] │ │ │ │ ldr.w r8, [r5, #340] @ 0x154 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ lsrs r6, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, r0 │ │ │ │ bls.n 2679a8 │ │ │ │ add.w sl, r5, #40 @ 0x28 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ subs r1, r0, r4 │ │ │ │ lsl.w r2, r4, r7 │ │ │ │ mov fp, r0 │ │ │ │ lsls r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 2677cc │ │ │ │ add.w r2, fp, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 2679dc │ │ │ │ ldr.w r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2679ae │ │ │ │ add sp, #12 │ │ │ │ @@ -361616,15 +361614,15 @@ │ │ │ │ subs r3, r7, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 267a7e │ │ │ │ ldr r0, [pc, #148] @ (267b50 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 183594 │ │ │ │ cmp r8, r6 │ │ │ │ bcc.n 267ada │ │ │ │ str.w r6, [r5, #380] @ 0x17c │ │ │ │ b.n 267a7e │ │ │ │ mov r2, r8 │ │ │ │ @@ -361634,59 +361632,59 @@ │ │ │ │ movs r3, #0 │ │ │ │ bl 2677cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267ad4 │ │ │ │ ldr r0, [pc, #100] @ (267b54 ) │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 267ad4 │ │ │ │ ldr r0, [pc, #88] @ (267b58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 267a7e │ │ │ │ ldr r3, [pc, #84] @ (267b5c ) │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [pc, #84] @ (267b60 ) │ │ │ │ ldr r1, [pc, #84] @ (267b64 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r5, #40 @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #4732 @ 0x127c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ bl 2569b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ bl 259654 │ │ │ │ b.n 267aae │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #736] @ (267e28 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #520] @ (267d58 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r7, r6 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r2, r4 │ │ │ │ + subs r0, r3, r5 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r1, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 267c4c │ │ │ │ + bls.n 267adc │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r2, r4 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r1, #19 │ │ │ │ + asrs r6, r2, #20 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #1356] @ 2680c8 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -361753,15 +361751,15 @@ │ │ │ │ adds r3, r4, r3 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adc.w r2, r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 301cd4 │ │ │ │ + bl 301d1c │ │ │ │ lsr.w r3, r4, sl │ │ │ │ and.w r2, r3, #31 │ │ │ │ ldr.w r0, [r7, #344] @ 0x158 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ @@ -361802,15 +361800,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267bae │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add.w r0, r8, r7 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267bae │ │ │ │ ldr.w r3, [pc, #1032] @ 2680d4 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ dmb ish │ │ │ │ @@ -361832,15 +361830,15 @@ │ │ │ │ orr.w r3, r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 264860 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add.w r8, r9, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 25f72c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267ea0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -361890,28 +361888,28 @@ │ │ │ │ bl 25f72c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267f60 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 301c98 │ │ │ │ + bl 301ce0 │ │ │ │ b.n 267c56 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ b.n 267c56 │ │ │ │ ldr r0, [pc, #780] @ (2680d8 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #780] @ (2680dc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -361933,15 +361931,15 @@ │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [pc, #712] @ (2680e0 ) │ │ │ │ strd r0, r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2fe328 │ │ │ │ + bl 2fe370 │ │ │ │ ldrd r3, r2, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267f68 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r5, [r3, #137] @ 0x89 │ │ │ │ ldr r3, [r1, #88] @ 0x58 │ │ │ │ @@ -361955,15 +361953,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2fe40c │ │ │ │ + bl 2fe454 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds r0, #1 │ │ │ │ bne.w 268026 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ ldrb.w r3, [r3, #137] @ 0x89 │ │ │ │ mov r9, r3 │ │ │ │ @@ -362008,23 +362006,23 @@ │ │ │ │ add r2, r7 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldrexd r6, r7, [r3] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fe40c │ │ │ │ + bl 2fe454 │ │ │ │ bl 25f7bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267d42 │ │ │ │ ldr r1, [pc, #512] @ (2680f4 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ add.w r0, r4, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 267d42 │ │ │ │ ldr r3, [pc, #500] @ (2680f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267be2 │ │ │ │ ldr r3, [pc, #492] @ (2680fc ) │ │ │ │ @@ -362035,15 +362033,15 @@ │ │ │ │ ldr r0, [pc, #484] @ (268100 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 267be2 │ │ │ │ lsr.w r1, r7, sl │ │ │ │ ldr.w r2, [r2, #344] @ 0x158 │ │ │ │ and.w r0, r1, #31 │ │ │ │ movs r3, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ dmb ish │ │ │ │ @@ -362064,29 +362062,29 @@ │ │ │ │ ldr r1, [r0, #80] @ 0x50 │ │ │ │ adds r1, #1 │ │ │ │ str r1, [r0, #80] @ 0x50 │ │ │ │ ldr r1, [r0, #84] @ 0x54 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str r1, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl 2fe274 │ │ │ │ + bl 2fe2bc │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r3, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ blx 1821d4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2fe570 │ │ │ │ + bl 2fe5b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ ldrb.w r3, [r3, #137] @ 0x89 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 268016 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26801a │ │ │ │ @@ -362106,22 +362104,22 @@ │ │ │ │ ldr r5, [pc, #304] @ (268104 ) │ │ │ │ bl 264860 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 30267c │ │ │ │ + bl 3026c4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ add.w r3, r9, r4 │ │ │ │ ldrd r2, r1, [r5, #72] @ 0x48 │ │ │ │ adds r0, r3, #3 │ │ │ │ subs r3, #5 │ │ │ │ adds r2, r2, r3 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ adc.w r3, r1, r3, asr #31 │ │ │ │ @@ -362137,15 +362135,15 @@ │ │ │ │ bne.n 26808a │ │ │ │ movs r4, #0 │ │ │ │ b.n 267c80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 2fe274 │ │ │ │ + bl 2fe2bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb.w r3, [r3, #137] @ 0x89 │ │ │ │ mov r9, r3 │ │ │ │ b.n 267c0c │ │ │ │ ldr r3, [pc, #160] @ (2680e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -362188,76 +362186,76 @@ │ │ │ │ ldr r3, [pc, #100] @ (2680fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 268022 │ │ │ │ ldr r0, [pc, #120] @ (268118 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 268022 │ │ │ │ ldr r3, [pc, #112] @ (26811c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26805c │ │ │ │ ldr r3, [pc, #72] @ (2680fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26805c │ │ │ │ ldr r0, [pc, #96] @ (268120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26805c │ │ │ │ nop │ │ │ │ ldr r3, [pc, #512] @ (2682cc ) │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ movs r3, r4 │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ movs r3, r4 │ │ │ │ ldrb r6, [r7, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ movs r3, r4 │ │ │ │ strb r2, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r0, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ movs r3, r4 │ │ │ │ strb r2, [r4, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r7, #24 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #23 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00268124 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -362280,15 +362278,15 @@ │ │ │ │ ldrexd r7, r8, [r3] │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w r8, r8, r1 │ │ │ │ strexd r4, r7, r8, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26815e │ │ │ │ dmb ish │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26821c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 268230 │ │ │ │ @@ -362326,17 +362324,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1983 @ 0x7bf │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2685fc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2682be │ │ │ │ @@ -362364,15 +362362,15 @@ │ │ │ │ ldr.w r1, [pc, #1036] @ 268654 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2681ee │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2682e2 │ │ │ │ movs r0, #32 │ │ │ │ movs r7, #0 │ │ │ │ blx 181544 │ │ │ │ @@ -362400,29 +362398,29 @@ │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ str r5, [r2, #0] │ │ │ │ str.w r3, [r6, #232] @ 0xe8 │ │ │ │ bl 25aa60 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #200 @ 0xc8 │ │ │ │ movw r2, #2050 @ 0x802 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 2681f2 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 268206 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #908] @ (268660 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 268206 │ │ │ │ bl 259bb4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 268264 │ │ │ │ ldr r3, [pc, #884] @ (268664 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -362453,15 +362451,15 @@ │ │ │ │ bl 2569b0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2685e6 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 268614 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2685c2 │ │ │ │ add.w r7, r5, #28 │ │ │ │ mov.w r8, #1 │ │ │ │ @@ -362559,15 +362557,15 @@ │ │ │ │ bne.n 268364 │ │ │ │ ldr.w r0, [fp, #372] @ 0x174 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 268364 │ │ │ │ ldrb.w r1, [fp, #376] @ 0x178 │ │ │ │ movs r2, #1 │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ - bl 441598 │ │ │ │ + bl 4415e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 268364 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 264768 │ │ │ │ b.n 268364 │ │ │ │ ldr r2, [pc, #488] @ (268670 ) │ │ │ │ @@ -362575,15 +362573,15 @@ │ │ │ │ ldr r1, [pc, #492] @ (268678 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r2, #392 @ 0x188 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ - bl 443348 │ │ │ │ + bl 443390 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #45] @ 0x2d │ │ │ │ strd r3, r3, [r5, #48] @ 0x30 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 268508 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -362595,34 +362593,34 @@ │ │ │ │ ldr r3, [pc, #444] @ (268680 ) │ │ │ │ movw r2, #2018 @ 0x7e2 │ │ │ │ ldr r1, [pc, #444] @ (268684 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r1, [pc, #432] @ (268688 ) │ │ │ │ movw r2, #2035 @ 0x7f3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 2681f2 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ ldrb.w r3, [r6, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2683ec │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str.w r3, [r6, #244] @ 0xf4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str.w r3, [r6, #248] @ 0xf8 │ │ │ │ strb.w r8, [r6, #240] @ 0xf0 │ │ │ │ b.n 2683ec │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ ldrb.w r3, [r6, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2684ae │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str.w r3, [r6, #244] @ 0xf4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str.w r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -362640,15 +362638,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 268408 │ │ │ │ add.w r1, r0, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #332] @ (268694 ) │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ b.n 268408 │ │ │ │ ldr r3, [pc, #320] @ (268698 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2681b0 │ │ │ │ @@ -362657,15 +362655,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2681b0 │ │ │ │ ldr r0, [pc, #296] @ (26869c ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2681b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2683ec │ │ │ │ ldr r2, [pc, #272] @ (2686a0 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -362680,15 +362678,15 @@ │ │ │ │ bpl.w 2683ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, fp, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #244] @ (2686a4 ) │ │ │ │ lsl.w r2, r4, r3 │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2683ec │ │ │ │ ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ movs r7, #0 │ │ │ │ b.n 2684d6 │ │ │ │ ldr r3, [pc, #224] @ (2686a8 ) │ │ │ │ ldr r2, [pc, #224] @ (2686ac ) │ │ │ │ ldr r1, [pc, #228] @ (2686b0 ) │ │ │ │ @@ -362696,15 +362694,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1976 @ 0x7b8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2681ee │ │ │ │ ldr r3, [pc, #204] @ (2686b4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #204] @ (2686b8 ) │ │ │ │ movw r2, #2009 @ 0x7d9 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -362733,85 +362731,85 @@ │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 2685a0 │ │ │ │ + bcs.n 268630 │ │ │ │ movs r5, r5 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2686c8 │ │ │ │ + bcs.n 268558 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r0, #18 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r2, #22 │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 2686f8 │ │ │ │ movs r5, r5 │ │ │ │ strb r0, [r0, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + beq.n 26868c │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r3, #12 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r2, #9 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r4, #6 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r7} │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - vhadd.s8 d0, d2, d16 │ │ │ │ - vhadd.s16 d0, d6, d16 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + vhadd.s8 d16, d10, d16 │ │ │ │ + vhadd.s16 d16, d14, d16 │ │ │ │ + ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #1280] @ 268be4 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -362905,29 +362903,29 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 268744 │ │ │ │ ldr.w r0, [pc, #1048] @ 268c08 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26874c │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 183038 │ │ │ │ bl 25f534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 268ab2 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ - bl 44e97c │ │ │ │ + bl 44e9c4 │ │ │ │ cmp r0, #0 │ │ │ │ ble.w 268ab2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ bl 23a570 │ │ │ │ mov r6, r0 │ │ │ │ @@ -363051,23 +363049,23 @@ │ │ │ │ mov r5, fp │ │ │ │ b.n 2689a2 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ lsls r3, r7 │ │ │ │ add.w r9, r2, r3 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ strd r6, r6, [sp] │ │ │ │ subs r2, r5, r3 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r7 │ │ │ │ - bl 44e6c0 │ │ │ │ + bl 44e708 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 268964 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r2, [r4, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #612] @ (268c0c ) │ │ │ │ ldr r3, [pc, #572] @ (268be8 ) │ │ │ │ @@ -363105,26 +363103,26 @@ │ │ │ │ bne.w 2688d0 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2688d0 │ │ │ │ ldrb.w r1, [r6, #376] @ 0x178 │ │ │ │ movs r2, #1 │ │ │ │ lsr.w r1, r5, r1 │ │ │ │ - bl 441598 │ │ │ │ + bl 4415e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2688d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 264768 │ │ │ │ b.n 2688d0 │ │ │ │ add.w r5, r4, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2261 @ 0x8d5 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ bl 267b68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 268a94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add fp, r0 │ │ │ │ @@ -363226,22 +363224,22 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 268856 │ │ │ │ ldr r0, [pc, #212] @ (268c1c ) │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ lsrs r1, r7 │ │ │ │ b.n 268856 │ │ │ │ ldr r0, [pc, #192] @ (268c20 ) │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26873c │ │ │ │ bl 259bb4 │ │ │ │ mov r6, r0 │ │ │ │ b.n 26886a │ │ │ │ bl 25aab0 │ │ │ │ b.n 268a58 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -363285,51 +363283,51 @@ │ │ │ │ bl 1840d0 │ │ │ │ ands r2, r3 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r2 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ movs r3, r4 │ │ │ │ subs r5, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r1, #22 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r5, #16 │ │ │ │ + lsls r0, r6, #17 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r2, #16 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r0, #20 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #624] @ 268ec0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -363344,15 +363342,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #604] @ (268ecc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 268c8e │ │ │ │ ldr r3, [pc, #588] @ (268ed0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363379,56 +363377,56 @@ │ │ │ │ mov r0, r6 │ │ │ │ dmb ish │ │ │ │ bl 278604 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 268dac │ │ │ │ movs r0, #0 │ │ │ │ movs r5, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 268cdc │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fdf50 │ │ │ │ + bl 2fdf98 │ │ │ │ cbz r0, 268cea │ │ │ │ ldr.w r3, [r4, #228] @ 0xe4 │ │ │ │ cbz r3, 268d46 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cbnz r0, 268d46 │ │ │ │ mov r0, r4 │ │ │ │ bl 2686d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 268d9e │ │ │ │ blt.n 268da2 │ │ │ │ ldrd r3, r2, [r4, #152] @ 0x98 │ │ │ │ adds r3, r3, r0 │ │ │ │ str.w r3, [r4, #152] @ 0x98 │ │ │ │ adc.w r2, r2, r0, asr #31 │ │ │ │ ands.w r0, r5, #63 @ 0x3f │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ bne.n 268cda │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ subs r0, r0, r7 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r1, r8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 268cda │ │ │ │ ldr r3, [pc, #412] @ (268ed8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 268e6a │ │ │ │ movs r5, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 268eac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 268d6c │ │ │ │ dmb ish │ │ │ │ @@ -363458,20 +363456,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r5, #1 │ │ │ │ b.n 268d48 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ b.n 268d46 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a3c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 301a84 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 268eac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 268dd6 │ │ │ │ dmb ish │ │ │ │ @@ -363493,46 +363491,46 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (268edc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 268d6c │ │ │ │ bl 25ec08 │ │ │ │ cbz r0, 268e14 │ │ │ │ mov r0, r6 │ │ │ │ bl 25ec7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 268e96 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ bl 265ff8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ bics.w r5, r5, r0, asr #32 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r4 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363548,24 +363546,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 268d46 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (268ee8 ) │ │ │ │ mov r3, r1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 268d46 │ │ │ │ mov r5, r0 │ │ │ │ b.n 268d88 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (268edc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 268dd6 │ │ │ │ ldr r3, [pc, #60] @ (268eec ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #60] @ (268ef0 ) │ │ │ │ ldr r0, [pc, #64] @ (268ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -363573,35 +363571,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r3, r6 │ │ │ │ cbnz r5, 268ece │ │ │ │ @ instruction: 0xffff2164 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ movs r5, r5 │ │ │ │ - b.n 268b98 │ │ │ │ + b.n 268c28 │ │ │ │ movs r0, r4 │ │ │ │ - b.n 268bc4 │ │ │ │ + b.n 268c54 │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #660] @ (2691a0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -363620,15 +363618,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26910c │ │ │ │ bl 2729e4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ strb.w r0, [r5, #137] @ 0x89 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 268f54 │ │ │ │ ldr r3, [pc, #612] @ (2691b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363658,22 +363656,22 @@ │ │ │ │ bl 2686d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne.n 268f86 │ │ │ │ ldr r1, [pc, #548] @ (2691bc ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #3405 @ 0xd4d │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 278774 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 26907c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26918a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2690e8 │ │ │ │ @@ -363706,33 +363704,33 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ lsr.w r2, r3, r2 │ │ │ │ adds r2, #31 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ mov.w r8, r2, lsl #2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 301cd4 │ │ │ │ + bl 301d1c │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ bl 265ff8 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 268fee │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 269136 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26914e │ │ │ │ ldr r2, [pc, #364] @ (2691c8 ) │ │ │ │ ldr r3, [pc, #324] @ (2691a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363740,19 +363738,19 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 269186 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 301a7c │ │ │ │ + b.w 301ac4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a3c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 301a84 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26918a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2690a6 │ │ │ │ dmb ish │ │ │ │ @@ -363779,15 +363777,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #252] @ (2691d0 ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #3401 @ 0xd49 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ b.n 269084 │ │ │ │ movs r0, #1 │ │ │ │ bl 266250 │ │ │ │ b.n 268f5e │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -363796,15 +363794,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 268fc6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #212] @ (2691d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 268fc6 │ │ │ │ ldr r3, [pc, #200] @ (2691d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 268f30 │ │ │ │ ldr r3, [pc, #192] @ (2691dc ) │ │ │ │ @@ -363813,25 +363811,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 268f30 │ │ │ │ ldr r0, [pc, #184] @ (2691e0 ) │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 268f30 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3018e4 │ │ │ │ + bl 30192c │ │ │ │ ldr r1, [pc, #160] @ (2691e4 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 4429a4 │ │ │ │ + bl 4429ec │ │ │ │ b.n 2690a6 │ │ │ │ ldr r3, [pc, #136] @ (2691d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26905a │ │ │ │ ldr r3, [pc, #128] @ (2691dc ) │ │ │ │ @@ -363840,22 +363838,22 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26905a │ │ │ │ ldr r0, [pc, #128] @ (2691e8 ) │ │ │ │ movs r1, #1 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26905a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #88] @ (2691d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2690a6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2691ec ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #96] @ (2691f0 ) │ │ │ │ ldr r0, [pc, #96] @ (2691f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -363872,44 +363870,44 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + lsls r0, r2, #2 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #166 @ 0xa6 │ │ │ │ movs r3, r6 │ │ │ │ adds r6, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ - vhadd.u8 d0, d12, d18 │ │ │ │ + vhadd.u16 d16, d4, d18 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r4, #32 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - b.n 2698dc │ │ │ │ + b.n 26996c │ │ │ │ movs r0, r4 │ │ │ │ - b.n 269908 │ │ │ │ + b.n 269998 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 002691f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -363991,45 +363989,45 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r1, r1, r7 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ and.w r1, r1, #31 │ │ │ │ lsr.w r1, r0, r1 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ ands r0, r1 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 269308 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r3, r3, r4 │ │ │ │ and.w r3, r3, #31 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ ands r0, r3 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46ab38 │ │ │ │ subs r6, r6, r0 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ subs r3, r3, r6 │ │ │ │ str.w r3, [r0, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ sbc.w r3, r3, r6, asr #31 │ │ │ │ str.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r8, #340] @ 0x154 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #148] @ (2693c8 ) │ │ │ │ movw r2, #3011 @ 0xbc3 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ bne.n 269250 │ │ │ │ @@ -364048,53 +364046,53 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 4418f8 │ │ │ │ + bl 441940 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 2692e6 │ │ │ │ ldr r2, [pc, #68] @ (2693d0 ) │ │ │ │ ldr r0, [pc, #68] @ (2693d4 ) │ │ │ │ ldr r1, [pc, #72] @ (2693d8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r2, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ adds r0, #125 @ 0x7d │ │ │ │ - bl 443348 │ │ │ │ + bl 443390 │ │ │ │ b.n 26934e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #242 @ 0xf2 │ │ │ │ movs r3, r6 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4, #136]! @ 0x88 │ │ │ │ + stc2l 0, cr0, [ip, #136]! @ 0x88 │ │ │ │ str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [sl], #136 @ 0x88 │ │ │ │ + ldc2l 0, cr0, [r2], #136 @ 0x88 │ │ │ │ adds r3, #178 @ 0xb2 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002693dc : │ │ │ │ ldr r3, [pc, #116] @ (269454 ) │ │ │ │ ldr.w ip, [pc, #120] @ 269458 │ │ │ │ add r3, pc │ │ │ │ push {r4} │ │ │ │ @@ -364193,39 +364191,39 @@ │ │ │ │ str.w r3, [r0, #164] @ 0xa4 │ │ │ │ bne.n 2694a2 │ │ │ │ ldr r1, [pc, #40] @ (269514 ) │ │ │ │ mov.w r2, #3600 @ 0xe10 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ b.n 2694e8 │ │ │ │ nop │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfb5e0022 │ │ │ │ + @ instruction: 0xfba60022 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf20022 │ │ │ │ + @ instruction: 0xfb3a0022 │ │ │ │ │ │ │ │ 00269518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r0, 269548 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -364269,15 +364267,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ it cs │ │ │ │ orrcs.w r0, r0, #1 │ │ │ │ ands.w r4, r0, #255 @ 0xff │ │ │ │ beq.n 2695e2 │ │ │ │ movs r4, #1 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #136] @ (269644 ) │ │ │ │ ldr r3, [pc, #124] @ (26963c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364315,34 +364313,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (269654 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4078 @ 0xfee │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2695b2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ adds r1, #150 @ 0x96 │ │ │ │ movs r3, r6 │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #70 @ 0x46 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006c │ │ │ │ + bkpt 0x00b4 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ movs r3, r4 │ │ │ │ - vst1.8 {d16[1]}, [r0], r2 │ │ │ │ + @ instruction: 0xfa080022 │ │ │ │ │ │ │ │ 00269658 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #464] @ (269838 ) │ │ │ │ @@ -364352,15 +364350,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #460] @ (269840 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 269696 │ │ │ │ ldr r3, [pc, #440] @ (269844 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364378,32 +364376,32 @@ │ │ │ │ bl 264eac │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2696a2 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 43b730 │ │ │ │ + bl 43b778 │ │ │ │ str r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26979e │ │ │ │ ldr r3, [pc, #388] @ (26984c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ebd70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2696a2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 437418 │ │ │ │ + bl 437460 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2696a8 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269822 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 269738 │ │ │ │ bl 266b54 │ │ │ │ @@ -364442,18 +364440,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2696f6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #264] @ (269858 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2696f6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 269710 │ │ │ │ ldr r4, [r6, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2696fe │ │ │ │ mov r0, r4 │ │ │ │ bl 264eac │ │ │ │ cbz r0, 269782 │ │ │ │ @@ -364485,32 +364483,32 @@ │ │ │ │ ldr r2, [pc, #184] @ (269868 ) │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3667 @ 0xe53 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r4, [r6, #32] │ │ │ │ cbz r4, 2697e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 264eac │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2697e0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 2697e0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 43b7dc │ │ │ │ + bl 43b824 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2697c6 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 269822 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2697fc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 269712 │ │ │ │ @@ -364522,15 +364520,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2697f6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (269858 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 2697f6 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (26986c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (269870 ) │ │ │ │ ldr r0, [pc, #72] @ (269874 ) │ │ │ │ add r3, pc │ │ │ │ @@ -364555,24 +364553,24 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #238 @ 0xee │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ movs r5, r5 │ │ │ │ - ldrh.w r0, [r2, r2, lsl #2] │ │ │ │ - lsls r6, r3, #9 │ │ │ │ + ldr??.w r0, [sl, r2, lsl #2] │ │ │ │ + lsls r6, r4, #10 │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 26982c │ │ │ │ + ble.n 2698bc │ │ │ │ movs r0, r4 │ │ │ │ - bgt.n 269858 │ │ │ │ + ble.n 2698e8 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00269878 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -364591,15 +364589,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 225f84 │ │ │ │ bl 239298 │ │ │ │ mov r0, r4 │ │ │ │ bl 233470 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2698d0 │ │ │ │ ldr r3, [pc, #308] @ (2699fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364656,15 +364654,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2698e8 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #1 │ │ │ │ bl 2334ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2699cc │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2699d8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2699aa │ │ │ │ ldr r3, [pc, #160] @ (269a0c ) │ │ │ │ @@ -364700,18 +364698,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26996a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #84] @ (269a14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 26996a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 26995a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ (269a18 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #60] @ (269a1c ) │ │ │ │ ldr r0, [pc, #64] @ (269a20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -364719,15 +364717,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf74a0022 │ │ │ │ + @ instruction: 0xf7920022 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r6, r0] │ │ │ │ @@ -364736,19 +364734,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0024 │ │ │ │ + revsh r4, r5 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 269a6c │ │ │ │ + blt.n 269afc │ │ │ │ movs r0, r4 │ │ │ │ - blt.n 269a98 │ │ │ │ + blt.n 269928 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00269a24 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -364772,15 +364770,15 @@ │ │ │ │ bne.n 269a4a │ │ │ │ ldr.w r0, [r4, #340] @ 0x154 │ │ │ │ blx 181844 │ │ │ │ str.w r5, [r4, #340] @ 0x154 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 269a50 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 269a88 │ │ │ │ ldr r3, [pc, #136] @ (269b08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364791,20 +364789,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 264eac │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 269aa2 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 269aa2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ - bl 43b7dc │ │ │ │ + bl 43b824 │ │ │ │ str r5, [r4, #16] │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 269a8c │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 269aea │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 269ac8 │ │ │ │ ldr r0, [pc, #80] @ (269b0c ) │ │ │ │ add r0, pc │ │ │ │ @@ -364820,15 +364818,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 269ab8 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (269b10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 269ab8 │ │ │ │ ldr r3, [pc, #40] @ (269b14 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #40] @ (269b18 ) │ │ │ │ ldr r0, [pc, #40] @ (269b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -364842,19 +364840,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 269b3c │ │ │ │ + cbnz r2, 269b4e │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 269b44 │ │ │ │ + bge.n 269bd4 │ │ │ │ movs r0, r4 │ │ │ │ - bge.n 269b70 │ │ │ │ + bge.n 269c00 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00269b20 : │ │ │ │ b.w 262cc0 │ │ │ │ │ │ │ │ 00269b24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -364881,18 +364879,18 @@ │ │ │ │ str.w lr, [sp, #16] │ │ │ │ add.w r8, r3, r4, lsl #4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 269bec │ │ │ │ ldr r3, [pc, #568] @ (269dc0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [pc, #564] @ (269dc4 ) │ │ │ │ @@ -364904,15 +364902,15 @@ │ │ │ │ bne.w 269d26 │ │ │ │ ands.w sl, r4, #10 │ │ │ │ bne.n 269c18 │ │ │ │ bic.w r3, r4, #32 │ │ │ │ cmp r3, #16 │ │ │ │ bne.w 269d0a │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 269cd4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 269be8 │ │ │ │ ldrb.w r3, [r8, #12] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364968,15 +364966,15 @@ │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ add r2, r5 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 46a1a4 │ │ │ │ + bl 46a1ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ sub.w r1, r2, r1 │ │ │ │ itt eq │ │ │ │ streq.w r1, [r8, #4] │ │ │ │ ldreq.w r0, [sl, #336] @ 0x150 │ │ │ │ @@ -364989,15 +364987,15 @@ │ │ │ │ negs r6, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ands r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, r3, r2 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -365009,21 +365007,21 @@ │ │ │ │ strb.w r3, [r8, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 269d1a │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269bbc │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #0 │ │ │ │ andeq.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365037,21 +365035,21 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 263418 │ │ │ │ mov r5, r0 │ │ │ │ b.n 269bd8 │ │ │ │ ldr r0, [pc, #192] @ (269dcc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w fp, #21 │ │ │ │ b.n 269bec │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ - bl 3022e0 │ │ │ │ + bl 302328 │ │ │ │ b.n 269bb0 │ │ │ │ ldr r3, [pc, #168] @ (269dd0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269ba0 │ │ │ │ ldr r3, [pc, #156] @ (269dd4 ) │ │ │ │ @@ -365061,50 +365059,50 @@ │ │ │ │ bpl.w 269ba0 │ │ │ │ ldr r0, [pc, #148] @ (269dd8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 269ba0 │ │ │ │ cmp r3, #16 │ │ │ │ beq.w 269bb0 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 269d0a │ │ │ │ mov r0, r7 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ ands.w r1, r0, #255 @ 0xff │ │ │ │ bne.n 269d7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 269bb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 183038 │ │ │ │ b.n 269bb0 │ │ │ │ ldr r0, [pc, #92] @ (269ddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269d14 │ │ │ │ ldr r0, [pc, #88] @ (269de0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269d14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (269de4 ) │ │ │ │ add.w r4, sl, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269d14 │ │ │ │ mov fp, r5 │ │ │ │ b.n 269bec │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #200 @ 0xc8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -365113,23 +365111,23 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r3, r6 │ │ │ │ - cdp2 0, 2, cr0, cr14, cr2, {1} │ │ │ │ + cdp2 0, 7, cr0, cr6, cr2, {1} │ │ │ │ movs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ - ldc2 0, cr0, [lr, #136] @ 0x88 │ │ │ │ - ldc2l 0, cr0, [lr], #136 @ 0x88 │ │ │ │ - stc2 0, cr0, [r4, #-136] @ 0xffffff78 │ │ │ │ + stc2l 0, cr0, [lr, #-136] @ 0xffffff78 │ │ │ │ + stc2l 0, cr0, [r6, #136]! @ 0x88 │ │ │ │ + stc2l 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ + stc2l 0, cr0, [ip, #-136] @ 0xffffff78 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3664] @ 0xe50 │ │ │ │ mov r5, r2 │ │ │ │ ldr.w r2, [pc, #2884] @ 26a940 │ │ │ │ ldr.w r3, [pc, #2884] @ 26a944 │ │ │ │ @@ -365156,15 +365154,15 @@ │ │ │ │ ldr.w r3, [pc, #2832] @ 26a950 │ │ │ │ subs r4, r0, #3 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26a7d2 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a426 │ │ │ │ cmp r4, #1 │ │ │ │ bls.w 26a43c │ │ │ │ @@ -365183,18 +365181,18 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ubfx r3, r5, #0, #15 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a2ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a320 │ │ │ │ ldr.w r3, [pc, #2724] @ 26a958 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -365239,17 +365237,17 @@ │ │ │ │ beq.w 26a618 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ beq.w 26a37a │ │ │ │ ldr.w r0, [pc, #2612] @ 26a95c │ │ │ │ mov r1, r6 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r9, #21 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a92a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a448 │ │ │ │ @@ -365274,15 +365272,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25f654 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a5cc │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ clz r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ @@ -365299,36 +365297,36 @@ │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 269f3a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ negs r2, r3 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ b.n 269f94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a82c │ │ │ │ add.w sl, sp, #132 @ 0x84 │ │ │ │ movs r7, #0 │ │ │ │ strd r5, r6, [sp, #72] @ 0x48 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ blx 183038 │ │ │ │ mov r0, r8 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ strb.w r7, [sl, r4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, sl │ │ │ │ bl 23a69c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a394 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ @@ -365342,15 +365340,15 @@ │ │ │ │ movs r2, #28 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, r7, [sp, #104] @ 0x68 │ │ │ │ strd r7, r7, [sp, #112] @ 0x70 │ │ │ │ strd r7, r7, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ cmp r0, #28 │ │ │ │ bne.w 26a3b4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 26a6ea │ │ │ │ @@ -365373,37 +365371,37 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ negs r2, r3 │ │ │ │ str.w r9, [sp, #112] @ 0x70 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 26a6aa │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ - bl 46aaa0 │ │ │ │ + bl 46aae8 │ │ │ │ add.w r3, r0, #31 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ mov.w r9, r3, lsl #2 │ │ │ │ mov r0, r9 │ │ │ │ blx 181544 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 301e1c │ │ │ │ + bl 301e64 │ │ │ │ cmp r9, r0 │ │ │ │ bne.w 26a51a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a8b4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -365437,15 +365435,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 269558 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a8b8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add.w r2, r9, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ sub.w r5, r9, r0 │ │ │ │ mov sl, r0 │ │ │ │ mul.w r5, r3, r5 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 26a1d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -365494,15 +365492,15 @@ │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ mov r6, fp │ │ │ │ mov fp, r3 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bhi.n 26a126 │ │ │ │ mov r5, sl │ │ │ │ mov sl, fp │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ @@ -365511,34 +365509,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 269558 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a8c0 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [r4, #360] @ 0x168 │ │ │ │ mov r0, r8 │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #0 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 301f30 │ │ │ │ + bl 301f78 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 181844 │ │ │ │ b.n 26a3de │ │ │ │ mov r0, r8 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ ands.w r1, r0, #255 @ 0xff │ │ │ │ beq.w 26a5be │ │ │ │ ldr.w r0, [pc, #1832] @ 26a964 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269f36 │ │ │ │ mov r0, r4 │ │ │ │ bl 239580 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -365554,15 +365552,15 @@ │ │ │ │ cbz r5, 26a27c │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a53e │ │ │ │ bl 25f60c │ │ │ │ cbz r0, 26a298 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ bl 264eac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a582 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ @@ -365592,36 +365590,36 @@ │ │ │ │ bl 25d704 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269f94 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r9, r3 │ │ │ │ b.n 269f3a │ │ │ │ - bl 451678 │ │ │ │ + bl 4516c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269e9e │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ mov r4, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44f478 │ │ │ │ - bl 450698 │ │ │ │ + bl 44f4c0 │ │ │ │ + bl 4506e0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269eb2 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [pc, #1604] @ 26a968 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269f3a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w sl, sp, #132 @ 0x84 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [r3, #4] │ │ │ │ blx 183038 │ │ │ │ @@ -365638,30 +365636,30 @@ │ │ │ │ bl 256d98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a70e │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w r0, [pc, #1532] @ 26a96c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269f36 │ │ │ │ bl 25d704 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ clz r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 269fbe │ │ │ │ b.n 26a2e4 │ │ │ │ ldr.w r0, [pc, #1496] @ 26a970 │ │ │ │ mov r1, sl │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269f36 │ │ │ │ bl 25d704 │ │ │ │ b.n 269f36 │ │ │ │ ldr.w r3, [pc, #1468] @ 26a974 │ │ │ │ movw r2, #3076 @ 0xc04 │ │ │ │ @@ -365670,33 +365668,33 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 181844 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 26a2b2 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 26a3a4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ uxtb r4, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ strb.w r7, [sl, r4] │ │ │ │ mov r0, sl │ │ │ │ bl 23a69c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a89c │ │ │ │ bl 264eac │ │ │ │ @@ -365725,15 +365723,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 269f50 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr.w r3, [pc, #1312] @ 26a980 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 269f50 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 256d98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a77e │ │ │ │ movs r3, #0 │ │ │ │ @@ -365753,102 +365751,102 @@ │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ beq.w 26a5e0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne.w 269f26 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ cmp r7, #1 │ │ │ │ mov r9, r0 │ │ │ │ bne.w 26a8e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ negs r7, r3 │ │ │ │ cmp r0, r7 │ │ │ │ bhi.w 26a8da │ │ │ │ ldr.w r3, [pc, #1192] @ 26a984 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 3022e0 │ │ │ │ + bl 302328 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ - bl 2fe7bc │ │ │ │ + bl 2fe804 │ │ │ │ adds r0, #1 │ │ │ │ bne.w 269f94 │ │ │ │ ldr.w r0, [pc, #1160] @ 26a988 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr.w r0, [pc, #1148] @ 26a98c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 269f36 │ │ │ │ ldr.w r3, [pc, #1140] @ 26a990 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1136] @ 26a994 │ │ │ │ ldr.w r1, [pc, #1136] @ 26a998 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #580 @ 0x244 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4186 @ 0x105a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26a3d8 │ │ │ │ blx 181f0c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ negs r3, r3 │ │ │ │ cmp r3, r0 │ │ │ │ it cc │ │ │ │ movcc r3, r0 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 26a27c │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ beq.w 26a27c │ │ │ │ strd r0, r1, [sp] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr.w r0, [pc, #1064] @ 26a99c │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a3a4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrd r2, r3, [r3, #80] @ 0x50 │ │ │ │ cmp r5, r3 │ │ │ │ it eq │ │ │ │ cmpeq r6, r2 │ │ │ │ beq.w 26a298 │ │ │ │ ldr.w r0, [pc, #1036] @ 26a9a0 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a3a4 │ │ │ │ clz fp, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov.w fp, fp, lsr #5 │ │ │ │ b.n 26a2b2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ negs r2, r3 │ │ │ │ asrs r3, r2, #31 │ │ │ │ bl 269518 │ │ │ │ @@ -365872,30 +365870,30 @@ │ │ │ │ add.w r3, r3, #608 @ 0x260 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #4115 @ 0x1013 │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 26a3d8 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ bl 277b68 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.w 26a2de │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r9, r3 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ b.n 269f3a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ subs r3, r2, r3 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ @@ -365931,35 +365929,35 @@ │ │ │ │ ldr r0, [pc, #804] @ (26a9b8 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r6, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26a496 │ │ │ │ ldr r3, [pc, #784] @ (26a9bc ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #784] @ (26a9c0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #784] @ (26a9c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #580 @ 0x244 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #4174 @ 0x104e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26a3d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r9, r6 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269f3a │ │ │ │ bl 25d704 │ │ │ │ b.n 269f3a │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ @@ -365970,15 +365968,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #3085 @ 0xc0d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26a3d4 │ │ │ │ bl 272a10 │ │ │ │ cbnz r0, 26a748 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a36c │ │ │ │ @@ -365991,15 +365989,15 @@ │ │ │ │ bne.w 26a36c │ │ │ │ ldr r3, [pc, #672] @ (26a9d4 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #668] @ (26a9d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a36c │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r1, #0] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a368 │ │ │ │ @@ -366035,20 +366033,20 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b.n 26a482 │ │ │ │ ldr r0, [pc, #560] @ (26a9dc ) │ │ │ │ mov fp, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.w 269f36 │ │ │ │ ldr r0, [pc, #552] @ (26a9e0 ) │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ bl 256d98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a36c │ │ │ │ bl 272a10 │ │ │ │ b.n 26a36c │ │ │ │ ldr r3, [pc, #528] @ (26a9e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -366058,15 +366056,15 @@ │ │ │ │ ldr r3, [pc, #464] @ (26a9b4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 269e52 │ │ │ │ ldr r0, [pc, #504] @ (26a9e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 269e52 │ │ │ │ ldr r3, [pc, #496] @ (26a9ec ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269f5a │ │ │ │ ldr r3, [pc, #424] @ (26a9b4 ) │ │ │ │ @@ -366076,104 +366074,104 @@ │ │ │ │ bpl.w 269f5a │ │ │ │ ldr r3, [pc, #472] @ (26a9f0 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [pc, #472] @ (26a9f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [r3, #128] @ 0x80 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.w 269f5a │ │ │ │ bl 25f5e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269f94 │ │ │ │ b.n 26a5e0 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ - bl 301e1c │ │ │ │ + bl 301e64 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a1c2 │ │ │ │ mov sl, r6 │ │ │ │ mov r6, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - bl 3018e4 │ │ │ │ + bl 30192c │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ adds.w r2, r9, r3 │ │ │ │ mov r3, r9 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #384] @ (26a9f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 26a3d8 │ │ │ │ ldr r0, [pc, #364] @ (26a9fc ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a7c2 │ │ │ │ ldr r0, [pc, #352] @ (26aa00 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a7c2 │ │ │ │ mvn.w r9, #21 │ │ │ │ b.w 269f5a │ │ │ │ movs r5, #0 │ │ │ │ b.n 26a1f0 │ │ │ │ mov sl, fp │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 26a3d8 │ │ │ │ ldr r0, [pc, #312] @ (26aa04 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a3a4 │ │ │ │ ldr r0, [pc, #300] @ (26aa08 ) │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a50c │ │ │ │ ldr r0, [pc, #288] @ (26aa0c ) │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a50c │ │ │ │ ldr r3, [pc, #280] @ (26aa10 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #276] @ (26aa14 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add.w r1, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a36c │ │ │ │ ldr r1, [pc, #260] @ (26aa18 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #260] @ (26aa1c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26a47e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #244] @ (26aa20 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #244] @ (26aa24 ) │ │ │ │ ldr r0, [pc, #244] @ (26aa28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -366188,88 +366186,88 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #246 @ 0xf6 │ │ │ │ movs r3, r6 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + setend le │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u8 q0, d0, d18 │ │ │ │ + vaddl.u8 q8, d8, d18 │ │ │ │ movs r7, #162 @ 0xa2 │ │ │ │ movs r3, r6 │ │ │ │ - ldr.w r0, [sl, #34] @ 0x22 │ │ │ │ - str??.w r0, [r6, r2, lsl #2] │ │ │ │ - @ instruction: 0xf7160022 │ │ │ │ - @ instruction: 0xfa320022 │ │ │ │ - str??.w r0, [r4, r2, lsl #2] │ │ │ │ - ldc 0, cr0, [lr], {34} @ 0x22 │ │ │ │ + vld4.8 {d0-d3}, [r2 :128], r2 │ │ │ │ + strh.w r0, [lr, #34] @ 0x22 │ │ │ │ + @ instruction: 0xf75e0022 │ │ │ │ + @ instruction: 0xfa7a0022 │ │ │ │ + strh.w r0, [ip, #34] @ 0x22 │ │ │ │ + stcl 0, cr0, [r6], #-136 @ 0xffffff78 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr??.w r0, [r6, r2, lsl #2] │ │ │ │ - ldr??.w r0, [r6, r2, lsl #2] │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + ldrsb.w r0, [lr, #34] @ 0x22 │ │ │ │ + ldrsh.w r0, [lr, #34] @ 0x22 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf7d60022 │ │ │ │ - @ instruction: 0xeab20022 │ │ │ │ - @ instruction: 0xf7fa0022 │ │ │ │ - strb.w r0, [r2, r2, lsl #2] │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + ldrb.w r0, [lr, r2, lsl #2] │ │ │ │ + @ instruction: 0xeafa0022 │ │ │ │ + str.w r0, [r2, r2, lsl #2] │ │ │ │ + str.w r0, [sl, r2, lsl #2] │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf7220022 │ │ │ │ - strd r0, r0, [r8, #136]! @ 0x88 │ │ │ │ + @ instruction: 0xf76a0022 │ │ │ │ + bics.w r0, r0, r2, asr #32 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, #10616832 @ 0xa20000 │ │ │ │ - add r5, sp, #832 @ 0x340 │ │ │ │ + @ instruction: 0xf5960022 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - addw r0, lr, #2082 @ 0x822 │ │ │ │ - stmdb r6!, {r1, r5} │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + @ instruction: 0xf6560022 │ │ │ │ + strd r0, r0, [lr, #-136]! @ 0x88 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ movs r5, r5 │ │ │ │ - sbcs.w r0, lr, #10616832 @ 0xa20000 │ │ │ │ - strd r0, r0, [r6], #136 @ 0x88 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + rsb r0, r6, #10616832 @ 0xa20000 │ │ │ │ + stmdb lr!, {r1, r5} │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ movs r5, r5 │ │ │ │ - eor.w r0, r8, #10616832 @ 0xa20000 │ │ │ │ - and.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ - stmdb r0, {r1, r5} │ │ │ │ + @ instruction: 0xf4d00022 │ │ │ │ + orr.w r0, r8, #10616832 @ 0xa20000 │ │ │ │ + strd r0, r0, [r8, #-136] @ 0x88 │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf38c0022 │ │ │ │ + @ instruction: 0xf3d40022 │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #960] @ (26adb4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movt r0, #10274 @ 0x2822 │ │ │ │ - @ instruction: 0xf4c40022 │ │ │ │ - @ instruction: 0xe8580022 │ │ │ │ - @ instruction: 0xe8340022 │ │ │ │ - @ instruction: 0xe81a0022 │ │ │ │ - adcs.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ - adds.w r0, r2, #10616832 @ 0xa20000 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + @ instruction: 0xf70a0022 │ │ │ │ + add.w r0, ip, #10616832 @ 0xa20000 │ │ │ │ + stmia.w r0!, {r1, r5} │ │ │ │ + ldrd r0, r0, [ip], #-136 @ 0x88 │ │ │ │ + strd r0, r0, [r2], #-136 @ 0x88 │ │ │ │ + @ instruction: 0xf5980022 │ │ │ │ + adcs.w r0, sl, #10616832 @ 0xa20000 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ movs r5, r5 │ │ │ │ - movt r0, #34 @ 0x22 │ │ │ │ - add r3, sp, #432 @ 0x1b0 │ │ │ │ + @ instruction: 0xf3080022 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r5, r5 │ │ │ │ - subw r0, sl, #34 @ 0x22 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + @ instruction: 0xf2f20022 │ │ │ │ + add r3, sp, #616 @ 0x268 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4} │ │ │ │ movs r0, r4 │ │ │ │ - ldmia r3, {r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026aa2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -366285,15 +366283,15 @@ │ │ │ │ movw r2, #3986 @ 0xf92 │ │ │ │ ldr r1, [pc, #788] @ (26ad6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ blx r4 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26aa78 │ │ │ │ ldr r3, [pc, #768] @ (26ad70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366325,28 +366323,28 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r7, r7, r1 │ │ │ │ str.w r2, [r8, #164] @ 0xa4 │ │ │ │ strd r3, r7, [r8, #104] @ 0x68 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26aa8e │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ad4c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26aca0 │ │ │ │ ldr r3, [pc, #660] @ (26ad7c ) │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ad08 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26ab0a │ │ │ │ ldr r3, [pc, #624] @ (26ad70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366388,15 +366386,15 @@ │ │ │ │ beq.n 26ac60 │ │ │ │ mov.w sl, #0 │ │ │ │ b.n 26ab24 │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441b74 │ │ │ │ + bl 441bbc │ │ │ │ mov sl, r0 │ │ │ │ cmp r4, r0 │ │ │ │ bhi.n 26ab98 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ab60 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ @@ -366405,15 +366403,15 @@ │ │ │ │ bcs.n 26ab60 │ │ │ │ ldr.w lr, [sp] │ │ │ │ mov r4, sl │ │ │ │ b.n 26ab48 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441c2c │ │ │ │ + bl 441c74 │ │ │ │ mov r8, r0 │ │ │ │ cmp sl, r0 │ │ │ │ bhi.w 26ad34 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ab60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -366458,42 +366456,42 @@ │ │ │ │ bne.n 26abda │ │ │ │ ldr.w r0, [r8, #372] @ 0x174 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26abda │ │ │ │ ldrb.w r1, [r8, #376] @ 0x178 │ │ │ │ movs r2, #1 │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ - bl 441598 │ │ │ │ + bl 4415e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26abda │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 264768 │ │ │ │ b.n 26abda │ │ │ │ ldr.w ip, [sp] │ │ │ │ mov r5, r8 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr.w r0, [r8, #12] │ │ │ │ b.n 26ab48 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ad4c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26acc4 │ │ │ │ ldr r3, [pc, #276] @ (26ad88 ) │ │ │ │ movw r2, #4021 @ 0xfb5 │ │ │ │ ldr r1, [pc, #276] @ (26ad8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26ace6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -366509,29 +366507,29 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26aae6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #216] @ (26ad90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 26aae6 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26ac70 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #180] @ (26ad90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 26ac70 │ │ │ │ ldr r3, [pc, #172] @ (26ad94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ac8a │ │ │ │ ldr r3, [pc, #164] @ (26ad98 ) │ │ │ │ @@ -366539,15 +366537,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ac8a │ │ │ │ ldr r0, [pc, #160] @ (26ad9c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldr r3, [pc, #148] @ (26ada0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26aaf2 │ │ │ │ ldr r3, [pc, #128] @ (26ad98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -366556,15 +366554,15 @@ │ │ │ │ bpl.w 26aaf2 │ │ │ │ ldr r3, [pc, #128] @ (26ada4 ) │ │ │ │ ldr r0, [pc, #132] @ (26ada8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3, #160] @ 0xa0 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26aaf2 │ │ │ │ ldr r3, [pc, #116] @ (26adac ) │ │ │ │ movw r2, #825 @ 0x339 │ │ │ │ ldr r1, [pc, #116] @ (26adb0 ) │ │ │ │ ldr r0, [pc, #116] @ (26adb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -366582,15 +366580,15 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #728] @ (26b044 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 26a888 │ │ │ │ + b.n 26a918 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #552] @ (26afa4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ @@ -366598,38 +366596,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #240] @ (26ae78 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #592] @ (26afdc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 26b464 │ │ │ │ + b.n 26b4f4 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2580022 │ │ │ │ + subw r0, r0, #34 @ 0x22 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #928] @ (26b148 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf1ee0022 │ │ │ │ - add r7, pc, #280 @ (adr r7, 26aec8 ) │ │ │ │ + @ instruction: 0xf2360022 │ │ │ │ + add r7, pc, #568 @ (adr r7, 26afe8 ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b2fc │ │ │ │ + b.n 26b38c │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf1fe0022 │ │ │ │ - add r7, pc, #192 @ (adr r7, 26ae7c ) │ │ │ │ + movw r0, #24610 @ 0x6022 │ │ │ │ + add r7, pc, #480 @ (adr r7, 26af9c ) │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r4 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026adc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -366661,27 +366659,27 @@ │ │ │ │ beq.n 26ae5c │ │ │ │ ldr r2, [pc, #568] @ (26b04c ) │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #556] @ (26b050 ) │ │ │ │ ldr r2, [pc, #556] @ (26b054 ) │ │ │ │ ldr r1, [pc, #560] @ (26b058 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ movw r2, #4565 @ 0x11d5 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366699,15 +366697,15 @@ │ │ │ │ bic.w r0, r2, #7 │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r3, #63 @ 0x3f │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 181704 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -366722,36 +366720,36 @@ │ │ │ │ ldr r1, [pc, #444] @ (26b064 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #4583 @ 0x11e7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ blx 181844 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ite ne │ │ │ │ @@ -366774,15 +366772,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #4592 @ 0x11f0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26aebe │ │ │ │ ldrd r0, r7, [sp, #48] @ 0x30 │ │ │ │ movw r1, #52719 @ 0xcdef │ │ │ │ movt r1, #35243 @ 0x89ab │ │ │ │ movw r2, #17767 @ 0x4567 │ │ │ │ movt r2, #291 @ 0x123 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -366790,15 +366788,15 @@ │ │ │ │ cmpeq r0, r1 │ │ │ │ bne.n 26afe8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 441958 │ │ │ │ + bl 4419a0 │ │ │ │ ldr.w r1, [r5, #340] @ 0x154 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r7, #32 │ │ │ │ bhi.n 26b00e │ │ │ │ negs r0, r7 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ and.w r0, r0, #31 │ │ │ │ @@ -366835,15 +366833,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26ae0a │ │ │ │ ldr r0, [pc, #160] @ (26b07c ) │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 26ae0a │ │ │ │ ldr r3, [pc, #148] @ (26b080 ) │ │ │ │ movw r2, #4599 @ 0x11f7 │ │ │ │ ldr r1, [pc, #148] @ (26b084 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -366851,20 +366849,20 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26aebe │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4411ec │ │ │ │ + bl 441234 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 26af8c │ │ │ │ ldr r2, [pc, #108] @ (26b08c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26af9e │ │ │ │ @@ -366872,80 +366870,80 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26af9e │ │ │ │ ldr r0, [pc, #92] @ (26b090 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26af9e │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #88] @ (26b0a4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #368 @ (adr r6, 26b1c4 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 26b2e4 ) │ │ │ │ movs r5, r5 │ │ │ │ - sbc.w r0, sl, #34 @ 0x22 │ │ │ │ - b.n 26b3c4 │ │ │ │ + subs.w r0, r2, #34 @ 0x22 │ │ │ │ + b.n 26b454 │ │ │ │ movs r2, r4 │ │ │ │ - adds.w r0, r8, #34 @ 0x22 │ │ │ │ - add r5, pc, #880 @ (adr r5, 26b3d4 ) │ │ │ │ + sbc.w r0, r0, #34 @ 0x22 │ │ │ │ + add r6, pc, #144 @ (adr r6, 26b0f4 ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b2d8 │ │ │ │ + b.n 26b368 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf0d40022 │ │ │ │ - add r5, pc, #376 @ (adr r5, 26b1e8 ) │ │ │ │ + adds.w r0, ip, #34 @ 0x22 │ │ │ │ + add r5, pc, #664 @ (adr r5, 26b308 ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b1e8 │ │ │ │ + b.n 26b278 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q0, d2, d18 │ │ │ │ - orr.w r0, r4, #34 @ 0x22 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + vaddl.s16 q8, d10, d18 │ │ │ │ + eor.w r0, ip, #34 @ 0x22 │ │ │ │ + b.n 26b0f4 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #544 @ (adr r4, 26b2ac ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 26b3cc ) │ │ │ │ movs r5, r5 │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, ip, #34 @ 0x22 │ │ │ │ + orns r0, r4, #34 @ 0x22 │ │ │ │ │ │ │ │ 0026b094 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 301a7c │ │ │ │ + b.w 301ac4 │ │ │ │ │ │ │ │ 0026b0b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #52] @ (26b0fc ) │ │ │ │ sub sp, #16 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 43c97c │ │ │ │ + bl 43c9c4 │ │ │ │ ldr r3, [pc, #40] @ (26b100 ) │ │ │ │ ldr r0, [pc, #40] @ (26b104 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -366957,15 +366955,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ee330 │ │ │ │ nop │ │ │ │ mov r2, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r3, [r0, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26b180 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ @@ -367287,59 +367285,58 @@ │ │ │ │ movw r2, #629 @ 0x275 │ │ │ │ ldr r1, [pc, #152] @ (26b4b4 ) │ │ │ │ ldr r0, [pc, #152] @ (26b4b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - ldrd r0, r0, [r2, #-140] @ 0x8c │ │ │ │ - cdp 0, 12, cr0, cr6, cr2, {1} │ │ │ │ - ldmdb r6!, {r0, r1, r5} │ │ │ │ - cdp 0, 13, cr0, cr0, cr2, {1} │ │ │ │ - cdp 0, 12, cr0, cr10, cr2, {1} │ │ │ │ - cdp 0, 12, cr0, cr10, cr2, {1} │ │ │ │ - cdp 0, 12, cr0, cr14, cr2, {1} │ │ │ │ - cdp 0, 4, cr0, cr2, cr2, {1} │ │ │ │ - cdp 0, 12, cr0, cr0, cr2, {1} │ │ │ │ - @ instruction: 0xe8c20023 │ │ │ │ - cdp 0, 3, cr0, cr10, cr2, {1} │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + @ instruction: 0xe99a0023 │ │ │ │ + vhadd.s8 d0, d14, d18 │ │ │ │ + ldrd r0, r0, [lr, #-140]! @ 0x8c │ │ │ │ + vhadd.s16 d0, d8, d18 │ │ │ │ + vhadd.s16 d0, d2, d18 │ │ │ │ + vhadd.s16 d0, d2, d18 │ │ │ │ + vhadd.s16 d0, d6, d18 │ │ │ │ + cdp 0, 8, cr0, cr10, cr2, {1} │ │ │ │ + vhadd.s8 d0, d8, d18 │ │ │ │ + stmdb sl, {r0, r1, r5} │ │ │ │ + cdp 0, 8, cr0, cr2, cr2, {1} │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ movs r5, r4 │ │ │ │ - strd r0, r0, [r4], #-140 @ 0x8c │ │ │ │ - cdp 0, 6, cr0, cr12, cr2, {1} │ │ │ │ - @ instruction: 0xe83e0023 │ │ │ │ + stmia.w ip!, {r0, r1, r5} │ │ │ │ + cdp 0, 11, cr0, cr4, cr2, {1} │ │ │ │ + stmia.w r6, {r0, r1, r5} │ │ │ │ + cdp 0, 11, cr0, cr6, cr2, {1} │ │ │ │ + cdp 0, 7, cr0, cr4, cr2, {1} │ │ │ │ + @ instruction: 0xe8500023 │ │ │ │ + cdp 0, 9, cr0, cr0, cr2, {1} │ │ │ │ + cdp 0, 3, cr0, cr2, cr2, {1} │ │ │ │ + @ instruction: 0xe80a0023 │ │ │ │ + cdp 0, 7, cr0, cr14, cr2, {1} │ │ │ │ + b.n 26b468 │ │ │ │ + movs r3, r4 │ │ │ │ cdp 0, 6, cr0, cr14, cr2, {1} │ │ │ │ - cdp 0, 2, cr0, cr12, cr2, {1} │ │ │ │ - @ instruction: 0xe8080023 │ │ │ │ - cdp 0, 4, cr0, cr8, cr2, {1} │ │ │ │ - stcl 0, cr0, [sl, #136]! @ 0x88 │ │ │ │ - b.n 26b400 │ │ │ │ - movs r3, r4 │ │ │ │ - cdp 0, 3, cr0, cr6, cr2, {1} │ │ │ │ - b.n 26b3d8 │ │ │ │ - movs r3, r4 │ │ │ │ - cdp 0, 2, cr0, cr6, cr2, {1} │ │ │ │ - ldc 0, cr0, [ip, #136] @ 0x88 │ │ │ │ - b.n 26b35c │ │ │ │ + stcl 0, cr0, [r4, #136]! @ 0x88 │ │ │ │ + b.n 26b3ec │ │ │ │ movs r3, r4 │ │ │ │ - ldcl 0, cr0, [sl, #136] @ 0x88 │ │ │ │ - b.n 26b33c │ │ │ │ + cdp 0, 2, cr0, cr2, cr2, {1} │ │ │ │ + b.n 26b3cc │ │ │ │ movs r3, r4 │ │ │ │ - ldc 0, cr0, [r2, #136] @ 0x88 │ │ │ │ - ldc 0, cr0, [ip], #136 @ 0x88 │ │ │ │ - b.n 26b2f0 │ │ │ │ + ldcl 0, cr0, [sl, #136] @ 0x88 │ │ │ │ + stc 0, cr0, [r4, #-136] @ 0xffffff78 │ │ │ │ + b.n 26b380 │ │ │ │ movs r3, r4 │ │ │ │ - stc 0, cr0, [r2], #136 @ 0x88 │ │ │ │ - stc 0, cr0, [ip, #-136]! @ 0xffffff78 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + stcl 0, cr0, [sl], #136 @ 0x88 │ │ │ │ + ldcl 0, cr0, [r4, #-136]! @ 0xffffff78 │ │ │ │ + str r4, [r0, #56] @ 0x38 │ │ │ │ movs r0, r4 │ │ │ │ - add r3, pc, #72 @ (adr r3, 26b4fc ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 26b61c ) │ │ │ │ movs r5, r5 │ │ │ │ - ldc 0, cr0, [r8, #-136]! @ 0xffffff78 │ │ │ │ - stcl 0, cr0, [sl, #-136] @ 0xffffff78 │ │ │ │ + stc 0, cr0, [r0, #136] @ 0x88 │ │ │ │ + ldc 0, cr0, [r2, #136] @ 0x88 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ (26b534 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -367470,15 +367467,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (26b64c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (26b650 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #1 │ │ │ │ blx 183594 │ │ │ │ ldr r3, [pc, #52] @ (26b654 ) │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ ldr r1, [pc, #52] @ (26b658 ) │ │ │ │ ldr r0, [pc, #52] @ (26b65c ) │ │ │ │ add r3, pc │ │ │ │ @@ -367489,25 +367486,25 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r7, #20] │ │ │ │ movs r3, r6 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ movs r3, r6 │ │ │ │ ldr r6, [r2, #20] │ │ │ │ movs r3, r6 │ │ │ │ - add r1, pc, #464 @ (adr r1, 26b814 ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 26b934 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb9a0022 │ │ │ │ @ instruction: 0xebe20022 │ │ │ │ - add r1, pc, #152 @ (adr r1, 26b6e8 ) │ │ │ │ + stc 0, cr0, [sl], #-136 @ 0xffffff78 │ │ │ │ + add r1, pc, #440 @ (adr r1, 26b808 ) │ │ │ │ movs r5, r5 │ │ │ │ - sub.w r0, lr, r2, asr #32 │ │ │ │ - add r1, pc, #40 @ (adr r1, 26b680 ) │ │ │ │ + @ instruction: 0xebf60022 │ │ │ │ + add r1, pc, #328 @ (adr r1, 26b7a0 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb300022 │ │ │ │ - rsbs r0, r0, r2, asr #32 │ │ │ │ + sbcs.w r0, r8, r2, asr #32 │ │ │ │ + ldc 0, cr0, [r8], {34} @ 0x22 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ blx 181844 │ │ │ │ @@ -367562,15 +367559,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ bl 26b688 │ │ │ │ b.n 26b6ae │ │ │ │ ldr r0, [pc, #52] @ (26b734 ) │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [pc, #44] @ (26b738 ) │ │ │ │ ldr r1, [pc, #48] @ (26b73c ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ @@ -367581,22 +367578,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (26b744 ) │ │ │ │ ldr r0, [pc, #32] @ (26b748 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ - adds.w r0, lr, r2, asr #32 │ │ │ │ - add r0, pc, #136 @ (adr r0, 26b7c4 ) │ │ │ │ + sbc.w r0, r6, r2, asr #32 │ │ │ │ + add r0, pc, #424 @ (adr r0, 26b8e4 ) │ │ │ │ movs r5, r5 │ │ │ │ - orr.w r0, r6, r2, asr #32 │ │ │ │ - add r0, pc, #32 @ (adr r0, 26b764 ) │ │ │ │ + eor.w r0, lr, r2, asr #32 │ │ │ │ + add r0, pc, #320 @ (adr r0, 26b884 ) │ │ │ │ movs r5, r5 │ │ │ │ - bic.w r0, lr, r2, asr #32 │ │ │ │ - adds.w r0, r6, r2, asr #32 │ │ │ │ + orns r0, r6, r2, asr #32 │ │ │ │ + adcs.w r0, lr, r2, asr #32 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #88] @ (26b7b8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -367605,51 +367602,51 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 26b79a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #8 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30267c │ │ │ │ + bl 3026c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30267c │ │ │ │ + bl 3026c4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 301a7c │ │ │ │ + b.w 301ac4 │ │ │ │ ldr r0, [pc, #36] @ (26b7c0 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26b76e │ │ │ │ ldr r0, [pc, #28] @ (26b7c4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26b76e │ │ │ │ ldr r0, [pc, #24] @ (26b7c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26b76e │ │ │ │ lsrs r2, r4, #30 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead40022 │ │ │ │ + adds.w r0, ip, r2, asr #32 │ │ │ │ ldr r3, [pc, #24] @ (26b7e8 ) │ │ │ │ ldr r2, [pc, #28] @ (26b7ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ cbnz r0, 26b7e2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367691,15 +367688,15 @@ │ │ │ │ cbz r3, 26b872 │ │ │ │ ldr r3, [pc, #136] @ (26b8c0 ) │ │ │ │ add.w r0, r6, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 446ea4 │ │ │ │ + bl 446eec │ │ │ │ cbz r0, 26b888 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #116] @ (26b8c4 ) │ │ │ │ ldr r3, [pc, #100] @ (26b8b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -367712,32 +367709,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #12 │ │ │ │ add.w r0, r6, #72 @ 0x48 │ │ │ │ - bl 446ed0 │ │ │ │ + bl 446f18 │ │ │ │ ldr r0, [pc, #72] @ (26b8c8 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 26b84a │ │ │ │ add r7, sp, #52 @ 0x34 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 446ed0 │ │ │ │ + bl 446f18 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ - bl 446ed0 │ │ │ │ + bl 446f18 │ │ │ │ ldr r0, [pc, #48] @ (26b8cc ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 26b84c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r7, #27 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367745,16 +367742,16 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #26 │ │ │ │ movs r3, r6 │ │ │ │ - bic.w r0, ip, r2, asr #32 │ │ │ │ - bics.w r0, ip, r2, asr #32 │ │ │ │ + orns r0, r4, r2, asr #32 │ │ │ │ + eor.w r0, r4, r2, asr #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #148] @ (26b978 ) │ │ │ │ ldr r3, [pc, #152] @ (26b97c ) │ │ │ │ @@ -367769,32 +367766,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ mov r1, r5 │ │ │ │ uxtb r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #100] @ (26b984 ) │ │ │ │ strb r4, [r5, r2] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 26b92a │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #22 │ │ │ │ beq.n 26b964 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r5 │ │ │ │ blx 182eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26b924 │ │ │ │ str r4, [r7, #0] │ │ │ │ ldr r2, [pc, #72] @ (26b988 ) │ │ │ │ ldr r3, [pc, #56] @ (26b97c ) │ │ │ │ @@ -367811,39 +367808,39 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #36] @ (26b98c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 26b93e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r3, #24 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #24 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #23 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xe9980022 │ │ │ │ + strd r0, r0, [r0, #136]! @ 0x88 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ (26b9c4 ) │ │ │ │ ldr r2, [pc, #36] @ (26b9c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - bl 2f0e04 │ │ │ │ + bl 2f0e4c │ │ │ │ cmp r0, r4 │ │ │ │ ite ge │ │ │ │ movge r0, #0 │ │ │ │ movlt r0, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -367855,15 +367852,15 @@ │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f0e04 │ │ │ │ + bl 2f0e4c │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -367888,15 +367885,15 @@ │ │ │ │ mov r2, sp │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx r3 │ │ │ │ cbz r0, 26ba60 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26ba38 │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #84] @ (26ba90 ) │ │ │ │ ldr r3, [pc, #80] @ (26ba8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -367927,19 +367924,19 @@ │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ lsrs r2, r7, #19 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #19 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b850 │ │ │ │ + b.n 26b8e0 │ │ │ │ movs r2, r4 │ │ │ │ - sxtb r6, r0 │ │ │ │ + uxth r6, r1 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367950,59 +367947,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 26bb22 │ │ │ │ uxtb r3, r6 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ bne.n 26bb14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ ldr.w r3, [r5, #284] @ 0x11c │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 26babc │ │ │ │ ldr r0, [pc, #60] @ (26bb34 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (26bb38 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26bb02 │ │ │ │ ldr r1, [pc, #24] @ (26bb3c ) │ │ │ │ ldr r0, [pc, #24] @ (26bb40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26bb02 │ │ │ │ nop │ │ │ │ - strd r0, r0, [r8], #-136 @ 0x88 │ │ │ │ - @ instruction: 0xe82a0022 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldmia.w r0!, {r1, r5} │ │ │ │ + ldrd r0, r0, [r2], #-136 @ 0x88 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bb34 │ │ │ │ - movs r2, r4 │ │ │ │ + strex r0, r0, [r0, #136] @ 0x88 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ (26bc1c ) │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #200] @ (26bc20 ) │ │ │ │ @@ -368015,15 +368011,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r1, 26bb92 │ │ │ │ cbnz r2, 26bbd2 │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2ffe88 │ │ │ │ + bl 2ffed0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -368048,15 +368044,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (26bc2c ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #973 @ 0x3cd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26bb7e │ │ │ │ ldr r2, [pc, #92] @ (26bc30 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26bb6c │ │ │ │ ldr r2, [pc, #84] @ (26bc34 ) │ │ │ │ @@ -368065,15 +368061,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.n 26bb6c │ │ │ │ ldr r0, [pc, #76] @ (26bc38 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26bb96 │ │ │ │ b.n 26bb6c │ │ │ │ ldr r2, [pc, #44] @ (26bc30 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -368088,26 +368084,25 @@ │ │ │ │ add r2, pc │ │ │ │ b.n 26bbea │ │ │ │ nop │ │ │ │ lsrs r2, r5, #14 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xe8060022 │ │ │ │ - b.n 26b754 │ │ │ │ + strex r0, r0, [lr, #136] @ 0x88 │ │ │ │ + b.n 26b7e4 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26bbbc │ │ │ │ - movs r2, r4 │ │ │ │ - b.n 26bb64 │ │ │ │ + @ instruction: 0xe8080022 │ │ │ │ + b.n 26bbf4 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #172] @ 26bd00 │ │ │ │ @@ -368156,166 +368151,166 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #88] @ (26bd14 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #88] @ (26bd18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26bc90 │ │ │ │ ldr r3, [pc, #80] @ (26bd1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26bc90 │ │ │ │ ldr r3, [pc, #72] @ (26bd20 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bc90 │ │ │ │ ldr r0, [pc, #68] @ (26bd24 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26bc90 │ │ │ │ ldr r1, [pc, #60] @ (26bd28 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #60] @ (26bd2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26bc90 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r5, #10 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r4, #10 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #9 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bbc4 │ │ │ │ + b.n 26bc54 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26bbdc │ │ │ │ + b.n 26bc6c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #544] @ 0x220 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bb3c │ │ │ │ + b.n 26bbcc │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (26bd3c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7a8001f │ │ │ │ + @ instruction: 0xf7f0001f │ │ │ │ ldr r3, [pc, #16] @ (26bd54 ) │ │ │ │ ldr r2, [pc, #20] @ (26bd58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (26bd5c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #7 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf78e001f │ │ │ │ + @ instruction: 0xf7d6001f │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r3, [pc, #36] @ (26bda8 ) │ │ │ │ ldr r1, [pc, #40] @ (26bdac ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f12c │ │ │ │ - bl 450698 │ │ │ │ + bl 44f174 │ │ │ │ + bl 4506e0 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 26bb70 │ │ │ │ + b.n 26bc00 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [pc, #980] @ (26c184 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r3, [pc, #36] @ (26bdf8 ) │ │ │ │ ldr r1, [pc, #40] @ (26bdfc ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f12c │ │ │ │ - bl 450698 │ │ │ │ + bl 44f174 │ │ │ │ + bl 4506e0 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 26bb50 │ │ │ │ + b.n 26bbe0 │ │ │ │ movs r2, r4 │ │ │ │ ldr r7, [pc, #388] @ (26bf84 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r3, [pc, #36] @ (26be48 ) │ │ │ │ ldr r1, [pc, #40] @ (26be4c ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f12c │ │ │ │ - bl 450698 │ │ │ │ + bl 44f174 │ │ │ │ + bl 4506e0 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 26bb30 │ │ │ │ + b.n 26bbc0 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r5, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -368360,19 +368355,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #8] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c410 │ │ │ │ + b.n 26c4a0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26babc │ │ │ │ + b.n 26bb4c │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3744] @ 0xea0 │ │ │ │ ldr r4, [pc, #668] @ (26c184 ) │ │ │ │ sub sp, #316 @ 0x13c │ │ │ │ @@ -368397,29 +368392,29 @@ │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ moveq r2, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ blx 183038 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 302898 │ │ │ │ + bl 3028e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c0fa │ │ │ │ mov r0, r4 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26c018 │ │ │ │ ldr r3, [pc, #572] @ (26c194 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -368452,15 +368447,15 @@ │ │ │ │ blt.n 26c036 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26baa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c13c │ │ │ │ ldrd r1, r0, [r5] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #472] @ (26c19c ) │ │ │ │ ldr r3, [pc, #452] @ (26c188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ eors r2, r3 │ │ │ │ @@ -368484,49 +368479,49 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ movw r2, #2646 @ 0xa56 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r6, #21 │ │ │ │ b.n 26bfb8 │ │ │ │ ldr r3, [pc, #400] @ (26c1ac ) │ │ │ │ ldr r2, [pc, #404] @ (26c1b0 ) │ │ │ │ ldr r1, [pc, #404] @ (26c1b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #2619 @ 0xa3b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26bfb8 │ │ │ │ ldr r1, [pc, #384] @ (26c1b8 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r6, sl │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 26bfb8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb44 │ │ │ │ subs.w sl, r0, #0 │ │ │ │ blt.n 26c036 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26bfaa │ │ │ │ ldr r3, [pc, #328] @ (26c1bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368537,33 +368532,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bfaa │ │ │ │ ldr.w r3, [r7, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs r0, r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ sbc.w r1, fp, r1 │ │ │ │ ldr r0, [pc, #268] @ (26c1c4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r7, #8 │ │ │ │ ldr r1, [pc, #264] @ (26c1c8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26bfaa │ │ │ │ ldr r3, [pc, #256] @ (26c1cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26bf66 │ │ │ │ ldr r3, [pc, #228] @ (26c1c0 ) │ │ │ │ @@ -368573,68 +368568,68 @@ │ │ │ │ bpl.w 26bf66 │ │ │ │ ldr r0, [pc, #232] @ (26c1d0 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26bf66 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [pc, #208] @ (26c1d4 ) │ │ │ │ ldr r2, [pc, #212] @ (26c1d8 ) │ │ │ │ ldr r1, [pc, #212] @ (26c1dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2610 @ 0xa32 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26c012 │ │ │ │ str r3, [sp, #12] │ │ │ │ movw r2, #2637 @ 0xa4d │ │ │ │ ldr r3, [pc, #188] @ (26c1e0 ) │ │ │ │ ldr r1, [pc, #192] @ (26c1e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #188] @ (26c1e8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26c012 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [pc, #168] @ (26c1ec ) │ │ │ │ ldr r2, [pc, #168] @ (26c1f0 ) │ │ │ │ ldr r1, [pc, #172] @ (26c1f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2669 @ 0xa6d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26c012 │ │ │ │ ldr r3, [pc, #152] @ (26c1f8 ) │ │ │ │ ldr r2, [pc, #156] @ (26c1fc ) │ │ │ │ ldr r1, [pc, #156] @ (26c200 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r2, r9, [sp] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #8] │ │ │ │ movw r2, #2628 @ 0xa44 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26c012 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #32 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -368644,77 +368639,77 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #29 │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bdc0 │ │ │ │ + b.n 26be50 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c454 │ │ │ │ + b.n 26c4e4 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #360] @ 0x168 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bb74 │ │ │ │ + b.n 26bc04 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c418 │ │ │ │ + b.n 26c4a8 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26bda8 │ │ │ │ + b.n 26be38 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26bd50 │ │ │ │ + b.n 26bde0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26bd30 │ │ │ │ + b.n 26bdc0 │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26ba48 │ │ │ │ + b.n 26bad8 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c97c │ │ │ │ + b.n 26ba0c │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c274 │ │ │ │ + b.n 26c304 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26bb64 │ │ │ │ + b.n 26bbf4 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c244 │ │ │ │ + b.n 26c2d4 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bcf8 │ │ │ │ + b.n 26bd88 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c208 │ │ │ │ + b.n 26c298 │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c9f0 │ │ │ │ + b.n 26ba80 │ │ │ │ movs r2, r4 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + b.n 26c268 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 26c248 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -368727,26 +368722,26 @@ │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 182930 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr.w r1, [r5, #264] @ 0x108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr.w r1, [r5, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 302724 │ │ │ │ + b.w 30276c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r3 │ │ │ │ @@ -368759,74 +368754,74 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c354 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c354 │ │ │ │ cbz r0, 26c2be │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 30085c │ │ │ │ + bl 3008a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26c364 │ │ │ │ ldr r3, [pc, #544] @ (26c4e0 ) │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c468 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26c204 │ │ │ │ cbz r5, 26c300 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4349a0 │ │ │ │ + bl 4349e8 │ │ │ │ ldr r1, [pc, #512] @ (26c4e4 ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 434d20 │ │ │ │ + bl 434d68 │ │ │ │ ldr r1, [pc, #500] @ (26c4e8 ) │ │ │ │ ldr.w r2, [r4, #264] @ 0x108 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 434c84 │ │ │ │ + bl 434ccc │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26c394 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c434 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ - bl 3011dc │ │ │ │ + bl 301224 │ │ │ │ cbnz r0, 26c344 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c492 │ │ │ │ bl 2569b0 │ │ │ │ ldrb.w r3, [r0, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c41c │ │ │ │ cbz r5, 26c342 │ │ │ │ mov r0, r5 │ │ │ │ - bl 434a04 │ │ │ │ + bl 434a4c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26c342 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 30085c │ │ │ │ + bl 3008a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26c2be │ │ │ │ ldr r3, [pc, #376] @ (26c4e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c342 │ │ │ │ @@ -368840,75 +368835,75 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26c342 │ │ │ │ ldr r0, [pc, #368] @ (26c4f4 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26c342 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c4be │ │ │ │ mov r0, r6 │ │ │ │ - bl 3025f0 │ │ │ │ + bl 302638 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3025f0 │ │ │ │ + bl 302638 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 26c324 │ │ │ │ subs.w r2, r0, sl │ │ │ │ mov r0, r5 │ │ │ │ sbc.w r3, r1, r9 │ │ │ │ ldr r1, [pc, #304] @ (26c4f8 ) │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 434c84 │ │ │ │ + bl 434ccc │ │ │ │ ldr r1, [pc, #292] @ (26c4fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 434a7c │ │ │ │ + bl 434ac4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4349a0 │ │ │ │ + bl 4349e8 │ │ │ │ ldr r2, [pc, #280] @ (26c500 ) │ │ │ │ ldr r1, [pc, #280] @ (26c504 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 434d20 │ │ │ │ + bl 434d68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 434c84 │ │ │ │ + bl 434ccc │ │ │ │ ldr r2, [pc, #260] @ (26c508 ) │ │ │ │ ldr r1, [pc, #264] @ (26c50c ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 434d20 │ │ │ │ + bl 434d68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 434a04 │ │ │ │ + bl 434a4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 434ae4 │ │ │ │ + bl 434b2c │ │ │ │ b.n 26c324 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26c33c │ │ │ │ b.n 26c342 │ │ │ │ ldr r3, [pc, #216] @ (26c510 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368919,15 +368914,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.w 26c312 │ │ │ │ ldr r0, [pc, #192] @ (26c514 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26c312 │ │ │ │ b.n 26c39a │ │ │ │ ldr r3, [pc, #172] @ (26c518 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368938,15 +368933,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c2ce │ │ │ │ ldr r0, [pc, #152] @ (26c51c ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26c2ce │ │ │ │ ldr r3, [pc, #140] @ (26c520 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c32e │ │ │ │ ldr r3, [pc, #80] @ (26c4f0 ) │ │ │ │ @@ -368955,15 +368950,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c32e │ │ │ │ ldr r0, [pc, #120] @ (26c524 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26c32e │ │ │ │ ldr r3, [pc, #80] @ (26c510 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c39a │ │ │ │ ldr r3, [pc, #36] @ (26c4f0 ) │ │ │ │ @@ -368974,74 +368969,74 @@ │ │ │ │ ldr r2, [pc, #80] @ (26c528 ) │ │ │ │ add r2, pc │ │ │ │ b.n 26c450 │ │ │ │ lsls r0, r4, #17 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0ce0023 │ │ │ │ - b.n 26bd84 │ │ │ │ + adds.w r0, r6, #35 @ 0x23 │ │ │ │ + b.n 26be14 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26cbc8 │ │ │ │ + b.n 26cc58 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #832 @ (adr r2, 26c844 ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 26c564 ) │ │ │ │ movs r2, r4 │ │ │ │ - vaddl.s8 q8, d10, d19 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ands.w r0, r2, #35 @ 0x23 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ movs r2, r4 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26cb0c │ │ │ │ + b.n 26cb9c │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26ca44 │ │ │ │ + b.n 26cad4 │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26ca8c │ │ │ │ + b.n 26cb1c │ │ │ │ movs r2, r4 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + svc 24 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #96] @ (26c59c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #96] @ (26c5a0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r5, r0 │ │ │ │ blx 182930 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 26c582 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -369056,19 +369051,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r0, #7 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 26c540 │ │ │ │ + bgt.n 26c5d0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c9b0 │ │ │ │ + b.n 26ca40 │ │ │ │ movs r2, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2569b0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -369106,19 +369101,19 @@ │ │ │ │ pop {r3, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4530e0 │ │ │ │ + bl 453128 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -369130,25 +369125,25 @@ │ │ │ │ ldr r5, [pc, #168] @ (26c708 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #168] @ (26c70c ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #156] @ (26c710 ) │ │ │ │ ldr r2, [pc, #160] @ (26c714 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #272 @ 0x110 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #152] @ (26c718 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ bl 2569b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 182930 │ │ │ │ ldr r3, [pc, #132] @ (26c71c ) │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ @@ -369196,18 +369191,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r6, r3, #2 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + str r1, [sp, #8] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xe80c001f │ │ │ │ - stc 0, cr0, [r2, #124]! @ 0x7c │ │ │ │ + @ instruction: 0xe854001f │ │ │ │ + stcl 0, cr0, [sl, #124]! @ 0x7c │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -369215,25 +369210,25 @@ │ │ │ │ ldr.w r9, [pc, #364] @ 26c8a4 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #364] @ (26c8a8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r1, [pc, #352] @ (26c8ac ) │ │ │ │ ldr r2, [pc, #352] @ (26c8b0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #272 @ 0x110 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (26c8b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldrd r4, r6, [r8, #52] @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 1818d4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -369291,29 +369286,29 @@ │ │ │ │ and.w ip, r3, #1 │ │ │ │ mov r8, ip │ │ │ │ cmp ip, r5 │ │ │ │ beq.n 26c7e6 │ │ │ │ ldr.w r3, [r9, lr] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr.w ip, [pc, #172] @ 26c8cc │ │ │ │ mov r1, r0 │ │ │ │ add ip, pc │ │ │ │ cbz r5, 26c82c │ │ │ │ ldr.w ip, [pc, #168] @ 26c8d0 │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, sl │ │ │ │ movne r3, fp │ │ │ │ mov r2, ip │ │ │ │ adds r4, #1 │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r0, #0 │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 26c7ec │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldrd r5, r8, [sp, #16] │ │ │ │ blx 181844 │ │ │ │ @@ -369332,73 +369327,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (26c8d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 26c856 │ │ │ │ ldr r0, [pc, #64] @ (26c8d8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26c88e │ │ │ │ vmvn.i32 d16, #226 @ 0x000000e2 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c718 │ │ │ │ + b.n 26c7a8 │ │ │ │ movs r7, r3 │ │ │ │ - stcl 0, cr0, [r8], {31} │ │ │ │ + ldc 0, cr0, [r0, #-124] @ 0xffffff84 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26c928 │ │ │ │ + b.n 26c9b8 │ │ │ │ movs r2, r4 │ │ │ │ - bx r0 │ │ │ │ + bx r9 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r7 │ │ │ │ + bx r0 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ movs r0, r4 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 156 @ 0x9c │ │ │ │ movs r2, r4 │ │ │ │ - svc 12 │ │ │ │ + svc 84 @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 26c918 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45264c │ │ │ │ + bl 452694 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -369406,44 +369401,44 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3363fc │ │ │ │ + bl 336444 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r5, [r4, #184] @ 0xb8 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 381068 │ │ │ │ + bl 3810b0 │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 26c978 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3811ac │ │ │ │ + bl 3811f4 │ │ │ │ mvn.w ip, r0 │ │ │ │ mov.w ip, ip, lsr #31 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb.w ip, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3363f4 │ │ │ │ + bl 33643c │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3be1e8 │ │ │ │ + bl 3be230 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44f6bc │ │ │ │ + b.w 44f704 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #220] @ (26caa0 ) │ │ │ │ @@ -369482,23 +369477,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 26ca0c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -369512,15 +369507,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26c9de │ │ │ │ ldr r0, [pc, #72] @ (26cab0 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26c9de │ │ │ │ ldr r3, [pc, #56] @ (26cab4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c9fe │ │ │ │ ldr r3, [pc, #40] @ (26caac ) │ │ │ │ @@ -369529,28 +369524,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26c9fe │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (26cab8 ) │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26c9fe │ │ │ │ ldc2 0, cr0, [ip, #-200]! @ 0xffffff38 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26ca0c │ │ │ │ + bgt.n 26ca9c │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26ca5c │ │ │ │ + ble.n 26caec │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #292] @ (26cbf0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369609,15 +369604,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26cb12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #176] @ (26cc04 ) │ │ │ │ ldr r0, [pc, #180] @ (26cc08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26cb20 │ │ │ │ b.n 26cb14 │ │ │ │ ldr r3, [pc, #148] @ (26cbfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369628,15 +369623,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 26cafa │ │ │ │ ldr r1, [pc, #144] @ (26cc0c ) │ │ │ │ ldr r0, [pc, #148] @ (26cc10 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26cafa │ │ │ │ ldr r3, [pc, #116] @ (26cbfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cadc │ │ │ │ ldr r3, [pc, #108] @ (26cc00 ) │ │ │ │ @@ -369644,15 +369639,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26cadc │ │ │ │ ldr r1, [pc, #120] @ (26cc14 ) │ │ │ │ ldr r0, [pc, #120] @ (26cc18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26cadc │ │ │ │ ldr r3, [pc, #80] @ (26cbfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cae6 │ │ │ │ ldr r3, [pc, #76] @ (26cc00 ) │ │ │ │ @@ -369660,15 +369655,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26cae6 │ │ │ │ ldr r1, [pc, #92] @ (26cc1c ) │ │ │ │ ldr r0, [pc, #96] @ (26cc20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26cae6 │ │ │ │ ldr r3, [pc, #48] @ (26cbfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cb26 │ │ │ │ ldr r3, [pc, #40] @ (26cc00 ) │ │ │ │ @@ -369678,78 +369673,78 @@ │ │ │ │ bpl.n 26cb26 │ │ │ │ ldr r1, [pc, #68] @ (26cc24 ) │ │ │ │ ldr r0, [pc, #68] @ (26cc28 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ ldc2 0, cr0, [r2], #-200 @ 0xffffff38 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 26cc80 │ │ │ │ + ble.n 26cb10 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r2, #2] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26cc00 │ │ │ │ + ble.n 26cc90 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26cb5c │ │ │ │ + bgt.n 26cbec │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + ldrh r4, [r2, #2] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26cb50 │ │ │ │ + bgt.n 26cbe0 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26cbcc │ │ │ │ + ble.n 26cc5c │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026cc2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4530e0 │ │ │ │ + bl 453128 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 302788 │ │ │ │ + b.w 3027d0 │ │ │ │ │ │ │ │ 0026cc50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 26cc7e │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 45264c │ │ │ │ + b.w 452694 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4525c4 │ │ │ │ + b.w 45260c │ │ │ │ │ │ │ │ 0026cc88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -369765,23 +369760,23 @@ │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #344] @ 26ce0c │ │ │ │ ldr.w sl, [pc, #344] @ 26ce10 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add sl, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r2, [pc, #332] @ (26ce14 ) │ │ │ │ ldr r1, [pc, #336] @ (26ce18 ) │ │ │ │ add.w r3, r9, #272 @ 0x110 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #320] @ (26ce1c ) │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #21 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 181298 │ │ │ │ @@ -369795,27 +369790,27 @@ │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 181298 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f95cc │ │ │ │ + bl 2f9614 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26cde0 │ │ │ │ ldr.w fp, [pc, #276] @ 26ce28 │ │ │ │ add.w r9, r9, #292 @ 0x124 │ │ │ │ movs r4, #1 │ │ │ │ strd r0, r0, [sp, #8] │ │ │ │ add fp, pc │ │ │ │ b.n 26cdae │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #260] @ (26ce2c ) │ │ │ │ - bl 2f92e8 │ │ │ │ + bl 2f9330 │ │ │ │ ldr r2, [pc, #256] @ (26ce30 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #2 │ │ │ │ movs r1, #1 │ │ │ │ strd r4, r8, [sp] │ │ │ │ @@ -369865,15 +369860,15 @@ │ │ │ │ cbz r3, 26cdde │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movw r3, #673 @ 0x2a1 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cda6 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26cd24 │ │ │ │ ldr r0, [pc, #116] @ (26ce44 ) │ │ │ │ @@ -369892,50 +369887,50 @@ │ │ │ │ blx 181298 │ │ │ │ mov r0, r5 │ │ │ │ blx 181764 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 18266c │ │ │ │ - bgt.n 26ce58 │ │ │ │ + bgt.n 26cee8 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xfa560032 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r0, #22] │ │ │ │ movs r5, r5 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #20 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26d198 │ │ │ │ + b.n 26d228 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 26ccc4 │ │ │ │ + b.n 26cd54 │ │ │ │ movs r7, r3 │ │ │ │ - blt.n 26ce04 │ │ │ │ + bgt.n 26ce94 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26ce20 │ │ │ │ + bgt.n 26ceb0 │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26ce2c │ │ │ │ + bgt.n 26cebc │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 26ce9c │ │ │ │ + bmi.n 26cd2c │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 26cef0 │ │ │ │ + bcc.n 26cd80 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cdb8 │ │ │ │ + bgt.n 26ce48 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26ceec │ │ │ │ + bcc.n 26cd7c │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cd7c │ │ │ │ + blt.n 26ce0c │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26cda8 │ │ │ │ + bcc.n 26ce38 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26cec4 │ │ │ │ + bcc.n 26cd54 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cef4 │ │ │ │ + blt.n 26cd84 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ce4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -369962,15 +369957,15 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 26ce98 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #304] @ 0x130 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 437bf4 │ │ │ │ + bl 437c3c │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 26ced0 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 26ceb6 │ │ │ │ cbnz r5, 26cedc │ │ │ │ mov r0, r4 │ │ │ │ @@ -369994,19 +369989,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 26cfe0 │ │ │ │ + bcs.n 26ce70 │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 26cfa8 │ │ │ │ + bge.n 26ce38 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026cf04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -370023,46 +370018,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 183038 │ │ │ │ cbz r4, 26cf82 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #192] @ (26d000 ) │ │ │ │ ldr r2, [pc, #192] @ (26d004 ) │ │ │ │ ldr r1, [pc, #196] @ (26d008 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26cf82 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr r2, [pc, #156] @ (26d00c ) │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ add r2, pc │ │ │ │ - bl 437bf4 │ │ │ │ + bl 437c3c │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 437bf4 │ │ │ │ + bl 437c3c │ │ │ │ ldr r3, [pc, #128] @ (26d010 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 26cfb2 │ │ │ │ add.w r0, r4, #8 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r5, r4 │ │ │ │ @@ -370100,21 +370095,21 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26cf96 │ │ │ │ b.n 26cfb2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7ea0032 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #760] @ (26d308 ) │ │ │ │ + ldr r5, [pc, #24] @ (26d028 ) │ │ │ │ movs r5, r4 │ │ │ │ ldr r7, [pc, #352] @ (26d174 ) │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf74e0032 │ │ │ │ │ │ │ │ 0026d018 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -370149,26 +370144,26 @@ │ │ │ │ str.w r3, [r0, #280] @ 0x118 │ │ │ │ str.w r6, [r0, #292] @ 0x124 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26d108 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9320 │ │ │ │ ldr r3, [pc, #368] @ (26d1f8 ) │ │ │ │ ldr r2, [pc, #372] @ (26d1fc ) │ │ │ │ ldr r1, [pc, #372] @ (26d200 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 26d108 │ │ │ │ ldr r3, [pc, #344] @ (26d204 ) │ │ │ │ @@ -370186,33 +370181,33 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 181844 │ │ │ │ mov.w r0, #260 @ 0x104 │ │ │ │ blx 181544 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ adds r2, r5, #1 │ │ │ │ beq.n 26d15a │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #300] @ 0x12c │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r2, #256] @ 0x100 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ - bl 437bf4 │ │ │ │ + bl 437c3c │ │ │ │ mov r0, r8 │ │ │ │ bl 26be50 │ │ │ │ mov r5, r0 │ │ │ │ b.n 26d11c │ │ │ │ add.w r8, r4, #8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ - bl 437bf4 │ │ │ │ + bl 437c3c │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 26d0fe │ │ │ │ ldr r3, [pc, #232] @ (26d208 ) │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 26d152 │ │ │ │ @@ -370261,15 +370256,15 @@ │ │ │ │ add.w r3, fp, #400 @ 0x190 │ │ │ │ ldr r1, [pc, #116] @ (26d210 ) │ │ │ │ mov.w r2, #920 @ 0x398 │ │ │ │ add r0, pc │ │ │ │ strd r0, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, sl │ │ │ │ blx 181844 │ │ │ │ mov r0, r4 │ │ │ │ blx 181844 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26d13e │ │ │ │ ldr r3, [pc, #84] @ (26d214 ) │ │ │ │ @@ -370290,39 +370285,39 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6d40032 │ │ │ │ ldr r6, [pc, #568] @ (26d430 ) │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 26d224 │ │ │ │ + bhi.n 26d2b4 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 26d148 │ │ │ │ + bvc.n 26d1d8 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 26d2dc │ │ │ │ + bvc.n 26d16c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d22c : │ │ │ │ ldr r3, [pc, #112] @ (26d2a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 26d292 │ │ │ │ @@ -370396,25 +370391,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d2fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d2c0 │ │ │ │ ldr r0, [pc, #24] @ (26d300 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d2c0 │ │ │ │ nop │ │ │ │ orr.w r0, ip, #11665408 @ 0xb20000 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26d2c8 │ │ │ │ + bvc.n 26d358 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d304 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370468,29 +370463,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (26d3bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d346 │ │ │ │ ldr r0, [pc, #40] @ (26d3c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d346 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf3e60032 │ │ │ │ @ instruction: 0xf3de0032 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3a60032 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26d45c │ │ │ │ + bvs.n 26d2ec │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d3c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370515,25 +370510,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d41c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d3e0 │ │ │ │ ldr r0, [pc, #24] @ (26d420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d3e0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf32c0032 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 26d410 │ │ │ │ + bvs.n 26d4a0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d424 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -370563,17 +370558,17 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b74c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ ldr r2, [pc, #88] @ (26d4d8 ) │ │ │ │ ldr r3, [pc, #76] @ (26d4d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -370595,29 +370590,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (26d4e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d462 │ │ │ │ ldr r0, [pc, #40] @ (26d4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d462 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ movt r0, #16434 @ 0x4032 │ │ │ │ @ instruction: 0xf2be0032 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2820032 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 26d5a8 │ │ │ │ + bpl.n 26d438 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d4e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -370703,15 +370698,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (26d5e8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26d54a │ │ │ │ ldr r0, [pc, #52] @ (26d5ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26d54a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ addw r0, r6, #50 @ 0x32 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370722,15 +370717,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, ip, #50 @ 0x32 │ │ │ │ @ instruction: 0xf1840032 │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 26d4f0 │ │ │ │ + bmi.n 26d580 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d5f0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370814,15 +370809,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d620 │ │ │ │ ldr r0, [pc, #52] @ (26d708 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d620 │ │ │ │ ldr r3, [pc, #40] @ (26d70c ) │ │ │ │ movw r2, #1194 @ 0x4aa │ │ │ │ ldr r1, [pc, #40] @ (26d710 ) │ │ │ │ ldr r0, [pc, #40] @ (26d714 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -370832,21 +370827,21 @@ │ │ │ │ @ instruction: 0xf0f20032 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 26d614 │ │ │ │ + bcc.n 26d6a4 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26d64c │ │ │ │ + bcc.n 26d6dc │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370871,25 +370866,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d770 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d734 │ │ │ │ ldr r0, [pc, #24] @ (26d774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d734 │ │ │ │ nop │ │ │ │ vshr.s16 d16, d18, #8 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 26d7fc │ │ │ │ + bcc.n 26d68c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d778 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370914,25 +370909,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d7d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d794 │ │ │ │ ldr r0, [pc, #24] @ (26d7d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d794 │ │ │ │ nop │ │ │ │ vqadd.s64 d16, d8, d18 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 26d7dc │ │ │ │ + bcc.n 26d86c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d7d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370957,25 +370952,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d830 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d7f4 │ │ │ │ ldr r0, [pc, #24] @ (26d834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d7f4 │ │ │ │ nop │ │ │ │ vqadd.s16 d0, d8, d18 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26d7b4 │ │ │ │ + bcc.n 26d844 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d838 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -371040,29 +371035,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d874 │ │ │ │ ldr r0, [pc, #40] @ (26d904 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d874 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mrc 0, 5, r0, cr6, cr2, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 5, r0, cr10, cr2, {1} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 3, r0, cr4, cr2, {1} │ │ │ │ movs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26d940 │ │ │ │ + bcs.n 26d9d0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d908 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371097,24 +371092,24 @@ │ │ │ │ ldr r3, [pc, #28] @ (26d978 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d93e │ │ │ │ ldr r0, [pc, #24] @ (26d97c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26d93e │ │ │ │ stcl 0, cr0, [sl, #200]! @ 0xc8 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 26d8e0 │ │ │ │ + bne.n 26d970 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d980 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371144,30 +371139,30 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #48] @ (26d9f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ mov.w r2, #1264 @ 0x4f0 │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r6, sl │ │ │ │ movs r3, r6 │ │ │ │ - bne.n 26dadc │ │ │ │ + bne.n 26d96c │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d9fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371202,15 +371197,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ add ip, fp │ │ │ │ movs r3, r6 │ │ │ │ - bne.n 26daf4 │ │ │ │ + bne.n 26d984 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026da60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371234,18 +371229,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26db42 │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldrb.w r3, [r6, #1085] @ 0x43d │ │ │ │ cbnz r3, 26dae2 │ │ │ │ ldr r2, [pc, #184] @ (26db74 ) │ │ │ │ ldr r3, [pc, #168] @ (26db68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -371259,87 +371254,87 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ cbz r7, 26db22 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4349a0 │ │ │ │ + bl 4349e8 │ │ │ │ ldr r1, [pc, #128] @ (26db78 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4349a0 │ │ │ │ + bl 4349e8 │ │ │ │ ldr r2, [pc, #124] @ (26db7c ) │ │ │ │ ldr r1, [pc, #124] @ (26db80 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3011dc │ │ │ │ + bl 301224 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 26db1a │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 434a04 │ │ │ │ + bl 434a4c │ │ │ │ b.n 26daba │ │ │ │ ldr r2, [pc, #96] @ (26db84 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #96] @ (26db88 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3011dc │ │ │ │ + bl 301224 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26daba │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 26daba │ │ │ │ ldr r3, [pc, #72] @ (26db8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26da9e │ │ │ │ ldr r3, [pc, #64] @ (26db90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26da9e │ │ │ │ ldr r0, [pc, #60] @ (26db94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26da9e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ stc 0, cr0, [lr], {50} @ 0x32 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [sl], {50} @ 0x32 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcrr 0, 3, r0, r6, cr2 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r7, r7 │ │ │ │ movs r6, r4 │ │ │ │ mvns r4, r4 │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf3200031 │ │ │ │ bics r6, r7 │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf2fa0031 │ │ │ │ asrs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 26dbe0 │ │ │ │ + beq.n 26dc70 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026db98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -371437,19 +371432,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #320] @ (26ddc0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ negs r2, r2 │ │ │ │ - bl 434c84 │ │ │ │ + bl 434ccc │ │ │ │ ldr r1, [pc, #308] @ (26ddc4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 434a7c │ │ │ │ + bl 434ac4 │ │ │ │ ldr r3, [pc, #300] @ (26ddc8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dd7e │ │ │ │ ldr r3, [pc, #296] @ (26ddcc ) │ │ │ │ add r3, pc │ │ │ │ @@ -371502,17 +371497,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26dcf2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ bl 2583ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #156] @ (26ddd0 ) │ │ │ │ ldr r3, [pc, #132] @ (26ddb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371524,18 +371519,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ b.n 26dcee │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26dd28 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ bl 265f38 │ │ │ │ mov r5, r0 │ │ │ │ @@ -371548,44 +371543,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (26ddd8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26dca2 │ │ │ │ ldr r0, [pc, #72] @ (26dddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26dca2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ b.n 26dd28 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeab80032 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeab20032 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r0 │ │ │ │ movs r3, r6 │ │ │ │ ldrd r0, r0, [r0, #200] @ 0xc8 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dde0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371633,27 +371628,27 @@ │ │ │ │ ldr r3, [pc, #36] @ (26de70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ddfc │ │ │ │ ldr r0, [pc, #28] @ (26de74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26ddfc │ │ │ │ nop │ │ │ │ ldmdb r0, {r1, r4, r5} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026de78 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371696,15 +371691,15 @@ │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 26df3e │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbz r0, 26df3e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fdf50 │ │ │ │ + bl 2fdf98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26dfec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w fp, r4, #8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26df9a │ │ │ │ movs r2, #2 │ │ │ │ @@ -371736,29 +371731,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ cmp.w sl, #0 │ │ │ │ bge.n 26df36 │ │ │ │ ldr r0, [pc, #204] @ (26e03c ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -371772,15 +371767,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26df06 │ │ │ │ ldr r0, [pc, #148] @ (26e048 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26df06 │ │ │ │ ldr r3, [pc, #136] @ (26e04c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26df26 │ │ │ │ ldr r3, [pc, #116] @ (26e044 ) │ │ │ │ @@ -371789,15 +371784,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26df26 │ │ │ │ ldr r0, [pc, #116] @ (26e050 ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26df26 │ │ │ │ mov.w sl, #0 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -371811,72 +371806,72 @@ │ │ │ │ ldr r3, [pc, #48] @ (26e044 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26dea0 │ │ │ │ ldr r0, [pc, #52] @ (26e058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26dea0 │ │ │ │ mov.w sl, #1 │ │ │ │ b.n 26df46 │ │ │ │ ldrd r0, r0, [r2], #-200 @ 0xc8 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r6, r0 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e05c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr.w ip, [pc, #52] @ 26e0a8 │ │ │ │ ldr r2, [pc, #52] @ (26e0ac ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (26e0b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, #26] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ movs r7, r3 │ │ │ │ - bcc.n 26dff8 │ │ │ │ + bcc.n 26e088 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0026e0b4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371895,18 +371890,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26e0fa │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e0cc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301a7c │ │ │ │ + b.w 301ac4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -371981,15 +371976,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e188 │ │ │ │ ldr r0, [pc, #128] @ (26e238 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26e18a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26e192 │ │ │ │ ldr r3, [pc, #104] @ (26e23c ) │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ @@ -371998,18 +371993,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #508 @ 0x1fc │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ b.n 26e182 │ │ │ │ ldr r3, [pc, #72] @ (26e248 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e15a │ │ │ │ ldr r3, [pc, #40] @ (26e234 ) │ │ │ │ @@ -372017,38 +372012,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26e15a │ │ │ │ ldr r0, [pc, #56] @ (26e24c ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26e15a │ │ │ │ nop │ │ │ │ subs r5, #196 @ 0xc4 │ │ │ │ movs r3, r6 │ │ │ │ b.n 26dde8 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ movs r5, r5 │ │ │ │ - itte vc │ │ │ │ - movvc r2, r4 │ │ │ │ - ldrhvc r4, [r3, #12] │ │ │ │ - movvs r0, r5 │ │ │ │ + ittt gt │ │ │ │ + movgt r2, r4 │ │ │ │ + ldrhgt r4, [r4, #14] │ │ │ │ + movgt r0, r5 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r6} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -372123,24 +372118,24 @@ │ │ │ │ cbz r5, 26e31c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 26e31c │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 26e340 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 26c9ac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26e3c4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [pc, #240] @ (26e42c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26e362 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e304 │ │ │ │ @@ -372163,33 +372158,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26e340 │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs.w r0, fp, r0 │ │ │ │ sbc.w r1, sl, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #140] @ (26e438 ) │ │ │ │ ldr r0, [pc, #144] @ (26e43c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26e340 │ │ │ │ ldr r3, [pc, #132] @ (26e440 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e300 │ │ │ │ b.n 26e27e │ │ │ │ @@ -372217,42 +372212,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26e2a0 │ │ │ │ ldr r1, [pc, #60] @ (26e448 ) │ │ │ │ ldr r0, [pc, #64] @ (26e44c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26e2a0 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ b.n 26e3ce │ │ │ │ nop │ │ │ │ subs r4, #120 @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ b.n 26dd50 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ subs r3, #46 @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -372286,25 +372281,25 @@ │ │ │ │ beq.n 26e530 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cbz r3, 26e4ae │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26e49c │ │ │ │ mov r0, r3 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26c284 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26e570 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [pc, #312] @ (26e608 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e49c │ │ │ │ ldr r3, [pc, #308] @ (26e60c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -372316,34 +372311,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26e49c │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r0, r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ sbc.w r1, fp, r1 │ │ │ │ ldr r0, [pc, #248] @ (26e614 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #244] @ (26e618 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e4a2 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26e58c │ │ │ │ ldr r3, [pc, #204] @ (26e608 ) │ │ │ │ @@ -372370,45 +372365,45 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26e546 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 26e53a │ │ │ │ mov r0, r7 │ │ │ │ - bl 434ae4 │ │ │ │ + bl 434b2c │ │ │ │ mov r0, r7 │ │ │ │ - bl 434a04 │ │ │ │ + bl 434a4c │ │ │ │ mov r0, r7 │ │ │ │ - bl 4348d0 │ │ │ │ + bl 434918 │ │ │ │ blx 182930 │ │ │ │ movs r1, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ mov r0, r7 │ │ │ │ - bl 4348d0 │ │ │ │ + bl 434918 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ b.n 26e53a │ │ │ │ ldr r3, [pc, #76] @ (26e620 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e544 │ │ │ │ ldr r3, [pc, #48] @ (26e610 ) │ │ │ │ @@ -372416,15 +372411,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e544 │ │ │ │ ldr r1, [pc, #60] @ (26e624 ) │ │ │ │ ldr r0, [pc, #60] @ (26e628 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26e544 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ b.n 26eb34 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 26eb2c │ │ │ │ @@ -372433,25 +372428,25 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r1!, {r4, r6} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ b.n 26e994 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r0, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e62c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372463,15 +372458,15 @@ │ │ │ │ cbnz r4, 26e652 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e450 │ │ │ │ cbnz r0, 26e660 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301a7c │ │ │ │ + b.w 301ac4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -372612,15 +372607,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r3, [pc, #56] @ (26e7f8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e772 │ │ │ │ ldr r3, [pc, #56] @ (26e804 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -372630,15 +372625,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (26e808 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e772 │ │ │ │ ldr r0, [pc, #44] @ (26e80c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26e772 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 182 @ 0xb6 │ │ │ │ movs r2, r6 │ │ │ │ svc 172 @ 0xac │ │ │ │ movs r2, r6 │ │ │ │ @@ -372650,32 +372645,32 @@ │ │ │ │ movs r3, r6 │ │ │ │ svc 112 @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e810 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 26e250 │ │ │ │ cbnz r0, 26e82e │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3020d4 │ │ │ │ + b.w 30211c │ │ │ │ nop │ │ │ │ │ │ │ │ 0026e83c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -372707,17 +372702,17 @@ │ │ │ │ bl 26c284 │ │ │ │ cbnz r0, 26e8e2 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e87a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020d4 │ │ │ │ + bl 30211c │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #100] @ (26e908 ) │ │ │ │ ldr r2, [pc, #88] @ (26e900 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -372731,25 +372726,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ b.n 26e86e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 2583ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26e8a2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #178 @ 0xb2 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -372782,34 +372777,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (26e974 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 452190 │ │ │ │ + b.w 4521d8 │ │ │ │ ldr r3, [pc, #32] @ (26e978 ) │ │ │ │ movw r2, #2856 @ 0xb28 │ │ │ │ ldr r1, [pc, #32] @ (26e97c ) │ │ │ │ ldr r0, [pc, #32] @ (26e980 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ ble.n 26e924 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26e8ce │ │ │ │ - @ instruction: 0xffff6dd2 │ │ │ │ + vcvt.f32.u32 d22, d10, #1 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e984 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372835,15 +372830,15 @@ │ │ │ │ bne.n 26e9a8 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ bl 225ff0 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ str.w r4, [r5, #340] @ 0x154 │ │ │ │ cbz r0, 26e9d8 │ │ │ │ - bl 452010 │ │ │ │ + bl 452058 │ │ │ │ ldr r0, [pc, #52] @ (26ea10 ) │ │ │ │ movs r1, #153 @ 0x99 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 225f84 │ │ │ │ ldr r3, [pc, #44] @ (26ea14 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -372853,29 +372848,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (26ea18 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e9a0 │ │ │ │ ldr r0, [pc, #32] @ (26ea1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26e9a0 │ │ │ │ ble.n 26eae0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #70 @ 0x46 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ea20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -372904,33 +372899,33 @@ │ │ │ │ ldr.w r3, [pc, #1196] @ 26ef1c │ │ │ │ it eq │ │ │ │ addeq.w r8, sp, #36 @ 0x24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #608 @ 0x260 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301968 │ │ │ │ + bl 3019b0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ebe4 │ │ │ │ ldr.w r1, [pc, #1152] @ 26ef20 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 26ecee │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ bl 24f27c │ │ │ │ bl 264210 │ │ │ │ cmp r0, #4 │ │ │ │ bne.w 26ecee │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ecee │ │ │ │ @@ -372939,58 +372934,58 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ed22 │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26eebe │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26eeee │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26eed6 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr.w r3, [pc, #1040] @ 26ef28 │ │ │ │ ldr.w r9, [sl, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ movw r2, #2903 @ 0xb57 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ mov r1, fp │ │ │ │ movw r2, #2906 @ 0xb5a │ │ │ │ str.w r6, [r4, #132] @ 0x84 │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 26eb82 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr.w r3, [r9] │ │ │ │ movw r2, #2916 @ 0xb64 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 302ba0 │ │ │ │ + bl 302be8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2920 @ 0xb68 │ │ │ │ str.w r6, [r4, #172] @ 0xac │ │ │ │ - bl 43cbb0 │ │ │ │ + bl 43cbf8 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ movs r2, #7 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 257784 │ │ │ │ mov r0, r4 │ │ │ │ bl 263ca0 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ @@ -373002,27 +372997,27 @@ │ │ │ │ bl 263c8c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 26eb9e │ │ │ │ ldr r0, [pc, #884] @ (26ef2c ) │ │ │ │ add.w r5, r4, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ mov r0, r5 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ bl 2643c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26ebc0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ed48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - bl 442b28 │ │ │ │ + bl 442b70 │ │ │ │ b.n 26ea80 │ │ │ │ ldr r2, [pc, #828] @ (26ef24 ) │ │ │ │ uxtb r3, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r7, [sl, r2] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -373033,18 +373028,18 @@ │ │ │ │ ldr r5, [pc, #480] @ (26ede0 ) │ │ │ │ lsls r5, r0, #20 │ │ │ │ ldrsb r5, [r1, r1] │ │ │ │ ldrsb r6, [r2, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26ed9a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 26ee6c │ │ │ │ @@ -373084,15 +373079,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (26ef3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2721 @ 0xaa1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26ecc2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 26bed4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 26ea80 │ │ │ │ @@ -373102,15 +373097,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2998 @ 0xbb6 │ │ │ │ ldr r3, [pc, #652] @ (26ef44 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 26eab0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 26efc0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r5, r0 │ │ │ │ @@ -373119,15 +373114,15 @@ │ │ │ │ sub.w r3, r5, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ orrs.w r3, r3, r5, lsr #31 │ │ │ │ beq.w 26ea80 │ │ │ │ b.n 26eaaa │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #592] @ (26ef48 ) │ │ │ │ ldr r3, [pc, #532] @ (26ef10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -373149,29 +373144,29 @@ │ │ │ │ ldr r3, [pc, #540] @ (26ef50 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26eae0 │ │ │ │ ldr r0, [pc, #532] @ (26ef54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26eae0 │ │ │ │ ldr r3, [pc, #524] @ (26ef58 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ebda │ │ │ │ ldr r3, [pc, #504] @ (26ef50 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26ebda │ │ │ │ ldr r0, [pc, #500] @ (26ef5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26ebda │ │ │ │ ldr r2, [pc, #496] @ (26ef60 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26ebf6 │ │ │ │ ldr r2, [pc, #464] @ (26ef50 ) │ │ │ │ @@ -373179,43 +373174,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26ebf6 │ │ │ │ ldr r0, [pc, #472] @ (26ef64 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26ebf6 │ │ │ │ ldr r3, [pc, #460] @ (26ef68 ) │ │ │ │ ldr r2, [pc, #460] @ (26ef6c ) │ │ │ │ ldr r1, [pc, #464] @ (26ef70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #2690 @ 0xa82 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 26ea80 │ │ │ │ b.n 26eab0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 26bb44 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 26eab0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ec68 │ │ │ │ ldr r3, [pc, #392] @ (26ef74 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373225,47 +373220,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 26ec68 │ │ │ │ ldr.w r3, [r9, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ subs r5, r5, r0 │ │ │ │ ldr r0, [pc, #332] @ (26ef78 ) │ │ │ │ sbc.w r7, r7, r1 │ │ │ │ ldr r1, [pc, #332] @ (26ef7c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r2, r9, #8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26ec68 │ │ │ │ ldr r3, [pc, #312] @ (26ef80 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ecda │ │ │ │ ldr r3, [pc, #252] @ (26ef50 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26ecda │ │ │ │ ldr r0, [pc, #288] @ (26ef84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26ecda │ │ │ │ ldr r2, [pc, #280] @ (26ef88 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26ec2a │ │ │ │ ldr r2, [pc, #212] @ (26ef50 ) │ │ │ │ @@ -373273,30 +373268,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26ec2a │ │ │ │ ldr r0, [pc, #256] @ (26ef8c ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26ec2a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #240] @ (26ef90 ) │ │ │ │ ldr r2, [pc, #240] @ (26ef94 ) │ │ │ │ ldr r1, [pc, #244] @ (26ef98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2701 @ 0xa8d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26ecc2 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #220] @ (26ef9c ) │ │ │ │ movw r2, #2888 @ 0xb48 │ │ │ │ ldr r1, [pc, #216] @ (26efa0 ) │ │ │ │ ldr r0, [pc, #220] @ (26efa4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -373327,97 +373322,97 @@ │ │ │ │ movs r2, r6 │ │ │ │ bgt.n 26ee84 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb702 │ │ │ │ + @ instruction: 0xb74a │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #188 @ 0xbc │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r0, r1 │ │ │ │ + hlt 0x0010 │ │ │ │ movs r2, r4 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r4, lr} │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ movs r2, r4 │ │ │ │ bge.n 26ef60 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - it hi │ │ │ │ - movhi r2, r4 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + nop {13} │ │ │ │ + movs r2, r4 │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ movs r5, r5 │ │ │ │ - itet ls │ │ │ │ - movls r2, r4 │ │ │ │ - cbz r4, 26efde @ unpredictable │ │ │ │ - movls r2, r4 │ │ │ │ + ittt le │ │ │ │ + movle r2, r4 │ │ │ │ + cbz r4, 26eff0 @ unpredictable │ │ │ │ + movle r2, r4 │ │ │ │ subs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb894 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb88a │ │ │ │ movs r2, r4 │ │ │ │ cmp r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - wfi │ │ │ │ - movs r2, r4 │ │ │ │ + it vc │ │ │ │ + movvc r2, r4 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00cc │ │ │ │ - movs r2, r4 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ite ne │ │ │ │ + movne r2, r4 │ │ │ │ + ldreq r4, [r2, #12] │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x00da │ │ │ │ - movs r2, r4 │ │ │ │ - uxth r2, r5 │ │ │ │ - movs r2, r4 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ittt cs │ │ │ │ + movcs r2, r4 │ │ │ │ + uxtbcs r2, r6 │ │ │ │ + movcs r2, r4 │ │ │ │ + ldr r0, [r6, #8] │ │ │ │ movs r5, r5 │ │ │ │ - uxth r6, r1 │ │ │ │ - movs r2, r4 │ │ │ │ - wfe │ │ │ │ + uxtb r6, r2 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + it vs │ │ │ │ + movvs r2, r4 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r6 │ │ │ │ - movs r2, r4 │ │ │ │ - wfe │ │ │ │ + uxth r6, r7 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + it vs │ │ │ │ + movvs r2, r4 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r3 │ │ │ │ + uxth r6, r4 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ ldr.w r2, [pc, #3084] @ 26fbe0 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ @@ -373430,21 +373425,21 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #300] @ 0x12c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2569d8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3027b0 │ │ │ │ + bl 3027f8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26f076 │ │ │ │ subs r3, r7, #1 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #10 │ │ │ │ @@ -373491,15 +373486,15 @@ │ │ │ │ ldr.w r1, [pc, #2940] @ 26fc00 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2466 @ 0x9a2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr.w r2, [pc, #2920] @ 26fc04 │ │ │ │ ldr.w r3, [pc, #2884] @ 26fbe4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ @@ -373531,18 +373526,18 @@ │ │ │ │ bne.n 26f0d6 │ │ │ │ b.n 26f09a │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f534 │ │ │ │ ldr.w r0, [pc, #2828] @ 26fc0c │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26f09a │ │ │ │ mov r0, r9 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f89c │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fb3a │ │ │ │ @@ -373573,15 +373568,15 @@ │ │ │ │ ldr.w r1, [pc, #2732] @ 26fc1c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1949 @ 0x79d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 26f09a │ │ │ │ movs r0, #3 │ │ │ │ bl 264224 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373611,15 +373606,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26f09a │ │ │ │ ldr.w r1, [pc, #2620] @ 26fc28 │ │ │ │ ldr.w r0, [pc, #2620] @ 26fc2c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f09a │ │ │ │ bl 264210 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f84c │ │ │ │ cmp r4, #3 │ │ │ │ @@ -373655,43 +373650,43 @@ │ │ │ │ ldr.w r1, [pc, #2516] @ 26fc3c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2036 @ 0x7f4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26f09a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f824 │ │ │ │ ldr.w r9, [pc, #2468] @ 26fc40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302ff8 │ │ │ │ + bl 303040 │ │ │ │ ldr.w r2, [pc, #2464] @ 26fc44 │ │ │ │ ldr.w r1, [pc, #2464] @ 26fc48 │ │ │ │ add r9, pc │ │ │ │ add.w ip, r9, #680 @ 0x2a8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr.w r1, [pc, #2440] @ 26fc4c │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r1, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ mov r8, r0 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 26f500 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r3, r4 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ @@ -373703,44 +373698,44 @@ │ │ │ │ ldr.w r1, [pc, #2400] @ 26fc58 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301890 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 3018d8 │ │ │ │ mov r8, r0 │ │ │ │ b.n 26f336 │ │ │ │ - bl 451678 │ │ │ │ + bl 4516c0 │ │ │ │ cbz r0, 26f33e │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ cbnz r3, 26f33e │ │ │ │ - bl 44f6cc │ │ │ │ + bl 44f714 │ │ │ │ mov r4, r0 │ │ │ │ - bl 451638 │ │ │ │ + bl 451680 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44f478 │ │ │ │ - bl 450698 │ │ │ │ + bl 44f4c0 │ │ │ │ + bl 4506e0 │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26f314 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 26ea20 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f9ba │ │ │ │ mov r0, r8 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ b.n 26f09a │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ ldr.w r3, [pc, #2292] @ 26fc5c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, sl, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -373755,18 +373750,18 @@ │ │ │ │ bl 269658 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26f39e │ │ │ │ ldr.w r1, [pc, #2256] @ 26fc60 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ bl 256da8 │ │ │ │ ldrd r1, r0, [r6] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 26f09a │ │ │ │ ldr.w r1, [r6, #320] @ 0x140 │ │ │ │ cmp r1, #9 │ │ │ │ bne.w 26f4ea │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [r6, #164] @ 0xa4 │ │ │ │ @@ -373790,40 +373785,40 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [r6, #644] @ 0x284 │ │ │ │ add r1, pc │ │ │ │ blx 18124c │ │ │ │ add.w r0, r6, #652 @ 0x28c │ │ │ │ bl 26bd30 │ │ │ │ add.w r0, r6, #448 @ 0x1c0 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ bl 25f6c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f09a │ │ │ │ add.w r0, r6, #176 @ 0xb0 │ │ │ │ - bl 43d368 │ │ │ │ + bl 43d3b0 │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fbc8 │ │ │ │ add.w r0, r6, #544 @ 0x220 │ │ │ │ - bl 43d1a0 │ │ │ │ + bl 43d1e8 │ │ │ │ b.n 26f09a │ │ │ │ ldr.w r9, [r6] │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ blx 183038 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 302898 │ │ │ │ + bl 3028e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26fa00 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs.w r9, r0, #0 │ │ │ │ blt.w 26f79c │ │ │ │ uxth.w r8, r8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r8 │ │ │ │ bne.w 26f9de │ │ │ │ @@ -373846,15 +373841,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f09a │ │ │ │ ldr.w r0, [pc, #1992] @ 26fc74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f09a │ │ │ │ ldr.w r2, [pc, #1984] @ 26fc78 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26f03a │ │ │ │ ldr.w r2, [pc, #1884] @ 26fc24 │ │ │ │ @@ -373863,43 +373858,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26f03a │ │ │ │ ldr.w r0, [pc, #1960] @ 26fc7c │ │ │ │ uxth.w r2, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ b.n 26f03a │ │ │ │ ldr.w r1, [pc, #1940] @ 26fc80 │ │ │ │ ldr.w r0, [pc, #1940] @ 26fc84 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #848 @ 0x350 │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ b.n 26f09a │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr.w r2, [pc, #1920] @ 26fc88 │ │ │ │ ldr.w r1, [pc, #1920] @ 26fc8c │ │ │ │ add.w r3, r9, #692 @ 0x2b4 │ │ │ │ strd r8, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2322 @ 0x912 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp.w r8, #0 │ │ │ │ ite lt │ │ │ │ movlt r4, r8 │ │ │ │ mvnge.w r4, #10 │ │ │ │ b.n 26f09a │ │ │ │ mov r0, r9 │ │ │ │ - bl 3017dc │ │ │ │ + bl 301824 │ │ │ │ str.w r0, [r6, #132] @ 0x84 │ │ │ │ bl 25f774 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f09a │ │ │ │ ldr.w r3, [r6, #736] @ 0x2e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f09a │ │ │ │ @@ -373915,34 +373910,34 @@ │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr.w r1, [pc, #1828] @ 26fc98 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ movw r2, #2503 @ 0x9c7 │ │ │ │ add r1, pc │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 26f09a │ │ │ │ mov r0, r6 │ │ │ │ bl 262cf0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26f91e │ │ │ │ cmp r7, #19 │ │ │ │ bls.w 26faa6 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26fa84 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 302898 │ │ │ │ + bl 3028e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26fa64 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26fba6 │ │ │ │ subs r7, #3 │ │ │ │ mov r0, r9 │ │ │ │ blx 182930 │ │ │ │ subs r0, r7, r0 │ │ │ │ @@ -373956,19 +373951,19 @@ │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r9 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26f754 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ subs r7, #16 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ uxth r7, r7 │ │ │ │ bl 2677cc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -373982,92 +373977,92 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #2082 @ 0x822 │ │ │ │ mov r4, r7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f09a │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f09a │ │ │ │ ldr.w r3, [pc, #1628] @ 26fca8 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1624] @ 26fcac │ │ │ │ ldr.w r1, [pc, #1624] @ 26fcb0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1937 @ 0x791 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f188 │ │ │ │ ldr.w r3, [pc, #1604] @ 26fcb4 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1600] @ 26fcb8 │ │ │ │ ldr.w r1, [pc, #1600] @ 26fcbc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2169 @ 0x879 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f280 │ │ │ │ ldr.w r3, [pc, #1576] @ 26fcc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f14c │ │ │ │ ldr.w r3, [pc, #1408] @ 26fc24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f14c │ │ │ │ ldr.w r0, [pc, #1552] @ 26fcc4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f14c │ │ │ │ ldr.w r3, [pc, #1544] @ 26fcc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [pc, #1544] @ 26fccc │ │ │ │ ldr.w r1, [pc, #1544] @ 26fcd0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #940 @ 0x3ac │ │ │ │ movw r2, #2438 @ 0x986 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f09a │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26fb86 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2628e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26fb7e │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 2661a8 │ │ │ │ cmp r5, r1 │ │ │ │ it eq │ │ │ │ cmpeq r7, r0 │ │ │ │ bne.w 26faf0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ negs r5, r3 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, r9 │ │ │ │ it eq │ │ │ │ cmpeq r0, r5 │ │ │ │ bne.w 26facc │ │ │ │ mov r1, sl │ │ │ │ movs r0, #1 │ │ │ │ @@ -374078,15 +374073,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 269b20 │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 26f09a │ │ │ │ ldr.w r1, [pc, #1420] @ 26fcd4 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 26f280 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f09a │ │ │ │ ldr.w r3, [pc, #1396] @ 26fcd8 │ │ │ │ @@ -374097,15 +374092,15 @@ │ │ │ │ ldr.w r3, [pc, #1200] @ 26fc24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26f09a │ │ │ │ ldr.w r0, [pc, #1372] @ 26fcdc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f09a │ │ │ │ bl 25f6e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f1ae │ │ │ │ mov r0, r6 │ │ │ │ bl 262cf0 │ │ │ │ b.n 26f1ae │ │ │ │ @@ -374116,15 +374111,15 @@ │ │ │ │ ldr.w r1, [pc, #1340] @ 26fce8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ strd r4, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f09a │ │ │ │ movs r2, #6 │ │ │ │ add.w r0, r6, #320 @ 0x140 │ │ │ │ bl 257784 │ │ │ │ b.n 26f21a │ │ │ │ ldr.w r3, [pc, #1304] @ 26fcec │ │ │ │ uxth.w r1, r8 │ │ │ │ @@ -374134,58 +374129,58 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1292] @ 26fcf4 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2473 @ 0x9a9 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f188 │ │ │ │ ldr.w r3, [pc, #1272] @ 26fcf8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f250 │ │ │ │ ldr.w r3, [pc, #1048] @ 26fc24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f250 │ │ │ │ ldr.w r0, [pc, #1248] @ 26fcfc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f250 │ │ │ │ ldr.w r3, [pc, #1240] @ 26fd00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f298 │ │ │ │ ldr r3, [pc, #1008] @ (26fc24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26f298 │ │ │ │ ldr.w r0, [pc, #1220] @ 26fd04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f298 │ │ │ │ ldr.w r3, [pc, #1208] @ 26fd08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f20a │ │ │ │ ldr r3, [pc, #968] @ (26fc24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26f20a │ │ │ │ ldr.w r0, [pc, #1188] @ 26fd0c │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f20a │ │ │ │ ldr r3, [pc, #940] @ (26fc20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f1b8 │ │ │ │ ldr r3, [pc, #932] @ (26fc24 ) │ │ │ │ @@ -374193,30 +374188,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26f1b8 │ │ │ │ ldr.w r1, [pc, #1156] @ 26fd10 │ │ │ │ ldr.w r0, [pc, #1156] @ 26fd14 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f1b8 │ │ │ │ ldr.w r3, [pc, #1144] @ 26fd18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f11c │ │ │ │ ldr r3, [pc, #888] @ (26fc24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 26f11c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1120] @ 26fd1c │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f11c │ │ │ │ ldr r3, [pc, #856] @ (26fc20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f1a0 │ │ │ │ ldr r3, [pc, #848] @ (26fc24 ) │ │ │ │ @@ -374224,42 +374219,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 26f1a0 │ │ │ │ ldr.w r1, [pc, #1088] @ 26fd20 │ │ │ │ ldr.w r0, [pc, #1088] @ 26fd24 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f1a0 │ │ │ │ ldr.w r5, [pc, #1080] @ 26fd28 │ │ │ │ mov r0, sl │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ mov.w r2, #2480 @ 0x9b0 │ │ │ │ ldr.w r4, [pc, #1068] @ 26fd2c │ │ │ │ add r5, pc │ │ │ │ ldr.w r1, [pc, #1068] @ 26fd30 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r3, r5, #656 @ 0x290 │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #33 @ 0x21 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f09a │ │ │ │ ldr.w r3, [pc, #1044] @ 26fd34 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1040] @ 26fd38 │ │ │ │ ldr.w r1, [pc, #1040] @ 26fd3c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2026 @ 0x7ea │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f09a │ │ │ │ ldr r3, [pc, #1016] @ (26fd40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f5e2 │ │ │ │ ldr r3, [pc, #720] @ (26fc24 ) │ │ │ │ @@ -374268,15 +374263,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26f5e2 │ │ │ │ ldr r0, [pc, #996] @ (26fd44 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r9 │ │ │ │ b.n 26f5ea │ │ │ │ ldr r3, [pc, #976] @ (26fd48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -374286,145 +374281,145 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26f2ec │ │ │ │ ldr r0, [pc, #956] @ (26fd4c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f2ec │ │ │ │ ldr r3, [pc, #948] @ (26fd50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f3cc │ │ │ │ ldr r3, [pc, #636] @ (26fc24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26f3cc │ │ │ │ ldr r0, [pc, #928] @ (26fd54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f3cc │ │ │ │ ldr r3, [pc, #924] @ (26fd58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f354 │ │ │ │ ldr r3, [pc, #604] @ (26fc24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26f354 │ │ │ │ ldr r0, [pc, #904] @ (26fd5c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26f354 │ │ │ │ ldr r3, [pc, #896] @ (26fd60 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #896] @ (26fd64 ) │ │ │ │ ldr r1, [pc, #896] @ (26fd68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2389 @ 0x955 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f188 │ │ │ │ ldr r3, [pc, #872] @ (26fd6c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #872] @ (26fd70 ) │ │ │ │ ldr r1, [pc, #876] @ (26fd74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2377 @ 0x949 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f188 │ │ │ │ ldr r3, [pc, #852] @ (26fd78 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (26fd7c ) │ │ │ │ ldr r1, [pc, #856] @ (26fd80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2100 @ 0x834 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f280 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #828] @ (26fd84 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (26fd88 ) │ │ │ │ ldr r1, [pc, #832] @ (26fd8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2070 @ 0x816 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26f280 │ │ │ │ ldr r3, [pc, #808] @ (26fd90 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #808] @ (26fd94 ) │ │ │ │ ldr r1, [pc, #812] @ (26fd98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2058 @ 0x80a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #788] @ (26fd9c ) │ │ │ │ movw r2, #2053 @ 0x805 │ │ │ │ ldr r4, [pc, #788] @ (26fda0 ) │ │ │ │ ldr r1, [pc, #788] @ (26fda4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #768] @ (26fda8 ) │ │ │ │ uxth.w r4, r8 │ │ │ │ ldr r2, [pc, #764] @ (26fdac ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #764] @ (26fdb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2047 @ 0x7ff │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #740] @ (26fdb4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #740] @ (26fdb8 ) │ │ │ │ ldr r1, [pc, #744] @ (26fdbc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1989 @ 0x7c5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #716] @ (26fdc0 ) │ │ │ │ mov.w r2, #1976 @ 0x7b8 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #708] @ (26fdc4 ) │ │ │ │ @@ -374432,77 +374427,77 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #688] @ (26fdcc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #688] @ (26fdd0 ) │ │ │ │ ldr r1, [pc, #692] @ (26fdd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #668] @ (26fdd8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #668] @ (26fddc ) │ │ │ │ ldr r1, [pc, #668] @ (26fde0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2514 @ 0x9d2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #644] @ (26fde4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #644] @ (26fde8 ) │ │ │ │ ldr r1, [pc, #648] @ (26fdec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2395 @ 0x95b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f188 │ │ │ │ bl 264224 │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #616] @ (26fdf0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #616] @ (26fdf4 ) │ │ │ │ ldr r1, [pc, #616] @ (26fdf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1943 @ 0x797 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f188 │ │ │ │ ldr r3, [pc, #596] @ (26fdfc ) │ │ │ │ mov.w r2, #2064 @ 0x810 │ │ │ │ ldr r5, [pc, #592] @ (26fe00 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #592] @ (26fe04 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.w 26f280 │ │ │ │ ldr r3, [pc, #572] @ (26fe08 ) │ │ │ │ movw r2, #2285 @ 0x8ed │ │ │ │ ldr r1, [pc, #572] @ (26fe0c ) │ │ │ │ ldr r0, [pc, #572] @ (26fe10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -374517,281 +374512,281 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ udf #2 │ │ │ │ movs r1, r6 │ │ │ │ ble.n 26fbcc │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0002 │ │ │ │ movs r2, r4 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + cbz r0, 26fc08 │ │ │ │ movs r2, r4 │ │ │ │ bvs.n 26fccc │ │ │ │ movs r2, r6 │ │ │ │ cmp r6, #26 │ │ │ │ movs r3, r6 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - itt ls │ │ │ │ - movls r2, r4 │ │ │ │ - addls r7, sp, #872 @ 0x368 │ │ │ │ + itt al │ │ │ │ + moval r2, r4 │ │ │ │ + addal sp, #136 @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ movs r2, r4 │ │ │ │ bhi.n 26fb56 │ │ │ │ - vmls.i q11, , d6[0] │ │ │ │ + vabal.u q11, d15, d14 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r0!, {r2, r6} │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r1, #76] @ 0x4c │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r0, #11 │ │ │ │ movs r0, r4 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ movs r0, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r3 │ │ │ │ ldmia r0, {r0, r3, r6} │ │ │ │ @ instruction: 0xffff2a74 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 26fcae │ │ │ │ + rev r0, r0 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ - it cc │ │ │ │ - movcc r2, r4 │ │ │ │ - revsh r2, r0 │ │ │ │ + nop {8} │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + cbnz r2, 26fcce │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 26fcc2 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + rev r0, r0 │ │ │ │ + movs r2, r4 │ │ │ │ + str r2, [r0, #32] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r4, #16] │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r2, r2 │ │ │ │ + hlt 0x001a │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r7, #12] │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r2, 26fd28 │ │ │ │ + cbnz r2, 26fd3a │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 26fcf0 │ │ │ │ + cbnz r4, 26fd02 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x006c │ │ │ │ + bkpt 0x00b4 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #824 @ 0x338 │ │ │ │ movs r2, r4 │ │ │ │ - rev16 r4, r3 │ │ │ │ + hlt 0x0024 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #704 @ 0x2c0 │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r0 │ │ │ │ + hlt 0x000c │ │ │ │ movs r2, r4 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 26fd38 │ │ │ │ + cbnz r6, 26fd4a │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r6, 26fd2e │ │ │ │ + cbnz r6, 26fd40 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r2, 26fd52 │ │ │ │ + cbnz r2, 26fd64 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r0 │ │ │ │ + hlt 0x000a │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0016 │ │ │ │ + revsh r6, r3 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r5, r5 │ │ │ │ - revsh r0, r3 │ │ │ │ + cbnz r0, 26fdb0 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #408 @ (adr r7, 26ff04 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 270024 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrb r0, [r6, r5] │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r2, r7 │ │ │ │ + revsh r2, r0 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #280 @ (adr r7, 26fe90 ) │ │ │ │ + add r7, pc, #568 @ (adr r7, 26ffb0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, r4] │ │ │ │ + ldrb r0, [r2, r5] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #144 @ (adr r7, 26fe14 ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 26ff34 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb89a │ │ │ │ + @ instruction: 0xb8e2 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #0 @ (adr r7, 26fd90 ) │ │ │ │ + add r7, pc, #288 @ (adr r7, 26feb0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + cbnz r2, 26fda0 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #904 @ (adr r6, 270124 ) │ │ │ │ + add r7, pc, #168 @ (adr r7, 26fe44 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #784 @ (adr r6, 2700b8 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 26fdd8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r7, r1] │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb87c │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #616 @ (adr r6, 27001c ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 27013c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, r1] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #488 @ (adr r6, 26ffa8 ) │ │ │ │ + add r6, pc, #776 @ (adr r6, 2700c8 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + @ instruction: 0xb688 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r5, r5 │ │ │ │ - add r6, pc, #336 @ (adr r6, 26ff1c ) │ │ │ │ + add r6, pc, #624 @ (adr r6, 27003c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #176 @ (adr r6, 26fe88 ) │ │ │ │ + add r6, pc, #464 @ (adr r6, 26ffa8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #40 @ (adr r6, 26fe0c ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 26ff2c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrb r4, [r2, r0] │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r6, 26fe08 │ │ │ │ + cbnz r6, 26fe1a │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #928 @ (adr r5, 270190 ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 26feb0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #768 @ (adr r5, 2700fc ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 26fe1c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #632 @ (adr r5, 270080 ) │ │ │ │ + add r5, pc, #920 @ (adr r5, 2701a0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r3, r5] │ │ │ │ + ldrh r6, [r4, r6] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #528 @ (adr r5, 270020 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 270140 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026fe14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -374822,26 +374817,26 @@ │ │ │ │ bne.w 26ff96 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26fe5a │ │ │ │ ldr.w r4, [r5, #340] @ 0x154 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 27024c │ │ │ │ - bl 451f98 │ │ │ │ + bl 451fe0 │ │ │ │ strb.w r4, [r5, #344] @ 0x158 │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ movw r3, #22093 @ 0x564d │ │ │ │ movt r3, #20805 @ 0x5145 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 270160 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 27022a │ │ │ │ cmp r0, #3 │ │ │ │ bne.w 270182 │ │ │ │ bl 2569b0 │ │ │ │ ldrb.w r3, [r0, #1085] @ 0x43d │ │ │ │ @@ -374886,26 +374881,26 @@ │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 26ffe8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26fef0 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ bl 25f774 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27000a │ │ │ │ bl 2258ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 26ea20 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270138 │ │ │ │ ldrb.w r3, [r5, #117] @ 0x75 │ │ │ │ cbnz r3, 26ff6a │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 270068 │ │ │ │ @@ -374936,45 +374931,45 @@ │ │ │ │ ldr r1, [pc, #744] @ (27028c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 26ff6a │ │ │ │ mov r0, r6 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #7 │ │ │ │ bne.w 2701e0 │ │ │ │ ldr r2, [pc, #704] @ (270290 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #704] @ (270294 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2ffe88 │ │ │ │ + bl 2ffed0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26febc │ │ │ │ b.n 26ff6a │ │ │ │ ldr r1, [pc, #684] @ (270298 ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a3c │ │ │ │ + bl 301a84 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 26ffb8 │ │ │ │ ldr r3, [pc, #656] @ (27029c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 270034 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ cbz r3, 27002e │ │ │ │ @@ -375001,24 +374996,24 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26ff30 │ │ │ │ ldr r0, [pc, #588] @ (2702a8 ) │ │ │ │ ldr.w r1, [r5, #736] @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26ff30 │ │ │ │ bl 2569b0 │ │ │ │ bl 258eac │ │ │ │ cbnz r0, 270094 │ │ │ │ ldr.w r8, [pc, #568] @ 2702ac │ │ │ │ bl 225ff0 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ add r8, pc │ │ │ │ - bl 4520b4 │ │ │ │ + bl 4520fc │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #161 @ 0xa1 │ │ │ │ bl 225f84 │ │ │ │ mov r0, fp │ │ │ │ bl 258eac │ │ │ │ cbz r0, 2700be │ │ │ │ ldr r3, [pc, #536] @ (2702b0 ) │ │ │ │ @@ -375027,122 +375022,122 @@ │ │ │ │ ldr r1, [pc, #540] @ (2702b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3078 @ 0xc06 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 26ff66 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.w 270204 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ bne.w 26ff66 │ │ │ │ - bl 2f5568 │ │ │ │ + bl 2f55b0 │ │ │ │ ldr r1, [pc, #480] @ (2702bc ) │ │ │ │ ldr r2, [pc, #480] @ (2702c0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #472] @ (2702c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldrb.w r3, [r0, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ff66 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302430 │ │ │ │ + bl 302478 │ │ │ │ uxtb r1, r0 │ │ │ │ cmp r1, #6 │ │ │ │ beq.n 2701aa │ │ │ │ ldr r0, [pc, #444] @ (2702c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 26ff66 │ │ │ │ ldr r3, [pc, #440] @ (2702cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fee8 │ │ │ │ ldr r3, [pc, #384] @ (2702a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26fee8 │ │ │ │ ldr r0, [pc, #416] @ (2702d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26fee8 │ │ │ │ ldr r3, [pc, #408] @ (2702d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ff52 │ │ │ │ ldr r3, [pc, #348] @ (2702a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26ff52 │ │ │ │ ldr r0, [pc, #384] @ (2702d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 26ff52 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #372] @ (2702dc ) │ │ │ │ ldr r4, [pc, #376] @ (2702e0 ) │ │ │ │ ldr r1, [pc, #376] @ (2702e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2736 @ 0xab0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26ffb8 │ │ │ │ ldr r3, [pc, #356] @ (2702e8 ) │ │ │ │ movs r1, #3 │ │ │ │ ldr r4, [pc, #356] @ (2702ec ) │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #352] @ (2702f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2749 @ 0xabd │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ b.n 26ff6a │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 1838e8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2701d8 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ mov r7, r5 │ │ │ │ it cs │ │ │ │ movcs.w r7, #4096 @ 0x1000 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ subs r5, r5, r7 │ │ │ │ bne.n 2701be │ │ │ │ mov r0, r8 │ │ │ │ blx 181844 │ │ │ │ b.n 26ff66 │ │ │ │ ldr r3, [pc, #272] @ (2702f4 ) │ │ │ │ movs r1, #7 │ │ │ │ @@ -375152,41 +375147,41 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #268] @ (2702fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 26ffb8 │ │ │ │ ldr r3, [pc, #248] @ (270300 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [pc, #248] @ (270304 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3083 @ 0xc0b │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ b.n 26ff66 │ │ │ │ ldr r3, [pc, #220] @ (270308 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #220] @ (27030c ) │ │ │ │ ldr r1, [pc, #220] @ (270310 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2743 @ 0xab7 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2701a4 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #196] @ (270314 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ ldr r1, [pc, #196] @ (270318 ) │ │ │ │ ldr r0, [pc, #200] @ (27031c ) │ │ │ │ add r3, pc │ │ │ │ @@ -375207,91 +375202,91 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #7 │ │ │ │ movs r3, r6 │ │ │ │ stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #688 @ (adr r1, 270540 ) │ │ │ │ + add r1, pc, #976 @ (adr r1, 270660 ) │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r3, r6 │ │ │ │ ldmia r6, {r4, r6} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb69a │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r3, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + setend le │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #872 @ (adr r0, 270618 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 270338 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + cpsid ai │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #712 @ (adr r0, 270584 ) │ │ │ │ + add r0, pc, #1000 @ (adr r0, 2706a4 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r3, r2] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r3 │ │ │ │ - cbz r0, 270316 │ │ │ │ + cbz r0, 270328 │ │ │ │ movs r7, r3 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ movs r2, r4 │ │ │ │ cmp r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r6, lr} │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 270362 │ │ │ │ + push {r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + add r0, pc, #176 @ (adr r0, 270398 ) │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ movs r5, r5 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ + add r0, pc, #24 @ (adr r0, 27030c ) │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r1, r6] │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r4, r6, r7} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 270366 │ │ │ │ + cbz r4, 270378 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #400] @ 0x190 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #296] @ 0x128 │ │ │ │ movs r2, r4 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 270370 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375354,29 +375349,29 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27038a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (2703e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r2, #736] @ 0x2e0 │ │ │ │ b.n 27038a │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 27038e │ │ │ │ stmia r3!, {r1, r2, r3, r7} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 27044c │ │ │ │ + cbz r0, 27045e │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002703ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -375410,15 +375405,15 @@ │ │ │ │ addw r3, r1, #1060 @ 0x424 │ │ │ │ ldr r1, [pc, #76] @ (270490 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3182 @ 0xc6e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -375431,27 +375426,27 @@ │ │ │ │ addw r3, r1, #1060 @ 0x424 │ │ │ │ ldr r1, [pc, #36] @ (27049c ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3175 @ 0xc67 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 270452 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r2, 2704ee │ │ │ │ + cbz r2, 270500 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r1, r4] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r2, 2704de │ │ │ │ + cbz r2, 2704f0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002704a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ @@ -375513,26 +375508,26 @@ │ │ │ │ bne.n 270502 │ │ │ │ bl 295cc0 │ │ │ │ cbz r0, 270598 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ - bl 381068 │ │ │ │ + bl 3810b0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270502 │ │ │ │ mov r0, sl │ │ │ │ cbz r0, 2705c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 2705b6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ - bl 3814a4 │ │ │ │ + bl 3814ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270502 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2705c4 │ │ │ │ ldr r3, [pc, #692] @ (27082c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #692] @ (270830 ) │ │ │ │ @@ -375540,60 +375535,60 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1108 @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #3235 @ 0xca3 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 270502 │ │ │ │ ldr r3, [pc, #668] @ (270838 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #668] @ (27083c ) │ │ │ │ ldr r1, [pc, #672] @ (270840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1108 @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3213 @ 0xc8d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 270502 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 3811ac │ │ │ │ + bl 3811f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270502 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ - bl 381744 │ │ │ │ + bl 38178c │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270502 │ │ │ │ bl 253c80 │ │ │ │ movs r0, #10 │ │ │ │ bl 226610 │ │ │ │ - bl 353978 │ │ │ │ + bl 3539c0 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 183038 │ │ │ │ mov r0, r5 │ │ │ │ blx 1836cc │ │ │ │ str.w r0, [r7, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ blx 183004 │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ str.w r0, [r7, #396] @ 0x18c │ │ │ │ movs r0, #1 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ ldr r3, [pc, #560] @ (270844 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r0, r1, [r7, #400] @ 0x190 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -375603,29 +375598,29 @@ │ │ │ │ strd r0, r1, [r7, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 270784 │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 24fdcc │ │ │ │ ldr r3, [pc, #508] @ (270848 ) │ │ │ │ ldr r2, [pc, #508] @ (27084c ) │ │ │ │ ldr r1, [pc, #512] @ (270850 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301838 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 301880 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2707a6 │ │ │ │ bl 2569b0 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2574ac │ │ │ │ cmp r0, #0 │ │ │ │ @@ -375652,37 +375647,37 @@ │ │ │ │ b.n 2706be │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26de78 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2706c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2706b2 │ │ │ │ mov r0, r9 │ │ │ │ mov r4, r5 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ mov r5, r8 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbnz r0, 270702 │ │ │ │ mov r0, r9 │ │ │ │ bl 26d908 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 26e250 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 2706f6 │ │ │ │ mov r0, r9 │ │ │ │ bl 26e450 │ │ │ │ cbnz r0, 2706f6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2707c2 │ │ │ │ ldr r2, [pc, #336] @ (270854 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #336] @ (270858 ) │ │ │ │ add r2, pc │ │ │ │ @@ -375691,99 +375686,99 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ addw r3, r3, #1124 @ 0x464 │ │ │ │ add r1, pc │ │ │ │ negs r2, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1833 @ 0x729 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ bl 26e738 │ │ │ │ movs r2, #11 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #616 @ 0x268 │ │ │ │ bl 257784 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #100] @ 0x64 │ │ │ │ mov sl, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3025f0 │ │ │ │ + bl 302638 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ mov r9, r1 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2707be │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2707be │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3815c4 │ │ │ │ + bl 38160c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2707ca │ │ │ │ - bl 353c50 │ │ │ │ + bl 353c98 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 22679c │ │ │ │ b.n 270504 │ │ │ │ bl 293058 │ │ │ │ b.n 27062a │ │ │ │ ldr r1, [pc, #216] @ (270860 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 1823d8 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437c10 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181844 │ │ │ │ b.n 270644 │ │ │ │ ldr r2, [pc, #188] @ (270864 ) │ │ │ │ addw r3, r8, #1108 @ 0x454 │ │ │ │ ldr r1, [pc, #184] @ (270868 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3275 @ 0xccb │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r6, #0 │ │ │ │ b.n 270772 │ │ │ │ bl 26e738 │ │ │ │ movs r2, #10 │ │ │ │ b.n 27072a │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3811ac │ │ │ │ + bl 3811f4 │ │ │ │ b.n 2707be │ │ │ │ ldr r2, [pc, #144] @ (27086c ) │ │ │ │ addw r3, r8, #1124 @ 0x464 │ │ │ │ ldr r1, [pc, #144] @ (270870 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1804 @ 0x70c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r9 │ │ │ │ - bl 3025f0 │ │ │ │ + bl 302638 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ b.n 2707be │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ (270874 ) │ │ │ │ movw r2, #3202 @ 0xc82 │ │ │ │ ldr r1, [pc, #108] @ (270878 ) │ │ │ │ ldr r0, [pc, #112] @ (27087c ) │ │ │ │ add r3, pc │ │ │ │ @@ -375796,87 +375791,87 @@ │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r5} │ │ │ │ movs r2, r6 │ │ │ │ stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r7, r7] │ │ │ │ movs r5, r5 │ │ │ │ - uxtb r0, r1 │ │ │ │ + cbz r0, 270878 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r3, r7] │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r2 │ │ │ │ + uxth r6, r3 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r3] │ │ │ │ + str r0, [r5, r4] │ │ │ │ movs r5, r5 │ │ │ │ - mcr 0, 6, r0, cr6, cr15, {0} │ │ │ │ - mrc 0, 6, r0, cr10, cr15, {0} │ │ │ │ - cbz r4, 270880 │ │ │ │ + vqadd.s8 d0, d14, d15 │ │ │ │ + vqadd.s32 d0, d2, d15 │ │ │ │ + cbz r4, 270892 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r5, r1] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ movs r2, r4 │ │ │ │ - sub sp, #464 @ 0x1d0 │ │ │ │ + cbz r4, 270872 │ │ │ │ movs r2, r4 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + cbz r4, 270870 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [pc, #144] @ (270908 ) │ │ │ │ + ldr r7, [pc, #432] @ (270a28 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 270800 │ │ │ │ + bpl.n 270890 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3363fc │ │ │ │ + bl 336444 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrd r2, ip, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 2704a0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r1, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3363f4 │ │ │ │ + bl 33643c │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3be1e8 │ │ │ │ + bl 3be230 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44f6bc │ │ │ │ + b.w 44f704 │ │ │ │ nop │ │ │ │ │ │ │ │ 002708ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -375890,48 +375885,48 @@ │ │ │ │ movs r0, #10 │ │ │ │ bl 226610 │ │ │ │ bl 253c98 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ - bl 3040f8 │ │ │ │ + bl 304140 │ │ │ │ cbz r0, 27098e │ │ │ │ ldr r4, [pc, #176] @ (2709dc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r8, [pc, #176] @ 2709e0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #176] @ (2709e4 ) │ │ │ │ add r4, pc │ │ │ │ add r8, pc │ │ │ │ add.w r4, r4, #680 @ 0x2a8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #156] @ (2709e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301838 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 301880 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e83c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2709a6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2709a6 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ eor.w r2, r7, #1 │ │ │ │ orr.w r3, sl, r3 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 2709d0 │ │ │ │ @@ -375950,35 +375945,35 @@ │ │ │ │ ldr r1, [pc, #68] @ (2709f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1144 @ 0x478 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3333 @ 0xd05 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 270990 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 226770 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 24f434 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #1008] @ (270dd0 ) │ │ │ │ + ldr r6, [pc, #272] @ (270af0 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xebfa001f │ │ │ │ - rsbs r0, ip, pc, lsr #32 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + mcrr 0, 1, r0, r2, cr15 │ │ │ │ + stc 0, cr0, [r4], #-124 @ 0xffffff84 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #520] @ (270bf8 ) │ │ │ │ + ldr r5, [pc, #808] @ (270d18 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002709f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -376009,68 +376004,68 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #8 │ │ │ │ bl 226610 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 3040f8 │ │ │ │ + bl 304140 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270ad2 │ │ │ │ ldr r3, [pc, #204] @ (270b24 ) │ │ │ │ ldr r2, [pc, #204] @ (270b28 ) │ │ │ │ ldr r1, [pc, #208] @ (270b2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r6, r3, #680 @ 0x2a8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #188] @ (270b30 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301890 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 3018d8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26fe14 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 270b02 │ │ │ │ bl 256a38 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 270ada │ │ │ │ ldr r3, [pc, #124] @ (270b34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #124] @ (270b38 ) │ │ │ │ ldr r1, [pc, #124] @ (270b3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1172 @ 0x494 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3363 @ 0xd23 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #100] @ (270b40 ) │ │ │ │ ldr r3, [pc, #64] @ (270b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376083,41 +376078,41 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #64] @ (270b44 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442404 │ │ │ │ + bl 44244c │ │ │ │ b.n 270aa8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #848] @ (270e78 ) │ │ │ │ + ldr r5, [pc, #112] @ (270b98 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeaba001f │ │ │ │ - @ instruction: 0xeacc001f │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add.w r0, r2, pc, lsr #32 │ │ │ │ + adds.w r0, r4, pc, lsr #32 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #456] @ (270d00 ) │ │ │ │ + ldr r4, [pc, #744] @ (270e20 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ movs r2, r4 │ │ │ │ pop {r1, r2, r5} │ │ │ │ movs r2, r6 │ │ │ │ - add r6, sp, #312 @ 0x138 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270b48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3624] @ 0xe28 │ │ │ │ @@ -376159,167 +376154,167 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 381068 │ │ │ │ + bl 3810b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270b8e │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3814a4 │ │ │ │ + bl 3814ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270b8e │ │ │ │ beq.n 270c78 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 381744 │ │ │ │ + bl 38178c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270b8e │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 380bc4 │ │ │ │ + bl 380c0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270cd4 │ │ │ │ ldrd r3, r2, [sp, #400] @ 0x190 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 270c98 │ │ │ │ bl 294b0c │ │ │ │ - bl 353978 │ │ │ │ + bl 3539c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 38134c │ │ │ │ + bl 381394 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270cce │ │ │ │ mov r0, r9 │ │ │ │ bl 24fdcc │ │ │ │ ldr r3, [pc, #228] @ (270d04 ) │ │ │ │ ldr r2, [pc, #228] @ (270d08 ) │ │ │ │ ldr r1, [pc, #232] @ (270d0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301890 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 3018d8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270cb6 │ │ │ │ movs r0, #10 │ │ │ │ bl 244a2c │ │ │ │ add r0, sp, #8 │ │ │ │ str.w r5, [sl] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #2 │ │ │ │ strd r2, r3, [r0] │ │ │ │ - bl 45e054 │ │ │ │ + bl 45e09c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270cce │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fe14 │ │ │ │ mov r4, r0 │ │ │ │ bl 256a38 │ │ │ │ - bl 353c50 │ │ │ │ + bl 353c98 │ │ │ │ mvns r0, r4 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ b.n 270b90 │ │ │ │ ldr r3, [pc, #148] @ (270d10 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #148] @ (270d14 ) │ │ │ │ ldr r1, [pc, #152] @ (270d18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1200 @ 0x4b0 │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3405 @ 0xd4d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 270b8e │ │ │ │ ldr r3, [pc, #128] @ (270d1c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #128] @ (270d20 ) │ │ │ │ ldr r1, [pc, #132] @ (270d24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1200 @ 0x4b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3421 @ 0xd5d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 270b8e │ │ │ │ ldr r2, [pc, #112] @ (270d28 ) │ │ │ │ add.w r3, r6, #1200 @ 0x4b0 │ │ │ │ ldr r1, [pc, #108] @ (270d2c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3443 @ 0xd73 │ │ │ │ - bl 442774 │ │ │ │ - bl 353c50 │ │ │ │ + bl 4427bc │ │ │ │ + bl 353c98 │ │ │ │ b.n 270b8e │ │ │ │ ldr r3, [pc, #88] @ (270d30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #88] @ (270d34 ) │ │ │ │ ldr r1, [pc, #92] @ (270d38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1200 @ 0x4b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3418 @ 0xd5a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 270b8e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r2, 270d64 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 270d60 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r3, [pc, #48] @ (270d38 ) │ │ │ │ + ldr r3, [pc, #336] @ (270e58 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrd r0, r0, [r2], #124 @ 0x7c │ │ │ │ - stmdb r6, {r0, r1, r2, r3, r4} │ │ │ │ - ldr r2, [pc, #704] @ (270fd4 ) │ │ │ │ + ldmdb sl!, {r0, r1, r2, r3, r4} │ │ │ │ + strd r0, r0, [lr, #-124] @ 0x7c │ │ │ │ + ldr r2, [pc, #992] @ (2710f4 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #576] @ (270f60 ) │ │ │ │ + ldr r2, [pc, #864] @ (271080 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #152 @ 0x98 │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #816 @ 0x330 │ │ │ │ + add r4, sp, #80 @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #336] @ (270e84 ) │ │ │ │ + ldr r2, [pc, #624] @ (270fa4 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ (270dd8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -376327,39 +376322,39 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 244634 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3363fc │ │ │ │ + bl 336444 │ │ │ │ movs r0, #8 │ │ │ │ bl 226610 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ bl 270b48 │ │ │ │ strb.w r0, [r4, #204] @ 0xcc │ │ │ │ cbnz r0, 270db4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3363f4 │ │ │ │ + bl 33643c │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 181844 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3be1e8 │ │ │ │ + bl 3be230 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 44f6bc │ │ │ │ + b.w 44f704 │ │ │ │ mov r0, r5 │ │ │ │ bl 22679c │ │ │ │ cmp r5, #9 │ │ │ │ bne.n 270d84 │ │ │ │ bl 244634 │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 270d84 │ │ │ │ @@ -376423,20 +376418,20 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 381068 │ │ │ │ + bl 3810b0 │ │ │ │ cbz r0, 270e70 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3811ac │ │ │ │ + bl 3811f4 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -376562,62 +376557,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (271054 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r1, [pc, #176] @ (271058 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 335d60 │ │ │ │ + bl 335da8 │ │ │ │ cbz r0, 27101c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 183728 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 270ff8 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #120] @ (27105c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3be56c │ │ │ │ + bl 3be5b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (271060 ) │ │ │ │ ldr r3, [pc, #84] @ (271050 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 271046 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 336c74 │ │ │ │ + b.w 336cbc │ │ │ │ ldr r2, [pc, #68] @ (271064 ) │ │ │ │ ldr r3, [pc, #48] @ (271050 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376664,62 +376659,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (27114c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r1, [pc, #176] @ (271150 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 335d60 │ │ │ │ + bl 335da8 │ │ │ │ cbz r0, 271114 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 183728 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 183728 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 2710f0 │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #120] @ (271154 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3be56c │ │ │ │ + bl 3be5b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (271158 ) │ │ │ │ ldr r3, [pc, #84] @ (271148 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 27113e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 336c74 │ │ │ │ + b.w 336cbc │ │ │ │ ldr r2, [pc, #68] @ (27115c ) │ │ │ │ ldr r3, [pc, #48] @ (271148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376765,59 +376760,59 @@ │ │ │ │ mov r8, r1 │ │ │ │ ldr r7, [pc, #180] @ (271238 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44fb98 │ │ │ │ + bl 44fbe0 │ │ │ │ ldr r1, [pc, #168] @ (27123c ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 335d60 │ │ │ │ + bl 335da8 │ │ │ │ cbz r0, 271202 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ blx 183728 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbz r4, 2711de │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #120] @ (271240 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3be56c │ │ │ │ + bl 3be5b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (271244 ) │ │ │ │ ldr r3, [pc, #80] @ (271234 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 27122c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 336c74 │ │ │ │ + b.w 336cbc │ │ │ │ ldr r2, [pc, #68] @ (271248 ) │ │ │ │ ldr r3, [pc, #44] @ (271234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376858,30 +376853,30 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #260] @ (27136c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30c000 │ │ │ │ + bl 30c048 │ │ │ │ ldr r3, [pc, #244] @ (271370 ) │ │ │ │ ldr r2, [pc, #248] @ (271374 ) │ │ │ │ ldr r1, [pc, #248] @ (271378 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271310 │ │ │ │ ldr r3, [pc, #220] @ (27137c ) │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -376889,15 +376884,15 @@ │ │ │ │ bl 25f7e0 │ │ │ │ cbnz r0, 2712ea │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ bl 24f5f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #188] @ (271380 ) │ │ │ │ ldr r3, [pc, #160] @ (271368 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376909,31 +376904,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3093c4 │ │ │ │ + bl 30940c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2712b0 │ │ │ │ ldr r3, [pc, #140] @ (271384 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #140] @ (271388 ) │ │ │ │ ldr r1, [pc, #140] @ (27138c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2712b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #100] @ (27137c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2712b0 │ │ │ │ ldr r3, [pc, #108] @ (271390 ) │ │ │ │ @@ -376944,75 +376939,75 @@ │ │ │ │ ldr r3, [pc, #100] @ (271394 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2712b0 │ │ │ │ ldr r0, [pc, #96] @ (271398 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2712b0 │ │ │ │ ldr r3, [pc, #88] @ (27139c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2712aa │ │ │ │ ldr r3, [pc, #72] @ (271394 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2712aa │ │ │ │ ldr r0, [pc, #72] @ (2713a0 ) │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2712aa │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ push {r1, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r3, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [pc, #472] @ (27154c ) │ │ │ │ + ldr r1, [pc, #760] @ (27166c ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 2718a8 │ │ │ │ + b.n 271938 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 2718d4 │ │ │ │ + b.n 271964 │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [pc, #984] @ (271760 ) │ │ │ │ + ldr r1, [pc, #248] @ (271480 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r0, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #912 @ (adr r7, 27172c ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #960 @ (adr r7, 271764 ) │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 30b9dc │ │ │ │ + bl 30ba24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ nop │ │ │ │ cbz r0, 2713f0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -377050,87 +377045,87 @@ │ │ │ │ ldr r4, [pc, #112] @ (27149c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #100] @ (2714a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 24f4f8 │ │ │ │ ldr r1, [pc, #72] @ (2714a4 ) │ │ │ │ ldr r0, [pc, #72] @ (2714a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ ldr r3, [pc, #60] @ (2714ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27141a │ │ │ │ ldr r3, [pc, #52] @ (2714b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27141a │ │ │ │ ldr r0, [pc, #48] @ (2714b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 27141a │ │ │ │ uxtb r2, r6 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 271674 │ │ │ │ + b.n 271704 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 2716a4 │ │ │ │ + b.n 271734 │ │ │ │ movs r7, r3 │ │ │ │ - blxns r8 │ │ │ │ + ldr r0, [pc, #48] @ (2714d0 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #912 @ (adr r7, 271834 ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + @ instruction: 0x47de │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #560 @ (adr r7, 2716dc ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 2717fc ) │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #256 @ (adr r7, 2715b8 ) │ │ │ │ + add r7, pc, #544 @ (adr r7, 2716d8 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002714b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ strd r1, r0, [sp, #8] │ │ │ │ - bl 30543c │ │ │ │ + bl 305484 │ │ │ │ ldr.w ip, [pc, #40] @ 2714fc │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r1, [sp] │ │ │ │ add ip, pc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ ldr.w r1, [ip] │ │ │ │ - bl 305828 │ │ │ │ + bl 305870 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377152,37 +377147,37 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r4 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30543c │ │ │ │ + bl 305484 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 181544 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 27155c │ │ │ │ - bl 42b6ec │ │ │ │ + bl 42b734 │ │ │ │ ldr r3, [pc, #168] @ (2715ec ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 41272c │ │ │ │ + bl 412774 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c9e0 │ │ │ │ + bl 42ca28 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ ldr r7, [pc, #144] @ (2715f0 ) │ │ │ │ str.w r9, [r5] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ str.w r8, [r7] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 27157a │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 183728 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [pc, #120] @ (2715f4 ) │ │ │ │ @@ -377190,29 +377185,29 @@ │ │ │ │ ldr r2, [pc, #120] @ (2715f8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2715fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #108] @ (271600 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [pc, #100] @ (271604 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ (271608 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 305828 │ │ │ │ + bl 305870 │ │ │ │ ldr r2, [pc, #88] @ (27160c ) │ │ │ │ ldr r3, [pc, #48] @ (2715e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377234,21 +377229,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 271624 │ │ │ │ movs r2, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 271a58 │ │ │ │ movs r7, r7 │ │ │ │ - mov r2, lr │ │ │ │ + mov sl, r7 │ │ │ │ movs r5, r5 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + svc 216 @ 0xd8 │ │ │ │ movs r7, r3 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r7, r3 │ │ │ │ - add r6, pc, #680 @ (adr r6, 2718ac ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 2719cc ) │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr15, cr15, {7} │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ cbz r0, 271624 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00271610 : │ │ │ │ @@ -377258,15 +377253,15 @@ │ │ │ │ cbz r0, 271646 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377286,54 +377281,54 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 30b544 │ │ │ │ + bl 30b58c │ │ │ │ mov r6, r0 │ │ │ │ bl 2569d8 │ │ │ │ ldr r1, [pc, #156] @ (271714 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 30b5a0 │ │ │ │ + bl 30b5e8 │ │ │ │ bl 25f654 │ │ │ │ cbz r0, 2716f4 │ │ │ │ bl 2601d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30b67c │ │ │ │ + bl 30b6c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 271708 │ │ │ │ ldr r3, [pc, #120] @ (271718 ) │ │ │ │ add r3, pc │ │ │ │ strd r6, r3, [r4, #12] │ │ │ │ blx 181c40 │ │ │ │ ldr r1, [pc, #112] @ (27171c ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 30b778 │ │ │ │ + bl 30b7c0 │ │ │ │ b.n 2716d0 │ │ │ │ - bl 30ba14 │ │ │ │ + bl 30ba5c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2716e0 │ │ │ │ adds r4, #1 │ │ │ │ bl 256e74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 411664 │ │ │ │ + bl 4116ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 30b9f8 │ │ │ │ + bl 30ba40 │ │ │ │ mov r2, r7 │ │ │ │ cmp r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bhi.n 2716bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -377344,46 +377339,46 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25f6c0 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30b67c │ │ │ │ + bl 30b6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 27169c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f9838 │ │ │ │ - add r5, pc, #880 @ (adr r5, 271a88 ) │ │ │ │ + b.w 2f9880 │ │ │ │ + add r6, pc, #144 @ (adr r6, 2717a8 ) │ │ │ │ movs r2, r4 │ │ │ │ stc2 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ bl 2602dc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fbf64 │ │ │ │ + bl 2fbfac │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fbd34 │ │ │ │ + bl 2fbd7c │ │ │ │ cbz r0, 271772 │ │ │ │ ldr r1, [pc, #116] @ (2717bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ cbz r0, 2717a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 312174 │ │ │ │ + bl 3121bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 27178a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377395,15 +377390,15 @@ │ │ │ │ ldr r3, [pc, #76] @ (2717c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #68] @ (2717c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -377414,30 +377409,30 @@ │ │ │ │ ldr r3, [pc, #40] @ (2717d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #36] @ (2717d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 27178a │ │ │ │ nop │ │ │ │ - beq.n 2716d8 │ │ │ │ + beq.n 271768 │ │ │ │ movs r7, r3 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ movs r0, r4 │ │ │ │ - add lr, r7 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #960 @ (adr r4, 271b8c ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 2718ac ) │ │ │ │ movs r2, r4 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ movs r0, r4 │ │ │ │ - add r8, r2 │ │ │ │ + add r8, fp │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #776 @ (adr r4, 271ae0 ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 271800 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #216] @ (2718c0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -377446,44 +377441,44 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #212] @ (2718c8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30c000 │ │ │ │ + bl 30c048 │ │ │ │ ldr r1, [pc, #200] @ (2718cc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #200] @ (2718d0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #196] @ (2718d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbz r0, 27186e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #168] @ (2718d8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27189c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #148] @ (2718dc ) │ │ │ │ ldr r3, [pc, #120] @ (2718c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377512,57 +377507,57 @@ │ │ │ │ ldr r3, [pc, #88] @ (2718e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271876 │ │ │ │ ldr r0, [pc, #84] @ (2718e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 271876 │ │ │ │ ldr r3, [pc, #76] @ (2718ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27183a │ │ │ │ ldr r3, [pc, #60] @ (2718e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 27183a │ │ │ │ ldr r0, [pc, #60] @ (2718f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 27183a │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #88 @ 0x58 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #72 @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, r7 │ │ │ │ + add r8, r0 │ │ │ │ movs r5, r5 │ │ │ │ - ble.n 2718e4 │ │ │ │ + ble.n 271974 │ │ │ │ movs r7, r3 │ │ │ │ - ble.n 271914 │ │ │ │ + ble.n 2719a4 │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ movs r2, r6 │ │ │ │ lsrs r4, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #128 @ (adr r4, 27196c ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 271a8c ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #840 @ (adr r3, 271c3c ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 27195c ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #216] @ (2719dc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -377572,47 +377567,47 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #212] @ (2719e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30c000 │ │ │ │ + bl 30c048 │ │ │ │ ldr r3, [pc, #196] @ (2719e8 ) │ │ │ │ ldr r2, [pc, #200] @ (2719ec ) │ │ │ │ ldr r1, [pc, #200] @ (2719f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bfa8 │ │ │ │ + bl 30bff0 │ │ │ │ cbz r0, 271992 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ ldr r3, [pc, #164] @ (2719f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2719ba │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24f5f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r2, [pc, #140] @ (2719f8 ) │ │ │ │ ldr r3, [pc, #112] @ (2719e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377639,56 +377634,56 @@ │ │ │ │ ldr r3, [pc, #88] @ (271a00 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271958 │ │ │ │ ldr r0, [pc, #80] @ (271a04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 271958 │ │ │ │ ldr r3, [pc, #76] @ (271a08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271958 │ │ │ │ ldr r3, [pc, #56] @ (271a00 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 271958 │ │ │ │ ldr r0, [pc, #60] @ (271a0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 271958 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #968 @ 0x3c8 │ │ │ │ movs r2, r6 │ │ │ │ - orrs r2, r3 │ │ │ │ + muls r2, r4 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 2719cc │ │ │ │ + bgt.n 271a5c │ │ │ │ movs r7, r3 │ │ │ │ - bgt.n 2719fc │ │ │ │ + bgt.n 271a8c │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #600 @ 0x258 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #376 @ (adr r3, 271b80 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 271ca0 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #64 @ (adr r3, 271a50 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 271b70 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271a10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -377704,15 +377699,15 @@ │ │ │ │ beq.n 271ab0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2602b8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 306c50 │ │ │ │ + bl 306c98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271ab0 │ │ │ │ ldr r3, [pc, #152] @ (271ae8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377723,42 +377718,42 @@ │ │ │ │ ldr r1, [pc, #148] @ (271af4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #136] @ (271af8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ bl 25f6e4 │ │ │ │ cbnz r0, 271a82 │ │ │ │ bl 25f750 │ │ │ │ cbz r0, 271aa0 │ │ │ │ ldr r0, [pc, #120] @ (271afc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #120] @ (271b00 ) │ │ │ │ ldr r1, [pc, #120] @ (271b04 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #6 │ │ │ │ - bl 3093dc │ │ │ │ + bl 309424 │ │ │ │ ldr r1, [pc, #100] @ (271b08 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 306e88 │ │ │ │ + bl 306ed0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377771,41 +377766,41 @@ │ │ │ │ ldr r3, [pc, #64] @ (271b10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271a56 │ │ │ │ ldr r0, [pc, #56] @ (271b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 271a56 │ │ │ │ nop │ │ │ │ add r4, sp, #872 @ 0x368 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r4 │ │ │ │ + tst r2, r5 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 271a64 │ │ │ │ + blt.n 271af4 │ │ │ │ movs r7, r3 │ │ │ │ - bge.n 271a90 │ │ │ │ + blt.n 271b20 │ │ │ │ movs r7, r3 │ │ │ │ - add r2, pc, #992 @ (adr r2, 271edc ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 271bfc ) │ │ │ │ movs r2, r4 │ │ │ │ - sbcs r6, r6 │ │ │ │ + rors r6, r7 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 271a18 │ │ │ │ + bge.n 271aa8 │ │ │ │ movs r7, r3 │ │ │ │ - bge.n 271a48 │ │ │ │ + bge.n 271ad8 │ │ │ │ movs r7, r3 │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #392 @ (adr r2, 271ca0 ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 271dc0 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271b18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -377826,15 +377821,15 @@ │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 306d6c │ │ │ │ + b.w 306db4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -377864,15 +377859,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r0 │ │ │ │ moveq r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 306d6c │ │ │ │ + bl 306db4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271c22 │ │ │ │ mov r0, r8 │ │ │ │ blx 183728 │ │ │ │ ldr r3, [pc, #164] @ (271c68 ) │ │ │ │ str.w r0, [r5, #1188] @ 0x4a4 │ │ │ │ @@ -377886,40 +377881,40 @@ │ │ │ │ ldr r1, [pc, #156] @ (271c74 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r1, [pc, #144] @ (271c78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3093f0 │ │ │ │ + bl 309438 │ │ │ │ bl 25f6e4 │ │ │ │ cbz r0, 271c38 │ │ │ │ ldr r0, [pc, #132] @ (271c7c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #132] @ (271c80 ) │ │ │ │ ldr r1, [pc, #136] @ (271c84 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r1, #6 │ │ │ │ - bl 3093dc │ │ │ │ + bl 309424 │ │ │ │ ldr r1, [pc, #116] @ (271c88 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 306e88 │ │ │ │ + bl 306ed0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377937,41 +377932,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271bce │ │ │ │ ldr r0, [pc, #60] @ (271c94 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 271bce │ │ │ │ nop │ │ │ │ add r3, sp, #496 @ 0x1f0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r5 │ │ │ │ + lsls r2, r6 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 271cf4 │ │ │ │ + bls.n 271b84 │ │ │ │ movs r7, r3 │ │ │ │ - bls.n 271d20 │ │ │ │ + bls.n 271bb0 │ │ │ │ movs r7, r3 │ │ │ │ - add r1, pc, #816 @ (adr r1, 271fac ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 271ccc ) │ │ │ │ movs r2, r4 │ │ │ │ - eors r4, r0 │ │ │ │ + lsls r4, r1 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 271cb4 │ │ │ │ + bls.n 271d44 │ │ │ │ movs r7, r3 │ │ │ │ - bls.n 271ce4 │ │ │ │ + bls.n 271d74 │ │ │ │ movs r7, r3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #152 @ (adr r1, 271d30 ) │ │ │ │ + add r1, pc, #440 @ (adr r1, 271e50 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271c98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377982,25 +377977,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (271cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 306f54 │ │ │ │ + b.w 306f9c │ │ │ │ nop │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, pc, #80 @ (adr r1, 271d2c ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 271e4c ) │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r7, r3] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271ce0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378010,30 +378005,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (271d20 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9030 │ │ │ │ + bl 2f9078 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (271d30 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cbb0 │ │ │ │ + b.w 43cbf8 │ │ │ │ nop │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r3 │ │ │ │ ldr r3, [pc, #16] @ (271d48 ) │ │ │ │ ldr r2, [pc, #20] @ (271d4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (271d50 ) │ │ │ │ @@ -378041,15 +378036,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r1, sp, #816 @ 0x330 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00271d54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378096,15 +378091,15 @@ │ │ │ │ nop │ │ │ │ add r1, sp, #584 @ 0x248 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 271df0 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ movs r7, r3 │ │ │ │ bls.n 271dcc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00271dd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378138,15 +378133,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.n 271d24 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r3 │ │ │ │ bls.n 271d74 │ │ │ │ movs r7, r7 │ │ │ │ bls.n 271f2c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00271e34 : │ │ │ │ @@ -378226,15 +378221,15 @@ │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 271f4c │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ movs r7, r3 │ │ │ │ bhi.n 271edc │ │ │ │ movs r7, r7 │ │ │ │ add r0, sp, #344 @ 0x158 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378244,15 +378239,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #80] @ (271f5c ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #68] @ (271f60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 271f34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -378271,39 +378266,39 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271f22 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (271f6c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ add r7, pc, #984 @ (adr r7, 272334 ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #624] @ 0x270 │ │ │ │ + ldr r6, [sp, #912] @ 0x390 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (271fe0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (271fe4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 44f170 │ │ │ │ + bl 44f1b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ dmb ish │ │ │ │ ldrex r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -378314,32 +378309,32 @@ │ │ │ │ cmp r1, #1 │ │ │ │ dmb ish │ │ │ │ beq.n 271fd2 │ │ │ │ ldr r3, [pc, #48] @ (271fe8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (271fec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ bl 271ef8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 272ab0 │ │ │ │ bhi.n 27204c │ │ │ │ movs r7, r7 │ │ │ │ add r7, pc, #496 @ (adr r7, 2721d8 ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271ff0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378361,15 +378356,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (27207c ) │ │ │ │ ldr r1, [pc, #80] @ (272080 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378379,28 +378374,28 @@ │ │ │ │ bl 271ef8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #40] @ (272084 ) │ │ │ │ ldr r0, [pc, #40] @ (272088 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 44ffa4 │ │ │ │ + bl 44ffec │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44f16c │ │ │ │ + b.w 44f1b4 │ │ │ │ bvc.n 271fd8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ movs r2, r4 │ │ │ │ vmaxnm.f32 , , │ │ │ │ │ │ │ │ 0027208c : │ │ │ │ ldr r3, [pc, #12] @ (27209c ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -378478,81 +378473,81 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (272168 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ bl 2569b0 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ movs r0, #2 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ str.w r1, [r5, #1044] @ 0x414 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 26000c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r0, r4 │ │ │ │ ldr.w r0, [r5, #1048] @ 0x418 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4528ac │ │ │ │ + b.w 4528f4 │ │ │ │ b.n 27216c │ │ │ │ nop │ │ │ │ b.n 27216c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #128] @ (272260 ) │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 302724 │ │ │ │ + bl 30276c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272220 │ │ │ │ ldr r3, [pc, #108] @ (272264 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #100] @ (272268 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27223e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -378569,15 +378564,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #68] @ (272274 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ add r3, pc │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 2721f4 │ │ │ │ ldr r3, [pc, #56] @ (272278 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27220c │ │ │ │ ldr r3, [pc, #48] @ (27227c ) │ │ │ │ @@ -378585,56 +378580,56 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27220c │ │ │ │ ldr r0, [pc, #44] @ (272280 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4482a4 │ │ │ │ + b.w 4482ec │ │ │ │ add r5, pc, #136 @ (adr r5, 2722ec ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ movs r5, r5 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #204] @ (272360 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 30282c │ │ │ │ + bl 302874 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 27230e │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 2722de │ │ │ │ ldr r3, [pc, #176] @ (272364 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #168] @ (272368 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 272340 │ │ │ │ mov r0, r4 │ │ │ │ @@ -378652,15 +378647,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #359 @ 0x167 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378673,15 +378668,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #100] @ (272380 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378694,40 +378689,40 @@ │ │ │ │ ldr r3, [pc, #60] @ (272388 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2722ca │ │ │ │ ldr r0, [pc, #52] @ (27238c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2722ca │ │ │ │ nop │ │ │ │ add r4, pc, #392 @ (adr r4, 2724ec ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + subs r2, #10 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #212 @ 0xd4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r2 │ │ │ │ @@ -378773,31 +378768,31 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2723c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 2723c8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #352 @ (adr r3, 272584 ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #224 @ (adr r3, 27250c ) │ │ │ │ movs r2, r6 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #368] @ 0x170 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr.w r3, [pc, #1280] @ 27294c │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -378810,18 +378805,18 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add.w r5, r4, #332 @ 0x14c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 447784 │ │ │ │ + bl 4477cc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ movs r2, #12 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 257784 │ │ │ │ bl 2569b0 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ @@ -378829,15 +378824,15 @@ │ │ │ │ bl 2569d8 │ │ │ │ cbz r0, 2724a2 │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 2724dc │ │ │ │ ldr.w r0, [pc, #1204] @ 272958 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr.w r2, [pc, #1196] @ 27295c │ │ │ │ ldr.w r3, [pc, #1184] @ 272954 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -378858,82 +378853,82 @@ │ │ │ │ mov r7, r3 │ │ │ │ bl 225f84 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 24f338 │ │ │ │ bl 225ff0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 272502 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 2724ac │ │ │ │ bl 27208c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3017dc │ │ │ │ + bl 301824 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3029a8 │ │ │ │ + bl 3029f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2725a2 │ │ │ │ bl 269878 │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 302ff8 │ │ │ │ + bl 303040 │ │ │ │ ldr.w r3, [pc, #1080] @ 272964 │ │ │ │ ldr.w r2, [pc, #1080] @ 272968 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r1, [pc, #1076] @ 27296c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301890 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 3018d8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ mov r0, r7 │ │ │ │ movw r1, #867 @ 0x363 │ │ │ │ bl 225f84 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 33c550 │ │ │ │ + bl 33c598 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r3, 2725be │ │ │ │ bl 225ff0 │ │ │ │ bl 2720fc │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3fcfec │ │ │ │ + bl 3fd034 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 272590 │ │ │ │ mov r0, sl │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f388 │ │ │ │ - bl 4479dc │ │ │ │ + bl 43f3d0 │ │ │ │ + bl 447a24 │ │ │ │ b.n 2724ac │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ bl 2720fc │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3fcfec │ │ │ │ + bl 3fd034 │ │ │ │ b.n 272590 │ │ │ │ bl 226770 │ │ │ │ bl 225ff0 │ │ │ │ ldr r3, [pc, #936] @ (272970 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -378960,15 +378955,15 @@ │ │ │ │ ldr r3, [pc, #892] @ (27297c ) │ │ │ │ movw r2, #795 @ 0x31b │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 272736 │ │ │ │ bl 2720fc │ │ │ │ cmp r0, #4 │ │ │ │ beq.w 272740 │ │ │ │ bl 2720fc │ │ │ │ @@ -378982,15 +378977,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 272284 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2725fa │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 272614 │ │ │ │ ldr r0, [pc, #812] @ (272980 ) │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ movw r1, #667 @ 0x29b │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ movs r0, #15 │ │ │ │ @@ -379012,15 +379007,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #3 │ │ │ │ bl 272390 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cbz r3, 2726a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ b.n 272614 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movw r1, #687 @ 0x2af │ │ │ │ ldr r3, [pc, #732] @ (272984 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -379043,23 +379038,23 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r6, r3 │ │ │ │ bl 272390 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2727ba │ │ │ │ mov r0, r5 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 272696 │ │ │ │ ldr.w r1, [fp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 302230 │ │ │ │ + bl 302278 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, r0 │ │ │ │ beq.n 272802 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -379071,33 +379066,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ movw r2, #714 @ 0x2ca │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 272614 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ b.n 272570 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 272570 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 2720a0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 271ff0 │ │ │ │ b.n 272570 │ │ │ │ ldr r0, [pc, #576] @ (272994 ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 272570 │ │ │ │ ldr r3, [pc, #568] @ (272998 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2725d6 │ │ │ │ ldr r3, [pc, #556] @ (27299c ) │ │ │ │ @@ -379107,15 +379102,15 @@ │ │ │ │ bpl.w 2725d6 │ │ │ │ ldr r2, [pc, #548] @ (2729a0 ) │ │ │ │ ldr r1, [pc, #548] @ (2729a4 ) │ │ │ │ ldr r0, [pc, #552] @ (2729a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2725d6 │ │ │ │ ldr r3, [pc, #520] @ (272998 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 272674 │ │ │ │ ldr r3, [pc, #512] @ (27299c ) │ │ │ │ @@ -379125,22 +379120,22 @@ │ │ │ │ bpl.w 272674 │ │ │ │ ldr r2, [pc, #512] @ (2729ac ) │ │ │ │ ldr r1, [pc, #516] @ (2729b0 ) │ │ │ │ ldr r0, [pc, #516] @ (2729b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 272674 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30286c │ │ │ │ + bl 3028b4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 301a30 │ │ │ │ + bl 301a78 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 27288a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 272696 │ │ │ │ ldr.w r0, [fp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ @@ -379166,20 +379161,20 @@ │ │ │ │ str.w r0, [fp, #52] @ 0x34 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ - bl 309eac │ │ │ │ + bl 309ef4 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #5 │ │ │ │ bl 2721cc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 272696 │ │ │ │ @@ -379198,64 +379193,64 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 270320 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272882 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 33c664 │ │ │ │ + bl 33c6ac │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r7, r1 │ │ │ │ cbz r1, 2728c2 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r6, #0] │ │ │ │ bl 225ff0 │ │ │ │ b.n 272614 │ │ │ │ ldr r2, [pc, #320] @ (2729cc ) │ │ │ │ movs r1, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #304] @ (2729d0 ) │ │ │ │ mov r1, r7 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #300] @ (2729d4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 2727ce │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 33c5dc │ │ │ │ + bl 33c624 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cbz r1, 2728dc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ strb r7, [r6, #0] │ │ │ │ bl 225ff0 │ │ │ │ b.n 272614 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #1 │ │ │ │ bl 285df8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cbz r1, 2728f8 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r2, [r6, #0] │ │ │ │ bl 225ff0 │ │ │ │ b.n 272614 │ │ │ │ strb r1, [r6, #0] │ │ │ │ bl 226770 │ │ │ │ bl 225ff0 │ │ │ │ @@ -379283,91 +379278,91 @@ │ │ │ │ bpl.n 272908 │ │ │ │ ldr r2, [pc, #156] @ (2729d8 ) │ │ │ │ ldr r1, [pc, #156] @ (2729dc ) │ │ │ │ ldr r0, [pc, #160] @ (2729e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 272908 │ │ │ │ add r2, pc, #704 @ (adr r2, 272c10 ) │ │ │ │ movs r2, r6 │ │ │ │ add r2, pc, #664 @ (adr r2, 272bec ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ add r2, pc, #320 @ (adr r2, 272aa0 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + beq.n 2729b8 │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 2729e4 │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r7, #4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + @ instruction: 0xb688 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ movs r7, r4 │ │ │ │ - setpan #0 │ │ │ │ + setend be │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ movs r7, r3 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ movs r2, r4 │ │ │ │ ldmia r7!, {r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #250 @ 0xfa │ │ │ │ + adds r4, #66 @ 0x42 │ │ │ │ movs r5, r5 │ │ │ │ - push {r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 272a36 │ │ │ │ + cbnz r6, 272a48 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002729e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -379479,15 +379474,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 272cc0 │ │ │ │ ldr r0, [pc, #444] @ (272cd8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ ldr r3, [pc, #436] @ (272cdc ) │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ bl 2569b0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -379496,33 +379491,33 @@ │ │ │ │ movs r2, #10 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 257784 │ │ │ │ bl 27216c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 272b52 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr.w r0, [r5, #624] @ 0x270 │ │ │ │ cbz r0, 272b5c │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 2720a0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 272c4e │ │ │ │ ldr r3, [pc, #372] @ (272ce0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ (272ce4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r2, [pc, #356] @ (272ce8 ) │ │ │ │ ldr r3, [pc, #324] @ (272cc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -379554,169 +379549,169 @@ │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r5, #320 @ 0x140 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 257784 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 33c6ec │ │ │ │ + bl 33c734 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 272bf0 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #2 │ │ │ │ bl 285df8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 272bfe │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r3, [pc, #240] @ (272cf0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 272c86 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 272c10 │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ cbz r0, 272c1a │ │ │ │ - bl 301734 │ │ │ │ + bl 30177c │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 2720a0 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 272c6c │ │ │ │ add.w r0, r5, #332 @ 0x14c │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr.w r0, [r5, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272b80 │ │ │ │ - bl 450640 │ │ │ │ + bl 450688 │ │ │ │ b.n 272b80 │ │ │ │ bl 244644 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272ae0 │ │ │ │ movs r0, #15 │ │ │ │ bl 2267d4 │ │ │ │ b.n 272ae0 │ │ │ │ movs r0, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 33c6ec │ │ │ │ + bl 33c734 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 272c62 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 272b80 │ │ │ │ ldr r3, [pc, #112] @ (272ce0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ (272cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 272b80 │ │ │ │ ldr r0, [pc, #112] @ (272cf8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 272c08 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #2 │ │ │ │ bl 2720a0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 272b80 │ │ │ │ ldr r3, [pc, #56] @ (272ce0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (272cfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 272b80 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r6 │ │ │ │ ldmia r4!, {r1, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r6 │ │ │ │ - str r5, [sp, #296] @ 0x128 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ ldmia r4, {r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ ldr r3, [sp, #512] @ 0x200 │ │ │ │ movs r2, r6 │ │ │ │ ldmia r4, {r4} │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00272d00 : │ │ │ │ push {lr} │ │ │ │ tst r2, r0 │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ bne.n 272d2e │ │ │ │ cbnz r0, 272d1e │ │ │ │ ands.w r0, r2, r3 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ ite eq │ │ │ │ moveq r1, ip │ │ │ │ movne r1, #0 │ │ │ │ - b.w 33c6ec │ │ │ │ + b.w 33c734 │ │ │ │ mov lr, r1 │ │ │ │ mov r1, ip │ │ │ │ eor.w r0, lr, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 33c550 │ │ │ │ + b.w 33c598 │ │ │ │ ldr r3, [pc, #32] @ (272d50 ) │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ ldr.w lr, [pc, #32] @ 272d54 │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #28] @ (272d58 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 442774 │ │ │ │ + b.w 4427bc │ │ │ │ nop │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ movs r2, r4 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00272d5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -379730,25 +379725,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 181544 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ - bl 33c664 │ │ │ │ + bl 33c6ac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 272dd0 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ - bl 442594 │ │ │ │ + bl 4425dc │ │ │ │ blx 183728 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 442ae4 │ │ │ │ + bl 442b2c │ │ │ │ ldr r2, [pc, #52] @ (272de0 ) │ │ │ │ ldr r3, [pc, #48] @ (272ddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -379785,19 +379780,19 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 33c5dc │ │ │ │ + bl 33c624 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 272e42 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r2, [pc, #60] @ (272e58 ) │ │ │ │ ldr r3, [pc, #52] @ (272e54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -379888,42 +379883,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 225ff0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ movs r0, #32 │ │ │ │ blx 181544 │ │ │ │ ldr.w r3, [pc, #1208] @ 2733d8 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 452530 │ │ │ │ + bl 452578 │ │ │ │ str.w r5, [r4, #1048] @ 0x418 │ │ │ │ add.w r5, r4, #1024 @ 0x400 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f374 │ │ │ │ + bl 43f3bc │ │ │ │ str r7, [sp, #32] │ │ │ │ bl 2569b0 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 272f94 │ │ │ │ bl 2569d8 │ │ │ │ ldr.w r0, [pc, #1148] @ 2733dc │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr.w r2, [pc, #1144] @ 2733e0 │ │ │ │ ldr.w r3, [pc, #1128] @ 2733d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -379933,15 +379928,15 @@ │ │ │ │ mov.w r1, #656 @ 0x290 │ │ │ │ add r0, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225f84 │ │ │ │ bl 27208c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3017dc │ │ │ │ + bl 301824 │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 273028 │ │ │ │ ldr.w r0, [pc, #1088] @ 2733e8 │ │ │ │ ldr.w r3, [pc, #1088] @ 2733ec │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ @@ -379951,114 +379946,114 @@ │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add r2, sp, #32 │ │ │ │ bl 272390 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 273038 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ bl 2720fc │ │ │ │ cmp r0, #3 │ │ │ │ itete eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, r1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 3fcfec │ │ │ │ + bl 3fd034 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f388 │ │ │ │ + bl 43f3d0 │ │ │ │ ldr r0, [pc, #1020] @ (2733f0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 28b40c │ │ │ │ ldr.w r5, [r4, #1048] @ 0x418 │ │ │ │ cbz r5, 27300e │ │ │ │ mov r0, r5 │ │ │ │ - bl 4525c4 │ │ │ │ + bl 45260c │ │ │ │ mov r0, r5 │ │ │ │ blx 181844 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43f388 │ │ │ │ + bl 43f3d0 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272f66 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #624] @ 0x270 │ │ │ │ b.n 272f66 │ │ │ │ ldr r0, [pc, #968] @ (2733f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 272fce │ │ │ │ b.n 272fd2 │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 302ff8 │ │ │ │ + bl 303040 │ │ │ │ ldr r3, [pc, #948] @ (2733f8 ) │ │ │ │ ldr r2, [pc, #952] @ (2733fc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #952] @ (273400 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301838 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 301880 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9838 │ │ │ │ + bl 2f9880 │ │ │ │ ldr r0, [pc, #924] @ (273404 ) │ │ │ │ movw r1, #567 @ 0x237 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 33c550 │ │ │ │ + bl 33c598 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cbz r3, 273096 │ │ │ │ bl 225ff0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cbz r0, 27308a │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272fd2 │ │ │ │ - bl 301bc4 │ │ │ │ + bl 301c0c │ │ │ │ b.n 272fd2 │ │ │ │ bl 226770 │ │ │ │ bl 225ff0 │ │ │ │ ldr r3, [pc, #872] @ (273408 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 273304 │ │ │ │ movs r0, #2 │ │ │ │ ldr.w r7, [r4, #1048] @ 0x418 │ │ │ │ - bl 452980 │ │ │ │ + bl 4529c8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 26000c │ │ │ │ movs r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46aa00 │ │ │ │ + bl 46aa48 │ │ │ │ adds.w r2, r0, sl │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4528ac │ │ │ │ + bl 4528f4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ bne.n 273082 │ │ │ │ ldr r3, [pc, #800] @ (27340c ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #800] @ 273410 │ │ │ │ add r3, pc │ │ │ │ @@ -380069,43 +380064,43 @@ │ │ │ │ b.n 273150 │ │ │ │ bl 25f4ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 273284 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 26e810 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2721cc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 27323c │ │ │ │ mov r0, r7 │ │ │ │ - bl 442b8c │ │ │ │ + bl 442bd4 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 27328a │ │ │ │ mov r0, r5 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ bne.w 273360 │ │ │ │ bl 2720fc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 273390 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43f4ac │ │ │ │ + bl 43f4f4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ bne.w 273360 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ @@ -380123,19 +380118,19 @@ │ │ │ │ bne.w 273382 │ │ │ │ ldr r1, [pc, #636] @ (273414 ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r5, [sp] │ │ │ │ - bl 309eac │ │ │ │ + bl 309ef4 │ │ │ │ ldr r0, [pc, #608] @ (273418 ) │ │ │ │ movw r1, #427 @ 0x1ab │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ bl 2720fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -380150,15 +380145,15 @@ │ │ │ │ bl 2720fc │ │ │ │ cbnz r0, 27322a │ │ │ │ ldr r0, [pc, #564] @ (27341c ) │ │ │ │ mov.w r1, #442 @ 0x1ba │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ mov r0, r7 │ │ │ │ - bl 33c5dc │ │ │ │ + bl 33c624 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 273366 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #3 │ │ │ │ bl 2721cc │ │ │ │ @@ -380174,64 +380169,64 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 273100 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 273082 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 273082 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r1 │ │ │ │ - bl 302788 │ │ │ │ + bl 3027d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 273138 │ │ │ │ ldr r3, [pc, #460] @ (273420 ) │ │ │ │ movs r1, #4 │ │ │ │ negs r5, r5 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c414 │ │ │ │ + bl 42c45c │ │ │ │ ldr r3, [pc, #444] @ (273424 ) │ │ │ │ ldr r2, [pc, #448] @ (273428 ) │ │ │ │ ldr r1, [pc, #448] @ (27342c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 273138 │ │ │ │ bl 2660b0 │ │ │ │ b.n 27310a │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301cb8 │ │ │ │ + bl 301d00 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a7c │ │ │ │ + bl 301ac4 │ │ │ │ cmp r0, r5 │ │ │ │ blt.n 27322a │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #5 │ │ │ │ bl 272390 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 273140 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43f450 │ │ │ │ + bl 43f498 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ bl 28b410 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 273140 │ │ │ │ @@ -380268,15 +380263,15 @@ │ │ │ │ bpl.w 2730ae │ │ │ │ ldr r2, [pc, #280] @ (27343c ) │ │ │ │ ldr r1, [pc, #284] @ (273440 ) │ │ │ │ ldr r0, [pc, #284] @ (273444 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2730ae │ │ │ │ ldr r3, [pc, #256] @ (273434 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2731e0 │ │ │ │ ldr r3, [pc, #244] @ (273438 ) │ │ │ │ @@ -380286,41 +380281,41 @@ │ │ │ │ bpl.w 2731e0 │ │ │ │ ldr r2, [pc, #248] @ (273448 ) │ │ │ │ ldr r1, [pc, #248] @ (27344c ) │ │ │ │ ldr r0, [pc, #252] @ (273450 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2731e0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ b.n 273082 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ bl 225ff0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 273236 │ │ │ │ b.n 273082 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 273082 │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 273082 │ │ │ │ ldr r0, [pc, #192] @ (273454 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 273082 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #144] @ (273434 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2732fa │ │ │ │ @@ -380331,89 +380326,89 @@ │ │ │ │ bpl.n 2732fa │ │ │ │ ldr r2, [pc, #156] @ (273458 ) │ │ │ │ ldr r1, [pc, #156] @ (27345c ) │ │ │ │ ldr r0, [pc, #160] @ (273460 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2732fa │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r2, r6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bl 5113da │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + bl 5113da │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ movs r2, r4 │ │ │ │ str r7, [sp, #600] @ 0x258 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r4, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ ldmia r0!, {r1, r4} │ │ │ │ movs r7, r7 │ │ │ │ - bl 4893ee <_IO_stdin_used@@Base+0x1e64e> │ │ │ │ + bl 4893ee <_IO_stdin_used@@Base+0x1e606> │ │ │ │ stmia r7!, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r7, r3 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r0, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r3, #254 @ 0xfe │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ movs r7, r3 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r5, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r0, 273462 │ │ │ │ + cbz r0, 273474 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r4, 27345e │ │ │ │ + cbz r4, 273470 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r2, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + cbz r6, 273468 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r5, #32] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00273464 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -380433,25 +380428,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bl 2569b0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r0, r3, #1024 @ 0x400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ bl 2569d8 │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43f3cc │ │ │ │ + b.w 43f414 │ │ │ │ │ │ │ │ 002734d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ (27359c ) │ │ │ │ @@ -380474,22 +380469,22 @@ │ │ │ │ ldr r2, [pc, #152] @ (2735a4 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #152] @ (2735a8 ) │ │ │ │ add r0, sp, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43d3f0 │ │ │ │ - bl 451638 │ │ │ │ + bl 43d438 │ │ │ │ + bl 451680 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ - bl 450698 │ │ │ │ + bl 4506e0 │ │ │ │ str.w r5, [r4, #328] @ 0x148 │ │ │ │ bl 225ff0 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 43d728 │ │ │ │ + bl 43d770 │ │ │ │ ldr r0, [pc, #116] @ (2735ac ) │ │ │ │ movw r1, #949 @ 0x3b5 │ │ │ │ add r0, pc │ │ │ │ bl 225f84 │ │ │ │ bl 269a24 │ │ │ │ ldr r2, [pc, #104] @ (2735b0 ) │ │ │ │ ldr r3, [pc, #88] @ (2735a0 ) │ │ │ │ @@ -380528,31 +380523,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181a48 <__assert_fail@plt> │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ - ldrh r0, [r1, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ movs r2, r4 │ │ │ │ str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r2, r6 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - movs r7, #24 │ │ │ │ + movs r7, #96 @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ movs r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r1, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2735e6 │ │ │ │ @@ -380637,30 +380632,30 @@ │ │ │ │ ldr r3, [pc, #44] @ (2736d4 ) │ │ │ │ ldr r1, [pc, #48] @ (2736d8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1615 @ 0x64f │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27367e │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r4, #32] │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #58 @ 0x3a │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ movs r2, r4 │ │ │ │ add.w r0, r0, #1572864 @ 0x180000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w ip, [r1, #8] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mla lr, r2, ip, r3 │ │ │ │ @@ -380696,19 +380691,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #4] @ (273754 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c34 │ │ │ │ + b.w 2f8c7c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r1, r6 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ - b.w 2f9838 │ │ │ │ + b.w 2f9880 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 2737d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -380716,15 +380711,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #92] @ (2737d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9198 │ │ │ │ + bl 2f91e0 │ │ │ │ ldr r1, [pc, #76] @ (2737dc ) │ │ │ │ ldr r2, [pc, #80] @ (2737e0 ) │ │ │ │ ldr r3, [pc, #80] @ (2737e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #80] @ 2737e8 │ │ │ │ strd r1, r2, [r0, #48] @ 0x30 │ │ │ │ @@ -380746,19 +380741,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #106 @ 0x6a │ │ │ │ movs r5, r5 │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ movs r7, r3 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7, pc} │ │ │ │ movs r7, r3 │ │ │ │ subs r2, #231 @ 0xe7 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #45 @ 0x2d │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380817,33 +380812,33 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 273892 │ │ │ │ blx 181d20 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 273840 │ │ │ │ - bl 450640 │ │ │ │ + bl 450688 │ │ │ │ b.n 273840 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (2738dc ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 273840 │ │ │ │ bl 2569d8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #320] @ 0x140 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 27386e │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr r0, [pc, #56] @ (2738e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27386e │ │ │ │ @@ -380854,17 +380849,17 @@ │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1572864 @ 0x180000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -380915,28 +380910,28 @@ │ │ │ │ ldr r1, [pc, #188] @ (273a20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #889 @ 0x379 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27394a │ │ │ │ ldr r3, [pc, #164] @ (273a24 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #164] @ (273a28 ) │ │ │ │ ldr r1, [pc, #168] @ (273a2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #906 @ 0x38a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 27399e │ │ │ │ blx 181880 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ cbz r0, 2739a6 │ │ │ │ blx 1816d4 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ @@ -380957,69 +380952,69 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (273a38 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 273996 │ │ │ │ ldr r3, [pc, #88] @ (273a3c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #88] @ (273a40 ) │ │ │ │ ldr r1, [pc, #92] @ (273a44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #913 @ 0x391 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 273996 │ │ │ │ ldr r3, [pc, #72] @ (273a48 ) │ │ │ │ mov.w r2, #920 @ 0x398 │ │ │ │ ldr r5, [pc, #72] @ (273a4c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #72] @ (273a50 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 273996 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ movs r2, r4 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r4, #6] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #204 @ 0xcc │ │ │ │ + movs r4, #20 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r3, #6] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r7, #10] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + ldrh r6, [r4, #4] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #148] @ 273af8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -381128,15 +381123,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273b4a │ │ │ │ ldr r0, [pc, #80] @ (273bd4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 273b4a │ │ │ │ ldr r3, [pc, #68] @ (273bd8 ) │ │ │ │ mov.w r2, #636 @ 0x27c │ │ │ │ ldr r1, [pc, #64] @ (273bdc ) │ │ │ │ ldr r0, [pc, #68] @ (273be0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -381160,27 +381155,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ movs r2, r4 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 273b20 │ │ │ │ + bvc.n 273bb0 │ │ │ │ movs r1, r4 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r7, #52] @ 0x34 │ │ │ │ + strh r0, [r0, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #160] @ (273ca4 ) │ │ │ │ @@ -381244,15 +381239,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273c52 │ │ │ │ ldr r0, [pc, #44] @ (273cc0 ) │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 273c52 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r7, #22] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #22] │ │ │ │ @@ -381261,15 +381256,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #20] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #408] @ (273e70 ) │ │ │ │ @@ -381391,15 +381386,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r7, lr, [sp, #16] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 273da6 │ │ │ │ ldr r3, [pc, #136] @ (273e90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 273e18 │ │ │ │ ldr r3, [pc, #120] @ (273e88 ) │ │ │ │ @@ -381419,25 +381414,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273d60 │ │ │ │ ldr r0, [pc, #104] @ (273e98 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 273d60 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 273d70 │ │ │ │ ldr r0, [pc, #84] @ (273e9c ) │ │ │ │ subs.w r2, r4, #4000 @ 0xfa0 │ │ │ │ sbc.w r3, r3, r3 │ │ │ │ stmia.w sp, {r4, r7, ip} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w ip, [r1, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r7, [r1, #44] @ 0x2c │ │ │ │ b.n 273d5c │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ @@ -381452,23 +381447,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #12] │ │ │ │ movs r2, r6 │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr.w ip, [pc, #164] @ 273f54 │ │ │ │ mov r5, r0 │ │ │ │ @@ -381622,15 +381617,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #48] @ (274050 ) │ │ │ │ mov r4, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 273fbc │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r7, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #58] @ 0x3a │ │ │ │ @@ -381639,15 +381634,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #300] @ 274190 │ │ │ │ mov r7, r0 │ │ │ │ @@ -381738,15 +381733,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2740c8 │ │ │ │ ldr r0, [pc, #120] @ (2741b0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2740c8 │ │ │ │ ldr.w ip, [pc, #112] @ 2741b4 │ │ │ │ add ip, pc │ │ │ │ b.n 2740c4 │ │ │ │ ldr.w ip, [pc, #108] @ 2741b8 │ │ │ │ add ip, pc │ │ │ │ b.n 2740c4 │ │ │ │ @@ -381767,43 +381762,42 @@ │ │ │ │ str.w ip, [sp, #12] │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add.w r4, r2, #144 @ 0x90 │ │ │ │ add.w r3, r2, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r2, #16 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2740c8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2741a0 │ │ │ │ - movs r7, r3 │ │ │ │ + strex r0, r0, [r6, #124] @ 0x7c │ │ │ │ strh r0, [r7, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r3, #32] │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov.w r0, #4288 @ 0x10c0 │ │ │ │ @@ -381931,15 +381925,15 @@ │ │ │ │ bpl.n 2742d2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, sl, asr #31 │ │ │ │ ldr r0, [pc, #164] @ (2743c4 ) │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r6, r3, r1 │ │ │ │ b.n 2742d2 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ bl 273ea0 │ │ │ │ cbnz r0, 274348 │ │ │ │ @@ -381987,29 +381981,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 274364 │ │ │ │ ldr r0, [pc, #32] @ (2743cc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 274364 │ │ │ │ strh r2, [r2, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r8, r2 │ │ │ │ @@ -382098,15 +382092,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 27444a │ │ │ │ ldr r0, [pc, #428] @ (27466c ) │ │ │ │ mov r3, r9 │ │ │ │ strd r2, r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 27444a │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [sl, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -382127,15 +382121,15 @@ │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r2, r7, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r7, [sp, #76] @ 0x4c │ │ │ │ add r3, pc, #304 @ (adr r3, 274648 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 45244c │ │ │ │ + bl 452494 │ │ │ │ cbz r0, 274538 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.n 2745da │ │ │ │ ldrh.w r3, [sp, #74] @ 0x4a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27463e │ │ │ │ @@ -382201,15 +382195,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 274580 │ │ │ │ ldr r0, [pc, #168] @ (274670 ) │ │ │ │ mov r2, r8 │ │ │ │ strd r3, r7, [sp] │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 274580 │ │ │ │ blx 181d20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 274634 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl, #128] @ 0x80 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -382217,15 +382211,15 @@ │ │ │ │ b.n 27446c │ │ │ │ bl 2569d8 │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2744e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 4513b0 │ │ │ │ + bl 4513f8 │ │ │ │ b.n 27454e │ │ │ │ ldr.w r0, [sl, #100] @ 0x64 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ blx 1827fc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2745da │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -382264,17 +382258,17 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r7, #10] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -382400,41 +382394,41 @@ │ │ │ │ ldr r3, [pc, #140] @ (27483c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 274706 │ │ │ │ ldr r0, [pc, #132] @ (274840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r6, [r5, #0] │ │ │ │ b.n 274706 │ │ │ │ ldr r3, [pc, #124] @ (274844 ) │ │ │ │ ldr r2, [pc, #124] @ (274848 ) │ │ │ │ ldr r1, [pc, #128] @ (27484c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1580 @ 0x62c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27476a │ │ │ │ ldr r3, [pc, #104] @ (274850 ) │ │ │ │ ldr r2, [pc, #104] @ (274854 ) │ │ │ │ ldr r1, [pc, #108] @ (274858 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1586 @ 0x632 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 2747e0 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (27485c ) │ │ │ │ mov.w r2, #1568 @ 0x620 │ │ │ │ ldr r1, [pc, #80] @ (274860 ) │ │ │ │ ldr r0, [pc, #84] @ (274864 ) │ │ │ │ add r3, pc │ │ │ │ @@ -382450,39 +382444,39 @@ │ │ │ │ movs r2, r6 │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ movs r1, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #30] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r4, #11] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r7, #23 │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r7, #29] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr.w r2, [pc, #1068] @ 274ca8 │ │ │ │ @@ -382505,15 +382499,15 @@ │ │ │ │ bne.w 274bf4 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cbz r2, 2748bc │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ movs r7, #9 │ │ │ │ movt r7, #6 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r3 │ │ │ │ @@ -382754,15 +382748,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [pc, #356] @ (274cc4 ) │ │ │ │ vldr d7, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 274a02 │ │ │ │ mul.w r2, r8, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 1821d4 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -382828,24 +382822,24 @@ │ │ │ │ b.n 274a98 │ │ │ │ ldr r0, [pc, #152] @ (274cc8 ) │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ bl 274674 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 274c00 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 4428cc │ │ │ │ + bl 442914 │ │ │ │ b.n 274c00 │ │ │ │ blx 1817a4 │ │ │ │ b.n 274a94 │ │ │ │ bl 2569b0 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 274c00 │ │ │ │ @@ -382858,15 +382852,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (274cc0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 274c10 │ │ │ │ ldr r0, [pc, #76] @ (274cd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 274c10 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (274cd4 ) │ │ │ │ movw r2, #709 @ 0x2c5 │ │ │ │ ldr r1, [pc, #64] @ (274cd8 ) │ │ │ │ ldr r0, [pc, #64] @ (274cdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -382885,27 +382879,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #17] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r3, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -383023,15 +383017,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 274de0 │ │ │ │ ldr r0, [pc, #764] @ (275124 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 274de0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ blx 182984 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [pc, #744] @ (275128 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -383040,15 +383034,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #744] @ (275130 ) │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #825 @ 0x339 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ blx 181bf4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ blx 1817a4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -383176,236 +383170,236 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e6c │ │ │ │ ldr r3, [pc, #388] @ (275154 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #388] @ (275158 ) │ │ │ │ ldr r1, [pc, #388] @ (27515c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #782 @ 0x30e │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e6c │ │ │ │ mov r0, r3 │ │ │ │ blx 182504 │ │ │ │ ldr r3, [pc, #364] @ (275160 ) │ │ │ │ ldr r2, [pc, #368] @ (275164 ) │ │ │ │ ldr r1, [pc, #368] @ (275168 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ mov.w r2, #860 @ 0x35c │ │ │ │ add r1, pc │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181d20 │ │ │ │ b.n 274e58 │ │ │ │ ldr r2, [pc, #340] @ (27516c ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #340] @ (275170 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #796 @ 0x31c │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e62 │ │ │ │ ldr r3, [pc, #324] @ (275174 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (275178 ) │ │ │ │ ldr r1, [pc, #324] @ (27517c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2303 @ 0x8ff │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e6c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #296] @ (275180 ) │ │ │ │ ldr r1, [pc, #300] @ (275184 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #805 @ 0x325 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e58 │ │ │ │ ldr r2, [pc, #284] @ (275188 ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #284] @ (27518c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #789 @ 0x315 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e6c │ │ │ │ mov r0, r4 │ │ │ │ blx 182504 │ │ │ │ ldr r3, [pc, #260] @ (275190 ) │ │ │ │ ldr r2, [pc, #264] @ (275194 ) │ │ │ │ ldr r1, [pc, #264] @ (275198 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181d20 │ │ │ │ b.n 274e58 │ │ │ │ ldr r3, [pc, #236] @ (27519c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #236] @ (2751a0 ) │ │ │ │ ldr r1, [pc, #240] @ (2751a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #850 @ 0x352 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e58 │ │ │ │ ldr r3, [pc, #220] @ (2751a8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #220] @ (2751ac ) │ │ │ │ ldr r1, [pc, #224] @ (2751b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e58 │ │ │ │ ldr r3, [pc, #204] @ (2751b4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #204] @ (2751b8 ) │ │ │ │ ldr r1, [pc, #208] @ (2751bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #856 @ 0x358 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 274e58 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, #7] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ movs r5, r5 │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r4, #30 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r4, #16] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ movs r2, r4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r6, #11] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r4, [r0, #4] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r4, #22 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r4, #11] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r2, #8] │ │ │ │ + strb r0, [r3, #9] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r6, #20 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r6, #18 │ │ │ │ + lsrs r0, r7, #19 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r9, r2 │ │ │ │ @@ -383534,19 +383528,19 @@ │ │ │ │ ldr r1, [pc, #380] @ (275484 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2357 @ 0x935 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275364 │ │ │ │ ldr r0, [pc, #360] @ (275488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443140 │ │ │ │ + bl 443188 │ │ │ │ strb.w r5, [r4, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ b.n 27527e │ │ │ │ ldr r3, [pc, #324] @ (275474 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27538e │ │ │ │ @@ -383563,15 +383557,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2411 @ 0x96b │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ mov r0, r8 │ │ │ │ bl 274868 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 275298 │ │ │ │ ldr r3, [pc, #292] @ (275498 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -383580,29 +383574,29 @@ │ │ │ │ ldr r3, [pc, #288] @ (27549c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 275288 │ │ │ │ ldr r0, [pc, #280] @ (2754a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 275288 │ │ │ │ ldr r3, [pc, #276] @ (2754a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 275336 │ │ │ │ ldr r3, [pc, #256] @ (27549c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 275336 │ │ │ │ ldr r0, [pc, #260] @ (2754a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ rev r3, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 27521a │ │ │ │ ldr r3, [pc, #240] @ (2754ac ) │ │ │ │ @@ -383611,30 +383605,30 @@ │ │ │ │ ldr r1, [pc, #244] @ (2754b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2420 @ 0x974 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181d20 │ │ │ │ b.n 275364 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (2754b8 ) │ │ │ │ ldr r2, [pc, #216] @ (2754bc ) │ │ │ │ ldr r1, [pc, #216] @ (2754c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2362 @ 0x93a │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275364 │ │ │ │ blx 181dc0 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #192] @ (2754c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #192] @ (2754c8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -383642,106 +383636,106 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2401 @ 0x961 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 275364 │ │ │ │ ldr r3, [pc, #168] @ (2754d0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (2754d4 ) │ │ │ │ ldr r1, [pc, #172] @ (2754d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275364 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #148] @ (2754dc ) │ │ │ │ ldr r2, [pc, #148] @ (2754e0 ) │ │ │ │ ldr r1, [pc, #152] @ (2754e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2352 @ 0x930 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275364 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r4, #20] │ │ │ │ movs r2, r6 │ │ │ │ strb r4, [r3, #20] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #17] │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r4, r2, #10 │ │ │ │ + lsrs r4, r3, #11 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r3, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r6, #0] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r6, #6 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r2, #6 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r7, #6 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #592] @ (27574c ) │ │ │ │ @@ -383861,28 +383855,28 @@ │ │ │ │ movw r2, #1647 @ 0x66f │ │ │ │ ldr r1, [pc, #332] @ (275778 ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ itt eq │ │ │ │ addeq.w r5, r5, #1572864 @ 0x180000 │ │ │ │ strbeq.w r3, [r5, #130] @ 0x82 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2755d0 │ │ │ │ ldr r7, [pc, #300] @ (27577c ) │ │ │ │ ldr r0, [pc, #300] @ (275780 ) │ │ │ │ add r7, pc │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bne.n 275602 │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 2755b0 │ │ │ │ b.n 275608 │ │ │ │ @@ -383897,15 +383891,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 275596 │ │ │ │ ldr r0, [pc, #268] @ (27578c ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 27559a │ │ │ │ b.n 27565e │ │ │ │ ldr r1, [pc, #248] @ (275790 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2755aa │ │ │ │ @@ -383918,15 +383912,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2755b0 │ │ │ │ ldr r0, [pc, #228] @ (275798 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2755b0 │ │ │ │ ldr r3, [pc, #196] @ (275784 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2755fa │ │ │ │ ldr r3, [pc, #188] @ (275788 ) │ │ │ │ @@ -383948,39 +383942,39 @@ │ │ │ │ ldr r1, [pc, #188] @ (2757a8 ) │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275648 │ │ │ │ ldr r3, [pc, #168] @ (2757ac ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (2757b0 ) │ │ │ │ ldr r1, [pc, #168] @ (2757b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1634 @ 0x662 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275648 │ │ │ │ ldr r3, [pc, #148] @ (2757b8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #148] @ (2757bc ) │ │ │ │ ldr r1, [pc, #152] @ (2757c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1657 @ 0x679 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275648 │ │ │ │ ldr r2, [pc, #128] @ (2757c4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 275612 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, #8] │ │ │ │ @@ -383993,61 +383987,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #11] │ │ │ │ movs r1, r6 │ │ │ │ ldrb r2, [r6, #10] │ │ │ │ movs r1, r6 │ │ │ │ strb r0, [r6, #4] │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r0, #5] │ │ │ │ + strb r4, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ ldrb r2, [r1, #9] │ │ │ │ movs r1, r6 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #26] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r5, #1] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r7, #26] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #412] @ (275978 ) │ │ │ │ @@ -384184,44 +384178,44 @@ │ │ │ │ ldr r3, [pc, #136] @ (2759a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2758b0 │ │ │ │ ldr r0, [pc, #128] @ (2759a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 2758b0 │ │ │ │ ldr r3, [pc, #124] @ (2759a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 275872 │ │ │ │ ldr r3, [pc, #104] @ (2759a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 275872 │ │ │ │ ldr r0, [pc, #104] @ (2759ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [r5, #4] │ │ │ │ b.n 275872 │ │ │ │ ldr r3, [pc, #96] @ (2759b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275850 │ │ │ │ ldr r3, [pc, #64] @ (2759a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 275850 │ │ │ │ ldr r0, [pc, #72] @ (2759b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 275850 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r4, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ @@ -384230,31 +384224,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #31] │ │ │ │ movs r1, r6 │ │ │ │ strb r2, [r6, #30] │ │ │ │ movs r1, r6 │ │ │ │ ldr r2, [r1, #100] @ 0x64 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (275a64 ) │ │ │ │ @@ -384507,15 +384501,15 @@ │ │ │ │ vldr d7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r0, [pc, #1580] @ 276270 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 275be6 │ │ │ │ mov r2, r9 │ │ │ │ mov r9, r1 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ add.w r0, r0, #1048576 @ 0x100000 │ │ │ │ add r2, r1 │ │ │ │ add r1, r0 │ │ │ │ @@ -384536,15 +384530,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r6, [r3, r2, lsl #2] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 275e9e │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - bl 455cc8 │ │ │ │ + bl 455d10 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 275f62 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275f2e │ │ │ │ @@ -384676,15 +384670,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2034 @ 0x7f2 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275e84 │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ lsrs r0, r3, #20 │ │ │ │ lsrs r6, r2, #20 │ │ │ │ orr.w r0, r0, r2, lsl #12 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ orrs.w r2, r0, r6 │ │ │ │ @@ -384723,15 +384717,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1048] @ 276288 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1891 @ 0x763 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 275ab8 │ │ │ │ movs r6, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov ip, r6 │ │ │ │ lsls r3, r3, #20 │ │ │ │ @@ -384759,15 +384753,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1988 @ 0x7c4 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275e84 │ │ │ │ adds.w ip, r1, #1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ adds r1, r6, r1 │ │ │ │ mov r6, ip │ │ │ │ lsls r1, r1, #20 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ @@ -384793,15 +384787,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2762a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275e84 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [sp, #200] @ 0xc8 │ │ │ │ b.n 275cbc │ │ │ │ ldr r0, [pc, #876] @ (2762a4 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r2, r0] │ │ │ │ @@ -384813,15 +384807,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.w 275bca │ │ │ │ ldr r0, [pc, #852] @ (2762a8 ) │ │ │ │ mov r2, ip │ │ │ │ strd r6, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 275bcc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ movs r0, #24 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -384884,15 +384878,15 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #676] @ (2762b0 ) │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r4, r5, [r3] │ │ │ │ adds r4, r4, r6 │ │ │ │ adcs r5, r7 │ │ │ │ strexd r1, r4, r5, [r3] │ │ │ │ @@ -384920,30 +384914,30 @@ │ │ │ │ ldr r0, [pc, #596] @ (2762b8 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 275db4 │ │ │ │ ldr r3, [pc, #580] @ (2762bc ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275dd0 │ │ │ │ ldr r3, [pc, #484] @ (27626c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 275dd0 │ │ │ │ ldr r0, [pc, #556] @ (2762c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 275dd0 │ │ │ │ ldr r3, [pc, #552] @ (2762c4 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275ccc │ │ │ │ @@ -384960,15 +384954,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 275ccc │ │ │ │ ldr r1, [pc, #504] @ (2762cc ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 275d44 │ │ │ │ @@ -384978,15 +384972,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 275d44 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r0, [pc, #476] @ (2762d0 ) │ │ │ │ strd r3, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add.w ip, r3, r2, lsl #2 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 275d44 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -385000,15 +384994,15 @@ │ │ │ │ str.w r1, [r0, sl, lsl #2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469f48 │ │ │ │ + bl 469f90 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r2, r3, [r1] │ │ │ │ adds.w r2, r2, r8 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ strexd r6, r2, r3, [r1] │ │ │ │ @@ -385047,39 +385041,39 @@ │ │ │ │ ldr r3, [pc, #196] @ (27626c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 276036 │ │ │ │ ldr r0, [pc, #292] @ (2762d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 276036 │ │ │ │ ldr r3, [pc, #288] @ (2762dc ) │ │ │ │ ldr r4, [pc, #288] @ (2762e0 ) │ │ │ │ ldr r1, [pc, #292] @ (2762e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2042 @ 0x7fa │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ b.n 275e84 │ │ │ │ ldr r3, [pc, #268] @ (2762e8 ) │ │ │ │ ldr r2, [pc, #268] @ (2762ec ) │ │ │ │ ldr r1, [pc, #272] @ (2762f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1969 @ 0x7b1 │ │ │ │ - bl 442774 │ │ │ │ + bl 4427bc │ │ │ │ b.n 275e84 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #244] @ (2762f4 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -385097,15 +385091,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w ip, [sp, #180] @ 0xb4 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ rev r3, r3 │ │ │ │ mul.w r6, r2, ip │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -385126,77 +385120,77 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r6, #11] │ │ │ │ movs r2, r4 │ │ │ │ - vaddl.u32 q0, d12, d28 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + vrev64.16 d16, d28 │ │ │ │ + strb r2, [r5, #15] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r6, #4] │ │ │ │ movs r2, r4 │ │ │ │ - vhadd.u32 d0, d4, d28 │ │ │ │ - cdp2 0, 13, cr0, cr10, cr12, {1} │ │ │ │ - strb r4, [r0, #9] │ │ │ │ + vhadd.u32 d16, d12, d28 │ │ │ │ + vhadd.u32 d0, d2, d28 │ │ │ │ + strb r4, [r1, #10] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr12, {1} │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + cdp2 0, 12, cr0, cr10, cr12, {1} │ │ │ │ + strb r4, [r6, #8] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r2, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r7, #3] │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xfbdc002c │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + stc2 0, cr0, [r4], #-176 @ 0xffffff50 │ │ │ │ + strb r2, [r2, #1] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r4, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xfbbc002c │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + stc2 0, cr0, [r4], {44} @ 0x2c │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r1, #12] │ │ │ │ movs r2, r4 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ @@ -385283,24 +385277,24 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ blx 181704 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ adds r0, #31 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 181704 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ - bl 4414ec │ │ │ │ + bl 441534 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ blx 181704 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ strb.w r3, [r5, #56] @ 0x38 │ │ │ │ @@ -385350,27 +385344,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [pc, #44] @ (2764e0 ) │ │ │ │ ldrd r8, r9, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ strd r6, r3, [sp] │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 27645e │ │ │ │ nop │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 276530 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385379,30 +385373,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (276538 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r4, [r3, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb.w r0, [lr, #44] @ 0x2c │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + str??.w r0, [r6, #44] @ 0x2c │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 276598 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385411,38 +385405,38 @@ │ │ │ │ ldr r1, [pc, #72] @ (2765a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ (2765a4 ) │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 182784 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ - bl 2f9718 │ │ │ │ + bl 2f9760 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str.w r0, [r6, ip, lsl #2] │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + strb.w r0, [lr, #44] @ 0x2c │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ cbnz r0, 2765dc │ │ │ │ movs r2, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385491,15 +385485,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (276738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ - bl 4427f0 │ │ │ │ + bl 442838 │ │ │ │ subs r6, #1 │ │ │ │ bmi.n 276666 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ mla r3, r7, r6, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -385579,32 +385573,32 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2766d2 │ │ │ │ ldr r0, [pc, #44] @ (276748 ) │ │ │ │ ldr r1, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ add.w ip, r3, r7 │ │ │ │ b.n 2766d2 │ │ │ │ str r2, [r0, #20] │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xf77a002c │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + @ instruction: 0xf7c2002c │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r6] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2767b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385612,15 +385606,15 @@ │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ ldr r1, [pc, #84] @ (2767bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cbz r0, 27678c │ │ │ │ bl 274868 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 181844 │ │ │ │ movs r3, #0 │ │ │ │ @@ -385637,18 +385631,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf634002c │ │ │ │ - ldrh r6, [r7, r3] │ │ │ │ + @ instruction: 0xf67c002c │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (276858 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -385656,15 +385650,15 @@ │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ ldr r1, [pc, #132] @ (276860 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r6, [pc, #120] @ (276864 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #16 │ │ │ │ blx 1838e8 │ │ │ │ ldr r3, [pc, #112] @ (276868 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ @@ -385681,15 +385675,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ dmb ish │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #80] @ (27686c ) │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 44758c │ │ │ │ + bl 4475d4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -385702,31 +385696,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (276874 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 276800 │ │ │ │ ldr r0, [pc, #40] @ (276878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 276800 │ │ │ │ - rsb r0, r2, #11272192 @ 0xac0000 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + addw r0, sl, #2092 @ 0x82c │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ ldrsh r6, [r1, r4] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2761ea │ │ │ │ vtbl.8 d18, {d31-) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 2768fe │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 43982c │ │ │ │ + bl 439874 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, #1572864 @ 0x180000 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r1, #112] @ 0x70 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43982c │ │ │ │ + bl 439874 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -385781,39 +385775,39 @@ │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 43982c │ │ │ │ + bl 439874 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 43982c │ │ │ │ + bl 439874 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add.w r0, r4, #11272192 @ 0xac0000 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + adc.w r0, ip, #11272192 @ 0xac0000 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r1, [pc, #1216] @ 276e2c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -385953,15 +385947,15 @@ │ │ │ │ beq.w 276c10 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #848] @ (276e44 ) │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ blx 182624 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 276e08 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -385982,15 +385976,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ beq.w 276df4 │ │ │ │ ldr r0, [pc, #776] @ (276e48 ) │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ bl 273bf0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 411448 │ │ │ │ + bl 411490 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276d62 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r7, #184] @ 0xb8 │ │ │ │ cbz r3, 276b96 │ │ │ │ ldr r2, [pc, #744] @ (276e4c ) │ │ │ │ @@ -386012,34 +386006,34 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #80] @ 0x50 │ │ │ │ b.n 276a40 │ │ │ │ ldr r5, [pc, #696] @ (276e50 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9e3c │ │ │ │ + bl 2f9e84 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #688] @ (276e54 ) │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ ldr r2, [pc, #684] @ (276e58 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ - bl 2f9074 │ │ │ │ + bl 2f90bc │ │ │ │ ldr r2, [pc, #668] @ (276e5c ) │ │ │ │ ldr r1, [pc, #668] @ (276e60 ) │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9074 │ │ │ │ - bl 301890 │ │ │ │ + bl 2f90bc │ │ │ │ + bl 3018d8 │ │ │ │ str.w r6, [r8, #48] @ 0x30 │ │ │ │ str.w r0, [r8, #56] @ 0x38 │ │ │ │ ldr.w r3, [r7, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 276d88 │ │ │ │ ldr r2, [pc, #632] @ (276e64 ) │ │ │ │ @@ -386057,15 +386051,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 257a68 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr r1, [pc, #588] @ (276e68 ) │ │ │ │ add r1, pc │ │ │ │ - bl 450080 │ │ │ │ + bl 4500c8 │ │ │ │ b.n 276afe │ │ │ │ bl 25f750 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 276a10 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r7, [r3, #184] @ 0xb8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -386117,41 +386111,41 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 276e26 │ │ │ │ ldr r0, [pc, #428] @ (276e70 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4430d4 │ │ │ │ + b.w 44311c │ │ │ │ ldr r0, [pc, #420] @ (276e74 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ bl 274868 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181844 │ │ │ │ mov r0, r9 │ │ │ │ - bl 411448 │ │ │ │ + bl 411490 │ │ │ │ b.n 276caa │ │ │ │ ldr r3, [pc, #388] @ (276e78 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 276998 │ │ │ │ ldr r3, [pc, #376] @ (276e7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 276998 │ │ │ │ ldr r0, [pc, #368] @ (276e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 276998 │ │ │ │ ldr r3, [pc, #360] @ (276e84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 276d2e │ │ │ │ ldr r3, [pc, #344] @ (276e7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -386173,33 +386167,33 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 276a62 │ │ │ │ ldr r0, [pc, #308] @ (276e8c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 276a62 │ │ │ │ ldr r3, [pc, #300] @ (276e90 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 276b58 │ │ │ │ ldr r3, [pc, #264] @ (276e7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 276b58 │ │ │ │ ldr r0, [pc, #276] @ (276e94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ b.n 276b58 │ │ │ │ ldr r0, [pc, #268] @ (276e98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r2, [pc, #264] @ (276e9c ) │ │ │ │ ldr r3, [pc, #156] @ (276e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -386208,135 +386202,135 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 274868 │ │ │ │ ldr r0, [pc, #236] @ (276ea0 ) │ │ │ │ ldrb.w r1, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 4482a4 │ │ │ │ + bl 4482ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r2, [r8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 276a62 │ │ │ │ b.n 276d3a │ │ │ │ ldr r0, [pc, #204] @ (276ea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181d20 │ │ │ │ b.n 276cd8 │ │ │ │ ldr r0, [pc, #192] @ (276ea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181d20 │ │ │ │ b.n 276cd8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 442598 │ │ │ │ + bl 4425e0 │ │ │ │ b.n 276cd8 │ │ │ │ ldr r0, [pc, #172] @ (276eac ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 276cd8 │ │ │ │ ldr r0, [pc, #164] @ (276eb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 276cd8 │ │ │ │ ldr r0, [pc, #160] @ (276eb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 276cd8 │ │ │ │ ldr r0, [pc, #152] @ (276eb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ b.n 276cd8 │ │ │ │ blx 181a78 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r2, r6] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r6] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ ldmia r4, {r0, r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - vtbx.8 d22, {d31}, d26 │ │ │ │ + vqshrn.u64 d22, q9, #1 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf1f2002c │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + @ instruction: 0xf23a002c │ │ │ │ + ldrsb r4, [r0, r4] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ movs r7, r3 │ │ │ │ ldrh r0, [r2, r4] │ │ │ │ movs r2, r6 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldrh r6, [r2, r1] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r7, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #108] @ 0x6c │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r2, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [r6, r5] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r2, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r2, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (276f78 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 276eea │ │ │ │ ldr r3, [pc, #156] @ (276f7c ) │ │ │ │ @@ -386353,15 +386347,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 276f60 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 276f2c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -386379,22 +386373,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 276f18 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (276f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f3cc │ │ │ │ + bl 43f414 │ │ │ │ b.n 276f18 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 276ef4 │ │ │ │ ldr r0, [pc, #48] @ (276f84 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4430d4 │ │ │ │ + bl 44311c │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 276f0a │ │ │ │ ldr r3, [pc, #36] @ (276f88 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (276f8c ) │ │ │ │ ldr r0, [pc, #40] @ (276f90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -386405,30 +386399,30 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r5, r0] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #84] @ 0x54 │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - cdp 0, 3, cr0, cr4, cr12, {1} │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + cdp 0, 7, cr0, cr12, cr12, {1} │ │ │ │ + lsls r6, r4, #23 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + lsls r0, r7, #23 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #12 │ │ │ │ str r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 4474f0 │ │ │ │ + bl 447538 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (277054 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes